KR900003446Y1 - 잡음 보상회로 - Google Patents

잡음 보상회로 Download PDF

Info

Publication number
KR900003446Y1
KR900003446Y1 KR2019870004307U KR870004307U KR900003446Y1 KR 900003446 Y1 KR900003446 Y1 KR 900003446Y1 KR 2019870004307 U KR2019870004307 U KR 2019870004307U KR 870004307 U KR870004307 U KR 870004307U KR 900003446 Y1 KR900003446 Y1 KR 900003446Y1
Authority
KR
South Korea
Prior art keywords
signal
input
holding
terminal
output
Prior art date
Application number
KR2019870004307U
Other languages
English (en)
Other versions
KR880018557U (ko
Inventor
강명준
Original Assignee
주식회사 금성사
구자학
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 구자학 filed Critical 주식회사 금성사
Priority to KR2019870004307U priority Critical patent/KR900003446Y1/ko
Publication of KR880018557U publication Critical patent/KR880018557U/ko
Application granted granted Critical
Publication of KR900003446Y1 publication Critical patent/KR900003446Y1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/24Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Noise Elimination (AREA)

Abstract

내용 없음.

Description

잡음 보상회로
제1도는 종래의 회로도.
제2도는 제1도 각부의 파형도.
제3도는 본 고안의 회로도.
제4도는 제3도 각부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
1, 3, 5 : 지연부 2, 8 : 홀딩부
4 : 콘트롤신호 발생부 6, 9 : 게이트부
7 : 감산기 10 : 가산기
11 : 적분회로
본 고안은 오디오 신호에서 드롭 아웃(Drop Out) 및 스위칭에 의한 펄스성 잡음신호를 보상하여 충실한 원음을 재생할 수 있게 한 잡음 보상회로에 관한 것이다.
종래의 경우 오디오 신호에 펄스성 잡음신호가 발생하게 되면 그 펄스 발생순간의 값을 홀딩시키고 저역통과 필터를 통과시킴으로써 드롭 아웃 및 스위칭시의 펄스성 잡음을 보상하는 것이었다.
즉 제1도는 이와 같은 종래의 회로도로서 이에 도시한 바와 같이 오디오 신호 입력단자(Ai)가 입력측에 공통 접속된 지연부(21) 및 드롭 아웃 검출부(24)의 출력측을 홀딩부(22)의 입력단자 및 제어단자(CO22)에 접속하고, 그 홀딩부(22)의 출력단자는 저역통과필터(23)을 통해 신호 출력단자(A9)에 접속한 것으로 이와 같이 구성된 종래회로의 동작을 살펴보면 다음과 같다.
드롭 아웃 또는 스위칭 동작에 의해 입력 오디오 신호에 제2도 (a)에 도시한 바와 같이 펄스 형태의 잡음이 발생하게 되면, 드롭 아웃 검출부(24)는 상기 입력신호로부터 드롭 아웃을 검출하여 홀딩부(22)의 제어단자(CO22)에 일정 펄스신호를 인가하고, 이에따라 홀딩부(22)는 지연부(21)를 통해 입력된 상기 신호의 드롭아웃이 발생된 부분의 레벨을 드롭 아웃발생 부분의 초기값으로 유지시켜 출력하며 [제2도 (b)], 이와 같이 드롭 아웃 부분이 초기 값으로 홀딩된 상기 제2도 (b)의 파형의 신호는 저역통과필터(23)를 통해 상기 홀딩된 부분이 완만하게 되어 원래의 신호와 유사하게 잡음을 보상해 주는 것이다[제2도 (c)].
그러나 이와 같은 종래의 경우에 있어서는 잡음 신호의 보정이 완전하지 못하여 왜율이 생기게 되는 단점이 있었다.
본 고안은 이와 같은 종래의 단점을 감안하여, 펄스성 잡음 발생시 그 잡음신호의 전, 후 값을 홀딩하고 그 홀딩값의 나중 값에서 초기값을 감산하여 적분한 신호를 상기 펄스 잡음부분에 삽입 보정함으로써 원신호를 거의 완벽하게 충실히 재생할 수 있도록 안출한 것으로, 첨부한 제3도 및 제4도에 의해 이를 상세히 설명하면 다음과 같다.
오디오 신호 입력단자(Si)를 입력측에 접속한 지연부(1)의 출력측을 홀딩부(2)의 입력측에 접속하고, 그 홀딩부(2)의 출력측은, 게이트부(6)를 통해 감산기(7)의 일측 입력단자에 접속함과 아울러 홀딩부(8) 및 게이트부(7)를 통해 상기 감산기(7)의 타측 입력단자에 접속하며, 그 감산기(7)의 출력측은 적분회로(11)를 통한 후, 지연부(3)를 통한 상기홀딩부(2)의 출력측과 함께 가산기(10)를 통해 출력단자(So)에 접속하고, 상기 입력단자(Si)가 입력측에 접속된 콘트롤 신호발생부(4)의 출력측은 상기 홀딩부(2)의 제어단자(CO2)에 접속함과 아울러 지연부(5)를 통해 상기 흘당부(8)의 제어단자(CO8)에 접속하여 구성한 것으로, 상기에서 콘트롤 신호발생부(4)는 드롭 아웃이나 스위칭 동작에 의한 순간적인 펄스성 잡음신호 입력시 일정 고전위 펄스를 출력하게 한 것이고, 홀딩부(2), (8)는 그의 제어단자(CO2) (CO8)에 고전위 신호가 인가되는 동안 입력신호의 초기값을 홀딩하여 출력하는 것이며, 게이트부(6) (9)는 홀딩부(2) (8)로부터 입력되는 신호의 홀딩부분의 값만을 출력하는 것으로, 이와 같이 구성한 본 고안의 작용 및 효과를 상세히 설명하면 다음과 같다.
입력신호에 제4도 (a)에 도시한 바와 같이 순간적인 펄스성 잡음신호가 발생되어 입력되면, 콘트롤 신호 발생부(4)로부터는 상기한 바와 같이 그 잡음신호 부분에서 일정 고전위신호를 발생시켜[제4도 (d)] 홀딩부(2)의 제어단자(CO2)에 인가하게 되고, 또한 이 고전위 신호는 지연부(5)를 통해 일정시간 지연된 후 홀딩부(8)의 제어단자(CO8)에 인가된다. 이에 따라 상기 홀딩부(2)의 출력신호는 제4도 (b)에 도시한 바와 같이 잡음신호 부분이 그의 초기값으로 홀딩된 신호가 출력되게 되고, 이 출력된 신호[제4도 (b)]는 게이트부(6)를 통해 제4도 (c)에 도시한 바와 같이 홀딩된 부분만 추출되어 감산기(7)의 일측 입력단자에 인가되며, 또한 상기 홀딩부(2)의 출력신호[제4도 (b)]가 입력된 홀딩부(8)의 출력신호는 상기 론트롤 신호발생부(4)의 출력 신호[제4도 (d)]가 지연부(5)를 통해 일정시간 지연되어 입력된 고전위 콘트롤 신호에 의해 잡음신호의 끝나는 부분의 값이 홀딩되어 출력되고 게이트부(9)에서는 그 잡음신호의 끝나는 부분이 홀딩된 레벨[제4도 (e)]만을 출력하여 상기 감산기(7)의 타측 입력단자에 인가한다. 이와 같이 하여 감산기(7)의 양측 입력단자에는 제4도 (c)(e)에 도시한 바와 같이 잡음신호의 처음부분과 끝부분이 홀딩된 신호가 입력되는 바 감산기(7)는 그의 타측 입력단자에 입력된 신호[제4도 (e)]에서 그의 일측 입력단자에 입력된 신호[제4도 (c)]의 값을 감한 신호[제4도 (f)]를 출력하게 되고, 이 출력신호[제4도 (f)]는 저항(R11) 및 콘덴서(C11)로된 적분회로(11)를 통해 제4도 (g)에 도시한 바와 같이 적분되어 가산기(10)의 일측 입력단자에 입력되며, 이때 가산기(10)에서는 지연부(3)를 통해 그의 타측 입력단자에 입력된 제4도 (b)에 도시한 바와 같은 파형의 홀딩 부분에 상기 적분된 신호[제4도 (g)]를 가산하여 제4도 (h)에 도시한 바와 같이 잡음신호가 발생된 부분을 거의 완벽하게 보상하여 출력단자(So)를 통해 출력하는 것이다.
이상에서 설명한 바와 같이 본 고안은 드롭 아웃 및 스위칭 펄스성 잡음 발생부분의 처음값과 나중값을 홀딩시켜 추출하고 그 나중 홀딩값에서 처음 홀딩값을 감산한 신호를 적분하여 잡음 발생부분의 홀딩된 신호에 가산하여 줌으로써 오디오 신호의 펄스성 잡음신호를 거의 완벽하게 제거하여 양질의 신호를 재현하게 하는 효과가 있게 된다.

Claims (1)

  1. 오디오 신호 입력단자(Si)를 지연부(1)를 통해 홀딩부(2)의 입력측에 접속함과 아울러 콘트롤 신호발생부(4)를 통해 상기 홀딩부(2)의 제어단자(CO2)에 접속하고 그 접속점을 지연부(5)를 통해 홀딩부(8)의 제어단자(CO8)에 접속하며, 상기 홀딩부(2)의 출력측은, 게이트부(6)를 통해 감산기(7)의 일측 입력단자에 접속함과 아울러 홀딩부(8) 및 게이트부(9)를 통해 상기 감산기(7)의 타측 입력단자에 접속하여, 그 감산기(7)의 출력측은 적분회로(11)를 통한 후, 지연부(3)를 통한 상기 홀딩부(2)의 출력측과 함께 가산기(10)를 통해 출력단자(So)에 접속하여 구성함을 특징으로 하는 잡음 보상회로.
KR2019870004307U 1987-03-31 1987-03-31 잡음 보상회로 KR900003446Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870004307U KR900003446Y1 (ko) 1987-03-31 1987-03-31 잡음 보상회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870004307U KR900003446Y1 (ko) 1987-03-31 1987-03-31 잡음 보상회로

Publications (2)

Publication Number Publication Date
KR880018557U KR880018557U (ko) 1988-10-29
KR900003446Y1 true KR900003446Y1 (ko) 1990-04-23

Family

ID=19261143

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870004307U KR900003446Y1 (ko) 1987-03-31 1987-03-31 잡음 보상회로

Country Status (1)

Country Link
KR (1) KR900003446Y1 (ko)

Also Published As

Publication number Publication date
KR880018557U (ko) 1988-10-29

Similar Documents

Publication Publication Date Title
US4709269A (en) Noise reduction circuit for video signal
US4555669A (en) Noise reduction by linear interpolation using a single sample-and-hold circuit
KR860007660A (ko) 잡음 저감 회로
KR900003446Y1 (ko) 잡음 보상회로
KR930022865A (ko) 자동이득조정회로
JPS5752240A (en) Noise reducing circuit
JP2551205B2 (ja) 輪郭補正回路
KR890005820Y1 (ko) 하이파이 브이티알의 오디오 스위칭 회로
KR960007566Y1 (ko) Ntsc/pal 겸용 시스템에서의 음성신호처리회로
KR950005041B1 (ko) 영상신호 파형 정형회로
EP0512370A3 (en) Combfilter circuit in the chrominance channel at the playback side of a videorecorder
JPS5720070A (en) Direct-current regenerating circuit for television signal
KR900008892Y1 (ko) Vtr의 오디오 신호 결손 보상회로
JPS6326948B2 (ko)
JP3021194B2 (ja) 映像機器におけるクシ型フィルタ
JP3077154B2 (ja) エンハンサ回路
KR910002994Y1 (ko) 저음출력레벨 강조회로
JP2632428B2 (ja) ライン相関ノイズキャンセル回路
JPH0213514B2 (ko)
KR860001342B1 (ko) 펄스성 잡음의 저감장치
JPH0453102Y2 (ko)
KR900006055Y1 (ko) 오디오 시스템의 서라운드 효과음 발생회로
KR0113721Y1 (ko) 전하결합소자를 이용한 에코장치
JPH03177102A (ja) ミューティング回路
JPH0523671B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010330

Year of fee payment: 12

EXPY Expiration of term