KR930022865A - 자동이득조정회로 - Google Patents

자동이득조정회로 Download PDF

Info

Publication number
KR930022865A
KR930022865A KR1019920006726A KR920006726A KR930022865A KR 930022865 A KR930022865 A KR 930022865A KR 1019920006726 A KR1019920006726 A KR 1019920006726A KR 920006726 A KR920006726 A KR 920006726A KR 930022865 A KR930022865 A KR 930022865A
Authority
KR
South Korea
Prior art keywords
signal
outputting
inputting
automatic gain
amplifying means
Prior art date
Application number
KR1019920006726A
Other languages
English (en)
Other versions
KR950011658B1 (ko
Inventor
현윤종
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019920006726A priority Critical patent/KR950011658B1/ko
Priority to US07/934,218 priority patent/US5341173A/en
Priority to JP4292913A priority patent/JPH0783459B2/ja
Publication of KR930022865A publication Critical patent/KR930022865A/ko
Application granted granted Critical
Publication of KR950011658B1 publication Critical patent/KR950011658B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/52Automatic gain control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Television Receiver Circuits (AREA)
  • Picture Signal Circuits (AREA)
  • Television Signal Processing For Recording (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

본 발명은 자동이득조정회로에 관한 것으로, 소정의 영상신호를 입력으로 하여 제1신호를 출력하며 제어전압에 의해 이득이 변하는 제1증폭수단과, 상기 제1신호를 입력하여 상기 제1신호에 포함된 칼라영상신호를 제거한 제2신호를 출력하는 저역통과필터와, 상기 제2신호를 입력하여 상기 영상신호중의 동기신호가 분리된 제3신호를 출력하는 동기신호 분리수단과, 상기 제3신호가 소정시간 지연된 제4신호를 출력하는 지연수단과, 상기 제2신호를 정전압수단에서 발생하는 일정기준전압위에 클램프시켜 제5신호를 출력하는 클램프수단과, 상기 제4 및 제5신호를 입력으로 하여 상기 제5신호중에서 백 포취부분의 레벨이 일정시간 유지되는 제6신호를 출력하는 샘플/홀드 수단과, 상기 제6신호와 일정기준전압을 비교하여 그 차신호를 제7신호로 출력하는 트랜스콘덕턴스 증폭수단과, 상기 제7신호를 적분하여 제8신호인 직류에러전압을 만드는 캐패시터와, 상기 제8신호를 입력하여 상기 제1증폭수단으로 제9신호를 입력하는 제2증폭수단으로 구성하여 입력되는 영상신호의 레벨에 관계없이 일정한 출력레벨을 얻을 수 있을 뿐만 아니라 생산라인의 자동차 및 세트제작시의 원가절감을 이룰 수 있는 자동이득조정회로를 제공한다.

Description

자동이득조정회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 블럭도, 제4도는 본 발명에 따른 파형도.

Claims (1)

  1. 자동이득조정회로에 있어서, 소정의 영상신호를 입력으로 하여 제1신호를 출력하며 제어전압에 의해 이득이 변하는 제1증폭수단과, 상기 제1신호를 입력하여 상기 제1신호에 포함된 칼라영상신호를 제거한 제2신호를 출력하는 저역통과필터와, 상기 제2신호를 입력하여 상기 영상신호중의 동기신호가 분리된 제3신호를 출력하는 동기신호 분리수단과, 상기 제3신호가 소정시간 지연된 제4신호를 출력하는 지연수단과, 상기 제2신호를 정전압수단에서 발생하는 일정기준전압위에 클램프시켜 제5신호를 출력하는 클램프수단과, 상기 제4 및 제5신호를 입력으로 하여 상기 제5신호중에서 백 포취부분의 레벨이 일정시간 유지되는 제6신호를 출력하는 샘플/홀드 수단과, 상기 제6신호와 일정기준전압을 비교하여 그 차신호를 제7신호로 출력하는 트랜스콘덕턴스 증폭수단과, 상기 제7신호를 적분하여 제8신호인 직류에러전압을 만드는 캐패시터와, 상기 제8신호를 입력하여 상기 제1증폭수단으로 제9신호를 입력하는 제2증폭수단으로 구성됨을 특징으로 하는 자동이득조정회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920006726A 1992-04-22 1992-04-22 자동이득조정회로 KR950011658B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019920006726A KR950011658B1 (ko) 1992-04-22 1992-04-22 자동이득조정회로
US07/934,218 US5341173A (en) 1992-04-22 1992-08-25 Automatic gain control circuit
JP4292913A JPH0783459B2 (ja) 1992-04-22 1992-10-30 自動利得調整回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920006726A KR950011658B1 (ko) 1992-04-22 1992-04-22 자동이득조정회로

Publications (2)

Publication Number Publication Date
KR930022865A true KR930022865A (ko) 1993-11-24
KR950011658B1 KR950011658B1 (ko) 1995-10-07

Family

ID=19332100

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920006726A KR950011658B1 (ko) 1992-04-22 1992-04-22 자동이득조정회로

Country Status (3)

Country Link
US (1) US5341173A (ko)
JP (1) JPH0783459B2 (ko)
KR (1) KR950011658B1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3267061B2 (ja) * 1994-08-29 2002-03-18 松下電器産業株式会社 Abl回路とacl回路と輝度・色差信号処理回路とテレビジョン受像機
US5986719A (en) * 1996-05-28 1999-11-16 Analog Devices, Inc. Video signal clamping method and apparatus with negative peak detection
KR100207713B1 (ko) * 1997-01-17 1999-07-15 윤종용 아날로그-디지탈 변환기의 top 전압을 이용한 agc 회로
US7652723B1 (en) 2004-04-19 2010-01-26 Video Accessory Corporation Composite video signal correction unit for video imaging and video recording systems
JP3976149B2 (ja) * 2004-07-23 2007-09-12 ローム株式会社 ビデオ信号出力回路及びそれを用いた電子機器
US7522216B2 (en) * 2005-09-20 2009-04-21 National Semiconductor Corporation Video synchronization signal detection circuit
CN101465622B (zh) * 2007-12-18 2011-01-12 北京东微世纪科技有限公司 D类音频功率放大器
TWI500259B (zh) * 2011-06-24 2015-09-11 Princeton Technology Corp 電壓控制電路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5784690A (en) * 1980-11-14 1982-05-27 Victor Co Of Japan Ltd Automatic gain control circuit in video signal transmission system
JPS57145484A (en) * 1981-03-05 1982-09-08 Oki Electric Ind Co Ltd Agc system of video signal
JPS5851675A (ja) * 1981-09-24 1983-03-26 Toshiba Corp Agc回路
JPS58182112A (ja) * 1982-04-19 1983-10-25 Sony Corp オ−デイオ信号の記録装置
JPS615686A (ja) * 1984-06-20 1986-01-11 Sanyo Electric Co Ltd ビデオagc回路
JPS6115478A (ja) * 1984-06-29 1986-01-23 Nec Home Electronics Ltd 自動利得制御回路
JPS6115477A (ja) * 1984-06-29 1986-01-23 Nec Home Electronics Ltd 自動利得制御回路
JPS622783A (ja) * 1985-06-28 1987-01-08 Toshiba Corp Agc回路
JP3077562U (ja) * 2000-10-12 2001-05-25 有限会社八千代北海道 焼物器

Also Published As

Publication number Publication date
JPH05300449A (ja) 1993-11-12
US5341173A (en) 1994-08-23
JPH0783459B2 (ja) 1995-09-06
KR950011658B1 (ko) 1995-10-07

Similar Documents

Publication Publication Date Title
US5297179A (en) Doubling circuit
KR930022865A (ko) 자동이득조정회로
US5005081A (en) Method and apparatus for reducing noise in a video signal
US4268793A (en) Noise eliminating circuit
CA1126861A (en) Sync separator with a lock-ahead clamp
KR950002496A (ko) 크로마 노이즈 감소 장치
KR930017459A (ko) 버서트 위상 보정 회로
KR890011444A (ko) 적응형 휘도신호와 색신호 분리장치
CA1140641A (en) Noise reducing circuit for ctd delay line
JPH05316338A (ja) サンプルホールド回路
KR900003446Y1 (ko) 잡음 보상회로
EP0924938A3 (en) Comb filter and method for controlling the same
JPH06150685A (ja) サンプルホールド回路
JPH0269079A (ja) 映像信号入力回路
JPS57145484A (en) Agc system of video signal
KR950005041B1 (ko) 영상신호 파형 정형회로
KR100208184B1 (ko) Vcr의 ynr 자동 조정장치
KR940010685A (ko) 노이즈 레벨 검출에 의한 주파수 특성 자동 절환 회로
JPH0213514B2 (ko)
SU1192165A2 (ru) Устройство фильтрации телевизионного сигнала
SU362415A1 (ru) Бмблио .'?ка
JPH04287483A (ja) ビデオ信号処理回路
JPH04167675A (ja) クランプ回路
JPS5816382B2 (ja) エイゾウシンゴウクランプカイロ
JPH04275779A (ja) クランプ回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081001

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee