KR900002059Y1 - 모노 모니터의 아날로그 신호 변환회로 - Google Patents

모노 모니터의 아날로그 신호 변환회로 Download PDF

Info

Publication number
KR900002059Y1
KR900002059Y1 KR2019870011944U KR870011944U KR900002059Y1 KR 900002059 Y1 KR900002059 Y1 KR 900002059Y1 KR 2019870011944 U KR2019870011944 U KR 2019870011944U KR 870011944 U KR870011944 U KR 870011944U KR 900002059 Y1 KR900002059 Y1 KR 900002059Y1
Authority
KR
South Korea
Prior art keywords
field effect
terminal
operational amplifier
effect transistor
monitor
Prior art date
Application number
KR2019870011944U
Other languages
English (en)
Other versions
KR890003317U (ko
Inventor
조병욱
Original Assignee
삼성전기주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사, 안시환 filed Critical 삼성전기주식회사
Priority to KR2019870011944U priority Critical patent/KR900002059Y1/ko
Publication of KR890003317U publication Critical patent/KR890003317U/ko
Application granted granted Critical
Publication of KR900002059Y1 publication Critical patent/KR900002059Y1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Processing Of Color Television Signals (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

내용 없음.

Description

모노, 모니터의 아날로그 신호 변환회로
제 1 도는 본 고안의 모노모니터의 아날로그신호 변환회로도.
제 2 도는 본 고안에서의 설명을 위한 아날로그 신호 변환 회로의 입출력 파형도.
* 도면의 주요부분에 대한 부호의 설명
R,2R,4R,8R : 저항 Rf : 궤환저항
D1-D4 : 다이오드 FET1-FET5 : 전계효과 트랜지스터
R,G,B,I : 입력신호 OP1 : 연산증폭기
본 고안은 모노모니터의 아날로그 신호 변환회로에 관한 것으로, 특히 FET를 이용하여 연산증폭기의 이득을 조정하는 R,G,B,I신호를 모노모니터의 아날로그 신호로 변환할수 있도록 한 모노모니터의 아날로그신호 변환회로에 관한 것이다.
종래의 컬러모니터의 TTL신호를 R,G,B,I신호의 조합으로 그래픽용 디스플레이가 가능하나 모노모니터의 TTL신호는 단색의 동일 레벨의 신호 이므로 그랙픽용 디스플레이에 어려움이 있고, 또한 신호 레벨이 다른 아날로그신호를 이용하여 그래픽용으로 사용하였다.
이때 아날로그신호용 모니터의 구동을 위하여 컴퓨터 내에 별도의 아날로그 신호 발생용 카드(Card)가 필요하게 되는 문제점이 있었다.
본 고안은 상기와 같은 문제점을 해결하기 위하여 컬러모니터의 4입력신호(R,G,B,I)를 전계효과 트랜지스터 및 연산증폭기를 이용하여 입력되는 R,G,B,I신호의 조건에 따라 연산증폭기의 이득레벨을 다르게 하여 아날로그신호로 변환시킬수 있도록 한 것으로, 이를 첨부된 도면에 의하여 본 고안을 상세히 설명하면 다음과 같다.
컬러모니터의 4입력신호(R)(G)(B)(I)는 전계효과 트랜지스터(FET1~FET4)의 게이트단자(G)에 각각 연결하고 다이오드(D1-D4)의 애노드측이 접속된 전계효과 트랜지스터(FET1~FET4)의 소오스단자(S)를 저항(R),(2R),(4R),(8R)을 통하여 입력전압단자(Vin)에 연결시킴과 동시에 다이오드(D1-D4)의 캐소드측을 접지시키고, 상기 전계효과 트랜지스터(FET1~FET4)의 드레인단자(D)는 연산증폭기(OP1)의 입력반전단자(-) 및 전계효과 트랜지스터(FET5)의 소오스단자(S)에 연결하고 상기 연산증폭기(OP1)의 출력단자는 궤환저항(Rf)을 통하여 상기 전계효과 트랜지스터(FET5) 드레인단자(D)에 연결하고 그의 드레인단자(D)는 그의 게이트단자(G)에 연결하여서 구성된 것이다.
상기와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
먼저 컬러모니터의 4입력신호(R)단자의 신호 레벨이 제 2 도의 a에 도시한 바와 같이 로우일때 전계효과 트랜지스터(FET1)는 온되고 4입력신호(R)는 단자의 신호 레벨이 하이일때는 전계효과 트랜지스터(FET1)는 오프된다.
따라서 다이오드(D1)는 전계효과 트랜지스터(FET1)가 온일때 전계효과 트랜지스터(FET1)의 소오스전압을 0.7V를 유지하여 연산증폭기(OP1)의 입력반전단자(-)에 일정전압을 유지시켜 주므로써 연산증폭기(OP1)의 출력단자의 이득오차를 최소화할 수 있다.
예를 들어 다이오드(D1-D4)를 사용하지 않을때의 전계효과 트랜지스터(FET1~FET4(온시))의 입력 임피던스(R,2R,4R,8R,+FET1-FET4)에 따라 전계효과 트랜지스터(FET1~FET4)의 소오스단자(S)의 전압이 상이함에 따라 연산증폭기(OP1)의 입력반전단자(-)에 인가되는 전압이 상이하여 그의 연산증폭기(OP1)의 출력단장의 이득오차가 크게 될수 있다.
그리하여 연산증폭기(OP1)의 출력이득을 최소화시키기 위하여 다이오드(D1-D4)를 추가하므로 전계효과 트랜지스터(FET1~FET4)의 소오스(S)전압을 0.7V(다이오드 순방향 전압)로 일정하게 유지시켜 연산증폭기(OP1)의 출력단자의 이득오차를 최소화 시킬 수 있다.
단, 도면에 도시한 부호중 FET 5와 Rf는 전계효과 트랜지스터(FET1~FET4)온시에 연산증폭기(OP1)의 출력이득을 보상하기 위한 전계효과 트랜지스터 또는 궤환 저항이다.
좀더 상세하게는 전계효과 트랜지스터(FET5)의 게이트단자(G)단자는 그의 드레인단자(D)단자와 연결되어 있으므로 전계효과 트랜지스터(FET5)의 연산증폭기(OP1)의 출력신호에 의하여 항상 온 상태를 유지하므로써 전계효과 트랜지스터(FET1~FET4)온시에 저항(R),(2R),(4R),(8R)과 궤환저항(Rf)에 의해서 연산증폭기(OP1)의 출력이득을 보상할수가 있다.
따라서 입력신호(R)가 제 2도의 (a)에 도시한 바와 같이 로우 레벨일때 연산증폭기(OP1)의 출력단자(V-out)에서는
이다.
입력신호가 0일때 연산증폭기(OP1)의 출력단자(V-out)에서는
이다.
좀더 상세하게는 R신호가 로우레벨이고, G,B,I신호가 하이 레벨이면 전계효과 트랜지스터(FET1)는 온되고 전계효과 트랜지스터(FET2~FET4)는 오프이다.
이때 전계효과 트랜지스터(FET1)는 소오스(S)-드레인(D)간의 전압 강하의 전계효과 트랜지스터(FET5)의 소오스(S)-드레인(D)간의 전압 강하가 서로 상쇄되므로 출력단자의 전압은
이다.
또한 G신호가 로우레벨이고, R,B,I신호가 하일레벨이면 연산증폭기(OP1)의 출력단자의 전압은
이다.
또, R신호와 G신호가 로우레벨이고, B,I신호가 하이레벨이면 출력단자의 전압은 다음과 같다.
그러므로 연산증폭기(OP1)의 출력단자의 전압은
따라서, 컬러모니터의 4입력신호(R,G,B,I)는 제 2 도의 (a), (b), (c), (d)에 도시한 바와 같이 입력되게 되면 연산증폭기(OP1)의 출력단자(Vout)에는 제 2 도의 (e)에 도시한 바와 같이 16레벨의 아날로그 신호가 출력되게 되는 것이다.
즉,와 관련하여 보면 표 1과 같다.
표 1에서와 같이 F는 이득 상수를 나타낸 것이고, 상기 표에서와 같이 R,G,B,I의 TTL신호 레벨에 따라 출력전압(Vout)이 16레벨이 아나로그 신호가 출력되게 한 것이다.
이상에서 설명한 바와 같이 본 고안은 컬러모니터의 4입력신호(R,G,B,I)를 전계효과 트랜지스터 및 연산증폭기를 이용하여 입력되는 R,G,B,I신호에 따라 연산증폭기의 이득레벨을 다르게 하여 아날로그 신호로 변환할수 있게 함으로써 아날로그 구동카드가 없는 컴퓨터에도 입력신호(R,G,B,I)를 이용하여 아날로그 신호의 모노 모니터를 디스플레이 시킬수 있는 이점을 제공해 줄수 있는 것이다.

Claims (1)

  1. 통상의 컬러모니터의 4입력신호(R) (G) (B) (I)는 전계효과 트랜지스터(FET1~FET4)의 게이트단자를 연결하고, 그의 소오스단자는 다이오드(D1-D4)의 애노드축과 통상의 저항(R), (2R), (4R), (8R)을 통해 입력전압단자(Vin)에 연결하고 상기 전계효과 트랜지스터(FET1~FET4)의 드레인단자를 연산증폭기(OP1)의 입력반전단자 및 전계효과 트랜지스터(FET5)의 소오스단자에 연결하고, 상기 연산증폭기(OP1)의 출력단자 궤환저항(Rf)을 통해 전계효과 트랜지스터(FET5)의 드레인단자에 연결하며, 그의 드레인단자는 게이트단자에 연결하여 16레벨의 아날로그 신호가 출력되게 함을 특징으로 하는 모노모니터의 아날로그 신호 변환회로.
KR2019870011944U 1987-07-22 1987-07-22 모노 모니터의 아날로그 신호 변환회로 KR900002059Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870011944U KR900002059Y1 (ko) 1987-07-22 1987-07-22 모노 모니터의 아날로그 신호 변환회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870011944U KR900002059Y1 (ko) 1987-07-22 1987-07-22 모노 모니터의 아날로그 신호 변환회로

Publications (2)

Publication Number Publication Date
KR890003317U KR890003317U (ko) 1989-04-13
KR900002059Y1 true KR900002059Y1 (ko) 1990-03-13

Family

ID=19265494

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870011944U KR900002059Y1 (ko) 1987-07-22 1987-07-22 모노 모니터의 아날로그 신호 변환회로

Country Status (1)

Country Link
KR (1) KR900002059Y1 (ko)

Also Published As

Publication number Publication date
KR890003317U (ko) 1989-04-13

Similar Documents

Publication Publication Date Title
JP3062035B2 (ja) D/aコンバータ
KR950003016B1 (ko) 액정표시기 구동 전원회로
US6424219B1 (en) Operational amplifier
KR100189275B1 (ko) 액티브 매트릭스 액정 구동 회로
KR960701510A (ko) 차동전력 공급기를 사용한 집적회로 동작방법(integrated circuit oper-ating from different power supplies)
US5317254A (en) Bipolar power supply
KR870006721A (ko) 반도체 전자회로
JPH0799452B2 (ja) 表示駆動回路
KR100321272B1 (ko) 액정표시장치
KR940010421B1 (ko) 샘플 및 홀드 회로 장치
KR900002059Y1 (ko) 모노 모니터의 아날로그 신호 변환회로
KR860002210A (ko) 디지탈 비데오 신호 처리 및 디스플레이 시스템
KR860002209A (ko) 디지탈 비데오 신호처리 시스템
US5440256A (en) Dual mode track and hold drivers for active LCD'S
JP2000134047A (ja) 信号レベル変換回路
US5280279A (en) Driving circuit for producing varying signals for a liquid crystal display apparatus
JPH05119744A (ja) 液晶表示装置
KR970060893A (ko) 신호혼성장치
KR900005902Y1 (ko) 모니터의 16그레이 영상 출력 회로
KR860002208A (ko) 디지탈 신호 처리 시스템
KR850000869A (ko) 키네스크프 구동 증폭단
SU1469544A1 (ru) Усилитель мощности
KR910008620Y1 (ko) Ttl과 아날로그 입력신호에 대한 비디오신호 입력회로
SU1223336A1 (ru) Усилитель мощности
SU571817A1 (ru) Секансный функциональный преобразователь

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980220

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee