KR860002210A - 디지탈 비데오 신호 처리 및 디스플레이 시스템 - Google Patents
디지탈 비데오 신호 처리 및 디스플레이 시스템 Download PDFInfo
- Publication number
- KR860002210A KR860002210A KR1019850006153A KR850006153A KR860002210A KR 860002210 A KR860002210 A KR 860002210A KR 1019850006153 A KR1019850006153 A KR 1019850006153A KR 850006153 A KR850006153 A KR 850006153A KR 860002210 A KR860002210 A KR 860002210A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- video signal
- control
- coupled
- driver stage
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N11/00—Colour television systems
- H04N11/04—Colour television systems using pulse code modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/57—Control of contrast or brightness
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Receiver Circuits (AREA)
- Picture Signal Circuits (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 휘도 및 콘트라스트 제어 장치를 이용하는 디지탈 텔레비젼 수상기의 일부를 나타낸 도면.
제2도는 수상기의 다수 칼라 채널과 관련될때의 본 발명에 따른 휘도 및 콘트라스트 제어장치를 갖는 디지탈 칼라텔레비젼 수상기.
제3도 및 제3a도는 본 발명에 따른 휘도 및 콘트라스트 제어장치와 이용하기에 적합한 구동기단의 대안 변형의 상세도.
*도면의 주요 부분에 대한 부호의 설명
10:비데오 신호원, 11:블랙레벨 클램프, 12:ABC, 14:비데오 신호처리기, 20:변환기/구동기단, 28:키네스코프, 30:콘트라스트 제어 전압원, 40:휘도 제어 전압원, 50:DC안정화 회로, 60:귀선 소거 레벨 제어 전압
Claims (11)
- 표시될 영상정보를 나타내는 다수의 2진 정보 비트로 이루어진 디지탈 비데오 신호원(12)과, 상기 비데오 신호를 디지탈식으로 처리하기 위한 디지탈 신호처리기 수단(14)를 포함하는 디지탈 비데오 처리 및 디스플레이시스템에 있어서, 강도제어 전극에 인가된 비데오 신호에 응답하는 영상 디스플레이 수단(28)과, 상기 디지탈 처리기로 부터의 디지탈 출력신호의 출력 아날로그 신호 부분을 제공하기 위한 디지탈-아날로그 신호변환기 수단(20)과, 상기 변환기 수단으로 부터의 아날로그 비데오 신호를 상기 드스플레이 수단의 강도제어 전극에 결합하기 위한 아날로그 비데오 신호선로(Q0 내지 Q7)와, 상기 디스플레이 수단에 결합된 비데오 신호의 크기를 제어하기 위해 시청자에 의해 발생된 아날로그 제어신호(B,C)를 제공하기 위한 수단(30,30)과, 상기 디지탈 비데오 신호 처리기를 제외하고 아날로그 형태로 상기 제어신호를 상기 디스플레이 수단에 결합하기 위한 수단(45,Qg)등을 구비한 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.
- 제1항에 있어서, 상기 제어신호(B,C)가 상기 아날로그 비데오 신호선로를 거쳐 상기 디스플레이 수단에 결합되는 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.
- 제1항 또는 제2항에 있어서, 상기 제공수단(30,40)이 상기 디스플레이 수단에 결합된 비데오 신호의 DC레벨을 변환시키기 위해 영상휘도 제어신호에 대응하는 제어신호(B)를 제공하는 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.
- 제1항 또는 제2항에 있어서, 상기 제공수단(30,40)이 상기 디스플레이 수단에 결합된 비데오 신호의 피크간 진폭을 변화시키기 위해 영상 콘트라스트 제어신호에 대응하는 제어신호(C)를 제공하는 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.
- 제1항에 있어서, 상기 디지탈-아날로그 신호 변환기수단(20)이 상기 강도제어 전극을 직접 구동시키기 위한 크기를 갖는 상기 디지탈 비데오 신호의 아날로그 부분은 상기 디스플레이 수단(28)의 상기 강도 제어 전극(26)에 제공하기 위해 비데오 출력 구동기단에 대응하며, 상기 아날로그 제어수단 (B,C)이 상기 디스플레이수단에 결합된 아날로그 비데오 신호의 진폭의 제어를 효율적으로 하기 위해 상기 구동기단에 인가되는 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.
- 제5항에 있어서, 상기 제공수단(30,40)이 제1(C), 제2(B)제어 신호를 제공하며, 상기 제1제어신호(C)가 상기 구동기단으로 부터의 비데오 출력 신호의 키크간 진폭을 변화시키도록 그의 이득을 제어하기 위해 상기 구동기단(20)에 결합되며, 상기 제2제어 신호(B)가 상기 구동기단으로 부터의 비데오 출력신호의 DC성분을 변화시키도록 DC출력 레벨을 제어하기 위해 상기 구동기단(20)에 결합되는 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.
- 제6항에 있어서, 상기 구동기단(20)이 게이트, 드레인 및 소스전극을 갖는 MOS트랜지스터 디바이스(Q0 내지 Q7)의 배열로 이루어지며, 상기 게이트 전극이 공통으로 상호 결합되며, 상기 소스전극이 입력신호로서 상기 정보비트중의 각 하나씩을 수신하며, 상기 드레인 전극이 아날로그 출력 신호를 제공하기 위해 상기 디스플레이 수단의 상기 강도제어 전극(26)에 공통으로 접속되며, 부하 임피던스(24)가 상기 상호결합된 드레인 전극에 결합되며, 상기 제1제어신호(C)가 상기 결합된 게이트 건극에 결합되며, 상기 제2제어신호(B)가 상기 부하 임피던스에 결합되는 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.
- 제6항에 있어서, 구동기단(20)이 공통으로 상호접속된 게이트 전극과 입력신호로서 상기 정보비트중의 하나를 수신하기 위한 소스전극과, 상기 디스플레이 수단의 상기 강도제어 전극 및 부하임피던스(24)에 공통으로 접속된 드레인 전극을 갖는 MOS트랜지스터 디바이스(Q0 내지 Q7)의 배열로 이루어지며, MOS트랜지스터 디바이스 (Q8)이 상기 공통으로 결합된 게이트 전극에 결합된 게이트전극과, 상기 부하임피던스(24)에 결합된 드레인전극과, 상기 제2제어 신호(B)를 수신하기 위한 소스전극을 갖는 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.
- 제8항에 있어서, 키바이어스 제어수단(50)이 출력에서 바이어스 제어 신호를 발생시키기 위한 비데오 영상 귀선소거 간격동안 상기 변환기 수단으로 부터의 아날로그 비데오 신호의 블랙레벨을 조정하기 위해 상기 아날로그 비데오신호 선로에 결합된 입력을 가지며, 상기 출력 바이어스 제어 신호가 상기 트랜지스터 디바이스(Q8)의 소스전극에 결합되는 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.
- 제6항에 있어서, 상기 디스플레이 수단에 의해 표시된 영상의 화이트 밸런스 제어를 효율적으로 하기 위해 상기 구동기단으로 부터의 비데오 출력 신호의 피크간 진폭을 제어하기 위한 상기 구동기단에 결합되는 제3제어 신호(WR)를 제공하는 수단(65)과, 상기 구동기단의 출력 바이어스를 제어하기 위해 원하는 출력과 바이어스 레벨을 유지하기 휘한 상기 구동기단의 출력에 결합되는 제4제어 신호를 제공하기 위한 수단(50)을 더 구비하는 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.
- 제7항에 있어서, 상기 구동기단의 출력과 상기 부하 임피던스(24)간에 결합되어 상기 트랜지스터 장치의 배열을 갖는 캐스코드 비데오 신호 증폭기를 형성하는 트랜지스터 디바이스(70)를 더 구비하는 것을 특징으로 하는 디지탈 비데오 신호처리 및 디스플레이 시스템.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/644,400 US4642690A (en) | 1984-08-27 | 1984-08-27 | Digital video signal processor with analog level control |
US644.400 | 1984-08-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR860002210A true KR860002210A (ko) | 1986-03-26 |
Family
ID=24584764
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019850006153A KR860002210A (ko) | 1984-08-27 | 1985-08-26 | 디지탈 비데오 신호 처리 및 디스플레이 시스템 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4642690A (ko) |
EP (1) | EP0173539A3 (ko) |
JP (1) | JPS6161571A (ko) |
KR (1) | KR860002210A (ko) |
DD (1) | DD237563A5 (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4603319A (en) * | 1984-08-27 | 1986-07-29 | Rca Corporation | Digital-to-analog converter with reduced output capacitance |
JPS63227285A (ja) * | 1987-03-17 | 1988-09-21 | Toshiba Corp | 映像信号制御装置 |
FR2640839B1 (fr) * | 1988-12-20 | 1991-03-15 | Portenseigne Radiotechnique | Appareil de reproduction d'image video muni d'un reglage de contraste, et procede de reglage du contraste d'un tel appareil de reproduction |
US5690786A (en) * | 1991-11-26 | 1997-11-25 | Air Products And Chemicals Inc. | Process for the treatment of pulp with oxygen and steam using ejectors |
KR970000851B1 (ko) * | 1992-09-01 | 1997-01-20 | 마쯔시다덴기산교 가부시기가이샤 | 영상신호처리장치 |
US5534889A (en) * | 1993-09-10 | 1996-07-09 | Compaq Computer Corporation | Circuit for controlling bias voltage used to regulate contrast in a display panel |
GB9404013D0 (en) * | 1994-03-02 | 1994-04-20 | Inmos Ltd | Current generating unit |
DE69811279T2 (de) * | 1998-04-30 | 2004-01-22 | Stmicroelectronics Asia Pacific Pte Ltd. | Automatische helligkeitsbegrenzung zum vermeiden von videosignalabschneiden |
US7106231B2 (en) * | 2003-11-04 | 2006-09-12 | Mstar Semiconductor, Inc. | Video signal processing system including analog to digital converter and related method for calibrating analog to digital converter |
US7236203B1 (en) * | 2004-04-22 | 2007-06-26 | National Semiconductor Corporation | Video circuitry for controlling signal gain and reference black level |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3240875A (en) * | 1963-05-06 | 1966-03-15 | Rca Corp | Unitary control providing complementary contrast and brightness changes |
DE1174356B (de) * | 1963-06-29 | 1964-07-23 | Telefunken Patent | Schaltungsanordnung zur Einstellung der Helligkeit einer mittelsteilen Fernsehbildroehre |
US3919475A (en) * | 1974-10-09 | 1975-11-11 | Honeywell Inc | Head attached television |
US4197557A (en) * | 1977-05-05 | 1980-04-08 | Rca Corporation | Brightness control circuit employing a closed control loop |
US4207591A (en) * | 1978-02-09 | 1980-06-10 | Rca Corporation | Gated automatic beam current limiter in a video signal processing system |
US4203131A (en) * | 1979-01-31 | 1980-05-13 | Rca Corporation | Predictable automatic brightness control circuit in a video signal image reproducing system |
US4204221A (en) * | 1979-01-31 | 1980-05-20 | Rca Corporation | Predictably biased kinescope driver arrangement in a video signal processing system |
JPS5686581A (en) * | 1979-12-18 | 1981-07-14 | Fuji Xerox Co Ltd | Keyed agc circuit in video information transmitter |
US4354202A (en) * | 1980-11-26 | 1982-10-12 | Rca Corporation | Television receiver on-screen alphanumeric display |
US4502073A (en) * | 1982-04-06 | 1985-02-26 | Rca Corporation | Noise suppressing interface circuit in a kinescope bias control system |
US4506292A (en) * | 1982-06-14 | 1985-03-19 | Motorola, Inc. | Video driver circuit and method for automatic gray scale adjustment and elimination of contrast tracking errors |
US4523233A (en) * | 1982-11-12 | 1985-06-11 | Rca Corporation | Automatic bias control system with compensated sense point |
US4535357A (en) * | 1983-04-08 | 1985-08-13 | Tektronix, Inc. | Video signal processing circuit and method for blanking signal insertion with transient distortion suppression |
-
1984
- 1984-08-27 US US06/644,400 patent/US4642690A/en not_active Expired - Fee Related
-
1985
- 1985-08-20 EP EP85305925A patent/EP0173539A3/en not_active Withdrawn
- 1985-08-23 DD DD85279937A patent/DD237563A5/de unknown
- 1985-08-26 KR KR1019850006153A patent/KR860002210A/ko not_active Application Discontinuation
- 1985-08-26 JP JP60188314A patent/JPS6161571A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
JPS6161571A (ja) | 1986-03-29 |
US4642690A (en) | 1987-02-10 |
EP0173539A2 (en) | 1986-03-05 |
EP0173539A3 (en) | 1987-07-29 |
DD237563A5 (de) | 1986-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850005206A (ko) | 칼라 비데오 신호 영상 정보처리 및 표시장치 | |
KR0170003B1 (ko) | 차동 증폭기의 함수 전압의 복합 구동 전압을 발생시키기 위한 lcd 구동 아날로그 비선형 연산 회로 | |
KR860002210A (ko) | 디지탈 비데오 신호 처리 및 디스플레이 시스템 | |
KR100256885B1 (ko) | 디스플레이 영상의 평균화상 레벨에 응답하는 비선형 휘도신호 프로세서 | |
KR0163764B1 (ko) | 신호처리장치 | |
KR860002209A (ko) | 디지탈 비데오 신호처리 시스템 | |
KR970060893A (ko) | 신호혼성장치 | |
US4704631A (en) | Display driver amplifier with anti-saturation circuit | |
KR860002208A (ko) | 디지탈 신호 처리 시스템 | |
US20070057878A1 (en) | Self-emission type display device | |
JP2545999B2 (ja) | γ補正回路 | |
KR900005902Y1 (ko) | 모니터의 16그레이 영상 출력 회로 | |
KR940003513Y1 (ko) | 모니터의 화이트 밸런스 보상회로 | |
KR900003191Y1 (ko) | 칼라비데오 신호 조합회로 | |
KR950004651Y1 (ko) | Tv의 백색 피크 동적제한 회로 | |
KR900000768Y1 (ko) | 칼라 모니터의 ttl레벨과 아날로그 신호 절환회로 | |
KR910002841Y1 (ko) | Tv 수상기/모니터에서의 휘도신호 레벨 변환장치 | |
KR860002211A (ko) | 비디오 신호 처리 시스템 | |
JPS62276973A (ja) | テレビジョン受像機 | |
KR880003611Y1 (ko) | 온스크린 칼라에 의한 텔레비젼의 모우드 절환상태 표시회로 | |
KR930003283B1 (ko) | 음화 변환장치 | |
KR200164431Y1 (ko) | 모니터의 영상신호처리 및 화면 배경색 제어회로 | |
KR820000914B1 (ko) | 비데오 신호처리장치 | |
EP0844790A3 (en) | Circuit for controlling the picture tube in a television receiver | |
KR950026204A (ko) | 텔레비젼 수상기의 문자방송시의 화상 보상장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |