KR890015145A - 데이타 처리 시스템에 있어서의 진단시스템 - Google Patents

데이타 처리 시스템에 있어서의 진단시스템 Download PDF

Info

Publication number
KR890015145A
KR890015145A KR1019890003371A KR890003371A KR890015145A KR 890015145 A KR890015145 A KR 890015145A KR 1019890003371 A KR1019890003371 A KR 1019890003371A KR 890003371 A KR890003371 A KR 890003371A KR 890015145 A KR890015145 A KR 890015145A
Authority
KR
South Korea
Prior art keywords
diagnostic
line
module
data
management module
Prior art date
Application number
KR1019890003371A
Other languages
English (en)
Other versions
KR920008143B1 (en
Inventor
마사까즈 가와모또
Original Assignee
야마모도 다꾸마
후지쓰 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마모도 다꾸마, 후지쓰 가부시끼가이샤 filed Critical 야마모도 다꾸마
Publication of KR890015145A publication Critical patent/KR890015145A/ko
Application granted granted Critical
Publication of KR920008143B1 publication Critical patent/KR920008143B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/273Tester hardware, i.e. output processing circuits
    • G06F11/2736Tester hardware, i.e. output processing circuits using a dedicated service processor for test
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Hardware Redundancy (AREA)

Abstract

내용 없음.

Description

데이타 처리 시스템에 있어서의 진단시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 진단시스템의 기본구조.
제4도는 본 발명에 따른 진단시스템을 포함하는 데이타처리시스템의 개략블록도.
제6도는 본 발명의 실시예에 따른 기능모듈과 관리 모듈의 개략 블록도.

Claims (7)

  1. 관리 모듈과 공통버스선을 통하여 관리모듈에 접속된 다수모듈로 구성되는 데이타 처리시스템에 있어서, 관리 모듈과 다수 기능모듈에 접속되며 진단 모드명령을 전송하는 서어비스선; 관리 모듈과 다수 기능모듈에 접속되며 공통버스선상에 진단 데이타의 전송을 표시하는 진단선; 기능 모듈의 각각에 제공되며 서어비스선에 동작적으로 접속되어 진단 모드를 설정하는 진단 모드 기억장치; 및 기능모듈 각각에 제공되며 진단 모드 기억장치와 진단선에 동작적으로 접속되어 진단 모드 기억장치와 진단선의 내용을 비교하는 비교장치로 구성되며, 비교장치가 각 모듈 어드레스를 비교하여 비교의 결과 데이타가 진단에서의 모듈 선택을 위한 조건으로 사용되어 진단 모드에서의 진단 데이타의 전송이 정상모드에서의 데이타 전송과 분리되도록 하는 진단 시스템.
  2. 제1항에 있어서, 상기 진단 모드기억장치가 플립플롭 회로로 구성되는 진단 시스템.
  3. 제1항에 있어서, 상기 공통 버스선이 전송 데이타와 송수신용 모듈어드레스의 특성을 정하는 버스 디스크립션용 제어선; 데이타를 전송하는 데이타선; 정상, 고장 및 비지상태를 표시하는 응압신호를 송신/수신하는 응답선; 버스 점유 요청을 전송하는 버스 요구선; 및 버스 점유의 어크노로지를 전송하는 버스 허여선으로 구성되는 진단 시스템.
  4. 제1항에 있어서, 상기 진단 신호선이 상기 공통 버스선을 따라 제공되는 것을 특징으로 하는 진단시스템.
  5. 제1항에 있어서, 상기 관리 모듈이 서어비스 어댑터 모듈로 구성되는 진단 시스템.
  6. 관리모듈과 이관리 모듈에 공통 버스선을 통하여 접속된 다수기능 모듈로 구성된 데이타 처리 시스템에서의 진단 시스템에 있어서, 상기 관리 모듈과 상기 다수기능 모듈에 접속되며 진단 모드명령을 발신하는 서어비스 버스선, 상기 관리 모듈과 상기 다수기능모듈에 접속되며 상기 공통 버스선 상의 진단 데이타의 전송을 표시하는 진단선; 상기 기능모듈 각각에 제공되며, 상기 서어비스 버스선에 동작적으로 접속되고 상기 진단 모드를 설정하는 진단 모드 기억장치; 및 상기 기능 모듈 각각에 제공되며 상기 진단 모드 기억장치와 상기 진단선에 동작적으로 접속되어 상기 진단 모드기억 장치의 내용을 상기 진단선과 비교하는 비교장치로 구성되며, 상기 비교장치가 각 모듈어드레스를 비교하고, 비교결과 데이타가 진단에서 모듈 선택의 조건으로 사용되며, 및상기 관리 모듈이 상기 서어비스 버스선을 통하여 상기 기능모듈을 관리하는 것을 특징으로 하는 진단시스템.
  7. 제6항에 있어서, 상기 모듈의 판독/기입, 인터럽트와 선택을 위한 제어선, 상기 모듈과 이모듈의 내부 어드레스를 선택하는 어드레스선, 지정된 레지스터를 위한 판독/기입용 데이타선, 및 응답신호를 위한 응답선으로 구성되는 진단 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR8903371A 1988-03-18 1989-03-18 Diagnostic system in data processing system KR920008143B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63064941A JP2996440B2 (ja) 1988-03-18 1988-03-18 データ処理システムの診断方式
JP63-64941 1988-03-18

Publications (2)

Publication Number Publication Date
KR890015145A true KR890015145A (ko) 1989-10-28
KR920008143B1 KR920008143B1 (en) 1992-09-22

Family

ID=13272561

Family Applications (1)

Application Number Title Priority Date Filing Date
KR8903371A KR920008143B1 (en) 1988-03-18 1989-03-18 Diagnostic system in data processing system

Country Status (7)

Country Link
US (1) US5005172A (ko)
EP (1) EP0333593B1 (ko)
JP (1) JP2996440B2 (ko)
KR (1) KR920008143B1 (ko)
AU (1) AU599534B2 (ko)
BR (1) BR8901237A (ko)
DE (1) DE68925741T2 (ko)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5210864A (en) * 1989-06-01 1993-05-11 Mitsubishi Denki Kabushiki Kaisha Pipelined microprocessor with instruction execution control unit which receives instructions from separate path in test mode for testing instruction execution pipeline
DE69031257T2 (de) * 1989-09-21 1998-02-12 Texas Instruments Inc Integrierte Schaltung mit einem eingebetteten digitalen Signalprozessor
WO1991010195A1 (en) * 1990-01-05 1991-07-11 Sun Microsystems, Inc. High speed active bus
US5269011A (en) * 1990-09-24 1993-12-07 Emc Corporation Dynamically reconfigurable data storage system with storage system controllers selectively operable as channel adapters on storage device adapters
US5280608A (en) * 1991-06-28 1994-01-18 Digital Equipment Corporation Programmable stall cycles
TW241346B (ko) * 1991-10-15 1995-02-21 Bull Hn Information Syst
US5612960A (en) * 1991-12-20 1997-03-18 Ncr Corporation Radio LAN station with improved point-to-point link diagnostic capability and method of operation thereof
US5421004A (en) * 1992-09-24 1995-05-30 International Business Machines Corporation Hierarchical testing environment
EP0592080A2 (en) * 1992-09-24 1994-04-13 International Business Machines Corporation Method and apparatus for interprocess communication in a multicomputer system
US5457781A (en) * 1993-01-04 1995-10-10 Amdahl Corporation System having main unit for shutting off clocks to memory upon completion of writing data into memory and information supervising unit to read the data
JPH06290079A (ja) * 1993-03-30 1994-10-18 Hitachi Ltd 情報処理システム
US5602990A (en) * 1993-07-23 1997-02-11 Pyramid Technology Corporation Computer system diagnostic testing using hardware abstraction
US5699505A (en) * 1994-08-08 1997-12-16 Unisys Corporation Method and system for automatically collecting diagnostic information from a computer system
US5712972A (en) * 1995-06-07 1998-01-27 Sony Corporation Identification of faults in data paths and functional units of a central processing unit by a systematic execution of test instructions
US5765034A (en) * 1995-10-20 1998-06-09 International Business Machines Corporation Fencing system for standard interfaces for storage devices
US6591374B1 (en) * 1995-12-22 2003-07-08 Cisco Technology, Inc. Method and apparatus for forcing system components to temporarily enter a standby mode of operation during switching events
KR100247012B1 (ko) * 1997-05-15 2000-03-15 윤종용 통신시스템의 상태정보 수집 및 제어장치
DE19731116A1 (de) * 1997-07-19 1999-01-28 Bosch Gmbh Robert Steuergerät für ein System und Verfahren zum Betrieb eines Steuergerätes
US7080284B1 (en) * 2002-07-19 2006-07-18 Newisys, Inc. Computer server architecture and diagnostic framework for testing same
US20070106317A1 (en) 2005-11-09 2007-05-10 Shelton Frederick E Iv Hydraulically and electrically actuated articulation joints for surgical instruments

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1434186A (en) * 1972-04-26 1976-05-05 Gen Electric Co Ltd Multiprocessor computer systems
JPS5374329A (en) * 1976-12-14 1978-07-01 Nec Corp Change-over system in trouble of electronic computer system
US4212059A (en) * 1977-03-14 1980-07-08 Tokyo Shibaura Electric Co., Ltd. Information processing system
JPS6051140B2 (ja) * 1980-01-17 1985-11-12 日本電信電話株式会社 予備切替方式
US4606024A (en) * 1982-12-20 1986-08-12 At&T Bell Laboratories Hierarchical diagnostic testing arrangement for a data processing system having operationally interdependent circuit boards
EP0126785B1 (de) * 1983-05-25 1989-03-08 Ibm Deutschland Gmbh Prüf- und Diagnoseeinrichtung für Digitalrechner
US4729124A (en) * 1985-12-19 1988-03-01 Concurrent Computer Corporation Diagnostic system
JP2538876B2 (ja) * 1986-05-20 1996-10-02 富士通株式会社 共通バス構造を持つデ−タ処理装置

Also Published As

Publication number Publication date
EP0333593B1 (en) 1996-02-28
AU599534B2 (en) 1990-07-19
BR8901237A (pt) 1989-11-07
US5005172A (en) 1991-04-02
EP0333593A2 (en) 1989-09-20
JPH01237844A (ja) 1989-09-22
DE68925741D1 (de) 1996-04-04
DE68925741T2 (de) 1996-07-11
KR920008143B1 (en) 1992-09-22
JP2996440B2 (ja) 1999-12-27
AU3135389A (en) 1989-09-21
EP0333593A3 (en) 1991-04-17

Similar Documents

Publication Publication Date Title
KR890015145A (ko) 데이타 처리 시스템에 있어서의 진단시스템
US4167041A (en) Status reporting
US5359717A (en) Microprocessor arranged to access a non-multiplexed interface or a multiplexed peripheral interface
KR920018592A (ko) 컴퓨터 시스템 인터페이스
KR860006751A (ko) 자동차내 집약 배선장치 및 그 제어방법
EP0224877A2 (en) Universal module interface
KR960008565A (ko) 제어된 버스트 메모리 액세스 기능을 갖는 데이타 처리기 및 그 방법
KR950033892A (ko) 데이타 처리 시스템
US4611275A (en) Time sharing device for access to a main memory through to a single bus connected between a central computer and a plurality of peripheral computers
EP0097028A2 (en) Multiple-microcomputer communications system
GB1595471A (en) Computer system
US4713793A (en) Circuit for CCIS data transfer between a CPU and a plurality of terminal equipment controllers
KR830008235A (ko) 2개의 마이크로프로세서를 갖는 통신 멀티플렉서
US5603049A (en) Bus system servicing plural module requestors with module access identification known to system user
US6108758A (en) Multiple masters in a memory control system
KR880701046A (ko) 전화선 인터페이스용 선택모듈 및 그 인터페이스 방법
GB2224379A (en) Remote terminal stores interface
US4630197A (en) Anti-mutilation circuit for protecting dynamic memory
KR920008605A (ko) 최소 경합 프로세서 및 시스템 버스 시스템
Downing et al. The FASTBUS segment interconnect
JPS60502073A (ja) ワンチツプ・マイクロプロセツサを結合する回路装置
JPH0143336B2 (ko)
KR960016659B1 (ko) 전전자 교환기 하위 프로세서의 비동기 병렬 외부 장치 제어버스 장치
SU1702381A1 (ru) Устройство дл межмашинного обмена информацией
AU749570B2 (en) Remote module control system for controlling module disposed at remote place which accommodates line/trunk circuit and control method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19970822

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee