KR890015137A - 입출력 제어 시스템 - Google Patents

입출력 제어 시스템 Download PDF

Info

Publication number
KR890015137A
KR890015137A KR1019890004052A KR890004052A KR890015137A KR 890015137 A KR890015137 A KR 890015137A KR 1019890004052 A KR1019890004052 A KR 1019890004052A KR 890004052 A KR890004052 A KR 890004052A KR 890015137 A KR890015137 A KR 890015137A
Authority
KR
South Korea
Prior art keywords
input
output
port
devices
computer system
Prior art date
Application number
KR1019890004052A
Other languages
English (en)
Other versions
KR920010975B1 (ko
Inventor
고이치 드와
Original Assignee
아오이 죠이치
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아오이 죠이치, 가부시기가이샤 도시바 filed Critical 아오이 죠이치
Publication of KR890015137A publication Critical patent/KR890015137A/ko
Application granted granted Critical
Publication of KR920010975B1 publication Critical patent/KR920010975B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Stored Programmes (AREA)
  • Information Transfer Systems (AREA)
  • Bus Control (AREA)

Abstract

내용 없음.

Description

입출력 제어 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 입출력 제어시스템에 대한 실시예를 나타내는 블록도.
제2도는 제1도의 실시예에서 사용되는 BIOS에서의 자동 HDC타입 결정루틴에 대한 플로우챠트.

Claims (5)

  1. 동일한 카테고리를 갖지만 상이한 제어 절차를 사용하고 적어도 하나의 제1 및 제2입출력(I/O)장치가 선택적으로 접속되는 컴퓨터시스템에 적합한 입출력 제어시스템에 있어서, 상기 제1 I/O 장치용의 제1입출력(I/O)제어 루틴과 상기 제2 I/O장치용의 제2입출력(I/O)제어 루틴을 포함하는 기본 입출력 시스템 프로그램을 기억하는 기억수단; 상기 제1 및 제2 I/O장치중 하나에 접속된 입출력(I/O)포트수단; 상기 I/O 포트수단에 특정데이타를 기입하는 기입수단; 상기 I/O포트 수단으로부터 데이타를 판독하는 판독수단; 상기 기입수단 및 상기 판독 수단에 결합되어 상기 판독 데이타와 상기 특정 데이타를 비교하는 비교수단; 상기 비교수단에 결합되어, 상기 비교수단에 의해 일치가 확인되는 경우, 상기 I/O포트에 접속된 상기 장치가 상기 컴퓨터시스템에 접속되었는가를 판단하는 판단수단; 상기 판단수단에 결합되어, 상기 I/O포트에 접속된 상기 I/O장치용의 I/O제어루틴을 셋업수단을 포함하는 것을 특징으로 하는 입출력 제어시스템.
  2. 제1항에 있어서, 상기 제1 및 제2 I/O장치 중 하나는 7-비트 인터페이스를 통하여 상기 컴퓨터 시스템에 접속되고, 그 다른 하나는 m-비트(m>n)인터페이스와 상기 I/O포트를 통하여 상기 컴퓨터 시스템에 접속되는 것을 특징으로 하는 입출력 제어 시스템.
  3. 제1항에 있어서, 상기 제1 및 제2 I/O장치는 하드디스크 제어기인 것을 특징으로 하는 입출력 제어시스템.
  4. 적어도 하나의 입출력(I/O)장치가 선택적으로 접속되는 컴퓨터 시스템에 적합한 입출력 제어 시스템으로서, 상기 제1 및 제2 I/O장치는 동일한 카테고리를 갖지만 상이한 제어절차를 사용하고, 상기 컴퓨터시스템은 상기 제1 I/O장치용의 제1입출력(I/O)제어 루틴과 상기 제2 I/O장치용의 제2입출력(I/O)제어 루틴을 갖는 긴 입출력 시스템 프로그램을 기억하는 메모리가 상기 제1 및 제2 I/O장치중 하나에 접속된 입출력(I/O)포트를 포함하도록 된 입출력 제어시스템에 있어서, 그 동작은 상기 I/O 포트에 특정 데이타를 기입하는 단계; 상기 I/O포트로부터 데이타를 판독하는 단계; 상기 판독 데이타와 상기 특정 데이타를 비교하는 단계; 상기 비교치가 판독데이타와 특정데이타 사이의 일치를 나타내는 경우, 상기 I/O포트에 접속된 I/O장치가 상기 컴퓨터 시스템에 접속되었는가를 판단하는 단계; 상기 I/O포트에 접속된 상기 I/O장치용의 I/O제어 루틴을 셋업하는 단계를 포함하는 것을 특징으로 하는 입출력 제어 시스템.
  5. 제4항에 따르는 방법에 구비한 소프트웨어 패키지.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890004052A 1988-03-30 1989-03-30 입출력 제어 시스템 및 그 방법 KR920010975B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63-74538 1988-03-30
JP63074538A JPH01248256A (ja) 1988-03-30 1988-03-30 入出力制御方式

Publications (2)

Publication Number Publication Date
KR890015137A true KR890015137A (ko) 1989-10-28
KR920010975B1 KR920010975B1 (ko) 1992-12-26

Family

ID=13550154

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890004052A KR920010975B1 (ko) 1988-03-30 1989-03-30 입출력 제어 시스템 및 그 방법

Country Status (4)

Country Link
US (1) US5113497A (ko)
EP (1) EP0335318A3 (ko)
JP (1) JPH01248256A (ko)
KR (1) KR920010975B1 (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0398145A (ja) * 1989-09-11 1991-04-23 Hitachi Ltd マイクロプロセッサ
US5299314A (en) * 1990-03-22 1994-03-29 Xircom, Inc. Network adapter using status inlines and data lines for bi-directionally transferring data between lan and standard p.c. parallel port
JP2651037B2 (ja) * 1990-04-23 1997-09-10 株式会社日立製作所 アドレスバス制御装置
EP0464551A3 (en) * 1990-06-25 1992-11-19 Kabushiki Kaisha Toshiba Method and apparatus for controlling drives coupled to a computer system
US5446877A (en) 1990-11-13 1995-08-29 Nakamichi Peripherals Corporation Method and apparatus for operation of a data archival apparatus allowing for coupling of the data archival device with an ide interface
US5257379A (en) * 1991-09-04 1993-10-26 International Business Machines Corporation Establishing synchronization of hardware and software I/O configuration definitions
CA2094097C (en) * 1992-04-30 2000-05-30 Ray Balogh Multi-equipment routing method and master station for layered protocol communication network system
US5414857A (en) * 1992-10-02 1995-05-09 Ast Research, Inc. Adaptive processor interface operable with different types of processors
US5373467A (en) * 1993-11-10 1994-12-13 Silicon Storage Technology, Inc. Solid state memory device capable of providing data signals on 2N data lines or N data lines
US5835960A (en) * 1994-01-07 1998-11-10 Cirrus Logic, Inc. Apparatus and method for interfacing a peripheral device having a ROM BIOS to a PCI bus
JP3477652B2 (ja) * 1994-03-18 2003-12-10 富士通株式会社 情報処理端末装置
GB2290890B (en) * 1994-06-29 1999-03-24 Mitsubishi Electric Corp Information processing system
US5799204A (en) * 1995-05-01 1998-08-25 Intergraph Corporation System utilizing BIOS-compatible high performance video controller being default controller at boot-up and capable of switching to another graphics controller after boot-up
US5742273A (en) * 1996-02-16 1998-04-21 International Business Machines Corp. Video monitor/adapter interconnect extension architecture
US6003131A (en) * 1996-03-20 1999-12-14 Samsung Electronics Co., Ltd. Computer system with a variety of applications and method for operating the same
US5898843A (en) * 1997-10-08 1999-04-27 International Business Machines Corporation System and method for controlling device which is present in media console and system unit of a split computer system
JP3204301B2 (ja) 1997-10-14 2001-09-04 日本電気株式会社 ポインティングデバイスとコンピュータ間の制御方法
US6765543B1 (en) * 1997-11-13 2004-07-20 Hitachi, Ltd. Display
US20070073932A1 (en) * 2005-09-13 2007-03-29 Alcatel Method and apparatus for a configurable data path interface

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3510843A (en) * 1967-03-27 1970-05-05 Burroughs Corp Digital data transmission system having means for automatically determining the types of peripheral units communicating with the system
IT1020819B (it) * 1974-09-18 1977-12-30 Olivetti & Co Spa Macchina contabile a configurazione variabile
US4079452A (en) * 1976-06-15 1978-03-14 Bunker Ramo Corporation Programmable controller with modular firmware for communication control
US4334307A (en) * 1979-12-28 1982-06-08 Honeywell Information Systems Inc. Data processing system with self testing and configuration mapping capability
US4360870A (en) * 1980-07-30 1982-11-23 International Business Machines Corporation Programmable I/O device identification
US4373181A (en) * 1980-07-30 1983-02-08 Chisholm Douglas R Dynamic device address assignment mechanism for a data processing system
JPS57174750A (en) * 1981-04-20 1982-10-27 Hitachi Ltd Data processor
EP0077864B1 (fr) * 1981-10-28 1987-03-11 International Business Machines Corporation Dispositif de balayage de lignes de communications comportant un generateur d'adresses
US4534011A (en) * 1982-02-02 1985-08-06 International Business Machines Corporation Peripheral attachment interface for I/O controller having cycle steal and off-line modes
US4556953A (en) * 1982-02-24 1985-12-03 Caprio A Ronald Interchangeable interface circuitry arrangements for use with a data processing system
US4654783A (en) * 1982-07-26 1987-03-31 Data General Corporation Unique process for loading a microcode control store in a data processing system
US4631699A (en) * 1982-11-30 1986-12-23 Honeywell Information Systems Inc. Firmware simulation of diskette data via a video signal
US4604690A (en) * 1983-02-22 1986-08-05 International Business Machines Corp. Dynamic configuration for added devices
US4630269A (en) * 1983-05-16 1986-12-16 Data General Corporation Methods for diagnosing malfunctions in a disk drive
US4589063A (en) * 1983-08-04 1986-05-13 Fortune Systems Corporation Data processing system having automatic configuration
US4622633A (en) * 1983-12-06 1986-11-11 Tri Sigma Corporation Object building method for self configuring computer network
DE3347357A1 (de) * 1983-12-28 1985-07-11 Siemens AG, 1000 Berlin und 8000 München Einrichtung zum vergeben von adressen an steckbare baugruppen
US4663707A (en) * 1984-05-25 1987-05-05 Scientific Micro Systems, Inc. Multilevel bootstrap apparatus
US4727480A (en) * 1984-07-09 1988-02-23 Wang Laboratories, Inc. Emulation of a data processing system
US4773036A (en) * 1984-07-13 1988-09-20 Ibm Corporation Diskette drive and media type determination
DE3586557D1 (de) * 1984-10-26 1992-10-01 Ibm Datenverarbeitungsvorrichtung mit festem adressraum und variablem speicher.
US4688172A (en) * 1984-11-13 1987-08-18 International Business Machines Corporation Initialization apparatus for a data processing system with a plurality of input/output and storage controller connected to a common bus
US4716527A (en) * 1984-12-10 1987-12-29 Ing. C. Olivetti Bus converter
BG39765A1 (en) * 1985-02-14 1986-08-15 Turlakov Device for connecting 8- degree and 16- degree modules to 16- degree microprocessor system
US4750136A (en) * 1986-01-10 1988-06-07 American Telephone And Telegraph, At&T Information Systems Inc. Communication system having automatic circuit board initialization capability
US4831514A (en) * 1986-02-14 1989-05-16 Dso "Izot" Method and device for connecting a 16-bit microprocessor to 8-bit modules
US4803623A (en) * 1986-10-31 1989-02-07 Honeywell Bull Inc. Universal peripheral controller self-configuring bootloadable ramware
US5038320A (en) * 1987-03-13 1991-08-06 International Business Machines Corp. Computer system with automatic initialization of pluggable option cards
US4799187A (en) * 1987-07-30 1989-01-17 Wang Laboratories, Inc. Memory address generator with device address type specifier

Also Published As

Publication number Publication date
EP0335318A3 (en) 1991-03-13
US5113497A (en) 1992-05-12
JPH01248256A (ja) 1989-10-03
EP0335318A2 (en) 1989-10-04
KR920010975B1 (ko) 1992-12-26

Similar Documents

Publication Publication Date Title
KR890015137A (ko) 입출력 제어 시스템
KR830006745A (ko) 논리추적장치(論理追跡裝置)
KR870000705A (ko) 반도체 기억 장치
KR920001334A (ko) 멀티프로세서 또는 파이프 라인식 프로세서 시스템에서 데이타의 보존을 확실히 하는 방법
JPS5958700A (ja) 記憶保護判定方式
KR900013389A (ko) 프로그램 감독장치가 내장된 데이터처리시스템
KR900013621A (ko) 반도체장치
KR880014471A (ko) 가상 머신 시스템용의 게스트 머신 실행 제어시스템
KR880008172A (ko) 한 부시스템에 의해 발생된 또 다른 부시스템을 위한 버스 명령을 갖는 데이타 처리 시스템
KR860007590A (ko) 버퍼메모리 제어시스템
US6742073B1 (en) Bus controller technique to control N buses
KR100198670B1 (ko) 플러그 앤 플레이 시스템의 자동 제어 회로
DE59814280D1 (de) Verfahren zur schnellen Kommunikation in einem parallelen Computersystem und mit diesem Verfahren betriebenes paralleles Computersystem
JPS55166745A (en) Maintenance information holding system by controller
KR850006743A (ko) 컴퓨터의 파이프라인 동작시의 바이패스 제어를 위한 시스템
KR900003821A (ko) 데이타 비밀유지 기능을 가진 광 디스크 구동방법
KR980003955A (ko) 기록데이타 손실 방지방법
KR910006829A (ko) 컴퓨터에 외부 입출력 콘트롤러를 접속시킬 수 있는 cpu대기 시간 제어 방법 및 시스템
KR920017076A (ko) 하드디스크 드라이버의 펌웨어 저장 및 이용방법
JPS6446860A (en) Disk cache device
KR890016477A (ko) 전자식 교환기의 운용 프로그램 및 데이타 로딩방법
KR950020118A (ko) 기억장치를 이용한 제어장치
KR910008579A (ko) 메모리 제어 시스템
KR920014036A (ko) 대용량 저장장치 입출력 정합방법
KR910006832A (ko) 컴퓨터에 장비되는 표시 디스플레이의 제어방법 및 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19961224

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee