KR880012079A - 동기신호 처리 및 극성 검출회로 - Google Patents

동기신호 처리 및 극성 검출회로 Download PDF

Info

Publication number
KR880012079A
KR880012079A KR1019880002362A KR880002362A KR880012079A KR 880012079 A KR880012079 A KR 880012079A KR 1019880002362 A KR1019880002362 A KR 1019880002362A KR 880002362 A KR880002362 A KR 880002362A KR 880012079 A KR880012079 A KR 880012079A
Authority
KR
South Korea
Prior art keywords
voltage
synchronization signal
input
circuit
window comparator
Prior art date
Application number
KR1019880002362A
Other languages
English (en)
Other versions
KR910009557B1 (ko
Inventor
쥰이찌 햐꾸다께
Original Assignee
시기 모리야
미쓰비시 뎅끼 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP62080820A external-priority patent/JPH0616232B2/ja
Priority claimed from JP62105585A external-priority patent/JPH0616233B2/ja
Application filed by 시기 모리야, 미쓰비시 뎅끼 가부시끼가이샤 filed Critical 시기 모리야
Publication of KR880012079A publication Critical patent/KR880012079A/ko
Application granted granted Critical
Publication of KR910009557B1 publication Critical patent/KR910009557B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/003Changing the DC level
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16566Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533
    • G01R19/1659Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533 to indicate that the value is within or outside a predetermined range of values (window)
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음

Description

동기신호 처리 및 극성 검출회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예에 의한 동기신호 처리회로의 원리적 구성을 표시한 회로도.

Claims (4)

  1. 입력신호 전압이 두개의 기준전압의 사이에 있을 때에는 하이 또는 로우를 그 이외인 때에는 로우 또는 하이를 출력하는 기능을 가지며 용량 결합으로 입력된 입력 동기신호의 극성 진폭을 일정하게 하기 위한 윈도 컴퍼레이터와 상기 입력 동기신호의 평균전압은 V1에 설정하기 위한 제1의 기준전압원과 상기 윈도 컴푸레이터의 두개의 기준전압(V2),(V3)을 V2〈V1〈V3인 관계가 성립하도록 제2, 제3의 기준전압원을 구비한 것을 특징으로 하는 동기신호 처리회로.
  2. 제1항에 있어서 상기 윈도 컴퍼레이터는 두 개의 차동 증폭기로 되고 당해 양 차동증폭기의 일방의 차동 트랜지스터의 베이스에는 결합 용량을 통하여 입력 동기신호가 입력되며 타방의 차동 트랜지스터의 베이스에는 각각 제2, 제3의 기준전압원이 접속되고 공통접속된 콜렉터에서 파형정형된 동기신호가 출력되는 것을 특징으로 하는 동기신호 처리회로.
  3. 용량 결합으로 입력된 동기신호의 평균 DC 전압을 제1의 기준전압과 동등전압이 되도록 설정하는 전압 설정회로와 당해 전압 설정회로에 의하여 그 평균 DC 전압이 설정된 동기신호와 제2, 제3의 기준전압과를 각각 비교하는 제1, 제2의 컴퍼레이터와 당해 제1, 제2의 컴퍼레이터 출력중 전압이 변화하는 측의 출력을 유지하고 당해 양 컴퍼레이터 출력이 같이 변화하지 않을 때는 당해 유지전압과 상이한 소정의 전압을 출력하는 전압 유지회로와를 구비하고 상기 제1, 제2, 제3이 기준전압 V1,V2,V3이 V2〉V1〉V3이 되는 관계를 충족하고 또한 입력되는 동기신호가 정극성인 때는 그 전압이 기준전압(V2)을 횡단하고 부극성인 때는 기준전압(V3)을 횡단하도록 당해 세 개의 기준전압을 설정한 것을 특징으로 하는 동기신호의 극성 검출회로.
  4. 제3항에 있어서 상기 전압 유지회로는 상기 제1, 제2의 컴퍼레이터에서 정극성, 부극성 펄스를 각각 입력하기 위하여 제1, 제2이 다이오드를 가지고 있는 것을 특징으로 하는 동기신호의 극성 회로도.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880002362A 1987-03-31 1988-03-07 동기신호 처리회로 KR910009557B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP62-80820 1987-03-31
JP?62-80820 1987-03-31
JP62080820A JPH0616232B2 (ja) 1987-03-31 1987-03-31 同期信号処理回路
JP62-105585 1987-04-28
JP62105585A JPH0616233B2 (ja) 1987-04-28 1987-04-28 同期信号の極性検出回路
JP?62-105585 1987-04-28

Publications (2)

Publication Number Publication Date
KR880012079A true KR880012079A (ko) 1988-11-03
KR910009557B1 KR910009557B1 (ko) 1991-11-21

Family

ID=26421794

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880002362A KR910009557B1 (ko) 1987-03-31 1988-03-07 동기신호 처리회로

Country Status (2)

Country Link
US (1) US4859872A (ko)
KR (1) KR910009557B1 (ko)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01265718A (ja) * 1988-04-18 1989-10-23 Toshiba Corp シュミットトリガ回路
US5065047A (en) * 1989-03-27 1991-11-12 Nissan Motor Co., Ltd. Digital circuit including fail-safe circuit
US4968901A (en) * 1989-05-16 1990-11-06 Burr-Brown Corporation Integrated circuit high frequency input attenuator circuit
US5280279A (en) * 1989-12-21 1994-01-18 Sharp Kabushiki Kaisha Driving circuit for producing varying signals for a liquid crystal display apparatus
GB9024515D0 (en) * 1990-11-12 1991-01-02 Texas Instruments Ltd Improvements in or relating to digital communications
US5287404A (en) * 1990-12-20 1994-02-15 Northern Telecom Limited Telephone subscriber line voltage change detection
JP2985317B2 (ja) * 1991-02-18 1999-11-29 松下電器産業株式会社 比較装置
GB2253960B (en) * 1991-02-21 1995-02-15 Gen Electric Co Ltd A duo-binary and/or binary data slicer
US5097143A (en) * 1991-03-05 1992-03-17 Rolm Systems Bipolar to unipolar converter with automatic gain control
US5142244A (en) * 1991-05-06 1992-08-25 Harris Corporation Full range input/output comparator
DE4231611A1 (de) * 1992-09-22 1994-03-24 Thomson Brandt Gmbh Verfahren und Vorrichtung zur Überwachung eines alternierenden Signals
JP3157960B2 (ja) * 1993-08-19 2001-04-23 三菱電機株式会社 極性検出回路
US5418472A (en) * 1993-10-08 1995-05-23 Advanced Micro Devices, Inc. Input level detection circuit
US5498985A (en) * 1994-02-17 1996-03-12 Fluke Corporation Dual comparator trigger circuit for glitch capture
FR2753327B1 (fr) * 1996-09-09 1998-11-27 Sgs Thomson Microelectronics Circuit de traitement de signaux de synchronisation verticale comprenant un circuit de detection de polarite
US6084433A (en) * 1998-04-03 2000-07-04 Adaptec, Inc. Integrated circuit SCSI input receiver having precision high speed input buffer with hysteresis
US6150835A (en) * 1998-05-08 2000-11-21 Intel Corporation Method and apparatus for fast production programming and low-voltage in-system writes for programmable logic device
US6130719A (en) * 1998-09-04 2000-10-10 Telecruz Technology, Inc. Method and apparatus for accurately recovering the synchronization signals contained in composite video signals
US6320406B1 (en) * 1999-10-04 2001-11-20 Texas Instruments Incorporated Methods and apparatus for a terminated fail-safe circuit
GB2368474A (en) * 2000-09-28 2002-05-01 Seiko Epson Corp Sawtooth or triangular waveform generator
US20030173999A1 (en) * 2002-03-18 2003-09-18 Rien Gahlsdorf Activity detector circuit
US6844781B1 (en) 2003-07-07 2005-01-18 Ami Semiconductor, Inc. Dual differential-input amplifier having wide input range
US7453283B2 (en) * 2005-11-04 2008-11-18 Texas Instruments Incorporated LVDS input circuit with connection to input of output driver
DE102006051768B4 (de) * 2006-11-02 2015-11-26 Infineon Technologies Ag Vorrichtung und Verfahren zum Feststellen einer Beeinträchtigung einer durch einen Regelkreis bereitgestellten geregelten Spannung und Computerprogramm zur Durchführung des Verfahrens
US8749274B1 (en) * 2013-03-14 2014-06-10 Mediatek Singapore Pte. Ltd. Level sensitive comparing device
US9696738B2 (en) * 2014-12-24 2017-07-04 Texas Instruments Incorporated Low power ideal diode control circuit
US10153757B2 (en) * 2015-03-06 2018-12-11 Microchip Technology Incorporated Three input comparator

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BE708711A (ko) * 1967-12-29 1968-07-01
US3585510A (en) * 1969-06-02 1971-06-15 Ibm Threshold circuit apparatus having stabilized input level
US3890575A (en) * 1969-07-17 1975-06-17 Bendix Corp Window trip monitor and comparator circuit
US3965388A (en) * 1974-12-13 1976-06-22 Arthur D. Little, Inc. Digital light responsive switching circuit
US4061932A (en) * 1976-02-17 1977-12-06 Bell Telephone Laboratories, Incorporated Window comparator
JPS57111116A (en) * 1980-12-26 1982-07-10 Fujitsu Ltd Comparator having hysteresis
JPS57171868A (en) * 1981-04-16 1982-10-22 Toshiba Corp Waveform shaping circuit
CA1203290A (en) * 1982-04-28 1986-04-15 Yoshio Shimizu Signal comparing circuit
JPS59126319A (ja) * 1982-08-31 1984-07-20 Toshiba Corp チヨツパ形コンパレ−タ
US4723165A (en) * 1986-11-26 1988-02-02 Zenith Electronics Corporation AC coupled sync separator system with filter DC feedback

Also Published As

Publication number Publication date
US4859872A (en) 1989-08-22
KR910009557B1 (ko) 1991-11-21

Similar Documents

Publication Publication Date Title
KR880012079A (ko) 동기신호 처리 및 극성 검출회로
KR910015167A (ko) 클램프 회로
KR890001293A (ko) 출력 회로
KR910005571A (ko) 고속 cmos 차동인터페이스 회로
KR850004838A (ko) 신호 검출장치
KR930015350A (ko) 차동 비교기
KR890012441A (ko) 발 진 기
KR910010841A (ko) 액티브 필터
KR860002102A (ko) 샘플 및 홀드회로
KR840003160A (ko) 차동 증폭기
KR890003206A (ko) 동기신호 자동 선택회로
KR850006275A (ko) 이득 제어 증폭기
KR920009083A (ko) 논리회로
KR910005053A (ko) 고주파수진폭 변조신호 비교회로
KR950007270A (ko) 신호 검출 장치
KR900001127A (ko) 클램프회로
JPS57183184A (en) Synchronous separating circuit
KR920015827A (ko) 자동분리특성을 갖는 전화 응답장치용 검출기
KR900017007A (ko) 합성 비데오 신호 처리 장치
KR930011647A (ko) 멀티모드의 동기극성 자동판별회로
MX167546B (es) Circuito traductor de semiconductor complementario de oxido de metal, de corriente debil
SU1525898A1 (ru) Коммутатор
SU1631710A1 (ru) Двухпороговый компаратор по модулю
KR930003580A (ko) 오디오 신호의 인터페이스 회로
JPS6449478A (en) Synchronizing signal processing circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071106

Year of fee payment: 17

EXPY Expiration of term