KR840006113A - 논리방식(論理方式) - Google Patents
논리방식(論理方式) Download PDFInfo
- Publication number
- KR840006113A KR840006113A KR1019830003636A KR830003636A KR840006113A KR 840006113 A KR840006113 A KR 840006113A KR 1019830003636 A KR1019830003636 A KR 1019830003636A KR 830003636 A KR830003636 A KR 830003636A KR 840006113 A KR840006113 A KR 840006113A
- Authority
- KR
- South Korea
- Prior art keywords
- input
- frequency
- truth value
- truth
- frequency band
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 9
- 238000010586 diagram Methods 0.000 description 3
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/007—Fail-safe circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
- Manipulation Of Pulses (AREA)
Abstract
Description
Claims (9)
- 최소한 2개의 입력진리치의 각각에 대해서 상이한 주파수를 갖는 교번신호를 최소한 하나를 입력하고, 이 입력주파수가 예정의 기준주파수대에 있는지의 여부에 응해서 상이한 출력진리치에 대응한 주파수를 갖는 교번신호를 출력하는 논리방식.
- 상기 입력주파수의 주파수판정에 의해, 입력진리치와 반대의 출력진리치에 대응한 주파수를 갖는 교번신호를 출력하는 특허청구의 범위 1기계의 반전논리방식.
- 최소한 2개의 입력진리치의 각각에 대해서 상이한 주파수률 갖는 교번신호를 최소한 2개 입력하고 이들 입력주파수치간에서 소정의 연산을 하여, 연산결과가 예정의 기준주파수대에 있는지의 여부에 응해서상이한 출력 진리치에 대응한 주파수를 갖는 교번신호를 출력하는 논리방식.
- 상기 입력진리치에 대응하는 주파수대와, 출력진리치에 대응하는 주파수대를 동일하게 한 특허청구 의 법위 3기재의논리방식.
- 상기 소정의 연산은 가산인 특허청구의 범위 3개재의 논리방식.
- 상기 입력진리치에 대응한 주파수는 상기 연산결과의 주파수가 상기 입력진리치의 어느 하나에 대응한 주파수와 중복하지 않는 주파수대로 선정하여 이루어진 특허청구의 범위 3개재의 논리방식.
- 상기 입력교번신호를 교번신호 그대로 직접 연산하고, 복수의 기준교번신호와의 비교에 의해 주파수의 대역판정을 하는 특허청구의 범위 3개재의 논리방 행하는 논리방식.
- 상기 대역판정은 공통의 주파수 비교부를 시분할에 의해 공용하여 각각의 기준주파수와를 비교를 하는 특허청구의 범위 7개재의 논리방식.
- 최소한 2개의 입력진리치의 각각에 대해서 상이한 주파수를 갖는 교번신호를 적어도 3개 이상 입력하고, 이들 입력교번신호간에서 소정의 연산을 하고, 연산결과에 의해 동일한 입력진리치에 대응하는 입력교번신호가 소정수 이상 있는지의 여부에 응해서 상이한 출력진리치에 대응하는 주파수를 갖는 교번신호를 출력하는 다수결 놀리방식.제1항에 있어서, 상기 입력진리치에 대응하는 주파수대와, 출력진리치에 대응하는 주파수대를 동일하게 한 논리방식.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP82-137312 | 1982-08-09 | ||
JP57137312A JPS5928725A (ja) | 1982-08-09 | 1982-08-09 | 論理方式 |
JP137312 | 1982-08-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR840006113A true KR840006113A (ko) | 1984-11-21 |
KR910002297B1 KR910002297B1 (ko) | 1991-04-11 |
Family
ID=15195740
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019830003636A KR910002297B1 (ko) | 1982-08-09 | 1983-08-03 | 논리방식 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4564774A (ko) |
EP (1) | EP0101037B1 (ko) |
JP (1) | JPS5928725A (ko) |
KR (1) | KR910002297B1 (ko) |
DE (1) | DE3379370D1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0640620B2 (ja) * | 1984-07-27 | 1994-05-25 | 株式会社日立製作所 | メモリ−回路 |
JPS6188616A (ja) * | 1984-10-05 | 1986-05-06 | Nec Home Electronics Ltd | 故障信号付論理回路方式 |
JPS61265918A (ja) * | 1985-05-21 | 1986-11-25 | Nippon Signal Co Ltd:The | 論理回路 |
US4698830A (en) * | 1986-04-10 | 1987-10-06 | International Business Machines Corporation | Shift register latch arrangement for enhanced testability in differential cascode voltage switch circuit |
FR2643762B1 (fr) * | 1989-02-27 | 1991-05-10 | Merlin Gerin | Systeme de codage en frequence a haute surete de fonctionnement |
US5422965A (en) * | 1992-02-18 | 1995-06-06 | Hitachi, Ltd. | Air bag operation device |
FR2822645B1 (fr) * | 2001-03-30 | 2005-03-11 | Roquette Freres | Composition pour nutrition enterale comprenant des fibres |
US6842047B1 (en) * | 2003-04-01 | 2005-01-11 | David Carlyle Anacker | Electrical parallel processing frequency coded logic |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3044017A (en) * | 1956-12-31 | 1962-07-10 | Bell Telephone Labor Inc | Microwave carrier logic circuits |
US3026482A (en) * | 1957-12-09 | 1962-03-20 | Westinghouse Electric Corp | Detector for recognizing either of two signals, each consisting of individual cyclicfrequency deviation of a carrier |
US3192484A (en) * | 1959-08-17 | 1965-06-29 | Ibm | Frequency flip-flop |
US3077564A (en) * | 1961-02-09 | 1963-02-12 | Gen Electric | Binary logic circuits utilizing diverse frequency representation for bits |
US3183445A (en) * | 1962-04-04 | 1965-05-11 | Sigel David | Phase comparator "and" gate |
DE1762409A1 (de) * | 1968-06-01 | 1970-06-04 | Licentia Gmbh | Eigensicheres logisches Wechselspannungssystem |
CH508311A (de) * | 1969-06-28 | 1971-05-31 | Licentia Gmbh | Schaltungsanordnung zur Realisierung von logischen Funktionen |
US3614639A (en) * | 1969-07-30 | 1971-10-19 | Ibm | Fsk digital demodulator with majority decision filtering |
BE789317A (fr) * | 1971-10-01 | 1973-01-15 | Sumitomo Chemical Co | Procede de fabrication d'un objet en mousse de chlorure de polyvinyle |
US4017801A (en) * | 1976-03-22 | 1977-04-12 | Hewlett-Packard Company | Low frequency triangular waveform generator |
US4097812A (en) * | 1977-07-25 | 1978-06-27 | Matsushita Electric Corporation | Frequency selective detector circuit |
EP0010922B1 (en) * | 1978-10-27 | 1983-03-30 | Consumer Microcircuits Limited | Device for determining periodic components of an alternating signal |
JPS5934013B2 (ja) * | 1979-04-06 | 1984-08-20 | 株式会社京三製作所 | 多数決判定方式 |
US4291275A (en) * | 1979-06-13 | 1981-09-22 | Rca Corporation | Frequency demodulation system |
US4327323A (en) * | 1979-12-03 | 1982-04-27 | Phillips Petroleum Company | Comparator apparatus and process |
-
1982
- 1982-08-09 JP JP57137312A patent/JPS5928725A/ja active Granted
-
1983
- 1983-08-03 KR KR1019830003636A patent/KR910002297B1/ko not_active IP Right Cessation
- 1983-08-05 US US06/520,687 patent/US4564774A/en not_active Expired - Lifetime
- 1983-08-08 EP EP83107811A patent/EP0101037B1/en not_active Expired
- 1983-08-08 DE DE8383107811T patent/DE3379370D1/de not_active Expired
Also Published As
Publication number | Publication date |
---|---|
DE3379370D1 (en) | 1989-04-13 |
EP0101037B1 (en) | 1989-03-08 |
KR910002297B1 (ko) | 1991-04-11 |
EP0101037A3 (en) | 1985-08-07 |
EP0101037A2 (en) | 1984-02-22 |
JPH0474895B2 (ko) | 1992-11-27 |
JPS5928725A (ja) | 1984-02-15 |
US4564774A (en) | 1986-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900005264A (ko) | 클럭신호스위칭회로와 그 스위칭방법 | |
FI841327A0 (fi) | Foerfarande och anordning foer att automatisk bringa tecken pao avstaond fraon varandra under nedskrift av tec tecknen. | |
KR880010616A (ko) | 신호 전이 향상장치 | |
KR840006113A (ko) | 논리방식(論理方式) | |
GB1226592A (ko) | ||
KR900019399A (ko) | 디지탈신호 처리장치 | |
KR920702095A (ko) | 2진 정보를 부호화하는 디지탈 회로 | |
GB1364773A (en) | Decoding of frequency coded signals | |
KR920007461A (ko) | 필드결정회로 | |
KR830009850A (ko) | 모우드 판별회로 | |
GB1469904A (en) | Checking circuit for use in computers | |
GB914014A (en) | Parallel digital adder system | |
SU598084A1 (ru) | Устройство дл определени горизонтальных составл ющих пространственного вектора скорости | |
SU406199A1 (ru) | УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ ЗНАКА ИЗМЕНЕНИЯ ФУНКЦИИ | |
KR960001978A (ko) | 배럴 쉬프터 회로 | |
SU890394A1 (ru) | Блок приоритета | |
KR860008502A (ko) | 감지 신호 신장기 | |
SU497583A1 (ru) | Устройство дл сравнени чисел | |
KR910021042A (ko) | 타이머 시스템 | |
JPS5739441A (en) | Interruption priority deciding system | |
SU497708A1 (ru) | Фазовый дискиминатор | |
KR0136433B1 (ko) | 가변 분주기 | |
SU513532A1 (ru) | Устройство дл выделени строк в телевизионном растре | |
SU686146A1 (ru) | Многофункциональный логический элемент | |
SU450366A1 (ru) | Мажоритарный элемент |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19830803 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19870929 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 19830803 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19900906 Patent event code: PE09021S01D |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19910314 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19910711 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19910713 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19910713 End annual number: 3 Start annual number: 1 |
|
PR1001 | Payment of annual fee |
Payment date: 19930914 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 19941025 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 19960329 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 19970331 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 19980325 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 19990326 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 19990326 Start annual number: 9 End annual number: 9 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |