KR20240065644A - 디스플레이 장치 - Google Patents

디스플레이 장치 Download PDF

Info

Publication number
KR20240065644A
KR20240065644A KR1020220146380A KR20220146380A KR20240065644A KR 20240065644 A KR20240065644 A KR 20240065644A KR 1020220146380 A KR1020220146380 A KR 1020220146380A KR 20220146380 A KR20220146380 A KR 20220146380A KR 20240065644 A KR20240065644 A KR 20240065644A
Authority
KR
South Korea
Prior art keywords
power connection
connection line
power
line
display area
Prior art date
Application number
KR1020220146380A
Other languages
English (en)
Inventor
윤영수
곽원규
김수경
노태형
박형준
송화영
이건행
이봉원
이해연
조승한
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020220146380A priority Critical patent/KR20240065644A/ko
Priority to US18/363,565 priority patent/US20240155894A1/en
Priority to CN202311379741.0A priority patent/CN117998919A/zh
Publication of KR20240065644A publication Critical patent/KR20240065644A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)

Abstract

본 발명은 고품질의 이미지를 디스플레이할 수 있는 디스플레이 장치를 위하여, 디스플레이영역과 상기 디스플레이영역 외측의 주변영역을 갖는 기판과, 상기 기판의 제1방향으로 연장된 제1가장자리에 인접하여 상기 주변영역에 위치한 스캔구동회로와, 상기 기판의 상기 제1방향과 교차하는 제2방향으로 연장된 제2가장자리에 인접하여 상기 주변영역에 위치하고 상기 스캔구동회로에 전기적으로 연결된 스캔구동회로라인과, 상기 제2가장자리의 중앙과 상기 스캔구동회로라인 사이에 대응하도록 상기 제2가장자리에 인접하여 상기 주변영역에 위치하고 상기 제1방향으로 연장된 형상을 가진 제1전원연결라인과, 상기 제1전원연결라인의 상기 디스플레이영역 방향의 반대방향의 제1-1선단 상부에 위치하며 상기 제1-1선단에 전기적으로 연결된 전원입력배선을 구비하는, 디스플레이 장치를 제공한다.

Description

디스플레이 장치{Display apparatus}
본 발명의 실시예들은 디스플레이 장치에 관한 것으로서, 더 상세하게는 고품질의 이미지를 디스플레이할 수 있는 디스플레이 장치에 관한 것이다.
디스플레이 장치는 디스플레이영역을 가지며, 디스플레이영역 내에는 많은 화소들이 위치하게 된다. 이러한 화소들에는 데이터배선들이 전기적으로 연결되며, 화소들은 데이터배선들로부터 전해지는 전기적 신호에 대응하는 휘도의 광을 방출한다.
그러나 이러한 종래의 디스플레이 장치의 경우, 의도치 않게 디스플레이영역 내에 디스플레이되는 이미지의 휘도가 일정하지 않을 수 있다는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 포함하여 여러 문제점들을 해결하기 위한 것으로서, 고품질의 이미지를 디스플레이할 수 있는 디스플레이 장치를 제공하는 것을 목적으로 한다. 그러나 이러한 과제는 예시적인 것으로, 이에 의해 본 발명의 범위가 한정되는 것은 아니다.
디스플레이영역과 상기 디스플레이영역 외측의 주변영역을 갖는 기판과, 상기 기판의 제1방향으로 연장된 제1가장자리에 인접하여 상기 주변영역에 위치한 스캔구동회로와, 상기 기판의 상기 제1방향과 교차하는 제2방향으로 연장된 제2가장자리에 인접하여 상기 주변영역에 위치하고 상기 스캔구동회로에 전기적으로 연결된 스캔구동회로라인과, 상기 제2가장자리의 중앙과 상기 스캔구동회로라인 사이에 대응하도록 상기 제2가장자리에 인접하여 상기 주변영역에 위치하고 상기 제1방향으로 연장된 형상을 가진 제1전원연결라인과, 상기 제1전원연결라인의 상기 디스플레이영역 방향의 반대방향의 제1-1선단 상부에 위치하며 상기 제1-1선단에 전기적으로 연결된 전원입력배선을 구비하는, 디스플레이 장치가 제공된다.
상기 제1전원연결라인은 상기 스캔구동회로라인과 동일한 층에 위치할 수 있다.
상기 제1전원연결라인의 상기 디스플레이영역 방향의 제1-2선단 상부에 위치하며, 상기 제1-2선단에 전기적으로 연결된, 전원전달배선을 더 구비할 수 있다.
상기 전원전달배선은 상기 제1가장자리를 따라 연장되며, 디스플레이영역에 위치한 화소들의 공통전극에 전기적으로 연결될 수 있다.
상기 제1방향으로 연장되어 상기 디스플레이영역 내로 연장되는 복수개의 구동전원배선들을 더 구비하고, 상기 전원전달배선은 상기 제2가장자리를 따라 연장되어 상기 복수개의 구동전원배선들과 전기적으로 연결될 수 있다.
상기 기판에 수직인 방향에서 바라볼 시 상기 제1전원연결라인과 중첩하는 부분을 포함하도록 상기 제1전원연결라인 하부에 위치하는 제1전원연결추가라인을 더 구비하고, 상기 전원입력배선은 상기 제1전원연결추가라인의 상기 디스플레이영역 방향의 반대 방향인 제1-1추가선단에 전기적으로 연결될 수 있다.
상기 기판에 수직인 방향에서 바라볼 시, 상기 제1-1추가선단은 상기 제1-1선단보다 상기 제2가장자리에 더 인접할 수 있다.
상기 제2가장자리의 중앙과 상기 제1전원연결라인 사이에 대응하도록 상기 제2가장자리에 인접하여 상기 주변영역에 위치하고, 상기 제1방향으로 연장된 형상을 갖는, 복수개의 데이터전달라인들을 더 구비할 수 있다.
상기 복수개의 데이터전달라인들 사이에 위치하며 상기 제1방향으로 연장된 형상을 가진 제2전원연결라인을 더 구비하고, 상기 전원입력배선은 상기 제2전원연결라인의 상기 디스플레이영역 방향의 반대 방향의 제2-1선단에 전기적으로 연결될 수 있다.
상기 제2전원연결라인은 상기 제1전원연결라인과 동일한 층에 위치할 수 있다.
상기 제1전원연결라인의 상기 디스플레이영역 방향의 제1-2선단 상부 및 상기 제2전원연결라인의 상기 디스플레이영역 방향의 제2-2선단 상부에 위치하며, 상기 제1-2선단 및 상기 제2-2선단에 전기적으로 연결된, 전원전달배선을 더 구비할 수 있다.
상기 전원전달배선은 상기 제1가장자리를 따라 연장되며, 디스플레이영역에 위치한 화소들의 공통전극에 전기적으로 연결될 수 있다.
상기 제1방향으로 연장되어 상기 디스플레이영역 내로 연장되는 복수개의 구동전원배선들을 더 구비하고, 상기 전원전달배선은 상기 제2가장자리를 따라 연장되어, 상기 복수개의 구동전원배선들과 전기적으로 연결될 수 있다.
상기 기판에 수직인 방향에서 바라볼 시 상기 제1전원연결라인과 중첩하는 부분을 포함하도록 상기 제1전원연결라인 하부에 위치하는 제1전원연결추가라인과, 상기 기판에 수직인 방향에서 바라볼 시 상기 제2전원연결라인과 중첩하는 부분을 포함하도록 상기 제2전원연결라인 하부에 위치하는 제2전원연결추가라인을 더 구비하고, 상기 전원입력배선은 상기 제1전원연결추가라인의 상기 디스플레이영역 방향의 반대 방향인 제1-1추가선단과 상기 제2전원연결추가라인의 상기 디스플레이영역 방향의 반대 방향인 제2-1추가선단에 전기적으로 연결될 수 있다.
상기 기판에 수직인 방향에서 바라볼 시, 상기 제1-1추가선단은 상기 제1-1선단보다 상기 제2가장자리에 더 인접하고, 상기 제2-1추가선단은 상기 제2-1선단보다 상기 제2가장자리에 더 인접할 수 있다.
상기 복수개의 데이터전달라인들 사이에 위치하며 상기 제1방향으로 연장된 형상을 가진 복수개의 제2전원연결라인들을 더 구비하고, 상기 전원입력배선은 상기 제2전원연결라인들 각각의 상기 디스플레이영역 방향의 반대 방향의 제2-1선단에 전기적으로 연결될 수 있다.
상기 디스플레이영역 내에 위치하며, 소스전극 및 드레인전극 중 적어도 어느 하나와, 게이트전극과, 반도체층을 포함하는 박막트랜지스터를 더 구비하고, 상기 제1전원연결라인은 상기 게이트전극과 동일한 층에 위치할 수 있다.
상기 제1전원연결라인과 상기 게이트전극은, 제1금속층과 상기 제1금속층 상에 위치하는 제2금속층을 포함할 수 있다.
상기 제1금속층은 티타늄 또는 알루미늄을 포함하고, 상기 제2금속층은 몰리브덴을 포함할 수 있다.
상기 디스플레이영역 내에 위치하는 디스플레이소자와, 상기 디스플레이소자를 덮으며 무기봉지층과 상기 무기봉지층 상의 유기봉지층을 포함하는 봉지층을 더 구비하며, 상기 무기봉지층은 상기 제1전원연결라인에 직접 접촉하거나 상기 제1전원연결라인을 덮으며 무기물을 포함하는 절연층에 직접 접촉할 수 있다.
전술한 것 외의 다른 측면, 특징, 이점은 이하의 발명을 실시하기 위한 구체적인 내용, 청구범위 및 도면으로부터 명확해질 것이다.
상기한 바와 같이 이루어진 본 발명의 일 실시예에 따르면, 고품질의 이미지를 디스플레이할 수 있는 디스플레이 장치를 구현할 수 있다. 물론 이러한 효과에 의해 본 발명의 범위가 한정되는 것은 아니다.
도 1은 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 평면도이다.
도 2는 도 1의 A 부분을 확대하여 도시하는 개념도이다.
도 3은 도 2의 B 부분을 확대하여 도시하는 개념도이다.
도 4는 도 1의 I-I'선, 도 2의 II-II'선 및 도 2의 III-III'선을 따라 취한 단면들을 개략적으로 도시하는 단면도이다.
도 5는 도 3의 IV-IV'선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.
도 6은 도 3의 C 부분을 확대하여 도시하는 개념도이다.
도 7은 도 6의 V-V'선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.
도 8은 도 6의 VI-VI'선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.
도 9는 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 개념도이다.
도 10은 도 1의 I-I'선, 도 9의 VII-VII'선 및 도 9의 VIII-VIII'선을 따라 취한 단면들을 개략적으로 도시하는 단면도이다.
도 11은 도 9의 IX-IX'선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.
도 12는 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 개념도이다.
도 13은 도 12의 X-X'선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.
도 14는 도 12의 XI-XI'선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.
도 15는 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 개념도이다.
도 16은 도 15의 E 부분을 확대하여 도시하는 개념도이다.
도 17은 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 개념도이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예에서 층, 막, 영역, 판 등의 각종 구성요소가 다른 구성요소 "상에" 있다고 할 때, 이는 다른 구성요소 "바로 상에" 있는 경우뿐 아니라 그 사이에 다른 구성요소가 개재된 경우도 포함한다. 또한 설명의 편의를 위하여 도면에서는 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
이하의 실시예에서, x축, y축 및 z축은 직교 좌표계 상의 세 축으로 한정되지 않고, 이를 포함하는 넓은 의미로 해석될 수 있다. 예를 들어, x축, y축 및 z축은 서로 직교할 수도 있지만, 서로 직교하지 않는 서로 다른 방향을 지칭할 수도 있다.
도 1은 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 평면도이다.
본 실시예에 따른 디스플레이 장치는 도 1에 도시된 것과 같은 디스플레이 패널(10)을 구비할 수 있다. 이러한 디스플레이 장치는 디스플레이 패널(10)을 포함하는 것이라면 어떤 것이든 가능하다. 예컨대 디스플레이 장치는 스마트폰, 태블릿, 랩탑, 텔레비전 또는 광고판 등과 같은 다양한 제품일 수 있다.
디스플레이 패널(10)은 복수개의 화소들이 위치하는 디스플레이영역(DA)과, 이 디스플레이영역(DA) 외측에 위치하는 주변영역(PA)을 갖는다. 이는 디스플레이 장치가 포함하는 기판(100)이 그러한 디스플레이영역(DA) 및 주변영역(PA)을 갖는 것으로 이해될 수도 있다. 주변영역(PA)은 구동칩(20)과 같은 전자소자나 인쇄회로기판 등이 전기적으로 부착되는 영역인 패드영역(PADA)을 포함한다. 또한 제1스캔구동회로(SD1)나 제2스캔구동회로(SD2), 그리고 공통전압공급배선(11) 등도 주변영역(PA)에 배치될 수 있다.
구동칩(20)은 디스플레이 패널(10)을 구동하는 집적회로를 포함할 수 있다. 이러한 집적회로는 데이터신호를 생성하는 데이터 구동 집적회로일 수 있지만, 본 발명이 이에 한정되는 것은 아니다. 구동칩(20)은 기판(100)의 제2가장자리(E2)에 인접하도록 주변영역(PA)에 실장될 수 있다.
도 1은 제조과정 중의 기판 등의 모습을 나타낸 평면도로 이해될 수도 있다. 최종적인 디스플레이 장치나 디스플레이 장치를 포함하는 스마트폰 등의 전자장치에 있어서는, 사용자에 의해 인식되는 주변영역(PA)의 면적을 최소화하기 위해, 기판 등의 일부가 벤딩될 수도 있다. 예컨대 주변영역(PA)이 벤딩영역(BA)을 포함하여, 벤딩영역(BA)이 패드영역(PADA)과 디스플레이영역(DA) 사이에 위치하도록 할 수 있다. 이 경우 벤딩영역(BA)에서 기판(100)이 벤딩되도록 하여, 벤딩영역(BA)을 기준으로 일측에 위치한 제1영역(A1)과 타측에 위치한 제2영역(A2)이 중첩되도록 할 수 있다. 예컨대 벤딩영역(BA)에서 기판(100)이 벤딩되도록 하여, 패드영역(PADA)의 적어도 일부가 디스플레이영역(DA)과 중첩하여 위치하도록 할 수 있다. 물론 이 경우 패드영역(PADA)이 디스플레이영역(DA)을 가리는 것이 아니라 패드영역(PADA)이 디스플레이영역(DA)의 뒤쪽에 위치하도록, 벤딩방향이 설정된다. 이에 따라 사용자는 디스플레이영역(DA)이 디스플레이 장치의 대부분을 차지하는 것으로 인식하게 된다. 전술한 구동칩(20)은 디스플레이영역(DA)의 표시면과 동일한 면 상에 실장되지만, 디스플레이 패널(10)이 벤딩영역(BA)에서 벤딩됨에 따라, 구동칩(20)은 디스플레이영역(DA)의 배면 상에 위치하게 될 수 있다.
이러한 기판(100)은 플렉서블 또는 벤더블 특성을 갖는 다양한 물질을 포함할 수 있는데, 예컨대 폴리에테르술폰(polyethersulphone), 폴리아크릴레이트(polyacrylate), 폴리에테르 이미드(polyetherimide), 폴리에틸렌 나프탈레이트(polyethylene naphthalate), 폴리에틸렌 테레프탈레이트(polyethylene terephthalate), 폴리페닐렌 설파이드(polyphenylene sulfide), 폴리아릴레이트(polyarylate), 폴리이미드(polyimide), 폴리카보네이트(polycarbonate) 또는 셀룰로오스 아세테이트 프로피오네이트(cellulose acetate propionate)와 같은 고분자 수지를 포함할 수 있다. 물론 기판(100)은 다층구조를 가져, 이와 같은 고분자 수지를 포함하는 두 개의 층들과 그 층들 사이에 개재된 (실리콘옥사이드, 실리콘나이트라이드, 실리콘옥시나이트라이드 등의) 무기물을 포함하는 배리어층을 포함할 수도 있는 등, 다양한 변형이 가능하다. 나아가 기판(100)이 벤딩되지 않는 경우라면, 기판(100)은 글라스 등을 포함할 수도 있다.
디스플레이영역(DA)의 가장자리는 전체적으로는 직사각형 또는 정사각형과 유사한 형상을 가질 수 있다. 이에 따라 기판(100) 역시 전체적으로 직사각형 또는 정사각형과 유사한 형상을 가질 수 있다. 물론 디스플레이영역(DA)의 가장자리는 원형, 타원형 또는 다각형 등의 형상을 가질 수도 있다.
도 1에 도시된 것과 같이, 기판(100)은 제1방향(y축 방향)으로 연장된 제1가장자리(E1)를 가질 수 있고, 또한 제1방향과 교차하는 제2방향(x축 방향)으로 연장된 제2가장자리(E2)를 가질 수 있다. 패드영역(PADA)은 기판(100)의 주변영역(PA) 중 제2가장자리(E2)에 인접한 부분일 수 있다. 물론 필요에 따라 기판(100)은 제1가장자리(E1)와 제2가장자리(E2) 사이에 절곡부를 가져, 벤딩영역(BA)에서의 기판(100) 등의 벤딩이 용이하게 이루어지도록 할 수 있다. 이에 따라 도 1에 도시된 것과 같이, 제2영역(A2)에서의 제2방향(x축 방향)으로의 폭은 제1영역(A1)에서의 제2방향(x축 방향)으로의 폭보다 작을 수 있다.
이하에서는, 본 발명의 일 실시예에 따른 디스플레이 장치로서 유기 발광 디스플레이 장치를 예로 하여 설명하지만, 본 발명의 디스플레이 장치는 이에 제한되지 않는다. 다른 실시예로서, 본 발명의 디스플레이 장치는 무기 발광 디스플레이 장치(Inorganic Light Emitting Display 또는 무기 EL 디스플레이 장치)이거나, 양자점 발광 디스플레이 장치(Quantum dot Light Emitting Display)와 같은 디스플레이 장치일 수 있다. 예컨대, 디스플레이 장치가 포함하는 디스플레이소자의 발광층은 유기물을 포함하거나 무기물을 포함할 수도 있다. 또한 디스플레이 장치는 발광층과, 발광층에서 방출되는 광의 경로 상에 위치한 양자점을 구비할 수도 있다.
디스플레이영역(DA)에는 복수의 화소들이 위치한다. 화소들 각각은 부화소(sub-pixel)를 의미하며, 유기발광다이오드(OLED)와 같은 디스플레이소자와 디스플레이소자에 전기적으로 연결된 화소회로를 포함할 수 있다. 화소는 예컨대, 적색, 녹색, 청색 또는 백색의 광을 방출할 수 있다. 화소는 주변영역(PA)에 배치된 외곽회로들과 전기적으로 연결될 수 있다. 주변영역(PA)에는 제1스캔구동회로(SD1), 제2스캔구동회로(SD2) 및 공통전압공급배선(11)이 배치될 수 있다.
제1스캔구동회로(SD1)는 기판(100)의 제1가장자리(E1)를 따라 연장될 수 있다. 이러한 제1스캔구동회로(SD1)는 디스플레이영역(DA) 내로 제2방향(x축 방향)으로 연장된 스캔라인(미도시)을 통해 화소들에 스캔 신호를 제공할 수 있다. 제2스캔구동회로(SD2)는 디스플레이영역(DA)을 사이에 두고 제1스캔구동회로(SD1)에 대칭이 되도록 배치될 수 있다. 디스플레이영역(DA)에 배치된 화소들 중 일부는 제1스캔구동회로(SD1)와 전기적으로 연결될 수 있고, 나머지는 제2스캔구동회로(SD2)에 전기적으로 연결될 수 있다. 필요에 따라 제2스캔구동회로(SD2)는 생략되고, 디스플레이영역(DA)에 배치된 화소들은 모두 제1스캔구동회로(SD1)에 전기적으로 연결될 수 있다.
물론 이 외에도 발광제어구동회로(미도시) 등이 제1스캔구동회로(SD1) 측에 또는 제2스캔구동회로(SD2) 측에 배치되며, 스캔라인과 대략 평행한 발광제어라인(미도시) 등을 통해 화소에 발광 제어 신호 등을 제공할 수 있다.
디스플레이 패널(10)의 패드영역(PADA)에는 복수개의 패드들(PD1, PD2, PD3, PD4, 도 2 참조)이 위치할 수 있다. 이러한 복수개의 패드들(PD1, PD2, PD3, PD4)은 절연층에 의해 덮이지 않고 노출되어, 인쇄회로기판(미도시)과 전기적으로 연결될 수 있다. 즉, 인쇄회로기판의 패드들이 디스플레이 패널(10)의 복수개의 패드들(PD1, PD2, PD3, PD4)과 전기적으로 연결될 수 있다.
인쇄회로기판은 제어부의 신호 또는 전원을 디스플레이 패널(10)로 전달한다. 제어부에서 생성된 제어 신호는 인쇄회로기판을 통해 구동칩(20), 제1스캔구동회로(SD1) 및 제2스캔구동회로(SD2) 등에 전달될 수 있다. 또한, 제어부는 공통전압공급배선(11)에 공통전압(ELVSS)을 제공하고, 제1방향(y축 방향)으로 연장되어 디스플레이영역(DA) 내로 연장된 구동전원배선(미도시)들에 구동전압(ELVDD)을 제공할 수 있다. 이에 대한 자세한 설명은 후술한다. 참고로 공통전압공급배선(11)은 일측이 개방된 루프 형상을 가져, 디스플레이영역(DA)을 부분적으로 둘러싸는 형상을 가질 수 있다.
한편, 제어부는 데이터신호를 생성하며, 생성된 데이터신호는 구동칩(20)과 데이터라인(DL)을 통해 화소에 전달될 수 있다.
도 2는 도 1의 A 부분을 확대하여 도시하는 개념도이고, 도 3은 도 2의 B 부분을 확대하여 도시하는 개념도이며, 도 4는 도 1의 I-I'선, 도 2의 II-II'선 및 도 2의 III-III'선을 따라 취한 단면들을 개략적으로 도시하는 단면도이고, 도 5는 도 3의 IV-IV'선을 따라 취한 단면을 개략적으로 도시하는 단면도이며, 도 6은 도 3의 C 부분을 확대하여 도시하는 개념도이고, 도 7은 도 6의 V-V'선을 따라 취한 단면을 개략적으로 도시하는 단면도이며, 도 8은 도 6의 VI-VI'선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.
도 2에 도시된 것과 같이, 기판(100)의 제2가장자리(E2) 근방에는 제1패드(PD1), 제2패드(PD2), 제3패드(PD3) 및 제4패드(PD) 등이 위치한다.
스캔구동회로라인(SDL)은 제2가장자리(E2)에 인접하도록 주변영역(PA)에 위치하고, 제1스캔구동회로(SD1)와 제1패드(PD1)에 전기적으로 연결될 수 있다. 이에 따라 제1패드(PD1)를 통해 인쇄회로기판으로부터 입력된 제어 신호는 스캔구동회로라인(SDL)을 통해 제1스캔구동회로(SD1)에 전달될 수 있다.
기판(100)의 제2가장자리(E2)에 인접하도록 주변영역(PA)에 위치한 전원입력배선(PIW)은, 제2방향(x축 방향)으로 연장된 제1부분과, 제1부분에서 돌출되어 제1방향(y축 방향)으로 연장된 제2부분을 포함할 수 있다. 그러한 제2부분은 제2패드(PD2)에 전기적으로 연결될 수 있다. 한편, 전원입력배선(PIW)의 제1부분과 대략 평행하도록 제2방향(x축 방향)으로 연장된 전원전달배선(PTW)은, 그 일측이 공통전압공급배선(11)에 연결될 수 있다. 물론 전원전달배선(PTW)은 공통전압공급배선(11)과 일체(一體)일 수 있다.
제1전원연결라인(PCL1)은 제2가장자리(E2)의 중앙과 스캔구동회로라인(SDL) 사이에 대응하도록 제2가장자리(E2)에 인접하여 주변영역(PA)에 위치할 수 있다. 이러한 제1전원연결라인(PCL1)은 제1방향(y축 방향)으로 연장된 형상을 가져, 전원입력배선(PIW)과 전원전달배선(PTW)을 전기적으로 연결할 수 있다. 즉, 도 3 및 도 5에 도시된 것과 같이, 제1전원연결라인(PCL1)의 디스플레이영역(DA) 방향의 반대방향(-y 방향)의 제1-1선단(1-1EP)은 전원입력배선(PIW) 하부에 위치하며, 그 상부의 절연층에 형성된 컨택홀을 통해 전원입력배선(PIW)에 전기적으로 연결될 수 있다. 그리고 도 3, 도 4 및 도 5에 도시된 것과 같이, 제1전원연결라인(PCL1)의 디스플레이영역(DA) 방향(+y 방향)의 제1-2선단(1-2EP)은 전원전달배선(PTW)의 하부에 위치하여, 그 상부의 절연층에 형성된 컨택홀을 통해 전원전달배선(PTW)에 전기적으로 연결될 수 있다. 이에 따라 제2패드(PD2)를 통해 인쇄회로기판으로부터 입력된 공통전압(ELVSS)은 전원입력배선(PIW), 제1전원연결라인(PCL1) 및 전원전달배선(PTW)을 통해 공통전압공급배선(11)에 전달될 수 있으며, 그 결과 공통전압공급배선(11)에 전기적으로 연결되는 공통전극(315, 도 4 참조)에 공통전압(ELVSS)이 인가되도록 할 수 있다.
제3패드(PD3)를 통해 인쇄회로기판으로부터 입력된 제어부의 데이터신호는 구동칩(20)과 데이터전달라인(DTL)들을 통해 디스플레이영역(DA) 내의 데이터라인(DL)들에 전달되어, 최종적으로 화소들에 전달될 수 있다. 데이터전달라인(DTL)들은 예컨대 기판(100)의 제2가장자리(E2)의 중앙과 제1전원연결라인(PCL1) 사이에 대응하도록 제2가장자리(E2)에 인접하여 주변영역(PA)에 위치할 수 있다. 그리고 데이터전달라인(DTL)들 각각은 제1방향(y축 방향)으로 연장된 형상을 가질 수 있다.
한편, 도 2에 도시된 것과 같이 데이터전달라인(DTL)들 사이에는 제2전원연결라인(PCL2)이 위치할 수 있다. 이러한 제2전원연결라인(PCL2)은 제1방향(y축 방향)으로 연장된 형상을 가져, 전원입력배선(PIW)과 전원전달배선(PTW)을 전기적으로 연결할 수 있다. 즉, 도 3에 도시된 것과 같이, 제2전원연결라인(PCL2)의 디스플레이영역(DA) 방향의 반대방향(-y 방향)의 제2-1선단(2-1EP)은 전원입력배선(PIW) 하부에 위치하며, 그 상부의 절연층에 형성된 컨택홀을 통해 전원입력배선(PIW)에 전기적으로 연결될 수 있다. 그리고 도 3 및 도 4에 도시된 것과 같이, 제2전원연결라인(PCL2)의 디스플레이영역(DA) 방향(+y 방향)의 제2-2선단(2-2EP)은 전원전달배선(PTW)의 하부에 위치하여, 그 상부의 절연층에 형성된 컨택홀을 통해 전원전달배선(PTW)에 전기적으로 연결될 수 있다. 이에 따라 제2패드(PD2)를 통해 인쇄회로기판으로부터 입력된 공통전압(ELVSS)은 전원입력배선(PIW), 제2전원연결라인(PCL2) 및 전원전달배선(PTW)을 통해서도 공통전압공급배선(11)에 전달될 수 있으며, 그 결과 공통전압공급배선(11)에 전기적으로 연결되는 공통전극(315, 도 4 참조)에 공통전압(ELVSS)이 인가되도록 할 수 있다.
이처럼 전원입력배선(PIW)과 전원전달배선(PTW)은 제1전원연결라인(PCL1)뿐만 아니라 제2전원연결라인(PCL2)을 통해서도 전기적으로 연결된다. 이에 따라 공통전압(ELVSS)이 전원입력배선(PIW)에서 전원전달배선(PTW)으로 원활하게 전달되도록 할 수 있다.
물론 제2전원연결라인(PCL2)을 이용하지 않고 제1전원연결라인(PCL1)만을 이용하되, 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시의 제1전원연결라인(PCL1)의 폭을 넓히거나 제1전원연결라인(PCL1)들의 개수를 증가시키는 것을 고려할 수도 있다. 하지만 제1전원연결라인(PCL1)은 스캔구동회로라인(SDL) 및 데이터전달라인(DTL)과 동일한 층에 위치하기에, 제1전원연결라인(PCL1)의 폭을 넓히거나 제1전원연결라인(PCL1)들의 개수를 증가시키는 것이 용이하지 않을 수 있다. 본 실시예에 따른 디스플레이 장치의 경우에는 복수개의 데이터전달라인(DTL)들 사이에 위치하면서 전원입력배선(PIW)과 전원전달배선(PTW)을 전기적으로 연결하는 제2전원연결라인(PCL2)을 구비하기에, 공통전압(ELVSS)이 전원입력배선(PIW)에서 전원전달배선(PTW)으로 원활하게 전달되도록 할 수 있다. 제2전원연결라인(PCL2)은 데이터전달라인(DTL)과 동일한 층에 위치하기에, 데이터전달라인(DTL)들 사이에 위치하되 고립된(isolated) 형상을 가질 수 있다.
물론, 도 2에 도시된 것과 같이, 데이터전달라인(DTL)들 사이에 위치하는 복수개의 제2전원연결라인(PCL2)들을 구비할 수 있다. 도 2에서는 예시적으로 디스플레이 장치가 2개의 제2전원연결라인(PCL2)을 구비하는 경우에 대해 도시하고 있으나, 이는 도시의 편의상 그와 같이 도시한 것일 뿐, 디스플레이 장치는 더 많은 개수의 제2전원연결라인(PCL2)들을 구비할 수 있다. 이는 후술하는 실시예들 및 그 변형예들에 있어서도 마찬가지이다.
기판(100)의 제2가장자리(E2)에 인접하도록 주변영역(PA)에 위치한 구동전원입력배선(DPIW)은, 제2방향(x축 방향)으로 연장된 제1부분과, 제1부분에서 돌출되어 제1방향(y축 방향)으로 연장되되 복수회 절곡된 제2부분을 포함할 수 있다. 그러한 제2부분은 제4패드(PD4)에 전기적으로 연결될 수 있다. 한편, 구동전원입력배선(DPIW)의 제1부분과 대략 평행하도록 제2방향(x축 방향)으로 연장된 구동전원전달배선(DPTW)에는, 제1방향(y축 방향)으로 연장되어 디스플레이영역(DA0 내로 연장되는 복수개의 구동전원배선들(미도시)이 전기적으로 연결될 수 있다. 복수개의 구동전원배선들은 복수개의 데이터라인(DL)들과 대략 평행할 수 있다.
제3전원연결라인(PCL3)은 제1방향(y축 방향)으로 연장된 형상을 가져, 구동전원입력배선(DPIW)과 구동전원전달배선(DPTW)을 전기적으로 연결할 수 있다. 즉, 도 6 및 도 8에 도시된 것과 같이, 제3전원연결라인(PCL3)의 디스플레이영역(DA) 방향의 반대방향(-y 방향)의 제3-1선단(3-1EP)은 구동전원입력배선(DPIW) 하부에 위치하며, 그 상부의 절연층에 형성된 컨택홀을 통해 구동전원입력배선(DPIW)에 전기적으로 연결될 수 있다. 그리고 도 6, 도 7 및 도 8에 도시된 것과 같이, 제3전원연결라인(PCL3)의 디스플레이영역(DA) 방향(+y 방향)의 제3-2선단(3-2EP)은 구동전원전달배선(DPTW)의 하부에 위치하여, 그 상부의 절연층에 형성된 컨택홀을 통해 구동전원전달배선(DPTW)에 전기적으로 연결될 수 있다. 이에 따라 제4패드(PD4)를 통해 인쇄회로기판으로부터 입력된 구동전압(ELVDD)은 구동전원입력배선(DPIW), 제3전원연결라인(PCL3) 및 구동전원전달배선(DPTW)을 통해 구동전원배선들에 전달될 수 있으며, 그 결과 구동전원배선들에 전기적으로 연결되는 각 화소에 구동전압(ELVDD)이 인가되도록 할 수 있다.
한편, 도 4에 도시된 것과 같이, 본 실시예에 따른 디스플레이 장치는 디스플레이영역(DA) 내에 위치하는 유기발광소자(310)와 같은 디스플레이소자와, 디스플레이영역(DA) 내에 위치하며 그러한 유기발광소자(310)에 전기적으로 연결되어 유기발광소자(310)의 발광 여부나 발광 정도를 제어할 수 있는 박막트랜지스터(210)를 구비할 수 있다. 유기발광소자(310)가 박막트랜지스터(210)에 전기적으로 연결된다는 것은, 유기발광소자(310)의 화소전극(311)이 박막트랜지스터(210)에 전기적으로 연결되는 것으로 이해될 수 있다.
박막트랜지스터(210)는 비정질실리콘, 다결정실리콘 또는 유기반도체물질을 포함하는 반도체층(211), 게이트전극(213), 소스전극(215a) 및 드레인전극(215b)을 포함할 수 있다. 게이트전극(213)은 다양한 도전성 물질을 포함하며 다양한 층상구조를 가질 수 있는데, 예컨대 Mo층과 Al층을 포함할 수 있다. 구체적으로, 게이트전극(213)은 티타늄 또는 알루미늄을 포함하는 제1금속층과, 제1금속층 상에 위치하며 몰리브덴을 포함하는 제2금속층을 포함할 수 있다. 소스전극(215a)과 드레인전극(215b) 역시 다양한 도전성 물질을 포함하며 다양한 층상구조를 가질 수 있는데, 예컨대 Ti층과 Al층을 포함할 수 있다. 구체적으로, 소스전극(215a)과 드레인전극(215b)은 티타늄을 포함하는 제1금속층과, 제2금속층 상에 위치하며 알루미늄을 포함하는 제2금속층과, 제2금속층 상에 위치하며 티타늄을 포함하는 제3금속층을 포함할 수 있다.
한편, 반도체층(211)과 게이트전극(213)과의 절연성을 확보하기 위해, 실리콘옥사이드, 실리콘나이트라이드 및/또는 실리콘옥시나이트라이드 등의 무기물을 포함하는 게이트절연층(121)이 반도체층(211)과 게이트전극(213) 사이에 개재될 수 있다. 아울러 게이트전극(213)의 상부에는 실리콘옥사이드, 실리콘나이트라이드 및/또는 실리콘옥시나이트라이드 등의 무기물을 포함하는 층간절연층(131)이 배치될 수 있으며, 소스전극(215a) 및 드레인전극(215b)은 그러한 층간절연층(131) 상에 배치될 수 있다. 이와 같이 무기물을 포함하는 절연층은 CVD(chemical vapor deposition) 또는 ALD(atomic layer deposition)를 통해 실리콘옥사이드, 실리콘나이트라이드 또는 실리콘옥시나이트라이드를 포함하도록 형성될 수 있다. 이는 후술하는 실시예들 및 그 변형예들에 있어서도 마찬가지이다.
참고로, 소스전극(215a)과 드레인전극(215b)은, 전극 역할을 하는 것이 아니라 단순한 금속층일 수도 있다. 예컨대 반도체층(211)의 사전설정된 부분이 도핑되어 소스전극이나 드레인전극 역할을 할 수도 있고, 이 경우 도 4에 도시된 것과 같은 소스전극(215a)이나 드레인전극(215b)은 반도체층을 다른 구성요소들에 전기적으로 연결하는 연결전극인 것으로 이해될 수 있다. 또는, 도 4에 도시된 것과 같은 소스전극(215a)이나 드레인전극(215b)은 배선의 일부분일 수도 있으며, 필요에 따라 반도체층(211)에 컨택하지 않을 수도 있는 등 다양한 변형이 가능하다. 그러한 의미에서 소스전극(215a)이나 드레인전극(215b)을 디스플레이 영역(DA) 내에 위치하는 금속층이라 할 수도 있다. 이는 후술하는 실시예들 및 그 변형예들에 있어서도 마찬가지이다.
물론 박막트랜지스터(210)가 반드시 소스전극(215a)과 드레인전극(215b)을 모두 포함해야만 하는 것은 아니다. 유기발광소자(310)가 전기적으로 연결되는 화소회로는 복수개의 박막트랜지스터들과 커패시터를 포함할 수 있는바, 일 박막트랜지스터의 드레인전극이 다른 박막트랜지스터의 소스전극에 연결되는 경우라면, 일 박막트랜지스터는 드레인전극을 갖지 않고 다른 박막트랜지스터는 소스전극을 갖지 않으며, 일 박막트랜지스터의 반도체층의 드레인영역과 다른 박막트랜지스터의 반도체층의 소스영역이 일체(一體)일 수도 있다.
이러한 구조의 박막트랜지스터(210)와 기판(100) 사이에는 실리콘옥사이드, 실리콘나이트라이드 및/또는 실리콘옥시나이트라이드 등과 같은 무기물을 포함하는 버퍼층(110)이 개재될 수 있다. 이러한 버퍼층(110)은 기판(100)의 상면의 평활성을 높이거나 기판(100) 등으로부터의 불순물이 박막트랜지스터(210)의 반도체층(211)으로 침투하는 것을 방지하거나 최소화하는 역할을 할 수 있다.
그리고 박막트랜지스터(210) 상에는 평탄화층(140)이 배치될 수 있다. 예컨대 도 4에 도시된 것과 같이 박막트랜지스터(210) 상부에 유기발광소자(310)가 배치될 경우, 평탄화층(140)은 그 하부의 박막트랜지스터(210)를 덮으면서 대략 평탄한 상면을 가질 수 있다. 이러한 평탄화층(140)은 예컨대 아크릴, BCB(Benzocyclobutene) 또는 HMDSO(hexamethyldisiloxane) 등과 같은 유기물로 형성될 수 있다. 도 4에서는 평탄화층(140)이 단층으로 도시되어 있으나, 다층일 수도 있는 등 다양한 변형이 가능하다.
기판(100)의 디스플레이영역(DA) 내에 있어서, 평탄화층(140) 상에는 디스플레이소자가 위치할 수 있다. 도 4에서는 디스플레이소자로서 유기발광소자(310)가 평탄화층(140) 상에 위치하는 것으로 도시하고 있다. 유기발광소자(310)는 화소전극(311), 대향전극(315) 및 그 사이에 개재되며 발광층을 포함하는 중간층(313)을 가질 수 있다. 화소전극(311)은 도 4에 도시된 것과 같이 평탄화층(140) 등에 형성된 개구부를 통해 소스전극(215a) 및 드레인전극(215b) 중 어느 하나와 컨택하여 박막트랜지스터(210)와 전기적으로 연결될 수 있다. 화소전극(311) 은 ITO, In2O3 또는 IZO 등의 투광성인 도전성 산화물로 형성된 투광성 도전층과, Al 또는 Ag 등과 같은 금속으로 형성된 반사층을 포함한다. 예컨대 화소전극(311)은 ITO/Ag/ITO의 3층구조를 가질 수 있다.
평탄화층(140) 상부에는 화소정의막(150)이 배치될 수 있다. 이 화소정의막(150)은 각 부화소들에 대응하는 개구, 즉 적어도 화소전극(311)의 중앙부가 노출되도록 하는 개구를 가짐으로써 화소를 정의하는 역할을 한다. 또한, 도 4에 도시된 바와 같은 경우, 화소정의막(150)은 화소전극(311)의 가장자리와 화소전극(311) 상부의 대향전극(315)과의 사이의 거리를 증가시킴으로써 화소전극(311)의 가장자리에서 아크 등이 발생하는 것을 방지하는 역할을 한다. 이와 같은 화소정의막(150)은 예컨대 폴리이미드 또는 HMDSO(hexamethyldisiloxane) 등과 같은 유기물로 형성될 수 있다.
유기발광소자의 중간층(313)은 저분자 또는 고분자 물질을 포함할 수 있다. 중간층(313)이 저분자 물질을 포함할 경우, 중간층(313)은 홀 주입층(HIL: Hole Injection Layer), 홀 수송층(HTL: Hole Transport Layer), 발광층(EML: Emission Layer), 전자 수송층(ETL: Electron Transport Layer), 전자 주입층(EIL: Electron Injection Layer) 등이 단일 혹은 복합의 구조로 적층된 구조를 가질 수 있으며, 진공증착의 방법으로 형성될 수 있다. 중간층(313)이 고분자 물질을 포함할 경우, 중간층(313)은 홀 수송층(HTL) 및 발광층(EML)을 포함하는 구조를 가질 수 있다. 이러한 중간층(313)은 스크린 인쇄나 잉크젯 인쇄방법, 레이저열전사방법(LITI; Laser induced thermal imaging) 등으로 형성할 수 있다. 물론 중간층(313)은 반드시 이에 한정되는 것은 아니고, 다양한 구조를 가질 수도 있음은 물론이다. 그리고 중간층(313)은 복수개의 화소전극(311)들에 걸쳐서 일체인 층을 포함할 수도 있고, 복수개의 화소전극(311)들 각각에 대응하도록 패터닝된 층을 포함할 수도 있다.
대향전극(315)은 디스플레이영역(DA) 상부에 배치되는데, 디스플레이영역(DA)을 덮도록 배치될 수 있다. 즉, 대향전극(315)은 복수개의 유기발광소자들에 있어서 일체(一體)로 형성되어 복수개의 화소전극(311)들에 대응할 수 있다. 대향전극(315)은 ITO, In2O3 또는 IZO으로 형성된 투광성 도전층을 포함할 수 있고, 또한 Al이나 Ag 등과 같은 금속을 포함하는 반투과막을 포함할 수 있다. 예컨대 대향전극(315)은 MgAg를 포함하는 반투과막을 포함할 수 있다. 이러한 대향전극(315)은 디스플레이영역(DA)을 덮되, 디스플레이영역(DA) 외측의 주변영역(PA)에까지 연장된다. 구체적으로, 대향전극(315)은 전술한 것과 같은 공통전압공급배선(11)에 전기적으로 연결될 수 있다. 이를 통해 대향전극(315)에 공통전압(ELVSS)이 인가되도록 할 수 있다. 물론 대향전극(315)은 전원전달배선(PTW)에 전기적으로 연결될 수도 있다.
전술한 것과 같은 제1전원연결라인(PCL1), 제2전원연결라인(PCL2), 제3전원연결라인(PCL3) 및 데이터전달라인(DTL)은 도 4 및 도 7에 도시된 것과 같이 게이트전극(213)과 마찬가지로 게이트절연층(121) 상에 위치할 수 있다. 제조 과정에서 제1전원연결라인(PCL1), 제2전원연결라인(PCL2), 제3전원연결라인(PCL3) 및 데이터전달라인(DTL)은 게이트전극(213)과 동일한 물질로 동시에 형성될 수 있으며, 따라서 제1전원연결라인(PCL1), 제2전원연결라인(PCL2), 제3전원연결라인(PCL3) 및 데이터전달라인(DTL)은 게이트전극(213)과 동일한 층구조를 가질 수 있다. 예컨대 제1전원연결라인(PCL1), 제2전원연결라인(PCL2), 제3전원연결라인(PCL3) 및 데이터전달라인(DTL)은 알루미늄 또는 티타늄을 포함하는 제1금속층과, 이 제1금속층 상에 위치하며 몰리브덴을 포함하는 제2금속층을 포함할 수 있다.
전원전달배선(PTW), 전원입력배선(PIW), 구동전원전달배선(DPTW) 및 구동전원입력배선(DPIW)은 도 4, 도 5, 도 7 및 도 8에 도시된 것과 같이 소스전극(215a) 및 드레인전극(215b)과 마찬가지로 층간절연층(131) 상에 위치할 수 있다. 제조 과정에서 전원전달배선(PTW), 전원입력배선(PIW), 구동전원전달배선(DPTW) 및 구동전원입력배선(DPIW)은 소스전극(215a) 또는 드레인전극(215b)과 동일한 물질로 동시에 형성될 수 있으며, 따라서 전원전달배선(PTW), 전원입력배선(PIW), 구동전원전달배선(DPTW) 및 구동전원입력배선(DPIW)은 소스전극(215a) 또는 드레인전극(215b)과 동일한 층구조를 가질 수 있다. 예컨대 전원전달배선(PTW), 전원입력배선(PIW), 구동전원전달배선(DPTW) 및 구동전원입력배선(DPIW)은 티타늄을 포함하는 제1금속층과, 제1금속층 상에 위치하며 알루미늄을 포함하는 제2금속층과, 제2금속층 상에 위치하며 티타늄을 포함하는 제3금속층을 포함할 수 있다.
한편, 도 4에 도시된 것과 같이, 본 실시예에 따른 디스플레이 장치는 봉지층(410)을 구비할 수 있다. 봉지층(410)은 유기발광소자(310)와 같은 디스플레이소자를 덮으며, 제1무기봉지층(411)과, 제1무기봉지층(411) 상의 유기봉지층(413)과, 유기봉지층(413) 상의 제2무기봉지층(415)을 포함할 수 있다. 제1무기봉지층(411)과 제2무기봉지층(415)은 실리콘옥사이드, 실리콘나이트라이드 또는 실리콘옥시나이트라이드를 포함할 수 있다.
도 5 및 도 8에 도시된 것과 같이, 유기물을 포함하는 평탄화층(140)은 제2방향(x축 방향)을 따라 연장되는 개구를 가져, 그 하부의 무기물층인 층간절연층(131)이 노출되도록 한다. 이에 따라 봉지층(410)의 제1무기봉지층(411)이 무기물층인 층간절연층(131)과 직접 컨택할 수 있다. 봉지층(410)의 제1무기봉지층(411)은 유기물을 포함하는 층과의 접합력보다 무기물을 포함하는 층과의 접합력이 더 크다. 따라서 유기물을 포함하는 평탄화층(140)은 제2방향(x축 방향)을 따라 연장되는 개구를 갖도록 함으로써 봉지층(410)의 제1무기봉지층(411)이 무기물층인 층간절연층(131)과 직접 컨택할 수 있도록 하여, 봉지층(410)이 그 하부의 층과 확실하게 접합되도록 할 수 있다. 물론 제1전원연결라인(PCL1), 제2전원연결라인(PCL2) 및 제3전원연결라인(PCL3)은 금속을 포함하는 무기물층이라 할 수 있으므로, 봉지층(410)의 제1무기봉지층(411)이 이러한 금속을 포함하는 무기물층에 직접 컨택하도록 할 수도 있다.
한편, 전원입력라인(PIW)이나 전원전달라인(PTW) 역시 금속을 포함하는 무기물층이라 할 수 있으므로, 제1전원연결라인(PCL1) 및 제2전원연결라인(PCL2)을 통하지 않고 전원입력라인(PIW)과 전원전달라인(PTW)이 서로 직접 연결되도록 하고, 봉지층(410)의 제1무기봉지층(411)이 이들에 직접 컨택하도록 하는 것을 고려할 수도 있다. 하지만 전원입력라인(PIW)과 전원전달라인(PTW)은 전술한 것과 같이 소스전극(215a)이나 드레인전극(215b)과 동일한 물질로 동시에 형성되는바, Ti/Al/Ti의 3층구조를 갖는 경우 제조과정에서 Al의 식각률이 Ti의 식각률보다 높기 때문에 최상층인 Ti층이 Al층 외측으로 돌출되는 팁(tip)이 형성될 수 있다. 그리고 그러한 팁은 제조 과정에서 전원입력라인(PIW) 또는 전원전달라인(PTW)으로부터 이탈하여 다른 도전층에 접촉함으로써, 디스플레이 장치의 불량을 야기할 수 있다.
본 실시예에 따른 디스플레이 장치의 경우 전원입력라인(PIW)과 전원전달라인(PTW)은 제조과정 중 형성된 직후에 평탄화층(140)에 의해 덮인다. 그리고 이들은 그 하부에 위치하는 제1전원연결라인(PCL1) 및 제2전원연결라인(PCL2)에 의해 전기적으로 연결된다. 따라서 제조과정에서의 불량이 발생하는 것을 효과적으로 방지하면서도, 제1무기봉지층(411)이 디스플레이영역(DA) 외측에서 무기물층인 제1전원연결라인(PCL1)이나 제2전원연결라인(PCL2)에 직접 접촉하거나 이들을 덮는 무기절연층인 층간절연층(131)에 직접 접촉하도록 함으로써, 봉지 효과가 우수하도록 할 수 있다.
도 9는 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 개념도이다. 예컨대 도 9는 도 2의 B부분을 개략적으로 확대하여 도시하는 개념도일 수 있다. 도 10은 도 1의 I-I'선, 도 9의 VII-VII'선 및 도 9의 VIII-VIII'선을 따라 취한 단면들을 개략적으로 도시하는 단면도이고, 도 11은 도 9의 IX-IX'선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.
도 9에 도시된 것과 같이, 도 3을 참조하여 전술한 실시예에 따른 디스플레이 장치와 달리 본 실시예에 따른 디스플레이 장치는 제1전원연결추가라인(APCL1)과 제2전원연결추가라인(APCL2)을 더 구비한다. 제1전원연결추가라인(APCL1)은 도 9에 도시된 것과 같이 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시 제1전원연결라인(PCL1)과 중첩하는 부분을 포함하도록 제1전원연결라인(PCL1) 하부에 위치할 수 있다. 제2전원연결추가라인(APCL2) 역시 도 9에 도시된 것과 같이 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시 제2전원연결라인(PCL2)과 중첩하는 부분을 포함하도록 제2전원연결라인(PCL2) 하부에 위치할 수 있다. 즉, 도 10에 도시된 것과 같이, 제1전원연결추가라인(APCL1)과 제2전원연결추가라인(APCL2)은 게이트절연층(121) 상에 위치하고, 추가층간절연층(132)이 제1전원연결추가라인(APCL1)과 제2전원연결추가라인(APCL2) 덮으며, 제1전원연결라인(PCL1)과 제2전원연결라인(PCL2)은 그러한 추가층간절연층(132) 상에 위치하고, 층간절연층(131)은 제1전원연결라인(PCL1)과 제2전원연결라인(PCL2)을 덮을 수 있다.
추가층간절연층(132)은 실리콘옥사이드, 실리콘나이트라이드 또는 실리콘옥시나이트라이드를 포함하는, 무기절연층일 수 있다. 제1전원연결추가라인(APCL1)과 제2전원연결추가라인(APCL2)은 티타늄 또는 알루미늄을 포함하는 제1금속층과, 제1금속층 상에 위치하며 몰리브덴을 포함하는 제2금속층을 포함할 수 있다. 즉, 제1전원연결추가라인(APCL1)과 제2전원연결추가라인(APCL2)은 제1전원연결라인(PCL1)과 제2전원연결라인(PCL2)과 동일한 층구조를 가질 수 있다.
제1전원연결추가라인(APCL1)은 제1방향(y축 방향)으로 연장된 형상을 가져, 전원입력배선(PIW)과 전원전달배선(PTW)을 전기적으로 연결할 수 있다. 즉, 도 9 및 도 11에 도시된 것과 같이, 제1전원연결추가라인(APCL1)의 디스플레이영역(DA) 방향의 반대방향(-y 방향)의 제1-1추가선단(1-1AEP)은 전원입력배선(PIW) 하부에 위치하며, 그 상부의 절연층들에 형성된 컨택홀을 통해 전원입력배선(PIW)에 전기적으로 연결될 수 있다. 이를 위해, 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시, 제1-1추가선단(1-1AEP)은 제1-1선단(1-1EP)보다 제2가장자리(E2)에 더 인접할 수 있다. 그리고 도 9, 도 10 및 도 11에 도시된 것과 같이, 제1전원연결추가라인(APCL1)의 디스플레이영역(DA) 방향(+y 방향)의 제1-2추가선단(1-2AEP)은 전원전달배선(PTW)의 하부에 위치하여, 그 상부의 절연층들에 형성된 컨택홀을 통해 전원전달배선(PTW)에 전기적으로 연결될 수 있다. 이를 위해, 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시, 제1-2추가선단(1-2AEP)은 제1-2선단(1-2EP)보다 디스플레이영역(DA)에 더 인접할 수 있다.
이에 따라 제2패드(PD2)를 통해 인쇄회로기판으로부터 입력된 공통전압(ELVSS)은 전원입력배선(PIW), 제1전원연결라인(PCL1), 제1전원연결추가라인(APCL1) 및 전원전달배선(PTW)을 통해 공통전압공급배선(11)에 전달될 수 있으며, 그 결과 공통전압공급배선(11)에 전기적으로 연결되는 공통전극(315, 도 10 참조)에 공통전압(ELVSS)이 인가되도록 할 수 있다. 특히 제1전원연결라인(PCL1)은 물론 제1전원연결추가라인(APCL1)에 의해 전원입력배선(PIW)과 전원전달배선(PTW)을 전기적으로 연결함으로써, 공통전압(ELVSS)의 전달에 있어서 저항에 의한 전압강하(IR drop)을 방지하거나 최소화할 수 있다.
제2전원연결추가라인(APCL2)도 제1방향(y축 방향)으로 연장된 형상을 가져, 전원입력배선(PIW)과 전원전달배선(PTW)을 전기적으로 연결할 수 있다. 즉, 도 9에 도시된 것과 같이, 제2전원연결추가라인(APCL2)의 디스플레이영역(DA) 방향의 반대방향(-y 방향)의 제2-1추가선단(2-1AEP)은 전원입력배선(PIW) 하부에 위치하며, 그 상부의 절연층들에 형성된 컨택홀을 통해 전원입력배선(PIW)에 전기적으로 연결될 수 있다. 이를 위해, 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시, 제2-1추가선단(2-1AEP)은 제2-1선단(2-1EP)보다 제2가장자리(E2)에 더 인접할 수 있다. 그리고 도 9 및 도 10에 도시된 것과 같이, 제2전원연결추가라인(APCL2)의 디스플레이영역(DA) 방향(+y 방향)의 제2-2추가선단(2-2AEP)은 전원전달배선(PTW)의 하부에 위치하여, 그 상부의 절연층들에 형성된 컨택홀을 통해 전원전달배선(PTW)에 전기적으로 연결될 수 있다. 이를 위해, 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시, 제2-2추가선단(2-2AEP)은 제2-2선단(2-2EP)보다 디스플레이영역(DA)에 더 인접할 수 있다.
이에 따라 제2패드(PD2)를 통해 인쇄회로기판으로부터 입력된 공통전압(ELVSS)은 전원입력배선(PIW), 제1전원연결라인(PCL1), 제1전원연결추가라인(APCL1), 제2전원연결라인(PCL2), 제2전원연결추가라인(APCL2) 및 전원전달배선(PTW)을 통해 공통전압공급배선(11)에 전달될 수 있으며, 그 결과 공통전압공급배선(11)에 전기적으로 연결되는 공통전극(315, 도 10 참조)에 공통전압(ELVSS)이 인가되도록 할 수 있다. 특히 제1전원연결라인(PCL1)과 제2전원연결라인은 물론 제1전원연결추가라인(APCL1)과 제2전원연결추가라인(APCL2)에 의해 전원입력배선(PIW)과 전원전달배선(PTW)을 전기적으로 연결함으로써, 공통전압(ELVSS)의 전달에 있어서 저항에 의한 전압강하(IR drop)을 방지하거나 최소화할 수 있다.
한편, 도 10에 도시된 것과 같이 제2방향(x축 방향)에 있어서 인접한 데이터전달라인(DTL)들은 상이한 층에 위치하도록 할 수 있다. 예컨대 게이트절연층(121) 상에 위치하는 데이터전달라인(DTL)과 추가층간절연층(132) 상에 위치하는 데이터전달라인(TL)이 제2방향(x축 방향)에 있어서 교번하여 위치할 수 있다.
디스플레이 장치가 고해상도화됨에 따라, 디스플레이영역(DA)에서의 단위면적당 화소들의 개수는 더욱 증가하고, 이에 따라 필요한 데이터라인(DL)들의 개수 및 데이터전달라인(DTL)들의 개수가 증가할 수 있다. 데이터전달라인(DTL)들의 개수가 증가할 경우, 제2방향(x축 방향)에 있어서 인접한 데이터전달라인(DTL)들 사이의 간격이 좁아져 쇼트가 발생할 가능성이 높아지거나 제조 과정에서 불량이 발생할 가능성이 높아질 수 있다. 하지만 본 실시예에 따른 디스플레이 장치의 경우, 게이트절연층(121) 상에 위치하는 데이터전달라인(DTL)과 추가층간절연층(132) 상에 위치하는 데이터전달라인(TL)이 제2방향(x축 방향)에 있어서 교번하여 위치하도록 함으로써, 인접한 데이터전달라인(DTL)들 사이의 간격이 좁아지더라도 쇼트가 발생하는 것을 효과적으로 방지할 수 있다.
도 12는 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 개념도이다. 예컨대 도 12는 도 2의 C부분을 개략적으로 확대하여 도시하는 개념도일 수 있다. 도 13은 도 12의 X-X'선을 따라 취한 단면을 개략적으로 도시하는 단면도이고, 도 14는 도 12의 XI-XI'선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.
본 실시예에 따른 디스플레이 장치의 경우에, 도 6을 참조하여 전술한 실시예에 따른 디스플레이 장치와 달리, 제3전원연결추가라인(APCL3)을 더 구비한다. 제3전원연결추가라인(APCL3)도 제1방향(y축 방향)으로 연장된 형상을 가져, 구동전원입력배선(DPIW)과 구동전원전달배선(DPTW)을 전기적으로 연결할 수 있다. 즉, 도 12에 도시된 것과 같이, 제3전원연결추가라인(APCL3)의 디스플레이영역(DA) 방향의 반대방향(-y 방향)의 제3-1추가선단(3-1AEP)은 구동전원입력배선(DPIW) 하부에 위치하며, 그 상부의 절연층들에 형성된 컨택홀을 통해 구동전원입력배선(DPIW)에 전기적으로 연결될 수 있다. 이를 위해, 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시, 제3-1추가선단(3-1AEP)은 제3-1선단(3-1EP)보다 제2가장자리(E2)에 더 인접할 수 있다. 그리고 도 12 및 도 14에 도시된 것과 같이, 제3전원연결추가라인(APCL3)의 디스플레이영역(DA) 방향(+y 방향)의 제3-2추가선단(3-2AEP)은 구동전원전달배선(DPTW)의 하부에 위치하여, 그 상부의 절연층들에 형성된 컨택홀을 통해 구동전원전달배선(DPTW)에 전기적으로 연결될 수 있다. 이를 위해, 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시, 제3-2추가선단(3-2AEP)은 제3-2선단(3-2EP)보다 디스플레이영역(DA)에 더 인접할 수 있다.
이에 따라 제3패드(PD3)를 통해 인쇄회로기판으로부터 입력된 구동전압(ELVDD)은 구동전원입력배선(DPIW), 제3전원연결라인(PCL3), 제3전원연결추가라인(APCL3) 및 구동전원전달배선(DPTW)을 통해 구동전원전달배선(DPTW)에 전기적으로 연결되어 디스플레이영역(DA) 내로 연장된 구동전원배선들에 전달될 수 있으며, 그 결과 구동전원배선들에 전기적으로 연결되는 각 화소에 구동전압(ELVDD)이 인가되도록 할 수 있다. 특히 제3전원연결라인(PCL3)은 물론 제3전원연결추가라인(APCL3)에 의해 구동전원입력배선(DPIW)과 구동전원전달배선(DPTW)을 전기적으로 연결함으로써, 구동전압(ELVDD)의 전달에 있어서 저항에 의한 전압강하(IR drop)을 방지하거나 최소화할 수 있다.
제3전원연결추가라인(APCL3)은 게이트절연층(121) 상에 위치할 수 있고, 제3전원연결라인(PCL3)은 제3전원연결추가라인(APCL3)을 덮는 추가층간절연층(132) 상에 위치할 수 있으며, 층간절연층(131)은 이러한 제3전원연결라인(PCL3)을 덮을 수 있다. 물론 이 경우에도 제2방향(x축 방향)으로 인접한 데이터전달라인(DTL)들은 도 13에 도시된 것과 같이 게이트절연층(121) 상에 위치한 것과 추가층간절연층(132) 상에 위치한 것이 제2방향(x축 방향)에 있어서 교번하여 위치하도록 할 수 있다.
도 1 내지 도 8을 참조하여 전술한 실시예들에서는, 전원입력배선(PIW)과 전원전달배선(PTW)이, 데이터전달라인(DTL)들 외측에 위치한 제1전원연결라인(PCL1)과 데이터전달라인(DTL)들 사이에 위치한 제2전원연결라인(PCL2)으로 전기적으로 연결되며, 구동전원입력배선(DPIW)과 구동전원전달배선(DPTW)은 데이터전달라인(DTL)들 사이에 위치한 제3전원연결라인(PCL3)으로만 전기적으로 연결되는 것으로 설명하였다. 하지만 본 발명이 이에 한정되는 것은 아니다. 예컨대 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 개념도인 도 15에 도시된 것과 같이, 구동전원입력배선(DPIW)과 구동전원전달배선(DPTW)은 데이터전달라인(DTL)들 사이에 위치한 제3전원연결라인(PCL3)과, 데이터전달라인(DTL)들 외측에 위치한 제4전원연결라인(PCL4)에 의해 전기적으로 연결될 수 있다.
제4전원연결라인(PCL4)은 전기적으로 연결하는 대상이 구동전원입력배선(DPIW)과 구동전원전달배선(DPTW)이라는 점을 제외하면, 전원입력배선(PIW)과 전원전달배선(PTW)을 전기적으로 연결하는 제1전원연결라인(PCL1)과 동일한 구성을 취할 수 있다. 즉, 도 15의 E 부분을 확대하여 도시하는 개념도인 도 16에 도시된 것과 같이, 제4전원연결라인(PCL4)의 디스플레이영역(DA) 방향의 반대방향(-y 방향)의 제4-1선단(4-1EP)은 구동전원입력배선(DPIW) 하부에 위치하며, 그 상부의 절연층에 형성된 컨택홀을 통해 구동전원입력배선(DPIW)에 전기적으로 연결될 수 있다. 그리고 제4전원연결라인(PCL4)의 디스플레이영역(DA) 방향(+y 방향)의 제4-2선단(4-2EP)은 구동전원전달배선(DPTW)의 하부에 위치하여, 그 상부의 절연층에 형성된 컨택홀을 통해 구동전원전달배선(DPTW)에 전기적으로 연결될 수 있다.
나아가, 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 개념도인 도 17에 도시된 것과 같이, 디스플레이 장치는 제4전원연결추가라인(APCL4)을 더 구비할 수 있다. 제4전원연결추가라인(APCL4)도 제1방향(y축 방향)으로 연장된 형상을 가져, 구동전원입력배선(DPIW)과 구동전원전달배선(DPTW)을 전기적으로 연결할 수 있다. 즉, 도 17에 도시된 것과 같이, 제4전원연결추가라인(APCL4)의 디스플레이영역(DA) 방향의 반대방향(-y 방향)의 제4-1추가선단(4-1AEP)은 구동전원입력배선(DPIW) 하부에 위치하며, 그 상부의 절연층들에 형성된 컨택홀을 통해 구동전원입력배선(DPIW)에 전기적으로 연결될 수 있다. 이를 위해, 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시, 제4-1추가선단(4-1AEP)은 제4-1선단(4-1EP)보다 제2가장자리(E2)에 더 인접할 수 있다. 그리고 제4전원연결추가라인(APCL4)의 디스플레이영역(DA) 방향(+y 방향)의 제4-2추가선단(4-2AEP)은 구동전원전달배선(DPTW)의 하부에 위치하여, 그 상부의 절연층들에 형성된 컨택홀을 통해 구동전원전달배선(DPTW)에 전기적으로 연결될 수 있다. 이를 위해, 기판(100)에 수직인 방향(z축 방향)에서 바라볼 시, 제4-2추가선단(4-2AEP)은 제4-2선단(4-2EP)보다 디스플레이영역(DA)에 더 인접할 수 있다.
이에 따라 제3패드(PD3)를 통해 인쇄회로기판으로부터 입력된 구동전압(ELVDD)은 구동전원입력배선(DPIW), 제3전원연결라인(PCL3), 제3전원연결추가라인(APCL3), 제4전원연결라인(PCL4), 제4전원연결추가라인(APCL4) 및 구동전원전달배선(DPTW)을 통해 구동전원전달배선(DPTW)에 전기적으로 연결되어 디스플레이영역(DA) 내로 연장된 구동전원배선들에 전달될 수 있으며, 그 결과 구동전원배선들에 전기적으로 연결되는 각 화소에 구동전압(ELVDD)이 인가되도록 할 수 있다. 특히 제3전원연결라인(PCL3)과 제4전원연결라인(PCL4)은 물론 제3전원연결추가라인(APCL3)과 제4전원연결추가라인(APCL4)에 의해 구동전원입력배선(DPIW)과 구동전원전달배선(DPTW)을 전기적으로 연결함으로써, 구동전압(ELVDD)의 전달에 있어서 저항에 의한 전압강하(IR drop)을 방지하거나 최소화할 수 있다.
제4전원연결추가라인(APCL4)은 게이트절연층(121) 상에 위치할 수 있고, 제4전원연결라인(PCL4)은 제4전원연결추가라인(APCL4)을 덮는 추가층간절연층(132) 상에 위치할 수 있으며, 층간절연층(131)은 이러한 제4전원연결라인(PCL4)을 덮을 수 있다.
이와 같이 본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 진정한 기술적 보호 범위는 첨부된 청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
PD1, PD2, PD3, PD4: 제1패드 내지 제4패드
SD1, SD2: 제1스캔구동회로, 제2스캔구동회로
PCL1, PCL2, PCL3, PCL4: 제1전원연결라인 내지 제4전원연결라인
APCL1, APCL2, APCL3, APCL4: 제1전원연결추가라인 내지 제4전원연결추가라인
1-1EP, 1-2EP: 제1-1선단, 제1-2선단
2-1EP, 2-2EP: 제2-1선단, 제2-2선단
3-1EP, 3-2EP: 제3-1선단, 제3-2선단
4-1EP, 4-2EP: 제4-1선단, 제4-2선단
10: 디스플레이 패널 11: 공통전압공급배선
20: 구동칩 100: 기판
110: 버퍼층 121: 게이트절연층
131: 층간절연층 132: 추가층간절연층
140: 평탄화층 150: 화소정의막
210: 박막트랜지스터 211: 반도체층
213: 게이트전극 215a, 215b: 소스전극, 드레인전극
310: 유기발광소자 311: 화소전극
313: 중간층 315: 대향전극
410: 봉지층

Claims (20)

  1. 디스플레이영역과 상기 디스플레이영역 외측의 주변영역을 갖는 기판;
    상기 기판의 제1방향으로 연장된 제1가장자리에 인접하여 상기 주변영역에 위치한, 스캔구동회로;
    상기 기판의 상기 제1방향과 교차하는 제2방향으로 연장된 제2가장자리에 인접하여 상기 주변영역에 위치하고, 상기 스캔구동회로에 전기적으로 연결된, 스캔구동회로라인;
    상기 제2가장자리의 중앙과 상기 스캔구동회로라인 사이에 대응하도록 상기 제2가장자리에 인접하여 상기 주변영역에 위치하고, 상기 제1방향으로 연장된 형상을 가진, 제1전원연결라인; 및
    상기 제1전원연결라인의 상기 디스플레이영역 방향의 반대방향의 제1-1선단 상부에 위치하며, 상기 제1-1선단에 전기적으로 연결된, 전원입력배선;
    을 구비하는, 디스플레이 장치.
  2. 제1항에 있어서,
    상기 제1전원연결라인은 상기 스캔구동회로라인과 동일한 층에 위치한, 디스플레이 장치.
  3. 제1항에 있어서,
    상기 제1전원연결라인의 상기 디스플레이영역 방향의 제1-2선단 상부에 위치하며, 상기 제1-2선단에 전기적으로 연결된, 전원전달배선을 더 구비하는, 디스플레이 장치.
  4. 제3항에 있어서,
    상기 전원전달배선은 상기 제1가장자리를 따라 연장되며, 디스플레이영역에 위치한 화소들의 공통전극에 전기적으로 연결된, 디스플레이 장치.
  5. 제3항에 있어서,
    상기 제1방향으로 연장되어 상기 디스플레이영역 내로 연장되는 복수개의 구동전원배선들을 더 구비하고,
    상기 전원전달배선은 상기 제2가장자리를 따라 연장되어, 상기 복수개의 구동전원배선들과 전기적으로 연결된, 디스플레이 장치.
  6. 제1항 내지 제5항 중 어느 한 항에 있어서,
    상기 기판에 수직인 방향에서 바라볼 시 상기 제1전원연결라인과 중첩하는 부분을 포함하도록 상기 제1전원연결라인 하부에 위치하는 제1전원연결추가라인을 더 구비하고,
    상기 전원입력배선은 상기 제1전원연결추가라인의 상기 디스플레이영역 방향의 반대 방향인 제1-1추가선단에 전기적으로 연결된, 디스플레이 장치.
  7. 제6항에 있어서,
    상기 기판에 수직인 방향에서 바라볼 시, 상기 제1-1추가선단은 상기 제1-1선단보다 상기 제2가장자리에 더 인접한, 디스플레이 장치.
  8. 제1항에 있어서,
    상기 제2가장자리의 중앙과 상기 제1전원연결라인 사이에 대응하도록 상기 제2가장자리에 인접하여 상기 주변영역에 위치하고, 상기 제1방향으로 연장된 형상을 갖는, 복수개의 데이터전달라인들을 더 구비하는, 디스플레이 장치.
  9. 제8항에 있어서,
    상기 복수개의 데이터전달라인들 사이에 위치하며 상기 제1방향으로 연장된 형상을 가진 제2전원연결라인을 더 구비하고,
    상기 전원입력배선은 상기 제2전원연결라인의 상기 디스플레이영역 방향의 반대 방향의 제2-1선단에 전기적으로 연결된, 디스플레이 장치.
  10. 제9항에 있어서,
    상기 제2전원연결라인은 상기 제1전원연결라인과 동일한 층에 위치한, 디스플레이 장치.
  11. 제9항에 있어서,
    상기 제1전원연결라인의 상기 디스플레이영역 방향의 제1-2선단 상부 및 상기 제2전원연결라인의 상기 디스플레이영역 방향의 제2-2선단 상부에 위치하며, 상기 제1-2선단 및 상기 제2-2선단에 전기적으로 연결된, 전원전달배선을 더 구비하는, 디스플레이 장치.
  12. 제11항에 있어서,
    상기 전원전달배선은 상기 제1가장자리를 따라 연장되며, 디스플레이영역에 위치한 화소들의 공통전극에 전기적으로 연결된, 디스플레이 장치.
  13. 제11항에 있어서,
    상기 제1방향으로 연장되어 상기 디스플레이영역 내로 연장되는 복수개의 구동전원배선들을 더 구비하고,
    상기 전원전달배선은 상기 제2가장자리를 따라 연장되어, 상기 복수개의 구동전원배선들과 전기적으로 연결된, 디스플레이 장치.
  14. 제9항 내지 제13항 중 어느 한 항에 있어서,
    상기 기판에 수직인 방향에서 바라볼 시 상기 제1전원연결라인과 중첩하는 부분을 포함하도록 상기 제1전원연결라인 하부에 위치하는 제1전원연결추가라인; 및
    상기 기판에 수직인 방향에서 바라볼 시 상기 제2전원연결라인과 중첩하는 부분을 포함하도록 상기 제2전원연결라인 하부에 위치하는 제2전원연결추가라인;
    을 더 구비하고,
    상기 전원입력배선은 상기 제1전원연결추가라인의 상기 디스플레이영역 방향의 반대 방향인 제1-1추가선단과 상기 제2전원연결추가라인의 상기 디스플레이영역 방향의 반대 방향인 제2-1추가선단에 전기적으로 연결된, 디스플레이 장치.
  15. 제14항에 있어서,
    상기 기판에 수직인 방향에서 바라볼 시, 상기 제1-1추가선단은 상기 제1-1선단보다 상기 제2가장자리에 더 인접하고, 상기 제2-1추가선단은 상기 제2-1선단보다 상기 제2가장자리에 더 인접한, 디스플레이 장치.
  16. 제8항에 있어서,
    상기 복수개의 데이터전달라인들 사이에 위치하며 상기 제1방향으로 연장된 형상을 가진 복수개의 제2전원연결라인들을 더 구비하고,
    상기 전원입력배선은 상기 제2전원연결라인들 각각의 상기 디스플레이영역 방향의 반대 방향의 제2-1선단에 전기적으로 연결된, 디스플레이 장치.
  17. 제1항 내지 제5항, 제8항 내지 제13항 및 제16항 중 어느 한 항에 있어서,
    상기 디스플레이영역 내에 위치하며, 소스전극 및 드레인전극 중 적어도 어느 하나와, 게이트전극과, 반도체층을 포함하는 박막트랜지스터를 더 구비하고,
    상기 제1전원연결라인은 상기 게이트전극과 동일한 층에 위치하는, 디스플레이 장치.
  18. 제17항에 있어서,
    상기 제1전원연결라인과 상기 게이트전극은, 제1금속층과 상기 제1금속층 상에 위치하는 제2금속층을 포함하는, 디스플레이 장치.
  19. 제18항에 있어서,
    상기 제1금속층은 티타늄 또는 알루미늄을 포함하고, 상기 제2금속층은 몰리브덴을 포함하는, 디스플레이 장치.
  20. 제1항 내지 제5항, 제8항 내지 제13항 및 제16항 중 어느 한 항에 있어서,
    상기 디스플레이영역 내에 위치하는 디스플레이소자; 및
    상기 디스플레이소자를 덮으며, 무기봉지층과, 상기 무기봉지층 상의 유기봉지층을 포함하는, 봉지층;
    을 더 구비하며,
    상기 무기봉지층은 상기 제1전원연결라인에 직접 접촉하거나 상기 제1전원연결라인을 덮으며 무기물을 포함하는 절연층에 직접 접촉하는, 디스플레이 장치.
KR1020220146380A 2022-11-04 2022-11-04 디스플레이 장치 KR20240065644A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020220146380A KR20240065644A (ko) 2022-11-04 2022-11-04 디스플레이 장치
US18/363,565 US20240155894A1 (en) 2022-11-04 2023-08-01 Display apparatus
CN202311379741.0A CN117998919A (zh) 2022-11-04 2023-10-24 显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220146380A KR20240065644A (ko) 2022-11-04 2022-11-04 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20240065644A true KR20240065644A (ko) 2024-05-14

Family

ID=90899655

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220146380A KR20240065644A (ko) 2022-11-04 2022-11-04 디스플레이 장치

Country Status (3)

Country Link
US (1) US20240155894A1 (ko)
KR (1) KR20240065644A (ko)
CN (1) CN117998919A (ko)

Also Published As

Publication number Publication date
US20240155894A1 (en) 2024-05-09
CN117998919A (zh) 2024-05-07

Similar Documents

Publication Publication Date Title
JP6456903B2 (ja) 有機発光表示装置
US10347866B1 (en) Organic light emitting display apparatus having an insulating dam
KR102586042B1 (ko) 디스플레이 장치
US11641772B2 (en) Display device
JP2018112690A (ja) 表示装置
US11690265B2 (en) Display device having a trench portion
KR20200066499A (ko) 디스플레이 장치
KR20200137071A (ko) 표시 장치
US11562690B2 (en) Display apparatus
CN111971732A (zh) 显示装置
US11217652B2 (en) Display device with fan-out lines in reduced peripheral area
KR20210134175A (ko) 표시 장치
KR20210041163A (ko) 표시장치
KR20190126958A (ko) 디스플레이 장치
KR20240065644A (ko) 디스플레이 장치
TW202101415A (zh) 顯示裝置
KR102593332B1 (ko) 유기발광표시장치 및 그의 제조방법
US20240107814A1 (en) Pixel-defining layer and display device including the same
US20240065051A1 (en) Display device
KR20240026333A (ko) 디스플레이 장치
KR20230152224A (ko) 디스플레이 장치
KR20220079760A (ko) 디스플레이 장치
KR20220158913A (ko) 디스플레이 장치
KR20240034966A (ko) 디스플레이 장치
KR20240080191A (ko) 디스플레이 장치