KR20230159751A - 표시패널 및 이를 구비하는 표시장치 - Google Patents

표시패널 및 이를 구비하는 표시장치 Download PDF

Info

Publication number
KR20230159751A
KR20230159751A KR1020220058594A KR20220058594A KR20230159751A KR 20230159751 A KR20230159751 A KR 20230159751A KR 1020220058594 A KR1020220058594 A KR 1020220058594A KR 20220058594 A KR20220058594 A KR 20220058594A KR 20230159751 A KR20230159751 A KR 20230159751A
Authority
KR
South Korea
Prior art keywords
display
display area
area
sub
bypass
Prior art date
Application number
KR1020220058594A
Other languages
English (en)
Inventor
이원세
이지은
장동현
전유진
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020220058594A priority Critical patent/KR20230159751A/ko
Priority to US18/102,571 priority patent/US20230371307A1/en
Priority to CN202310369344.9A priority patent/CN117062473A/zh
Publication of KR20230159751A publication Critical patent/KR20230159751A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/60OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
    • H10K59/65OLEDs integrated with inorganic image sensors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2354/00Aspects of interface with display user

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Sustainable Development (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명의 일 실시예는, 복수의 제1표시요소들이 배치된 제1표시영역, 복수의 제2표시요소들이 배치된 제2표시영역 및 상기 제1표시영역과 상기 제2표시영역 사이의 제3표시영역을 포함하고, 상기 제3표시영역이 상기 제2표시영역과 제1방향으로 인접한 제1서브표시영역과 상기 제2표시영역과 제2방향으로 인접한 제2서브표시영역을 포함하고, 상기 제1서브표시영역이 우회영역을 포함하고, 일부 데이터선들이 상기 제1서브표시영역과 상기 제2서브표시영역을 지나고, 상기 우회영역에서 연장 방향이 바뀌는, 표시패널을 개시한다.

Description

표시패널 및 이를 구비하는 표시장치{DISPLAY PANEL AND DISPLAY APPARATUS INCLUDING THE SAME}
본 발명의 실시예들은 표시패널 및 이를 구비하는 표시장치에 관한 것이다.
근래에 표시장치는 그 용도가 다양해지고 있다. 또한, 표시장치의 두께가 얇아지고 무게가 가벼워 그 사용의 범위가 광범위해지고 있는 추세이다. 표시장치가 다양하게 활용됨에 따라 표시장치의 형태를 설계하는데 다양한 방법이 있을 수 있고, 또한 표시장치에 접목 또는 연계할 수 있는 기능이 증가하고 있다.
본 발명의 실시예들은 전자요소인 컴포넌트가 배치되는 영역에서도 이미지가 디스플레이될 수 있도록 표시영역이 확장된 표시패널 및 이를 구비하는 표시장치를 제공하고자 한다. 그러나 이러한 과제는 예시적인 것으로, 이에 의해 본 발명의 범위가 한정되는 것은 아니다.
본 발명의 일 실시예는, 복수의 제1표시요소들이 배치된 제1표시영역, 복수의 제2표시요소들이 배치된 제2표시영역 및 상기 제1표시영역과 상기 제2표시영역 사이의 제3표시영역을 포함하는, 기판; 상기 제1표시영역에 배치되고, 상기 제1표시요소들과 연결된 복수의 제1화소회로들; 상기 제3표시영역에 배치되고, 상기 제2표시요소들과 연결된 복수의 제2화소회로들; 및 상기 제1표시영역의 제1화소회로들과 상기 제3표시영역의 제2화소회로들에 연결된 복수의 제1데이터선들;을 포함하고, 상기 제3표시영역이 상기 제2표시영역과 제1방향으로 인접한 제1서브표시영역과 상기 제2표시영역과 제2방향으로 인접한 제2서브표시영역을 포함하고, 상기 제1서브표시영역이 우회영역을 포함하고, 상기 제1데이터선들이 상기 제1서브표시영역과 상기 제2서브표시영역을 지나고, 상기 우회영역에서 연장 방향이 바뀌는, 표시패널을 개시한다.
일 실시예에 있어서, 우회영역은 상기 제1서브표시영역을 따라 상기 제2방향으로 연장되고, 상기 제2서브표시영역과 상기 제2표시영역에 인접한 영역일 수 있다.
일 실시예에 있어서, 상기 표시패널은, 상기 제3표시영역의 제1서브표시영역에 배치된, 복수의 제3표시요소들 및 상기 제3표시요소들과 연결된 복수의 제3화소회로들; 상기 제3표시영역의 제2서브표시영역에 배치된, 복수의 제4표시요소들 및 상기 제4표시요소들과 연결된 복수의 제4화소회로들; 및 상기 제1표시영역의 제1화소회로들과 상기 제2서브표시영역의 제4화소회로들에 연결되고, 상기 제1서브표시영역의 상기 우회영역에서 연장 방향이 바뀌는 복수의 제2데이터선들;을 더 포함할 수 있다.
일 실시예에 있어서, 상기 제1데이터선들과 상기 제2데이터선들 각각은 동일한 열에 배치된 상기 제1화소회로들과 상기 제1서브표시영역의 제3화소회로들에 연결될 수 있다.
일 실시예에 있어서, 상기 제3화소회로들의 상기 제1방향의 사이즈가 상기 제1화소회로들의 상기 제1방향의 사이즈보다 작을 수 있다.
일 실시예에 있어서, 상기 제3표시요소들 각각은 연결된 제3화소회로와 상기 우회영역에 적어도 일부 중첩하여 배치될 수 있다.
일 실시예에 있어서, 상기 제1데이터선들 중 적어도 하나와 상기 제2데이터선들 중 적어도 하나가 상기 우회영역에서 교차할 수 있다.
일 실시예에 있어서, 상기 우회영역에서 교차하는 제1데이터선의 일부분과 제2데이터선의 일부분은 서로 다른 층에 배치될 수 있다.
일 실시예에 있어서, 상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 제1서브표시영역에 배치된 부분과 상기 제2서브표시영역에 배치된 부분이 전기적으로 연결될 수 있다.
일 실시예에 있어서, 상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 제1서브표시영역에 배치된 제1부분 및 상기 제2서브표시영역에 배치된 제2부분을 포함하고, 상기 제1부분과 상기 제2부분이 상기 우회영역에서 전기적으로 연결될 수 있다.
일 실시예에 있어서, 상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 제1서브표시영역에 배치된 제1부분, 상기 제2서브표시영역에 배치된 제2부분 및 상기 우회영역에 배치되고 상기 제1부분과 상기 제2부분을 연결하는 제3부분을 포함할 수 있다.
본 발명의 일 실시예는, 복수의 제1표시요소들이 배치된 제1표시영역, 복수의 제2표시요소들이 배치된 제2표시영역 및 상기 제1표시영역과 상기 제2표시영역 사이의 제3표시영역을 포함하는, 기판; 상기 제1표시영역에 배치되고, 상기 제1표시요소들과 연결된 복수의 제1화소회로들; 상기 제3표시영역에 배치되고, 상기 제2표시요소들과 연결된 복수의 제2화소회로들; 및 상기 제1표시영역의 제1화소회로들과 상기 제3표시영역의 제2화소회로들에 연결된 복수의 제1데이터선들;을 포함하고, 상기 제3표시영역이 상기 제2표시영역을 사이에 두고 제1방향으로 이격된 한 쌍의 제1서브표시영역들 및 상기 제2표시영역을 사이에 두고 제2방향으로 이격된 한 쌍의 제2서브표시영역들을 포함하고, 상기 제1서브표시영역들 각각이 우회영역을 포함하고, 상기 제1데이터선들이 상기 제1서브표시영역들 및 상기 제2서브표시영역들 중 하나를 지나고, 상기 우회영역에서 연장 방향이 바뀌는, 표시패널을 개시한다.
일 실시예에 있어서, 상기 표시패널은, 상기 제3표시영역의 제1서브표시영역들에 배치된, 복수의 제3표시요소들 및 상기 제3표시요소들과 연결된 복수의 제3화소회로들; 상기 제3표시영역의 제2서브표시영역들에 배치된, 복수의 제4표시요소들 및 상기 제4표시요소들과 연결된 복수의 제4화소회로들; 및 상기 제1표시영역의 제1화소회로들과 상기 제2서브표시영역의 제4화소회로들에 연결되고, 상기 제1서브표시영역들 각각의 상기 우회영역에서 연장 방향이 바뀌는 복수의 제2데이터선들;을 더 포함하고, 상기 제1데이터선과 상기 제2데이터선 각각은 동일한 열에 배치된 상기 제1화소회로들과 상기 제1서브표시영역의 제3화소회로들에 연결될 수 있다.
일 실시예에 있어서, 상기 제3화소회로들의 상기 제1방향의 사이즈가 상기 제1화소회로들의 상기 제1방향의 사이즈보다 작을 수 있다.
일 실시예에 있어서, 상기 제1데이터선들 중 적어도 하나와 상기 제2데이터선들 중 적어도 하나가 상기 우회영역에서 교차할 수 있다.
일 실시예에 있어서, 상기 우회영역에서 교차하는 제1데이터선의 일부분과 제2데이터선의 일부분은 서로 다른 층에 배치될 수 있다.
일 실시예에 있어서, 상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 한 쌍의 제1서브표시영역들에 각각 배치된 제1부분과 제2부분 및 상기 제2서브표시영역에 배치된 연결부를 포함하고, 상기 제1부분과 상기 제2부분이 상기 우회영역에서 상기 연결부에 의해 전기적으로 연결될 수 있다.
일 실시예에 있어서, 상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 한 쌍의 제1서브표시영역들에 각각 배치된 제1부분과 제2부분, 상기 제2서브표시영역에 배치된 제3부분, 상기 한 쌍의 제1서브표시영역들 각각의 우회영역에 배치된 제1연결부 및 제2연결부를 포함하고, 상기 제1연결부가 상기 제1부분과 상기 제3부분을 전기적으로 연결하고, 상기 제2연결부가 상기 제2부분과 상기 제3부분을 전기적으로 연결할 수 있다.
본 발명의 일 실시예는, 복수의 제1표시요소들이 배치된 제1표시영역, 복수의 제2표시요소들이 배치된 제2표시영역 및 상기 제1표시영역과 상기 제2표시영역 사이의 제3표시영역을 포함하는, 표시패널; 및 상기 표시패널의 하부에서 상기 제2표시영역에 대응하도록 배치된 컴포넌트;를 포함하며, 상기 표시패널이, 상기 제1표시영역에 배치되고, 상기 제1표시요소들과 연결된 복수의 제1화소회로들; 상기 제3표시영역에 배치되고, 상기 제2표시요소들과 연결된 복수의 제2화소회로들; 및 상기 제1표시영역의 제1화소회로들과 상기 제3표시영역의 제2화소회로들에 연결된 복수의 제1데이터선들;을 포함하고, 상기 제3표시영역이 상기 제2표시영역을 사이에 두고 제1방향으로 이격된 한 쌍의 제1서브표시영역들 및 상기 제2표시영역을 사이에 두고 제2방향으로 이격된 한 쌍의 제2서브표시영역들을 포함하고, 상기 제1서브표시영역들 각각이 우회영역을 포함하고, 상기 제1데이터선들이 상기 제1서브표시영역들 및 상기 제2서브표시영역들 중 하나를 지나고, 상기 우회영역에서 연장 방향이 바뀌는, 표시장치를 개시한다.
일 실시예에서, 상기 제3화소회로들의 상기 제1방향의 사이즈가 상기 제1화소회로들의 상기 제1방향의 사이즈보다 작을 수 있다.
일 실시예에서, 상기 제1데이터선들 중 적어도 하나와 상기 제2데이터선들 중 적어도 하나가 상기 우회영역에서 교차하고, 상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 한 쌍의 제1서브표시영역들에 각각 배치된 제1부분과 제2부분 및 상기 제2서브표시영역에 배치된 연결부를 포함하고, 상기 제1부분과 상기 제2부분이 상기 우회영역에서 상기 연결부에 의해 전기적으로 연결될 수 있다.
일 실시예에서, 상기 제1데이터선들 중 적어도 하나와 상기 제2데이터선들 중 적어도 하나가 상기 우회영역에서 교차하고, 상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 한 쌍의 제1서브표시영역들에 각각 배치된 제1부분과 제2부분, 상기 제2서브표시영역에 배치된 제3부분, 상기 한 쌍의 제1서브표시영역들 각각의 우회영역에 배치된 제1연결부 및 제2연결부를 포함하고, 상기 제1연결부가 상기 제1부분과 상기 제3부분을 전기적으로 연결하고, 상기 제2연결부가 상기 제2부분과 상기 제3부분을 전기적으로 연결할 수 있다.
본 실시예들에 의한 표시패널 및 표시장치는, 컴포넌트가 배치되는 표시영역에는 화소회로가 배치되지 않는 바, 보다 넓은 투과영역을 확보하여 투과율을 개선할 수 있다.
본 실시예들에 의한 표시패널 및 표시장치는, 컴포넌트가 배치되는 표시영역 주변에 우회영역을 구비하여 데이터선이 우회할 수 있도록 함으로써 컴포넌트가 배치되는 표시영역 주변에서 데이터선들을 연결하기 위한 별도의 도전선을 이용할 필요가 없어 수율 개선 및 마스크 수 절감에 의한 공정 간소화가 가능하다.
물론 이러한 효과에 의해 본 발명의 범위가 한정되는 것은 아니다.
도 1은 일 실시예에 따른 표시장치를 개략적으로 도시하는 사시도이다.
도 2는 일 실시예에 따른 도 1의 표시장치에 포함될 수 있는 표시패널을 개략적으로 나타내는 평면도이다.
도 3은 일 실시예에 따른 표시패널의 일부를 나타낸 평면도로서, 제3표시영역에 위치하는 신호선들을 나타낸다.
도 4는 도 2의 표시패널의 일부를 개략적으로 도시한 단면도이다.
도 5 및 도 6은 일 실시예에 따른 도 2의 표시패널의 A부분을 확대한 도면들이다.
도 7은 일 실시예에 따른 제2표시영역과 제3표시영역에서 화소회로와 표시요소의 연결을 나타낸 도면이다.
도 8 내지 도 12는 일 실시예에 따른 표시패널의 일부를 개략적으로 나타낸 단면도들이다.
도 13은 다른 실시예에 따른 도 2의 표시패널의 A부분을 확대한 도면이다.
도 14는 도 13의 제2표시영역과 제3표시영역에서 화소회로와 표시요소의 연결을 나타낸 도면이다.
도 15는 일 실시예에 따른 제3표시영역에서 데이터선을 개략적으로 나타낸 도면이다.
도 16 및 도 17은 도 15의 데이터선의 배치를 개략적으로 나타낸 단면도들이다.
도 18은 다른 실시예에 따른 제3표시영역에서 데이터선을 개략적으로 나타낸 도면이다.
도 19 및 도 20은 도 18의 데이터선의 배치를 개략적으로 나타낸 단면도들이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예에서 층, 막, 영역, 판 등의 각종 구성요소가 다른 구성요소 "상에" 있다고 할 때, 이는 다른 구성요소 "바로 상에" 있는 경우 뿐 아니라 그 사이에 다른 구성요소가 개재된 경우도 포함한다. 또한 설명의 편의를 위하여 도면에서는 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타낸 것으로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
이하의 실시예에서, x축, y축 및 z축은 직교 좌표계 상의 세 축으로 한정되지 않고, 이를 포함하는 넓은 의미로 해석될 수 있다. 예를 들어, x축, y축 및 z축은 서로 직교할 수도 있지만, 서로 직교하지 않는 서로 다른 방향을 지칭할 수도 있다.
도 1은 일 실시예에 따른 표시장치를 개략적으로 도시하는 사시도이다.
도 1을 참조하면, 표시장치(1)는 표시영역(DA)과 표시영역(DA) 외측의 주변영역(DPA)을 포함할 수 있다.
표시영역(DA)은 제1표시영역(DA1), 제2표시영역(DA2) 및 제3표시영역(DA3)을 포함할 수 있다. 제1표시영역(DA1)은 제2표시영역(DA2) 및 제3표시영역(DA3)을 적어도 일부 둘러싸도록 배치될 수 있다. 제1표시영역(DA1)은 제2표시영역(DA2) 및 제3표시영역(DA3)에는 복수의 화소들이 배치될 수 있다. 제1표시영역(DA1)은 메인 이미지가 표시되는 영역일 수 있고, 제2표시영역(DA2) 및 제3표시영역(DA3)은 보조 이미지가 표시되는 영역일 수 있다. 보조 이미지는 메인 이미지와 함께 하나의 전체 이미지를 형성할 수도 있고, 보조 이미지는 메인 이미지로부터 독립된 이미지일 수도 있다.
제1표시영역(DA1)에는 복수의 제1화소(Pm)들이 배치되고, 제2표시영역(DA2)에는 복수의 제2화소(Pa)들이 배치되고, 제3표시영역(DA3)에는 복수의 제3화소(Pt)들이 배치될 수 있다. 제1화소(Pm), 제2화소(Pa), 제3화소(Pt) 각각은 적색, 녹색 또는 청색을 표시하는 표시요소를 포함할 수 있다.
제2표시영역(DA2)은 컴포넌트와 중첩하는 영역일 수 있다. 제2표시영역(DA2)에서 표시장치(1)의 광투과율은 약 10% 이상, 보다 바람직하게 25% 이상이거나, 40% 이상이거나, 50% 이상이거나, 85% 이상이거나, 90% 이상일 수 있다. 일 실시예에서, 제2표시영역(DA2)에서 표시장치(1)의 광 또는 음향의 투과율은 제2표시영역(DA2) 및 제3표시영역(DA3)에서 표시장치(1)의 광 또는 음향의 투과율보다 높거나 같을 수 있다.
표시장치(1)에서 제2표시영역(DA2)은 적어도 하나 구비될 수 있다. 예를 들어, 표시장치(1)는 하나의 제2표시영역(DA2)을 구비하거나, 복수의 제2표시영역(DA2)들을 구비할 수 있다. 표시장치(1)가 복수의 제2표시영역(DA2)들을 구비하는 경우, 표시장치(1)는 복수의 제2표시영역(DA2)들 각각을 둘러싸는 복수의 제3표시영역(DA3)들을 구비할 수 있다. 복수의 제2표시영역(DA2)들의 형상 및 크기는 서로 상이할 수 있다. 표시장치(1)의 상면에 대략 수직인 방향에서 보았을 시, 제2표시영역(DA2)의 형상은 원형, 타원형, 사각형 등의 다각형, 별 형상 또는 다이아몬드 형상 등 다양한 형상을 가질 수 있다. 그리고 도 1에서는 표시장치(1)의 상면에 대략 수직인 방향에서 보았을 시 대략 사각형 형상을 갖는 제1표시영역(DA1)의 (+y 방향) 상측 중앙에 제2표시영역(DA2)이 배치된 것으로 도시하고 있으나, 제2표시영역(DA2)은 사각형인 제1표시영역(DA1)의 일측, 예컨대 우상측 또는 좌상측에 배치될 수도 있다.
도 2는 일 실시예에 따른 도 1의 표시장치에 포함될 수 있는 표시패널을 개략적으로 나타내는 평면도이다. 도 3은 일 실시예에 따른 표시패널의 일부를 나타낸 평면도로서, 제3표시영역에 위치하는 신호선들을 나타낸다.
도 2를 참조하면, 표시패널(10)은 기판(100)을 포함할 수 있다. 기판(100)은 표시영역(DA) 및 표시영역(DA)을 둘러싸는 주변영역(DPA)을 포함할 수 있다. 표시영역(DA)은 제1표시영역(DA1), 제2표시영역(DA2) 및 제3표시영역(DA3)을 포함할 수 있다.
제1표시영역(DA1)에는 복수의 제1화소(Pm)들이 배치된다. 제1화소(Pm)들은 각각 유기발광다이오드(OLED)와 같은 표시요소(DEm)를 포함할 수 있다. 제1화소(Pm)의 제1표시요소(DEm)는 제1화소회로(PCm)에 전기적으로 연결될 수 있다. 제1화소(Pm)의 제1표시요소(DEm)는 제1화소회로(PCm)에 인접하게 배치되거나, 적어도 일부 중첩되어 배치될 수 있다. 제1화소(Pm)의 제1표시요소(DEm)는 예를 들어, 적색, 녹색, 청색 또는 백색의 광을 방출할 수 있다.
제2표시영역(DA2)에는 복수의 제2화소(Pa)들의 제2표시요소(DEa)들이 배치될 수 있다. 제2표시요소(DEa)는 유기발광다이오드(OLED)일 수 있다. 제2표시요소(DEa)를 구동하는 제2화소(Pa)의 제2화소회로(PCa)는 제3표시영역(DA3)에 배치될 수 있다. 제2화소회로(PCa)와 제2표시요소(DEa)는 연결선(CWL)에 의해 전기적으로 연결될 수 있다. 제2화소(Pa)의 제2표시요소(DEa)는 예를 들어, 적색, 녹색, 청색 또는 백색의 광을 방출할 수 있다.
제3표시영역(DA3)은 제2표시영역(DA2)을 둘러쌀 수 있다. 도 3에 도시된 바와 같이, 제3표시영역(DA3)은 제1표시영역(DA1)을 지나는 데이터선(DL)들 중 일부 데이터선(DL)들이 제2표시영역(DA2)을 우회하며 지나가는 영역일 수 있다. 제1표시영역(DA1)을 지나는 스캔선(SL)들 중 일부 스캔선(SL)들은 제2표시영역(DA2)을 사이에 두고 단선될 수 있다. 이 경우 제2표시영역(DA2)의 좌측에 배치된 스캔선(SL)은 제1스캔구동회로(SDRV1)로부터 스캔신호를 전달받고, 제2표시영역(DA2)의 우측에 배치된 스캔선(SL)은 제2스캔구동회로(SDRV2)로부터 스캔신호를 전달받을 수 있다.
제3표시영역(DA3)은 제2표시영역(DA2)을 사이에 두고 y 방향으로 이격된 한 쌍의 제1서브표시영역(DA31)들 및 제2표시영역(DA2)을 사이에 두고 x 방향으로 이격된 한 쌍의 제2서브표시영역(DA32)들을 포함할 수 있다. 즉, 제3표시영역(DA3)은 제2표시영역(DA2)의 상하에 배치된 제1서브표시영역(DA31)들 및 제2표시영역(DA2)의 좌우에 배치된 제2서브표시영역(DA32)들을 포함할 수 있다. 제1서브표시영역(DA31)들 각각은 제1표시영역(DA1)과 제2서브표시영역(DA32) 사이 및 제1표시영역(DA1)과 제2표시영역(DA2) 사이에 위치하고, 제1표시영역(DA1)과 인접하여 x 방향으로 연장된 영역일 수 있다. 제2서브표시영역(DA32)들 각각은 제1표시영역(DA1)과 제2표시영역(DA2) 사이에 위치하고, 제1표시영역(DA1)과 인접하여 y 방향으로 연장된 영역일 수 있다.
제1서브표시영역(DA31)들 각각이 우회영역(FOA)을 포함할 수 있다. 우회영역(FOA)은 상측 제1서브표시영역(DA31) 내의 제1우회영역(FOA1)과 하측 제1서브표시영역(DA31) 내의 제2우회영역(FOA2)을 포함할 수 있다. 제1우회영역(FOA1)과 제2우회영역(FOA2)은 각각 제1서브표시영역(DA31)을 따라 x 방향으로 연장된 영역일 수 있다. 제1우회영역(FOA1)은 상측 제1서브표시영역(DA31) 내에서 상측 제1서브표시영역(DA31)과 제2서브표시영역(DA32)의 경계를 따라 x 방향으로 연장된 영역 및 상측 제1서브표시영역(DA31)과 제2표시영역(DA2)의 경계를 따라 x 방향으로 연장된 영역을 포함할 수 있다. 제2우회영역(FOA2)은 하측 제1서브표시영역(DA31) 내에서 하측 제1서브표시영역(DA31)과 제2서브표시영역(DA32)의 경계를 따라 x 방향으로 연장된 영역 및 하측 제1우회영역서브표시영역(DA31)과 제2표시영역(DA2)의 경계를 따라 x 방향으로 연장된 영역을 포함할 수 있다. 제1우회영역(FOA1)과 제2우회영역(FOA2)은 각각 좌우 제2서브표시영역(DA32)들과 인접하고, 제2서브표시영역(DA32)들로부터 y 방향으로 연장된 영역일 수 있다.
일부 데이터선(DL)들은 상하 제1서브표시영역(DA31)들 및 좌측 제2서브표시영역(DA32)을 지나며 제1우회영역(FOA1)과 제2우회영역(FOA2)에서 연장 방향이 바뀔 수 있다. 일부 데이터선(DL)들은 상하 제1서브표시영역(DA31)들 및 우측 제2서브표시영역(DA32)을 지나며 제1우회영역(FOA1)과 제2우회영역(FOA2)에서 연장 방향이 바뀔 수 있다.
상하 제1서브표시영역(DA31)들에는 복수의 제3화소(Pt1)들이 배치될 수 있다. 제3화소(Pt1)들은 각각 유기발광다이오드(OLED)와 같은 제3표시요소(DEt1)를 포함할 수 있다. 제3화소(Pt1)의 제3표시요소(DEt1)는 제3화소회로(PCt1)에 전기적으로 연결될 수 있다. 제3화소(Pt1)의 제3표시요소(DEt1)는 제3화소회로(PCt1)에 인접하게 배치되거나, 적어도 일부 중첩되어 배치될 수 있다. 제3화소(Pt1)의 제3표시요소(DEt1)는 예를 들어, 적색, 녹색, 청색 또는 백색의 광을 방출할 수 있다.
좌우 제2서브표시영역(DA32)들에는 복수의 제4화소(Pt2)들이 배치될 수 있다. 제4화소(Pt2)들은 각각 유기발광다이오드(OLED)와 같은 제4표시요소(DEt2)를 포함할 수 있다. 제4화소(Pt2)의 제4표시요소(DEt2)는 제4화소회로(PCt2)에 전기적으로 연결될 수 있다. 제4화소(Pt2)의 제4표시요소(DEt2)는 제4화소회로(PCt2)에 인접하게 배치되거나, 적어도 일부 중첩되어 배치될 수 있다. 제4화소(Pt1)의 제4표시요소(DEt2)는 예를 들어, 적색, 녹색, 청색 또는 백색의 광을 방출할 수 있다. 또한 제2서브표시영역(DA32)에는 제2화소(Pa)들의 제2화소회로(PCa)들이 배치될 수 있다.
일 실시예에서, 제1화소회로(PCm), 제2화소회로(PCa), 제3화소회로(PCt1) 및 제4화소회로(PCt2)는 동일할 수 있다. 그러나, 본 발명은 이에 한정되지 않는다. 제1화소회로(PCm), 제2화소회로(PCa), 제3화소회로(PCt1) 및 제4화소회로(PCt2)는 상이할 수 있으며, 다양한 변형이 가능하다.
일 실시예에서, 제1화소회로(PCm), 제2화소회로(PCa), 제3화소회로(PCt1) 및 제4화소회로(PCt2)의 사이즈, 예를 들어, 제1화소회로(PCm), 제2화소회로(PCa), 제3화소회로(PCt1) 및 제4화소회로(PCt2)가 배치된 영역들의 면적이 상이할 수 있다.
제1화소회로(PCm), 제2화소회로(PCa), 제3화소회로(PCt1) 및 제4화소회로(PCt2)는 주변영역(DPA)에 배치된 외곽회로들과 전기적으로 연결될 수 있다. 주변영역(DPA)에는 제1스캔구동회로(SDRV1), 제2스캔구동회로(SDRV2), 단자부(PAD), 구동전압공급선(11) 및 공통전압공급선(13)이 배치될 수 있다.
제1스캔구동회로(SDRV1) 및 제2스캔구동회로(SDRV2)는 스캔선(SL)들을 통해 제1화소회로(PCm)들, 제2화소회로(PCa)들, 제3화소회로(PCt1)들 및 제4화소회로(PCt2)들에 스캔신호를 인가할 수 있다. 제2스캔구동회로(SDRV2)는 제1표시영역(DA1)을 사이에 두고 제1스캔구동회로(SDRV1)의 반대편에 위치할 수 있고, 제1스캔구동회로(SDRV1)와 대략 평행할 수 있다. 제1화소회로(PCm)들, 제2화소회로(PCa)들, 제3화소회로(PCt1)들 및 제4화소회로(PCt2)들 중 일부는 제1스캔구동회로(SDRV1)와 전기적으로 연결될 수 있고, 나머지는 제2스캔구동회로(SDRV2)와 전기적으로 연결될 수 있다.
단자부(PAD)는 기판(100)의 일측에 배치될 수 있다. 단자부(PAD)는 절연층에 의해 덮이지 않고 노출되어 표시회로보드(30)와 전기적으로 연결될 수 있다. 표시회로보드(30)에는 표시구동부(32)가 배치될 수 있다.
표시구동부(32)는 제1스캔구동회로(SDRV1)와 제2스캔구동회로(SDRV2)에 전달하는 제어신호를 생성할 수 있다. 표시구동부(32)는 데이터 신호를 생성하며, 생성된 데이터신호는 팬아웃선(FW) 및 팬아웃선(FW)과 연결된 데이터선(DL)을 통해 제1화소회로(PCm)들, 제2화소회로(PCa)들, 제3화소회로(PCt1)들 및 제4화소회로(PCt2)들로 전달될 수 있다.
표시구동부(32)는 구동전압공급선(11)에 구동전압(ELVDD)을 공급할 수 있고, 공통전압공급선(13)에 공통전압(ELVSS)을 공급할 수 있다. 구동전압(ELVDD)은 구동전압공급선(11)과 연결된 구동전압선(PL)을 통해 제1화소회로(PCm)들, 제2화소회로(PCa)들, 제3화소회로(PCt1)들 및 제4화소회로(PCt2)들로 인가되고, 공통전압(ELVSS)은 공통전압공급선(13)을 통해 제1표시요소(DEm)들, 제2표시요소(DEa)들, 제3표시요소(DEt1)들 및 제4표시요소(DEt2)들의 대향전극에 인가될 수 있다.
구동전압공급선(11)은 제1표시영역(DA1)의 하측에서 x 방향으로 연장되어 구비될 수 있다. 공통전압공급선(13)은 루프 형상에서 일측이 개방된 형상을 가지고, 제1표시영역(DA1)을 부분적으로 둘러쌀 수 있다.
도 4는 도 2의 표시패널의 일부를 개략적으로 도시한 단면도이다.
도 4를 참조하면, 표시장치(1)는 표시패널(10) 및 표시패널(10)과 중첩 배치된 컴포넌트(40)를 포함할 수 있다. 표시패널(10) 상부에는 표시패널(10)을 보호하는 커버 윈도우(미도시)가 더 배치될 수 있다.
표시패널(10)은 기판(100), 기판(100) 상의 표시층(DISL), 터치센서층(TSL), 광학기능층(OFL) 및 기판(100) 하부에 배치된 패널 보호 부재(PB)를 포함할 수 있다. 표시패널(10)은 제1표시영역(DA1), 제2표시영역(DA2) 및 제3표시영역(DA3)을 포함할 수 있다. 제2표시영역(DA2)은 컴포넌트(40)에 중첩할 수 있다.
기판(100)은 유리, 석영, 고분자 수지 등의 절연 물질로 이루어질 수 있다. 기판(100)은 리지드(rigid) 기판이거나 벤딩(bending), 폴딩(folding), 롤링(rolling) 등이 가능한 플렉서블(flexible) 기판일 수 있다.
표시층(DISL)은 회로층(PCL), 회로층(PCL) 상에 배치된 표시요소들 및 박막봉지층(TFEL) 또는 밀봉기판(미도시)과 같은 봉지층을 포함할 수 있다. 기판(100)과 표시층(DISL) 사이 및 표시층(DISL) 내에는 절연층(IL, IL')이 배치될 수 있다.
표시패널(10)의 제1표시영역(DA1)에는 제1화소회로(PCm) 및 이와 연결된 제1표시요소(DEm)가 배치될 수 있다. 제1화소회로(PCm)는 적어도 하나의 박막트랜지스터를 포함하고, 제1표시요소(DEm)의 발광을 제어할 수 있다.
표시패널(10)의 제3표시영역(DA3)은 제1서브표시영역(DA31) 및 제2서브표시영역(DA32)을 포함할 수 있다. 제1서브표시영역(DA31)에는 제3화소회로(PCt1) 및 이와 연결된 제3표시요소(DEt1)가 배치될 수 있다. 제3화소회로(PCt1)는 적어도 하나의 박막트랜지스터를 포함하고, 제3표시요소(DEt1)의 발광을 제어할 수 있다. 제2서브표시영역(DA32)에는 제4화소회로(PCt2) 및 이와 연결된 제4표시요소(DEt2)가 배치될 수 있다. 제4화소회로(PCt2)는 적어도 하나의 박막트랜지스터를 포함하고, 제4표시요소(DEt2)의 발광을 제어할 수 있다.
표시패널(10)의 제2표시영역(DA2)에는 제2표시요소(DEa)가 배치될 수 있다.
본 실시예에서, 제2표시요소(DEa)의 발광을 제어하는 제2화소회로(PCa)는 제2표시영역(DA2)에 배치되지 않고, 제2표시영역(DA2)의 외부에 배치될 수 있다. 일 실시예로서, 제2화소회로(PCa)는 제1표시영역(DA1)과 제2표시영역(DA2)의 사이에 배치되는 제3표시영역(DA3)의 제2서브표시영역(DA32)에 배치될 수 있다. 제2화소회로(PCa)는 적어도 하나의 박막트랜지스터를 포함하고, 연결선(CWL)에 의해서 제2표시요소(DEa)와 전기적으로 연결될 수 있다. 연결선(CWL)은 투명 전도성 산화물(Transparent Conducting Oxide)을 포함할 수 있다. 예를 들어, 연결선(CWL)은 인듐틴산화물(ITO; indium tin oxide), 인듐징크산화물(IZO; indium zinc oxide), 산화아연(ZnO), 인듐산화물(In2O3: indium oxide), 인듐갈륨산화물(IGO; indium gallium oxide) 및/또는 알루미늄징크산화물(AZO; aluminum zinc oxide)와 같은 도전성 산화물을 포함할 수 있다.
컴포넌트(40)는 적외선 또는 가시광선 등을 이용하는 카메라로서, 촬상소자를 구비할 수도 있다. 또는, 컴포넌트(40)는 태양전지, 플래시(flash), 조도 센서, 근접 센서, 홍채 센서일 수 있다. 또는, 컴포넌트(40)는 음향을 수신하는 기능을 가질 수도 있다. 컴포넌트(40)의 기능이 제한되는 것을 최소화하기 위해 제2표시영역(DA2)에 배치된 제2표시요소(DEa)를 구동하는 제2화소회로(PCa)는 제2표시영역(DA2)에 배치되지 않고, 제3표시영역(DA3)의 제2서브표시영역(DA32)에 배치될 수 있다. 따라서, 제2표시영역(DA2)에서 표시패널(10)의 투과율은 제3표시영역(DA3)에서 표시패널(10)의 투과율보다 높을 수 있다. 또한, 제2표시영역(DA2)에서 표시패널(10)의 투과율은 제1표시영역(DA1)에서 표시패널(10)의 투과율보다 높을 수 있다. 제2표시영역(DA2)에는 복수의 컴포넌트(40)들이 배치될 수 있다. 복수의 컴포넌트(40)들은 서로 기능을 달리할 수 있다.
제2표시영역(DA2)은 컴포넌트(40)로부터 방출되는 빛/신호나 컴포넌트(40)로 입사되는 빛/신호가 투과(transmission)되는 투과영역을 포함할 수 있다. 제2표시영역(DA2)에서 투과영역은 제2표시요소(DEa)의 화소전극(애노드)이 배치되지 않는 나머지 영역일 수 있다. 투과영역은 제2표시요소(DEa)가 발광되는 영역 이외의 영역일 수 있다. 투과영역은 제2표시요소(DEa)들 사이의 영역을 포함할 수 있다. 투과영역에는 절연층(IL, IL')의 일부 층만이 배치될 수 있다. 투과영역에는 대향전극(캐소드)이 배치될 수 있다. 투과영역에는 박막봉지층(TFEL)의 무기봉지층 및/또는 유기봉지층이 배치될 수 있다. 투과영역에는 금속 및/또는 투명 전도성 물질로 형성된 도전선이 배치될 수 있다. 투과영역에는 기판(100), 편광판 및 접착제, 윈도우, 패널 보호 부재(PB)가 배치될 수 있다.
봉지층은 표시요소들 상에 배치될 수 있다. 표시요소들은 박막봉지층(TFEL)으로 커버되거나, 밀봉기판으로 커버될 수 있다.
일 실시예에서, 박막봉지층(TFEL)은 적어도 하나의 무기봉지층 및 적어도 하나의 유기봉지층을 포함할 수 있다. 일 실시예로, 박막봉지층(TFEL)은 차례로 적층된 제1무기봉지층(131), 유기봉지층(132) 및 제2무기봉지층(133)을 포함할 수 있다. 제1무기봉지층(131) 및 제2무기봉지층(133)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 실리콘산질화물(SiOxNy), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2)과 같은 하나 이상의 무기 절연물을 포함할 수 있다. 유기봉지층(132)은 폴리머(polymer)계열의 물질을 포함할 수 있다. 폴리머 계열의 물질은 실리콘계 수지, 아크릴계 수지, 에폭시계 수지, 폴리이미드 및 폴리에틸렌 등을 포함할 수 있다.
다른 실시예에서, 밀봉기판은 표시요소들을 사이에 두고 기판(100)과 마주보도록 배치될 수 있다. 기판(100)과 밀봉기판이 밀봉부재로 결합되어 기판(100)과 밀봉기판 사이의 내부공간이 밀봉될 수 있다. 밀봉기판은 글래스를 포함할 수 있다. 밀봉부재는 실런트일 수 있으며, 다른 실시예에서, 밀봉부재는 레이저에 의해서 경화되는 물질을 포함할 수 있다. 예를 들어, 밀봉부재는 프릿(frit)일 수 있다.
터치센서층(TSL)은 외부의 입력, 예컨대 터치 이벤트에 따른 좌표정보를 획득할 수 있다. 터치센서층(TSL)은 터치전극 및 터치전극과 연결된 감지선들을 포함할 수 있다. 터치센서층(TSL)은 자기 정전 용량 방식 또는 상호 정전 용량 방식으로 외부 입력을 감지할 수 있다. 터치센서층(TSL)은 박막봉지층(TFEL) 상에 형성될 수 있다. 또는, 터치센서층(TSL)은 터치기판 상에 별도로 형성된 후 광학 투명 접착제(OCA)와 같은 점착층을 통해 박막봉지층(TFEL) 상에 결합될 수 있다. 일 실시예로서, 터치센서층(TSL)은 박막봉지층(TFEL) 바로 위에 직접 형성될 수 있으며, 이 경우 점착층은 터치센서층(TSL)과 박막봉지층(TFEL) 사이에 개재되지 않을 수 있다.
광학기능층(OFL)은 반사 방지층을 포함할 수 있다. 반사 방지층은 외부에서 표시장치(1)를 향해 입사하는 빛(외부광)의 반사율을 감소시킬 수 있다. 일부 실시예에서, 광학기능층(OFL)은 편광 필름일 수 있다. 일부 실시예에서, 광학기능층(OFL)은 블랙매트릭스와 컬러필터들을 포함하는 필터 플레이트일 수 있다.
패널 보호 부재(PB)는 기판(100)의 하부에 부착되어, 기판(100)을 지지하고 보호할 수 있다. 패널 보호 부재(PB)는 제2표시영역(DA2)에 대응하는 개구(PB_OP)를 구비할 수 있다. 패널 보호 부재(PB)에 개구(PB_OP)를 구비함으로써, 제2표시영역(DA2)의 광 투과율을 향상시킬 수 있다. 패널 보호 부재(PB)는 폴리에틸렌 테레프탈레이트(polyethyeleneterepthalate, PET) 또는 폴리이미드(polyimide, PI)를 포함하여 구비될 수 있다. 제2표시영역(DA2)의 면적은 컴포넌트(40)가 배치되는 면적에 비해서 크게 구비될 수 있다. 이에 따라, 패널 보호 부재(PB)에 구비된 개구(PB_OP)의 면적은 상기 제2표시영역(DA2)의 면적과 일치하지 않을 수 있다. 그러나, 본 발명은 이에 한정되지 않는다. 예컨대, 패널 보호 부재(PB)는 개구(PB_OP)를 구비하지 않고, 제2표시영역(DA2)에 대응하여 연속적으로 배치될 수 있다.
도 5 및 도 6은 일 실시예에 따른 도 2의 표시패널의 A부분을 확대한 도면들이다. 도 7은 일 실시예에 따른 제2표시영역과 제3표시영역에서 화소회로와 표시요소의 연결을 나타낸 도면이다. 도 5는 표시패널(10)의 A부분의 발광영역의 개략적인 배치를 나타내는 도면이다. 도 6은 표시패널(10)의 A부분의 화소회로의 개략적인 배치를 나타내는 도면이다.
도 5를 참조하면, 표시영역(DA)에 배치된 복수의 화소들은 제1색으로 발광하는 제1부화소(PX1), 제2색으로 발광하는 제2부화소(PX2) 및 제3색으로 발광하는 제3부화소(PX3)를 포함할 수 있다. 제1부화소(PX1), 제2부화소(PX2) 및 제3부화소(PX3)는 x 방향 및 y 방향으로 소정 패턴에 따라 반복 배치될 수 있다. 제1부화소(PX1), 제2부화소(PX2) 및 제3부화소(PX3)는 각각 화소회로 및 화소회로에 전기적으로 연결된 표시요소를 포함할 수 있다. 일 실시예에서 표시요소는 유기발광다이오드(OLED)일 수 있다.
제1부화소(PX1), 제2부화소(PX2) 및 제3부화소(PX3) 각각의 발광영역은 유기발광다이오드(OLED)의 발광층이 배치되는 영역이다. 발광영역은 화소정의층의 개구에 의해서 정의될 수 있다. 이에 대해서는 후술한다.
제1열(M1)에는 제1부화소(PX1)의 제1발광영역(EA1)과 제3부화소(PX3)의 제3발광영역(EA3)이 y 방향으로 교대로 배열될 수 있다. 제2열(M2)에는 제2부화소(PX2)의 제2발광영역(EA2)이 y 방향으로 반복 배열될 수 있다. 제1열(M1)과 제2열(M2)은 x 방향으로 교대하고, 인접한 제1열(M1)들의 제1부화소(PX1)의 제1발광영역(EA1)과 제3부화소(PX3)의 제3발광영역(EA3)의 배치는 반대일 수 있다.
각 행(N)의 제1서브행(SN1)에는 제1가상선(IL1)을 따라 제1부화소(PX1)의 제1발광영역(EA1)과 제3부화소(PX3)의 제3발광영역(EA3)이 x 방향으로 교대로 배열되고, 제2서브행(SN2)에는 제2가상선(IL2)을 따라 제2부화소(PX2)의 제2발광영역(EA2)이 x 방향으로 반복하여 배열될 수 있다. 즉, 각 행(N)에는 제1부화소(PX1)의 제1발광영역(EA1), 제2부화소(PX2)의 제2발광영역(EA2), 제3부화소(PX3)의 제3발광영역(EA3), 제2화소(PX2)의 제2발광영역(EA2)이 지그재그로 반복 배열될 수 있다.
도 5에서는 제1발광영역(EA1), 제2발광영역(EA2) 및 제3발광영역(EA3)이 동일한 면적을 가지는 것으로 도시되어 있으나, 이는 예시적이다. 제1부화소(PX1)의 제1발광영역(EA1), 제2부화소(PX2)의 제2발광영역(EA2), 제3부화소(PX3)의 제3발광영역(EA3)은 서로 다른 면적을 가질 수 있다. 일 실시예에서, 제3부화소(PX3)의 제3발광영역(EA3)은 제1부화소(PX1)의 제1발광영역(EA1)보다 큰 면적을 가질 수 있다. 또한, 제3부화소(PX3)의 제3발광영역(EA3)은 제2부화소(PX2)의 제2발광영역(EA2)보다 큰 면적을 가질 수 있다. 제1부화소(PX1)의 제1발광영역(EA1)은 제2부화소(PX2)의 제2발광영역(EA2)보다 큰 면적을 가질 수 있다. 다른 실시예에서, 제3부화소(PX3)의 제3발광영역(EA3)은 제1부화소(PX1)의 제1발광영역(EA1)과 동일한 면적을 가질 수 있다. 본 발명은 이에 한정되지 않는다. 예컨대, 제1부화소(PX1)의 제1발광영역(EA1)이 제2부화소(PX2)의 제2발광영역(EA2) 및 제3부화소(PX3)의 제3발광영역(EA3)보다 클 수 있는 등 여러 실시예가 가능하다.
제1 내지 제3발광영역들(EA1, EA2, EA3)은 사각형, 팔각형 등의 다각형, 원형, 타원형 등의 형태를 가질 수 있으며, 다각형은 코너(꼭지점)가 라운드된 형태도 포함할 수 있다. 일 실시예에서, 제1부화소(PX1)는 적색으로 발광하는 적색화소이고, 제2부화소(PX2)는 녹색으로 발광하는 녹색화소이고, 제3부화소(PX3)는 청색으로 발광하는 청색화소일 수 있다.
도 5에 도시된 바와 같이, 일 실시예에서 제1표시영역(DA1), 제2표시영역(DA2) 및 제3표시영역(DA3)의 해상도는 동일할 수 있다. 즉, 제1표시영역(DA1), 제2표시영역(DA2) 및 제3표시영역(DA3) 각각에 배치된 표시요소들의 단위 면적 당 개수가 동일할 수 있다. 다른 실시예에서, 제1표시영역(DA1)의 해상도는 제2표시영역(DA2) 및 제3표시영역(DA3)의 해상도보다 높을 수 있다.
도 5에 도시된 바와 같이, 일 실시예에서 제1표시영역(DA1), 제2표시영역(DA2) 및 제3표시영역(DA3) 각각에서 제1 내지 제3발광영역들(EA1, EA2, EA3)의 크기는 동일할 수 있다. 예컨대, 제1표시영역(DA1)의 제1발광영역(EA1)의 크기는 제2표시영역(DA2) 및 제3표시영역(DA3) 각각에서 제1발광영역(EA1)의 크기보다 작을 수 있다. 이러한 경우, 제1표시영역(DA1)에서 단위 면적당 표시요소의 개수는 제2표시영역(DA2) 및 제3표시영역(DA3) 각각에서 단위 면적당 표시요소의 개수보다 많을 수 있다.
도 5 및 도 6을 참조하면, 표시영역(DA)은 복수의 화소영역(PCA)들을 포함할 수 있다. 복수의 화소영역(PCA)들은 x 방향 및 y 방향으로 반복될 수 있다. 화소영역(PCA)은 하나의 화소의 화소회로가 배치된 영역일 수 있다. 각 화소의 표시요소로서 유기발광다이오드(OLED)는 화소회로 상부 층에 배치될 수 있다. 유기발광다이오드(OLED)는 연결된 화소회로와 중첩하도록 바로 상부에 배치될 수도 있고, 화소회로와 오프셋되어 인접하는 행 및/또는 열에 배치된 타 화소의 화소회로와 일부 중첩하도록 배치될 수도 있다. 도 5는 각 화소영역(PCA)에 각 화소의 유기발광다이오드(OLED)와 이에 연결된 화소회로가 중첩 배치된 예이다.
제1표시영역(DA1)의 화소영역(PCA)에는 제1화소(Pm)의 제1화소회로(PCm) 및 제1발광다이오드(OLEDm)가 배치될 수 있다. 일 실시예에서, 제1표시영역(DA1)의 화소영역(PCA)에서 제1발광다이오드(OLEDm)는 제1화소회로(PCm)에 중첩하게 배치될 수 있다. 제2표시영역(DA2)의 화소영역(PCA)에는 제2화소(Pa)의 제2발광다이오드(OLEDa)가 배치될 수 있다. 제2화소(Pa)의 제2화소회로(PCa)는 제2서브표시영역(DA32)에 배치되므로, 제2표시영역(DA2)의 화소영역(PCA)에서 제2발광다이오드(OLEDa)는 제2화소회로(PCa)에 중첩하지 않을 수 있다.
제3표시영역(DA3)의 제1서브표시영역(DA31)들은 각각 제1표시영역(DA1)의 화소영역(PCA)들에 인접하고, 동일한 행의 화소영역(PCA)들을 포함하여 x 방향으로 연장된 영역일 수 있다. 제3표시영역(DA3)의 제1서브표시영역(DA31)의 화소영역(PCA)에는 제3화소(Pt1)의 제3화소회로(PCt1) 및 제3발광다이오드(OLEDt1)가 배치될 수 있다. 제3화소회로(PCt1)를 구성하는 일부 소자들의 y 방향 선폭은 제1화소회로(PCm)를 구성하는 소자들의 y 방향 선폭보다 작을 수 있다. 제3화소회로(PCt1)를 구성하는 일부 소자들의 x 방향 및/또는 y 방향의 배치를 제1화소회로(PCm)를 구성하는 소자들의 x 방향 및/또는 y 방향의 배치와 달리할 수 있다. 이에 따라 제1서브표시영역(DA31)의 화소영역(PCA)에 배치된 제3화소회로(PCt1)의 y 방향 사이즈는 제1표시영역(DA1)의 화소영역(PCA)에 배치된 제1화소회로(PCm)의 y 방향 사이즈보다 축소되고, 제1서브표시영역(DA31)의 화소영역(PCA)은 서브우회영역(SFOA)을 포함할 수 있다. 서브우회영역(SFOA)은 제1표시영역(DA1) 또는 제1서브표시영역(DA31)의 화소영역(PCA)에서 제3화소회로(PCt1)의 y 방향 사이즈만큼 제외된 영역일 수 있다. 제1서브표시영역(DA31)에서 화소영역(PCA)들의 서브우회영역(SFOA)들은 x 방향으로 연속하여 위치함으로써 제1서브표시영역(DA31) 내에 x 방향으로 연장되는 제1우회영역(FOA1) 또는 제2우회영역(FOA2)이 위치할 수 있다. 제1우회영역(FOA1) 및 제2우회영역(FOA2)은 각각 x 방향으로 배열된 동일한 행의 서브우회영역(SFOA)들을 포함하는 x 방향으로 연속한 영역일 수 있다. 우회영역(FOA)은 화소회로가 배치되지 않고, 데이터선(DL)이 연장 방향을 바꾸는 영역일 수 있다. 우회영역(FOA)에는 데이터선(DL)의 x 방향으로 연장되는 부분이 배치될 수 있다.
일 실시예에서, 제1서브표시영역(DA31)의 화소영역(PCA)에서 일부 제3발광다이오드(OLEDt1)는 제3화소회로(PCt1)에 중첩하고 서브우회영역(SFOA) 또는 우회영역(FOA)에 중첩하지 않게 배치될 수 있다. 그리고 다른 일부 제3발광다이오드(OLEDt1)는 제3화소회로(PCt1)와 서브우회영역(SFOA) 또는 우회영역(FOA)에 일부 중첩하게 배치될 수 있다.
도 5 및 도 6에서 서브우회영역(SFOA)은 제1서브표시영역(DA31)의 화소영역(PCA)에 포함되는 것으로 설명하였으나, 제1서브표시영역(DA31)의 각 화소영역(PCA)이 축소 화소영역이고, 서브우회영역(SFOA)은 제1서브표시영역(DA31)과 제2서브표시영역(DA32) 사이 및 제1서브표시영역(DA31)과 제2표시영역(DA2) 사이의 경계영역으로 이해할 수도 있다. 이 경우, 제1서브표시영역(DA31)의 화소영역(PCA)은 제1서브표시영역(DA31)의 화소영역(PCA)과 서브우회영역(SFOA)을 합한 영역일 수 있다. 우회영역(FOA)은 x 방향으로 배열된 서브우회영역(SFOA)들을 포함하는, 제1서브표시영역(DA31)과 제2서브표시영역(DA32) 사이 및 제1서브표시영역(DA31)과 제2표시영역(DA2) 사이의 연속한 경계영역일 수 있다.
제3표시영역(DA3)의 제2서브표시영역(DA32)에서 화소영역(PCA)에는 제4화소(Pt2)의 제4화소회로(PCt2) 및 제4발광다이오드(OLEDt2)가 배치될 수 있다. 제2서브표시영역(DA32)의 화소영역(PCA)에는 제2화소(Pa)의 제2화소회로(PCa)가 더 배치될 수 있다. 일 실시예에서, 제2서브표시영역(DA32)의 일부 화소영역(PCA)에는 한 쌍의 제4화소(Pt2)들의 제4화소회로(PCt2)들이 x 방향으로 인접 배치될 수 있다. 제2서브표시영역(DA32)의 일부 화소영역(PCA)에는 한 쌍의 제2화소(Pa)들의 제2화소회로(PCa)들이 x 방향으로 인접 배치될 수 있다. 다른 실시예에서, 제2서브표시영역(DA32)의 화소영역(PCA)에는 한 쌍의 제4화소회로(PCt2)들이 y 방향으로 인접 배치되거나, 한 쌍의 제2화소회로(PCa)들이 y 방향으로 인접 배치될 수 있다. 일 실시예에서, 제2서브표시영역(DA32)의 화소영역(PCA)에서 일부 제4발광다이오드(OLEDt2)는 제4화소회로(PCt1) 및/또는 제2화소회로(PCa)에 일부 중첩하게 배치될 수 있다.
도 7에 도시된 바와 같이, 제2서브표시영역(DA32)의 제4화소(Pt2)의 제4화소회로(PCt2)와 제4발광다이오드(OLEDt2)는 제1연결선(TWL)에 의해 전기적으로 연결될 수 있다. 또는 제2서브표시영역(DA32)의 제4화소(Pt2)의 제4화소회로(PCt2)와 제4발광다이오드(OLEDt2)는 제1연결선(TWL)을 이용하지 않고 전기적으로 연결될 수 있다. 그리고, 제2서브표시영역(DA32)의 제2화소(Pa)의 제2화소회로(PCa)와 제2표시영역(DA2)의 제2화소(Pa)의 제2발광다이오드(OLEDa)는 제2연결선(CWL)에 의해 전기적으로 연결될 수 있다.
표시영역(DA)에는 복수의 데이터선(DL)들 및 복수의 스캔선(SL)들이 배치될 수 있다. 복수의 스캔선(SL)들은 x 방향으로 연장되고, 일부 스캔선(SL)들은 제2표시영역(DA2)을 사이에 두고 단선될 수 있다.
복수의 데이터선(DL)들은 제1표시영역(DA1)에서 y 방향으로 연장되는 제1데이터선(DL1)들 및 제1표시영역(DA1)에서 제3표시영역(DA3)을 지나며 y 방향으로 연장되는 제2데이터선(DL2)들을 포함할 수 있다.
제1데이터선(DL1)들 각각은 동일한 열에 배치된 제1표시영역(DA1)의 제1화소회로(PCm)들과 연결될 수 있다. 제2데이터선(DL2)들은 동일한 열에 배치된 제1표시영역(DA1)의 제1화소회로(PCm)들 및 제1서브표시영역(DA31)에 배치된 제3화소회로(PCt1)들과 연결될 수 있다. 제2데이터선(DL2)들은 제3데이터선(DL21)들 및 제4데이터선(DL22)들을 포함할 수 있다. 제3데이터선(DL21)은 제2서브표시영역(DA32)에 배치된 제4화소회로(PCt2)와 연결될 수 있다. 제4데이터선(DL22)은 제2서브표시영역(DA32)에 배치된 제2화소회로(PCa)와 연결될 수 있다. 일 실시예에서, 제2서브표시영역(DA32)에서 제3데이터선(DL21)들의 그룹과 제4데이터선(DL22)들의 그룹이 x 방향으로 교대로 배치될 수 있다.
제3데이터선(DL21)들 및 제4데이터선(DL22)들 중 일부는 상하 제1서브표시영역(DA31)들 및 좌측 제2서브표시영역(DA32)을 지나며 제1우회영역(FOA1)과 제2우회영역(FOA2)에서 연장 방향이 바뀔 수 있다. 제3데이터선(DL21)들 및 제4데이터선(DL22)들 중 일부는 상하 제1서브표시영역(DA31)들 및 우측 제2서브표시영역(DA32)을 지나며 제1우회영역(FOA1)과 제2우회영역(FOA2)에서 연장 방향이 바뀔 수 있다.
도 8 내지 도 12는 일 실시예에 따른 표시패널의 일부를 개략적으로 나타낸 단면도들이다. 도 8은 제1화소(Pm) 또는 제3화소(Pt1)의 일부를 개략적으로 나타낸 단면도이다. 도 9는 제3화소(Pt1)의 일부를 개략적으로 나타낸 단면도이다. 도 10 및 도 11은 제2화소(Pa)의 일부를 개략적으로 나타낸 단면도들이다. 도 12는 제4화소(Pt2)의 일부를 개략적으로 나타낸 단면도이다.
제1표시영역(DA1)에는 제1화소회로(PCm) 및 제1화소회로(PCm)와 연결된 제1유기발광다이오드(OLEDm)가 배치될 수 있다. 제1서브표시영역(DA31)에는 제3화소회로(PCt1) 및 제3화소회로(PCt1)와 연결된 제3유기발광다이오드(OLEDt1)가 배치될 수 있다. 제2표시영역(DA2)에는 제2유기발광다이오드(OLEDa)가 배치되고, 제2유기발광다이오드(OLEDa)는 제2서브표시영역(DA32)에 배치된 제2화소회로(PCa)와 연결될 수 있다. 제2서브표시영역(DA32)에는 제4화소회로(PCt2) 및 제4화소회로(PCt2)와 연결된 제4유기발광다이오드(OLEDt2)가 배치될 수 있다.
일 실시예에서, 제1화소회로(PCm), 제2화소회로(PCa), 제3화소회로(PCt1) 및 제4화소회로(PCt2)는 각각 실리콘 반도체를 포함하는 제1박막트랜지스터(TFT1) 및 산화물 반도체를 포함하는 제2박막트랜지스터(TFT2)를 포함할 수 있다. 제1화소회로(PCm), 제2화소회로(PCa), 제3화소회로(PCt1) 및 제4화소회로(PCt2)는 각각 커패시터(Cst)를 더 포함할 수 있다.
제1박막트랜지스터(TFT1)는 실리콘 반도체를 포함하는 제1반도체층(Act1), 제1반도체층(Act1)과 절연된 제1게이트전극(GE1)을 포함한다. 제1박막트랜지스터(TFT1)는 제1반도체층(Act1)과 연결된 제1소스전극(SE1) 및/또는 제1드레인전극(DE1)을 포함할 수 있다. 제1박막트랜지스터(TFT1)는 구동 박막트랜지스터로서 기능할 수 있다.
제2박막트랜지스터(TFT2)는 산화물 반도체를 포함하는 제2반도체층(Act2), 제2반도체층(Act2)과 절연된 제2게이트전극(GE2)을 포함한다. 제2박막트랜지스터(TFT2)는 제2반도체층(Act2)과 연결된 제2소스전극(SE2) 및/또는 제2드레인전극(DE2)을 포함할 수 있다. 제2박막트랜지스터(TFT2)는 스위칭 박막트랜지스터로서 기능할 수 있다. 또는 제2박막트랜지스터(TFT2)는 구동 박막트랜지스터가 아닌 다른 어떠한 박막트랜지스터일 수도 있다.
본 실시예들에 있어서 구동박막트랜지스터를 제외한 나머지 박막트랜지스터들 중 적어도 하나가 산화물 반도체로 구성된 활성층을 포함하도록 구성함으로써, 디스플레이 장치의 소비 전력을 감소시킬 수 있다.
또한, 본 실시예에 따른 제1박막트랜지스터(TFT1)의 하부에는 제1박막트랜지스터(TFT1)와 중첩된 하부 차단층(BSL)이 배치될 수 있다. 하부 차단층(BSL)에는 정전압이 인가될 수 있다. 하부 차단층(BSL)이 제1박막트랜지스터(TFT1)의 하부에 배치됨에 따라 제1박막트랜지스터(TFT1)은 주변 간섭 신호들의 영향을 적게 받아 신뢰성이 더욱 향상될 수 있다.
한편, 본 실시예에서는 표시요소로써 유기발광다이오드가 채용된 것을 예를 들고 있으나, 다른 실시예로 표시요소로써 무기발광소자 또는 양자점발광소자가 채용될 수 있다.
이하, 도 8 내지 도 11을 참조하여, 표시패널(10)에 포함된 구성들이 적층된 구조에 대해서 설명하도록 한다.
기판(100)은 유리, 석영, 고분자 수지 등의 절연 물질로 이루어질 수 있다. 기판(100)은 리지드(rigid) 기판이거나 벤딩(bending), 폴딩(folding), 롤링(rolling) 등이 가능한 플렉서블(flexible) 기판일 수 있다. 기판(100)은 상기 물질의 단층 또는 다층구조를 가질 수 있으며, 다층구조의 경우 무기층을 더 포함할 수 있다. 일부 실시예에서, 기판(100)은 유기물/무기물/유기물의 구조를 가질 수 있다.
버퍼층(111)은 기판(100) 상에 위치하여, 기판(100)의 하부로부터 이물, 습기 또는 외기의 침투를 감소 또는 차단할 수 있고, 기판(100) 상에 평탄면을 제공할 수 있다. 버퍼층(111)은 산화물 또는 질화물과 같은 무기물, 또는 유기물, 또는 유무기 복합물을 포함할 수 있으며, 무기물과 유기물의 단층 또는 다층 구조로 이루어질 수 있다. 일부 실시예에서, 버퍼층(111)은 실리콘산화물(SiO2) 또는 실리콘질화물(SiNX)으로 구비될 수 있다.
하부 차단층(BSL)은 기판(100)과 버퍼층(111) 사이에 배치될 수 있다. 하부 차단층(BSL)은 전도성 물질로 구비될 수 있다. 일부 실시예예서, 하부 차단층(BSL)은 투명한 전도성 물질을 포함할 수 있다. 예컨대, 하부 차단층(BSL)은 인듐주석산화물(ITO; indium tin oxide), 인듐아연산화물(IZO; indium zinc oxide), 아연산화물(ZnO; zinc oxide), 인듐산화물(In2O3: indium oxide), 인듐갈륨산화물(IGO; indium gallium oxide) 또는 알루미늄아연산화물(AZO; aluminum zinc oxide)와 같은 도전성 산화물을 포함할 수 있다. 기판(100)과 하부 차단층(BSL) 사이에는 외기의 침투를 차단하는 배리어층(미도시)이 더 포함될 수 있다. 배리어층은 산화물 또는 질화물과 같은 무기물, 또는 유기물, 또는 유무기 복합물을 포함할 수 있으며, 무기물과 유기물의 단층 또는 다층 구조로 이루어질 수 있다.
버퍼층(111) 상에는 실리콘 반도체를 포함하는 제1반도체층(Act1)이 배치되며, 제1반도체층(Act1)은 폴리 실리콘 또는 비정질 실리콘을 포함할 수 있다. 제1반도체층(Act1)은 채널영역, 소스영역 및 드레인영역을 포함할 수 있다.
제1반도체층(Act1)을 덮도록 제1게이트절연층(112)이 구비될 수 있다. 제1게이트절연층(112)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 실리콘산질화물(SiOxNy), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2) 등과 같은 무기 절연물을 포함할 수 있다. 제1게이트절연층(112)은 전술한 무기 절연물을 포함하는 단일층 또는 다층일 수 있다.
제1게이트절연층(112) 상부에는 제1반도체층(Act1)과 중첩되도록 제1게이트전극(GE1)이 배치될 수 있다. 제1게이트전극(GE1)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하며 단층 또는 다층으로 이루어질 수 있다. 일 예로, 제1게이트전극(GE1)은 Mo의 단층일 수 있다.
제2게이트절연층(113)은 제1게이트전극(GE1)을 덮을 수 있다. 제2게이트절연층(113)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 실리콘산질화물(SiOxNy), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2) 등과 같은 무기 절연물을 포함할 수 있다. 제2게이트절연층(113)은 전술한 무기 절연물을 포함하는 단일층 또는 다층일 수 있다.
제1게이트전극(GE1) 상에는 커패시터(Cst)가 중첩 배치될 수 있다. 커패시터(Cst)는 하부전극(CE1) 및 상부전극(CE2)을 포함할 수 있다. 하부전극(CE1)과 상부전극(CE2) 사이에는 제2게이트절연층(113)이 배치될 수 있다. 제1게이트전극(GE1)은 제1박막트랜지스터(TFT1)의 게이트전극으로서의 기능뿐만 아니라, 커패시터(Cst)의 하부전극(CE1)으로서의 기능도 할 수 있다. 즉, 제1게이트전극(GE1)과 하부전극(CE1)은 일체(一體)일 수 있다. 제2게이트절연층(113) 상에는 하부전극(CE1)과 적어도 일부 중첩되도록 상부전극(CE2)이 배치될 수 있다.
제2게이트절연층(113) 상에는 하부 게이트전극(BGE)이 배치될 수 있다. 하부 게이트전극(BGE)은 제2박막트랜지스터(TFT2)의 제2반도체층(Act2)과 중첩되어 제2박막트랜지스터(TFT2)에 스캔신호를 인가할 수 있다. 이 경우, 제2박막트랜지스터(TFT2)는 제2반도체층(Act2)의 상부 및 하부에 게이트전극이 배치되는 이중 게이트전극 구조일 수 있다.
제1층간절연층(115)은 상부전극(CE2) 및 하부 게이트전극(BGE)을 덮을 수 있다. 제1층간절연층(115)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 실리콘산질화물(SiOxNy), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2)등을 포함할 수 있다. 제1층간절연층(115)은 전술한 무기 절연물을 포함하는 단일층 또는 다층일 수 있다.
제1층간절연층(115) 상에는 산화물 반도체를 포함하는 제2반도체층(Act2)이 배치될 수 있다. 제2반도체층(Act2)은 채널영역, 소스영역 및 드레인영역을 포함할 수 있다. 제2반도체층(Act2)은 인듐(In), 갈륨(Ga), 주석(Sn), 지르코늄(Zr), 하프늄(Hf), 티타늄(Ti) 및 아연(Zn)을 포함하는 군에서 선택된 적어도 하나 이상의 물질의 산화물을 포함할 수 있다. 일부 실시예에서, 제2반도체층(Act2)은 ZnO에 인듐(In)과 갈륨(Ga)과 같은 금속이 함유된 IGZO(In-Ga-Zn-O) 반도체일 수 있다.
제2반도체층(Act2) 상에는 제2게이트전극(GE2)이 배치되고, 제2반도체층(Act2)과 제2게이트전극(GE2) 사이에 제2층간절연층(117)이 배치될 수 있다. 제2게이트전극(GE2)은 제2반도체층(Act2)과 중첩되도록 배치되며, 제2층간절연층(117)에 의해서 제2반도체층(AO2)과 절연될 수 있다.
제2층간절연층(117)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 실리콘산질화물(SiOxNy), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 또는 하프늄산화물(HfO2)등을 포함할 수 있다. 제2층간절연층(117)은 전술한 무기 절연물을 포함하는 단일층 또는 다층일 수 있다.
제2층간절연층(117) 상에 신호선(GWL)이 배치될 수 있다. 신호선(GWL)은 제1층간절연층(115) 및 제2층간절연층(117)에 구비된 컨택홀을 통해 하부 게이트전극(BGE)과 전기적으로 연결될 수 있다. 신호선(GWL)은 하부 게이트전극(BGE)으로 스캔신호를 전달하는 스캔선일 수 있다.
제2게이트전극(GE2) 상에는 제3층간절연층(119)이 배치될 수 있다. 제3층간절연층(119) 상에는 제1반도체층(Act1)과 연결된 제1소스전극(SE1) 및/또는 제1드레인전극(DE1), 제2반도체층(Act2)과 연결된 제2소스전극(SE2) 및/또는 제2드레인전극(DE2)이 배치될 수 있다.
제3층간절연층(119)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 실리콘산질화물(SiOxNy), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2) 등을 포함할 수 있다. 제3층간절연층(119)은 전술한 무기 절연물을 포함하는 단일층 또는 다층일 수 있다.
제1소스전극(SE1) 및/또는 제1드레인전극(DE1), 제2소스전극(SE2) 및/또는 제2드레인전극(DE2)은 금속, 전도성 산화물 등 도전성이 높은 물질로 구비될 수 있다. 예컨대, 제1소스전극(SE1) 및/또는 제1드레인전극(DE1), 제2소스전극(SE2) 및/또는 제2드레인전극(DE2)은 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함한 단층 또는 다층으로 이루어질 수 있다. 일부 실시예에서, 제1소스전극(SE1) 및/또는 제1드레인전극(DE1), 제2소스전극(SE2) 및/또는 제2드레인전극(DE2) 순차적으로 배치된 티타늄, 알루미늄, 및 티타늄(Ti/Al/Ti)의 삼중층으로 구비될 수 있다.
제1소스전극(SE1) 및/또는 제1드레인전극(DE1), 제2소스전극(SE2) 및/또는 제2드레인전극(DE2) 상에는 하부 유기절연층(LOIL)이 배치될 수 있다. 하부유기절연층(LOIL)은 유기물질을 포함할 수 있다.
하부 유기절연층(LOIL) 상에 연결전극(CM)이 배치될 수 있다. 연결전극(CM)은 하부 유기절연층(LOIL)의 컨택홀을 통해 각각 제1드레인전극(DE1) 또는 제1소스전극(SE1)과 전기적으로 연결될 수 있다. 연결전극(CM)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 구비될 수 있다. 일 실시예로, 연결전극(CM)은 Ti/Al/Ti의 다층 구조를 가질 수 있다.
하부 유기절연층(LOIL) 상에 데이터선(DL)이 배치될 수 있다. 또한, 하부 유기절연층(LOIL) 상에 구동전압을 전달하기 위한 구동전압선이 배치될 수 있다. 제1소스전극(SE1), 제1드레인전극(DE1), 제2소스전극(SE2) 또는 제2드레인전극(DE2)은 데이터선(DL) 또는 구동전압선과 직접 또는 다른 박막트랜지스터를 통해 연결될 수 있다.
하부 유기절연층(LOIL) 상에 상부 유기절연층(OIL)이 배치될 수 있다. 상부 유기절연층(OIL)은 제1유기절연층(OIL1), 제2유기절연층(OIL2) 및 제3유기절연층(OIL3)을 포함할 수 있다. 제1유기절연층(OIL1), 제2유기절연층(OIL2) 및 제3유기절연층(OIL3)은 유기물질을 포함할 수 있다.
하부 유기절연층(LOIL), 제1유기절연층(OIL1), 제2유기절연층(OIL2) 및 제3유기절연층(OIL3) 중 적어도 하나는 Polymethylmethacrylate(PMMA)나 Polystyrene(PS)과 같은 일반 범용고분자, 페놀계 그룹을 갖는 고분자 유도체, 아크릴계 고분자, 이미드계 고분자, 아릴에테르계 고분자, 아마이드계 고분자, 불소계고분자, p-자일렌계 고분자, 비닐알콜계 고분자, 및 이들의 블렌드와 같은 유기 절연물을 포함할 수 있다. 또는, 하부 유기절연층(LOIL), 제1유기절연층(OIL1), 제2유기절연층(OIL2) 및 제3유기절연층(OIL3) 중 적어도 하나는 실록산계 유기물질로 구비될 수 있다. 실록산계 유기물질은 헥사메틸디실록산(Hexamethyldisiloxane), 옥타메틸트리실록산(Octamethyltrisiloxane), 데카메틸테트라실록산(Decamethyltetrasiloxane), 도데카메틸펜타실록산(Dodecamethylpentasiloxane) 및 폴리디메틸실록산(Polydimethylsiloxanes)을 포함할 수 있다.
상부 유기절연층(OIL) 상에는 유기발광다이오드(OLED)가 배치될 수 있다. 제1 내지 제4유기발광다이오드들(OLEDm, OLEDa, OLEDt1, OLEDt2) 각각은 제1 내지 제4화소회로들(PCm, PCa, PCt1, PCt2) 각각에 전기적으로 연결될 수 있다. 제1 내지 제4유기발광다이오드들(OLEDm, OLEDa, OLEDt1, OLEDt2) 각각은 화소전극(211), 발광층(212) 및 대향전극(213)을 포함할 수 있다.
화소전극(211)은 제3유기절연층(OIL3) 상에 배치될 수 있다. 화소전극(211)은 인듐주석산화물(ITO; indium tin oxide), 인듐아연산화물(IZO; indium zinc oxide), 아연산화물(ZnO; zinc oxide), 인듐산화물(In2O3: indium oxide), 인듐갈륨산화물(IGO; indium gallium oxide) 또는 알루미늄아연산화물(AZO; aluminum zinc oxide)와 같은 도전성 산화물을 포함할 수 있다. 화소전극(211)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 또는 이들의 화합물을 포함하는 반사막을 포함할 수 있다. 예컨대, 화소전극(211)은 전술한 반사막의 위/아래에 ITO, IZO, ZnO 또는 In2O3로 형성된 막들을 갖는 구조를 가질 수 있다. 이 경우, 화소전극(211)은 ITO/Ag/ITO로 적층된 구조를 가질 수 있다. 화소전극(211)은 연결전극(CM)을 통해 제1박막트랜지스터(TFT1)와 직접 연결되거나, 연결전극(CM)에 연결된 다른 박막트랜지스터(미도시)를 경유하여 제1박막트랜지스터(TFT1)와 간접적으로 연결될 수도 있다.
도 8에 도시된 바와 같이, 제1표시영역(DA1)에서 제1발광다이오드(OLEDm) 또는 제1서브표시영역(DA31)에서 일부 제3발광다이오드(OLEDt1)의 화소전극(211)은 제1유기절연층(OIL1), 제2유기절연층(OIL2) 및 제3유기절연층(OIL3)의 컨택홀을 통해 연결전극(CM)과 전기적으로 연결될 수 있다. 제1표시영역(DA1)에서 제1발광다이오드(OLEDm)는 제1화소회로(PCm)에 중첩하게 배치될 수 있다. 제1서브표시영역(DA31)에서 일부 제3발광다이오드(OLEDt1)는 제3화소회로(PCt1)에 중첩하게 배치될 수 있다. 즉, 제1발광다이오드(OLEDm)의 화소전극(211)은 제1화소회로(PCm)에 중첩하게 배치되고, 일부 제3발광다이오드(OLEDt1)의 화소전극(211)은 제3화소회로(PCt1)에 중첩하게 배치될 수 있다.
제1서브표시영역(DA31)에서 제3화소회로(PCt1)가 배치되는 화소영역(PCA)이 제1표시영역(DA1)에서 제1화소회로(PCm)가 배치되는 화소영역(PCA)보다 y 방향으로 축소된 사이즈를 가짐에 따라, 도 9에 도시된 바와 같이, 일부 제3발광다이오드(OLEDt1)는 y 방향을 따라 제3화소회로(PCt1) 및 제1우회영역(FOA1) 또는 제2우회영역(FOA2)에 중첩하게 배치될 수 있다. 즉 일부 제3발광다이오드(OLEDt1)의 화소전극(211)은 y 방향을 따라 제3화소회로(PCt1) 및 제1우회영역(FOA1) 또는 제2우회영역(FOA2)에 중첩하게 배치될 수 있다.
제2표시영역(DA2)에서 제2발광다이오드(OLEDa)의 화소전극(211)은 제2연결선(CWL)을 통해 연결전극(CM)과 전기적으로 연결될 수 있다. 제2연결선(CWL)의 일 단은 제2화소회로(PCa)와 연결되고, 타단은 제2유기발광다이오드(OLEDa)의 화소전극(211)과 연결될 수 있다. 제2연결선(CWL)은 하부연결선(LCWL) 또는 상부연결선(UCWL)일 수 있다. 도 10에 도시된 바와 같이, 하부연결선(LCWL)은 제1유기절연층(OIL1) 및 제2유기절연층(OIL2) 사이에 배치될 수 있다. 하부연결선(LCWL)은 제1유기절연층(OIL1)의 컨택홀을 통해 연결전극(CM)과 전기적으로 연결될 수 있다. 하부연결선(LCWL)은 제2유기절연층(OIL2)의 컨택홀 및 제3유기절연층(OIL3)의 컨택홀을 통해 제2유기발광다이오드(OLEDa)의 화소전극(211)과 전기적으로 연결될 수 있다. 도 11에 도시된 바와 같이, 상부연결선(UCWL)은 제2유기절연층(OIL2) 및 제3유기절연층(OIL3) 사이에 배치될 수 있다. 상부연결선(UCWL)은 제1유기절연층(OIL1)의 컨택홀 및 제2유기절연층(OIL2)의 컨택홀을 통해 연결전극(CM)과 전기적으로 연결될 수 있다. 상부연결선(UCWL)은 제3유기절연층(OIL3)의 컨택홀을 통해 제2유기발광다이오드(OLEDa)와 전기적으로 연결될 수 있다.
제2화소회로(PCa)는 제2서브표시영역(DA32)에 배치됨에 따라 제2표시영역(DA2)에서 제2발광다이오드(OLEDa)는 제2화소회로(PCa)에 중첩하지 않게 배치될 수 있다. 제1서브표시영역(DA31)에서 일부 제3발광다이오드(OLEDt1)는 제3화소회로(PCt1)에 중첩하게 배치될 수 있다. 즉, 제1발광다이오드(OLEDm)의 화소전극(211)은 제1화소회로(PCm)에 중첩하게 배치되고, 일부 제3발광다이오드(OLEDt1)의 화소전극(211)은 제3화소회로(PCt1)에 중첩하게 배치될 수 있다.
일부 실시예에서, 표시패널(10)의 무기절연층(IIL)은 제2표시영역(DA2)에 대응하는 그루브(GV)를 구비할 수 있다. 예컨대, 버퍼층(111), 제1게이트절연층(112), 제2게이트절연층(113), 제1층간절연층(115), 제2층간절연층(117) 및 제3층간절연층(119)을 통칭하여 무기절연층(IIL)이라고 하면, 무기절연층(IIL)은 제2표시영역(DA2)에 대응하는 그루브(GV) 또는 개구를 가질 수 있다.
그루브(GV)는 무기절연층(IIL)의 일부가 제거된 형상일 수 있다. 예컨대 도 8 내지 도 12에 도시된 바와 같이, 버퍼층(111), 제1게이트절연층(112), 제2게이트절연층(113) 및 제1층간절연층(115)은 제1표시영역(DA1), 제2표시영역(DA2) 및 제3표시영역(DA3)에 연속적으로 배치될 수 있다. 도 10 및 도 11에 도시된 바와 같이, 제2층간절연층(117) 및 제3층간절연층(119)은 각각 제2표시영역(DA2)과 중첩하는 개구를 구비할 수 있다. 제2층간절연층(117)의 개구 및 제3층간절연층(119)의 개구는 별도의 공정을 통하여 각각 형성되거나, 동일한 공정을 통해 동시에 형성될 수 있다. 제2층간절연층(117)의 개구 및 제3층간절연층(119)의 개구가 별도의 공정으로 각각 형성되는 경우, 그루브(GV)는 계단 형상과 같은 단차를 가질 수 있다. 하부유기절연층(LOIL)은 그루브(GV)를 채울 수 있다.
도 10 및 도 11에서 제2층간절연층(117) 및 제3층간절연층(119)에 개구가 형성된 것으로 도시하고 있으나, 본 발명은 이에 한정되지 않는다. 버퍼층(111), 제1게이트절연층(112), 제2게이트절연층(113) 및 제1층간절연층(115) 중 일부에 개구가 더 형성되거나, 무기절연층(IIL)이 그루브(GV)를 구비하지 않을 수 있다.
도 12에 도시된 바와 같이, 제2서브표시영역(DA32)의 제4화소회로(PCt2)와 제4발광다이오드(OLEDt2)는 연결전극(CM) 또는 연결전극(CM) 및 제1연결선(TWL)에 의해 전기적으로 연결될 수 있다. 제2서브표시영역(DA32)에서 제4발광다이오드(OLEDt2)들 중 일부의 화소전극(211)은 제1유기절연층(OIL1), 제2유기절연층(OIL2) 및 제3유기절연층(OIL3)의 컨택홀을 통해 연결전극(CM)과 전기적으로 연결될 수 있다. 제2서브표시영역(DA32)에서 제4발광다이오드(OLEDt2)들 일부의 화소전극(211)은 제1연결선(TWL)을 통해 연결전극(CM)과 전기적으로 연결될 수 있다. 일 실시예에서, 도 12에 도시된 바와 같이, 제1연결선(TWL)은 제1유기절연층(OIL1) 및 제2유기절연층(OIL2) 사이에 배치되고, 제1유기절연층(OIL1)의 컨택홀을 통해 연결전극(CM)과 전기적으로 연결되고, 제2유기절연층(OIL2)의 컨택홀 및 제3유기절연층(OIL3)의 컨택홀을 통해 제4유기발광다이오드(OLEDt2)의 화소전극(211)과 전기적으로 연결될 수 있다. 다른 실시예에서, 제1연결선(TWL)은 제2유기절연층(OIL2) 및 제3유기절연층(OIL3) 사이에 배치되고, 제1유기절연층(OIL1)의 컨택홀 및 제2유기절연층(OIL2)의 컨택홀을 통해 연결전극(CM)과 전기적으로 연결되고, 제3유기절연층(OIL3)의 컨택홀을 통해 제4유기발광다이오드(OLEDt2)와 전기적으로 연결될 수 있다. 제2서브표시영역(DA32)에서 제4화소(Pt2)의 제4유기발광다이오드(OLEDt2)는 제4화소회로(PCt2)에 적어도 일부 중첩하거나, 제4화소회로(PCt2)에 오프셋되어 중첩하지 않을 수 있다.
제1연결선(TWL) 및 제2연결선(CWL)은 불투명 도전선 또는 투명한 도전선일 수 있다. 불투명 도전선은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등의 금속을 포함하며 단층 또는 다층으로 이루어질 수 있다. 투명한 도전선은 투명한 전도성 산화물(Transparent Conducting Oxide, TCO)을 포함할 수 있다. 예를 ㄷ들어, 투명한 도전선은 인듐주석산화물(ITO; indium tin oxide), 인듐아연산화물(IZO; indium zinc oxide), 아연산화물(ZnO; zinc oxide), 인듐산화물(In2O3: indium oxide), 인듐갈륨산화물(IGO; indium gallium oxide) 또는 알루미늄아연산화물(AZO; aluminum zinc oxide)와 같은 도전성 산화물을 포함할 수 있다. 제1연결선(TWL) 및 제2연결선(CWL)은 제1표시영역(DA1)에 배치되는 일 도전선과 동일한 공정을 통해서 형성될 수도 있고, 별도의 공정을 통해서 형성될 수도 있다.
상부 유기절연층(OIL) 상에는 화소정의층(215)이 배치될 수 있다. 화소정의층(215)은 화소전극(211)의 가장자리를 덮으며, 화소전극(211)의 일부가 노출되도록 하는 개구(215OP)를 가짐으로써 화소를 정의하는 역할을 할 수 있다. 즉, 화소정의층(215)의 개구(215OP)에 의해서 발광영역의 크기 및 형상이 정의될 수 있다. 화소정의층(215)은 폴리이미드, 폴리아마이드(Polyamide), 아크릴 수지, 벤조사이클로부텐, HMDSO(hexamethyldisiloxane) 및 페놀 수지 등과 같은 유기 절연 물질로, 스핀 코팅 등의 방법으로 형성될 수 있다. 일부 실시예에서, 화소정의층(215)은 블랙의 색상을 갖는 안료 또는 염료를 포함하는 절연물(예, 유기절연물)을 포함하여, 인접 화소들 간의 혼색을 방지하여 시인성을 개선할 수 있다.
발광층(212)은 저분자 또는 고분자 물질을 포함할 수 있으며, 적색, 녹색, 청색 또는 백색의 빛을 방출할 수 있다. 발광층(212)의 아래와 위에는 각각 제1공통층(미도시) 및/또는 제2공통층(미도시)이 배치될 수 있다. 제1공통층은 발광층(212) 아래에 배치되는 구성요소로서, 예컨대, 홀 수송층(HTL: Hole Transport Layer)을 포함하거나, 홀 수송층 및 홀 주입층(HIL: Hole Injection Layer)을 포함할 수 있다. 제2공통층은 발광층(212) 위에 배치되는 구성요소로서, 전자 수송층(ETL: Electron Transport Layer) 및/또는 전자 주입층(EIL: Electron Injection Layer)을 포함할 수 있다. 일부 실시예에서 제2공통층은 구비되지 않을 수 있다.
발광층(212)이 화소정의층(215)의 개구(215OP)에 대응하도록 각 화소마다 배치되는데 반해, 제1공통층 및 제2공통층은 각각 후술할 대향전극(213)과 마찬가지로 기판(100)의 표시영역(DA)을 전체적으로 커버하도록 일체로 형성된 공통층일 수 있다.
발광층(212)의 상부에는 대향전극(213)이 배치될 수 있다. 대향전극(213)은 일함수가 낮은 도전성 물질을 포함할 수 있다. 예컨대, 대향전극(213)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 리튬(Li), 칼슘(Ca) 또는 이들의 합금 등을 포함하는 (반)투명층을 포함할 수 있다. 또는, 대향전극(213)은 전술한 물질을 포함하는 (반)투명층 상에 ITO, IZO, ZnO 또는 In2O3과 같은 층을 더 포함할 수 있다. 대향전극(213)은 복수의 유기발광다이오드들에 있어서 일체(一體)로 형성되어 복수의 화소전극(211)들에 대응할 수 있다.
도 13은 다른 실시예에 따른 도 2의 표시패널의 A부분을 확대한 도면이다. 도 14는 도 13의 제2표시영역과 제3표시영역에서 화소회로와 표시요소의 연결을 나타낸 도면이다. 이하 도 6 및 도 7과 상이한 구성을 중심으로 설명한다.
도 13 및 도 14를 참조하면, 제3표시영역(DA3)의 제2서브표시영역(DA32)의 화소영역(PCA)에는 제4화소(Pt2)의 제4화소회로(PCt2) 및 제4발광다이오드(OLEDt2)가 배치될 수 있다. 제2서브표시영역(DA32)의 화소영역(PCA)에는 제2화소(Pa)의 제2화소회로(PCa)가 배치될 수 있다. 일 실시예에서, 제2서브표시영역(DA32)의 화소영역(PCA)에는 제4화소(Pt2)의 제4화소회로(PCt2) 및 제2화소(Pa)의 제2화소회로(PCa)가 x 방향으로 인접 배치될 수 있다. 다른 실시예에서, 제2서브표시영역(DA32)의 화소영역(PCA)에는 제4화소(Pt2)의 제4화소회로(PCt2) 및 제2화소(Pa)의 제2화소회로(PCa)가 y 방향으로 인접 배치될 수 있다.
도 14에 도시된 바와 같이, 제2서브표시영역(DA32)의 제2화소(Pa)의 제2화소회로(PCa)와 제2표시영역(DA2)의 제2화소(Pa)의 제2발광다이오드(OLEDa)는 제2연결선(CWL)에 의해 전기적으로 연결될 수 있다. 제2연결선(CWL)은 도 10에 도시된 하부연결선(LCWL) 또는 도 11에 도시된 상부연결선(UCWL)일 수 있다. 제2연결선(CWL)은 연결전극(CM)에 의해 제2화소회로(PCa)와 전기적으로 연결될 수 있다. 제2서브표시영역(DA32)의 제4화소(Pt2)의 제4화소회로(PCt2)와 제4발광다이오드(OLEDt2)는 도 12에 도시된 바와 같이 연결전극(CM) 또는 연결전극(CM) 및 제1연결선(TWL)에 의해 전기적으로 연결될 수 있다.
제2서브표시영역(DA32)에서 제3데이터선(DL21)과 제4데이터선(DL22)이 x 방향으로 교대로 배치될 수 있다. 우회영역(FOA)에서 일부 제3데이터선(DL21)과 일부 제4데이터선(DL22)이 교차할 수 있다. 일 실시예에서, 제3데이터선(DL21)과 제4데이터선(DL22)이 서로 교차하는 부분들이 다른 층에 배치됨으로써 제3데이터선(DL21)과 제4데이터선(DL22)이 절연되며 교차할 수 있다.
도 15는 일 실시예에 따른 제3표시영역에서 데이터선을 개략적으로 나타낸 도면이다. 도 16 및 도 17은 도 15의 데이터선의 배치를 개략적으로 나타낸 단면도들이다.
도 15를 참조하면, 우회영역(FOA)에서 제3데이터선(DL21)과 제4데이터선(DL22)이 교차할 수 있다. 제1표시영역(DA1)으로부터 y 방향으로 연장된 제3데이터선(DL21)과 제4데이터선(DL22)은 각각 상측 제1서브표시영역(DA31)의 제1우회영역(FOA1)에서 x 방향으로 방향을 바꾸어 연장된 후 다시 y 방향에서 x 방향으로 방향을 바꾸고, 제2우회영역서브표시영역(DA32)에서 y 방향으로 연장될 수 있다. 제3데이터선(DL21)과 제4데이터선(DL22)은 각각 하측 제1서브표시영역(DA31)의 제2우회영역(FOA2)에서 y 방향에서 x 방향으로 방향을 바꾸어 연장된 후 다시 x 방향에서 y 방향으로 방향을 바꾸어 연장될 수 있다. 제3데이터선(DL21)과 제4데이터선(DL22)은 우회영역(FOA)과 제2서브표시영역(DA32)에서 서로 다른 층에 배치될 수 있다. 일 실시예에서, 제3데이터선(DL21)과 제4데이터선(DL22) 중 하나는 우회영역(FOA)에서 단선된 상태에서 다른 층에 배치된 연결부에 의해 연결될 수 있다. 예를 들어, 제4데이터선(DL22)은 상측 제1표시영역(DA1)과 상측 제1서브표시영역(DA31)에서 y 방향으로 연장된 제1부분(DL22a), 하측 제1서브표시영역(DA31)과 하측 제1표시영역(DA1)에서 y 방향으로 연장된 제2부분(DL22b), 및 제1부분(DL22a)과 제2부분(DL22b)을 연결하는 연결부(DCL)를 포함할 수 있다. 제4데이터선(DL22)의 연결부(DCL)는 제1부분(DL22a) 및 제2부분(DL22b)과 다른 층에 배치되고, 컨택홀(CNT)을 통해 제1부분(DL22a)과 제2부분(DL22b)에 컨택함으로써 전기적으로 연결될 수 있다. 이에 따라 우회영역(FOA)에서 제3데이터선(DL21)과 제4데이터선(DL22)이 서로 절연되며 교차할 수 있다. 컨택홀(CNT)은 우회영역(FOA)에 배치될 수 있다.
일 실시예에서, 도 16에 도시된 바와 같이, 제3데이터선(DL21)은 하부 유기절연층(LOIL) 상에 배치될 수 있다. 제4데이터선(DL22)의 제1부분(DL22a)과 제2부분(DL22b)은 각각 하부 유기절연층(LOIL) 상에 배치되고, 제4데이터선(DL22)의 연결부(DCL)는 제1유기절연층(OIL1) 상에 배치될 수 있다. 제4데이터선(DL22)의 연결부(DCL)는 제1유기절연층(OIL1)의 컨택홀(CNT)을 통해 제1부분(DL22a)과 제2부분(DL22b)에 컨택함으로써 전기적으로 연결될 수 있다.
다른 실시예에서, 도 17에 도시된 바와 같이, 제4데이터선(DL22)의 제1부분(DL22a)과 제2부분(DL22b)은 각각 하부 유기절연층(LOIL) 상에 배치되고, 제4데이터선(DL22)의 연결부(DCL)는 무기절연층(IIL) 상에 배치될 수 있다. 제4데이터선(DL22)의 연결부(DCL)는 하부 유기절연층(LOIL)의 컨택홀(CNT)을 통해 제1부분(DL22a)과 제2부분(DL22b)에 컨택함으로써 전기적으로 연결될 수 있다.
도 18은 다른 실시예에 따른 제3표시영역에서 데이터선을 개략적으로 나타낸 도면이다. 도 19 및 도 20은 도 18의 데이터선의 배치를 개략적으로 나타낸 단면도들이다.
도 18을 참조하면, 우회영역(FOA)에서 제3데이터선(DL21)과 제4데이터선(DL22)이 교차할 수 있다. 제1표시영역(DA1)으로부터 y 방향으로 연장된 제3데이터선(DL21)과 제4데이터선(DL22)은 각각 제1우회영역(FOA1)에서 x 방향으로 방향을 바꾸어 연장된 후 다시 y 방향에서 x 방향으로 방향을 바꾸고, 제2서브표시영역(DA32)에서 y 방향으로 연장될 수 있다. 제3데이터선(DL21)과 제4데이터선(DL22)은 각각 제2우회영역(FOA2)에서 y 방향에서 x 방향으로 방향을 바꾸어 연장된 후 다시 x 방향에서 y 방향으로 방향을 바꾸어 연장될 수 있다. 제3데이터선(DL21)과 제4데이터선(DL22)은 우회영역(FOA)에서 서로 다른 층에 배치될 수 있다. 일 실시예에서, 제3데이터선(DL21)과 제4데이터선(DL22) 중 하나는 우회영역(FOA)에서 단선된 상태에서 다른 층에 배치된 연결부에 의해 연결될 수 있다. 예를 들어, 제4데이터선(DL22)은 상측 제1표시영역(DA1)과 상측 제1서브표시영역(DA31)에서 y 방향으로 연장된 제1부분(DL22a), 하측 제1서브표시영역(DA31) 과 하측 제1표시영역(DA1)에서 y 방향으로 연장된 제2부분(DL22b), 제2서브표시영역(DA32)에서 y 방향으로 연장된 제3부분(DL22c), 제1부분(DL22a)과 제3부분(DL22c)을 연결하는 제1연결부(DCL1) 및 제2부분(DL22b)과 제3부분(DL22c)을 연결하는 제2연결부(DCL2)를 포함할 수 있다. 제1연결부(DCL1)는 제1우회영역(FOA1)에 배치되고, 제2연결부(DCL2)는 제2우회영역(FOA2)에 배치될 수 있다. 제4데이터선(DL22)의 제1연결부(DCL1)와 제2연결부(DCL2)는 제1부분(DL22a), 제2부분(DL22b) 및 제3부분(DL22c)과 다른 층에 배치되고, 컨택홀(CNT)을 통해 제1부분(DL22a), 제2부분(DL22b) 및 제3부분(DL22c)에 컨택함으로써 전기적으로 연결될 수 있다. 이에 따라 우회영역(FOA)서 제3데이터선(DL21)과 제4데이터선(DL22)이 서로 절연되며 교차할 수 있다. 컨택홀(CNT)은 우회영역(FOA)에 배치될 수 있다.
일 실시예에서, 도 19에 도시된 바와 같이, 제3데이터선(DL21)은 하부 유기절연층(LOIL) 상에 배치될 수 있다. 제4데이터선(DL22)의 제1부분(DL22a), 제2부분(DL22b) 및 제3부분(DL22c)은 각각 하부 유기절연층(LOIL) 상에 배치되고, 제4데이터선(DL22)의 제1연결부(DCL1)와 제2연결부(DCL2)는 제1유기절연층(OIL1) 상에 배치될 수 있다. 제4데이터선(DL22)의 제1연결부(DCL1)와 제2연결부(DCL2)는 제1유기절연층(OIL1)의 컨택홀(CNT)을 통해 제1부분(DL22a), 제2부분(DL22b) 및 제3부분(DL22c)에 컨택함으로써 전기적으로 연결될 수 있다.
다른 실시예에서, 도 20에 도시된 바와 같이, 제4데이터선(DL22)의 제1부분(DL22a), 제2부분(DL22b) 및 제3부분(DL22c)은 각각 하부 유기절연층(LOIL) 상에 배치되고, 제4데이터선(DL22)의 제1연결부(DCL1)와 제2연결부(DCL2)는 무기절연층(IIL) 상에 배치될 수 있다. 제4데이터선(DL22)의 제1연결부(DCL1)와 제2연결부(DCL2)는 하부 유기절연층(LOIL)의 컨택홀(CNT)들을 통해 제1부분(DL22a), 제2부분(DL22b) 및 제3부분(DL22c)에 컨택함으로써 전기적으로 연결될 수 있다.
도 15 내지 도 20에 도시된 실시예들에서, 제3데이터선(DL21)은 하나의 도전선으로 형성되고, 제4데이터선(DL22)이 연결부를 통해 서로 다른 영역에 배치된 부분들이 전기적으로 연결된 도전선으로 형성되고 있다. 본 발명의 실시예는 이에 한정되지 않는다. 예컨대, 제4데이터선(DL22)이 하나의 도전선으로 형성되고, 제3데이터선(DL21)이 하나 또는 하나 이상의 연결부를 통해 서로 다른 영역에 배치된 부분들이 전기적으로 연결된 도전선으로 형성될 수 있다.
전술된 실시예들에서, 제3표시영역(DA3)의 제2서브표시영역(DA32)에서 각 화소영역(PCA)에 한 쌍의 화소회로들이 배치된 예를 도시하고 있으나, 본 발명의 실시예는 이에 한정되지 않는다. 제2표시영역(DA2) 및/또는 제3표시영역(DA3)의 해상도에 따라 각 화소영역(PCA)에 하나의 화소회로 또는 셋 이상의 화소회로들이 배치될 수 있다. 각 화소영역(PCA)에 배치되는 화소회로의 개수에 따라 각 화소회로의 사이즈가 달라질 수 있다. 화소회로의 사이즈는 화소회로를 구성하는 소자들의 선폭 조절 및/또는 소자들의 배치 변경 등으로 조절할 수 있다.
전술된 실시예들에서, 제1표시영역(DA1), 제2표시영역(DA2) 및 제3표시영역(DA3)의 화소들이 펜타일(PenTileTM) 구조로 배치되고 있다. 본 발명의 실시예는 이에 한정되지 않는다. 예를 들어, 제1표시영역(DA1), 제2표시영역(DA2) 및 제3표시영역(DA3)의 화소들은 스트라이프 구조, 델타 구조 등 다양한 화소 배치 구조로 배치될 수 있다. 또한 제1표시영역(DA1), 제2표시영역(DA2) 및 제3표시영역(DA3) 중 적어도 하나의 화소 배치 구조가 상이할 수 있다.
이와 같이 본 발명은 도면에 도시된 일 실시예를 참고로 하여 설명하였으나 이는 예시적인 것에 불과하며 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 실시예의 변형이 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
1: 표시장치
10: 표시패널
100: 기판
IIL: 무기절연층
LOIL: 하부 유기절연층
OIL: 상부 유기절연층
CWL: 연결선
DA1: 제1표시영역
DA2: 제2표시영역
DA3: 제3표시영역
DA31: 제1서브표시영역
DA32: 제2서브표시영역

Claims (22)

  1. 복수의 제1표시요소들이 배치된 제1표시영역, 복수의 제2표시요소들이 배치된 제2표시영역 및 상기 제1표시영역과 상기 제2표시영역 사이의 제3표시영역을 포함하는, 기판;
    상기 제1표시영역에 배치되고, 상기 제1표시요소들과 연결된 복수의 제1화소회로들;
    상기 제3표시영역에 배치되고, 상기 제2표시요소들과 연결된 복수의 제2화소회로들; 및
    상기 제1표시영역의 제1화소회로들과 상기 제3표시영역의 제2화소회로들에 연결된 복수의 제1데이터선들;을 포함하고,
    상기 제3표시영역이 상기 제2표시영역과 제1방향으로 인접한 제1서브표시영역과 상기 제2표시영역과 제2방향으로 인접한 제2서브표시영역을 포함하고,
    상기 제1서브표시영역이 우회영역을 포함하고,
    상기 제1데이터선들이 상기 제1서브표시영역과 상기 제2서브표시영역을 지나고, 상기 우회영역에서 연장 방향이 바뀌는, 표시패널.
  2. 제1항에 있어서,
    상기 우회영역은 상기 제1서브표시영역을 따라 상기 제2방향으로 연장되고, 상기 제2서브표시영역과 상기 제2표시영역에 인접한 영역인, 표시패널.
  3. 제1항에 있어서,
    상기 제3표시영역의 제1서브표시영역에 배치된, 복수의 제3표시요소들 및 상기 제3표시요소들과 연결된 복수의 제3화소회로들;
    상기 제3표시영역의 제2서브표시영역에 배치된, 복수의 제4표시요소들 및 상기 제4표시요소들과 연결된 복수의 제4화소회로들; 및
    상기 제1표시영역의 제1화소회로들과 상기 제2서브표시영역의 제4화소회로들에 연결되고, 상기 제1서브표시영역의 상기 우회영역에서 연장 방향이 바뀌는 복수의 제2데이터선들;을 더 포함하는 표시패널.
  4. 제3항에 있어서,
    상기 제1데이터선들과 상기 제2데이터선들 각각은 동일한 열에 배치된 상기 제1화소회로들과 상기 제1서브표시영역의 제3화소회로들에 연결된, 표시패널.
  5. 제3항에 있어서,
    상기 제3화소회로들의 상기 제1방향의 사이즈가 상기 제1화소회로들의 상기 제1방향의 사이즈보다 작은, 표시패널.
  6. 제5항에 있어서,
    상기 제3표시요소들 각각은 연결된 제3화소회로와 상기 우회영역에 적어도 일부 중첩하여 배치된, 표시패널.
  7. 제3항에 있어서,
    상기 제1데이터선들 중 적어도 하나와 상기 제2데이터선들 중 적어도 하나가 상기 우회영역에서 교차하는, 표시패널.
  8. 제7항에 있어서,
    상기 우회영역에서 교차하는 제1데이터선의 일부분과 제2데이터선의 일부분은 서로 다른 층에 배치된, 표시패널.
  9. 제8항에 있어서,
    상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 제1서브표시영역에 배치된 부분과 상기 제2서브표시영역에 배치된 부분이 전기적으로 연결된, 표시패널.
  10. 제6항에 있어서,
    상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 제1서브표시영역에 배치된 제1부분 및 상기 제2서브표시영역에 배치된 제2부분을 포함하고, 상기 제1부분과 상기 제2부분이 상기 우회영역에서 전기적으로 연결된, 표시패널.
  11. 제8항에 있어서,
    상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 제1서브표시영역에 배치된 제1부분, 상기 제2서브표시영역에 배치된 제2부분 및 상기 우회영역에 배치되고 상기 제1부분과 상기 제2부분을 연결하는 제3부분을 포함하는, 표시패널.
  12. 복수의 제1표시요소들이 배치된 제1표시영역, 복수의 제2표시요소들이 배치된 제2표시영역 및 상기 제1표시영역과 상기 제2표시영역 사이의 제3표시영역을 포함하는, 기판;
    상기 제1표시영역에 배치되고, 상기 제1표시요소들과 연결된 복수의 제1화소회로들;
    상기 제3표시영역에 배치되고, 상기 제2표시요소들과 연결된 복수의 제2화소회로들; 및
    상기 제1표시영역의 제1화소회로들과 상기 제3표시영역의 제2화소회로들에 연결된 복수의 제1데이터선들;을 포함하고,
    상기 제3표시영역이 상기 제2표시영역을 사이에 두고 제1방향으로 이격된 한 쌍의 제1서브표시영역들 및 상기 제2표시영역을 사이에 두고 제2방향으로 이격된 한 쌍의 제2서브표시영역들을 포함하고,
    상기 제1서브표시영역들 각각이 우회영역을 포함하고,
    상기 제1데이터선들이 상기 제1서브표시영역들 및 상기 제2서브표시영역들 중 하나를 지나고, 상기 우회영역에서 연장 방향이 바뀌는, 표시패널.
  13. 제12항에 있어서,
    상기 제3표시영역의 제1서브표시영역들에 배치된, 복수의 제3표시요소들 및 상기 제3표시요소들과 연결된 복수의 제3화소회로들;
    상기 제3표시영역의 제2서브표시영역들에 배치된, 복수의 제4표시요소들 및 상기 제4표시요소들과 연결된 복수의 제4화소회로들; 및
    상기 제1표시영역의 제1화소회로들과 상기 제2서브표시영역의 제4화소회로들에 연결되고, 상기 제1서브표시영역들 각각의 상기 우회영역에서 연장 방향이 바뀌는 복수의 제2데이터선들;을 더 포함하고,
    상기 제1데이터선과 상기 제2데이터선 각각은 동일한 열에 배치된 상기 제1화소회로들과 상기 제1서브표시영역의 제3화소회로들에 연결된, 표시패널.
  14. 제13항에 있어서,
    상기 제3화소회로들의 상기 제1방향의 사이즈가 상기 제1화소회로들의 상기 제1방향의 사이즈보다 작은, 표시패널.
  15. 제13항에 있어서,
    상기 제1데이터선들 중 적어도 하나와 상기 제2데이터선들 중 적어도 하나가 상기 우회영역에서 교차하는, 표시패널.
  16. 제13항에 있어서,
    상기 우회영역에서 교차하는 제1데이터선의 일부분과 제2데이터선의 일부분은 서로 다른 층에 배치된, 표시패널.
  17. 제13항에 있어서,
    상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 한 쌍의 제1서브표시영역들에 각각 배치된 제1부분과 제2부분 및 상기 제2서브표시영역에 배치된 연결부를 포함하고, 상기 제1부분과 상기 제2부분이 상기 우회영역에서 상기 연결부에 의해 전기적으로 연결된, 표시패널.
  18. 제13항에 있어서,
    상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 한 쌍의 제1서브표시영역들에 각각 배치된 제1부분과 제2부분, 상기 제2서브표시영역에 배치된 제3부분, 상기 한 쌍의 제1서브표시영역들 각각의 우회영역에 배치된 제1연결부 및 제2연결부를 포함하고,
    상기 제1연결부가 상기 제1부분과 상기 제3부분을 전기적으로 연결하고, 상기 제2연결부가 상기 제2부분과 상기 제3부분을 전기적으로 연결하는, 표시패널.
  19. 복수의 제1표시요소들이 배치된 제1표시영역, 복수의 제2표시요소들이 배치된 제2표시영역 및 상기 제1표시영역과 상기 제2표시영역 사이의 제3표시영역을 포함하는, 표시패널; 및
    상기 표시패널의 하부에서 상기 제2표시영역에 대응하도록 배치된 컴포넌트;를 포함하며,
    상기 표시패널은,
    상기 제1표시영역에 배치되고, 상기 제1표시요소들과 연결된 복수의 제1화소회로들;
    상기 제3표시영역에 배치되고, 상기 제2표시요소들과 연결된 복수의 제2화소회로들; 및
    상기 제1표시영역의 제1화소회로들과 상기 제3표시영역의 제2화소회로들에 연결된 복수의 제1데이터선들;을 포함하고,
    상기 제3표시영역이 상기 제2표시영역을 사이에 두고 제1방향으로 이격된 한 쌍의 제1서브표시영역들 및 상기 제2표시영역을 사이에 두고 제2방향으로 이격된 한 쌍의 제2서브표시영역들을 포함하고,
    상기 제1서브표시영역들 각각이 우회영역을 포함하고,
    상기 제1데이터선들이 상기 제1서브표시영역들 및 상기 제2서브표시영역들 중 하나를 지나고, 상기 우회영역에서 연장 방향이 바뀌는, 표시장치.
  20. 제19항에 있어서,
    상기 제3화소회로들의 상기 제1방향의 사이즈가 상기 제1화소회로들의 상기 제1방향의 사이즈보다 작은, 표시장치.
  21. 제19항에 있어서,
    상기 제1데이터선들 중 적어도 하나와 상기 제2데이터선들 중 적어도 하나가 상기 우회영역에서 교차하고,
    상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 한 쌍의 제1서브표시영역들에 각각 배치된 제1부분과 제2부분 및 상기 제2서브표시영역에 배치된 연결부를 포함하고, 상기 제1부분과 상기 제2부분이 상기 우회영역에서 상기 연결부에 의해 전기적으로 연결된, 표시장치.
  22. 제19항에 있어서,
    상기 제1데이터선들 중 적어도 하나와 상기 제2데이터선들 중 적어도 하나가 상기 우회영역에서 교차하고,
    상기 우회영역에서 교차하는 제1데이터선과 제2데이터선 중 하나는 상기 한 쌍의 제1서브표시영역들에 각각 배치된 제1부분과 제2부분, 상기 제2서브표시영역에 배치된 제3부분, 상기 한 쌍의 제1서브표시영역들 각각의 우회영역에 배치된 제1연결부 및 제2연결부를 포함하고,
    상기 제1연결부가 상기 제1부분과 상기 제3부분을 전기적으로 연결하고, 상기 제2연결부가 상기 제2부분과 상기 제3부분을 전기적으로 연결하는, 표시장치.
KR1020220058594A 2022-05-12 2022-05-12 표시패널 및 이를 구비하는 표시장치 KR20230159751A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020220058594A KR20230159751A (ko) 2022-05-12 2022-05-12 표시패널 및 이를 구비하는 표시장치
US18/102,571 US20230371307A1 (en) 2022-05-12 2023-01-27 Display panel and display apparatus including the same
CN202310369344.9A CN117062473A (zh) 2022-05-12 2023-04-06 显示面板和包括该显示面板的显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220058594A KR20230159751A (ko) 2022-05-12 2022-05-12 표시패널 및 이를 구비하는 표시장치

Publications (1)

Publication Number Publication Date
KR20230159751A true KR20230159751A (ko) 2023-11-22

Family

ID=88663300

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220058594A KR20230159751A (ko) 2022-05-12 2022-05-12 표시패널 및 이를 구비하는 표시장치

Country Status (3)

Country Link
US (1) US20230371307A1 (ko)
KR (1) KR20230159751A (ko)
CN (1) CN117062473A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20240087513A1 (en) * 2021-01-19 2024-03-14 Sharp Kabushiki Kaisha Display device

Also Published As

Publication number Publication date
CN117062473A (zh) 2023-11-14
US20230371307A1 (en) 2023-11-16

Similar Documents

Publication Publication Date Title
KR102671038B1 (ko) 디스플레이 장치
EP3706107A1 (en) Display panel
US20220115462A1 (en) Display panel and display apparatus including the same
KR20210002283A (ko) 표시 장치 및 표시 장치의 제조방법
CN113903777A (zh) 显示设备
JP2021072285A (ja) 有機発光表示装置
US20230269983A1 (en) Display device
US20220059633A1 (en) Display panel and display apparatus including the same
CN114203769A (zh) 显示设备及制造该显示设备的方法
US20230371307A1 (en) Display panel and display apparatus including the same
KR20220063793A (ko) 표시패널 및 이를 구비하는 표시장치
CN217086574U (zh) 显示设备
CN217134378U (zh) 显示面板和包括该显示面板的显示装置
KR20230139955A (ko) 표시 패널 및 전자 기기, 표시 패널의 제조방법
KR20220166402A (ko) 표시 패널 및 이를 구비하는 표시 장치
KR20220161643A (ko) 표시 장치
KR20220145987A (ko) 디스플레이 장치
KR20220120804A (ko) 표시 패널 및 이를 구비하는 표시 장치
CN219303667U (zh) 显示装置
CN219146072U (zh) 显示设备
CN218831201U (zh) 显示面板和显示设备
CN218004860U (zh) 显示面板
KR20240025131A (ko) 표시 패널 및 이를 구비하는 표시 장치
KR20240091395A (ko) 표시 패널 및 표시 장치.
KR20230006692A (ko) 표시 장치