KR20230143211A - 표시 장치 및 표시 장치의 구동 방법 - Google Patents

표시 장치 및 표시 장치의 구동 방법 Download PDF

Info

Publication number
KR20230143211A
KR20230143211A KR1020220040853A KR20220040853A KR20230143211A KR 20230143211 A KR20230143211 A KR 20230143211A KR 1020220040853 A KR1020220040853 A KR 1020220040853A KR 20220040853 A KR20220040853 A KR 20220040853A KR 20230143211 A KR20230143211 A KR 20230143211A
Authority
KR
South Korea
Prior art keywords
dithering
random number
area
display panel
compensation
Prior art date
Application number
KR1020220040853A
Other languages
English (en)
Inventor
장원우
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020220040853A priority Critical patent/KR20230143211A/ko
Priority to US18/100,188 priority patent/US11955048B2/en
Priority to CN202310287673.9A priority patent/CN116895233A/zh
Publication of KR20230143211A publication Critical patent/KR20230143211A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2044Display of intermediate tones using dithering
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems

Abstract

본 발명에 따른 표시장치는 표시 패널 및 표시 패널의 구동을 제어하는 패널 구동 블록을 포함한다. 패널 구동 블록은 디더링 판단 블럭, 메모리 및 디더링 보상 블럭을 포함한다. 디더링 판단 블럭은 입력 영상 신호에 디더링이 필요한 제1 영상에 대응되는 제1 서브 영상 신호가 포함되었는지 여부를 판단한다. 디더링 보상 블럭은 메모리로부터 디더링 패턴들 중 제1 서브 영상 신호에 대응되는 복수의 디더링 패턴들을 독출하고, 독출한 디더링 패턴들 및 난수표를 이용하여 보상 디더링 패턴을 생성하고, 제1 서브 영상 신호 및 보상 디더링 패턴을 통하여 보정 영상 신호를 출력한다. 제1 영상은 얼룩 영역에 표시되고, 얼룩 영역은 적어도 하나의 단위 영역을 포함한다.

Description

표시 장치 및 표시 장치의 구동 방법{DISPLAY DEVICE AND METHOD OF DRIVING DISPLAY DEVICE}
본 발명은 표시 장치 및 표시 장치의 구동 방법에 관한 것으로, 보다 상세하게는, 표시 품질이 개선된 표시 장치 및 표시 장치의 구동 방법에 관한 것이다.
텔레비전, 휴대 전화, 태블릿 컴퓨터, 네비게이션, 게임기 등과 같은 멀티미디어 전자장치들은 영상을 표시하기 위한 다양한 형태의 표시 장치를 포함한다.
특히, 표시 장치에는 유기 발광 표시(Organic Light Emitthing Display, OLED) 장치, 퀀텀닷 표시(Quantum Dot Display) 장치, 액정 표시(Liquid Crystal Display, LCD) 장치, 플라즈마(Plasma)표시 장치 등이 사용되고 있다.
표시 장치에는 표시 패널에 표시되는 영상의 표시 품질을 높이기 위한 보상 방법들이 채용되고 있다.
본 발명은 디더링 패턴을 이용하여 영상을 표시하여, 표시 품질을 개선한 표시 장치 및 표시 장치의 구동 방법을 제공하는 것을 목적으로 한다.
표시 장치는 영상을 표시하는 표시 패널 및 입력 영상 신호를 제공받고, 상기 표시 패널의 구동을 제어하는 패널 구동 블록을 포함한다. 상기 패널 구동 블록은 상기 입력 영상 신호에 디더링이 필요한 제1 영상에 대응되는 제1 서브 영상 신호가 포함되었는지 여부를 판단하는 디더링 판단 블록을 포함한다. 상기 패널 구동 블록은 상기 표시 패널의 단위 영역들에 각각 표시되는 복수의 디더링 패턴들이 저장된 메모리를 포함한다. 상기 패널 구동 블록은 상기 메모리로부터 상기 디더링 패턴들 중 상기 제1 서브 영상 신호에 대응되는 복수의 디더링 패턴들을 독출하고, 상기 독출한 디더링 패턴들 및 난수표를 이용하여 보상 디더링 패턴을 생성하고, 상기 제1 서브 영상 신호 및 상기 보상 디더링 패턴을 통하여 보정 영상 신호를 출력하는 디더링 보상 블록을 포함한다. 상기 제1 영상은 상기 표시 패널의 얼룩 영역에 표시되고, 상기 얼룩 영역은 적어도 하나의 단위 영역을 포함한다.
본 발명의 일 실시예로 상기 제1 영상의 계조를 얼룩 계조라고 할 때, 상기 디더링 판단 블록은 상기 얼룩 계조가 기준 계조와 같거나, 상기 기준 계조보다 낮은지 여부를 토대로 상기 입력 영상 신호에 상기 제1 서브 영상 신호가 포함되었는지 여부를 판단한다.
본 발명의 일 실시예로 상기 표시 패널은 복수의 화소를 포함하고, 상기 단위 영역들 각각은 하나 이상의 화소에 대응된다. 상기 난수표는 상기 얼룩 영역에 포함된 상기 단위 영역들에 각각 대응되는 복수의 단위셀들을 포함하고, 상기 단위셀들에 각각 배정된 복수 개의 영역 난수들을 포함한다.
본 발명의 일 실시예로 상기 표시 패널은 상기 얼룩 계조를 갖는 복수 개의 디더링 패턴들이 각각 표시되는 n개의 디더링 프레임들을 하나의 디더링 주기로 하여 상기 얼룩 영역에 상기 제1 영상을 표시한다. 상기 패널 구동 블록은 상기 n개의 난수들을 생성하는 난수 생성부를 더 포함한다. 상기 디더링 보상 블록은 상기 제1 서브 영상 신호를 토대로 상기 n개의 난수들 중 하나를 각 단위셀의 영역 난수로 배정한다.
본 발명의 일 실시예로 상기 난수 생성부는 선형 피드백 시프트 레지스터(linear feedback shift register)를 포함한다.
본 발명의 일 실시예로 상기 표시 패널의 매 디더링 프레임마다 상기 난수 생성부에 동일한 초기 시드값이 제공된다. 상기 난수 생성부는 상기 초기 시드값을 이용하여 상기 난수들을 생성한다.
본 발명의 일 실시예로 상기 디더링 보상 블록은 상기 독출한 디더링 패턴들 및 상기 난수표를 토대로 상기 보상 디더링 패턴을 생성하는 디더링 생성부를 포함한다.
본 발명의 일 실시예로 상기 디더링 보상 블록은 상기 표시 패널의 상기 디더링 주기를 토대로 상기 난수표를 보정하여 보정 난수표를 생성하는 난수 보정부를 더 포함한다. 상기 디더링 생성부는 상기 독출한 디더링 패턴들 및 상기 보정 난수표를 토대로 상기 보상 디더링 패턴을 생성한다.
본 발명의 일 실시예로 상기 난수 보정부는 매 디더링 프레임마다 상기 난수표에 포함된 상기 영역 난수들에 기 설정된 가중치를 더하여 복수 개의 보정 영역 난수들을 생성한다. 상기 보정 난수표는 상기 보정 영역 난수들을 포함한다.
본 발명의 일 실시예로 상기 가중치는, 0부터 n-1까지의 자연수이다. 상기 난수 보정부는 상기 매 디더링 프레임마다 상기 영역 난수들에 상기 가중치를 순차적으로 더하여 상기 보정 영역 난수들을 생성한다.
본 발명의 일 실시예로 상기 패널 구동 블록은 상기 입력 영상 신호를 토대로 영상 데이터를 생성하는 컨트롤러 및 상기 영상 데이터를 토대로 데이터 신호를 생성하고, 상기 데이터 신호를 상기 표시 패널에 제공하는 소스 드라이버를 포함한다. 상기 디더링 판단 블록, 상기 메모리 및 상기 디더링 보상 블록은 상기 컨트롤러에 포함된다. 상기 컨트롤러는 상기 보정 영상 신호를 토대로 상기 영상 데이터를 생성하는 데이터 변환 블록을 더 포함한다.
본 발명의 일 실시예로 상기 디더링 판단 블록은 상기 입력 영상 신호에 디더링이 필요하지 않은 제2 영상에 대응되는 제2 서브 영상 신호가 포함되었는지 여부를 더 판단한다. 상기 입력 영상 신호에 상기 제1 및 제2 서브 영상 신호들이 포함된 경우, 상기 데이터 변환 블록은 상기 보정 영상 신호 및 상기 제2 서브 영상 신호를 토대로 상기 데이터 신호를 생성한다.
본 발명의 일 실시예에 따른 표시 장치의 구동 방법은 입력 영상 신호에 디더링이 필요한 얼룩 영상에 대응되는 얼룩 영상 신호가 포함되었는지 여부를 판단하는 단계를 포함한다. 상기 표시 장치의 구동 방법은 상기 입력 영상 신호에 상기 얼룩 영상 신호가 포함된 경우, 각각 표시 패널 상의 단위 영역에 표시되는 복수의 디더링 패턴들 중 상기 얼룩 영상 신호에 대응되는 복수의 디더링 패턴들을 독출하고, 난수표 및 상기 독출한 디더링 패턴들을 이용하여 보상 디더링 패턴을 생성하는 단계를 포함한다. 상기 표시 장치의 구동 방법은 상기 얼룩 영상 신호 및 상기 보상 디더링 패턴을 통하여 보정 영상 신호를 출력하는 단계를 포함한다. 상기 얼룩 영상은 상기 표시 패널의 얼룩 영역에 표시되고, 상기 얼룩 영역은 복수 개의 단위 영역들을 포함한다.
본 발명의 일 실시예로 상기 표시 패널은 복수의 화소를 포함하고, 상기 단위 영역들 각각은 하나 이상의 화소에 대응된다. 상기 난수표는 상기 얼룩 영역에 포함된 상기 단위 영역들에 각각 대응되는 복수의 단위셀들을 포함하고, 상기 단위셀들에 각각 배정된 복수 개의 영역 난수들을 포함한다.
본 발명의 일 실시예로 상기 얼룩 영상의 계조를 얼룩 계조라고 할 때, 상기 표시 패널은 상기 얼룩 계조를 갖는 복수 개의 디더링 패턴들이 각각 표시되는 n개의 디더링 프레임들을 하나의 디더링 주기로 하여 상기 보정 영상 신호에 대응하는 영상을 표시한다.
본 발명의 일 실시예로 상기 표시 장치의 구동 방법은 상기 얼룩 영상 신호의 포함 여부를 판단하는 단계 이후에 상기 n개의 난수들을 생성하는 단계 및 상기 얼룩 영상 신호를 토대로 상기 n개의 난수들 중 하나를 각 단위셀의 영역 난수로 배정하여 상기 난수표를 생성하는 단계를 더 포함한다.
본 발명의 일 실시예로 상기 난수들은 선형 피드백 시프트 레지스터(linear feedback shift register)를 이용하여 생성된다. 상기 표시 패널의 매 디더링 프레임마다 상기 선형 피드백 시프트 레지스터에 동일한 초기 시드값을 제공한다. 상기 선형 피드백 시프트 레지스터는 상기 초기 시드값을 이용하여 상기 난수들을 생성한다.
본 발명의 일 실시예로 상기 표시 장치의 구동 방법은 상기 난수표를 생성하는 단계 이후에, 상기 표시 패널의 상기 디더링 주기를 토대로 상기 난수표를 보정하여 보정 난수표를 생성하는 단계를 더 포함한다. 상기 보상 디더링 패턴을 생성하는 단계에서는 상기 독출한 디더링 패턴들 및 상기 보정 난수표를 이용하여 상기 보상 디더링 패턴을 생성한다.
본 발명의 일 실시예로 상기 표시 장치의 구동 방법은 상기 보정 난수표를 생성하는 단계 이전에 상기 얼룩 영상 신호가 제공되는 구동 프레임의 수를 카운트하는 단계를 더 포함한다. 상기 보정 난수표를 생성하는 단계에서는 상기 카운팅된 구동 프레임들의 개수와 상기 디더링 주기를 토대로 상기 난수표를 보정하여 상기 보정 난수표를 생성한다.
본 발명의 일 실시예로 상기 표시 장치의 구동 방법은 상기 보정 영상 신호를 토대로 생성한 데이터 신호를 상기 표시 패널에 제공하여 상기 얼룩 영상을 표시하는 단계를 더 포함한다.
본 발명에 따르면, 디더링이 필요한 영상에 대응되는 영상 신호를 디더링 패턴을 통하여 보정하여 생성한 보정 영상 신호를 토대로 표시 패널에 영상을 표시하여 표시 품질을 향상시킬 수 있다. 본 발명은 복수 개의 디더링 패턴들이 저장된 메모리를 포함하고, 입력 영상 신호 및 난수표를 활용하여 상기 메모리에서 독출한 디더링 패턴들을 통하여 보정 영상 신호를 생성한다. 난수표를 활용하여 독출된 디더링 패턴들을 통하여 생성된 보정 영상 신호는 디더링 동작시에 화소들이 규칙성을 가지고 영상을 표시하지 않고, 랜덤하게 영상을 표시하여 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 사시도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 분해 사시도이다.
도 3은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 4는 도 2에 도시된 표시 모듈의 단면도이다.
도 5는 본 발명의 일 실시예에 따른 컨트롤러의 구성을 설명하기 위한 블록도이다.
도 6은 본 발명의 일 실시예에 따른 디더링 판단 블록의 동작을 설명하기 위한 개념도이다.
도 7a 및 도 7b는 본 발명의 일 실시예에 따른 디더링 패턴을 설명하기 위한 개념도이다.
도 8은 본 발명의 일 실시예에 따른 메모리를 설명하기 위한 개념도이다.
도 9은 본 발명의 일 실시예에 따른 난수표를 설명하기 위한 개념도이다.
도 10은 본 발명의 일 실시예에 따른 보상 디더링 패턴을 설명하기 위한 개념도이다.
도 11은 본 발명의 일 실시예에 따른 컨트롤러의 구성을 설명하기 위한 블록도이다.
도 12는 본 발명의 일 실시예에 따른 난수 생성부를 설명하기 위한 개념도이다.
도 13은 본 발명의 일 실시예에 따른 보정 난수표를 설명하기 위한 개념도이다.
도 14 내지 도 16은 본 발명의 일 실시예에 따른 표시 장치의 구동 방법을 설명하기 위한 순서도들이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 “상에 있다”, “연결 된다”, 또는 “결합된다”고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. “및/또는”은 연관된 구성요소들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, “아래에”, “하측에”, “상에”, “상측에” 등의 용어는 도면에 도시된 구성요소들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 갖는 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 여기서 명시적으로 정의되지 않는 한 너무 이상적이거나 지나치게 형식적인 의미로 해석되어서는 안된다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 사시도이고, 도 2는 본 발명의 일 실시예에 따른 표시 장치의 분해 사시도이다.
도 1 및 도 2를 참조하면, 표시 장치(DD)는 전기적 신호에 따라 활성화되는 장치일 수 있다. 본 발명에 따른 표시 장치(DD)는 텔레비전, 모니터 등과 같은 대형 표시 장치를 비롯하여, 휴대 전화, 태블릿, 노트북, 자동차 내비게이션, 게임기 등과 같은 중소형 표시 장치일 수 있다. 이것들은 단지 실시예로서 제시된 것들로서, 본 발명의 개념에서 벗어나지 않은 이상 다른 형태의 표시 장치를 포함할 수 있음은 물론이다. 표시 장치(DD)는 제1 방향(DR1)으로 장변을 갖고, 제1 방향(DR1)과 교차하는 제2 방향(DR2)으로 단변을 갖는 직사각형 형상을 갖는다. 그러나, 표시 장치(DD)의 형상은 이에 한정되지 않고, 다양한 형상의 표시 장치(DD)가 제공될 수 있다. 표시 장치(DD)는 제1 방향(DR1) 및 제2 방향(DR2) 각각에 평행한 표시면(IS)에 제3 방향(DR3)을 향해 영상(IM)을 표시할 수 있다. 영상(IM)이 표시되는 표시면(IS)은 표시 장치(DD)의 전면(front surface)과 대응될 수 있다.
본 실시예에서는 영상(IM)이 표시되는 방향을 기준으로 각 부재들의 전면(또는 상면)과 배면(또는 하면)이 정의된다. 전면과 배면은 제3 방향(DR3)에서 서로 대향(opposing)되고, 전면과 배면 각각의 법선 방향은 제3 방향(DR3)과 평행할 수 있다.
제3 방향(DR3)에서의 전면과 배면 사이의 이격 거리는 표시 장치(DD)의 제3 방향(DR3)에서의 두께와 대응될 수 있다. 한편, 제1 내지 제3 방향들(DR1, DR2, DR3)이 지시하는 방향은 상대적인 개념으로서 다른 방향으로 변환될 수 있다.
표시 장치(DD)는 외부에서 인가되는 외부 입력을 감지할 수 있다. 외부 입력은 표시 장치(DD)의 외부에서 제공되는 다양한 형태의 입력들을 포함할 수 있다. 본 발명의 일 실시예에 따른 표시 장치(DD)는 외부에서 인가되는 사용자의 외부 입력을 감지할 수 있다. 사용자의 외부 입력은 사용자 신체의 일부, 광, 열, 시선, 또는 압력 등 다양한 형태의 외부 입력들 중 어느 하나 또는 그들의 조합일 수 있다. 또한, 표시 장치(DD)는 표시 장치(DD)의 구조에 따라 표시 장치(DD)의 측면이나 배면에 인가되는 사용자의 외부 입력을 감지할 수도 있으며, 어느 하나의 실시예로 한정되지 않는다. 본 발명의 일 예로, 외부 입력은 입력 장치(예를 들어, 스타일러스 펜, 액티브 펜, 터치 펜, 전자 펜, e-펜 등)에 의한 입력 등을 포함할 수도 있다.
표시 장치(DD)의 표시면(IS)은 표시 영역(DA) 및 비표시 영역(NDA)으로 구분될 수 있다. 표시 영역(DA)은 영상(IM)이 표시되는 영역일 수 있다. 사용자는 표시 영역(DA)을 통해 영상(IM)을 시인한다. 본 실시예에서, 표시 영역(DA)은 꼭지점들이 둥근 사각 형상으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 표시 영역(DA)은 다양한 형상을 가질 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
비표시 영역(NDA)은 표시 영역(DA)에 인접한다. 비표시 영역(NDA)은 소정의 컬러를 가질 수 있다. 비표시 영역(NDA)은 표시 영역(DA)을 에워쌀 수 있다. 이에 따라, 표시 영역(DA)의 형상은 실질적으로 비표시 영역(NDA)에 의해 정의될 수 있다. 다만, 이는 예시적으로 도시한 것이고, 비표시 영역(NDA)은 표시 영역(DA)의 일 측에만 인접하여 배치될 수도 있고, 생략될 수도 있다. 본 발명의 일 실시예에 따른 표시 장치(DD)는 다양한 실시예들을 포함할 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 2에 도시된 바와 같이, 표시 장치(DD)는 표시 모듈(DM) 및 표시 모듈(DM) 상에 배치된 윈도우(WM)를 포함할 수 있다. 표시 모듈(DM)은 표시 패널(DP) 및 입력 감지층(ISP)을 포함할 수 있다.
본 발명의 일 실시예에 따른 표시 패널(DP)은 발광형 표시 패널일 수 있다. 그 일 예로 표시 패널(DP)은 유기 발광 표시 패널, 무기 발광 표시 패널 또는 퀀텀닷(quantum dot) 발광 표시 패널일 수 있다. 유기 발광 표시 패널의 발광층은 유기 발광 물질을 포함할 수 있다. 무기 발광 표시 패널의 발광층은 무기 발광 물질을 포함할 수 있다. 퀀텀닷 발광 표시 패널의 발광층은 퀀텀닷, 및 퀀텀로드 등을 포함할 수 있다. 이하, 본 실시예에서 표시 패널(DP)은 유기 발광 표시 패널로 설명된다.
표시 패널(DP)은 영상(IM)을 출력하고, 출력된 영상(IM)은 표시면(IS)을 통해 표시될 수 있다.
입력 감지층(ISP)은 표시 패널(DP) 상에 배치되어 외부 입력을 감지할 수 있다. 입력 감지층(ISP)은 표시 패널(DP) 상에 직접 배치될 수 있다. 본 발명의 일 실시예에 따르면, 입력 감지층(ISP)은 연속공정에 의해 표시 패널(DP) 상에 형성될 수 있다. 즉, 입력 감지층(ISP)이 표시 패널(DP) 상에 직접 배치되는 경우, 내부 접착 필름(미도시)이 입력 감지층(ISP)과 표시 패널(DP) 사이에 배치되지 않는다. 그러나, 입력 감지층(ISP)과 표시 패널(DP) 사이에 내부 접착 필름이 배치될 수 있다. 이 경우, 입력 감지층(ISP)은 표시 패널(DP)과 연속 공정에 의해 제조되지 않으며, 표시 패널(DP)과 별도의 공정을 통해 제조된 후, 내부 접착 필름에 의해 표시 패널(DP)의 상면에 고정될 수 있다.
윈도우(WM)는 영상(IM)을 출사할 수 있는 투명한 물질로 이루어질 수 있다. 예를 들어, 윈도우(WM)는 유리, 사파이어, 플라스틱 등으로 구성될 수 있다. 윈도우(WM)는 단일층으로 도시되었으나, 이에 한정하는 것은 아니며 윈도우(WM)는 복수 개의 층들을 포함할 수 있다.
한편, 도시되지 않았으나, 상술한 표시 장치(DD)의 비표시 영역(NDA)은 실질적으로 윈도우(WM)의 일 영역에 소정의 컬러를 포함하는 물질이 인쇄된 영역으로 제공될 수 있다. 본 발명의 일 예로, 윈도우(WM)는 비표시 영역(NDA)을 정의하기 위한 차광 패턴을 포함할 수 있다. 차광 패턴은 유색의 유기막으로써 예컨대, 코팅 방식으로 형성될 수 있다.
윈도우(WM)는 접착 필름을 통해 표시 모듈(DM)에 결합될 수 있다. 본 발명의 일 예로, 접착 필름은 광학투명접착필름(OCA, Optically Clear Adhesive film)을 포함할 수 있다. 그러나, 접착 필름은 이에 한정되지 않으며, 통상의 접착제 또는 점착제를 포함할 수 있다. 예를 들어, 접착 필름은 광학투명접착수지(OCR, Optically Clear Resin) 또는 감압접착필름(PSA, Pressure Sensitive Adhesive film)을 포함할 수 있다.
윈도우(WM)와 표시 모듈(DM) 사이에는 반사방지층이 더 배치될 수 있다. 반사방지층은 윈도우(WM)의 상측으로부터 입사되는 외부광의 반사율을 감소시킨다. 본 발명의 일 실시예에 따른 반사방지층은 위상지연자(retarder) 및 편광자(polarizer)를 포함할 수 있다. 위상지연자는 필름타입 또는 액정 코팅타입일 수 있고, λ위상지연자 및/또는 λ위상지연자를 포함할 수 있다. 편광자 역시 필름타입 또는 액정 코팅타입일 수 있다. 필름타입은 연신형 합성수지 필름을 포함하고, 액정 코팅타입은 소정의 배열로 배열된 액정들을 포함할 수 있다. 위상지연자 및 편광자는 하나의 편광필름으로 구현될 수 있다.
본 발명의 일 예로, 반사방지층은 컬러 필터들을 포함할 수도 있다. 표시 패널(DP)에 포함된 복수의 화소들(PX, 도 3 참조)이 생성하는 광의 컬러들을 고려하여 컬러 필터들의 배열이 결정될 수 있다. 반사방지층은 차광 패턴을 더 포함할 수도 있다.
표시 모듈(DM)은 전기적 신호에 따라 영상(IM)을 표시하고, 외부 입력에 대한 정보를 송/수신할 수 있다. 표시 모듈(DM)은 유효 영역(AA) 및 비유효 영역(NAA)으로 정의될 수 있다. 유효 영역(AA)은 표시 모듈(DM)에서 제공되는 영상(IM)을 출사하는 영역으로 정의될 수 있다. 또한 유효 영역(AA)은 입력 감지층(ISP)이 외부에서 인가되는 외부 입력을 감지하는 영역으로 정의될 수도 있다.
비유효 영역(NAA)은 유효 영역(AA)에 인접한다. 예를 들어, 비유효 영역(NAA)은 유효 영역(AA)을 에워쌀 수 있다. 다만, 이는 예시적으로 도시한 것이고, 비유효 영역(NAA)은 다양한 형상으로 정의될 수 있으며, 어느 하나의 실시예로 한정되지 않는다. 일 실시예에 따르면, 표시 모듈(DM)의 유효 영역(AA)은 표시 영역(DA)의 적어도 일부와 대응될 수 있다.
표시 모듈(DM)은 메인회로기판(MCB), 복수의 연성회로필름들(D-FCB) 및 복수의 구동칩들(DIC)을 더 포함할 수 있다. 메인회로기판(MCB)은 연성회로필름들(D-FCB)과 접속되어 표시 패널(DP)과 전기적으로 연결될 수 있다. 연성회로필름들(D-FCB)은 표시 패널(DP)에 접속되어 표시 패널(DP)과 메인회로기판(MCB)을 전기적으로 연결한다. 메인회로기판(MCB)은 복수의 구동 소자를 포함할 수 있다. 복수의 구동 소자는 표시 패널(DP)을 구동하기 위한 회로부를 포함할 수 있다. 연성회로필름들(D-FCB) 상에는 구동칩들(DIC)이 실장될 수 있다.
본 발명의 일 예로, 연성회로필름들(D-FCB)은 제1 연성회로필름(D-FCB1), 제2 연성회로필름(D-FCB2) 및 제3 연성회로필름(D-FCB3)을 포함할 수 있다. 구동칩들(DIC)은 제1 구동칩(DIC1), 제2 구동칩(DIC2) 및 제3 구동칩(DIC3)을 포함할 수 있다. 제1 내지 제3 연성회로필름들(D-FCB1, D-FCB2, D-FCB3)은 서로간에 제1 방향(DR1)으로 이격되어 배치되고, 표시 패널(DP)에 접속되어 표시 패널(DP)과 메인회로기판(MCB)을 전기적으로 연결할 수 있다. 제1 연성회로필름(D-FCB1) 상에는 제1 구동칩(DIC1)이 실장될 수 있다. 제2 연성회로필름(D-FCB2) 상에는 제2 구동칩(DIC2)이 실장될 수 있다. 제3 연성회로필름(D-FCB3)에는 제3 구동칩(DIC3)이 실장될 수 있다. 그러나, 본 발명의 실시예는 이에 한정되지 않는다. 예를 들어, 표시 패널(DP)은 하나의 연성회로필름을 통하여 메인회로기판(MCB)에 전기적으로 연결되고, 하나의 연성회로필름 상에는 하나의 구동칩만이 실장될 수도 있다. 또한, 표시 패널(DP)은 네 개 이상의 연성회로필름들을 통하여 메인회로기판(MCB)에 전기적으로 연결되고, 연성회로필름들 상에 구동칩들이 각각 실장될 수도 있다.
도 2에서는 제1 내지 제3 구동칩들(DIC1, DIC2, DIC3)이 제1 내지 제3 연성회로필름들(D-FCB1, D-FCB2, D-FCB3) 상에 각각 실장된 구조를 도시하였으나, 본 발명은 이에 한정되지 않는다. 예를 들어, 제1 내지 제3 구동칩들(DIC1, DIC2, DIC3)은 표시 패널(DP) 상에 직접 실장될 수 있다. 이 경우, 표시 패널(DP)의 제1 내지 제3 구동칩(DIC1, DIC2, DIC3)이 실장된 부분은 밴딩되어 표시 모듈(DM)의 후면에 배치될 수 있다. 또한, 제1 내지 제3 구동칩들(DIC1, DIC2, DIC3)은 메인회로기판(MCB) 상에 직접 실장될 수도 있다.
입력 감지층(ISP)은 연성회로필름들(D-FCB)을 통해 메인회로기판(MCB)과 전기적으로 연결될 수 있다. 그러나, 본 발명의 실시예는 이에 한정되지 않는다. 즉, 표시 모듈(DM)은 입력 감지층(ISP)을 메인회로기판(MCB)과 전기적으로 연결하기 위한 별도의 연성회로필름을 추가적으로 포함할 수 있다.
표시 장치(DD)는 표시 모듈(DM)을 수용하는 외부케이스(EDC)를 더 포함한다. 외부케이스(EDC)는 윈도우(WM)와 결합되어 표시 장치(DD)의 외관을 정의할 수 있다. 외부케이스(EDC)는 외부로부터 가해지는 충격을 흡수하며 표시 모듈(DM)로 침투되는 이물질/수분 등을 방지하여 외부케이스(EDC)에 수용된 구성들을 보호한다. 한편, 본 발명의 일 예로, 외부케이스(EDC)는 복수의 수납 부재들이 결합된 형태로 제공될 수 있다.
일 실시예에 따른 표시 장치(DD)는 표시 모듈(DM)을 동작시키기 위한 다양한 기능성 모듈을 포함하는 전자모듈, 표시 장치(DD)의 전반적인 동작에 필요한 전원을 공급하는 전원공급모듈, 표시 모듈(DM) 및/또는 외부케이스(EDC)와 결합되어 표시 장치(DD)의 내부 공간을 분할하는 브라켓 등을 더 포함할 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시 장치의 블럭도이다.
도 3을 참조하면, 표시 장치(DD)는 표시 패널(DP) 및 패널 구동 블럭(PDB)을 포함한다. 패널 구동 블럭(PDB)은 표시 패널(DP)의 구동을 제어한다.
본 발명의 일 예로, 패널 구동 블럭(PDB)은 컨트롤러(CP), 소스 드라이버(SD), 게이트 드라이버(GD), 전압 생성 블럭(VGB) 및 발광 드라이버(ED)를 포함한다.
컨트롤러(CP)는 입력 영상 신호(RGB) 및 외부 제어 신호(CTRL)를 수신한다. 컨트롤러(CP)는 소스 드라이버(SD)와의 인터페이스(interface) 사양에 맞도록 입력 영상 신호(RGB)의 데이터 포맷을 변환하여 영상 데이터(IMD)를 생성한다. 본 발명의 일 예로, 컨트롤러(CP)는 입력 영상 신호(RGB)에 포함된 제1 서브 영상 신호(SRGB1, 도 5 참조)를 보정하여 보정 영상 신호(CRGB_a, 도 5 참조)를 생성한다. 이 경우, 컨트롤러(CP)는 소스 드라이버(SD)와의 인터페이스 사양에 맞도록 보정 영상 신호(CRGB_a)의 데이터 포맷을 변환하여 영상 데이터(IMD)를 생성한다. 본 발명의 일 예로, 입력 영상 신호(RGB)가 제1 서브 영상 신호(SRGB1) 및 제2 서브 영상 신호(SRGB2, 도 5 참조)를 포함할 경우, 컨트롤러(CP)는 소스 드라이버(SD)와의 인터페이스 사양에 맞도록 제1 및 제2 서브 영상 신호들(SRGB1, SRGB2)의 데이터 포맷을 변환하여 영상 데이터(IMD)를 생성한다. 컨트롤러(CP)의 동작에 대하여는 도 5 내지 도 13에 대한 설명에서 후술한다.
컨트롤러(CP)는 외부 제어 신호(CTRL)에 기초하여 소스 구동 신호(SDS), 게이트 구동 신호(GDS) 및 발광 제어 신호(EDS)를 생성한다. 외부 제어 신호(CTRL)는 수직 동기 신호, 수평 동기 신호 및 메인 클럭 등을 포함할 수 있다.
컨트롤러(CP)는 영상 데이터(IMD) 및 소스 구동 신호(SDS)를 소스 드라이버(SD)에 송신한다. 소스 구동 신호(SDS)는 소스 드라이버(SD)의 동작을 개시하는 수평 시작 신호를 포함할 수 있다. 소스 드라이버(SD)는 소스 구동 신호(SDS)에 응답하여, 영상 데이터(IMD)를 토대로 데이터 신호(DS)를 생성한다. 소스 드라이버(SD)는 데이터 신호(DS)를 후술하는 복수 개의 데이터 라인들(DL1~DLm)에 출력한다. 데이터 신호(DS)는 영상 데이터(IMD)의 계조 값에 대응하는 아날로그 전압일 수 있다.
컨트롤러(CP)는 게이트 구동 신호(GDS)를 게이트 드라이버(GD)로 송신한다. 게이트 구동 신호(GDS)는 게이트 드라이버(GD)의 동작을 개시하는 수직 시작 신호, 스캔 신호들(SS1~SSn)의 출력 시기를 결정하는 스캔 클럭 신호 등을 포함할 수 있다. 게이트 드라이버(GD)는 게이트 구동 신호(GDS)를 토대로 스캔 신호들(SS1~SSn)을 생성한다. 게이트 드라이버(GD)는 스캔 신호들(SS1~SSn)을 후술하는 복수 개의 스캔 라인들(SL1~SLn)에 출력한다.
컨트롤러(CP)는 발광 제어 신호(EDS)를 발광 드라이버(ED)에 송신한다. 발광 드라이버(ED)는 발광 제어 신호(EDS)에 응답하여 발광 제어 신호들(ES1~ESn)을 복수 개의 발광 라인들(EL1~ELn)에 출력한다.
전압 생성 블럭(VGB)은 표시 패널(DP)의 동작에 필요한 전압들을 생성한다. 본 발명의 일 예로, 전압 생성 블럭(VGB)은 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS) 및 초기화 전압(Vinit)을 생성한다. 본 발명의 일 예로, 전압 생성 블럭(VGB)은 컨트롤러(CP)의 제어에 따라 동작할 수 있다. 본 발명의 일 예로, 제1 구동 전압(ELVDD)의 전압 레벨은 제2 구동 전압(ELVSS)의 전압 레벨보다 크다. 본 발명의 일 예로, 제1 구동 전압(ELVDD)의 전압 레벨은 대략 20V 내지 30V일 수 있다. 초기화 전압(Vinit)의 전압 레벨은 제2 구동 전압(ELVSS)의 전압 레벨보다 작다. 본 발명의 일 예로, 초기화 전압(Vinit)의 전압 레벨은 대략 1V 내지 9V일 수 있다.
본 발명의 일 예로, 표시 패널(DP)은 복수 개의 스캔 라인들(SL1~SLn), 복수 개의 데이터 라인들(DL1~DLm), 복수 개의 발광 라인들(EL1~ELn) 및 복수 개의 화소들(PX)을 포함한다.
스캔 라인들(SL1~SLn)은 게이트 드라이버(GD)으로부터 제1 방향(DR1)으로 연장되고, 제2 방향(DR2)으로 서로 이격하여 배열된다. 데이터 라인들(DL1~DLm)은 소스 드라이버(SD)으로부터 제2 방향(DR2)의 반대 방향으로 연장되며, 제1 방향(DR1)으로 서로 이격되어 배열된다.
화소들(PX) 각각은 스캔 라인들(SL1~SLn) 중 대응하는 3개의 스캔 라인에 전기적으로 연결된다. 또한, 화소들(PX) 각각은 발광 라인들(EL1~ELn) 중 대응하는 하나의 발광 라인 및 데이터 라인들(DL1~DLm) 중 대응하는 하나의 데이터 라인에 각각 전기적으로 연결된다. 예를 들어, 도 3에 도시된 바와 같이, 1 번째 행의 화소들은 제1 내지 제3 스캔 라인들(SL1, SL2, SL3), 제1 발광 라인(EL1) 및 제1 데이터 라인(DL1)에 연결될 수 있다. 다만, 본 발명의 일 예로, 화소들(PX)의 구동회로의 구성에 따라, 화소들(PX)과 스캔 라인들(SL1~SLn), 데이터 라인들(DL1~DLm) 및 발광 라인들(EL1~ELn)의 연결 관계는 변경될 수 있다.
화소들(PX) 각각은 컬러광을 생성하는 발광 다이오드를 포함할 수 있다. 예컨대, 화소들(PX)은 레드 컬러광을 생성하는 레드 화소들, 그린 컬러광을 생성하는 그린 화소들, 및 블루 컬러광을 생성하는 블루 화소들을 포함할 수 있다. 레드 화소의 발광 다이오드, 그린 화소의 발광 다이오드 및 블루 화소의 발광 다이오드는 서로 다른 물질의 발광층을 포함할 수 있다. 본 발명의 일 예로, 화소들(PX) 각각은 백색 컬러광을 생성하는 백색 화소들을 포함할 수도 있다. 이 경우, 표시 장치(DD)에 포함된 반사방지층은 컬러 필터들을 더 포함할 수도 있다. 표시 장치(DD)는 백색 컬러광이 컬러 필터들을 통과하여 나온 광들을 토대로 영상(IM)을 표시할 수 있다. 다만, 본 발명의 일 예로, 화소들(PX)은 블루 컬러광을 생성하는 블루 화소들로 이루어질 수도 있다. 이 경우, 표시 장치(DD)는 블루 컬러광이 컬러 필터들을 통과하여 나온 광들을 토대로 영상(IM)을 표시할 수 있다. 본 발명의 일 예로, 블루 컬러광이 컬러 필터들을 통과할 경우, 통과한 광은 블루 컬러광과 다른 파장의 컬러를 가질 수 있다. 본 발명의 일 예로, 컬러 필터들은 퀀텀닷을 포함할 수 있다. 퀀텀닷은 입사되는 광의 파장을 변환하여 방출하는 광의 파장을 조절할 수 있는 입자이다. 퀀텀닷은 입자 크기에 따라 방출하는 광의 파장을 조절할 수 있으며, 이에 따라 퀀텀닷은 레드 컬러광, 그린 컬러광 및 블루 컬러광 등을 갖는 광을 방출할 수 있다.
화소들(PX) 각각은 발광 다이오드의 발광을 제어하는 화소 회로부를 포함한다. 화소 회로부는 복수의 트랜지스터들 및 커패시터를 포함할 수 있다. 화소들(PX) 각각은 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS) 및 초기화 전압(Vinit)을 수신한다.
도 4는 도 2에 도시된 표시 모듈의 단면도이다.
도 4를 참조하면, 표시 모듈(DM)은 표시 패널(DP)과 입력 감지층(ISP)을 포함한다. 표시 패널(DP)은 베이스층(BL), 베이스층(BL) 상에 배치된 회로 소자층(DP-CL), 표시 소자층(DP-ED), 및 봉지층(ENP)을 포함한다. 별도로 도시되지 않았으나, 표시 패널(DP)은 반사방지층, 굴절률 조절층 등과 같은 기능성층들을 더 포함할 수 있다.
베이스층(BL)은 적어도 하나의 합성수지층을 포함할 수 있다. 베이스층(BL)은 합성수지층 이외에도 유리 재료층, 금속 재료층, 또는 유/무기 복합재료층 등을 포함할 수 있다. 본 발명의 일 예로, 베이스층(BL)은 플렉서블한 층일 수 있다. 도 2를 참조하여 설명한 유효 영역(AA)과 비유효 영역(NAA)은 베이스층(BL)에 동일하게 정의될 수 있다.
회로 소자층(DP-CL)은 베이스층(BL) 상에 배치된다. 회로 소자층(DP-CL)은 적어도 하나의 중간 절연층과 회로 소자를 포함한다. 중간 절연층은 적어도 하나의 중간 무기층과 적어도 하나의 중간 유기층을 포함한다. 상기 회로 소자는 신호 라인들, 화소 회로부 등을 포함한다.
표시 소자층(DP-ED)은 회로 소자층(DP-CL) 상에 배치된다. 표시 소자층(DP-ED)은 복수의 화소들을 포함한다. 각각의 화소들은 발광 다이오드를 포함할 수 있다. 본 발명의 일 예로, 각각의 화소들은 유기 발광 다이오드들을 포함할 수 있다. 표시 소자층(DP-ED)은 화소 정의막과 같은 유기막을 더 포함할 수 있다.
봉지층(ENP)은 표시 소자층(DP-ED)을 밀봉한다. 봉지층(ENP)은 적어도 하나의 무기층을 포함한다. 봉지층(ENP)은 적어도 하나의 유기층을 더 포함할 수 있다. 무기층은 수분/산소로부터 표시 소자층(DP-ED)을 보호하고, 유기층은 먼지 입자와 같은 이물질로부터 표시 소자층(DP-ED)을 보호한다. 무기층은 실리콘 나이트라이드층, 실리콘 옥시 나이트라이드층 및 실리콘 옥사이드층, 티타늄옥사이드층, 또는 알루미늄옥사이드층 등을 포함할 수 있다. 유기층은 아크릴 계열 유기층을 포함할 수 있고, 이에 제한되지 않는다.
입력 감지층(ISP)은 연속 공정에 의해 표시 패널(DP) 상에 형성될 수 있다. 입력 감지층(ISP)은 다층 구조를 가질 수 있다. 입력 감지층(ISP)은 단층 또는 다층의 절연층을 포함할 수 있다. 본 발명의 일 실시예에 따르면, 입력 감지층(ISP)이 연속공정에 의해 표시 패널(DP) 상에 직접 배치되는 경우, 입력 감지층(ISP)은 봉지층(ENP) 상에 직접 배치되고, 접착 필름이 입력 감지층(ISP)과 표시 패널(DP) 사이에 배치되지 않는다. 그러나, 다른 일 예로, 입력 감지층(ISP)과 표시 패널(DP) 사이에 접착 필름이 배치될 수 있다. 이 경우, 입력 감지층(ISP)은 표시 패널(DP)과 연속공정에 의해 제조되지 않으며, 표시 패널(DP)과 별도의 공정을 통해 제조된 후, 접착 필름에 의해 표시 패널(DP)의 상면에 고정될 수 있다.
본 발명의 다른 일 예로, 표시 패널(DP)은 봉지 기판을 더 포함할 수도 있다. 봉지 기판은 표시 소자층(DP-ED) 상에 베이스층(BL)과 마주하도록 배치될 수 있다. 봉지 기판은 플라스틱 기판, 유리 기판, 메탈 기판, 또는 유/무기 복합재료 기판 등을 포함할 수 있다. 봉지 기판과 베이스층(BL) 사이에는 실런트가 배치되고, 실런트에 의하여 봉지 기판과 베이스층(BL)이 서로 결합될 수 있다. 실런트는 유기 접착제 또는 세라믹 접착재료인 프릿(frit) 등을 포함할 수도 있다. 표시 소자층(DP-ED)은 실런트 및 봉지 기판에 의하여 밀봉될 수 있다.
입력 감지층(ISP)이 연속 공정에 의해 표시 패널(DP) 상에 직접 배치되는 경우, 입력 감지층(ISP)은 봉지 기판 상에 직접 배치될 수 있다. 그러나, 다른 일 예로 입력 감지층(ISP)과 표시 패널(DP) 사이에 접착 필름이 배치되는 경우, 입력 감지층(ISP)은 접착 필름에 의해 봉지 기판의 상면에 고정될 수 있다.
도 5는 본 발명의 일 실시예에 따른 컨트롤러의 구성을 설명하기 위한 블록도이다.
도 5를 참조하면, 컨트롤러(CP_a)는 디더링 판단 블록(DJB), 디더링 보상 블록(DCB_a), 메모리(MM) 및 데이터 변환 블록(DTB)을 포함한다. 도 6은 본 발명의 일 실시예에 따른 디더링 판단 블록의 동작을 설명하기 위한 개념도이다. 도 7a 및 도 7b는 본 발명의 일 실시예에 따른 디더링 패턴을 설명하기 위한 개념도이다. 도 8은 본 발명의 일 실시예에 따른 메모리를 설명하기 위한 개념도이다. 도 9은 본 발명의 일 실시예에 따른 난수표를 설명하기 위한 개념도이다. 도 10은 본 발명의 일 실시예에 따른 보상 디더링 패턴을 설명하기 위한 개념도이다.
도 5 및 도 6을 참조하면, 디더링 판단 블록(DJB)은 입력 영상 신호(RGB)를 제공받고, 입력 영상 신호(RGB)에 제1 서브 영상 신호(SRGB1) 및 제2 서브 영상 신호(SRGB2)가 포함되었는지 여부를 판단한다.
입력 영상 신호(RGB)에는 제1 영상(IM1)에 대응되는 제1 서브 영상 신호(SRGB1) 및 제2 영상(IM2)에 대응되는 제2 서브 영상 신호(SRGB2)가 포함될 수 있다. 제1 영상(IM1)은 제1 계조(GY1, 이하 얼룩 계조라고 지칭함)를 갖는 영상이고, 제2 영상(IM2)은 제2 계조를 갖는 영상이다. 본 발명의 일 예로, 입력 영상 신호(RGB)에 제1 및 제2 서브 영상 신호들(SRGB1, SRGB2)이 포함된 경우, 표시 영역(DA)은 제1 영상(IM1)이 표시되는 얼룩 영역(STA) 및 제2 영상(IM2)이 표시되는 비얼룩 영역(NSTA)을 포함할 수 있다. 다만, 본 발명은 이에 제한되지 않고, 입력 영상 신호(RGB)에 제1 서브 영상 신호(SRGB1)만이 포함되거나, 입력 영상 신호(RGB)에 제2 서브 영상 신호(SRGB2)만이 포함될 수도 있다. 입력 영상 신호(RGB)에 제1 서브 영상 신호(SRGB1)만이 포함된 경우, 얼룩 영역(STA)은 표시 영역(DA)의 전체에 대응될 수 있다. 입력 영상 신호(RGB)에 제2 서브 영상 신호(SRGB2)만이 포함된 경우, 비얼룩 영역(NSTA)은 표시 영역(DA)의 전체에 대응될 수 있다. 또한, 입력 영상 신호(RGB)에는 제1 및 제2 영상들(IM1, IM2)뿐만 아니라, 추가 영상들에 대응되는 서브 영상 신호들이 더 포함될 수도 있다. 이 경우, 표시 영역(DA)은 얼룩 영역(STA) 및 비얼룩 영역(NSTA)외에 상기한 추가 영상들이 표시되는 추가 영역들을 더 포함할 수도 있다. 이하, 도 5 내지 도 7b에 대한 설명에서는 입력 영상 신호(RGB)에 제1 및 제2 서브 영상 신호들(SRGB1, SRGB2)이 포함된 경우로 설명한다.
본 발명의 일 예로, 디더링 판단 블록(DJB)은 기준 계조 신호(RGY)를 제공받는다. 기준 계조 신호(RGY)에는 제1 서브 영상 신호(SRGB1)와 제2 서브 영상 신호(SRGB2)를 구분하는 기준이 되는 기준 계조에 대한 정보가 포함된다.
디더링 판단 블록(DJB)은 입력 영상 신호(RGB) 중 기준 계조와 같거나, 기준 계조보다 낮은 계조를 갖는 영상에 대응되는 입력 영상 신호(SRGB1)를 제1 서브 영상 신호(SRGB1)로 구분한다. 본 발명의 일 예로, 얼룩 계조(GY1)는 기준 계조와 같거나, 기준 계조보다 낮은 계조이다. 얼룩 계조(GY1)에 대응되는 제1 영상(IM1)은 디더링(dithering)이 필요한 영상일 수 있다. 디더링(dithering)에 대한 것은 도 7에 대한 설명에서 후술하도록 한다.
디더링 판단 블록(DJB)은 입력 영상 신호(RGB) 중 기준 계조보다 높은 영상에 대응되는 영상 신호(SRGB2)를 제2 서브 영상 신호(SRGB2)로 구분한다. 본 발명의 일 예로, 제2 계조는 기준 계조보다 높은 계조이다.
도 5, 도 7a 및 도 7b를 참조하면, 디더링 보상 블록(DCB_a)은 디더링 판단 블록(DJB)으로부터 제1 서브 영상 신호(SRGB1)를 제공받는다. 디더링 보상 블록(DCB_a)은 디더링을 통하여 제1 서브 영상 신호(SRGB1)를 보정하여 보정 영상 신호(CRGB_a)를 생성한다. 디더링 보상 블록(DCB_a)은 보정 영상 신호(CRGB_a)를 데이터 변환 블록(DTB)에 제공한다.
디더링 보상 블록(DCB_a)은 단위 영역 신호(UAS)를 제공받는다. 단위 영역 신호(UAS)에는 후술할 디더링 패턴(DTP)의 단위 영역(UA)에 대한 정보가 포함된다. 디더링 보상 블록(DCB_a)은 제1 서브 영상 신호(SRGB1)에 포함된 영상(IM)이 표시 영역(DA)에 표시되는 좌표 정보를 계산할 수 있다. 디더링 보상 블록(DCB_a)은 시간의 흐름에 따라 제공되는 제1 서브 영상 신호(SRGB1)의 좌표 정보를 표시 패널(DP)의 크기, 해상도 및 표시 패널의 구동 주파수 등을 토대로 계산할 수 있다. 디더링 보상 블록(DCB_a)은 계산된 제1 서브 영상 신호(SRGB1)의 좌표 정보를 토대로 얼룩 영역(STA)의 좌표 정보를 계산할 수 있다. 디더링 보상 블록(DCB_a)은 단위 영역 신호(UAS)에 포함된 단위 영역(UA)에 대한 정보를 토대로, 얼룩 영역(STA)을 단위 영역(UA)으로 구분할 수도 있다. 본 발명의 일 예로, 얼룩 영역(STA)의 면적이 단위 영역(UA)의 면적보다 클 경우, 디더링 보상 블록(DCB_a)은 얼룩 영역(STA)을 복수 개의 단위 영역(UA)으로 구분할 수 있다. 다만, 본 발명은 이에 제한되지 않고, 얼룩 영역(STA)의 면적과 단위 영역(UA)의 면적이 동일할 경우, 얼룩 영역(STA)은 하나의 단위 영역(UA)에 대응될 수도 있다. 각 단위 영역(UA)에는 복수의 화소가 대응될 수 있다.
디더링 보상 블록(DCB_a)은 디더링을 통하여 제1 서브 영상 신호(SRGB1)를 보정한다. 디더링(dithering)은 제한된 계조를 이용하여 특정 계조를 표시하기 위한 영상 처리 기법이다. 디더링 패턴(DTP)은 디더링 시에 영상(IM, 도 1 참조)을 표시하기 위해 사용되는 패턴이다. 본 발명의 일 예로, 디더링 패턴(DTP)은 표시 패널(DP, 도 6 참조)의 단위 영역(UA)에 표시된다. 디더링 패턴(DTP)은 복수 개의 서브 단위 영역들(SUA1~SUA8)을 포함한다. 본 발명의 일 예로, 서브 단위 영역들(SUA1~SUA8) 각각은 하나의 화소(PX, 도 3 참조)에 대응될 수 있다. 다만, 본 발명은 이에 제한되지 않고, 서브 단위 영역들(SUA1~SUA8) 각각은 복수 개의 화소들(PX)에 대응될 수도 있다. 또한, 도 7a에는 1 개의 단위 영역(UA)이 8 개의 서브 단위 영역들(SUA1~SUA8)을 포함하여, 2 X 4로 배열된 것이 도시되었으나, 본 발명은 이에 제한되지 않는다. 1개의 단위 영역(UA)은 N X M개의 서브 단위 영역들을 포함할 수 있고, 여기서 N 및 M은 1 이상의 자연수일 수 있다.
본 발명의 일 예로, 표시 패널(DP)은 단위 영역(UA)에 표시되는 디더링 패턴(DTP)을 통한 디더링으로 얼룩 계조(GY1)를 갖는 영상을 단위 영역(UA)에 표시할 수 있다. 디더링 패턴(DTP)에 포함된 서브 단위 영역들(SUA1~SUA8)에 표시되는 영상들은 각각 제1 디더링 계조(GY_a) 또는 제2 디더링 계조(GY_b)를 가질 수 있다. 본 발명의 일 예로, 도 7b에는 8 개의 서브 단위 영역들(SUA1~SUA8) 중 2 개의 서브 단위 영역들에 표시되는 영상들이 각각 제1 디더링 계조(GY_a)를 갖고, 6 개의 서브 단위 영역들에 표시되는 영상들이 각각 제2 디더링 계조(GY_b)를 갖는 것이 도시되어있다. 이때, 제1 디더링 계조(GY_a) 및 제2 디더링 계조(GY_b) 각각은 디더링 패턴(DTP)이 표시되는 단위 영역(UA)에 표시되는 영상의 평균 계조가 얼룩 계조(GY1)가 되도록 결정된다. 제1 디더링 계조(GY_a)의 크기는 얼룩 계조(GY1)보다 크고, 제2 디더링 계조(GY_b)의 크기는 얼룩 계조(GY1)보다 작을 수 있다. 본 발명의 일 예로, 제2 디더링 계조(GY_b)가 0 gray의 계조를 가질 때, 제1 디더링 계조(GY_a)의 크기는 얼룩 계조(GY1)의 크기의 4 배일 수 있다. 이 경우, 8 개의 서브 단위 영역들에 표시되는 영상들이 모두 얼룩 계조(GY1)를 갖는 경우의 단위 영역(UA)에 표시되는 영상의 계조와, 디더링 패턴(DTP)을 통하여 단위 영역(UA)에 표시되는 영상의 계조가 같을 수 있다. 이하, 디더링 패턴(DTP)을 통하여 단위 영역(UA)에 표시되는 영상은 얼룩 계조(GY1)를 갖는 것으로 설명한다.
도 7b를 참조하면, 디더링 패턴(DTP)은 제1 서브 디더링 패턴(DTP_a), 제2 서브 디더링 패턴(DTP_b), 제3 서브 디더링 패턴(DTP_c) 및 제4 서브 디더링 패턴(DTP_d)을 포함한다. 본 발명의 일 예로, 디더링 패턴(DTP)에서 제1 디더링 계조(GY_a)를 갖는 영상이 표시되는 2 개의 서브 단위 영역들의 위치는 변할 수 있다. 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d) 각각에 포함된 제1 디더링 계조(GY_a)를 갖는 영상이 표시되는 2 개의 서브 단위 영역들은 서로 다르다. 제1 서브 디더링 패턴(DTP_a)에서는 제5 및 제7 서브 단위 영역들(SUA5, SUA7) 각각에 제1 디더링 계조(GY_a)를 갖는 영상이 표시된다. 본 발명의 일 예로, 디더링 보상 블록(DCB_a)은 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d) 중 어느 하나의 서브 디더링 패턴을 이용한 디더링을 통하여 제1 서브 영상 신호(SRGB1)를 보정할 수 있다.
또한, 표시 패널(DP)은 얼룩 계조(GY1)를 갖는 디더링 패턴(DTP)이 각각 표시되는 n개의 디더링 프레임들을 하나의 디더링 주기로 하여 얼룩 계조(GY1)를 갖는 영상을 단위 영역(UA)에 표시할 수 있다. 본 발명의 일 예로, 표시 패널(DP)은 8개의 디더링 프레임들(DTF0~DTF7)을 하나의 디더링 주기로 하여 얼룩 계조(GY1)를 갖는 영상을 단위 영역(UA)에 표시할 수 있다. 이때, 하나의 디더링 주기 내에서 서로 다른 패턴(제1 디더링 계조(GY_a)를 갖는 영상들이 표시되는 서브 단위 영역들의 배치가 다른 것)을 갖는 적어도 두 개 이상의 서브 디더링 패턴들을 이용하여 얼룩 계조(GY1)를 갖는 영상을 단위 영역(UA)에 표시할 수 있다. 본 발명의 일 예로, 제1 및 제3 디더링 프레임들(DTF0, DFT2)에서는 각각 제1 서브 디더링 패턴(DTP_a)이 단위 영역(UA)에 표시된다. 제2 및 제4 디더링 프레임들(DTF1, DTF3)에서는 제2 서브 디더링 패턴(DTP_b)이 단위 영역(UA)에 표시된다. 제5 및 제 7 디더링 프레임들(DTF4, DTF6)에서는 제3 서브 디더링 패턴(DTP_c)이 단위 영역(UA)에 표시된다. 제6 및 제8 디더링 프레임들(DTF5, DTF7)에서는 제4 서브 디더링 패턴(DTP_d)이 단위 영역(UA)에 표시된다. 제1 내지 제8 디더링 프레임들(DTF0~DTF7) 동안 동일한 서브 디더링 패턴을 이용하여 얼룩 계조(GV1)를 갖는 영상을 표시하는 것과 비교할 때, 본 발명의 일 예로, 제1 내지 제8 디더링 프레임들(DTF0~DTF7) 동안 서로 다른 패턴을 갖는 적어도 두 개 이상의 서브 디더링 패턴들을 이용하여 얼룩 계조(GY1)를 갖는 영상을 표시하는 경우, 표시 패널(DP)의 표시 품질을 향상시킬 수 있다. 구체적으로, 표시 패널(DP)의 사용자에게 제1 디더링 계조(GY_a)를 갖는 영상이 표시되는 서브 단위 영역과 제2 디더링 계조(GY_b)를 갖는 영상이 표시되는 서브 단위 영역이 구분되어 시인되는 것을 방지할 수 있다.
본 발명의 일 예로, 디더링 패턴(DTP)은 5 개 이상의 서로 다른 패턴을 갖는 서브 디더링 패턴들을 포함할 수 있다. 본 발명의 일 예로, 디더링 패턴들(DTP)은 8 개의 서로 다른 패턴을 갖는 서브 디더링 패턴들을 포함할 수 있다. 이 경우, 각각의 제1 내지 제8 디더링 프레임들(DTF0~DTF7)에서 다른 패턴을 갖는 서브 디더링 패턴이 단위 영역(UA)에 표시될 수도 있다.
도 5 및 도 8을 참조하면, 메모리(MM)에는 단위 영역(UA)에 표시되는 영상의 계조들에 대응되는 복수의 디더링 패턴들이 저장될 수 있다. 본 발명의 일 예로, 메모리(MM)에는 단위 영역(UA)에 제1 타겟 계조를 갖는 영상을 표시하기 위한 제1 디더링 패턴(DTP1), 단위 영역(UA)에 제2 타겟 계조를 갖는 영상을 표시하기 위한 제2 디더링 패턴(DTP2) 및 단위 영역(UA)에 제3 타겟 계조를 갖는 영상을 표시하기 위한 제3 디더링 패턴(DTP3) 등이 포함될 수 있다. 제1 내지 제3 타겟 계조를 갖는 영상은 디더링이 필요한 영상일 수 있다. 본 발명의 일 예로, 제1 타겟 계조는 기준 계조와 같거나, 기준 계조보다 낮을 수 있다. 제1 타겟 계조는 제2 타겟 계조보다 낮다. 제2 타겟 계조는 제3 타겟 계조보다 낮다. 다만, 본 발명은 이에 제한되지 않고, 메모리(MM)에는 제3 타겟 계조보다 낮은 계조에 대응되는 복수의 디더링 패턴들이 저장될 수 있다. 또한, 본 발명의 일 예로, 디더링을 기준 계조보다 높은 계조를 갖는 영상에 적용할 경우, 메모리(MM)에는 기준 계조보다 높은 계조를 갖는 영상을 표시하기 위한 디더링 패턴이 더 저장될 수도 있다.
또한, 각각의 디더링 패턴들은 복수 개의 서브 디더링 패턴들을 포함할 수 있다. 이하, 설명의 편의를 위하여, 제1 타겟 계조가 얼룩 계조(GY1)인 것으로 설명하고, 제1 디더링 패턴(DTP1)이 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d)을 포함하는 것으로 설명한다.
디더링 보상 블록(DCB_a)은 메모리(MM)로부터 디더링 패턴들 중 제1 서브 영상 신호(SRGB1)에 대응되는 제1 디더링 패턴(DTP1)을 독출하기 위하여, 제1 요청 신호(RQS1_a)를 메모리(MM)에 제공한다. 메모리(MM)는 제1 요청 신호(RQS1_a)에 응답하여 제1 디더링 패턴(DTP1)을 디더링 보상 블록(DCB_a)에 제공한다. 본 발명의 일 예로, 디더링 보상 블록(DCB_a)은 메모리(MM)에 제1 요청 신호(RQS_a)를 제공하고, 제1 서브 영상 신호(SRGB1)에 대응되는 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d)을 독출한다.
도 5, 도 7a, 도 7b, 도 9 및 도 10을 참조하면, 디더링 보상 블록(DCB_a)은 난수표(RNT)를 제공받는다. 본 발명의 일 예로, 난수표(RNT)는 얼룩 영역(STA)에 포함된 단위 영역들(UA)에 각각 대응되는 복수의 단위셀들(UCL)을 포함한다. 난수표(RNT)는 복수의 단위셀들(UCL)에 각각 배정된 복수 개의 영역 난수들(ARN)을 포함한다. 디더링 보상 블록(DCB_a)은 메모리(MM)로부터 독출한 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d) 및 난수표(RNT)를 토대로 보상 디더링 패턴(CDTP)을 생성한다. 미도시되었지만, 컨트롤러(CP_a)는 다양한 면적의 얼룩 영역에 대응되는 복수 개의 난수표들을 저장한 메모리를 더 포함할 수 있다. 이 경우, 디더링 보상 블록(DCB_a)은 제1 서브 영상 신호(SRGB1)를 토대로 상기한 메모리로부터 복수 개의 난수표들 중 얼룩 영역(STA)에 대응되는 난수표를 독출할 수 있다.
본 발명의 일 예로, 영역 난수들(ARN) 각각은 표시 패널(DP)이 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d)을 이용하여 얼룩 계조(GY1)를 갖는 영상을 표시하는 제1 내지 제8 디더링 프레임들(DTF0~DTF7)에 각각 대응될 수 있다. 본 발명의 일 예로, 표시 패널(DP)이 n개의 디더링 프레임들을 하나의 디더링 주기로 하여 영상을 표시할 경우, 영역 난수들(ARN)은 0 내지 n-1 값의 값을 가질 수 있고, 이때, 영역 난수들(ARN)은 자연수이다.
본 발명의 일 예로, 디더링 보상 블록(DCB_a)은 난수표(RNT)를 이용하여, 제1 영상(IM1, 도 6 참조)이 표시되는 얼룩 영역(STA)에 포함된 복수 개의 단위 영역들(UA) 각각에 표시되는 복수 개의 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d)을 포함하는 보상 디더링 패턴(CDTP)을 생성할 수 있다. 본 발명의 일 예로, 디더링 보상 블록(DCB_a)은 보상 디더링 패턴(CDTP)이 “0” 및 “2”의 영역 난수를 포함하는 단위셀(UCL)에는 제1 및 제3 디더링 프레임(DTF0, DTF2)에서 각각 표시되는 제1 서브 디더링 패턴(DTP_a)을 포함하도록 할 수 있다. 보상 디더링 패턴(CDTP)이 “1” 및 “3”의 영역 난수를 포함하는 단위셀(UCL)에는 제2 및 제4 디더링 프레임(DTF1, DTF3)에서 각각 표시되는 제2 서브 디더링 패턴(DTP_b)을 포함하도록 할 수 있다. 보상 디더링 패턴(CDTP)이 “4” 및 “6”의 영역 난수를 포함하는 단위셀(UCL)에는 제5 및 제7 디더링 프레임(DTF4, DTF6)에서 각각 표시되는 제3 서브 디더링 패턴(DTP_c)을 포함하도록 할 수 있다. 보상 디더링 패턴(CDTP)이 “5” 및 “7”의 영역 난수를 포함하는 단위셀(UCL)에는 제6 및 제8 디더링 프레임(DTF5, DTF7)에서 각각 표시되는 제4 서브 디더링 패턴(DTP_d)을 포함하도록 할 수 있다. 이때, 난수표(RNT)에 포함된 영역 난수들(ARN)은 규칙을 가지고 배열되지 않고, 랜덤한 배열을 갖는다. 따라서, 보상 디더링 패턴(CDTP)에 포함된 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d)도 규칙을 가지고 배열되지 않고, 랜덤한 배열을 갖는다.
디더링 보상 블록(DCB_a)은 보상 디더링 패턴(CDTP) 및 제1 서브 영상 신호(SRGB1)를 토대로 보정 영상 신호(CRGB_a)를 생성한다. 본 발명의 일 예로, 디더링 보상 블록(DCB_a)은 제1 서브 영상 신호(SRGB1)에 포함된 제1 영상(IM1)의 패턴과 보상 디더링 패턴(CDTP)을 비교하여 보정 영상 신호(CRGB_a)를 생성할 수 있다. 제1 서브 영상 신호(SRGB1)에 포함된 제1 영상(IM1)의 패턴이 표시 패널(DP, 도 3 참조)에 포함된 화소들 중 특정한 제1 화소만이 켜지고, 나머지 제2 화소가 켜지지 않는 특수 패턴인 경우, 보정 영상 신호(CRGB_a)는 보상 디더링 패턴(CDTP) 중 제1 화소에 대응되는 패턴만이 켜지도록 생성될 수 있다. 본 발명의 보상 디더링 패턴(CDTP)은 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d)이 랜덤한 배열을 갖기 때문에, 제1 영상(IM1)의 패턴이 상기한 특수 패턴이더라도 매 디더링 프레임에서 얼룩 영역(STA) 내의 화소들이 모두 켜지지 않는 것을 방지할 수 있다. 따라서 표시 장치(DD)를 사용하는 사용자에게 플리커(flicker) 등의 문제가 인식되지 않아, 표시 장치(DD)의 표시 품질이 향상될 수 있다.
또한, 제1 서브 영상 신호(SRGB1)에 포함된 제1 영상(IM1)의 패턴에서 켜지는 화소에 보상 디더링 패턴(CDTP)에서 켜지는 화소가 모두 대응될 경우(즉, 제1 영상(IM1)의 패턴이 특수 패턴이 아닌 경우), 보정 영상 신호(CRGB_a)는 보상 디더링 패턴(CDTP)을 이용하여 보정 영상 신호(CRGB_a)를 생성할 수 있다. 이 경우에, 보상 디더링 패턴(CDTP)은 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d)이 랜덤한 배열을 갖기 때문에, 보상 디더링 패턴(CDTP)이제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d) 중 어느 하나의 서브 디더링 패턴만으로 이루어진 경우와 비교할 때, 얼룩 영역(STA) 내의 특정 화소들이 매 디더링 프레임에서 켜지지 않는 것을 방지할 수 있다. 본 발명은 표시 패널(DP)의 사용자에게 제1 디더링 계조(GY_a)를 갖는 영상이 표시되는 서브 단위 영역과 제2 디더링 계조(GY_b)를 갖는 영상이 표시되는 서브 단위 영역이 구분되어 격자 형태로 시인되는 것을 방지할 수 있다.
다만, 본 발명은 이에 제한되지 않고, 디더링 보상 블록(DCB_a)은 보상 디더링 패턴(CDTP)을 토대로 보정 영상 신호(CRGB_a)를 생성할 수도 있다.
다시 도 5를 참조하면, 데이터 변환 블록(DTB)은 디더링 보상 블록(DCB_a)으로부터 보정 영상 신호(CRGB_a)를 제공받는다. 데이터 변환 블록(DTB)은 보정 영상 신호(CRGB_a)를 토대로 영상 데이터(IMD_a)를 생성하고, 소스 드라이버(SD, 도 3 참조)에 제공한다. 또한, 디더링 판단 블록(DJB)이 입력 영상 신호(RGB)에 제2 영상(IM2)에 대응되는 제2 서브 영상 신호(SRGB2)가 포함되었다고 판단한 경우, 데이터 변환 블록(DTB)은 제2 서브 영상 신호(SRGB2)를 제공받는다. 이 경우, 데이터 변환 블록(DTB)은 보정 영상 신호(CRGB_a) 및 제2 서브 영상 신호(SRGB2)를 토대로 영상 데이터(IMD_a)를 생성할 수도 있다.
도 11은 본 발명의 일 실시예에 따른 컨트롤러의 구성을 설명하기 위한 블록도이다. 도 12는 본 발명의 일 실시예에 따른 난수 생성부를 설명하기 위한 개념도이다. 도 13은 본 발명의 일 실시예에 따른 보정 난수표를 설명하기 위한 개념도이다. 이하, 도 5 내지 도 10에서 설명한 구성 및 신호와 동일한 구성 및 신호에 대하여는 동일한 도면 부호를 부여하고, 설명은 생략하도록 한다.
도 11 및 도 12를 참조하면, 컨트롤러(CP_b)는 디더링 판단 블록(DJB), 디더링 보상 블록(DCB_b), 메모리(MM), 난수 생성부(RNG) 및 데이터 변환 블록(DTB)을 포함할 수 있다.
본 발명의 일 예로, 난수 생성부(RNG)는 복수 개의 난수들을 생성할 수 있다. 본 발명의 일 예로, 표시 패널(DP)이 n개의 디더링 프레임들을 하나의 디더링 주기로 하는 경우, 난수 생성부(RNG)는 n개의 난수들을 생성하고, 이때 n은 자연수이다.
본 발명의 일 예로, 난수 생성부(RNG)는 선형 피드백 시프트 레지스터(linear feedback shift register)를 포함할 수 있다. 선형 피드백 시프트 레지스터는 복수 개의 시프트 레지스터들(SR1~SR16) 및 연산 블럭(CRP)을 포함할 수 있다. 도 12에는 1 내지 16 번째 bit에 대응되는 16 개의 시프트 레지스터들(SR1~SR16)이 도시되어 있지만, 본 발명은 이에 제한되지 않는다. 선형 피드백 시프트 레지스터는 16 개보다 작거나, 많은 수의 시프트 레지스터들을 포함할 수도 있다. 복수 개의 시프트 레지스터들(SR1~SR16)에는 초기 시드값(ISV)이 저장된다. 초기 시드값(ISV)은 1 내지 16 번째 bit에 대응되는 16개의 시프트 레지스터들(SR1~SR16)에 각각 저장된 논리값(“0” 또는 “1”)을 포함한다. 표시 패널(DP)의 매 디더링 프레임마다 선형 피드백 시프트 레지스터에는 동일한 초기 시드값(ISV)이 제공된다. 따라서 표시 패널(DP)의 매 디더링 프레임마다 선형 피드백 시프트 레지스터의 초기값은 동일할 수 있다.
연산 블록(CRP)의 출력은 복수 개의 시프트 레지스터들(SR1~SR16) 중 첫번째 시프트 레지스터(SR1)로 제공되고, 각 시프트 레지스터(SR1~SR16)에 저장된 논리값은 인접하는 시프트 레지스터로 이동하여 저장된다. 상기 출력은 선형 피드백 시프트 레지스터에 저장된 초기 시드값(ISV)에 의하여 결정된다.
본 발명의 일 예로, 연산 블록(CRP)은 제1 연산부(CR1), 제2 연산부(CR2) 및 제3 연산부(CR3)를 포함한다. 제1 연산부(CR1)는 14 번째 bit 및 16 번째 bit의 시프트 레지스터(SR14, SR16)에 저장된 논리값(1, 1)의 배타적 논리합을 수행하여 제1 연산값(CRV1)을 출력한다. 제2 연산부(CR2)는 13 번째 bit의 시프트 레지스터(SR13)에 저장된 논리값(1)과 상기 제1 연산값(CRV1)의 배타적 논리합을 수행하여 제2 연산값(CRV2)을 출력한다. 제3 연산부(CR3)는 11 번째 bit의 시프트 레지스터(SR11)에 저장된 논리값(1)과 제2 연산값(CRV2)의 배타적 논리합을 수행하여 제3 연산값(CRV3)을 출력한다. 첫번째 시프트 레지스터(SR1)는 제3 연산부(SR3)의 출력(즉, 제3 연산값(CRV1))을 제공받아 저장한다.
선형 피드백 시프트 레지스터는 필요에 따라 복수 개의 시프트 레지스터들(SR1~SR16) 중 임의의 시프트 레지스터에 저장된 논리값을 토대로 난수들을 생성할 수 있다. 본 발명의 일 예로, 표시 패널(DP)이 8개의 디더링 프레임들을 하나의 디더링 주기로 하는 경우, 선형 피드백 시프트 레지스터는 8개의 난수들을 생성한다. 이 경우, 선형 피드백 시프트 레지스터는 복수 개의 시프트 레지스터들(SR1~SR16) 중 임의의 3 개의 시프트 레지스터에 저장된 논리값을 토대로 8 개의 난수들을 생성할 수 있다.
도 11 및 도 13을 참조하면, 디더링 보상 블록(DCB_b)은 난수 보정부(RNCP) 및 디더링 생성부(DTG)를 포함한다. 디더링 생성부(DTG)는 단위 영역 신호(UAS) 및 제1 서브 영상 신호(SRGB1)를 토대로 얼룩 영역(STA, 도 6 참조)을 복수 개의 단위 영역(UA)으로 구분한 정보를 포함한 구분 신호(CS)를 생성할 수 있다. 난수 보정부(RNCP)는 디더링 생성부(DTG)로부터 구분 신호(CS)를 제공받는다. 난수 보정부(RNCP)는 8개의 난수들을 이용하여 난수표(RNT, 도 9 참조)의 영역 난수들(ARN)을 배정하기 위한 제2 요청 신호(RQS2)를 난수 생성부(RNG)에 제공한다. 난수 보정부(RNCP)는 제2 요청 신호(RQS2)를 난수 생성부(RNG)에 제공하고, 난수 생성부(RNG)로부터 영역 난수들(ARN)을 독출한다. 난수 생성부(RNG)는 독출한 영역 난수들(ARN)을 토대로 난수표(RNT, 도 9 참조)를 생성한다.
선형 피드백 시프트 레지스터에 저장된 초기 시드값(ISV)이 동일하면, 선형 피드백 시프트 레지스터는 동일한 난수들을 출력할 수 있다. 따라서, 표시 장치(DD)는 다양한 면적의 얼룩 영역에 대응되는 복수 개의 난수표들을 저장한 메모리를 별도로 포함하지 않더라도 디더링 구동에 필요한 난수표(RNT)를 제공받을 수 있다. 구체적으로, 표시 패널(DP)의 디더링 주기에 포함된 디더링 프레임들의 개수, 단위 영역(UA)에 포함된 서브 단위 영역들의 개수 및 배열 등에 따라 선형 피드백 시프트 레지스터가 생성하는 난수들의 개수 및 난수 보정부(RNCP)가 독출하는 영역 난수들(ARN)을 달리하여, 디더링 구동에 필요한 난수표(RNT)를 생성할 수 있다. 이를 통하여 비용 절감 및 설계 상의 여유 공간 확보 등이 가능하다.
난수 보정부(RNCP)는 표시 패널(DP)의 디더링 주기에 대한 정보를 포함한 주기 신호(DFQ)를 제공받는다. 난수 보정부(RNCP)는 디더링 주기를 토대로 난수표(RNT)를 보정하여 보정 난수표(CRNT)를 생성할 수 있다. 난수 보정부(RNCP)는 디더링 주기에 포함된 매 디더링 프레임마다 난수표(RNT)에 포함된 영역 난수들(ARN)에 기 설정된 가중치를 더하여 보정 영역 난수들(CARN)을 생성한다. 보정 난수표(CRNT)는 복수의 단위셀들(UCL)에 각각 배정된 복수의 보정 영역 난수들(CARN)을 포함한다. 본 발명의 일 예로, n개의 디더링 프레임들이 하나의 디더링 주기를 구성할 때, 난수 보정부(RNCP)는 n개의 디더링 프레임 각각 난수표(RNT)에 포함된 영역 난수들(ARN)에 기 설정된 가중치를 더하여 보정 영역 난수들(CARN)을 생성한다. 본 발명의 일 예로, 난수 보정부(RNCP)가 매 디더링 프레임마다 난수표(RNT)에 더하는 가중치는 누적될 수 있다. 따라서, n-1번째 디더링 프레임에서의 보정 영역 난수들(CARN)과 n번째 디더링 프레임에서의 보정 영역 난수들(CARN)은 서로 다르다.
본 발명의 일 예로, 가중치는 0부터 n-1까지의 자연수일 수 있다. 이 경우, 난수 보정부(RNCP)는 매 디더링 프레임마다 영역 난수들(ARN)에 가중치를 순차적으로 더하여 보정 영역 난수들(CARN)을 생성할 수 있다. 이때, 영역 난수들(ARN)에 가중치를 더한 수를 합산 영역 난수들이라고 할 때, 합산 영역 난수들이 n보다 커질 경우 보정 영역 난수들(CARN)은 합산 영역 난수들에서 n을 뺀 수이다.
도 13을 참조하면, 난수 보정부(RNCP)는 제1 디더링 프레임(DTF0)에서는 영역 난수들(ARN)에 “0”을 더한 수를 보정 영역 난수들(CARN)로 갖는 제1 보정 난수표(CRNT_a)를 생성한다. 난수 보정부(RNCP)는 제2 디더링 프레임(DTF1)에서는 영역 난수들(ARN)에 “1”을 더한 수를 보정 영역 난수들(CARN)로 갖는 제2 보정 난수표(CRNT_b)를 생성한다. 난수 보정부(RNCP)는 제3 디더링 프레임(DTF2)에서는 영역 난수들(ARN)에 “2”을 더한 수를 보정 영역 난수들(CARN)로 갖는 제3 보정 난수표(CRNT_c)를 생성한다. 난수 보정부(RNCP)는 제4 디더링 프레임(DTF3)에서는 영역 난수들(ARN)에 “3”을 더한 수를 보정 영역 난수들(CARN)로 갖는 제4 보정 난수표(CRNT_d)를 생성한다. 난수 보정부(RNCP)는 제5 디더링 프레임(DTF4)에서는 영역 난수들(ARN)에 “4”을 더한 수를 보정 영역 난수들(CARN)로 갖는 제5 보정 난수표(CRNT_e)를 생성한다. 난수 보정부(RNCP)는 제6 디더링 프레임(DTF5)에서는 영역 난수들(ARN)에 “5”을 더한 수를 보정 영역 난수들(CARN)로 갖는 제6 보정 난수표(CRNT_f)를 생성한다. 난수 보정부(RNCP)는 제7 디더링 프레임(DTF6)에서는 영역 난수들(ARN)에 “6”을 더한 수를 보정 영역 난수들(CARN)로 갖는 제7 보정 난수표(CRNT_g)를 생성한다. 난수 보정부(RNCP)는 제8 디더링 프레임(DTF7)에서는 영역 난수들(ARN)에 “7”을 더한 수를 보정 영역 난수들(CARN)로 갖는 제8 보정 난수표(CRNT_h)를 생성한다. 이때, 영역 난수들(ARN)에 1 내지 7을 더한 수가 8과 같거나, 8보다 큰 경우, 보정 난수표들은 해당 수에서 7을 뺀 수를 보정 영역 난수로 갖는다.
디더링 생성부(DTG)는 제1 요청 신호(RQS1_b)를 메모리(MM)에 제공하고, 메모리(MM)로부터 제1 디더링 패턴(DTP1)을 독출한다. 디더링 생성부(DTG)는 제1 요청 신호(RQS1_b)를 메모리(MM)에 제공하고, 메모리(MM)로부터 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d, 도 7b 참조)을 독출한다.
디더링 생성부(DTG)는 난수 보정부(RNCP)로부터 제1 내지 제8 보정 난수표들(CRNT_a~CRNT_h)을 제공받는다. 디더링 생성부(DDTG)는 제1 디더링 패턴(DTP1) 및 각각의 제1 내지 제8 보정 난수표들(CRNT_a~CRNT_h)을 토대로 복수의 보상 디더링 패턴들을 생성한다. 구체적으로 디더링 생성부(DDTG)는 제1 내지 제4 서브 디더링 패턴들(DTP_a, DTP_b, DTP_c, DTP_d) 및 각각의 제1 내지 제8 보정 난수표들(CRNT_a~CRNT_h)을 토대로 보상 디더링 패턴들을 생성한다.
이때, 제1 내지 제8 보정 난수표들(CRNT_a~CRNT_h) 각각에 포함된 보정 영역 난수들은 서로 다르므로, 제1 내지 제8 보정 난수표들(CRNT_a~CRNT_h) 각각에 대응되는 보상 디더링 패턴들 또한 서로 다른 배열을 갖는다. 따라서, 제1 내지 제8 디더링 프레임들(DTF0~DTF7) 동안 동일한 보상 디더링 패턴을 이용하여 얼룩 계조(GV1)를 갖는 영상을 표시하는 것과 비교할 때, 제1 내지 제8 디더링 프레임들(DTF0~DTF7) 동안 서로 다른 패턴을 갖는 적어도 두 개 이상의 보상 디더링 패턴들을 이용하여 얼룩 계조(GY1)를 갖는 영상을 표시하는 경우, 표시 패널(DP)의 표시 품질을 향상시킬 수 있다.
디더링 생성부(DTG)는 보상 디더링 패턴들 및 제1 서브 영상 신호(SRGB1)를 토대로 보정 영상 신호(CRGB_b)를 생성한다. 다만, 본 발명은 이에 제한되지 않고, 디더링 생성부(DTG)는 보상 디더링 패턴들을 토대로 보정 영상 신호(CRGB_b)를 생성할 수도 있다.
데이터 변환 블록(DTB)은 디더링 생성부(DTG)로부터 보정 영상 신호(CRGB_b)를 제공받는다. 데이터 변환 블록(DTB)은 보정 영상 신호(CRGB_b)를 토대로 영상 데이터(IMD_b)를 생성하고, 소스 드라이버(SD, 도 3 참조)에 제공한다. 또한, 디더링 판단 블록(DJB)이 입력 영상 신호(RGB)에 제2 영상(IM2)에 대응되는 제2 서브 영상 신호(SRGB2)가 포함되었다고 판단한 경우, 데이터 변환 블록(DTB)은 제2 서브 영상 신호(SRGB2)를 제공받는다. 이 경우, 데이터 변환 블록(DTB)은 보정 영상 신호(CRGB_b) 및 제2 서브 영상 신호(SRGB2)를 토대로 영상 데이터(IMD_b)를 생성할 수도 있다.
도 14 내지 도 16은 본 발명의 일 실시예에 따른 표시 장치의 구동 방법을 설명하기 위한 순서도들이다.
도 5 및 도 14를 참조하면, 표시 장치(DD)의 구동 방법은 입력 영상 신호(RGB)에 디더링이 필요한 제1 영상(IM1, 도 6 참조, 이하 “얼룩 영상”이라 지칭함)에 대응되는 제1 서브 영상 신호(SRGB1, 이하 “얼룩 영상 신호”라고 지칭함)가 포함되었는지 여부를 판단하는 단계(S100)를 포함한다. 본 발명의 일 예로, 표시 장치(DD)는 디더링 판단 블록(DJB)을 통하여 얼룩 영상 신호가 포함되었는지 여부를 판단하는 단계(S100)를 수행할 수 있다.
표시 장치(DD)의 구동 방법은, 입력 영상 신호(RGB)에 얼룩 영상 신호(SRGB1)가 포함된 경우, 표시 패널(DP, 도 6 참조) 상의 단위 영역(UA, 도 7a 참조)에 표시되는 디더링 패턴들(DTP, 도 7b 참조) 중 얼룩 영상 신호(SRGB1)에 대응되는 디더링 패턴들(DTP1)을 독출하고, 난수표(RNT) 및 독출한 디더링 패턴들(DTP1)을 이용하여 보상 디더링 패턴(CDTP, 도 10 참조)을 생성하는 단계(S200)를 포함한다. 본 발명의 일 예로, 표시 장치(DD)는 디더링 보상 블록(DCB_a)을 통하여 메모리(MM)로부터 얼룩 영상 신호(SRGB1)에 대응하는 디더링 패턴들(DTP1)을 독출할 수 있다. 디더링 보상 블록(DCB_a)은 난수표(RNT) 및 독출한 디더링 패턴들(DTP1)을 이용하여 보상 디더링 패턴(CDTP)을 생성하는 단계(S200)를 수행할 수 있다.
표시 장치(DD)의 구동 방법은, 얼룩 영상 신호(SRGB1) 및 보상 디더링 패턴(CDTP)을 통하여 보정 영상 신호(CRGB_a)를 출력하는 단계(S300)를 포함한다. 본 발명의 일 예로, 표시 장치(DD)는 디더링 보상 블록(DCB_a)을 통하여 보정 영상 신호(CRGB_a)를 출력할 수 있다.
표시 장치(DD)의 구동 방법은, 보정 영상 신호(CRGB_a)를 토대로 생성한 데이터 신호(DS, 도 3 참조)를 표시 패널(DP, 도 3 참조)에 제공하여 얼룩 영상(IM1)을 표시하는 단계(S400)를 포함한다. 본 발명의 일 예로, 표시 장치(DD)는 보정 영상 신호(CRGB_a)를 토대로 영상 데이터(IMD_a)를 생성하고, 영상 데이터(IMD_a)를 토대로 데이터 신호(DS)를 생성할 수도 있다. 또한, 본 발명의 일 예로, 영상 신호(RGB1)에 얼룩 영상 신호(SRGB1)가 포함되었는지 판단하는 단계(S100)에서, 얼룩 영상 신호(RGB1)에 얼룩 영상 신호(SRGB1) 및 제2 서브 영상 신호(SRGB2)가 포함되었다고 판단한 경우, 표시 장치(DD)는 얼룩 영상 신호(SRGB1) 및 제2 서브 영상 신호(SRGB2)를 토대로 데이터 신호(DS)를 생성할 수도 있다.
도 11, 도 14 및 도 15를 참조하면, 표시 장치(DD)의 구동 방법은, 입력 영상 신호(RGB)에 얼룩 영상 신호(SRGB1)가 포함되었는지 여부를 판단하는 단계(S100) 이후에, n개의 난수들을 생성하는 단계(S110)를 포함할 수 있다. 본 발명의 일 예로, 표시 장치(DD)는 난수 생성부(RNG)를 통하여 n개의 난수들을 생성할 수 있다.
표시 장치(DD)의 구동 방법은, n개의 난수들을 생성하는 단계(S110) 이후에, 얼룩 영상 신호(SRGB1)를 토대로 n개의 난수들 중 하나를 각 단위셀의 영역 난수들(ARN, 도 9 참조)로 배정하여 난수표(RNT, 도 9 참조)를 생성하는 단계(S120)를 더 포함할 수 있다. 본 발명의 일 예로, 표시 장치(DD)는 난수 보정부(RNCP)를 통하여 난수 생성부(RNG)로부터 영역 난수들(ARN)을 독출하여 난수표(RNT)를 생성할 수 있다.
도 11, 도 14, 도 15 및 도 16을 참조하면, 표시 장치(DD)의 구동 방법은, 난수표(RNT)를 생성하는 단계(S120) 이후에 표시 패널(DP)의 디더링 주기를 토대로 난수표(RNT)를 보정하여 보정 난수표(CRNT)를 생성하는 단계(S140)를 더 포함한다. 본 발명의 일 예로, 표시 장치(DD)의 구동 방법은 보정 난수표(CRNT)를 생성하는 단계(S140) 이전에 얼룩 영상 신호(SRGB1)가 제공되는 표시 장치(DD)의 구동 프레임의 수를 카운트하는 단계(S130)를 더 포함할 수 있다. 이때, 보정 난수표(CRNT)를 생성하는 단계(S140)에서는 카운팅된 얼룩 영상 신호(SRGB1)가 제공되는 구동 프레임들의 개수와 디더링 주기를 토대로 난수표(RNT)를 보정하여 보정 난수표(CRNT)를 생성할 수 있다. 표시 장치(DD)는 난수 보정부(RNCP)를 통하여 보정 난수표(CRNT)를 생성할 수 있다. 본 발명의 일 예로, 하나의 디더링 주기가 n개의 디더링 프레임들을 포함하고, 카운팅된 얼룩 영상 신호(SRGB1)가 제공되는 구동 프레임들의 개수가 n보다 작은 m개이며, n 및 m은 자연수일 수 있다. 이때, 난수 보정부(RNCP)는 난수표(RNT)에 얼룩 영상 신호(SRGB1)가 제공되는 m개의 구동 프레임들 각각 대응되는 “0”부터 “m-1”까지의 수를 난수표(RNT)의 영역 난수들(ARN)에 순차적으로 더하여 보정 난수표(CRNT)를 생성할 수 있다. 또한, 카운팅된 얼룩 영상 신호(SRGB1)가 제공되는 구동 프레임들의 수가 n보다 큰 k개이며, n 및 k는 자연수일 수 있다. 이때, 난수 보정부(RNCP)는 난수표(RNT)에 얼룩 영상 신호(SRGB1)가 제공되는 k개의 구동 프레임들 각각 대응되는 “0”부터 “n-1”까지의 수를 난수표(RNT)의 영역 난수들(ARN)에 순차적으로 더하고, “n-1” 다음의 구동 프레임들부터는 다시 “0”부터 순차적으로 증가되는 수를 난수표(RNT)의 영역 난수들(ARN)에 순차적으로 더하여 보정 난수표(CRNT)를 생성할 수 있다. 이 경우, 표시 장치(DD)의 구동 방법은 독출한 디더링 패턴들(DTP1) 및 보정 난수표(CRNT)를 이용하여 보상 디더링 패턴(CDTP)을 생성(S200a)할 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 청구범위에 의해 정하여져야만 할 것이다.
DD: 표시 장치 DV: 구동 드라이버
DP: 표시 패널 IM: 영상
PX: 화소 DVC: 구동 동작 전류
SB: 스캔 블록 DPC: 표시 동작 전류
LGP: 로직부 DRC: 구동칩
ANP: 아날로그부 DOP: 데이터 출력부
GDB: 게이트 구동 블록 EDB: 발광 구동 블록
WSL: 기입 스캔 라인 ESL: 발광 스캔 라인
ISC: 검사 컨트롤러 ISP: 입력 감지층
JDB: 판단 블록 CPP: 비교부
MM: 메모리

Claims (20)

  1. 영상을 표시하는 표시 패널; 및
    입력 영상 신호를 제공받고, 상기 표시 패널의 구동을 제어하는 패널 구동 블록을 포함하고,
    상기 패널 구동 블록은,
    상기 입력 영상 신호에 디더링이 필요한 제1 영상에 대응되는 제1 서브 영상 신호가 포함되었는지 여부를 판단하는 디더링 판단 블록;
    상기 표시 패널의 단위 영역들에 각각 표시되는 복수의 디더링 패턴들이 저장된 메모리; 및
    상기 메모리로부터 상기 디더링 패턴들 중 상기 제1 서브 영상 신호에 대응되는 복수의 디더링 패턴들을 독출하고, 상기 독출한 디더링 패턴들 및 난수표를 이용하여 보상 디더링 패턴을 생성하고, 상기 제1 서브 영상 신호 및 상기 보상 디더링 패턴을 통하여 보정 영상 신호를 출력하는 디더링 보상 블록을 포함하며,
    상기 제1 영상은 상기 표시 패널의 얼룩 영역에 표시되고, 상기 얼룩 영역은 적어도 하나의 단위 영역을 포함하는 표시 장치.
  2. 제1 항에 있어서,
    상기 제1 영상의 계조를 얼룩 계조라고 할 때,
    상기 디더링 판단 블록은,
    상기 얼룩 계조가 기준 계조와 같거나, 상기 기준 계조보다 낮은지 여부를 토대로 상기 입력 영상 신호에 상기 제1 서브 영상 신호가 포함되었는지 여부를 판단하는 표시 장치.
  3. 제2 항에 있어서,
    상기 표시 패널은 복수의 화소를 포함하고,
    상기 단위 영역들 각각은 하나 이상의 화소에 대응되고,
    상기 난수표는 상기 얼룩 영역에 포함된 상기 단위 영역들에 각각 대응되는 복수의 단위셀들을 포함하고, 상기 단위셀들에 각각 배정된 복수 개의 영역 난수들을 포함하는 표시 장치.
  4. 제3 항에 있어서,
    상기 표시 패널이 상기 얼룩 계조를 갖는 복수 개의 디더링 패턴들이 각각 표시되는 n개의 디더링 프레임들을 하나의 디더링 주기로 하여 상기 얼룩 영역에 상기 제1 영상을 표시할 때,
    상기 패널 구동 블록은, 상기 n개의 난수들을 생성하는 난수 생성부를 더 포함하고,
    상기 디더링 보상 블록은, 상기 제1 서브 영상 신호를 토대로 상기 n개의 난수들 중 하나를 각 단위셀의 영역 난수로 배정하는 표시 장치.
  5. 제4 항에 있어서,
    상기 난수 생성부는, 선형 피드백 시프트 레지스터(linear feedback shift register)를 포함하는 표시 장치.
  6. 제5 항에 있어서,
    상기 표시 패널의 매 디더링 프레임마다 상기 난수 생성부에 동일한 초기 시드값이 제공되며,
    상기 난수 생성부는, 상기 초기 시드값을 이용하여 상기 난수들을 생성하는 표시 장치.
  7. 제4 항에 있어서,
    상기 디더링 보상 블록은,
    상기 독출한 디더링 패턴들 및 상기 난수표를 토대로 상기 보상 디더링 패턴을 생성하는 디더링 생성부를 포함하는 표시 장치.
  8. 제7 항에 있어서,
    상기 디더링 보상 블록은,
    상기 표시 패널의 상기 디더링 주기를 토대로 상기 난수표를 보정하여 보정 난수표를 생성하는 난수 보정부를 더 포함하며,
    상기 디더링 생성부는, 상기 독출한 디더링 패턴들 및 상기 보정 난수표를 토대로 상기 보상 디더링 패턴을 생성하는 표시 장치.
  9. 제8 항에 있어서,
    상기 난수 보정부는,
    매 디더링 프레임마다 상기 난수표에 포함된 상기 영역 난수들에 기 설정된 가중치를 더하여 복수 개의 보정 영역 난수들을 생성하고,
    상기 보정 난수표는, 상기 보정 영역 난수들을 포함하는 표시 장치.
  10. 제9 항에 있어서,
    상기 가중치는, 0부터 n-1까지의 자연수이며,
    상기 난수 보정부는,
    상기 매 디더링 프레임마다, 상기 영역 난수들에 상기 가중치를 순차적으로 더하여 상기 보정 영역 난수들을 생성하는 표시 장치.
  11. 제1 항에 있어서,
    상기 패널 구동 블록은,
    상기 입력 영상 신호를 토대로 영상 데이터를 생성하는 컨트롤러; 및
    상기 영상 데이터를 토대로 데이터 신호를 생성하고, 상기 데이터 신호를 상기 표시 패널에 제공하는 소스 드라이버를 포함하고,
    상기 디더링 판단 블록, 상기 메모리 및 상기 디더링 보상 블록은 상기 컨트롤러에 포함되고,
    상기 컨트롤러는,
    상기 보정 영상 신호를 토대로 상기 영상 데이터를 생성하는 데이터 변환 블록을 더 포함하는 표시 장치.
  12. 제11 항에 있어서,
    상기 디더링 판단 블록은, 상기 입력 영상 신호에 디더링이 필요하지 않은 제2 영상에 대응되는 제2 서브 영상 신호가 포함되었는지 여부를 더 판단하고,
    상기 입력 영상 신호에 상기 제1 및 제2 서브 영상 신호들이 포함된 경우, 상기 데이터 변환 블록은 상기 보정 영상 신호 및 상기 제2 서브 영상 신호를 토대로 상기 데이터 신호를 생성하는 표시 장치.
  13. 입력 영상 신호에 디더링이 필요한 얼룩 영상에 대응되는 얼룩 영상 신호가 포함되었는지 여부를 판단하는 단계;
    상기 입력 영상 신호에 상기 얼룩 영상 신호가 포함된 경우, 각각 표시 패널 상의 단위 영역에 표시되는 복수의 디더링 패턴들 중 상기 얼룩 영상 신호에 대응되는 복수의 디더링 패턴들을 독출하고, 난수표 및 상기 독출한 디더링 패턴들을 이용하여 보상 디더링 패턴을 생성하는 단계; 및
    상기 얼룩 영상 신호 및 상기 보상 디더링 패턴을 통하여 보정 영상 신호를 출력하는 단계를 포함하고,
    상기 얼룩 영상은 상기 표시 패널의 얼룩 영역에 표시되고, 상기 얼룩 영역은 복수 개의 단위 영역들을 포함하는 표시 장치의 구동 방법.
  14. 제13 항에 있어서,
    상기 표시 패널은 복수의 화소를 포함하고,
    상기 단위 영역들 각각은 하나 이상의 화소에 대응되고,
    상기 난수표는 상기 얼룩 영역에 포함된 상기 단위 영역들에 각각 대응되는 복수의 단위셀들을 포함하고, 상기 단위셀들에 각각 배정된 복수 개의 영역 난수들을 포함하는 표시 장치의 구동 방법.
  15. 제14 항에 있어서,
    상기 얼룩 영상의 계조를 얼룩 계조라고 할 때,
    상기 표시 패널은 상기 얼룩 계조를 갖는 복수 개의 디더링 패턴들이 각각 표시되는 n개의 디더링 프레임들을 하나의 디더링 주기로 하여 상기 보정 영상 신호에 대응하는 영상을 표시하는 표시 장치의 구동 방법.
  16. 제15 항에 있어서,
    상기 얼룩 영상 신호의 포함 여부를 판단하는 단계 이후에,
    n개의 난수들을 생성하는 단계; 및
    상기 얼룩 영상 신호를 토대로 상기 n개의 난수들 중 하나를 각 단위셀의 영역 난수로 배정하여 상기 난수표를 생성하는 단계를 더 포함하는 표시 장치의 구동 방법.
  17. 제16 항에 있어서,
    상기 난수들은 선형 피드백 시프트 레지스터(linear feedback shift register)를 이용하여 생성되고,
    상기 표시 패널의 매 디더링 프레임마다 상기 선형 피드백 시프트 레지스터에 동일한 초기 시드값을 제공하며,
    상기 선형 피드백 시프트 레지스터는 상기 초기 시드값을 이용하여 상기 난수들을 생성하는 표시 장치의 구동 방법.
  18. 제15 항에 있어서,
    상기 난수표를 생성하는 단계 이후에,
    상기 표시 패널의 상기 디더링 주기를 토대로 상기 난수표를 보정하여 보정 난수표를 생성하는 단계를 더 포함하고,
    상기 보상 디더링 패턴을 생성하는 단계에서는, 상기 독출한 디더링 패턴들 및 상기 보정 난수표를 이용하여 상기 보상 디더링 패턴을 생성하는 표시 장치의 구동 방법.
  19. 제18 항에 있어서,
    상기 보정 난수표를 생성하는 단계 이전에,
    상기 얼룩 영상 신호가 제공되는 구동 프레임의 수를 카운트하는 단계를 더 포함하고,
    상기 보정 난수표를 생성하는 단계에서는,
    상기 카운팅된 구동 프레임들의 개수와 상기 디더링 주기를 토대로 상기 난수표를 보정하여 상기 보정 난수표를 생성하는 표시 장치의 구동 방법.
  20. 제13 항에 있어서,
    상기 보정 영상 신호를 토대로 생성한 데이터 신호를 상기 표시 패널에 제공하여 상기 얼룩 영상을 표시하는 단계를 더 포함하는 표시 장치의 구동 방법.
KR1020220040853A 2022-04-01 2022-04-01 표시 장치 및 표시 장치의 구동 방법 KR20230143211A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020220040853A KR20230143211A (ko) 2022-04-01 2022-04-01 표시 장치 및 표시 장치의 구동 방법
US18/100,188 US11955048B2 (en) 2022-04-01 2023-01-23 Display device and method of driving display device with dithering pattern by random number table
CN202310287673.9A CN116895233A (zh) 2022-04-01 2023-03-22 显示装置和驱动显示装置的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220040853A KR20230143211A (ko) 2022-04-01 2022-04-01 표시 장치 및 표시 장치의 구동 방법

Publications (1)

Publication Number Publication Date
KR20230143211A true KR20230143211A (ko) 2023-10-12

Family

ID=88193250

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220040853A KR20230143211A (ko) 2022-04-01 2022-04-01 표시 장치 및 표시 장치의 구동 방법

Country Status (3)

Country Link
US (1) US11955048B2 (ko)
KR (1) KR20230143211A (ko)
CN (1) CN116895233A (ko)

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101137856B1 (ko) * 2005-10-25 2012-04-20 엘지디스플레이 주식회사 평판표시장치 및 그 화질제어방법
KR101201314B1 (ko) * 2005-11-16 2012-11-14 엘지디스플레이 주식회사 평판표시장치의 제조방법 및 장치
KR101182307B1 (ko) * 2005-12-07 2012-09-20 엘지디스플레이 주식회사 평판표시장치와 그 화질 제어장치 및 화질 제어방법
KR101147083B1 (ko) * 2006-03-29 2012-05-18 엘지디스플레이 주식회사 화질제어 방법
KR101182324B1 (ko) * 2006-07-28 2012-09-20 엘지디스플레이 주식회사 평판표시장치의 화질제어 방법
US8189017B2 (en) * 2007-03-29 2012-05-29 Lg Display Co., Ltd. Apparatus and method for controlling picture quality of flat panel display
KR101035579B1 (ko) * 2008-09-05 2011-05-19 매그나칩 반도체 유한회사 디더링 방법 및 장치
TW201324473A (zh) * 2011-12-02 2013-06-16 Novatek Microelectronics Corp 影像顫化模組
KR102255299B1 (ko) * 2014-11-03 2021-05-24 엘지디스플레이 주식회사 타이밍 컨트롤러, 표시장치 및 구동방법
KR101561465B1 (ko) 2014-11-26 2015-10-20 성균관대학교산학협력단 디스플레이 장치 및 방법
KR102281099B1 (ko) * 2014-12-10 2021-07-26 삼성디스플레이 주식회사 표시 장치, 이의 구동 방법 및 이를 위한 비젼 검사 장치
KR20200076317A (ko) 2018-12-19 2020-06-29 엘지디스플레이 주식회사 디스플레이 장치 및 휘도 제어 방법
KR102652019B1 (ko) * 2019-09-19 2024-03-28 삼성디스플레이 주식회사 구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR20210079463A (ko) 2019-12-19 2021-06-30 삼성디스플레이 주식회사 표시장치 및 이의 구동방법

Also Published As

Publication number Publication date
US20230316980A1 (en) 2023-10-05
US11955048B2 (en) 2024-04-09
CN116895233A (zh) 2023-10-17

Similar Documents

Publication Publication Date Title
US11574600B2 (en) Display device
KR102510916B1 (ko) 표시장치 및 그의 구동 방법
US11462156B2 (en) Display device and method of driving display device
US20100002008A1 (en) Image input/output device and method of correcting photo-reception level in image input/output device, and method of inputting image
CN111599310A (zh) 包括劣化补偿装置的显示装置
KR20170036938A (ko) 열화 보상 장치 및 이를 포함하는 표시 장치
JP2021021875A (ja) 表示装置
TWI777309B (zh) 顯示裝置
US11893944B2 (en) Display device with reduced discontinuity of image at boundary between sensor region and display region and method of driving the same
US11900849B2 (en) Display device
KR20230143211A (ko) 표시 장치 및 표시 장치의 구동 방법
KR102467882B1 (ko) 개인 몰입형 표시장치와 이의 구동방법
CN113994310B (zh) 触控驱动方法、触控显示装置及电子设备
KR20230010134A (ko) 표시 장치
US11657749B2 (en) Display device having adjusted driving voltage based on change in image signal
KR20230033142A (ko) 표시 장치
TWI831386B (zh) 電子裝置及其驅動方法
KR100731740B1 (ko) 화이트 밸런싱된 영상을 표시하기 위한 유기전계발광장치
KR20230089589A (ko) 표시 장치 및 표시 장치의 구동 방법
KR20230150435A (ko) 표시 장치 및 그것의 동작 방법
KR20240029714A (ko) 표시장치의 감마 보정 장치 및 감마 보정 방법
KR20230123745A (ko) 디스플레이 밝기 값에 따라 임계 계조 값을 적응적으로 변경할 수 있는 디더링 회로를 포함하는 디스플레이 드라이버 ic, 이를 포함하는 장치, 및 그 방법
CN116266444A (zh) 显示装置及其驱动方法
KR20180041285A (ko) 터치전극을 구비한 유기발광표시장치 및 그의 제조방법
KR20170075173A (ko) 투명 표시 장치 및 그 구동 방법