KR20230114862A - 표시패널 및 이를 포함하는 전자 기기 - Google Patents

표시패널 및 이를 포함하는 전자 기기 Download PDF

Info

Publication number
KR20230114862A
KR20230114862A KR1020220011045A KR20220011045A KR20230114862A KR 20230114862 A KR20230114862 A KR 20230114862A KR 1020220011045 A KR1020220011045 A KR 1020220011045A KR 20220011045 A KR20220011045 A KR 20220011045A KR 20230114862 A KR20230114862 A KR 20230114862A
Authority
KR
South Korea
Prior art keywords
line
bridge
horizontal
conductive wire
vertical
Prior art date
Application number
KR1020220011045A
Other languages
English (en)
Inventor
이봉원
김대석
김양희
방현철
윤영수
윤일구
이소영
정수교
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020220011045A priority Critical patent/KR20230114862A/ko
Priority to US17/953,775 priority patent/US11854485B2/en
Priority to CN202310056554.2A priority patent/CN116507165A/zh
Publication of KR20230114862A publication Critical patent/KR20230114862A/ko
Priority to US18/520,036 priority patent/US20240087534A1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Geometry (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명의 일 실시예는, 투과영역; 상기 투과영역을 둘러싸는 표시영역; 상기 표시영역에서 제1방향을 따라 각각 연장되되 상기 투과영역을 사이에 두고 상호 이격된 제1부분 및 제2부분을 포함하는, 제1데이터선; 상기 표시영역에서 상기 제1방향을 따라 각각 연장되되 상기 투과영역을 사이에 두고 상호 이격된 제1부분 및 제2부분을 포함하는, 제2데이터선; 상기 표시영역에 위치하고, 상기 제1데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 투과영역의 일 측에 위치하는, 제1브릿지선; 상기 표시영역에 위치하고, 상 제2데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 투과영역의 타 측에 위치하는, 제2브릿지선; 상기 표시영역에 위치하며 상기 제1방향을 따라 연장된 제1수직도전선; 상기 투과영역을 사이에 두고 상기 제1수직도전선의 반대편에 위치한 제2수직도전선; 상기 제1수직도전선과 전기적으로 연결되고, 상기 표시영역에서 상기 제1브릿지선의 제1단부 및 상기 제2브릿지선의 제1단부 사이에 위치하는 제1수평도전선; 및 상기 제2수직도전선과 전기적으로 연결되고, 상기 표시영역에서 상기 제1브릿지선의 제2단부 및 상기 제2브릿지선의 제2단부 사이에 제2수평도전선;을 포함하는, 표시패널을 개시한다.

Description

표시패널 및 이를 포함하는 전자 기기{Display panel and electronic apparatus}
본 발명의 실시예들은 표시패널 및 이를 포함하는 전자 기기에 관한 것이다.
유기발광 표시패널과 같은 표시패널은 발광다이오드의 휘도 등을 제어하기 위해 박막트랜지스터들이 표시영역에 배치된다. 박막트랜지스터들은 전달된 데이터신호, 구동전압, 및 공통전압을 이용하여 대응하는 발광다이오드에서 소정의 색을 갖는 빛을 방출하도록 제어한다.
데이터신호, 구동전압, 및 공통전압 등을 제공하기 위해, 표시영역 외측의 비표시영역에는 데이터 구동회로, 구동전압공급선, 공통전압공급선 등이 위치한다.
본 발명의 일 실시예는 고 품질의 이미지를 제공할 수 있는 표시 장치 및 이를 포함하는 전자 기기를 제공할 수 있으며, 본 발명의 목적이 이에 제한되는 것은 아니다.
본 발명의 일 실시예는, 투과영역; 상기 투과영역을 둘러싸는 표시영역; 상기 표시영역에서 제1방향을 따라 각각 연장되되 상기 투과영역을 사이에 두고 상호 이격된 제1부분 및 제2부분을 포함하는, 제1데이터선; 상기 표시영역에서 상기 제1방향을 따라 각각 연장되되 상기 투과영역을 사이에 두고 상호 이격된 제1부분 및 제2부분을 포함하는, 제2데이터선; 상기 표시영역에 위치하고, 상기 제1데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 투과영역의 일 측에 위치하는, 제1브릿지선; 상기 표시영역에 위치하고, 상 제2데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 투과영역의 타 측에 위치하는, 제2브릿지선; 상기 표시영역에 위치하며 상기 제1방향을 따라 연장된 제1수직도전선; 상기 투과영역을 사이에 두고 상기 제1수직도전선의 반대편에 위치한 제2수직도전선; 상기 제1수직도전선과 전기적으로 연결되고, 상기 표시영역에서 상기 제1브릿지선의 제1단부 및 상기 제2브릿지선의 제1단부 사이에 위치하는 제1수평도전선; 및 상기 제2수직도전선과 전기적으로 연결되고, 상기 표시영역에서 상기 제1브릿지선의 제2단부 및 상기 제2브릿지선의 제2단부 사이에 제2수평도전선;을 포함하는, 표시패널을 개시한다.
상기 제1수평도전선의 양 단부는, 상기 제1브릿지선의 상기 제1단부와 상기 제1데이터선의 상기 제1부분 간의 접속지점 및 상기 제2브릿지선의 상기 제1단부와 상기 제2데이터선의 상기 제1부분 간의 접속지점 각각에 인접하게 배치될 수 있다.
상기 제2수평도전선의 양 단부는, 상기 제1브릿지선의 상기 제2단부와 상기 제1데이터선의 상기 제2부분 간의 접속지점 및 상기 제2브릿지선의 상기 제2단부와 상기 제2데이터선의 상기 제2부분 간의 접속지점 각각에 인접하게 배치될 수 있다.
상기 제1브릿지선의 상기 제1단부와 상기 제1데이터선의 상기 제1부분 간의 접속지점, 상기 제2브릿지선의 상기 제1단부와 상기 제2데이터선의 상기 제1부분 간의 접속지점, 상기 제1브릿지선의 상기 제2단부와 상기 제1데이터선의 상기 제2부분 간의 접속지점, 및 상기 제2브릿지선의 상기 제2단부와 상기 제2데이터선의 상기 제2부분 간의 접속지점 각각은, 상기 표시영역에 위치할 수 있다.
상기 제1브릿지선 및 상기 제2브릿지선 각각은, 상기 제1방향을 따라 연장된 수직브릿지부; 및 상기 수직브릿지부의 양 단부에 각각 인접하며 상기 제1방향에 교차하는 제2방향을 따라 연장된 한 쌍의 수평브릿지부들;을 포함할 수 있다.
상기 수직브릿지부와 상기 한 쌍의 수평브릿지부들은 서로 다른 층 상에 위치할 수 있다.
상기 수직브릿지부는, 상기 제1데이터선 및 상기 제2데이터선 중 적어도 어느 하나와 동일한 층에 배치될 수 있다.
상기 표시영역에 배치되며, 트랜지스터들을 각각 포함하는 복수의 부화소회로들; 상기 복수의 부화소회로들에 각각 전기적으로 연결된 복수의 발광다이오드들; 상기 복수의 부화소회로들 각각에 구동전압을 제공하는 복수의 구동전압선들; 상기 복수의 발광다이오드들을 전극에 공통전압을 제공하는 복수의 공통전압선들;을 포함할 수 있다.
상기 제1수직도전선 및 상기 제2수직도전선 중 적어도 어느 하나는, 상기 복수의 구동전압선들 또는 상기 복수의 공통전압선들과 동일한 전압 레벨을 가질 수 있다.
상기 복수의 부화소회로들 각각에 포함된 적어도 어느 하나의 트랜지스터와 각각 전기적으로 연결된 초기화전압선들;을 더 포함하고, 상기 제1수직도전선 및 상기 제2수직도전선 중 적어도 어느 하나는, 상기 초기화전압선들 중 어느 하나와 동일한 전압 레벨을 가질 수 있다.
상기 표시영역에서 상기 제1방향을 따라 각각 연장되되 상기 투과영역을 사이에 두고 상호 이격된 제1부분 및 제2부분을 포함하는, 제3데이터선; 상기 표시영역에서 상기 제1방향을 따라 각각 연장되되 상기 투과영역을 사이에 두고 상호 이격된 제1부분 및 제2부분을 포함하는, 제4데이터선; 상기 표시영역에 위치하고, 상기 제3데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 투과영역의 일 측에 위치하는, 제3브릿지선; 상기 표시영역에 위치하고, 상기 제4데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 투과영역의 타 측에 위치하는, 제4브릿지선; 상기 표시영역에서 상기 제3브릿지선의 제1단부 및 상기 제4브릿지선의 제1단부 사이에 위치하는 제3수평도전선; 및 상기 표시영역에서 상기 제3브릿지선의 제2단부 및 상기 제4브릿지선의 제2단부 사이에 제4수평도전선;을 더 포함할 수 있다.
상기 제1수평도전선과 상기 제3수평도전선은 서로 이웃하게 배치되되 서로 다른 길이를 가지고, 상기 제2수평도전선과 상기 제4수평도전선은 서로 이웃하게 배치되되 서로 다른 길이를 가질 수 있다.
본 발명의 다른 실시예는, 투과영역 및 상기 투과영역을 둘러싸는 표시영역을 포함하는 표시패널; 및 상기 표시패널의 배면에 위치하며 상기 투과영역과 대응하는 컴포넌트;를 포함하는 전자 기기를 개시한다.
상기 전자 기기의 상기 표시패널은, 상기 표시영역에서 제1방향을 따라 각각 연장되되 투과영역을 사이에 두고 상호 이격된 제1부분과 제2부분을 포함하는, 제1데이터선; 상기 표시영역에 위치하고, 상기 제1데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 제1방향을 따라 연장된 수직브릿지부 및 상기 제1방향과 교차하는 제2방향으로 연장되며 상기 수직브릿지부의 양 단부에 각각 위치하는 한 쌍의 수평브릿지부들을 포함하는, 제1브릿지선; 상기 표시영역에 위치하며 상기 제1방향을 따라 연장된 적어도 하나의 제1수직도전선; 및 상기 표시영역에서 상기 한 쌍의 수평브릿지부들 중 어느 하나의 수평브릿지부와 인접하게 배치되고 상기 적어도 하나의 제1수직도전선과 전기적으로 연결된 제1수평도전선;을 포함할 수 있다.
상기 제1데이터선의 상기 제1부분과 상기 제1브릿지선의 접속지점, 및 상기 제1데이터선의 상기 제2부분과 상기 제1브릿지선의 접속지점은 각각 표시영역에 위치할 수 있다.
상기 표시패널은, 상기 표시영역에 위치하며 상기 제1방향을 따라 연장된 적어도 하나의 제2수직도전선; 및 상기 표시영역에서 상기 한 쌍의 수평브릿지부들 중 다른 하나의 수평브릿지부와 인접하게 배치되고 상기 적어도 하나의 제2수직도전선과 전기적으로 연결된 제2수평도전선;을 더 포함하며, 상기 제2수평도전선은 상기 제2수직도전선과 전기적으로 연결될 수 있다.
상기 제1수평도전선과 상기 제2수평도전선은 상기 투과영역을 사이에 두고 서로 반대편에 위치할 수 있다.
상기 표시패널은, 상기 제1수평도전선과 인접하게 배치되되, 상기 적어도 하나의 제1수직도전선과 전기적으로 연결된 제3수평도전선;을 더 포함하고, 상기 제1수평도전선과 상기 제3수평도전선은 서로 다른 길이를 가질 수 있다.
상기 표시패널은, 상기 제2수평도전선과 인접하게 배치되되, 상기 적어도 하나의 제2수직도전선과 전기적으로 연결된 제4수평도전선;을 더 포함하고, 상기 제2수평도전선과 상기 제4수평도전선은 서로 다른 길이를 가질 수 있다.
상기 표시패널은, 상기 표시영역에 배치되며, 트랜지스터들을 각각 포함하는 복수의 부화소회로들; 상기 복수의 부화소회로들에 각각 전기적으로 연결된 복수의 발광다이오드들; 상기 복수의 부화소회로들 각각에 구동전압을 제공하는 복수의 구동전압선들; 상기 복수의 발광다이오드들을 전극에 공통전압을 제공하는 복수의 공통전압선들; 상기 복수의 부화소회로들에 초기화전압을 제공하는 복수의 초기화전압선들;을 더 포함할 수 있다.
상기 제1수직도전선 및 상기 제2수직도전선 중 적어도 어느 하나는, 상기 복수의 구동전압선들, 상기 복수의 공통전압선들, 또는 상기 복수의 초기화전압선들 중 어느 하나와 동일한 전압 레벨을 가질 수 있다.
상기 제1브릿지선의 상기 수직브릿지부 및 상기 한 쌍의 수평브릿지부들은 서로 다른 층 상에 배치되며, 상기 수직브릿지부는 콘택홀을 통해 상기 한 쌍의 수평브릿지부들 각각에 전기적으로 접속될 수 있다.
상기 컴포넌트는 센서 또는 카메라를 포함할 수 있다.
본 발명의 일 실시예는, 투과영역 및 상기 투과영역을 둘러싸는 표시영역을 포함하는 표시패널; 및 상기 표시패널의 배면에 위치하며 상기 투과영역과 대응하는 컴포넌트;를 포함하는 전자기기로서, 상기 표시패널은, 상기 표시영역에서 제1방향을 따라 각각 연장되되 투과영역을 사이에 두고 상호 이격된 제1부분과 제2부분을 포함하는, 제1데이터선; 상기 표시영역에 위치하고, 상기 제1데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 제1방향을 따라 연장된 수직브릿지부 및 상기 제1방향과 교차하는 제2방향으로 연장되며 상기 수직브릿지부의 제1단부와 상기 제1데이터선의 상기 제1부분에 인접하게 위치하는 제1수평브릿지부를 포함하는, 제1브릿지선; 상기 표시영역의 외측에 배치된 구동전압입력부; 상기 구동전압입력부에 전기적으로 연결되며 상기 표시영역에서 상기 제1방향을 따라 연장된 적어도 하나의 제1수직도전선; 및 상기 표시영역에서 상기 제1수평브릿지부와 인접하게 배치되고 상기 적어도 하나의 제1수직도전선과 전기적으로 연결된 제1수평도전선;을 포함하고, 상기 제1수평도전선 및 상기 제1수평브릿지부는 동일한 층 상에 배치되고, 상기 제1수직도전선 및 상기 제1데이터선은, 상기 제1수평도전선 및 상기 제1수평브릿지부 위의 절연층 상에 배치될 수 있다.
상기 표시패널은, 상기 구동전압입력부에 전기적으로 연결되고 상기 표시영역에서 상기 제1방향을 따라 연장된 수직구동전압선을 더 포함하고, 상기 수직구동전압선은 상기 적어도 하나의 제1수직도전선과 서로 다른 층 상에 배치될 수 있다.
상기 제1브릿지선은, 상기 제2방향으로 연장되며 상기 수직브릿지부의 제2단부와 상기 제1데이터선의 상기 제2부분에 인접하게 위치하는 제2수평브릿지부를 더 포함할 수 있다.
상기 제1데이터선의 상기 제1부분은, 상기 제1데이터선의 상기 제1부분과 상기 제1수평브릿지부 사이에 개재된 상기 절연층의 일부분에 형성된 제1콘택홀을 통해 상기 제1수평브릿지부와 전기적으로 연결되고, 상기 제1데이터선의 상기 제2부분은, 상기 제1데이터선의 상기 제2부분과 상기 제2수평브릿지부 사이에 개재된 상기 절연층의 일부분에 형성된 제2콘택홀을 통해 상기 제2수평브릿지부와 전기적으로 연결될 수 있다.
상기 적어도 하나의 제1수직도전선과 상기 제1수평도전선은, 상기 적어도 하나의 제1수직도전선과 상기 제1수평도전선 사이에 개재된 상기 절연층의 일부분에 형성된 콘택홀을 통해 접속될 수 있다.
상기 표시패널은, 상기 투과영역을 사이에 두고 상기 적어도 하나의 제1수직도전선의 반대편에 위치하고 상기 제1방향을 따라 연장된 적어도 하나의 제2수직도전선; 및 상기 표시영역에서 상기 제2수평브릿지부와 인접하게 배치되고 상기 적어도 하나의 제2수직도전선과 전기적으로 연결된 제2수평도전선;을 더 포함하며, 상기 제2수평도전선은 상기 제2수직도전선과 전기적으로 연결될 수 있다.
상기 표시패널은, 상기 제1수평도전선과 인접하게 배치되되, 상기 적어도 하나의 제1수직도전선과 전기적으로 연결된 제3수평도전선;을 더 포함하고, 상기 제1수평도전선과 상기 제3수평도전선은 서로 다른 길이를 가질 수 있다.
상기 제1수평도전선 및 상기 제3수평도전선은 서로 동일한 층 상에 배치될수 있다.
상기 표시패널은, 상기 제2수평도전선과 인접하게 배치되되, 상기 적어도 하나의 제2수직도전선과 전기적으로 연결된 제4수평도전선;을 더 포함하고, 상기 제2수평도전선과 상기 제4수평도전선은 서로 다른 길이를 가질 수 있다.
상기 제2수평도전선과 상기 제4수평도전선은 서로 동일한 층 상에 배치될 수 있다.
상기한 바와 같이 이루어진 본 발명의 일 실시예에 따르면, 데드스페이스의 면적을 줄이면서도 정전기로부터 표시패널을 보호함으로써 고품질의 이미지를 디스플레이할 수 있는 표시패널 및 이를 포함하는 전자 기기를 제공할 수 있다. 물론 이러한 효과에 의해 본 발명의 범위가 한정되는 것은 아니다.
도 1a 및 도 1b는 본 발명의 일 실시예에 따른 전자 기기를 개략적으로 도시한 사시도이다.
도 2는 본 발명의 일 실시예에 따른 전자 기기의 단면도로서, 도 1의 II-II'선에 따른 단면에 해당한다.
도 3은 본 발명의 일 실시예에 따른 표시패널을 개략적으로 나타낸 평면도이다.
도 4는 도 3의 표시패널을 개략적으로 나타낸 측면도이다.
도 5는 본 발명의 일 실시예에 따른 표시패널에 배치된 발광다이오드와 전기적으로 연결된 부화소회로를 개략적으로 나타낸 등가회로도이다.
도 6은 본 발명의 일 실시예에 따른 표시패널 중 표시영역을 개략적으로 나타낸 단면도이다.
도 7은 본 발명의 일 실시예에 따른 표시패널의 투과영역 및 투과영역에 인접한 표시영역의 일부를 개략적으로 나타낸 평면도이다.
도 8은 본 발명의 일 실시예에 따른 표시패널의 일부분을 확대한 평면도로서, 도 7의 투과영역의 상측의 일 부분을 나타낸다.
도 9는 도 8의 IX-IX'선에 따른 단면도이다.
도 10은 도 8의 X부분을 확대한 평면도이다.
도 11은 도 10의 XI-XI'선에 따른 단면도이다.
도 12는 본 발명의 일 실시예에 따른 표시패널의 일부분을 확대한 평면도로서, 도 7의 투과영역의 하측의 일 부분을 나타낸다.
도 13은 본 발명의 다른 실시예에 따른 표시패널의 일부분을 확대한 평면도로서, 도 7의 투과영역의 상측의 일부를 나타낸다.
도 14는 본 발명의 다른 실시예에 따른 표시패널의 일부분을 확대한 평면도로서, 도 7의 투과영역의 하측의 일부를 나타낸다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예에서 층, 막, 영역, 판 등의 각종 구성요소가 다른 구성요소 “상에” 있다고 할 때, 이는 다른 구성요소 “바로 상에” 있는 경우뿐 아니라 그 사이에 다른 구성요소가 개재된 경우도 포함한다. 또한 설명의 편의를 위하여 도면에서는 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
이하의 실시예에서, x축, y축 및 z축은 직교 좌표계 상의 세 축으로 한정되지 않고, 이를 포함하는 넓은 의미로 해석될 수 있다. 예를 들어, x축, y축 및 z축은 서로 직교할 수도 있지만, 서로 직교하지 않는 서로 다른 방향을 지칭할 수도 있다.
도 1a 및 도 1b는 본 발명의 일 실시예에 따른 전자 기기를 개략적으로 도시한 사시도이다.
도 1a 및 도 1b를 참조하면, 일 실시예에 따른 전자 기기(1)는 동영상이나 정지영상을 표시하는 장치로서, 모바일 폰(mobile phone), 스마트 폰(smart phone), 태블릿 PC(tablet personal computer), 이동 통신 단말기, 전자 수첩, 전자 책, PMP(portable multimedia player), 내비게이션, UMPC(Ultra Mobile PC) 등과 같은 휴대용 전자 기기뿐만 아니라, 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷(internet of things, IOT) 등의 다양한 제품의 표시 화면으로 사용될 수 있다. 또한, 일 실시예에 따른 전자 기기(1)는 스마트 워치(smart watch), 워치 폰(watch phone), 안경형 디스플레이, 및 헤드 장착형 디스플레이(head mounted display, HMD)와 같이 웨어러블 장치(wearable device)에 사용될 수 있다. 또한, 일 실시예에 따른 전자 기기(1)는 자동차의 계기판, 및 자동차의 센터페시아(center fascia) 또는 대쉬보드에 배치된 CID(Center Information Display), 자동차의 사이드 미러를 대신하는 룸 미러 디스플레이(room mirror display), 자동차의 뒷좌석용 엔터테인먼트로, 앞좌석의 배면에 배치되는 디스플레이로 사용될 수 있다. 이하에서는, 설명의 편의를 위해 일 실시예에 따른 전자 기기(1)가 스마트 폰으로 사용되는 것을 도시한다.
본 명세서의 평면도 상에서 "좌", "우", "상", "하"는 전자 기기(1)의 수직한 방향에서 전자 기기(1)를 바라보았을 때의 방향을 가리킨다. 예를 들어, "좌"는 -x 방향, "우"는 +x 방향, "상"은 +y 방향, "하"는 -y 방향을 가리킨다.
전자 기기(1)는 평면상 직사각형 형태로 이루어질 수 있다. 예를 들어, 전자 기기(1)는 도 1a 및 도 1b과 같이 x방향의 단변과 y방향의 장변을 갖는 직사각형의 평면 형태를 가질 수 있다. x방향의 단변과 y방향의 장변이 만나는 모서리(corner)는 소정의 곡률을 갖도록 둥글게 형성되거나 직각으로 형성될 수 있다. 전자 기기(1)의 평면 형태는 직사각형에 한정되지 않고, 다른 다각형, 타원형, 또는 비정형 형상으로 형성될 수 있다.
전자 기기(1)는 표시영역(DA)의 내측에 배치된 적어도 하나의 투과영역(TA)을 포함할 수 있다. 투과영역(TA)은 표시영역(DA)에 의해 전체적으로 둘러싸일 수 있다. 투과영역(TA)은 도 2를 참조하여 후술할 컴포넌트가 배치되는 영역으로서, 전자 기기(1)는 컴포넌트를 이용하여 다양한 기능을 가질 수 있다.
도 1a에서는 투과영역(TA)이 좌상측에 배치된 것을 도시하나 본 발명은 이에 한정되지 않는다. 다른 실시예로서, 투과영역(TA)은 도 1b에 도시된 바와 같이 상측 중앙에 배치될 수 있다. 또는, 다른 실시예로서 투과영역(TA)은 우상측에 배치될 수 있다.
표시영역(DA)은 표시영역(DA)상에 배치된 복수의 부화소들에서 방출되는 빛을 이용하여 소정의 이미지를 제공할 수 있다. 각 부화소는 소정의 색의 빛을 방출하는 표시요소를 포함할 수 있다. 예컨대, 적색, 녹색, 또는 청색의 빛을 방출하는 표시요소들이 x방향 및 y방향을 따라 이차원적으로 배열될 수 있으며, 이미지를 방출하는 표시영역(DA)이 정의될 수 있다.
비표시영역(NDA)은 부화소들이 배치되지 않는 영역으로서, 투과영역(TA)을 둘러싸는 제1비표시영역(NDA1) 및 표시영역(DA)을 둘러싸는 제2비표시영역(NDA2)을 포함할 수 있다. 제1비표시영역(NDA1)은 투과영역(TA)과 표시영역(DA) 사이에 배치되고, 제2비표시영역(NDA2)은 표시영역(DA)의 외곽에 배치될 수 있다.
도 2는 본 발명의 일 실시예에 따른 전자 기기의 단면도로서, 도 1의 II-II'선에 따른 단면에 해당한다.
도 2를 참조하면, 전자 기기(1)는 일측이 개방되고 내부에 공간을 갖는 하우징(HS)을 포함할 수 있다. 하우징(HS)의 개방된 일측은 윈도우(60)와 결합될 수 있다.
윈도우(60)의 배면 상에는 표시패널(10), 입력감지층(40), 및 광학 기능층(50)이 배치될 수 있으며, 표시패널(10)의 배면 상에는 컴포넌트(20)가 배치될 수 있다.
컴포넌트(20)는 빛 또는 음향을 이용하는 전자요소일 수 있다. 전자요소는 근접센서와 같이 거리를 측정하는 센서, 사용자의 신체의 일부(예, 지문, 홍채, 얼굴 등)을 인식하는 센서, 빛을 출력하는 소형 램프이거나, 카메라를 포함할 수 있다. 빛을 이용하는 전자요소는, 가시광, 적외선광, 또는 자외선광과 같이 다양한 파장 대역의 빛을 이용할 수 있다. 음향을 이용하는 전자요소는, 초음파 또는 다른 주파수 대역의 음향을 이용할 수 있다.
표시패널(10)은 이미지를 표시할 수 있다. 표시패널(10)은 표시영역(DA)에 배치된 표시요소들을 이용하여 이미지를 표시할 수 있다. 표시패널(10)은 발광다이오드를 포함하는 발광 표시패널일 수 있다. 발광다이오드는 유기 발광층을 포함하는 유기 발광다이오드(organic light emitting diode)를 포함할 수 있다. 일부 실시예로, 발광다이오드는 무기물을 포함하는 무기 발광다이오드일 수 있다. 무기발광다이오드는 무기물 반도체 기반의 재료들을 포함하는 PN 접합 다이오드를 포함할 수 있다. PN 접합 다이오드에 순방향으로 전압을 인가하면 정공과 전자가 주입되고, 그 정공과 전자의 재결합으로 생기는 에너지를 빛 에너지로 변환시켜 소정의 색상의 빛을 방출할 수 있다. 전술한 무기발광다이오드는 수~수백 마이크로미터 또는 수~수백 나노미터의 폭을 가질 수 있으며, 일부 실시예에서 무기발광다이오드는 마이크로 LED로 지칭될 수 있다.
표시패널(10)은 강성이 있어 쉽게 구부러지지 않는 리지드(rigid) 표시패널 또는 유연성이 있어 쉽게 구부러지거나 접히거나 말릴 수 있는 플렉시블(flexible) 표시패널일 수 있다. 예를 들어, 표시패널(10)은 접고 펼 수 있는 폴더블(foldable) 표시패널, 표시면이 구부러진 커브드(curved) 표시패널, 표시면 이외의 영역이 구부러진 벤디드(bended) 표시패널, 말거나 펼 수 있는 롤러블(rollable) 표시패널, 및 연신 가능한 스트레처블(stretchable) 표시패널일 수 있다.
입력감지층(40)은 외부의 입력, 예컨대 터치 이벤트에 따른 좌표정보를 획득한다. 입력감지층(40)은 감지전극(sensing electrode 또는 touch electrode) 및 감지전극과 연결된 트레이스라인들을 포함할 수 있다. 입력감지층(40)은 표시패널(10) 위에 배치될 수 있다. 입력감지층(40)은 뮤추얼 캡 방식 또는/및 셀프 캡 방식으로 외부 입력을 감지할 수 있다.
입력감지층(40)은 표시패널(10) 상에 직접 형성될 수 있다. 예컨대, 입력감지층(40)은 표시패널(10)을 형성하는 공정 이후에 연속적으로 이뤄질 수 있으며, 이 경우 점착층은 입력감지층(40)과 표시패널(10) 사이에 개재되지 않을 수 있다. 또는, 입력감지층(40)은 별도로 형성된 후 점착층을 통해 결합될 수 있다. 점착층은 광학 투명 점착제를 포함할 수 있다.
광학 기능층(50)은 반사 방지층을 포함할 수 있다. 반사 방지층은 윈도우(60)를 통해 외부에서 표시패널(10)을 향해 입사하는 빛(외부광)의 반사율을 감소시킬 수 있다. 반사 방지층은 위상지연자(retarder) 및 편광자(polarizer)를 포함할 수 있다.
다른 실시예로, 반사 방지층은 블랙매트릭스와 컬러필터들을 포함할 수 있다. 컬러필터들은 표시패널(10)의 부화소들 각각에서 방출되는 빛의 색상을 고려하여 배열될 수 있다. 또 다른 실시예로, 반사 방지층은 상쇄간섭 구조물을 포함할 수 있다. 상쇄간섭 구조물은 서로 다른 층 상에 배치된 제1 반사층과 제2 반사층을 포함할 있다. 제1 반사층 및 제2 반사층에서 각각 반사된 제1 반사광과 제2 반사광은 상쇄 간섭될 수 있고, 그에 따라 외부광 반사율이 감소될 수 있다.
광학 기능층(50)은 렌즈층을 포함할 수 있다. 렌즈층은 표시패널(10)에서 방출되는 빛의 출광 효율을 향상시키거나, 색편차를 줄일 수 있다. 렌즈층은 오목하거나 볼록한 렌즈 형상을 가지는 층을 포함하거나, 또는/및 굴절률이 서로 다른 복수의 층을 포함할 수 있다. 광학 기능층(50)은 전술한 반사 방지층 및 렌즈층을 모두 포함하거나, 이들 중 어느 하나를 포함할 수 있다.
광학 기능층(50)은 광학 투명 점착제(OCA, optical clear adhesive)와 같은 점착층을 통해 윈도우(60)와 결합될 수 있다.
표시패널(10), 입력감지층(40), 및/또는 광학 기능층(50)은 각각 투과영역(TA)에 위치하는 관통홀을 포함할 수 있다. 이와 관련하여, 도 2는 표시패널(10), 입력감지층(40), 및 광학 기능층(50) 각각이 제1 내지 제3관통홀(10H, 40H, 50H)을 포함하는 것을 개시한다. 제1관통홀(10H)은 표시패널(10)의 상면으로부터 하면을 향해 표시패널(10)을 관통할 수 있고, 제2관통홀(40H)은 입력감지층(40)의 상면으로부터 하면을 향해 입력감지층(40)을 관통할 수 있으며, 제3관통홀(50H)은 광학 기능층(50)의 상면으로부터 하면을 향해 광학 기능층(50)을 관통할 수 있다.
일부 실시예로서, 표시패널(10), 입력감지층(40), 및 광학 기능층(50)에서 선택된 적어도 하나는 관통홀을 포함하지 않을 수 있다. 예컨대, 표시패널(10), 입력감지층(40), 및 광학 기능층(50) 중에서 선택된 하나 또는 둘은 관통홀을 포함하지 않을 수 있다. 또는, 투과영역(TA)의 투과율을 확보할 수 있다면, 표시패널(10), 입력감지층(40), 및 광학 기능층(50) 각각은 투과영역(TA)에 위치하는 관통홀을 포함하지 않을 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시패널을 개략적으로 나타낸 평면도이고, 도 4는 도 3의 표시패널을 개략적으로 나타낸 측면도이다.
도 3을 참조하면, 표시패널(10)은 투과영역(TA), 표시영역(DA), 제1비표시영역(NDA1) 및 제2비표시영역(NDA2)을 포함할 수 있다. 표시패널(10)의 형상은 사실상 기판(100)의 형상과 동일할 수 있다.
투과영역(TA)은 표시영역(DA)의 내측에 배치되며, 표시영역(DA)에 의해 전체적으로 둘러싸일 수 있다. 투과영역(TA)은 앞서 도 1a 및 도 3에 도시된 바와 같이 표시영역(DA)의 좌상측에 배치될 수 있다. 다른 실시예로, 투과영역(TA)은 표시영역(DA)의 상측 중앙에 배치될 수 있다. 또는, 투과영역(TA)은 표시영역(DA)의 우상측에 배치될 수 있다.
제1비표시영역(NDA1)은 투과영역(TA)과 표시영역(DA) 사이에 위치하되, 투과영역(TA)을 전체적으로 둘러쌀 수 있다. 앞서 도 2를 참조하여 설명한 바와 같이 표시패널(10)이 투과영역(TA)에 위치하는 제1관통홀(10H, 도 2)을 포함하는 경우 제1관통홀(10H)을 통해 유입될 수 있는 수분이 표시영역(DA)으로 진행하는 것을 방지하기 위한 구조가 배치될 수 있다. 예컨대, 유기물로 형성된 층(예컨대, 후술할 제1 및 제2기능층)은 표시영역(DA)을 전체적으로 커버하도록 표시영역(DA)에서는 연속적으로 형성될 수 있으나, 제1비표시영역(NDA1)에서는 불연속적으로 형성될 수 있다. 예컨대, 유기물로 형성된 층(예컨대, 후술할 제1 및 제2기능층)은, 제1비표시영역(NDA1)에 배치되며 상호 분리된 복수의 부분들을 포함할 수 있다.
표시영역(DA)은 이미지를 표시하는 부분으로, 표시영역(DA)은 예컨대, 원형, 타원형, 다각형, 특정 도형의 형상 등 다양한 형상을 가질 수 있다. 도 1에서는 표시영역(DA)이 대략 사각형의 형상을 갖는 것을 도시하지만, 다른 실시예로서 표시영역(DA)은 모서리가 둥근 대략 사각형의 형상을 가질 수 있다.
표시영역(DA)에는 발광다이오드(LED)들이 배치될 수 있다. 발광다이오드(LED)들은 표시영역(DA)에 배열된 부화소회로(PC)들에 각각 전기적으로 연결될 수 있다. 부화소회로(PC)는 발광다이오드(LED)의 온/오프 및 휘도 등을 제어하기 위한 신호선 또는 전압선에 연결된 트랜지스터들을 포함할 수 있다. 이와 관련하여, 도 3은 트랜지스터들에 전기적으로 연결된 신호선으로서 스캔선(SL), 발광제어선(EL), 데이터선(DL)을 도시하며, 전압선으로서 구동전압선(VDDL), 공통전압선(VSSL), 제1초기화전압선(INL1), 및 제2초기화전압선(INL2)을 도시한다.
제2비표시영역(NDA2)은 표시영역(DA)의 외측에 배치될 수 있다. 제2비표시영역(NDA2)은 표시영역(DA)을 전체적으로 둘러쌀 수 있다. 제2비표시영역(NDA2)의 일 부분(이하, 돌출 주변영역이라 함)은 표시영역(DA)으로부터 멀어지는 방향을 따라 연장될 수 있다. 다르게 말하면, 표시패널(10)은 투과영역(TA), 제1비표시영역(NDA1), 표시영역(DA) 및 표시영역(DA)을 둘러싸는 제2비표시영역(NDA2)의 일 부분을 포함하는 메인영역(MR) 및 메인영역(MA)으로부터 일 방향을 따라 연장된 서브영역(SR)을 포함할 수 있으며, 서브영역(SR)이 전술한 돌출 주변영역에 해당할 수 있다. 서브영역(SR)의 폭(x방향으로의 폭)은 메인영역(MR)의 폭(x방향으로의 폭) 보다 작을 수 있으며, 서브영역(SR)의 일부는 도 4에 도시된 바와 같이 벤딩될 수 있다. 표시패널(10)이 도 4에 도시된 바와 같이 벤딩되는 경우, 표시패널(10)을 포함하는 전자 기기(1, 도 1A 등)를 바라볼 때 비표시영역인 제2비표시영역(NDA2)이 시인되지 않도록 하거나 시인되더라도 그 시인되는 면적이 최소화되도록 할 수 있다.
표시패널(10)의 형상은 기판(100)의 형상과 실질적으로 동일할 수 있다. 예컨대, 기판(100)이 투과영역(TA), 제1비표시영역(NDA1), 표시영역(DA), 및 제2비표시영역(NDA2)을 포함한다고 할 수 있다. 또는, 기판(100)은 메인영역(MR) 및 서브영역(SR)을 포함한다고 할 수 있다.
제2비표시영역(NDA2)에는 도 3에 도시된 바와 같이 공통전압공급선(1000), 구동전압공급선(2000), 제1 및 제2구동회로(3031, 3032) 및 데이터 구동회로(4000)가 배치될 수 있다.
공통전압공급선(1000)은 표시영역(DA)의 제1에지(E1)에 인접하게 배치된 제1공통전압입력부(1011), 및 제2공통전압입력부(1012)를 포함할 수 있다. 일 실시예로, 제1공통전압입력부(1011) 및 제2공통전압입력부(1012)는 상호 이격되어 배치되되, 제3공통전압입력부(1013)는 제1공통전압입력부(1011) 및 제2공통전압입력부(1012) 사이에 위치할 수 있다. 제1공통전압입력부(1011)와 제2공통전압입력부(1012)는 표시영역(DA)의 제1에지(E1)의 양측에 단부에 각각 배치되고, 제3공통전압입력부(13)는 표시영역(DA)의 제1에지(E1)의 중간에 배치될 수 있다. 일부 실시예로서, 복수의 제3공통전압입력부(1013)가 제1공통전압입력부(1011) 및 제2공통전압입력부(1012) 사이 배치되거나, 제1공통전압입력부(1011) 및 제2공통전압입력부(1012) 사이에 제3공통전압입력부(1013)가 배치되지 않을 수 있다.
제1공통전압입력부(1011) 및 제2공통전압입력부(1012)는 표시영역(DA)의 제2에지(E2), 제3에지(E3), 및 제4에지(E4)를 따라 연장된 바디부(1014)에 의해 연결될 수 있다. 다르게 말하면, 제1공통전압입력부(1011), 제2공통전압입력부(1012) 및 바디부(1014)는 일체로 형성될 수 있다.
공통전압공급선(1000)은 표시영역(DA)을 지나는 공통전압선(VSSL)들에 전기적으로 연결될 수 있다. 표시영역(DA)상에 배치된 공통전압선(VSSL)들은 서로 교차하도록 연장될 수 있다. 예컨대, 공통전압선(VSSL)들은 y방향으로 연장된 공통전압선들 및 x방향으로 연장된 공통전압선들을 포함할 수 있다. 이하에서는 설명의 편의를 위하여, 'y방향으로 연장된 공통전압선'을 수직공통전압선(VSL)이라 하고, 'x방향으로 연장된 공통전압선'을 수평공통전압선(HSL)이라 한다.
수직공통전압선(VSL) 및 수평공통전압선(HSL)은 서로 교차하도록 표시영역(DA)을 지날 수 있다. 수직공통전압선(VSL) 및 수평공통전압선(HSL)은 서로 다른 층 상에 위치하되, 이들 사이에 위치하는 적어도 하나의 절연층에 형성된 콘택홀을 통해 접속될 수 있다. 수직공통전압선(VSL) 및 수평공통전압선(HSL) 간의 접속을 위한 콘택홀은 표시영역(DA)에 위치할 수 있다.
구동전압공급선(2000)은 표시영역(DA)을 사이에 두고 상호 이격된 제1 및 제2구동전압입력부(2021, 2022)를 포함할 수 있다. 제1 및 제2구동전압입력부(2021, 2022)은 표시영역(DA)을 사이에 두고 실질적으로 평행하게 연장될 수 있다. 제1구동전압입력부(2021)는 표시영역(DA)의 제1에지(E1)에 인접하게 배치되고, 제2구동전압입력부(2022)는 표시영역(DA)의 제3에지(E3)에 인접하게 배치될 수 있다.
구동전압공급선(2000)은 표시영역(DA)을 지나는 구동전압선(VDDL)들에 전기적으로 연결될 수 있다. 표시영역(DA)상에 배치된 구동전압선(VDDL)들은 서로 교차하도록 연장될 수 있다. 예컨대, 구동전압선(VDDL)들은 y방향으로 연장된 구동전압선들 및 x방향으로 연장된 구동전압선들을 포함할 수 있다. 이하에서는 설명의 편의를 위하여, 'y방향으로 연장된 구동전압선'을 수직구동전압선(VDL)이라 하고, 'x방향으로 연장된 구동전압선'을 수평구동전압선(HDL)이라 한다.
수직구동전압선(VDL) 및 수평구동전압선(HDL)은 서로 교차하도록 표시영역(DA)을 지날 수 있다. 수직구동전압선(VDL) 및 수평구동전압선(HDL)은 서로 다른 층 상에 위치하되, 이들 사이에 위치하는 적어도 하나의 절연층에 형성된 콘택홀을 통해 접속될 수 있다. 수직구동전압선(VDL) 및 수평구동전압선(HDL)은 간의 접속을 위한 콘택홀은 표시영역(DA)에 위치할 수 있다.
제1 및 제2구동회로(3031, 3032)는 제2비표시영역(NDA2)에 배치되며, 스캔선(SL)및 발광제어선(EL)과 전기적으로 연결될 수 있다. 일 실시예로, 스캔선(SL)들 중 일부는 제1구동회로(3031)에 전기적으로 연결되고, 나머지는 제2구동회로(3032)에 연결될 수 있다. 제1 및 제2구동회로(3031, 3032)는 스캔 신호를 생성하는 스캔구동부를 포함하며, 생성된 스캔 신호는 스캔선(SL)을 통해 부화소회로(PC)의 어느 하나의 트랜지스터에 전달될 수 있다. 제1 및 제2구동회로(3031, 3032)는 발광제어 신호를 생성하는 발광제어구동부를 포함하며, 생성된 발광제어 신호는 발광제어선 (EL)을 통해 부화소회로(PC)의 어느 하나의 트랜지스터에 전달될 수 있다.
데이터 구동회로(4000)는 표시영역(DA)을 지나는 데이터선(DL)을 통해 데이터신호를 부화소회로(PC)의 어느 하나의 트랜지스터에 전달될 수 있다.
기판(100)의 일측에는 제1단자부(TD1)가 위치할 수 있다. 제1단자부(TD1) 상에는 인쇄회로기판(5000)이 부착될 수 있다. 인쇄회로기판(5000)은 제1단자부(TD1)와 전기적으로 연결되는 제2단자부(TD2)를 포함하며, 제어부(6000)는 인쇄회로기판(5000) 상에 배치될 수 있다. 제어부(6000)의 제어신호들은 제1 및 제2단자부(TD1, TD2)를 통해 제1 및 제2구동회로(3031, 3032), 데이터 구동회로(4000), 구동전압공급선(2000), 및 공통전압공급선(1000)에 각각 제공될 수 있다.
도 5는 본 발명의 일 실시예에 따른 표시패널에 배치된 발광다이오드와 전기적으로 연결된 부화소회로를 개략적으로 나타낸 등가회로도이다.
부화소회로(PC)는 도 5에 도시된 것과 같이 복수의 박막트랜지스터들(T1 내지 T7) 및 스토리지 커패시터(Cst)를 포함할 수 있다. 부화소회로(PC)는 발광다이오드와 전기적으로 연결되는데, 이하에서는 설명의 편의상 발광다이오드가 유기발광다이오드(OLED)인 것으로 설명한다.
복수의 박막트랜지스터들(T1 내지 T7)은 구동 트랜지스터(T1), 스위칭 트랜지스터(T2), 보상 트랜지스터(T3), 제1초기화 트랜지스터(T4), 동작제어 트랜지스터(T5), 발광제어 트랜지스터(T6) 및 제2초기화 트랜지스터(T7)를 포함할 수 있다.
발광다이오드, 예컨대 유기발광다이오드(OLED)는 제1전극(예컨대 애노드) 및 제2전극(예컨대 캐소드)을 포함할 수 있으며, 유기발광다이오드(OLED)의 제1전극은 발광제어 트랜지스터(T6)를 매개로 구동 트랜지스터(T1)에 연결되어 구동 전류(Id)를 제공받고, 제2전극은 공통전압(ELVSS)을 제공받을 수 있다. 유기발광다이오드(OLED)는 구동 전류에 상응하는 휘도의 광을 생성할 수 있다.
복수의 박막트랜지스터들(T1 내지 T7)는 PMOS(p-channel MOSFET)일 수 있다. 다른 실시예로, 복수의 박막트랜지스터들(T1 내지 T7) 중 일부는 NMOS(n-channel MOSFET)이고 나머지는 PMOS(p-channel MOSFET)일 수 있다. 예컨대, 복수의 박막트랜지스터들(T1 내지 T7) 중 보상 트랜지스터(T3)와 제1초기화 트랜지스터(T4)는 NMOS(n-channel MOSFET)이고, 나머지는 PMOS(p-channel MOSFET)일 수 있다. 또는, 복수의 박막트랜지스터들(T1 내지 T7) 중 보상 트랜지스터(T3), 제1초기화 트랜지스터(T4) 및 제2초기화 트랜지스터(T7)는 NMOS이고, 나머지는 PMOS일 수 있다. 또는, 복수의 박막트랜지스터들(T1 내지 T7) 모두 NMOS일 수 있다.
복수의 박막트랜지스터들(T1 내지 T7)는 비정질실리콘 또는 폴리실리콘을 포함할 수 있다. 필요에 따라, NMOS인 박막트랜지스터는 산화물 반도체를 포함할 수 있다.
부화소회로(PC)는 복수의 스캔선(SL)들에 전기적으로 연결될 수 있다. 스캔선(SL)들은 제1스캔신호(Sn)를 전달하는 제1스캔선(SL1), 제2스캔신호(Sn')를 전달하는 제2스캔선(SL2), 제1초기화 트랜지스터(T4)에 이전 스캔신호(Sn-1)를 전달하는 이전 스캔선인 제3스캔선(SL3), 제2초기화 트랜지스터(T7)에 이후 스캔신호(Sn+1)를 전달하는 이후 스캔선인 제4스캔선(SL4)을 포함할 수 있다.
부화소회로(PC)는 동작제어 트랜지스터(T5) 및 발광제어 트랜지스터(T6)에 발광제어신호(En)를 전달하는 발광제어선(EL), 그리고 데이터신호(Dm)를 전달하는 데이터선(DL)에 전기적으로 연결될 수 있다.
구동전압선(VDDL), 예컨대 수직구동전압선(VDL)은 구동 트랜지스터(T1)에 구동전압(ELVDD)을 전달하고, 제1초기화전압선(INL1)은 구동 트랜지스터(T1)를 초기화하는 제1초기화전압(Vint1)을 전달하며, 제2초기화전압선(INL2)은 유기발광다이오드(OLED)의 제1전극을 초기화하는 제2초기화전압(Vint2)을 전달할 수 있다.
구동 트랜지스터(T1)의 구동 게이트전극은 제2노드(N2)를 통해 스토리지 커패시터(Cst)와 연결되어 있고, 구동 트랜지스터(T1)의 소스영역과 드레인영역 중 어느 하나는 제1노드(N1)를 통해 동작제어 트랜지스터(T5)를 경유하여 구동전압선(PL)에 연결되어 있으며, 구동 트랜지스터(T1)의 소스영역과 드레인영역 중 다른 하나는 제3노드(N3)를 통해 발광제어 트랜지스터(T6)를 경유하여 유기발광다이오드(OLED)의 제1전극(예, 애노드)과 전기적으로 연결될 수 있다. 구동 트랜지스터(T1)는 스위칭 트랜지스터(T2)의 스위칭 동작에 따라 데이터신호(Dm)를 전달받아 유기발광다이오드(OLED)에 구동전류를 공급할 수 있다. 즉, 구동 트랜지스터(T1)는 데이터신호(Dm)에 의해 달라지는 제2노드(N2)에 인가된 전압에 대응하여, 구동전압선(PL)과 전기적으로 접속된 제1노드(N1)로부터 유기발광 다이오드(OLED)로 흐르는 전류량을 제어할 수 있다.
스위칭 트랜지스터(T2)의 스위칭 게이트전극은 제1스캔신호(Sn)를 전달하는 제1스캔선(SL1)에 연결되어 있고, 스위칭 트랜지스터(T2)의 소스영역과 드레인영역 중 어느 하나는 데이터선(DL)에 연결되어 있으며, 스위칭 트랜지스터(T2)의 소스영역과 드레인영역 중 다른 하나는 제1노드(N1)를 통해 구동 트랜지스터(T1)에 연결되면서 동작제어 트랜지스터(T5)를 경유하여 구동전압선(PL)에 연결될 수 있다. 스위칭 트랜지스터(T2)는 제1스캔선(SL1)에 인가된 전압에 대응하여, 데이터선(DL)으로부터의 데이터신호(Dm)를 제1노드(N1)로 전달할 수 있다. 즉, 스위칭 트랜지스터(T2)는 제1스캔선(SL1)을 통해 전달받은 제1스캔신호(Sn)에 따라 턴-온되어 데이터선(DL)으로 전달된 데이터신호(Dm)를 제1노드(N1)를 통해 구동 트랜지스터(T1)로 전달하는 스위칭 동작을 수행할 수 있다.
보상 트랜지스터(T3)의 보상 게이트전극은 제2스캔선(SL2)에 연결되어 있다. 보상 트랜지스터(T3)의 소스영역과 드레인영역 중 어느 하나는 제3노드(N3)를 통해 발광제어 트랜지스터(T6)를 경유하여 유기발광다이오드(OLED)의 제1전극에 연결될 수 있다. 보상 트랜지스터(T3)의 소스영역과 드레인영역 중 다른 하나는 제2노드(N2)를 통해 스토리지 커패시터(Cst)의 제1커패시터 전극(CE1) 및 구동 트랜지스터(T1)의 구동 게이트전극에 연결될 수 있다. 이러한 보상 트랜지스터(T3)는 제2스캔선(SL2)을 통해 전달받은 제2스캔신호(Sn')에 따라 턴-온되어 구동 트랜지스터(T1)를 다이오드 연결시킬 수 있다.
제1초기화 트랜지스터(T4)의 제1초기화 게이트전극은 제3스캔선(SL3)에 연결될 수 있다. 제1초기화 트랜지스터(T4)의 소스영역과 드레인영역 중 어느 하나는 제1초기화전압선(INL1)에 연결될 수 있다. 제1초기화 트랜지스터(T4)의 소스영역과 드레인영역 중 다른 하나는 제2노드(N2)를 통해 스토리지 커패시터(Cst)의 제1커패시터 전극(CE1)과 구동 트랜지스터(T1)의 구동 게이트전극 등에 연결될 수 있다. 제1초기화 트랜지스터(T4)는 제3스캔선(SL3)에 인가된 전압에 대응하여, 제1초기화전압선(INL1)으로부터의 제1초기화전압(Vint1)을 제2노드(N2)에 인가할 수 있다. 즉, 제1초기화 트랜지스터(T4)는 제3스캔선(SL3)을 통해 전달받은 이전 스캔신호(Sn-1)에 따라 턴-온되어 제1초기화전압(Vint1)을 구동 트랜지스터(T1)의 구동 게이트전극에 전달하여 구동 트랜지스터(T1)의 구동 게이트전극의 전압을 초기화시키는 초기화동작을 수행할 수 있다.
동작제어 트랜지스터(T5)의 동작제어 게이트전극은 발광제어선(EL)에 연결되어 있으며, 동작제어 트랜지스터(T5)의 소스영역과 드레인영역 중 어느 하나는 구동전압선(PL)과 연결되어 있고 다른 하나는 제1노드(N1)를 통해 구동 트랜지스터(T1) 및 스위칭 트랜지스터(T2)에 연결될 수 있다.
발광제어 트랜지스터(T6)의 발광제어 게이트전극은 발광제어선(EL)에 연결되어 있고, 발광제어 트랜지스터(T6)의 소스영역과 드레인영역 중 어느 하나는 제3노드(N3)를 통해 구동 트랜지스터(T1) 및 보상 트랜지스터(T3)에 연결되어 있으며, 발광제어 트랜지스터(T6)의 소스영역과 드레인영역 중 다른 하나는 유기발광다이오드(OLED)의 제1전극(예, 애노드)에 전기적으로 연결될 수 있다.
동작제어 트랜지스터(T5) 및 발광제어 트랜지스터(T6)는 발광제어선(EL)을 통해 전달받은 발광제어신호(En)에 따라 동시에 턴-온되어, 구동전압(ELVDD)이 유기발광다이오드(OLED)에 전달되어 유기발광다이오드(OLED)에 구동전류가 흐르도록 한다.
제2초기화 트랜지스터(T7)의 제2초기화 게이트전극은 제4스캔선(SL4)에 연결되어 있고, 제2초기화 트랜지스터(T7)의 소스영역과 드레인영역 중 어느 하나는 유기발광다이오드(OLED)의 제1전극(예, 애노드)에 연결되어 있으며, 제2초기화 트랜지스터(T7)의 소스영역과 드레인영역 중 다른 하나는 제2초기화전압선(INL2)에 연결되어, 제2초기화전압(Vint2)을 제공받을 수 있다. 제2초기화 트랜지스터(T7)는 제4스캔선(SL4)을 통해 전달받은 이후 스캔신호(Sn+1)에 따라 턴-온되어 유기발광다이오드(OLED)의 제1전극(예, 애노드)을 초기화시킨다. 제4스캔선(SL4)은 제1스캔선(SL1)과 동일할 수 있다. 이 경우 해당 스캔선은 동일한 전기적 신호를 시간차를 두고 전달하여, 제1스캔선(SL1)으로 기능하기도 하고 다음 행에 배치된 스캔선으로 기능할 수도 있다. 즉, 제4스캔선(SL4)은 도 5에 도시된 부화소회로(PC)와 인접하되 동일한 데이터선(DL)에 전기적으로 연결된 다른 부화소회로의 제1스캔선일 수 있다.
스토리지 커패시터(Cst)는 제1커패시터 전극(CE1)과 제2커패시터 전극(CE2)을 포함할 수 있다. 스토리지 커패시터(Cst)의 제1커패시터 전극(CE1)은 제2노드(N2)를 통해 구동 트랜지스터(T1)의 구동 게이트전극과 연결되며, 스토리지 커패시터(Cst)의 제2커패시터 전극(CE2)은 구동전압선(PL)과 연결된다. 스토리지 커패시터(Cst)는 구동 트랜지스터(T1)의 구동 게이트전극 전압과 구동전압(ELVDD) 차에 대응하는 전하가 저장될 수 있다.
도 6은 본 발명의 일 실시예에 따른 표시패널 중 표시영역을 개략적으로 나타낸 단면도이다.
도 6을 참조하면, 표시영역(DA)에 유기발광다이오드(OLED)가 배치되되, 유기발광다이오드(OLED)는 기판(100)에 수직한 방향(예, z방향)을 따라 기판(100)과 유기발광다이오드(OLED) 사이에 개재된 부화소회로(PC)에 전기적으로 연결될 수 있다.
기판(100)은 글래스재 또는 고분자 수지를 포함할 수 있다. 일 실시예로서 기판(100)은 고분자 수지를 포함하는 베이스층과 실리콘옥사이드나 실리콘나이트라이드와 같은 무기절연물을 포함하는 배리어층의 교번 적층 구조를 가질 수 있다. 고분자 수지는, 폴리에테르술폰, 폴리아릴레이트, 폴리에테르 이미드, 폴리에틸렌 나프탈레이트, 폴리에틸렌 테레프탈레이드, 폴리페닐렌 설파이드, 폴리이미드, 폴리카보네이트, 셀룰로오스 트리 아세테이트, 셀룰로오스 아세테이트 프로피오네이트 등과 같은 고분자 수지를 포함할 수 있다.
부화소회로(PC)가 형성되기 전에 기판(100) 상에는 불순물이 부화소회로(PC)에 침투하는 것을 방지하기 위해 형성된 버퍼층(201)이 형성될 수 있다. 버퍼층(201)은 실리콘나이트라이드, 실리콘옥시나이트라이드 및 실리콘옥사이드와 같은 무기 절연물을 포함할 수 있으며, 전술한 무기 절연물을 포함하는 단일층 또는 다층 구조를 포함할 수 있다.
부화소회로(PC)는 앞서 도 5을 참조하여 설명한 바와 같은 복수의 트랜지스터들 및 스토리지 커패시터를 포함할 수 있으며, 이와 관련하여 도 6은 구동 트랜지스터(T1), 보상 트랜지스터(T3), 및 스토리지 커패시터(Cst)를 도시한다.
구동 트랜지스터(T1)는 버퍼층(201) 상의 반도체층(이하, 구동 반도체층이라 함, A1) 및 구동 반도체층(A1)의 채널영역(C1)과 중첩하는 구동 게이트전극(GE1)을 포함할 수 있다. 구동 반도체층(A1)은 실리콘계 반도체물질, 예컨대 폴리 실리콘을 포함할 수 있다. 구동 반도체층(A1)은 채널영역(C1)과 채널영역(C1)의 양측에 배치된 제1영역(B1) 및 제2영역(D1)을 포함할 수 있다. 제1영역(B1) 및 제2영역(D1)은 채널영역(C1) 보다 고농도의 불순물을 포함하는 영역으로, 제1영역(B1) 및 제2영역(D1) 중 어느 하나는 소스영역이고 다른 하나는 드레인영역에 해당할 수 있다.
보상 트랜지스터(T3)는 버퍼층(201) 상의 반도체층(이하, 보상 반도체층이라 함, A3) 및 보상 반도체층(A3)의 채널영역(C3)과 중첩하는 보상 게이트전극(GE3)을 포함할 수 있다. 보상 반도체층(A3)은 채널영역(C3)과 채널영역(C3)의 양측에 배치된 제1영역(B3) 및 제2영역(D3)을 포함할 수 있다. 제1영역(B3) 및 제2영역(D3)은 채널영역(C3) 보다 고농도의 불순물을 포함하는 영역으로, 제1영역(B3) 및 제2영역(D3) 중 어느 하나는 소스영역이고 다른 하나는 드레인영역에 해당할 수 있다.
구동 게이트전극(GE1) 및 보상 게이트전극(GE3)은 몰리브데넘(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 전술한 물질을 포함하는 단일층 또는 다층 구조를 포함할 수 있다.
구동 반도체층(A1)과 구동 게이트전극(GE1) 사이, 그리고 보상 반도체층(A3)과 보상 게이트전극(GE3) 사이에는 게이트 절연층(203)이 배치될 수 있다. 게이트 절연층(203)은 실리콘나이트라이드, 실리콘옥시나이트라이드 및 실리콘옥사이드와 같은 무기 절연물을 포함할 수 있으며, 전술한 무기 절연물을 포함하는 단일층 또는 다층 구조를 포함할 수 있다.
스토리지 커패시터(Cst)는 서로 중첩하는 제1커패시터 전극(CE1) 및 제2커패시터 전극(CE2)을 포함할 수 있다. 일 실시예로, 스토리지 커패시터(Cst)의 제1커패시터 전극(CE1)은 구동 게이트전극(GE1)을 포함할 수 있다. 달리 말하면, 구동 게이트전극(GE1)은 스토리지 커패시터(Cst)의 제1커패시터 전극(CE1)을 포함할 수 있다. 예컨대, 구동 게이트전극(GE1)과 스토리지 커패시터(Cst)의 제1커패시터 전극(CE1)은 일체로 형성될 수 있다.
스토리지 커패시터(Cst)의 제1커패시터 전극(CE1)과 제2커패시터 전극(CE2) 사이에는 제1층간절연층(205)이 배치될 수 있다. 제1층간절연층(205)은 실리콘옥사이드, 실리콘나이트라이드, 실리콘옥시나이트라이드와 같은 무기절연물을 포함할 수 있으며, 전술한 무기절연물을 포함하는 단일층 또는 다층 구조를 포함할 수 있다.
스토리지 커패시터(Cst)의 제2커패시터 전극(CE2)은 몰리브데넘(Mo), 알루미늄(Al), 구리(Cu) 및/또는 티타늄(Ti)과 같은 저저항의 도전 물질을 포함할 수 있으며, 전술한 물질로 이루어진 단일층 또는 다층 구조를 포함할 수 있다.
스토리지 커패시터(Cst) 상에는 제2층간절연층(207)이 배치될 수 있다. 제2층간절연층(207)은 실리콘옥사이드, 실리콘나이트라이드, 실리콘옥시나이트라이드와 같은 무기절연물을 포함할 수 있으며, 전술한 무기절연물을 포함하는 단일층 또는 다층 구조를 포함할 수 있다.
구동 트랜지스터(T1)와 보상 트랜지스터(T3)는 노드연결라인(166)을 통해 전기적으로 연결될 수 있다. 노드연결라인(166)은 제2층간절연층(207) 상에 배치될 수 있다. 노드연결라인(166)의 일측은 구동 트랜지스터(T1)의 구동 게이트전극(GE1)에 접속될 수 있고, 노드연결라인(166)의 타측은 보상 트랜지스터(T3)의 보상 반도체층(A3)에 접속될 수 있다.
노드연결라인(166)은 알루미늄(Al), 구리(Cu), 및/또는 티타늄(Ti)을 포함할 수 있으며, 전술한 물질을 포함하는 단층 또는 다층으로 이루어질 수 있다. 예컨대, 노드연결라인(166)은 티타늄층/알루미늄층/티타늄층의 3층 구조를 가질 수 있다.
제1유기절연층(211)은 노드연결라인(166) 상에 배치될 수 있다. 제1유기절연층(211)은 유기절연물을 포함할 수 있다. 유기절연물은 아크릴, BCB(Benzocyclobutene), 폴리이미드(polyimide) 또는 HMDSO(Hexamethyldisiloxane) 등을 포함할 수 있다.
구동전압선(VDDL)은 서로 다른 층에 배치된 수직구동전압선(VDL) 및 수평구동전압선(HDL)을 포함할 수 있다. 수직구동전압선(VDL) 및 수평구동전압선(HDL)은 이들 사이에 제1유기절연층(211)을 개재할 수 있다. 예컨대, 수직구동전압선(VDL)은 제1유기절연층(211)의 아래에 배치되고, 수평구동전압선(HDL)은 제1유기절연층(211)의 위에 배치될 수 있다. 수평구동전압선(HDL)의 일부는 제1유기절연층(211)의 콘택홀을 통해 수직구동전압선(VDL)의 일부와 접속될 수 있다.
구동전압선(VDDL)이 배치된 수직구동전압선(VDL) 및 수평구동전압선(HDL)을 포함하는 경우, 구동전압선(VDDL) 자체의 저항에 따른 전압 강하를 방지할 수 있다.
수직구동전압선(VDL) 및 수평구동전압선(HDL)은 각각 알루미늄(Al), 구리(Cu), 및/또는 티타늄(Ti)을 포함할 수 있으며, 전술한 물질을 포함하는 단층 또는 다층으로 이루어질 수 있다. 예컨대, 수직구동전압선(VDL) 및 수평구동전압선(HDL)은 각각 티타늄층/알루미늄층/티타늄층의 3층 구조를 가질 수 있다.
공통전압선(VSSL)은 서로 다른 층에 배치된 수직공통전압선(VSL) 및 수평공통전압선(HSL)을 포함할 수 있다. 수직공통전압선(VSL) 및 수평공통전압선(HSL)은 이들 사이에 제2유기절연층(212)을 개재할 수 있다. 예컨대, 수직공통전압선(VSL)은 제2유기절연층(212)의 위에 배치되고, 수평공통전압선(HSL)은 제2유기절연층(212)의 아래에 배치될 수 있다. 수직공통전압선(VSL)의 일부는 제2유기절연층(212)의 콘택홀을 통해 수평공통전압선(HSL)의 일부와 접속될 수 있다.
수직공통전압선(VSL) 및 수평공통전압선(HSL)은 각각 알루미늄(Al), 구리(Cu), 및/또는 티타늄(Ti)을 포함할 수 있으며, 전술한 물질을 포함하는 단층 또는 다층으로 이루어질 수 있다. 예컨대, 수직공통전압선(VSL) 및 수평공통전압선(HSL)은 각각 티타늄층/알루미늄층/티타늄층의 3층 구조를 가질 수 있다.
데이터선(DL)은 제2유기절연층(212) 상에 배치될 수 있으며, 수직공통전압선(VSL)과 동일한 물질을 포함할 수 있다. 데이터선(DL)은 알루미늄(Al), 구리(Cu), 및/또는 티타늄(Ti)을 포함할 수 있으며, 전술한 물질을 포함하는 단층 또는 다층으로 이루어질 수 있다. 예컨대, 데이터선(DL)은 티타늄층/알루미늄층/티타늄층의 3층 구조를 가질 수 있다.
제3유기절연층(213)은 데이터선(DL) 상에 배치될 수 있다. 제3유기절연층(213)은 아크릴, BCB, 폴리이미드 및/또는 HMDSO와 같은 유기절연물을 포함할 수 있다.
발광다이오드, 예컨대 유기발광다이오드(OLED)는 제3유기절연층(213) 상에 배치될 수 있다. 유기발광다이오드(OLED)의 제1전극(221)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr) 또는 이들의 화합물을 포함하는 반사막을 포함할 수 있다. 다른 실시예로, 제1전극(221)은 전술한 반사막의 위 및/또는 아래에 도전성 산화물층을 더 포함할 수 있다. 도전성 산화물층은 인듐틴옥사이드(ITO; indium tin oxide), 인듐징크옥사이드(IZO; indium zinc oxide), 징크옥사이드(ZnO; zinc oxide), 인듐옥사이드(In2O3: indium oxide), 인듐갈륨옥사이드(IGO; indium gallium oxide) 및/또는 알루미늄징크옥사이드(AZO; aluminum zinc oxide)를 포함할 수 있다. 일 실시예로, 제1전극(221)은 ITO층/Ag층/ ITO층의 3층 구조를 가질 수 있다.
뱅크층(215)은 제1전극(221) 상에 배치될 수 있다. 뱅크층(215)은 제1전극(221)에 중첩하는 개구를 포함하되, 제1전극(221)의 에지를 커버할 수 있다. 뱅크층(215)은 유기절연물을 포함할 수 있다.
중간층(222)은 발광층(222b)을 포함한다. 중간층(222)은 발광층(222b)의 아래에 배치된 제1기능층(222a) 및/또는 발광층(222b)의 위에 배치된 제2기능층(222c)을 포함할 수 있다. 발광층(222b)은 소정의 색상의 빛을 방출하는 고분자 또는 저분자 유기물을 포함할 수 있다. 제2기능층(222c)은 전자 수송층(ETL: Electron Transport Layer) 및/또는 전자 주입층(EIL: Electron Injection Layer)을 포함할 수 있다. 제1기능층(222a) 및 제2기능층(222c)은 유기물을 포함할 수 있다.
제2전극(223)은 일함수가 낮은 도전성 물질로 이루어질 수 있다. 예컨대, 제2전극(223)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr), 리튬(Li), 칼슘(Ca) 또는 이들의 합금 등을 포함하는 (반)투명층을 포함할 수 있다. 또는, 제2전극(223)은 전술한 물질을 포함하는 (반)투명층 상에 ITO, IZO, ZnO 또는 In2O3과 같은 층을 더 포함할 수 있다.
발광층(222b)은 뱅크층(215)의 개구를 통해 제1전극(221)과 중첩하도록 표시영역(DA) 상에 형성될 수 있다. 반면, 제1기능층(222a), 제2기능층(222c), 및 제2전극(223)은 표시영역(DA)을 전체적으로 커버할 수 있다.
뱅크층(215) 상에는 스페이서(217)가 형성될 수 있다. 스페이서(217)는 뱅크층(215)과 동일한 공정에서 함께 형성되거나, 별개의 공정에서 각각 개별적으로 형셩될 수 있다. 일 실시예로, 스페이서(217)는 폴리이미드와 같은 유기 절연물을 포함할 수 있다.
유기발광다이오드(OLED)는 봉지층(300)으로 커버될 수 있다. 봉지층(300)은 적어도 하나의 유기봉지층 및 적어도 하나의 무기봉지층을 포함할 수 있다. 일 실시예로, 도 6은 봉지층(300)이 제1 및 제2무기봉지층(310, 330) 및 이들 사이에 개재된 유기봉지층(320)을 포함하는 것을 도시한다.
제1무기봉지층(310) 및 제2무기봉지층(330)은 알루미늄옥사이드, 티타늄옥사이드, 탄탈륨옥사이드, 하프늄옥사이드, 징크옥사이드, 실리콘옥사이드, 실리콘나이트라이드, 실리콘옥시나이트라이드 중 하나 이상의 무기물을 포함할 수 있다. 제1무기봉지층(310) 및 제2무기봉지층(330)은 전술한 물질을 포함하는 단일 층 또는 다층일 수 있다. 유기봉지층(320)은 폴리머(polymer)계열의 물질을 포함할 수 있다. 폴리머 계열의 소재로는 아크릴계 수지, 에폭시계 수지, 폴리이미드 및 폴리에틸렌 등을 포함할 수 있다. 일 실시예로, 유기봉지층(320)은 아크릴레이트(acrylate)를 포함할 수 있다.
도 7은 본 발명의 일 실시예에 따른 표시패널의 투과영역 및 투과영역에 인접한 표시영역의 일부를 개략적으로 나타낸 평면도이다.
도 7을 참조하면, 제1방향(예, y방향)을 따라 데이터선들이 연장되되, 일부 데이터선들은 투과영역(TA)을 사이에 두고 상호 이격된 부분들을 포함할 수 있다. 이와 관련하여, 도 7은 제1 내지 제6데이터선(DL1, DL2, DL3, DL4, DL5, DL6)은 각각 제1방향(예, y방향)을 따라 연장되되 투과영역(TA)을 사이에 두고 상호 이격된 제1부분(DL1a, DL2a, DL3a, DL4a, DL5a, DL6a) 및 제2부분(DL1b, DL2b, DL3b, DL4b, DL5b, DL6b)을 포함하는 것을 도시한다. 도 7을 참조하면, 제7 내지 제11데이터선(DL7, DL8, DL9, DL10, DL11)은 각각 제2방향(x방향)을 따라 투과영역(TA)으로부터 이격되어 제1방향(예, y방향)을 따라 연장될 수 있다.
투과영역(TA)을 사이에 두고 상호 이격된 데이터선의 제1부분과 제2부분은 표시영역(DA)에 위치하는 브릿지선을 통해 전기적으로 연결될 수 있다. 예컨대, 제1데이터선(DL1)의 제1부분(DL1a)과 제2부분(DL1b)은 제1브릿지선(BL1)을 통해 전기적으로 연결될 수 있다.
제1브릿지선(BL1)은 제1방향(예, y방향)을 따라 연장된 제1수직브릿지부(VB1) 및 제1수직브릿지부(VB1)의 양단에 각각 배치되며 제2방향(예, x방향)을 따라 각각 연장된 한 쌍의 제1수평브릿지부(HB1, HB1')들을 포함할 수 있다. 제1수직브릿지부(VB1)는 한 쌍의 제1수평브릿지부(HB1, HB1')들과 다른 층 상에 배치될 수 있다. 제1수직브릿지부(VB1)는 절연층의 위에 형성되고 한 쌍의 제1수평브릿지부(HB1, HB1')들은 전술한 절연층의 아래에 위치할 수 있다. 예컨대, 제1수직브릿지부(VB1)는 도 6을 참조하여 설명한 제2유기절연층(212) 상에 형성되고, 한 쌍의 제1수평브릿지부(HB1, HB1')들은 제2유기절연층(212) 아래에 형성될 수 있다.
어느 하나의 제1수평브릿지부(HB1)의 제1단부는 제1데이터선(DL1)의 제1부분(DL1a)과 교차하되 제1콘택홀(CT1)을 통해 제1데이터선(DL1)의 제1부분(DL1a)에 전기적으로 접속되고, 제1수평브릿지부(HB1)의 제2단부는 제1수직브릿지부(VB1)와 교차하되 제3콘택홀(CT3)을 통해 제1수직브릿지부(VB1)에 전기적으로 접속될 수 있다. 제1콘택홀(CT1)은 제1수평브릿지부(HB1)의 제1단부와 제1데이터선(DL1)의 제1부분(DL1a) 사이에 개재된 절연층(예컨대, 제2유기절연층)의 일부분에 정의될 수 있고, 제3콘택홀(CT3)은 제1수평브릿지부(HB1)의 제2단부와 제1수직브릿지부(VB1) 사이에 개재된 절연층(예컨대, 제2유기절연층)의 일부분에 정의될 수 있다.
다른 하나의 제1수평브릿지부(HB1')의 제1단부는 제1데이터선(DL1)의 제2부분(DL1b)과 교차하되 제2콘택홀(CT2)을 통해 제1데이터선(DL1)의 제2부분(DL1b)과 전기적으로 접속될 수 있고, 다른 하나의 제1수평브릿지부(HB1')의 제2단부는 제1수직브릿지부(VB1)와 교차하되 제4콘택홀(CT4)을 통해 제1수직브릿지부(VB1)에 전기적으로 접속될 수 있다. 제2콘택홀(CT2)은 다른 하나의 제1수평브릿지부(HB1')의 제1단부와 제1데이터선(DL1)의 제2부분(DL1b) 사이에 개재된 절연층(예컨대, 제2유기절연층)의 일부분에 정의될 수 있고, 제4콘택홀(CT4)은 제1수평브릿지부(HB1')의 제2단부와 제1수직브릿지부(VB1) 사이에 개재된 절연층(예컨대, 제2유기절연층)의 일부분에 정의될 수 있다.
한 쌍의 제1수평브릿지부(HB1, HB1')와 제1데이터선(DL1)의 제1 및 제2부분(DL1a, DL1b)의 접속지점인 제1콘택홀(CT1)과 제2콘택홀(CT2), 그리고 한 쌍의 제1수평브릿지부(HB1, HB1')과 제1수직브릿지부(VB1)의 접속지점인 제3콘택홀(CT3)과 제4콘택홀(CT4)은, 표시영역(DA)에 위치할 수 있다.
본 발명의 비교예로서 제1데이터선(DL1)의 제1 및 제2부분(DL1a, DL1b)과 제1브릿지선(BL1)의 접속지점들이 제1비표시영역(NDA1)에 위치하는 경우, 접속지점들 사이의 최소 간격을 유지하기 위해서 제1비표시영역(NDA1)이 증가하는 문제가 있을 수 있다. 그러나, 본 발명의 실시예에 따르면, 제1브릿지선(BL1)과 제1데이터선(DL1) 간의 접속지점이 표시영역(DA)에 위치하므로, 제1비표시영역(NDA1)의 면적을 줄일 수 있다.
제2데이터선(DL2)의 제1부분(DL2a)과 제2부분(DL2b)은 제2브릿지선(BL2)을 통해 전기적으로 연결될 수 있다.
제2브릿지선(BL2)은 제1방향(예, y방향)을 따라 연장된 제2수직브릿지부(VB2) 및 제2수직브릿지부(VB2)의 양단에 각각 배치되며 제2방향(예, x방향)을 따라 각각 연장된 한 쌍의 제2수평브릿지부(HB2, HB2')들을 포함할 수 있다. 제2수직브릿지부(VB2)는 한 쌍의 제2수평브릿지부(HB2, HB2')들과 다른 층 상에 배치될 수 있다.
어느 하나의 제2수평브릿지부(HB2)의 제1단부는 제2데이터선(DL2)의 제1부분(DL2a)과 교차하되 제1콘택홀(CT1)을 통해 제1부분(DL2a)에 전기적으로 접속되고, 제2수평브릿지부(HB2)의 제2단부는 제2수직브릿지부(VB2)와 교차하되 제3콘택홀(CT3)을 통해 제2수직브릿지부(VB2)에 전기적으로 접속될 수 있다.
다른 하나의 제2수평브릿지부(HB2')의 제1단부는 제2데이터선(DL2)의 제2부분(DL2b)과 교차하되 제2콘택홀(CT2)을 통해 제2부분(DL2b)과 전기적으로 접속될 수 있고, 다른 하나의 제2수평브릿지부(HB2')의 제2단부는 제2수직브릿지부(VB2)와 교차하되 제4콘택홀(CT4)을 통해 제2수직브릿지부(VB2)에 전기적으로 접속될 수 있다.
한 쌍의 제2수평브릿지부(HB2, HB2')과 제2데이터선(DL2)의 제1 및 제2부분(DL2a, DL2b)의 접속지점인 제1콘택홀(CT1)과 제2콘택홀(CT2), 그리고 한 쌍의 제2수평브릿지부(HB2, HB2')과 제2수직브릿지부(VB2)의 접속지점인 제3콘택홀(CT3)과 제4콘택홀(CT4)은, 표시영역(DA)에 위치할 수 있으며, 전술한 구조를 통해 제1비표시영역(NDA1)의 면적을 줄일 수 있다.
서로 인접한 제1데이터선(DL1)과 제2데이터선(DL2) 각각에 전기적으로 접속된 제1브릿지선(BL1)과 제2브릿지선(BL2)은 투과영역(TA)을 사이에 두고 반대편에 위치할 수 있다. 예컨대, 제1브릿지선(BL1)은 투과영역(TA)의 일측(예컨대, 도 7에서 좌측)에 배치되고, 제2브릿지선(BL2)은 투과영역(TA)의 타측(예컨대, 도 7에서 우측)에 배치될 수 있다.
제1브릿지선(BL1)의 단부와 제2브릿지선(BL2)의 단부 사이에는 수평도전선이 배치될 수 있다. 예컨대, 제1브릿지선(BL1)의 제1단부에 해당하는 어느 하나의 제1수평브릿지부(HB1)의 제1단부, 및 제2브릿지선(BL2)의 제1단부에 해당하는 어느 하나의 제2수평브릿지부(HB2)의 제1단부 사이에는 제1수평도전선(HCL1)이 배치될 수 있다. 제1수평도전선(HCL1)은 제1수평브릿지부(HB1) 및 제2수평브릿지부(HB2)와 상호 이격된 채 제1수평브릿지부(HB1) 및 제2수평브릿지부(HB2) 사이에 위치할 수 있다.
제1브릿지선(BL1)의 제2단부에 해당하는 다른 제1수평브릿지부(HB1')의 제1단부, 및 제2브릿지선(BL2)의 제2단부에 해당하는 다른 제2수평브릿지부(HB2')의 제1단부 사이에는 제2수평도전선(HCL2)이 배치될 수 있다. 제2수평도전선(HCL2)은 다른 제1수평브릿지부(HB1') 및 다른 제2수평브릿지부(HB2')와 상호 이격된 채 다른 제1수평브릿지부(HB1') 및 다른 제2수평브릿지부(HB2') 사이에 위치할 수 있다.
제3데이터선(DL3)의 제1부분(DL3a)과 제2부분(DL3b)은 제3브릿지선(BL3)을 통해 전기적으로 연결될 수 있다.
제3브릿지선(BL3)은 제1방향(예, y방향)을 따라 연장된 제3수직브릿지부(VB3) 및 제3수직브릿지부(VB3)의 양단에 각각 배치되며 제2방향(예, x방향)을 따라 각각 연장된 한 쌍의 제3수평브릿지부(HB3, HB3')들을 포함할 수 있다. 제3수직브릿지부(VB3)는 한 쌍의 제3수평브릿지부(HB3, HB3')들과 다른 층 상에 배치될 수 있다.
어느 하나의 제3수평브릿지부(HB3)의 제1단부는 제3데이터선(DL3)의 제1부분(DL3a)과 교차하되 제1콘택홀(CT1)을 통해 제3데이터선(DL3)의 제1부분(DL3a)에 전기적으로 접속되고, 제3수평브릿지부(HB3)의 제2단부는 제3수직브릿지부(VB3)와 교차하되 제3콘택홀(CT3)을 통해 제3수직브릿지부(VB3)에 전기적으로 접속될 수 있다.
다른 하나의 제3수평브릿지부(HB3')의 제1단부는 제3데이터선(DL3)의 제2부분(DL3b)과 교차하되 제2콘택홀(CT2)을 통해 제3데이터선(DL3)의 제2부분(DL3b)과 전기적으로 접속될 수 있고, 제2단부는 제3수직브릿지부(VB3)와 교차하되 제4콘택홀(CT4)을 통해 제3수직브릿지부(VB3)에 전기적으로 접속될 수 있다.
한 쌍의 제3수평브릿지부(HB3, HB3')과 제3데이터선(DL3)의 제1 및 제2부분(DL3a, DL3b)의 접속지점인 제1콘택홀(CT1)과 제2콘택홀(CT2), 그리고 한 쌍의 제3수평브릿지부(HB3, HB3')과 제3수직브릿지부(VB3)의 접속지점인 제3콘택홀(CT3)과 제4콘택홀(CT4)은, 표시영역(DA)에 위치할 수 있다.
제4데이터선(DL4)의 제1부분(DL4a)과 제2부분(DL4b)은 제4브릿지선(BL4)을 통해 전기적으로 연결될 수 있다.
제4브릿지선(BL4)은 제1방향(예, y방향)을 따라 연장된 제4수직브릿지부(VB4) 및 제4수직브릿지부(VB4)의 양단에 각각 배치되며 제2방향(예, x방향)을 따라 각각 연장된 한 쌍의 제4수평브릿지부(HB4, HB4')들을 포함할 수 있다. 제4수직브릿지부(VB4)는 한 쌍의 제4수평브릿지부(HB4, HB4')들과 다른 층 상에 배치될 수 있다.
어느 하나의 제4수평브릿지부(HB4)의 제1단부는 제4데이터선(DL4)의 제1부분(DL4a)과 교차하되 제1콘택홀(CT1)을 통해 제4데이터선(DL4)의 제1부분(DL4a)에 전기적으로 접속되고, 제2단부는 제4수직브릿지부(VB4)와 교차하되 제3콘택홀(CT3)을 통해 제4수직브릿지부(VB4)에 전기적으로 접속될 수 있다.
다른 하나의 제4수평브릿지부(HB4')의 제1단부는 제4데이터선(DL4)의 제2부분(DL2b)과 교차하되 제2콘택홀(CT2)을 통해 제4데이터선(DL4)의 제2부분(DL4b)과 전기적으로 접속될 수 있고, 제2단부는 제4수직브릿지부(VB4)와 교차하되 제4콘택홀(CT4)을 통해 제4수직브릿지부(VB4)에 전기적으로 접속될 수 있다.
한 쌍의 제4수평브릿지부(HB4, HB4')과 제4데이터선(DL4)의 제1 및 제2부분(DL4a, DL4b)의 접속지점인 제1콘택홀(CT1)과 제2콘택홀(CT2), 그리고 한 쌍의 제4수평브릿지부(HB4, HB4')과 제4수직브릿지부(VB4)의 접속지점인 제3콘택홀(CT3)과 제4콘택홀(CT4)은, 표시영역(DA)에 위치할 수 있다.
제3데이터선(DL3)과 제4데이터선(DL4) 각각에 접속된 제3브릿지선(BL3)과 제4브릿지선(BL4)은 투과영역(TA)을 사이에 두고 반대편에 위치할 수 있다. 예컨대, 제3브릿지선(BL3)은 투과영역(TA)의 일측(예컨대, 도 7에서 좌측)에 배치되고, 제4브릿지선(BL4)은 투과영역(TA)의 타측(예컨대, 도 7에서 우측)에 배치될 수 있다.
제3브릿지선(BL3)의 단부와 제4브릿지선(BL4)의 단부 사이에는 수평도전선이 배치될 수 있다. 예컨대, 제3브릿지선(BL3)의 제1단부에 해당하는 어느 하나의 제3수평브릿지부(HB3)의 제1단부, 및 제4브릿지선(BL4)의 제1단부에 해당하는 어느 하나의 제4수평브릿지부(HB4)의 제1단부 사이에는 제3수평도전선(HCL3)이 배치될 수 있다. 제3수평도전선(HCL3)은 제3수평브릿지부(HB3) 및 제4수평브릿지부(HB4)와 상호 이격된 채 제3수평브릿지부(HB3) 및 제4수평브릿지부(HB4) 사이에 위치할 수 있다.
제3브릿지선(BL3)의 제2단부에 해당하는 다른 제3수평브릿지부(HB3')의 제1단부, 및 제4브릿지선(BL4)의 제2단부에 해당하는 다른 제4수평브릿지부(HB4')의 제1단부 사이에는 제4수평도전선(HCL4)이 배치될 수 있다. 제4수평도전선(HCL4)은 다른 제3수평브릿지부(HB3') 및 다른 제4수평브릿지부(HB4')와 상호 이격된 채 다른 제3수평브릿지부(HB3') 및 다른 제4수평브릿지부(HB4') 사이에 위치할 수 있다.
제5데이터선(DL5)의 제1부분(DL5a)과 제2부분(DL5b)은 제5브릿지선(BL5)을 통해 전기적으로 연결될 수 있다.
제5브릿지선(BL5)은 제1방향(예, y방향)을 따라 연장된 제5수직브릿지부(VB5) 및 제5수직브릿지부(VB5)의 양단에 각각 배치되며 제2방향(예, x방향)을 따라 각각 연장된 한 쌍의 제5수평브릿지부(HB5, HB5')들을 포함할 수 있다. 제5수직브릿지부(VB5)는 한 쌍의 제5수평브릿지부(HB5, HB5')들과 다른 층 상에 배치될 수 있다.
어느 하나의 제5수평브릿지부(HB5)의 제1단부는 제5데이터선(DL5)의 제1부분(DL5a)과 교차하되 제1콘택홀(CT1)을 통해 제5데이터선(DL5)의 제1부분(DL5a)에 전기적으로 접속되고, 제5수평브릿지부(HB5)의 제2단부는 제5수직브릿지부(VB5)와 교차하되 제3콘택홀(CT3)을 통해 제5수직브릿지부(VB5)에 전기적으로 접속될 수 있다.
다른 하나의 제5수평브릿지부(HB5')의 제1단부는 제5데이터선(DL5)의 제2부분(DL5b)과 교차하되 제2콘택홀(CT2)을 통해 제5데이터선(DL5)의 제2부분(DL5b)과 전기적으로 접속될 수 있고, 제2단부는 제5수직브릿지부(VB5)와 교차하되 제4콘택홀(CT4)을 통해 제5수직브릿지부(VB5)에 전기적으로 접속될 수 있다.
한 쌍의 제5수평브릿지부(HB5, HB5')과 제5데이터선(DL5)의 제1 및 제2부분(DL5a, DL5b)의 접속지점인 제1콘택홀(CT1)과 제2콘택홀(CT2), 그리고 한 쌍의 제5수평브릿지부(HB5, HB5')과 제5수직브릿지부(VB5)의 접속지점인 제3콘택홀(CT3)과 제4콘택홀(CT4)은, 표시영역(DA)에 위치할 수 있다.
제6데이터선(DL6)의 제1부분(DL6a)과 제2부분(DL6b)은 제6브릿지선(BL6)을 통해 전기적으로 연결될 수 있다.
제6브릿지선(BL6)은 제1방향(예, y방향)을 따라 연장된 제6수직브릿지부(VB6) 및 제6수직브릿지부(VB6)의 양단에 각각 배치되며 제2방향(예, x방향)을 따라 각각 연장된 한 쌍의 제6수평브릿지부(HB6, HB6')들을 포함할 수 있다. 제6수직브릿지부(VB6)는 한 쌍의 제6수평브릿지부(HB6, HB6')들과 다른 층 상에 배치될 수 있다.
어느 하나의 제6수평브릿지부(HB6)의 제1단부는 제6데이터선(DL6)의 제1부분(DL6a)과 교차하되 제1콘택홀(CT1)을 통해 제6데이터선(DL6)의 제1부분(DL6a)에 전기적으로 접속되고, 제2단부는 제6수직브릿지부(VB6)와 교차하되 제3콘택홀(CT3)을 통해 제6수직브릿지부(VB6)에 전기적으로 접속될 수 있다.
다른 하나의 제6수평브릿지부(HB6')의 제1단부는 제6데이터선(DL6)의 제2부분(DL6b)과 교차하되 제2콘택홀(CT2)을 통해 제6데이터선(DL6)의 제2부분(DL6b)과 전기적으로 접속될 수 있고, 제2단부는 제6수직브릿지부(VB6)와 교차하되 제4콘택홀(CT4)을 통해 제6수직브릿지부(VB6)에 전기적으로 접속될 수 있다.
한 쌍의 제6수평브릿지부(HB6, HB6')과 제6데이터선(DL6)의 제1 및 제2부분(DL6a, DL6b)의 접속지점인 제1콘택홀(CT1)과 제2콘택홀(CT2), 그리고 한 쌍의 제6수평브릿지부(HB6, HB6')과 제6수직브릿지부(VB6)의 접속지점인 제3콘택홀(CT3)과 제4콘택홀(CT4)은, 표시영역(DA)에 위치할 수 있다.
제5데이터선(DL5)과 제6데이터선(DL6) 각각에 접속된 제5브릿지선(BL5)과 제6브릿지선(BL6)은 투과영역(TA)을 사이에 두고 반대편에 위치할 수 있다. 예컨대, 제5브릿지선(BL5)은 투과영역(TA)의 일측(예컨대, 도 7에서 좌측)에 배치되고, 제6브릿지선(BL6)은 투과영역(TA)의 타측(예컨대, 도 7에서 우측)에 배치될 수 있다.
제5브릿지선(BL5)의 단부와 제6브릿지선(BL6)의 단부 사이에는 수평도전선이 배치될 수 있다. 예컨대, 제5브릿지선(BL5)의 제1단부에 해당하는 어느 하나의 제5수평브릿지부(HB5)의 제1단부, 및 제6브릿지선(BL6)의 제1단부에 해당하는 어느 하나의 제6수평브릿지부(HB6)의 제1단부 사이에는 제5수평도전선(HCL5)이 배치될 수 있다. 제5수평도전선(HCL5)은 제5수평브릿지부(HB5) 및 제6수평브릿지부(HB6)와 상호 이격된 채 제5수평브릿지부(HB5) 및 제6수평브릿지부(HB6) 사이에 위치할 수 있다.
제5브릿지선(BL5)의 제2단부에 해당하는 다른 제5수평브릿지부(HB5')의 제1단부, 및 제6브릿지선(BL6)의 제2단부에 해당하는 다른 제6수평브릿지부(HB6')의 제1단부 사이에는 제6수평도전선(HCL6)이 배치될 수 있다. 제6수평도전선(HCL6)은 다른 제5수평브릿지부(HB5') 및 다른 제6수평브릿지부(HB6')와 상호 이격된 채 다른 제5수평브릿지부(HB5') 및 다른 제6수평브릿지부(HB6') 사이에 위치할 수 있다.
제1수평도전선(HCL1)과 제2수평도전선(HCL2)은 투과영역(TA)을 사이에 두고 서로 반대편에 위치할 수 있다. 유사하게, 제3수평도전선(HCL3)과 제4수평도전선(HCL4)은 투과영역(TA)을 사이에 두고 서로 반대편에 위치할 수 있고, 제5수평도전선(HCL5)과 제6수평도전선(HCL6)은 투과영역(TA)을 사이에 두고 서로 반대편에 위치할 수 있다.
투과영역(TA)에 대하여 동일한 측(same side)에 배치된 수평도전선들은 서로 다른 길이를 가질 수 있다. 예컨대, 투과영역(TA)의 상측에 배치된 제1, 제3, 및 제5수평도전선(HCL1, HCL3, HCL5)은 서로 다른 길이를 가질 수 있고, 투과영역(TA)의 하측에 배치된 제2, 제4, 및 제6수평도전선(HCL2, HCL4, HCL6)은 서로 다른 길이를 가질 수 있다.
예컨대, 제1방향(예 y방향)을 따라 투과영역(TA)에서 멀어질수록 수평도전선의 길이는 감소하거나 증가할 수 있다. 일부 실시예로, 도 7에 도시된 바와 같이 제5수평도전선(HCL5)은 제3수평도전선(HCL3) 보다 길고, 제3수평도전선(HCL3)은 제1수평도전선(HCL1) 보다 길 수 있다. 마찬가지로, 제6수평도전선(HCL6)은 제4수평도전선(HCL4) 보다 길고, 제4수평도전선(HCL4)은 제2수평도전선(HCL2) 보다 길 수 있다. 바꾸어 말하면, 투과영역(TA)에서 멀어질수록 수평도전선의 길이는 짧아질 수 있다. 다른 실시예로, 제5수평브릿지부(HB5)와 제6수평브릿지부(HB6) 각각이 제3수평브릿지부(HB3)와 제4수평브릿지부(HB4) 보다 길고, 제1수평브릿지부(HB1)와 제2수평브릿지부(HB2) 각각이 제3수평브릿지부(HB3)와 제4수평브릿지부(HB4) 보다 짧은 경우, 제5수평도전선(HCL5), 제3수평도전선(HCL3), 제1수평도전선(HCL1)의 순서로 길이가 증가할 수 있다. 바꾸어 말하면, 투과영역(TA)에서 멀어질수록 수평도전선의 길이는 길어질 수 있다.
투과영역(TA)의 상측에 배치된 제1, 제3, 및 제5수평도전선(HCL1, HCL3, HCL5)의 좌측 단부들은 제1대각방향(ob1)을 따르는 가상의 선 상에 위치할 수 있고, 우측 단부들은 제2대각방향(ob2)을 따르는 가상의 선 상에 위치할 수 있다. 유사하게, 투과영역(TA)의 하측에 배치된 제2, 제4, 및 제6수평도전선(HCL2, HCL4, HCL6)의 좌측 단부들은 제2대각방향(ob2)을 따르는 가상의 선 상에 위치할 수 있고, 우측 단부들은 제1대각방향(ob1)을 따르는 가상의 선 상에 위치할 수 있다. 여기서, 제1대각방향(ob1)은 제1방향(y방향)과 제2방향(x방향)에 예각을 이루는 사선방향이고, 제2대각방향(ob2)은 제1방향(y방향)과 제2방향(x방향)에 대하여 비스듬하되 제1대각방향(ob1)과 교차하는 사선 방향을 나타낸다.
제1 내지 제6수평도전선(HCL1, HCL2, HCL3, HCL4, HCL5, HCL6)은 도전선(예컨대, 제1수직도전선(VCL1)과 제2수직도전선(VCL2))과 전기적으로 연결되며, 소정의 전압 레벨을 가질 수 있다. 본 발명의 비교예로서, 제1 내지 제6수평도전선(HCL1, HCL2, HCL3, HCL4, HCL5, HCL6)이 전기적으로 플로팅 상태인 경우, 외부의 정전기가 투과영역(TA) 주변으로 유입되어 표시패널을 손상시킬 수 있으나, 본 발명의 실시예와 같이 제1 내지 제6수평도전선(HCL1, HCL2, HCL3, HCL4, HCL5, HCL6)이 소정의 전압 레벨을 가짐으로써 전술한 정전기로 인한 문제를 방지할 수 있다.
제1 내지 제6수평도전선(HCL1, HCL2, HCL3, HCL4, HCL5, HCL6)은 투과영역(TA) 주변에 배치된 수직도전선과 전기적으로 연결될 수 있다. 예컨대, 도 7에 도시된 바와 같이 투과영역(TA)의 상측에는 제1방향(y방향)을 따라 연장된 적어도 하나의 제1수직도전선(VCL1)이 배치되고, 하측에는 제1방향(y방향)을 따라 연장된 적어도 하나의 제2수직도전선(VCL2)이 배치될 수 있다.
제1, 제3, 및 제5수평도전선(HCL1, HCL3, HCL5)은, 투과영역(TA)의 상측에서 적어도 하나의 제1수직도전선(VCL1)과 전기적으로 연결될 수 있다. 유사하게, 제2, 제4, 및 제6수평도전선(HCL2, HCL4, HCL6)은 투과영역(TA)의 하측에서 적어도 하나의 제2수직도전선(VCL2)과 전기적으로 연결될 수 있다.
일 실시예로서, 도 7은 투과영역(TA) 상측에 배치된 제1수직도전선(VCL1)들 중에서 어느 하나의 제1수직도전선(VCL1)이 제1, 제3, 및 제5수평도전선(HCL1, HCL3, HCL5)과 전기적으로 연결된 것을 도시한다. 이 경우, 제1, 제3, 및 제5수평도전선(HCL1, HCL3, HCL5)과 제1수직도전선(VCL1) 간의 접속지점(예컨대, 제5콘택홀, CT5)들은 규칙적으로 배열될 수 있다. 예컨대, 제1, 제3, 및 제5수평도전선(HCL1, HCL3, HCL5)과 제1수직도전선(VCL1) 간의 접속지점(예컨대, 제5콘택홀, CT5)들은 제1수직도전선(VCL1)의 길이 방향(예, y방향)을 따라 배열될 수 있다. 그러나, 본 발명은 이에 한정되지 않는다. 제1, 제3, 및 제5수평도전선(HCL1, HCL3, HCL5)은 서로 다른 제1수직도전선(VCL1)들에 전기적으로 연결될 수 있으며, 제1, 제3, 및 제5수평도전선(HCL1, HCL3, HCL5)과 제1수직도전선(VCL1)들 간의 접속지점(예, 제5콘택홀, CT5)들은 표시영역(DA) 상에서 불규칙적(또는 랜덤)으로 배열될 수 있으며, 접속지점이 의도치 않게 외부로 시인되는 것을 방지할 수 있다.
도 7은 투과영역(TA)의 하측에 배치된 제2수직도전선(VCL2)들 중에서 어느 하나의 제2수직도전선(VC2)이 제2, 제4, 및 제6수평도전선(HCL2, HCL4, HCL6)에 연결된 것을 도시한다. 제2, 제4, 및 제6수평도전선(HCL2, HCL4, HCL6)과 제2수직도전선(VC2) 간의 접속지점(예컨대, 제6콘택홀, CT6)들은 규칙적으로 배열될 수 있다. 예컨대, 제2, 제4, 및 제6수평도전선(HCL2, HCL4, HCL6)과 제2수직도전선(VCL2) 간의 접속지점(예컨대, 제6콘택홀, CT6)들은 제2수직도전선(VCL2)의 길이 방향을 따라 배열될 수 있다. 그러나, 본 발명은 이에 한정되지 않는다. 제2, 제4, 및 제6수평도전선(HCL2, HCL4, HCL6)은 서로 다른 제2수직도전선(VCL2)들에 전기적으로 연결될 수 있으며, 제2, 제4, 및 제6수평도전선(HCL2, HCL4, HCL6)과 제2수직도전선(VCL2)들 간의 접속지점(예, 제6콘택홀, CT6)들은 표시영역(DA) 상에서 불규칙적(또는 랜덤)으로 배열될 수 있으며, 따라서 접속지점이 의도치 않게 외부로 시인되는 것을 방지할 수 있다.
제1 내지 제6수평도전선(HCL1, HCL2, HCL3, HCL4, HCL5, HCL6)이 전기적으로 연결된 도전선, 예컨대 제1수직도전선(VCL1)과 제2수직도전선(VCL2)은 정전압의 전압 레벨을 가질 수 있다. 제1수직도전선(VCL1)과 제2수직도전선(VCL2)은 서로 다른 전압 레벨을 갖거나 서로 동일한 전압 레벨을 가질 수 있다.
제1수직도전선(VCL1) 및/또는 제2수직도전선(VCL2)은 앞서 도 3 또는 도 5를 참조하여 설명한 전압선, 예컨대 구동전압선(VDDL), 공통전압선(VSSL), 제1초기화전압선(INL1), 및/또는 제2초기화전압선(INL2)과 전기적으로 연결되고 동일한 전압 레벨을 가질 수 있다.
도 7의 데이터선들(예컨대, 제1 내지 제11데이터선), 제1수직도전선(VCL1)들, 및 제2수직도전선(VCL2)들은 동일한 층 상에 배치될 수 있다. 데이터선들(예컨대, 제1 내지 제11데이터선), 제1수직도전선(VCL1)들, 및 제2수직도전선(VCL2)들은, 앞서 도 6을 참조하여 설명한 절연층인 제2유기절연층(212, 도 6) 상에 배치될 수 있다. 유사하게, 브릿지선들의 수직브릿지부들, 예컨대 제1 내지 제6수직브릿지부(VB1, VB2, VB3, VB4, VB5, VB6)은 제2유기절연층(212, 도 6) 상에 배치될 수 있다.
도 7의 수평도전선들 및 브릿지선들의 수평브릿지부들은 동일한 층 상에 배치될 수 있다. 예컨대 제1 내지 제6수평도전선(HCL1, HCL2, HCL3, HCL4, HCL5, HCL6) 및 제1 내지 제6수평브릿지부들(HB1, BH1', HB2, BH2', HB3, BH3', HB4, BH4', HB5, BH5', HB6, BH6')은 앞서 도 6을 참조하여 설명한 절연층인 제1유기절연층(211, 도 6) 상에 배치될 수 있다.
도 8은 본 발명의 일 실시예에 따른 표시패널의 일부분을 확대한 평면도로서, 도 7의 투과영역의 상측의 일 부분을 나타내고, 도 9는 도 8의 IX-IX'선에 따른 단면도이며, 도 10은 도 8의 X부분을 확대한 평면도이고, 도 11은 도 10의 XI-XI'선에 따른 단면도이다.
도 8을 참조하면, 표시영역(DA)의 외곽에 배치된 제2비표시영역(NDA2)에는 제2구동전압입력부(2022)가 위치하며, 표시영역(DA)을 지나며 제1방향(예, y방향)을 따라 연장된 수직구동전압선(VDL)은 제2구동전압입력부(2022)와 전기적으로 및 물리적으로 연결될 수 있다. 예컨대, 표시영역(DA)의 수직구동전압선(VDL)은 제2구동전압입력부(2022)와 일체로 형성될 수 있다.
수직구동전압선(VDL)들은 표시영역(DA)을 지나며 제2방향(예, x방향)을 따라 연장된 수평구동전압선(HDL)과 전기적으로 연결될 수 있다. 표시영역(DA)에서 서로 교차하는 수평구동전압선(HDL)들 및 수직구동전압선(VDL)들은 서로 다른 층 상에 위치하되, 교차지점에 위치하는 제9콘택홀(CT9)을 통해 전기적으로 접속될 수 있다.
도 8의 실시예를 참조하면, 제1수직도전선(VCL1)들은 수직구동전압선(VDL), 수평구동전압선(HDL), 및 제2구동전압입력부(2022)와 동일한 전압 레벨을 가질 수 있다. 도 8에 도시된 바와 같이, 각 제1수직도전선(VCL1)들은 제2비표시영역(NDA2)으로 연장되되, 콘택메탈(NM1)을 통해 제2구동전압입력부(2022)와 전기적으로 연결될 수 있다.
도 9에 도시된 바와 같이, 기판(100) 상의 무기절연층들, 예컨대 버퍼층(201), 게이트 절연층(203), 제1층간절연층(205), 및 제2층간절연층(207)의 적층 구조 상에 제2구동전압입력부(2022)가 배치될 수 있다.
콘택메탈(NM1)은 제2구동전압입력부(2022)와 중첩하되, 제1유기절연층(211) 상에 배치될 수 있다. 제1유기절연층(211)은 제2구동전압입력부(2022) 상에 배치될 수 있다. 콘택메탈(NM1)은 제1유기절연층(211)에 형성된 제7콘택홀(CT7)을 통해 제2구동전압입력부(2022)에 접속될 수 있다. 제1수직도전선(VCL1)은 콘택메탈(NM1)과 중첩하되, 콘택메탈(NM1) 상의 제2유기절연층(212) 상에 위치할 수 있다. 제1수직도전선(VCL1)은 제2유기절연층(212)에 형성된 제8콘택홀(CT8)을 통해 콘택메탈(NM1)에 접속될 수 있다.
콘택메탈(NM1)을 통해 제2구동전압입력부(2022)와 전기적으로 연결된 제1수직도전선(VCL1)은 제2구동전압입력부(2022) 및/또는 수직구동전압선(VDL)과 동일한 전압 레벨을 가질 수 있다.
투과영역(TA)의 상측에 배치된 수평도전선들, 예컨대 도 8에 도시된 제1수평도전선(HCL1), 제3수평도전선(HCL3), 및 제5수평도전선(HCL5)은 제5콘택홀(CT5)을 통해 적어도 하나의 제1수직도전선(VCL1)에 전기적으로 연결될 수 있음은 앞서 도 7을 참조하여 설명한 바와 같다.
동일한 행에 배치된 수평도전선과 브릿지선의 수평브릿지부는 상호 이격되어 배치될 수 있다. 예컨대, 도 8 및 도 10에 도시된 바와 같이, 제1수평브릿지부(HB1)와 제1수평도전선(HCL1)은 제1거리(da) 만큼 이격될 수 있다. 도 11에 도시된 바와 같이, 제1수평브릿지부(HB1)와 제1수평도전선(HCL1)은 동일한 층(예컨대, 제1유기절연층(211)) 상에 배치되되, 제1거리(da) 만큼 이격될 수 있다. 제1수직도전층(VCL1)은 제1유기절연층(211) 위의 제2유기절연층(212) 상에 배치되되, 제2유기절연층(212)의 제5콘택홀(CT5)을 통해 제1수평도전선(HCL1)과 전기적으로 접속될 수 있다. 도 10과 도 11은 제1수평브릿지부(HB1), 제1수평도전선(HCL1), 및 제1수직도전선(VCL1)의 구조를 도시하고 있으나, 다른 수평브릿지부, 수평도전선, 및 수직도전선의 구조도 도 10 및 도 11을 참조하여 설명한 구조와 동일하다.
도 12는 본 발명의 일 실시예에 따른 표시패널의 일부분을 확대한 평면도로서, 도 7의 투과영역의 하측의 일 부분을 나타낸다.
투과영역(TA)의 하측에 배치된 수평도전선들, 예컨대 도 12에 도시된 제2수평도전선(HCL2), 제4수평도전선(HCL4), 및 제6수평도전선(HCL6)은 제6콘택홀(CT6)을 통해 적어도 하나의 제2수직도전선(VCL2)에 전기적으로 연결될 수 있음은 앞서 도 7을 참조하여 설명한 바와 같다.
도 8을 참조하여 설명한 투과영역(TA)의 상측의 제1수직도전선(VCL1)들이 수직구동전압선(VDL)과 동일한 전압 레벨을 가질 수 있으며, 투과영역(TA)의 하측의 제2수직도전선(VCL2)은 도 12에 도시된 바와 같이 수직공통전압선(VSL)일 수 있다. 바꾸어 말하면, 일부 수직공통전압선(VSL)들이 제2수직도전선(VCL2)들에 해당할 수 있다.
제2수직도전선(VCL2)들은 앞서 도 8을 참조하여 설명한 제1수직도전선(VCL1)들과 동일한 층 상에 배치될 수 있다. 적어도 하나의 제2수직도전선(VCL2)은 제2수평도전선(HCL2), 제4수평도전선(HCL4), 및 제6수평도전선(HCL6)과 제6콘택홀(CT6)을 통해 접속될 수 있으며, 제6콘택홀(CT6)의 구조는 앞서 도 11을 참조하여 설명한 제5콘택홀(CT5)의 구조와 같다. 예컨대, 제6콘택홀(CT6)도 제5콘택홀(CT5)와 마찬가지로 제2유기절연층(212, 도 11)에 형성될 수 있다.
동일한 행에 배치된 수평도전선과 브릿지선의 수평브릿지부는 상호 이격되어 배치될 수 있다. 예컨대, 도 12에 도시된 바와 같이, 제1수평브릿지부(HB1')와 제2수평도전선(HCL2)은 제2거리(da') 만큼 이격될 수 있다. 제1수평브릿지부(HB1')와 제2수평도전선(HCL2)은 동일한 층(예컨대, 제1유기절연층) 상에 배치되며, 제2거리(da')만큼 이격될 수 있다. 제2거리(da')는 도 11을 참조하여 설명한 제1거리(da)와 동일할 수 있다.
유사하게, 제3수평브릿지부(HB3')와 제4수평도전선(HCL4)은 동일한 층 상에 위치하되, 제2거리(da')만큼 이격될 수 있다. 제5수평브릿지부(HB5')와 제6수평도전선(HCL6)은 동일한 층 상에 위치하되, 제2거리(da')만큼 이격될 수 있다.
도 8 내지 도 12을 참조하면, 투과영역(TA) 상측의 제1수직도전선(VCL1)들은 수직구동전압선(VDL)과 동일한 전압 레벨을 가지고, 투과영역(TA) 하측의 제2수직도전선(VCL2)들은 수직공통전압선(VSL)과 동일한 전압 레벨을 가지는 것으로 설명하고 있으나, 본 발명은 이에 한정되지 않는다. 다른 실시예로, 제1수직도전선(VCL1)들과 제2수직도전선(VCL2)들은 동일한 전압 레벨을 가질 수 있다. 예컨대, 제1수직도전선(VCL1)들과 제2수직도전선(VCL2)들 각각은, 수직구동전압선(VDL)과 동일한 전압 레벨을 가질 수 있다. 또는, 제1수직도전선(VCL1)들과 제2수직도전선(VCL2)들 각각은, 수직공통전압선(VSL)과 동일한 전압 레벨을 가질 수 있다.
도 13은 본 발명의 다른 실시예에 따른 표시패널의 일부분을 확대한 평면도로서, 도 7의 투과영역의 상측의 일부를 나타낸다.
도 13을 참조하면, 제1수직도전선(VCL1)은 제1초기화전압선(INL1) 또는 제2초기화전압선(INL2)과 동일한 전압 레벨을 가질 수 있다. 제1초기화전압선(INL1) 및 제2초기화전압선(INL2)은 제1방향(y방향)을 따라 연장되고, 제1수직도전선(VCL1)들은 각각 제1초기화전압선(INL1) 또는 제2초기화전압선(INL2)과 전기적으로 연결될 수 있다.
일 실시예로, 도 13에 도시된 바와 같이 일부 제1수직도전선(VCL1)들은 제10콘택홀(CT10)을 통해 제1초기화전압선(INL1)에 전기적으로 연결될 수 있고, 나머지 제1수직도전선(VCL1)들은 제11콘택홀(CT11)을 통해 제2초기화전압선(INL2)에 전기적으로 연결될 수 있다.
제1초기화전압선(INL1) 및 제2초기화전압선(INL2)은 앞서 도 8을 참조하여 설명한 수직구동전압선(VDL, 도 8)과 동일한 층(예컨대, 제3층간절연층과 제1유기절연층 사이) 상에 배치될 수 있다.
수평도전선, 예컨대 도 13에 도시된 제1수평도전선(HCL1), 제3수평도전선(HCL3), 및 제5수평도전선(HCL5)은 제1수직도전선(VCL1)들 중 적어도 어느 하나와 전기적으로 연결될 수 있다. 이와 관련하여, 도 13은 제1수평도전선(HCL1), 제3수평도전선(HCL3), 및 제5수평도전선(HCL5)이 각각 제5콘택홀을 통해 제2초기화전압선(INL2)에 전기적으로 연결되며 제2초기화전압선(INL2)과 동일한 전압 레벨을 갖는 제1수직도전선(VCL1)에 접속된 것을 도시한다. 다른 실시예로, 제3수평도전선(HCL3), 및 제5수평도전선(HCL5)은 각각 제1초기화전압선(INL1)에 전기적으로 연결되며 제1초기화전압선(INL1)과 동일한 전압 레벨을 갖는 제1수직도전선(VCL1)에 접속될 수 있다.
동일한 행에 배치된 수평도전선과 브릿지선의 수평브릿지부는 상호 이격되어 배치될 수 있다. 예컨대, 도 13에 도시된 제1수평브릿지부(HB1)와 제1수평도전선(HCL1)은 제3거리(da") 만큼 상호 이격된다. 제3수평브릿지부(HB3)와 제3수평도전선(HCL3), 그리고 제5수평브릿지부(HB5)와 제5수평도전선(HCL5)은 제3거리(da")만큼 상호 이격될 수 있다.
도 14는 본 발명의 다른 실시예에 따른 표시패널의 일부분을 확대한 평면도로서, 도 7의 투과영역의 하측의 일부를 나타낸다.
도 14를 참조하면, 제2수직도전선(VCL2)은 제1초기화전압선(INL1) 또는 제2초기화전압선(INL2)과 동일한 전압 레벨을 가질 수 있다. 제1초기화전압선(INL1) 및 제2초기화전압선(INL2)은 제1방향(y방향)을 따라 연장되고, 제2수직도전선(VCL2)들은 각각 제1초기화전압선(INL1) 또는 제2초기화전압선(INL2)과 전기적으로 연결될 수 있다.
일 실시예로, 도 14에 도시된 바와 같이 일부 제2수직도전선(VCL2)들은 제12콘택홀(CT12)을 통해 제1초기화전압선(INL1)에 전기적으로 연결될 수 있고, 나머지 제2수직도전선(VCL2)들은 제13콘택홀(CT13)을 통해 제2초기화전압선(INL2)에 전기적으로 연결될 수 있다. 제1초기화전압선(INL1) 및 제2초기화전압선(INL2)은 앞서 도 8을 참조하여 설명한 수직구동전압선(VDL, 도 8)과 동일한 층(예컨대, 제3층간절연층과 제1유기절연층 사이) 상에 배치될 수 있다.
수평도전선, 예컨대 도 14에 도시된 제2수평도전선(HCL2), 제4수평도전선(HCL4), 및 제6수평도전선(HCL6)은 제2수직도전선(VCL2)들 중 적어도 어느 하나와 전기적으로 연결될 수 있다. 이와 관련하여, 도 14는 제2수평도전선(HCL2), 제4수평도전선(HCL4), 및 제6수평도전선(HCL6)이 각각 제6콘택홀(CT6)을 통해 제2초기화전압선(INL2)에 전기적으로 연결되며 제2초기화전압선(INL2)과 동일한 전압 레벨을 갖는 제2수직도전선(VCL2)에 접속된 것을 도시한다. 다른 실시예로, 제2수평도전선(HCL2), 제4수평도전선(HCL4), 및 제6수평도전선(HCL6)은 각각 제1초기화전압선(INL1)에 전기적으로 연결되며 제1초기화전압선(INL1)과 동일한 전압 레벨을 갖는 제2수직도전선(VCL2)에 접속될 수 있다.
동일한 행에 배치된 수평도전선과 브릿지선의 수평브릿지부는 상호 이격되어 배치될 수 있다. 예컨대, 도 14에 도시된 제1수평브릿지부(HB1')와 제2수평도전선(HCL2)은 제4거리(da"') 만큼 상호 이격된다. 제3수평브릿지부(HB3')와 제4수평도전선(HCL4), 그리고 제5수평브릿지부(HB5')와 제6수평도전선(HCL6)은 제4거리(da"')만큼 상호 이격될 수 있다. 제4거리(da"')는 도 13을 참조하여 설명한 제3거리(da")와 동일할 수 있다.
이와 같이 본 발명은 도면에 도시된 일 실시예를 참고로 하여 설명하였으나 이는 예시적인 것에 불과하며 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 실시예의 변형이 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
DL1-DL6: 제1 내지 제6데이터선
BL1-BL6: 제1 내지 제6브릿지
VCL1, VCL2: 제1 및 제2수직도전선
HCL1-CHL6: 제1 내지 제6수평도전선

Claims (30)

  1. 투과영역;
    상기 투과영역을 둘러싸는 표시영역;
    상기 표시영역에서 제1방향을 따라 각각 연장되되 상기 투과영역을 사이에 두고 상호 이격된 제1부분 및 제2부분을 포함하는, 제1데이터선;
    상기 표시영역에서 상기 제1방향을 따라 각각 연장되되 상기 투과영역을 사이에 두고 상호 이격된 제1부분 및 제2부분을 포함하는, 제2데이터선;
    상기 표시영역에 위치하고, 상기 제1데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 투과영역의 일 측에 위치하는, 제1브릿지선;
    상기 표시영역에 위치하고, 상 제2데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 투과영역의 타 측에 위치하는, 제2브릿지선;
    상기 표시영역에 위치하며 상기 제1방향을 따라 연장된 제1수직도전선;
    상기 투과영역을 사이에 두고 상기 제1수직도전선의 반대편에 위치한 제2수직도전선;
    상기 제1수직도전선과 전기적으로 연결되고, 상기 표시영역에서 상기 제1브릿지선의 제1단부 및 상기 제2브릿지선의 제1단부 사이에 위치하는 제1수평도전선; 및
    상기 제2수직도전선과 전기적으로 연결되고, 상기 표시영역에서 상기 제1브릿지선의 제2단부 및 상기 제2브릿지선의 제2단부 사이에 제2수평도전선;
    을 포함하는, 표시패널.
  2. 제1항에 있어서,
    상기 제1수평도전선의 양 단부는,
    상기 제1브릿지선의 상기 제1단부와 상기 제1데이터선의 상기 제1부분 간의 접속지점 및 상기 제2브릿지선의 상기 제1단부와 상기 제2데이터선의 상기 제1부분 간의 접속지점 각각에 인접하게 배치되고,
    상기 제2수평도전선의 양 단부는,
    상기 제1브릿지선의 상기 제2단부와 상기 제1데이터선의 상기 제2부분 간의 접속지점 및 상기 제2브릿지선의 상기 제2단부와 상기 제2데이터선의 상기 제2부분 간의 접속지점 각각에 인접하게 배치되는, 표시패널.
  3. 제1항에 있어서,
    상기 제1브릿지선의 상기 제1단부와 상기 제1데이터선의 상기 제1부분 간의 접속지점, 상기 제2브릿지선의 상기 제1단부와 상기 제2데이터선의 상기 제1부분 간의 접속지점, 상기 제1브릿지선의 상기 제2단부와 상기 제1데이터선의 상기 제2부분 간의 접속지점, 및 상기 제2브릿지선의 상기 제2단부와 상기 제2데이터선의 상기 제2부분 간의 접속지점 각각은, 상기 표시영역에 위치하는, 표시패널.
  4. 제1항에 있어서,
    상기 제1브릿지선 및 상기 제2브릿지선 각각은,
    상기 제1방향을 따라 연장된 수직브릿지부; 및
    상기 수직브릿지부의 양 단부에 각각 인접하며 상기 제1방향에 교차하는 제2방향을 따라 연장된 한 쌍의 수평브릿지부들;을 포함하는, 표시패널.
  5. 제4항에 있어서,
    상기 수직브릿지부와 상기 한 쌍의 수평브릿지부들은 서로 다른 층 상에 위치하는, 표시패널.
  6. 제4항에 있어서,
    상기 수직브릿지부는, 상기 제1데이터선 및 상기 제2데이터선 중 적어도 어느 하나와 동일한 층에 배치되는, 표시패널.
  7. 제1항에 있어서,
    상기 표시영역에 배치되며, 트랜지스터들을 각각 포함하는 복수의 부화소회로들;
    상기 복수의 부화소회로들에 각각 전기적으로 연결된 복수의 발광다이오드들;
    상기 복수의 부화소회로들 각각에 구동전압을 제공하는 복수의 구동전압선들;
    상기 복수의 발광다이오드들을 전극에 공통전압을 제공하는 복수의 공통전압선들;을 포함하는, 표시패널.
  8. 제7항에 있어서,
    상기 제1수직도전선 및 상기 제2수직도전선 중 적어도 어느 하나는,
    상기 복수의 구동전압선들 또는 상기 복수의 공통전압선들과 동일한 전압 레벨을 갖는, 표시패널.
  9. 제7항에 있어서,
    상기 복수의 부화소회로들 각각에 포함된 적어도 어느 하나의 트랜지스터와 각각 전기적으로 연결된 초기화전압선들;을 더 포함하고,
    상기 제1수직도전선 및 상기 제2수직도전선 중 적어도 어느 하나는,
    상기 초기화전압선들 중 어느 하나와 동일한 전압 레벨을 갖는, 표시패널.
  10. 제1항에 있어서,
    상기 표시영역에서 상기 제1방향을 따라 각각 연장되되 상기 투과영역을 사이에 두고 상호 이격된 제1부분 및 제2부분을 포함하는, 제3데이터선;
    상기 표시영역에서 상기 제1방향을 따라 각각 연장되되 상기 투과영역을 사이에 두고 상호 이격된 제1부분 및 제2부분을 포함하는, 제4데이터선;
    상기 표시영역에 위치하고, 상기 제3데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 투과영역의 일 측에 위치하는, 제3브릿지선;
    상기 표시영역에 위치하고, 상기 제4데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 투과영역의 타 측에 위치하는, 제4브릿지선;
    상기 표시영역에서 상기 제3브릿지선의 제1단부 및 상기 제4브릿지선의 제1단부 사이에 위치하는 제3수평도전선; 및
    상기 표시영역에서 상기 제3브릿지선의 제2단부 및 상기 제4브릿지선의 제2단부 사이에 제4수평도전선;을 더 포함하는, 표시패널.
  11. 제10항에 있어서,
    상기 제1수평도전선과 상기 제3수평도전선은 서로 이웃하게 배치되되 서로 다른 길이를 가지고,
    상기 제2수평도전선과 상기 제4수평도전선은 서로 이웃하게 배치되되 서로 다른 길이를 가지는, 표시패널.
  12. 투과영역 및 상기 투과영역을 둘러싸는 표시영역을 포함하는 표시패널; 및
    상기 표시패널의 배면에 위치하며 상기 투과영역과 대응하는 컴포넌트;를 포함하되,
    상기 표시패널은,
    상기 표시영역에서 제1방향을 따라 각각 연장되되 투과영역을 사이에 두고 상호 이격된 제1부분과 제2부분을 포함하는, 제1데이터선;
    상기 표시영역에 위치하고, 상기 제1데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 제1방향을 따라 연장된 수직브릿지부 및 상기 제1방향과 교차하는 제2방향으로 연장되며 상기 수직브릿지부의 양 단부에 각각 위치하는 한 쌍의 수평브릿지부들을 포함하는, 제1브릿지선;
    상기 표시영역에 위치하며 상기 제1방향을 따라 연장된 적어도 하나의 제1수직도전선; 및
    상기 표시영역에서 상기 한 쌍의 수평브릿지부들 중 어느 하나의 수평브릿지부와 인접하게 배치되고 상기 적어도 하나의 제1수직도전선과 전기적으로 연결된 제1수평도전선;
    을 포함하는, 전자 기기.
  13. 제12항에 있어서,
    상기 제1데이터선의 상기 제1부분과 상기 제1브릿지선의 접속지점, 및 상기 제1데이터선의 상기 제2부분과 상기 제1브릿지선의 접속지점은 각각 표시영역에 위치하는, 전자 기기.
  14. 제12항에 있어서,
    상기 표시패널은,
    상기 표시영역에 위치하며 상기 제1방향을 따라 연장된 적어도 하나의 제2수직도전선; 및
    상기 표시영역에서 상기 한 쌍의 수평브릿지부들 중 다른 하나의 수평브릿지부와 인접하게 배치되고 상기 적어도 하나의 제2수직도전선과 전기적으로 연결된 제2수평도전선;을 더 포함하며,
    상기 제2수평도전선은 상기 제2수직도전선과 전기적으로 연결되는, 전자 기기.
  15. 제14항에 있어서,
    상기 제1수평도전선과 상기 제2수평도전선은 상기 투과영역을 사이에 두고 서로 반대편에 위치하는, 전자 기기.
  16. 제15항에 있어서,
    상기 표시패널은,
    상기 제1수평도전선과 인접하게 배치되되, 상기 적어도 하나의 제1수직도전선과 전기적으로 연결된 제3수평도전선;을 더 포함하고,
    상기 제1수평도전선과 상기 제3수평도전선은 서로 다른 길이를 갖는, 전자 기기.
  17. 제15항에 있어서,
    상기 표시패널은,
    상기 제2수평도전선과 인접하게 배치되되, 상기 적어도 하나의 제2수직도전선과 전기적으로 연결된 제4수평도전선;을 더 포함하고,
    상기 제2수평도전선과 상기 제4수평도전선은 서로 다른 길이를 갖는, 전자 기기.
  18. 제14항에 있어서,
    상기 표시패널은,
    상기 표시영역에 배치되며, 트랜지스터들을 각각 포함하는 복수의 부화소회로들;
    상기 복수의 부화소회로들에 각각 전기적으로 연결된 복수의 발광다이오드들;
    상기 복수의 부화소회로들 각각에 구동전압을 제공하는 복수의 구동전압선들;
    상기 복수의 발광다이오드들을 전극에 공통전압을 제공하는 복수의 공통전압선들;
    상기 복수의 부화소회로들에 초기화전압을 제공하는 복수의 초기화전압선들;을 더 포함하는, 전자 기기.
  19. 제18항에 있어서,
    상기 제1수직도전선 및 상기 제2수직도전선 중 적어도 어느 하나는,
    상기 복수의 구동전압선들, 상기 복수의 공통전압선들, 또는 상기 복수의 초기화전압선들 중 어느 하나와 동일한 전압 레벨을 갖는, 전자 기기.
  20. 제12항에 있어서,
    상기 제1브릿지선의 상기 수직브릿지부 및 상기 한 쌍의 수평브릿지부들은 서로 다른 층 상에 배치되며,
    상기 수직브릿지부는 콘택홀을 통해 상기 한 쌍의 수평브릿지부들 각각에 전기적으로 접속되는, 전자 기기.
  21. 제12항에 있어서,
    상기 컴포넌트는 센서 또는 카메라를 포함하는, 전자 기기.
  22. 투과영역 및 상기 투과영역을 둘러싸는 표시영역을 포함하는 표시패널; 및
    상기 표시패널의 배면에 위치하며 상기 투과영역과 대응하는 컴포넌트;를 포함하되,
    상기 표시패널은,
    상기 표시영역에서 제1방향을 따라 각각 연장되되 투과영역을 사이에 두고 상호 이격된 제1부분과 제2부분을 포함하는, 제1데이터선;
    상기 표시영역에 위치하고, 상기 제1데이터선의 상기 제1부분과 상기 제2부분을 전기적으로 연결하며, 상기 제1방향을 따라 연장된 수직브릿지부 및 상기 제1방향과 교차하는 제2방향으로 연장되며 상기 수직브릿지부의 제1단부와 상기 제1데이터선의 상기 제1부분에 인접하게 위치하는 제1수평브릿지부를 포함하는, 제1브릿지선;
    상기 표시영역의 외측에 배치된 구동전압입력부;
    상기 구동전압입력부에 전기적으로 연결되며 상기 표시영역에서 상기 제1방향을 따라 연장된 적어도 하나의 제1수직도전선; 및
    상기 표시영역에서 상기 제1수평브릿지부와 인접하게 배치되고 상기 적어도 하나의 제1수직도전선과 전기적으로 연결된 제1수평도전선;
    을 포함하고,
    상기 제1수평도전선 및 상기 제1수평브릿지부는 동일한 층 상에 배치되고,
    상기 제1수직도전선 및 상기 제1데이터선은, 상기 제1수평도전선 및 상기 제1수평브릿지부 위의 절연층 상에 배치된, 전자 기기.
  23. 제22항에 있어서,
    상기 표시패널은,
    상기 구동전압입력부에 전기적으로 연결되고 상기 표시영역에서 상기 제1방향을 따라 연장된 수직구동전압선을 더 포함하고,
    상기 수직구동전압선은 상기 적어도 하나의 제1수직도전선과 서로 다른 층 상에 배치되는, 전자 기기.
  24. 제22항에 있어서,
    상기 제1브릿지선은, 상기 제2방향으로 연장되며 상기 수직브릿지부의 제2단부와 상기 제1데이터선의 상기 제2부분에 인접하게 위치하는 제2수평브릿지부를 더 포함하고,
    상기 제1데이터선의 상기 제1부분은,
    상기 제1데이터선의 상기 제1부분과 상기 제1수평브릿지부 사이에 개재된 상기 절연층의 일부분에 형성된 제1콘택홀을 통해 상기 제1수평브릿지부와 전기적으로 연결되고,
    상기 제1데이터선의 상기 제2부분은,
    상기 제1데이터선의 상기 제2부분과 상기 제2수평브릿지부 사이에 개재된 상기 절연층의 일부분에 형성된 제2콘택홀을 통해 상기 제2수평브릿지부와 전기적으로 연결되는, 전자 기기.
  25. 제22항에 있어서,
    상기 적어도 하나의 제1수직도전선과 상기 제1수평도전선은,
    상기 적어도 하나의 제1수직도전선과 상기 제1수평도전선 사이에 개재된 상기 절연층의 일부분에 형성된 콘택홀을 통해 접속되는, 전자 기기.
  26. 제24항에 있어서,
    상기 표시패널은,
    상기 투과영역을 사이에 두고 상기 적어도 하나의 제1수직도전선의 반대편에 위치하고 상기 제1방향을 따라 연장된 적어도 하나의 제2수직도전선; 및
    상기 표시영역에서 상기 제2수평브릿지부와 인접하게 배치되고 상기 적어도 하나의 제2수직도전선과 전기적으로 연결된 제2수평도전선;을 더 포함하며,
    상기 제2수평도전선은 상기 제2수직도전선과 전기적으로 연결되는, 전자 기기.
  27. 제26항에 있어서,
    상기 표시패널은,
    상기 제1수평도전선과 인접하게 배치되되, 상기 적어도 하나의 제1수직도전선과 전기적으로 연결된 제3수평도전선;을 더 포함하고,
    상기 제1수평도전선과 상기 제3수평도전선은 서로 다른 길이를 갖는, 전자 기기.
  28. 제27항에 있어서,
    상기 제1수평도전선 및 상기 제3수평도전선은 서로 동일한 층 상에 배치된, 전자 기기.
  29. 제26항에 있어서,
    상기 표시패널은,
    상기 제2수평도전선과 인접하게 배치되되, 상기 적어도 하나의 제2수직도전선과 전기적으로 연결된 제4수평도전선;을 더 포함하고,
    상기 제2수평도전선과 상기 제4수평도전선은 서로 다른 길이를 갖는, 전자 기기.
  30. 제29항에 있어서,
    상기 제2수평도전선과 상기 제4수평도전선은 서로 동일한 층 상에 배치된, 전자 기기.
KR1020220011045A 2022-01-25 2022-01-25 표시패널 및 이를 포함하는 전자 기기 KR20230114862A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020220011045A KR20230114862A (ko) 2022-01-25 2022-01-25 표시패널 및 이를 포함하는 전자 기기
US17/953,775 US11854485B2 (en) 2022-01-25 2022-09-27 Display panel and electronic apparatus including the same
CN202310056554.2A CN116507165A (zh) 2022-01-25 2023-01-20 显示面板和电子设备
US18/520,036 US20240087534A1 (en) 2022-01-25 2023-11-27 Display panel and electronic apparatus including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220011045A KR20230114862A (ko) 2022-01-25 2022-01-25 표시패널 및 이를 포함하는 전자 기기

Publications (1)

Publication Number Publication Date
KR20230114862A true KR20230114862A (ko) 2023-08-02

Family

ID=87314505

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220011045A KR20230114862A (ko) 2022-01-25 2022-01-25 표시패널 및 이를 포함하는 전자 기기

Country Status (3)

Country Link
US (2) US11854485B2 (ko)
KR (1) KR20230114862A (ko)
CN (1) CN116507165A (ko)

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100763171B1 (ko) 2001-11-07 2007-10-08 엘지.필립스 엘시디 주식회사 액티브 매트릭스 유기전계발광소자 및 그 제조방법
US6832951B2 (en) 2002-05-23 2004-12-21 Classic Manufacturing Nw, Llc Vent assembly and method
TWI419036B (zh) * 2009-10-23 2013-12-11 Au Optronics Corp 觸控顯示面板及其觸控感測單元
KR20180000771A (ko) 2016-06-23 2018-01-04 삼성디스플레이 주식회사 표시 장치
CN106653817B (zh) * 2017-01-19 2019-07-02 深圳市华星光电技术有限公司 透明oled显示面板
KR102516058B1 (ko) * 2018-08-17 2023-03-31 삼성디스플레이 주식회사 표시 패널
KR20210000799A (ko) * 2019-06-25 2021-01-06 삼성디스플레이 주식회사 표시 장치 및 그 제조방법
EP3992763A4 (en) * 2020-05-29 2022-08-10 BOE Technology Group Co., Ltd. DISPLAY BOARD, TOUCH STRUCTURE AND DISPLAY DEVICE
KR20220093784A (ko) * 2020-12-28 2022-07-05 엘지디스플레이 주식회사 터치 표시 장치

Also Published As

Publication number Publication date
CN116507165A (zh) 2023-07-28
US11854485B2 (en) 2023-12-26
US20240087534A1 (en) 2024-03-14
US20230237964A1 (en) 2023-07-27

Similar Documents

Publication Publication Date Title
CN109509770B (zh) 显示设备
US11683951B2 (en) Display panel and display device
US11114520B2 (en) Display device
KR20200066500A (ko) 표시장치
US20210210584A1 (en) Display apparatus
CN113451373A (zh) 显示设备
KR20220016372A (ko) 디스플레이 장치 및 전자기기
KR20220033574A (ko) 표시 패널 및 표시 장치
KR20200139301A (ko) 표시장치
KR20230114862A (ko) 표시패널 및 이를 포함하는 전자 기기
KR20220132097A (ko) 디스플레이 패널 및 이를 구비하는 디스플레이 장치
KR20230121203A (ko) 표시 패널 및 이를 포함하는 전자 기기
US20230046092A1 (en) Display apparatus
US20230380231A1 (en) Display apparatus
US12029079B2 (en) Display device
US11693502B2 (en) Display device
US20240188342A1 (en) Display panel and electronic apparatus including the same
US20240126390A1 (en) Display panel and electronic apparatus including the same
US20230389397A1 (en) Display apparatus and electronic apparatus including the same
US20220367585A1 (en) Display device
US20240324349A1 (en) Display apparatus
US20240324325A1 (en) Display Panel and Display Apparatus
US20240306449A1 (en) Display panel
KR20230099770A (ko) 표시 장치 및 이를 포함하는 전자 기기
CN118695675A (zh) 显示装置