KR20220033574A - 표시 패널 및 표시 장치 - Google Patents

표시 패널 및 표시 장치 Download PDF

Info

Publication number
KR20220033574A
KR20220033574A KR1020200114115A KR20200114115A KR20220033574A KR 20220033574 A KR20220033574 A KR 20220033574A KR 1020200114115 A KR1020200114115 A KR 1020200114115A KR 20200114115 A KR20200114115 A KR 20200114115A KR 20220033574 A KR20220033574 A KR 20220033574A
Authority
KR
South Korea
Prior art keywords
wiring
display area
corner
disposed
pixel circuit
Prior art date
Application number
KR1020200114115A
Other languages
English (en)
Inventor
이유진
박희진
전무경
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200114115A priority Critical patent/KR20220033574A/ko
Priority to US17/343,839 priority patent/US11716885B2/en
Priority to EP21191565.7A priority patent/EP3965162A1/en
Priority to CN202111036832.5A priority patent/CN114156318A/zh
Publication of KR20220033574A publication Critical patent/KR20220033574A/ko
Priority to US18/210,603 priority patent/US20240023390A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H01L27/3276
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
    • H01L27/326
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/311Flexible OLED
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • H10K77/111Flexible substrates

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명의 일 실시예는, 전면표시영역, 상기 전면표시영역과 제1방향으로 연결된 제1측면표시영역, 상기 전면표시영역과 상기 제1방향과 교차하는 제2방향으로 연결된 제2측면표시영역, 상기 제1측면표시영역 및 상기 제2측면표시영역 사이에 배치되어 상기 전면표시영역을 적어도 일부 둘러싸는 코너표시영역을 포함하는 기판; 상기 전면표시영역에 상기 제1방향으로 연장된 제1배선; 상기 전면표시영역에 상기 제2방향으로 연장된 제2배선; 상기 코너표시영역에 배치되며, 상기 제1배선과 연결된 제1코너배선; 상기 코너표시영역에 배치되며, 상기 제2배선과 연결된 제2코너배선; 및 상기 코너표시영역에 배치되며, 상기 제1코너배선 및 상기 제2코너배선과 연결되는 화소회로;를 포함하고, 상기 제1코너배선 및 상기 제2코너배선은 상기 코너표시영역에서 상기 제1방향 및 상기 제2방향과 교차하는 제1연장방향으로 연장된, 표시 패널을 개시한다.

Description

표시 패널 및 표시 장치{Display Panel and Display Device}
본 발명은 화상을 표시하는 표시영역을 확장시킨 표시 패널 및 표시 장치에 관한 것이다.
이동성을 기반으로 하는 전자 기기가 폭 넓게 사용되고 있다. 이동용 전자 기기로는 모바일 폰과 같은 소형 전자 기기 이외에도 최근 들어 태블릿 PC가 널리 사용되고 있다.
이와 같은 이동형 전자 기기는 다양한 기능, 예를 들어, 이미지 또는 영상과 같은 시각 정보를 사용자에게 제공하기 위하여 표시 장치를 포함한다. 최근, 표시 장치를 구동하기 위한 기타 부품들이 소형화됨에 따라 표시 장치가 전자 기기에서 차지하는 비중이 점차 증가하고 있는 추세이며, 편평한 상태에서 소정의 각도를 갖도록 구부릴 수 있는 구조도 개발되고 있다.
예를 들어, 표시 장치 중 이미지를 표시하는 표시 패널은 전면표시영역, 전면표시영역으로부터 제1방향으로 연결되고, 구부러지는 제1측면표시영역, 및 전면표시영역으로부터 제2방향으로 연결되고, 구부러지는 제2측면표시영역을 포함하는 등 다양한 곡률을 포함할 수 있다.
본 발명의 실시예들은 전면표시영역의 모퉁이에 대응하여 배치되며, 구부러질 수 있는 코너(Corner)표시영역을 포함하는 표시 패널 및 표시 장치를 제공하고자 한다.
본 발명의 일 실시예는, 전면표시영역, 상기 전면표시영역과 제1방향으로 연결된 제1측면표시영역, 상기 전면표시영역과 상기 제1방향과 교차하는 제2방향으로 연결된 제2측면표시영역, 상기 제1측면표시영역 및 상기 제2측면표시영역 사이에 배치되어 상기 전면표시영역을 적어도 일부 둘러싸는 코너표시영역을 포함하는 기판; 상기 전면표시영역에 상기 제1방향으로 연장된 제1배선; 상기 전면표시영역에 상기 제2방향으로 연장된 제2배선; 상기 코너표시영역에 배치되며, 상기 제1배선과 연결된 제1코너배선; 상기 코너표시영역에 배치되며, 상기 제2배선과 연결된 제2코너배선; 및 상기 코너표시영역에 배치되며, 상기 제1코너배선 및 상기 제2코너배선과 연결되는 화소회로;를 포함하고, 상기 제1코너배선 및 상기 제2코너배선은 상기 코너표시영역에서 상기 제1방향 및 상기 제2방향과 교차하는 제1연장방향으로 연장된, 표시 패널을 개시한다.
일 실시예에 있어서, 상기 코너표시영역은 상기 전면표시영역으로부터 멀어지는 방향으로 연장된 복수의 연장영역들을 포함하고, 이웃하는 상기 복수의 연장영역들 사이에는 관통부가 정의되며, 상기 복수의 연장영역들 중 제1연장영역은 상기 제1연장방향으로 연장되고, 상기 제1코너배선 및 상기 제2코너배선은 상기 제1연장영역에 배치될 수 있다.
일 실시예에 있어서, 상기 제1연장영역은 상기 제1연장방향으로 연장된 중심영역 및 상기 중심영역의 양측에 배치된 제1외측영역 및 제2외측영역을 포함하고, 상기 제1코너배선 및 상기 제2코너배선 중 하나는 상기 중심영역에 배치되고, 상기 제1코너배선 및 상기 제2코너배선 중 다른 하나는 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나에 배치될 수 있다.
일 실시예에 있어서, 상기 제1연장영역에 배치되며, 상기 제1연장방향과 수직한 제1수직방향으로 연장된 브릿지배선;을 더 포함하고, 상기 제1코너배선 및 상기 제2코너배선 중 다른 하나는 상기 브릿지배선을 통해 상기 화소회로와 연결될 수 있다.
일 실시예에 있어서, 상기 화소회로는 상기 제1연장영역에서 복수개로 구비되며, 상기 제2코너배선은 상기 복수의 화소회로들 중 어느 두 개와 각각 연결될 수 있다.
일 실시예에 있어서, 상기 화소회로는 상기 제1연장방향을 따라 연장된 제1라인에 배치된 제1라인 화소회로 및 상기 제1라인과 평행한 제2라인에 배치된 제2라인 화소회로를 포함하고, 상기 제1코너배선 및 상기 제2코너배선 중 다른 하나는 상기 제1라인 화소회로 및 상기 제2라인 화소회로와 각각 연결될 수 있다.
일 실시예에 있어서, 상기 복수의 연장영역들은 상기 제1연장영역과 이웃하고, 상기 제1방향 및 상기 제2방향과 교차하는 제2연장방향으로 연장된 제2연장영역을 더 포함하고, 상기 제2연장영역에서 상기 제2연장방향으로 연장된 제3코너배선; 및 상기 제2코너배선과 상기 제3코너배선을 연결하는 연결브릿지배선;을 더 포함할 수 있다.
일 실시예에 있어서, 상기 화소회로는 나란히 배치된 제1화소회로, 제2화소회로, 및 제3화소회로를 포함하고, 상기 제1코너배선은 상기 제1연장방향으로 나란히 연장된 제1데이터선, 제2데이터선, 및 제3데이터선을 포함하며, 상기 제1화소회로, 상기 제2화소회로, 및 상기 제3화소회로는 상기 제1데이터선, 상기 제2데이터선, 및 상기 제3데이터선과 각각 연결될 수 있다.
일 실시예에 있어서, 상기 제1화소회로, 상기 제2화소회로, 및 상기 제3화소회로는 상기 제1연장방향과 수직한 제1수직방향을 따라 나란히 배치될 수 있다.
일 실시예에 있어서, 상기 제1화소회로, 상기 제2화소회로, 및 상기 제3화소회로는 상기 제1연장방향을 따라 나란히 배치될 수 있다.
일 실시예에 있어서, 상기 화소회로는 상기 코너표시영역에 복수개로 배치되며, 상기 복수의 화소회로들은 상기 제1연장방향을 따라 나란히 배치될 수 있다.
일 실시예에 있어서, 상기 제2코너배선은 서로 다른 층에 배치된 하부배선 및 상부배선을 포함하고, 상기 하부배선 및 상기 상부배선은 상기 제1연장방향과 수직한 제1수직방향으로 교번하여 배치될 수 있다.
일 실시예에 있어서, 상기 기판은 상기 코너표시영역 및 상기 전면표시영역 사이에 배치된 중간표시영역을 더 포함하고, 상기 중간표시영역에 배치된 구동회로;를 더 포함하며, 상기 제2코너배선은 상기 구동회로와 연결되고, 상기 중간표시영역으로부터 상기 코너표시영역으로 연장될 수 있다.
본 발명의 다른 실시예는, 전면표시영역 및 상기 전면표시영역의 모퉁이(Corner)에 배치되어 구부러지는 코너표시영역을 포함하는 기판, 상기 전면표시영역에 제1방향으로 연장된 제1배선, 상기 전면표시영역에 상기 제1방향과 교차하는 제2방향으로 연장된 제2배선, 상기 코너표시영역에 배치되며, 상기 제1배선과 연결된 제1코너배선, 상기 코너표시영역에 배치되며, 상기 제2배선과 연결된 제2코너배선, 및 상기 코너표시영역에 배치되며, 상기 제1코너배선 및 상기 제2코너배선과 연결되는 화소회로를 포함하는, 표시 패널; 및 상기 표시 패널은 덮는 커버 윈도우;를 포함하고, 상기 제1코너배선 및 상기 제2코너배선은 상기 코너표시영역이 펴진(unbend) 상태에서 상기 제1방향 및 상기 제2방향과 교차하는 제1연장방향으로 연장된, 표시 장치를 개시한다.
일 실시예에 있어서, 상기 코너표시영역이 펴진(unbend) 상태에서, 상기 코너표시영역은 상기 전면표시영역으로부터 멀어지는 방향으로 연장된 복수의 연장영역들을 포함하고, 상기 복수의 연장영역 중 상기 제1연장방향으로 연장된 제1연장영역에 상기 제1코너배선 및 상기 제2코너배선이 배치될 수 있다.
일 실시예에 있어서, 상기 제1연장영역은 중심영역 및 상기 중심영역의 양측에 배치된 제1외측영역 및 제2외측영역을 포함하고, 상기 제1코너배선 및 상기 제2코너배선 중 하나는 상기 중심영역에 배치되고, 상기 제1코너배선 및 상기 제2코너배선 중 다른 하나는 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나에 배치될 수 있다.
일 실시예에 있어서, 상기 표시 패널은, 상기 제1연장영역에 배치되고, 상기 중심영역으로부터 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나로의 방향으로 연장된 브릿지배선을 더 포함하고, 상기 제1코너배선 및 상기 제2코너배선 중 다른 하나는 상기 브릿지배선을 통해 상기 화소회로와 연결될 수 있다.
일 실시예에 있어서, 상기 제2코너배선은 서로 다른 층에 배치된 하부배선 및 상부배선을 포함하고, 상기 하부배선 및 상기 상부배선은 상기 중심영역으로부터 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나로의 방향으로 교번하여 배치될 수 있다.
일 실시예에 있어서, 상기 기판은 상기 코너표시영역 및 상기 전면표시영역 사이에 배치된 중간표시영역을 더 포함하고, 상기 표시 패널은 상기 중간표시영역에 배치된 구동회로를 더 포함하며, 상기 제2코너배선은 상기 구동회로와 연결되고, 상기 중간표시영역으로부터 상기 코너표시영역으로 연장될 수 있다.
일 실시예에 있어서, 상기 표시 패널은, 상기 전면표시영역과 상기 제1방향으로 연결되며, 제1곡률반지름을 가지며 구부러지는 제1측면표시영역 및 상기 전면표시영역과 상기 제2방향으로 연결되며, 상기 제1곡률반지름과 상이한 제2곡률반지름을 가지며 구부러지는 제2측면표시영역을 포함하고, 상기 코너표시영역은 상기 제1측면표시영역 및 상기 제2측면표시영역 사이에서 상기 전면표시영역을 둘러싸며 배치될 수 있다.
본 발명의 또 다른 실시예는, 전면표시영역, 상기 전면표시영역으로부터 제1방향으로 연장된 제1측면표시영역, 상기 전면표시영역으로부터 상기 제1방향과 교차하는 제2방향으로 연장된 제2측면표시영역, 상기 제1측면표시영역 및 상기 제2측면표시영역 사이에 배치된 코너표시영역을 포함하는 기판; 상기 전면표시영역에 상기 제1방향으로 연장된 제1배선; 상기 전면표시영역에 상기 제2방향으로 연장된 제2배선; 상기 코너표시영역에 배치되며, 상기 제1배선과 연결된 제1코너배선; 상기 코너표시영역에 배치되며, 상기 제2배선과 연결된 제2코너배선; 및 상기 코너표시영역에 배치되며, 상기 제1코너배선 및 상기 제2코너배선과 연결되는 화소회로;를 포함하고, 상기 코너표시영역은 상기 전면표시영역으로부터 멀어지는 방향으로 연장된 복수의 연장영역들을 포함하고, 이웃하는 상기 복수의 연장영역들 사이에는 관통부가 정의되며, 상기 복수의 연장영역들 중 제1연장영역은 상기 제1방향 및 상기 제2방향과 교차하는 제1연장방향으로 연장되고, 상기 제1코너배선 및 상기 제2코너배선은 상기 제1연장영역에서 상기 제1연장방향으로 연장된, 표시 패널을 개시한다.
상기한 바와 같이 본 발명의 실시예들은, 상기 제1연장방향을 따라 연장된 제1코너배선 및 제2코너배선을 포함할 수 있다. 따라서, 상기 코너표시영역에 배치된 화소회로는 상기 제1코너배선 및 상기 제2코너배선으로부터 전원 또는 신호를 전달받을 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 사시도이다.
도 2a, 도 2b, 및 도 2c는 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 단면도이다.
도 3a 및 도 3b는 표시 패널에 적용될 수 있는 화소회로를 개략적으로 나타낸 등가회로도이다.
도 4는 본 발명의 일 실시예에 따른 표시 패널을 개략적으로 나타낸 평면도이다.
도 5a 및 도 5b는 본 발명의 일 실시예에 따른 표시 패널의 일부를 확대한 확대도이다.
도 6은 본 발명의 일 실시예에 따른 전면표시영역을 개략적으로 도시한 단면도이다.
도 7a는 본 발명의 일 실시예에 따른 표시 패널의 일부를 나타낸 평면도이다.
도 7b는 본 발명의 일 실시예에 따른 표시 패널의 일부를 나타낸 평면도이다.
도 8a 및 도 8b는 본 발명의 일 실시예에 따른 코너표시영역을 개략적으로 도시한 평면도이다.
도 9는 도 8a의 IX-IX'선에 따른 단면도이다.
도 10은 본 발명의 일 실시예에 따른 코너표시영역의 일부를 개략적으로 나타낸 평면도이다.
도 11은 도 10의 XI-XI'선에 따른 표시 패널의 개략적인 단면도이다.
도 12는 도 10의 XII-XII'선에 따른 표시 패널의 개략적인 단면도이다.
도 13은 본 발명의 다른 실시예에 따른 코너표시영역을 개략적으로 도시한 평면도이다.
도 14는 본 발명의 또 다른 실시예에 따른 코너표시영역을 개략적으로 도시한 평면도이다.
도 15는 본 발명의 또 다른 실시예에 따른 코너표시영역을 개략적으로 도시한 평면도이다.
도 16은 도 15의 XVI-XVI'선에 따른 단면도이다.
도 17은 본 발명의 또 다른 실시예에 따른 코너표시영역을 개략적으로 도시한 평면도이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면번호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예에서, 제1 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용되었다.
이하의 실시예에서, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
이하의 실시예에서, 포함하다 또는 가지다 등의 용어는 명세서 상에 기재된 특징, 또는 구성요소가 존재함을 의미하는 것이고, 하나 이상의 다른 특징들 또는 구성요소가 부가될 가능성을 미리 배제하는 것은 아니다.
이하의 실시예에서, 막, 영역, 구성 요소 등의 부분이 다른 부분 위에 또는 상에 있다고 할 때, 다른 부분의 바로 위에 있는 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 있는 경우도 포함한다.
도면에서는 설명의 편의를 위하여 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
어떤 실시예가 달리 구현 가능한 경우에 특정한 공정 순서는 설명되는 순서와 다르게 수행될 수 있다. 예를 들어, 연속하여 설명되는 두 공정이 실질적으로 동시에 수행될 수도 있고, 설명되는 순서와 반대의 순서로 진행될 수 있다.
이하의 실시예에서, 막, 영역, 구성 요소 등이 연결되었다고 할 때, 막, 영역, 구성 요소들이 직접적으로 연결된 경우뿐만 아니라, 막, 영역, 구성요소들 중간에 다른 막, 영역, 구성 요소들이 개재되어 간접적으로 연결된 경우도 포함한다. 예컨대, 본 명세서에서 막, 영역, 구성 요소 등이 전기적으로 연결되었다고 할 때, 막, 영역, 구성 요소 등이 직접 전기적으로 연결된 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 간접적으로 전기적 연결된 경우도 포함한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치(1)를 개략적으로 도시한 사시도이다. 도 2a, 도 2b, 및 도 2c는 본 발명의 일 실시예에 따른 표시 장치(1)를 개략적으로 도시한 단면도이다. 도 2a는 표시 장치(1)에서 도 1의 y 방향으로의 단면을 도시한 것이다. 도 2b는 표시 장치(1)에서 도 1의 x 방향으로의 단면을 도시한 것이다. 도 2c는 표시 장치(1)에서 전면표시영역(FDA) 양측에 코너표시영역(CDA)이 배치된 단면을 도시한 것이다.
도 1과 도 2a 내지 도 2c를 참조하면, 표시 장치(1)는 동영상이나 정지영상을 표시하는 장치로서, 모바일 폰(mobile phone), 스마트 폰(smart phone), 태블릿 PC(tablet personal computer), 이동 통신 단말기, 전자 수첩, 전자 책, PMP(portable multimedia player), 네비게이션, UMPC(Ultra Mobile PC) 등과 같은 휴대용 전자 기기뿐만 아니라, 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷(internet of things, IOT) 등의 다양한 제품의 표시 화면으로 사용될 수 있다. 또한, 일 실시예에 따른 표시 장치(1)는 스마트 워치(smart watch), 워치 폰(watch phone), 안경형 디스플레이, 및 헤드 장착형 디스플레이(head mounted display, HMD)와 같이 웨어러블 장치(wearable device)에 사용될 수 있다. 또한, 일 실시예에 따른 표시 장치(1)는 자동차의 계기판, 및 자동차의 센터페시아(center fascia) 또는 대쉬보드에 배치된 CID(Center Information Display), 자동차의 사이드 미러를 대신하는 룸 미러 디스플레이(room mirror display), 자동차의 뒷좌석용 엔터테인먼트로, 앞좌석의 배면에 배치되는 디스플레이로 사용될 수 있다.
일 실시예에서, 표시 장치(1)는 제1방향의 장변과 제2방향의 단변을 가질 수 있다. 여기서 제1방향과 제2방향은 서로 교차하는 방향일 수 있다. 예를 들어, 제1방향 및 제2방향은 서로 예각을 이룰 수 있다. 다른 예로, 제1방향과 제2방향은 서로 둔각을 이루거나, 직각을 이룰 수 있다. 이하에서는, 제1방향(예를 들어, y 방향 또는 -y 방향) 및 제2방향(예를 들어, x 방향 및 -x 방향)이 서로 직각을 이루는 경우를 중심으로 상세히 설명하기로 한다.
다른 실시예에서, 표시 장치(1)는 제1방향(예를 들어, y 방향 또는 -y 방향)으로의 변의 길이와 제2방향(예를 들어, x 방향 또는 -x 방향)으로의 변의 길이는 동일할 수 있다. 또 다른 실시예에서, 표시 장치(1)는 제1방향(예를 들어, y 방향 또는 -y 방향)의 단변 및 제2방향(예를 들어, x 방향 또는 -x 방향)의 장변을 가질 수 있다.
제1방향(예를 들어, y 방향 또는 -y 방향)의 장변과 제2방향(예를 들어, x 방향 또는 -x 방향)의 단변이 만나는 모서리는 소정의 곡률을 갖도록 둥글게 형성될 수 있다.
표시 장치(1)는 표시 패널(10) 및 커버 윈도우(CW)를 포함할 수 있다. 이러한 경우, 커버 윈도우(CW)는 표시 패널(10)을 보호하는 기능을 할 수 있다.
커버 윈도우(CW)는 플렉서블 윈도우일 수 있다. 커버 윈도우(CW)는 크랙(crack) 등의 발생없이 외력에 따라 용이하게 휘면서 표시 패널(10)을 보호할 수 있다. 커버 윈도우(CW)는 유리, 사파이어, 또는 플라스틱을 포함할 수 있다. 커버 윈도우(CW)는 예를 들어, 강화 유리(Ultra Thin Glass, UTG), 투명폴리이미드(Colorless Polyimide, CPI)일 수 있다. 일 실시예에서, 커버 윈도우(CW)는 유리 기판의 일면에 가요성이 있는 고분자 층이 배치된 구조를 갖는 것일 수 있고, 또는, 고분자층으로만 구성된 것일 수 있다.
표시 패널(10)은 커버 윈도우(CW)의 하부에 배치될 수 있다. 표시 패널(10)은 도시하지 않았지만, 광학 투명 접착제(Optically clear adhesive, OCA) 필름과 같은 투명 접착 부재에 의해 커버 윈도우(CW)에 부착될 수 있다.
표시 패널(10)은 화상을 표시하는 표시영역(DA) 및 표시영역(DA)을 둘러싸는 주변영역(PA)을 포함할 수 있다. 표시영역(DA)은 복수의 화소(PX)들을 포함할 수 있으며, 이러한 복수의 화소(PX)들을 통해 화상을 표시할 수 있다. 복수의 화소(PX)들은 각각 부화소들을 포함할 수 있다. 예를 들어, 복수의 화소(PX)들은 각각 적색 부화소, 녹색, 부화소, 및 청색 부화소를 포함할 수 있다. 또는 복수의 화소(PX)들은 각각 적색 부화소, 녹색 부화소, 청색 부화소, 및 백색 부화소를 포함할 수 있다.
본 실시예에서, 표시영역(DA)은 전면표시영역(FDA), 측면표시영역(SDA), 코너표시영역(CDA) 및 중간표시영역(MDA)을 포함할 수 있다. 각 표시영역(DA)에 배치된 복수의 화소(PX)들은 화상을 표시할 수 있다. 일 실시예에서, 전면표시영역(FDA), 측면표시영역(SDA), 코너표시영역(CDA), 및 중간표시영역(MDA)의 화소(PX)들은 각각 독립적인 이미지를 제공할 수 있다. 다른 실시예에서, 전면표시영역(FDA), 측면표시영역(SDA), 코너표시영역(CDA) 및 중간표시영역(MDA)의 화소(PX)들은 각각 어느 하나의 이미지의 일부분들을 제공할 수 있다.
전면표시영역(FDA)은 편평한 표시영역으로, 제1표시요소를 구비한 제1화소(PX1)를 포함할 수 있다. 일 실시예에서, 전면표시영역(FDA)은 대부분의 이미지를 제공할 수 있다.
측면표시영역(SDA)에는 표시요소를 구비한 화소(PX)가 배치될 수 있다. 따라서, 측면표시영역(SDA)은 화상을 표시할 수 있다. 일 실시예에서, 측면표시영역(SDA)은 제1측면표시영역(SDA1), 제2측면표시영역(SDA2), 제3측면표시영역(SDA3), 및 제4측면표시영역(SDA4)을 포함할 수 있다. 일부 실시예에서, 제1측면표시영역(SDA1), 제2측면표시영역(SDA2), 제3측면표시영역(SDA3), 및 제4측면표시영역(SDA4) 중 적어도 하나는 생략될 수 있다.
제1측면표시영역(SDA1) 및 제3측면표시영역(SDA3)은 전면표시영역(FDA)과 제1방향(예를 들어, y 방향 또는 -y 방향)으로 연결될 수 있다. 예를 들어, 제1측면표시영역(SDA1)은 전면표시영역(FDA)으로부터 -y 방향으로 연결되고, 제3측면표시영역(SDA3)은 전면표시영역(FDA)으로부터 y 방향으로 연결될 수 있다.
제1측면표시영역(SDA1) 및 제3측면표시영역(SDA3)은 곡률반지름을 가지며 구부러질 수 있다. 일 실시예에서, 제1측면표시영역(SDA1) 및 제3측면표시영역(SDA3)이 각각 가지는 곡률반지름은 서로 상이할 수 있다. 다른 실시예에서, 제1측면표시영역(SDA1) 및 제3측면표시영역(SDA3)이 각각 가지는 곡률반지름은 동일할 수 있다. 이하에서는, 제1측면표시영역(SDA1) 및 제3측면표시영역(SDA3)이 각각 가지는 곡률반지름이 제1곡률반지름(R1)으로 동일한 경우를 중심으로 상세히 설명하기로 한다. 또한, 제1측면표시영역(SDA1) 및 제3측면표시영역(SDA3)은 동일 유사하므로, 제1측면표시영역(SDA1)을 중심으로 상세히 설명하기로 한다.
제2측면표시영역(SDA2) 및 제4측면표시영역(SDA4)은 전면표시영역(FDA)과 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연결될 수 있다. 예를 들어, 제2측면표시영역(SDA2)은 전면표시영역(FDA)으로부터 -x 방향으로 연결되고, 제4측면표시영역(SDA4)은 전면표시영역(FDA)으로부터 x 방향으로 연결될 수 있다.
제2측면표시영역(SDA2) 및 제4측면표시영역(SDA4)은 곡률반지름을 가지며 구부러질 수 있다. 일 실시예에서, 제2측면표시영역(SDA2) 및 제4측면표시영역(SDA4)이 각각 가지는 곡률반지름은 서로 상이할 수 있다. 다른 실시예에서, 제2측면표시영역(SDA2) 및 제4측면표시영역(SDA4)이 각각 가지는 곡률반지름은 동일할 수 있다. 이하에서는, 제2측면표시영역(SDA2) 및 제4측면표시영역(SDA4)이 각각 가지는 곡률반지름이 제2곡률반지름(R2)으로 동일한 경우를 중심으로 상세히 설명하기로 한다. 또한, 제2측면표시영역(SDA2) 및 제4측면표시영역(SDA4)은 동일 유사하므로, 제2측면표시영역(SDA2)을 중심으로 상세히 설명하기로 한다.
일 실시예에서, 제1측면표시영역(SDA1)의 제1곡률반지름(R1)은 제2측면표시영역(SDA2)의 제2곡률반지름(R2)과 상이할 수 있다. 예를 들어, 제1곡률반지름(R1)은 제2곡률반지름(R2)보다 작을 수 있다. 다른 예로, 제1곡률반지름(R1)은 제2곡률반지름(R2)보다 클 수 있다. 다른 실시예에서, 제1측면표시영역(SDA1)의 제1곡률반지름(R1)은 제2측면표시영역(SDA2)의 제2곡률반지름(R2)과 동일할 수 있다. 이하에서는, 제1곡률반지름(R1)이 제2곡률반지름(R2)보다 큰 경우를 중심으로 상세히 설명하기로 한다.
코너표시영역(CDA)은 전면표시영역(FDA)의 모퉁이(corner)에 배치되어 구부러질 수 있다. 즉, 코너표시영역(CDA)은 코너부(CP)에 대응하여 배치될 수 있다. 여기서 코너부(CP)는 표시영역(DA)의 모퉁이로, 표시영역(DA)의 제1방향(예를 들어, y 방향 또는 -y 방향)으로의 장변 및 제2방향(예를 들어, x 방향 또는 -x 방향)으로의 단변이 만나는 부분일 수 있다. 또한, 코너표시영역(CDA)은 이웃하는 측면표시영역(SDA) 사이에 배치될 수 있다. 예를 들어, 코너표시영역(CDA)은 제1측면표시영역(SDA1) 및 제2측면표시영역(SDA2) 사이에 배치될 수 있다. 또는, 코너표시영역(CDA)은 제2측면표시영역(SDA2) 및 제3측면표시영역(SDA3) 사이, 또는, 제3측면표시영역(SDA3) 및 제4측면표시영역(SDA4) 사이, 또는, 제4측면표시영역(SDA4) 및 제1측면표시영역(SDA1) 사이에 배치될 수 있다. 따라서, 측면표시영역(SDA) 및 코너표시영역(CDA)은 전면표시영역(FDA)을 둘러싸며, 구부러질 수 있다.
코너표시영역(CDA)에는 제2표시요소를 포함하는 제2화소(PX2)가 배치될 수 있다. 따라서, 코너표시영역(CDA)은 화상을 표시할 수 있다.
본 실시예에서, 제1측면표시영역(SDA1)의 제1곡률반지름(R1) 및 제2측면표시영역(SDA2)의 제2곡률반지름(R2)이 상이한 경우, 코너표시영역(CDA)에서의 곡률반지름은 점차 변경될 수 있다. 일 실시예에서, 제1측면표시영역(SDA1)의 제1곡률반지름(R1)이 제2측면표시영역(SDA2)의 제2곡률반지름(R2)보다 큰 경우, 코너표시영역(CDA)의 곡률반지름은 제1측면표시영역(SDA1)으로부터 제2측면표시영역(SDA2)로의 방향으로 점차 감소할 수 있다. 예를 들어, 코너표시영역(CDA)의 제3곡률반지름(R3)은 제1곡률반지름(R1)보다 작고, 제2곡률반지름(R2)보다 클 수 있다.
일 실시예에서, 표시 패널(10)은 중간표시영역(MDA)을 더 포함할 수 있다. 중간표시영역(MDA)은 코너표시영역(CDA) 및 전면표시영역(FDA)의 사이에 배치될 수 있다. 일 실시예에서, 중간표시영역(MDA)은 측면표시영역(SDA) 및 코너표시영역(CDA) 사이에서 연장될 수 있다. 예를 들어, 중간표시영역(MDA)은 제1측면표시영역(SDA1)과 코너표시영역(CDA) 사이에서 연장될 수 있다. 또한, 중간표시영역(MDA)은 제2측면표시영역(SDA2) 및 코너표시영역(CDA) 사이에서 연장될 수 있다.
중간표시영역(MDA)은 제3화소(PX3)를 포함할 수 있다. 또한, 일 실시예에서, 중간표시영역(MDA)에는 전기적 신호를 제공하기 위한 구동회로 또는 전압을 제공하기 위한 전압배선이 배치될 수 있으며, 제3화소(PX3)는 구동회로 또는 전원배선과 중첩될 수 있다. 이러한 경우, 제3화소(PX3)의 제3표시요소는 상기 구동회로 또는 상기 전원배선의 상부에 배치될 수 있다. 일부 실시예에서, 구동회로 또는 전원배선은 주변영역(PA)에 배치되고, 제3화소(PX3)는 구동회로 또는 전원배선과 중첩되지 않을 수 있다.
본 실시예에서, 표시 장치(1)는 전면표시영역(FDA)뿐만 아니라, 측면표시영역(SDA), 코너표시영역(CDA), 및 중간표시영역(MDA)에서도 이미지를 표시할 수 있다. 따라서, 표시 장치(1) 중 표시영역(DA)이 차지하는 비중이 늘어날 수 있다. 또한, 표시 장치(1)는 코너에서 구부러지며, 이미지를 표시하는 코너표시영역(CDA)을 포함함으로써, 심미감이 향상될 수 있다.
도 3a 및 도 3b는 표시 패널에 적용될 수 있는 화소회로(PC)를 개략적으로 나타낸 등가회로도이다.
도 3a을 참조하면, 화소회로(PC)는 표시요소, 예를 들어 유기발광다이오드(OLED)와 연결될 수 있다.
화소회로(PC)는 구동 박막트랜지스터(T1), 스위칭 박막트랜지스터(T2), 및 스토리지 커패시터(Cst)를 포함할 수 있다. 그리고, 유기발광다이오드(OLED)는 적색, 녹색, 또는 청색의 빛을 방출하거나, 적색, 녹색, 청색 또는 백색의 빛을 방출할 수 있다.
스위칭 박막트랜지스터(T2)는 스캔선(SL) 및 데이터선(DL)에 연결되며, 스캔선(SL)으로부터 입력되는 스캔 신호 또는 스위칭 전압에 기초하여 데이터선(DL)으로부터 입력된 데이터 신호 또는 데이터 전압을 구동 박막트랜지스터(T1)로 전달할 수 있다. 스토리지 커패시터(Cst)는 스위칭 박막트랜지스터(T2)와 구동전압선(PL)에 연결되며, 스위칭 박막트랜지스터(T2)로부터 전달받은 전압과 구동전압선(PL)에 공급되는 제1전원전압(ELVDD)의 차이에 해당하는 전압을 저장할 수 있다.
구동 박막트랜지스터(T1)는 구동전압선(PL)과 스토리지 커패시터(Cst)에 연결되며, 스토리지 커패시터(Cst)에 저장된 전압 값에 대응하여 구동전압선(PL)으로부터 유기발광다이오드(OLED)를 흐르는 구동 전류를 제어할 수 있다. 유기발광다이오드(OLED)는 구동 전류에 의해 소정의 휘도를 갖는 빛을 방출할 수 있다. 유기발광다이오드(OLED)의 대향전극(예, 캐소드)은 제2전원전압(ELVSS)을 공급받을 수 있다.
도 3a는 화소회로(PC)가 2개의 박막트랜지스터와 1개의 스토리지 커패시터를 포함하는 것을 도시하고 있으나, 화소회로(PC)는 3개, 4개, 5개 또는 그 이상의 박막트랜지스터를 포함할 수 있다.
도 3b를 참조하면, 화소회로(PC)는 구동 박막트랜지스터(T1), 스위칭 박막트랜지스터(T2), 보상 박막트랜지스터(T3), 제1초기화 박막트랜지스터(T4), 동작제어 박막트랜지스터(T5), 발광제어 박막트랜지스터(T6) 및 제2초기화 박막트랜지스터(T7)를 포함할 수 있다.
도 3b에서는, 각 화소회로(PC)마다 신호선들(SL, SL-1, EL, DL), 초기화전압선(VL), 및 구동전압선(PL)이 구비된 경우를 도시하고 있으나, 또 다른 실시예에서, 신호선들(SL, SL-1, EL, DL) 중 적어도 어느 하나, 또는/및 초기화전압선(VL)은 이웃하는 화소회로들에서 공유될 수 있다.
구동 박막트랜지스터(T1)의 구동 드레인전극은 발광제어 박막트랜지스터(T6)를 경유하여 유기발광다이오드(OLED)와 전기적으로 연결될 수 있다. 구동 박막트랜지스터(T1)는 스위칭 박막트랜지스터(T2)의 스위칭 동작에 따라 데이터신호(Dm)를 전달받아 유기발광다이오드(OLED)에 구동 전류(IOLED)를 공급할 수 있다.
스위칭 박막트랜지스터(T2)의 스위칭 게이트전극은 스캔선(SL)과 연결되고, 스위칭 소스전극은 데이터선(DL)과 연결될 수 있다. 스위칭 박막트랜지스터(T2)의 스위칭 드레인전극은 구동 박막트랜지스터(T1)의 소스전극과 연결되어 있으면서 동작제어 박막트랜지스터(T5)를 경유하여 구동전압선(PL)과 연결될 수 있다.
스위칭 박막트랜지스터(T2)는 스캔선(SL)을 통해 전달받은 스캔신호(Sn)에 따라 턴-온되어 데이터선(DL)으로 전달된 데이터신호(Dm)를 구동 박막트랜지스터(T1)의 구동 소스전극으로 전달하는 스위칭 동작을 수행할 수 있다.
보상 박막트랜지스터(T3)의 보상 게이트전극은 스캔선(SL)에 연결될 수 있다. 보상 박막트랜지스터(T3)의 보상 소스전극은 구동 박막트랜지스터(T1)의 구동 드레인전극과 연결되어 있으면서 발광제어 박막트랜지스터(T6)를 경유하여 유기발광다이오드(OLED)의 화소전극과 연결될 수 있다. 보상 박막트랜지스터(T3)의 보상 드레인전극은 스토리지 커패시터(Cst)의 어느 하나의 전극, 제1초기화 박막트랜지스터(T4)의 제1초기화 소스전극 및 구동 박막트랜지스터(T1)의 구동 게이트전극과 함께 연결될 수 있다. 보상 박막트랜지스터(T3)는 스캔선(SL)을 통해 전달받은 스캔신호(Sn)에 따라 턴-온(turn on)되어 구동 박막트랜지스터(T1)의 구동 게이트전극과 구동 드레인전극을 서로 연결하여 구동 박막트랜지스터(T1)를 다이오드 연결(diode-connection)시킬 수 있다.
제1초기화 박막트랜지스터(T4)의 제1초기화 게이트전극은 이전스캔선(SL-1)과 연결될 수 있다. 제1초기화 박막트랜지스터(T4)의 제1초기화 드레인전극은 초기화전압선(VL)과 연결될 수 있다. 제1초기화 박막트랜지스터(T4)의 제1초기화 소스전극은 스토리지 커패시터(Cst)의 어느 하나의 전극, 보상 박막트랜지스터(T3)의 보상 드레인전극 및 구동 박막트랜지스터(T1)의 구동 게이트전극과 함께 연결될 수 있다. 제1초기화 박막트랜지스터(T4)는 이전스캔선(SL-1)을 통해 전달받은 이전 스캔신호(Sn-1)에 따라 턴-온되어 초기화 전압(Vint)을 구동 박막트랜지스터(T1)의 구동 게이트전극에 전달하여 구동 박막트랜지스터(T1)의 구동 게이트전극의 전압을 초기화시키는 초기화 동작을 수행할 수 있다.
동작제어 박막트랜지스터(T5)의 동작제어 게이트전극은 발광제어선(EL)과 연결될 수 있다. 동작제어 박막트랜지스터(T5)의 동작제어 소스전극은 구동전압선(PL)과 연결될 수 있다. 동작제어 박막트랜지스터(T5)의 동작제어 드레인전극은 구동 박막트랜지스터(T1)의 구동 소스전극 및 스위칭 박막트랜지스터(T2)의 스위칭 드레인전극과 연결될 수 있다.
발광제어 박막트랜지스터(T6)의 발광제어 게이트전극은 발광제어선(EL)과 연결될 수 있다. 발광제어 박막트랜지스터(T6)의 발광제어 소스전극은 구동 박막트랜지스터(T1)의 구동 드레인전극 및 보상 박막트랜지스터(T3)의 보상 소스전극과 연결될 수 있다. 발광제어 박막트랜지스터(T6)의 발광제어 드레인전극은 유기발광다이오드(OLED)의 화소전극과 전기적으로 연결될 수 있다. 동작제어 박막트랜지스터(T5) 및 발광제어 박막트랜지스터(T6)는 발광제어선(EL)을 통해 전달받은 발광제어신호(En)에 따라 동시에 턴-온되어 제1전원전압(ELVDD)이 유기발광다이오드(OLED)에 전달되며, 유기발광다이오드(OLED)에 구동 전류(IOLED)가 흐르게 된다.
제2초기화 박막트랜지스터(T7)의 제2초기화 게이트전극은 이전스캔선(SL-1)에 연결될 수 있다. 제2초기화 박막트랜지스터(T7)의 제2초기화 소스전극은 유기발광다이오드(OLED)의 화소전극과 연결될 수 있다. 제2초기화 박막트랜지스터(T7)의 제2초기화 드레인전극은 초기화전압선(VL)과 연결될 수 있다. 제2초기화 박막트랜지스터(T7)는 이전스캔선(SL-1)을 통해 전달받은 이전 스캔신호(Sn-1)에 따라 턴-온되어 유기발광다이오드(OLED)의 화소전극을 초기화시킬 수 있다.
도 3b에서는, 제1초기화 박막트랜지스터(T4)와 제2초기화 박막트랜지스터(T7)가 모두 이전스캔선(SL-1)에 연결된 경우를 도시하였으나, 또 다른 실시예로서, 제1초기화 박막트랜지스터(T4) 및 제2초기화 박막트랜지스터(T7)는 각각 이전스캔선(SL-1) 및 이후스캔선(미도시)에 연결될 수 있으며, 제1초기화 박막트랜지스터(T4) 및 제2초기화 박막트랜지스터(T7)는 각각 이전 스캔신호(Sn-1) 및 이후 스캔신호에 따라 구동할 수 있다.
스토리지 커패시터(Cst)의 다른 하나의 전극은 구동전압선(PL)과 연결될 수 있다. 스토리지 커패시터(Cst)의 어느 하나의 전극은 구동 박막트랜지스터(T1)의 구동 게이트전극, 보상 박막트랜지스터(T3)의 보상 드레인전극 및, 제1초기화 박막트랜지스터(T4)의 제1초기화 소스전극에 함께 연결될 수 있다.
유기발광다이오드(OLED)의 대향전극(예컨대, 캐소드)은 제2전원전압(ELVSS)을 제공받을 수 있다. 유기발광다이오드(OLED)는 구동 박막트랜지스터(T1)로부터 구동 전류(IOLED)를 전달받아 발광할 수 있다.
또 다른 실시예에서, 박막트랜지스터의 개수 및 스토리지 커패시터의 개수는 화소회로(PC)의 설계에 따라 다양하게 변경될 수 있다.
도 4는 본 발명의 일 실시예에 따른 표시 패널(10)을 개략적으로 나타낸 평면도이다. 도 4는 표시 패널(10)의 코너표시영역(CDA)이 구부러지기 전의 형상을 도시한 평면도이다. 즉, 도 4의 표시 패널(10)의 코너표시영역(CDA)이 펴진(unbend) 상태에서의 평면도이다.
표시 패널(10)은 표시요소를 포함할 수 있다. 예를 들어, 표시 패널(10)은 유기 발광층을 포함하는 유기발광다이오드(organic light emitting diode)를 이용하는 유기 발광 표시 패널, 및 초소형 발광 다이오드(micro LED)를 이용하는 초소형 발광 다이오드 표시 패널, 양자점 발광층을 포함하는 양자점 발광 소자(Quantum dot Light Emitting Diode)를 이용하는 양자점 발광 표시 패널, 또는 무기 반도체를 포함하는 무기 발광 소자를 이용하는 무기 발광 표시 패널일 수 있다. 이하에서는, 표시 패널(10)이 표시요소로써 유기발광다이오드를 이용하는 유기 발광 표시 패널인 경우를 중심으로 상세히 설명하기로 한다.
도 4를 참조하면, 표시 패널(10)은 표시영역(DA) 및 주변영역(PA)을 포함할 수 있다. 표시영역(DA)은 복수의 화소(PX)들이 화상을 표시하는 영역이며, 주변영역(PA)은 표시영역(DA)을 적어도 일부 둘러쌀 수 있다. 표시영역(DA)은 전면표시영역(FDA), 측면표시영역(SDA), 코너표시영역(CDA), 및 중간표시영역(MDA)을 포함할 수 있다.
화소(PX)들은 각각 부화소들을 포함할 수 있으며, 부화소는 표시요소로서 유기발광다이오드를 이용하여 소정의 색상의 빛을 방출할 수 있다. 각 유기발광다이오드는 예를 들어, 적색, 녹색, 또는 청색의 빛을 방출할 수 있다. 각각의 유기발광다이오드는 박막트랜지스터 및 스토리지 커패시터를 포함하는 화소회로에 연결될 수 있다.
본 명세서에서, 표시 패널(10)은 기판(100) 및 기판(100) 상에 배치되는 다층막을 포함할 수 있다. 이 때, 기판(100) 및/또는 상기 다층막에 표시영역(DA) 및 주변영역(PA)을 정의할 수 있다. 즉, 기판(100) 및/또는 상기 다층막은 전면표시영역(FDA), 측면표시영역(SDA), 코너표시영역(CDA), 중간표시영역(MDA), 및 주변영역(PA)을 포함한다고 할 수 있다.
기판(100)은 글라스이거나 폴리에테르술폰(polyethersulfone), 폴리아릴레이트(polyarylate), 폴리에테르 이미드(polyetherimide), 폴리에틸렌 나프탈레이트(polyethylene naphthalate), 폴리에틸렌 테레프탈레이트(polyethylene terephthalate), 폴리페닐렌 설파이드(polyphenylene sulfide), 폴리이미드(polyimide), 폴리카보네이트(polycarbonate), 셀룰로오스 트리 아세테이트, 셀룰로오스 아세테이트 프로피오네이트(cellulose acetate propionate) 등과 같은 고분자 수지를 포함할 수 있다. 고분자 수지를 포함하는 기판(100)은 플렉서블, 롤러블, 벤더블 특성을 가질 수 있다. 기판(100)은 전술한 고분자 수지를 포함하는 베이스층 및 배리어층(미도시)을 포함하는 다층 구조일 수 있다.
주변영역(PA)은 이미지를 제공하지 않는 영역으로 비표시영역일 수 있다. 주변영역(PA)에는 화소(PX)들에 전기적 신호를 제공하기 위한 구동회로(DC), 또는 전원을 제공하기 위한 전원배선 등이 배치될 수 있다. 주변영역(PA)은 벤딩영역(BA)을 포함할 수 있다. 주변영역(PA)은 벤딩영역(BA)을 기준으로 벤딩될 수 있다. 벤딩영역(BA)이 벤딩된 상태에서 표시 패널(10)의 전면을 바라볼 시, 주변영역(PA)의 일부는 사용자에게 시인되지 않을 수 있다.
주변영역(PA)에는 각 화소(PX)에 신호선을 통해 전기적 신호를 제공하는 구동회로(DC)가 배치될 수 있다. 구동회로는 게이트 구동회로(GDC) 및 데이터 구동회로(DDC)를 포함할 수 있다. 게이트 구동회로(GDC)는 스캔 구동회로를 포함할 수 있으며, 스캔선(SL)을 통해 각 화소(PX)에 스캔 신호를 전달할 수 있다. 또한, 게이트 구동회로(GDC)는 발광제어 구동회로도 포함할 수 있으며, 발광제어선(미도시)을 통해 각 화소(PX)에 발광제어신호를 제공할 수 있다. 일 실시예에서, 스캔선(SL) 및/또는 상기 발광제어선은 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연장될 수 있다.
데이터 구동회로(DDC)는 제1배선(WL1) 및/또는 데이터선(DL)을 통해 각 화소(PX)에 데이터신호를 제공할 수 있다. 일 실시예에서, 데이터 구동회로(DDC)는 표시 패널(10)의 일 측변에 인접하게 배치될 수 있다. 예를 들어, 데이터 구동회로(DDC)는 제1측면표시영역(SDA1)에 대응하여 배치될 수 있다. 제1배선(WL1) 및/또는 데이터선(DL)은 제1방향(예를 들어, y 방향 또는 -y 방향)으로 연장될 수 있다. 또한, 제1배선(WL1)은 표시영역(DA)에서 절곡될 수 있으며, 제1배선(WL1) 중 일부는 표시영역(DA)에서 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연장될 수 있다.
주변영역(PA)은 전자소자나 인쇄회로기판 등이 전기적으로 연결될 수 있는 영역인 패드부(미도시)를 포함할 수 있다. 패드부는 절연층에 의해 덮이지 않고 노출되어, 플렉서블 인쇄회로기판(Flexible Printed Circuit Board, 30)과 전기적으로 연결될 수 있다. 플렉서블 인쇄회로기판은 컨트롤러와 패드부를 전기적으로 연결할 수 있으며, 컨트롤러부터 전달된 신호 또는 전원을 공급할 수 있다. 일부 실시예에서, 데이터 구동회로(DDC)는 플렉서블 인쇄회로기판(30)에 배치될 수 있다.
전면표시영역(FDA)에는 제1표시요소를 구비한 제1화소(PX1)가 배치될 수 있다. 전면표시영역(FDA)은 편평한 부분일 수 있다. 일 실시예에서, 전면표시영역(FDA)은 대부분의 이미지를 제공할 수 있다.
측면표시영역(SDA)은 표시요소를 구비한 화소(PX)가 배치될 수 있으며, 구부러질 수 있다. 즉, 측면표시영역(SDA)은 도 1을 참조하여 설명한 바와 같이, 전면표시영역(FDA)으로부터 구부러지는 영역일 수 있다. 일 실시예에서, 측면표시영역(SDA)은 전면표시영역(FDA)으로부터 멀어지는 방향으로 너비가 점차 감소할 수 있다. 일 실시예에서, 측면표시영역(SDA)은 제1측면표시영역(SDA1), 제2측면표시영역(SDA2), 제3측면표시영역(SDA3), 및 제4측면표시영역(SDA4)을 포함할 수 있다.
제1측면표시영역(SDA1) 및 제3측면표시영역(SDA3)은 제1방향(예를 들어, y 방향 또는 -y 방향)으로 연결될 수 있다. 제1측면표시영역(SDA1) 및 제3측면표시영역(SDA3)은 전면표시영역(FDA)으로부터 제1방향(예를 들어, y 방향 또는 -y 방향)으로 연장될 수 있다. 또한, 제2측면표시영역(SDA2) 및 제4측면표시영역(SDA4)은 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연결될 수 있다. 제2측면표시영역(SDA2) 및 제4측면표시영역(SDA4)은 전면표시영역(FDA)으로부터 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연장될 수 있다.
코너표시영역(CDA)은 이웃하는 측면표시영역(SDA) 사이에 배치될 수 있다. 예를 들어, 코너표시영역(CDA)은 제1측면표시영역(SDA1) 및 제2측면표시영역(SDA2) 사이에 배치될 수 있다. 또는, 코너표시영역(CDA)은 제2측면표시영역(SDA2) 및 제3측면표시영역(SDA3) 사이, 또는, 제3측면표시영역(SDA3) 및 제4측면표시영역(SDA4) 사이, 또는, 제4측면표시영역(SDA4) 및 제1측면표시영역(SDA1) 사이에 배치될 수 있다. 이하에서는, 제1측면표시영역(SDA1) 및 제2측면표시영역(SDA2)에 사이에 배치된 코너표시영역(CDA)을 중심으로 상세히 설명하기로 한다.
코너표시영역(CDA)은 표시영역(DA)의 코너부(CP)에 대응하여 배치될 수 있다. 여기서 코너부(CP)는 표시영역(DA)의 모퉁이로, 표시영역(DA)의 제1방향(예를 들어, y 방향 또는 -y 방향)으로의 장변 및 제2방향(예를 들어, x 방향 또는 -x 방향)으로의 단변이 만나는 부분일 수 있다.
또한, 코너표시영역(CDA)은 전면표시영역(FDA)의 적어도 일부를 둘러쌀 수 있다. 예를 들어, 코너표시영역(CDA)은 제1측면표시영역(SDA1) 및 제2측면표시영역(SDA2) 사이에 배치되어 전면표시영역(FDA)을 적어도 일부 둘러쌀 수 있다.
코너표시영역(CDA)은 표시요소를 구비한 제2화소(PX2)가 배치될 수 있으며, 구부러질 수 있다. 즉, 코너표시영역(CDA)은 도 1을 참조하여 설명한 바와 같이, 코너부(CP)에 대응하여 배치되면서, 전면표시영역(FDA)으로부터 구부러지는 영역일 수 있다. 일 실시예에서, 제2화소(PX2)는 제1배선(WL1)을 통해 데이터신호를 제공받을 수 있다.
중간표시영역(MDA)은 전면표시영역(FDA) 및 코너표시영역(CDA) 사이에 배치될 수 있다. 또한, 일 실시예에서, 중간표시영역(MDA)은 측면표시영역(SDA) 및 코너표시영역(CDA) 사이에서 연장될 수 있다. 예를 들어, 중간표시영역(MDA)은 제1측면표시영역(SDA1)과 코너표시영역(CDA) 사이 및/또는 제2측면표시영역(SDA2) 및 코너표시영역(CDA) 사이에서 연장될 수 있다. 일 실시예에서, 중간표시영역(MDA)은 구부러질 수 있다.
중간표시영역(MDA)에는 표시요소를 구비한 제3화소(PX3)가 배치될 수 있다. 또한, 일 실시예에서, 전기적 신호를 제공하기 위한 게이트 구동회로(GDC) 또는 전압을 제공하기 위한 전원배선(미도시)이 중간표시영역(MDA)에 배치될 수 있다. 이러한 경우, 중간표시영역(MDA)에 배치되는 제3화소(PX3)는 게이트 구동회로(GDC) 또는 상기 전원배선과 중첩할 수 있다. 다른 실시예에서, 제3화소(PX3)는 게이트 구동회로(GDC) 또는 상기 전원배선과 중첩하지 않을 수 있다. 이러한 경우, 게이트 구동회로(GDC)는 표시영역(DA)을 둘러싸는 주변영역(PA)을 따라 배치될 수 있다.
측면표시영역(SDA), 코너표시영역(CDA), 및 중간표시영역(MDA) 중 적어도 하나는 구부러질 수 있다. 이러한 경우, 측면표시영역(SDA) 중 제1측면표시영역(SDA1)이 제1곡률반지름을 가지고 구부러지고, 측면표시영역(SDA) 중 제2측면표시영역(SDA2)이 제2곡률반지름을 가지고 구부러질 수 있다. 이 때, 제1곡률반지름이 제2곡률반지름보다 큰 경우, 코너표시영역(CDA)이 구부러지는 곡률반지름은 제1측면표시영역(SDA1)으로부터 제2측면표시영역(SDA2)로의 방향으로 점차 감소할 수 있다.
코너표시영역(CDA)이 구부러졌을 때, 코너표시영역(CDA)에는 인장 변형(tensile strain)보다 압축 변형(compressive strain)이 더 크게 발생할 수 있다. 이러한 경우, 코너표시영역(CDA)에는 수축 가능한 기판 및 다층막 구조가 적용될 필요가 있다. 따라서, 코너표시영역(CDA)에 배치되는 다층막의 적층구조 또는 기판(100)의 형상은 전면표시영역(FDA)에 배치되는 다층막의 적층구조 또는 기판(100)의 형상은 상이할 수 있다. 일 실시예에서, 코너표시영역(CDA)은 전면표시영역(FDA)으로부터 멀어지는 방향으로 연장된 복수의 연장영역들을 포함하고, 이웃한 상기 복수의 연장영역들 사이에는 관통부를 구비할 수 있다.
도 5a 및 도 5b는 본 발명의 일 실시예에 따른 표시 패널의 일부를 확대한 확대도이다.
도 5a 및 도 5b를 참조하면, 표시 패널은 표시영역 및 주변영역(PA)을 포함할 수 있으며, 표시영역은 전면표시영역(FDA), 측면표시영역(SDA1, SDA2), 코너표시영역(CDA), 및 중간표시영역(MDA)을 포함할 수 있다.
전면표시영역(FDA)에는 제1화소(PX1)가 배치될 수 있고, 코너표시영역(CDA)에는 제2화소(PX2)가 배치될 수 있으며, 중간표시영역(MDA)은 제3화소(PX3)가 배치될 수 있다. 일 실시예에서, 제1화소(PX1) 내지 제3화소(PX3)의 크기는 모두 동일할 수 있다. 다른 실시예에서, 제1화소(PX1) 내지 제3화소(PX3)의 크기는 서로 상이할 수 있다. 또 다른 실시예에서, 제1화소(PX1), 제2화소(PX2), 및 제3화소(PX3) 중 어느 하나는 제1화소(PX1), 제2화소(PX2), 및 제3화소(PX3) 중 다른 하나와 동일할 수 있다.
코너표시영역(CDA)은 전면표시영역(FDA)으로부터 멀어지는 방향으로 연장된 복수의 연장영역(LA)들을 포함할 수 있다. 이 때, 복수의 연장영역(LA)들은 중간표시영역(MDA)으로부터 연장될 수 있다. 또한, 복수의 연장영역(LA)들 각각에는 제2화소(PX2)들이 배치될 수 있다. 도 5a를 참조하면, 제2화소(PX2)들은 연장영역(LA)이 연장되는 방향을 따라 일렬로 배치될 수 있다. 도 5b를 참조하면, 제2화소(PX2)들은 연장영역(LA)의 연장되는 방향으로 복수의 라인을 따라 배치될 수 있다.
이웃한 복수의 연장영역(LA)들 사이에는 관통부(PNP)를 구비할 수 있다. 따라서, 이웃한 복수의 연장영역(LA)들 사이에는 빈 공간이 정의될 수 있다.
도 5a를 참조하면, 관통부(PNP)의 폭은 중간표시영역(MDA)으로부터 복수의 연장영역(LA)들의 말단으로 갈수록 증가할 수 있다. 즉, 관통부(PNP)의 폭은 전면표시영역(FDA)으로부터 멀어지는 방향으로 증가할 수 있다. 이 때, 관통부(PNP)의 폭은 이웃한 복수의 연장영역(LA)들 사이의 이격거리를 의미한다. 즉, 복수의 연장영역(LA)들은 방사형으로 배치될 수 있다.
예를 들어, 연장영역(LA)들의 말단부에서의 관통부(PNP)의 제1폭(dis1)은 상기 말단부 및 중간표시영역(MDA)의 어느 중간에서의 관통부(PNP)의 제2폭(dis2)보다 클 수 있다.
다른 실시예에서, 관통부(PNP)의 폭은 중간표시영역(MDA)으로부터 연장영역(LA)의 말단부로의 방향을 따라 일정할 수 있다. 이러한 경우, 복수의 연장영역(LA)들은 중간표시영역(MDA)으로부터 동일한 일 방향으로 연장될 수 있다.
주변영역(PA)은 복수의 연장영역(LA)들을 말단부를 고정할 수 있다. 따라서, 복수의 연장영역(LA)들은 주변영역(PA)에 의해 고정될 수 있다. 또한, 일부 실시예에서, 주변영역(PA)에는 전원배선 및/또는 구동회로가 배치될 수 있다. 일부 실시예에서, 주변영역(PA)은 복수의 연장영역(LA)들 각각에 대응하여 서로 이격될 수 있다. 이러한 경우, 관통부(PNP)는 인접한 복수의 연장영역(LA)들 사이에서 주변영역(PA)으로 연장될 수 있다.
본 실시예에서, 이웃한 복수의 연장영역(LA)들 사이에는 관통부(PNP)를 구비하고 있어, 제2화소(PX2)로 전원을 공급하는 전원배선이나, 신호를 전달하는 신호선들이 전면표시영역(FDA)과 같이 제1방향(예를 들어, y 방향 또는 -y 방향) 및/또는 제2방향(예를 들어, x 방향 또는 -x 방향)으로 배치되지 못할 수 있다. 따라서, 이러한 배선들을 제1방향(예를 들어, y 방향 또는 -y 방향) 및 제2방향(예를 들어, x 방향 또는 -x 방향)과 교차하는 연장방향으로 배치될 수 있다. 예를 들어, 상기 배선들은 복수의 연장영역(LA)들이 연장되는 방향으로 배치될 수 있다. 이에 대해서는 후술하기로 하고, 먼저 전면표시영역(FDA)에 배치된 다층 막의 적층 구조를 상세히 설명하기로 한다.
도 6은 본 발명의 일 실시예에 따른 전면표시영역(FDA)을 개략적으로 도시한 단면도이다.
도 6을 참조하면, 표시 패널은 기판(100), 버퍼층(111), 화소회로층(PCL), 표시요소층(DEL), 및 박막봉지층(TFE)을 포함할 수 있다.
버퍼층(111)은 실리콘질화물, 실리콘산질화물 및 실리콘산화물과 같은 무기 절연물을 포함할 수 있으며, 전술한 무기 절연물을 포함하는 단층 또는 다층일 수 있다.
화소회로층(PCL)은 버퍼층(111) 상에 배치될 수 있다. 화소회로층(PCL)은 화소회로(PC)에 포함되는 박막트랜지스터(TFT) 및 박막트랜지스터(TFT)의 구성요소들 아래 또는/및 위에 배치되는 무기절연층(IIL), 제1평탄화층(115), 및 제2평탄화층(116)을 포함할 수 있다. 무기절연층(IIL)은 제1게이트절연층(112), 제2게이트절연층(113), 및 층간절연층(114)을 포함할 수 있다.
박막트랜지스터(TFT)는 반도체층(Act)을 포함하며, 반도체층(Act)은 폴리 실리콘을 포함할 수 있다. 또는, 반도체층(Act)은 비정질(amorphous) 실리콘을 포함하거나, 산화물 반도체를 포함하거나, 유기 반도체 등을 포함할 수 있다. 반도체층(Act)은 채널영역 및 채널영역의 양측에 각각 배치된 드레인영역 및 소스영역을 포함할 수 있다. 게이트전극(GE)은 채널영역과 중첩할 수 있다.
게이트전극(GE)은 저저항 금속 물질을 포함할 수 있다. 게이트전극(GE)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다.
반도체층(Act)과 게이트전극(GE) 사이의 제1게이트절연층(112)은 실리콘산화물(SiO2), 실리콘질화물(SiNX), 실리콘산질화물(SiON), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 또는 아연산화물(ZnO)등과 같은 무기 절연물을 포함할 수 있다.
제2게이트절연층(113)은 게이트전극(GE)을 덮도록 구비될 수 있다. 제2게이트절연층(113)은 제1게이트절연층(112)과 유사하게 실리콘산화물(SiO2), 실리콘질화물(SiNX), 실리콘산질화물(SiON), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 또는 아연산화물(ZnO) 등과 같은 무기 절연물을 포함할 수 있다.
제2게이트절연층(113) 상부에는 스토리지 커패시터(Cst)의 상부 전극(CE2)이 배치될 수 있다. 상부 전극(CE2)은 그 아래의 게이트전극(GE)과 중첩할 수 있다. 이 때, 제2게이트절연층(113)을 사이에 두고 중첩하는 게이트전극(GE) 및 상부 전극(CE2)은 화소회로(PC)의 스토리지 커패시터(Cst)를 형성할 수 있다. 즉, 게이트전극(GE)은 스토리지 커패시터(Cst)의 하부 전극(CE1)으로 기능할 수 있다.
이와 같이, 스토리지 커패시터(Cst)와 박막트랜지스터(TFT)가 중첩되어 형성될 수 있다. 일부 실시예에서, 스토리지 커패시터(Cst)는 박막트랜지스터(TFT)와 중첩되지 않도록 형성될 수도 있다.
상부 전극(CE2)은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)를 포함할 수 있으며, 전술한 물질의 단일층 또는 다층일 수 있다.
층간절연층(114)은 상부 전극(Cst2)을 덮을 수 있다. 층간절연층(114)은 실리콘산화물(SiO2), 실리콘질화물(SiNX), 실리콘산질화물(SiON), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 또는 아연산화물(ZnO) 등을 포함할 수 있다. 층간절연층(114)은 전술한 무기 절연물을 포함하는 단일층 또는 다층일 수 있다.
드레인전극(DE) 및 소스전극(SE)은 각각 층간절연층(114) 상에 위치할 수 있다. 드레인전극(DE) 및 소스전극(SE)은 전도성이 좋은 재료를 포함할 수 있다. 드레인전극(DE) 및 소스전극(SE)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 일 실시예로, 드레인전극(DE) 및 소스전극(SE)은 Ti/Al/Ti의 다층 구조를 가질 수 있다.
제1평탄화층(115)은 드레인전극(DE) 및 소스전극(SE)을 덮으며 배치될 수 있다. 제1평탄화층(115)은 유기절연층을 포함할 수 있다. 제1평탄화층(115)은 Polymethylmethacrylate(PMMA)나 Polystyrene(PS)과 같은 일반 범용고분자, 페놀계 그룹을 갖는 고분자 유도체, 아크릴계 고분자, 이미드계 고분자, 아릴에테르계 고분자, 아마이드계 고분자, 불소계고분자, p-자일렌계 고분자, 비닐알콜계 고분자, 및 이들의 블렌드와 같은 유기 절연물을 포함할 수 있다.
제1연결전극(CML1)은 제1평탄화층(115) 상에 배치될 수 있다. 이 때, 제1연결전극(CML1)은 제1평탄화층(115)의 컨택홀을 통해 드레인전극(DE) 또는 소스전극(SE)과 연결될 수 있다. 제1연결전극(CML1)은 전도성이 좋은 재료를 포함할 수 있다. 제1연결전극(CML1)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 일 실시예로, 제1연결전극(CML1)은 Ti/Al/Ti의 다층 구조를 가질 수 있다.
제2평탄화층(116)은 제1연결전극(CML1)을 덮으며 배치될 수 있다. 제2평탄화층(116)은 유기절연층을 포함할 수 있다. 제2평탄화층(116)은 Polymethylmethacrylate(PMMA)나 Polystyrene(PS)과 같은 일반 범용고분자, 페놀계 그룹을 갖는 고분자 유도체, 아크릴계 고분자, 이미드계 고분자, 아릴에테르계 고분자, 아마이드계 고분자, 불소계고분자, p-자일렌계 고분자, 비닐알콜계 고분자, 및 이들의 블렌드와 같은 유기 절연물을 포함할 수 있다.
표시요소층(DEL)은 화소회로층(PCL) 상에 배치될 수 있다. 표시요소층(DEL)은 유기발광다이오드(OLED)를 포함하되, 유기발광다이오드(OLED)의 화소전극(211)은 제2평탄화층(116)의 콘택홀을 통해 제1연결전극(CML1)과 전기적으로 연결될 수 있다.
화소전극(211)은 인듐틴산화물(ITO; indium tin oxide), 인듐징크산화물(IZO; indium zinc oxide), 징크산화물(ZnO; zinc oxide), 인듐산화물(In2O3: indium oxide), 인듐갈륨산화물(IGO; indium gallium oxide) 또는 알루미늄징크산화물(AZO; aluminum zinc oxide)와 같은 도전성 산화물을 포함할 수 있다. 다른 실시예로, 화소전극(211)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr) 또는 이들의 화합물을 포함하는 반사막을 포함할 수 있다. 또 다른 실시예로, 화소전극(211)은 전술한 반사막의 위/아래에 ITO, IZO, ZnO 또는 In2O3로 형성된 막을 더 포함할 수 있다.
화소전극(211) 상에는 화소전극(211)의 중앙부를 노출하는 개구(118OP)를 갖는 화소정의막(118)이 배치될 수 있다. 화소정의막(118)은 유기절연물 및/또는 무기절연물을 포함할 수 있다. 개구(118OP)는 유기발광다이오드(OLED)에서 방출되는 빛의 발광영역(이하, 발광영역이라 함, EA)을 정의할 수 있다. 예컨대, 개구(118OP)의 폭이 발광영역(EA)의 폭에 해당할 수 있다.
화소정의막(118) 상에는 스페이서(119)가 배치될 수 있다. 스페이서(119)는 표시 장치를 제조하는 제조방법에 있어서, 기판(100)의 파손을 방지하기 위함일 수 있다. 표시 패널을 제조하는 방법의 경우 마스크 시트가 사용될 수 있는데, 이 때, 상기 마스크 시트가 화소정의막(118)의 개구(118OP) 내부로 진입하거나 화소정의막(118)에 밀착하여 기판(100)에 증착물질을 증착 시 상기 마스크 시트에 의해 기판(100)의 일부가 손상되거나 파손되는 불량을 방지할 수 있다.
스페이서(119)는 폴리이미드와 같은 유기 절연물을 포함할 수 있다. 또는, 스페이서(119)는 실리콘나이트라이드나 실리콘옥사이드와 같은 무기 절연물을 포함하거나, 유기절연물 및 무기절연물을 포함할 수 있다.
일 실시예에서, 스페이서(119)는 화소정의막(118)과 다른 물질을 포함할 수 있다. 또는 다른 실시예에서, 스페이서(119)는 화소정의막(118)과 동일한 물질을 포함할 수 있으며, 이 경우 화소정의막(118)과 스페이서(119)는 하프톤 마스크 등을 이용한 마스크 공정에서 함께 형성될 수 있다.
화소정의막(118) 상에는 중간층(212)이 배치될 수 있다. 중간층(212)은 화소정의막(118)의 개구(118OP)에 배치된 발광층(212b)을 포함할 수 있다. 발광층(212b)은 소정의 색상의 빛을 방출하는 고분자 또는 저분자 유기물을 포함할 수 있다.
발광층(212b)의 아래와 위에는 각각 제1기능층(212a) 및 제2기능층(212c)이 배치될 수 있다. 제1기능층(212a)은 예컨대, 홀 수송층(HTL: Hole Transport Layer)을 포함하거나, 홀 수송층 및 홀 주입층(HIL: Hole Injection Layer)을 포함할 수 있다. 제2기능층(212c)은 발광층(212b) 위에 배치되는 구성요소로서, 선택적(optional)일 수 있다. 제2기능층(212c)은 전자 수송층(ETL: Electron Transport Layer) 및/또는 전자 주입층(EIL: Electron Injection Layer)을 포함할 수 있다. 제1기능층(212a) 및/또는 제2기능층(212c)은 후술할 대향전극(213)과 마찬가지로 기판(100)을 전체적으로 커버하도록 형성되는 공통층일 수 있다.
대향전극(213)은 일함수가 낮은 도전성 물질로 이루어질 수 있다. 예컨대, 대향전극(213)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 리튬(Li), 칼슘(Ca) 또는 이들의 합금 등을 포함하는 (반)투명층을 포함할 수 있다. 또는, 대향전극(213)은 전술한 물질을 포함하는 (반)투명층 상에 ITO, IZO, ZnO 또는 In2O3과 같은 층을 더 포함할 수 있다.
일부 실시예에서, 대향전극(213) 상에는 캡핑층(미도시)이 더 배치될 수 있다. 캡핑층은 LiF, 무기물, 또는/및 유기물을 포함할 수 있다.
박막봉지층(TFE)은 대향전극(213) 상에 배치될 수 있다. 일 실시예에 있어서, 박막봉지층(TFE)은 적어도 하나의 무기봉지층 및 적어도 하나의 유기봉지층을 포함하며, 도 6은 박막봉지층(TFE)이 순차적으로 적층된 제1무기봉지층(310), 유기봉지층(320) 및 제2무기봉지층(330)을 포함하는 것을 도시한다.
제1무기봉지층(310) 및 제2무기봉지층(330)은 알루미늄산화물, 티타늄산화물, 탄탈륨산화물, 하프늄산화물, 징크산화물, 실리콘산화물, 실리콘질화물, 실리콘산질화물 중 하나 이상의 무기물을 포함할 수 있다. 유기봉지층(320)은 폴리머(polymer)계열의 물질을 포함할 수 있다. 폴리머 계열의 소재로는 아크릴계 수지, 에폭시계 수지, 폴리이미드 및 폴리에틸렌 등을 포함할 수 있다. 일 실시예로, 유기봉지층(320)은 아크릴레이트(acrylate)를 포함할 수 있다.
박막봉지층(TFE) 상에는 도시하지는 않았으나, 터치전극층이 배치될 수 있으며, 터치전극층 상에는 광학기능층이 배치될 수 있다. 터치전극층은 외부의 입력, 예컨대 터치 이벤트에 따른 좌표정보를 획득할 수 있다. 광학기능층은 외부로부터 표시 장치를 향해 입사하는 빛(외부광)의 반사율을 감소시킬 수 있고, 및/또는 표시 장치에서 방출되는 빛의 색 순도를 향상시킬 수 있다. 일 실시예로, 광학기능층은 위상지연자(retarder) 및/또는 편광자(polarizer)를 포함할 수 있다. 위상지연자는 필름타입 또는 액정 코팅타입일 수 있고, λ/2 위상지연자 및/또는 λ/4 위상지연자를 포함할 수 있다. 편광자 역시 필름타입 또는 액정 코팅타입일 수 있다. 필름타입은 연신형 합성수지 필름을 포함하고, 액정 코팅타입은 소정의 배열로 배열된 액정들을 포함할 수 있다. 위상지연자 및 편광자는 보호필름을 더 포함할 수 있다.
다른 실시예로, 광학기능층은 블랙매트릭스와 컬러필터들을 포함할 수 있다. 컬러필터들은 표시 장치의 화소들 각각에서 방출되는 빛의 색상을 고려하여 배열될 수 있다. 컬러필터들 각각은 적색, 녹색, 또는 청색의 안료나 염료를 포함할 수 있다. 또는, 컬러필터들 각각은 전술한 안료나 염료 외에 양자점을 더 포함할 수 있다. 또는, 컬러필터들 중 일부는 전술한 안료나 염료를 포함하지 않을 수 있으며, 산화티타늄과 같은 산란입자들을 포함할 수 있다.
다른 실시예로, 광학기능층은 상쇄간섭 구조물을 포함할 수 있다. 상쇄간섭 구조물은 서로 다른 층 상에 배치된 제1반사층과 제2반사층을 포함할 있다. 제1반사층 및 제2반사층에서 각각 반사된 제1반사광과 제2반사광은 상쇄 간섭될 수 있고, 그에 따라 외부광 반사율이 감소될 수 있다.
상기 터치전극층 및 광학기능층 사이에는 접착 부재가 배치될 수 있다. 상기 접착 부재는 당 기술분야에 알려진 일반적인 것을 제한 없이 채용할 수 있다. 상기 접착 부재는 감압성 접착제(pressure sensitive adhesive, PSA)일 수 있다.
도 7a는 본 발명의 일 실시예에 따른 표시 패널의 일부를 나타낸 평면도이다.
도 7a를 참조하면, 표시 패널은 기판(100), 제1배선(WL1), 제2배선(WL2), 코너배선(CWL), 및 화소회로(PC)를 포함할 수 있다. 코너배선(CWL)은 제1코너배선(CWLa) 및 제2코너배선(CWLb)을 포함할 수 있다.
기판(100)은 표시영역 및 주변영역(PA)을 포함할 수 있다. 상기 표시영역은 전면표시영역(FDA), 전면표시영역(FDA)과 제1방향(예를 들어, y 방향 또는 -y 방향)으로 연결된 제1측면표시영역(SDA1), 전면표시영역(FDA)과 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연결된 제2측면표시영역(SDA2), 및 제1측면표시영역(SDA1) 및 제2측면표시영역(SDA2) 사이에 배치되어 전면표시영역(FDA)을 적어도 일부 둘러싸는 코너표시영역(CDA)을 포함할 수 있다. 또한, 상기 표시영역은 전면표시영역(FDA) 및 코너표시영역(CDA) 사이에 배치된 중간표시영역(MDA)을 포함할 수 있다.
전면표시영역(FDA), 제1측면표시영역(SDA1), 및 제2측면표시영역(SDA2) 중 하나에는 제1배선(WL1) 및/또는 제2배선(WL2)이 배치될 수 있다. 예를 들어, 전면표시영역(FDA)에는 제1방향(예를 들어, y 방향 또는 -y 방향)으로 연장된 제1배선(WL1) 및 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연장된 제2배선(WL2)이 배치될 수 있다.
중간표시영역(MDA)에는 게이트 구동회로(GDC)가 배치될 수 있다. 이 때, 게이트 구동회로(GDC)는 복수개로 중간표시영역(MDA)의 연장 방향을 따라 배치될 수 있다. 일 실시예에서, 복수의 게이트 구동회로(GDC)는 서로 이격되어 배치될 수 있다.
코너표시영역(CDA)은 전면표시영역(FDA)으로부터 멀어지는 방향으로 연장된 복수의 연장영역(LA)들을 포함할 수 있다. 이 때, 복수의 연장영역(LA)들은 중간표시영역(MDA)으로부터 연장될 수 있으며, 이웃한 복수의 연장영역(LA)들 사이에는 관통부(PNP)를 구비할 수 있다.
연장영역(LA)들은 중심영역, 상기 중심영역 외측에 배치된 제1외측영역 및 제2외측영역을 포함할 수 있다. 이러한 경우, 상기 중심영역, 상기 제1외측영역, 및 상기 제2외측영역은 연장영역(LA)들이 연장된 방향으로 동일하게 연장될 수 있다. 또한, 상기 중심영역에는 화소회로(PC)가 배치될 수 있다.
제1배선(WL1)은 전면표시영역(FDA)에 제1방향(예를 들어, y 방향 또는 -y 방향)을 따라 배치될 수 있다. 또한, 제1배선(WL1)은 제1측면표시영역(SDA1) 및 제2측면표시영역(SDA2) 중 적어도 하나에서도 제1방향(예를 들어, y 방향 또는 -y 방향)을 따라 배치될 수 있다. 제1배선(WL1)은 제1측면표시영역(SDA1), 제2측면표시영역(SDA2), 및 전면표시영역(FDA) 중 적어도 하나에 데이터신호를 전달할 수 있다. 또한, 제1배선(WL1)은 제1코너배선(CWLa)과 연결될 수 있다. 제1배선(WL1)은 연결배선(CL)을 통해 제1코너배선(CWLa)과 연결될 수 있다.
일 실시예에서, 제1배선(WL1)과 연결배선(CL)은 서로 다른 층에 배치될 수 있다. 예를 들어, 제1배선(WL1) 및 연결배선(CL) 사이에는 절연층이 배치될 수 있다. 이러한 경우, 제1배선(WL1) 및 연결배선(CL)은 상기 절연층의 컨택홀을 통해 연결될 수 있다.
제2배선(WL2)은 전면표시영역(FDA)에 제2방향(예를 들어, x 방향 또는 -x 방향)을 따라 배치될 수 있다. 또한, 제2배선(WL2)은 제1측면표시영역(SDA1) 및 제2측면표시영역(SDA2) 중 적어도 하나에서도 제2방향(예를 들어, x 방향 또는 -x 방향)을 따라 배치될 수 있다.
제2배선(WL2)은 게이트 구동회로(GDC)와 연결될 수 있다. 구체적으로, 제2배선(WL2)은 게이트 구동회로(GDC)로부터 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연장될 수 있다. 따라서, 제2배선(WL2)은 제1측면표시영역(SDA1), 제2측면표시영역(SDA2), 및 전면표시영역(FDA) 중 적어도 하나에 스캔신호 또는 발광제어신호를 전달할 수 있다. 또한, 제2배선(WL2)은 제2코너배선(CWLb)과 연결될 수 있다.
제1코너배선(CWLa)은 코너표시영역(CDA)에 배치될 수 있다. 제1코너배선(CWLa)은 코너표시영역(CDA)에서 제1방향(예를 들어, y 방향 또는 -y 방향) 및 제2방향(예를 들어, x 방향 또는 -x 방향)과 교차하는 방향으로 연장될 수 있다. 이 때, 제1코너배선(CWLa)은 전면표시영역(FDA)으로부터 멀어지는 방향으로 연장될 수 있다.
제1코너배선(CWLa)은 복수의 연장영역(LA)들 각각에 배치될 수 있다. 이러한 경우, 제1코너배선(CWLa)은 연장영역(LA)들의 연장방향과 동일한 방향으로 연장될 수 있다. 일 실시예에서, 제1코너배선(CWLa)은 화소회로(PC)와 중첩할 수 있다. 다른 실시예에서, 제1코너배선(CWLa)은 화소회로(PC)와 이격되어 배치될 수 있다. 이러한 경우, 제1코너배선(CWLa)은 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나에 배치될 수 있다.
제1코너배선(CWLa)은 제1배선(WL1)과 연결될 수 있다. 제1코너배선(CWLa)은 연결배선(CL)을 통해 제1배선(WL1)과 연결될 수 있다. 일 실시예에서, 제1코너배선(CWLa)은 연결배선(CL)과 서로 다른 층에 배치될 수 있다. 예를 들어, 제1코너배선(CWLa)과 연결배선(CL) 사이에는 절연층이 배치될 수 있다. 이러한 경우, 제1코너배선(CWLa)과 연결배선(CL)은 상기 절연층의 컨택홀을 통해 연결될 수 있다. 일 실시예에서, 제1코너배선(CWLa) 및 제1배선(WL1)은 동일한 절연층 상에 배치될 수 있다.
연결배선(CL)은 중간표시영역(MDA)으로부터 코너표시영역(CDA)으로의 방향으로 연장될 수 있다. 일 실시예에서, 연결배선(CL)은 이웃하는 게이트 구동회로(GDC) 사이에 배치될 수 있다. 따라서, 연결배선(CL)은 이웃하는 게이트 구동회로(GDC) 사이를 통과하여 연장될 수 있다.
제1코너배선(CWLa)은 복수의 연장영역(LA)들에 배치된 화소회로(PC)와 연결될 수 있다. 일 실시예에서, 제1코너배선(CWLa)이 화소회로(PC)와 중첩하는 경우, 제1코너배선(CWLa)은 화소회로(PC)와 직접 연결될 수 있다. 다른 실시예에서, 제1코너배선(CWLa)이 화소회로(PC)와 이격되어 배치된 경우, 제1코너배선(CWLa)은 브릿지배선(미도시)을 통해 화소회로(PC)와 연결될 수 있다.
제1코너배선(CWLa)은 복수의 연장영역(LA)들에 배치된 화소회로(PC)에 데이터 신호를 전달할 수 있다. 제1코너배선(CWLa)은 제1배선(WL1) 및 연결배선(CL)을 통해 전달된 데이터 신호를 복수의 연장영역(LA)들에 배치된 화소회로(PC)로 전달할 수 있다.
제2코너배선(CWLb)은 코너표시영역(CDA)에 배치될 수 있다. 제2코너배선(CWLb)은 코너표시영역(CDA)에서 제1방향(예를 들어, y 방향 또는 -y 방향) 및 제2방향(예를 들어, x 방향 또는 -x 방향)과 교차하는 방향으로 연장될 수 있다. 이 때, 제2코너배선(CWLb)은 전면표시영역(FDA)으로부터 멀어지는 방향으로 연장될 수 있다. 제2코너배선(CWLb)은 제1코너배선(CWLa)과 동일한 방향으로 연장될 수 있다.
제2코너배선(CWLb)은 복수의 연장영역(LA)들 각각에 배치될 수 있다. 이러한 경우, 제2코너배선(CWLb)은 연장영역(LA)들의 연장방향과 동일한 방향으로 연장될 수 있다. 일 실시예에서, 제2코너배선(CWLb)은 화소회로(PC)와 이격되어 배치될 수 있다. 이러한 경우, 제2코너배선(CWLb)은 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나에 배치될 수 있다. 다른 실시예에서, 제2코너배선(CWLb)은 화소회로(PC)와 중첩할 수 있다.
제2코너배선(CWLb)은 제2배선(WL2)과 연결될 수 있다. 또한, 제2코너배선(CWLb)은 게이트 구동회로(GDC)와 연결될 수 있다. 따라서, 제2코너배선(CWLb)은 스캔 신호 또는 발광제어신호를 전달할 수 있다.
제2코너배선(CWLb)은 중간표시영역(MDA)을 통과하여 코너표시영역(CDA)으로 연장될 수 있다. 일 실시예에서, 제2코너배선(CWLb)은 이웃하는 게이트 구동회로(GDC) 사이에 배치될 수 있다. 따라서, 제2코너배선(CWLb)은 이웃하는 게이트 구동회로(GDC) 사이를 통과할 수 있다.
제2코너배선(CWLb)은 복수의 연장영역(LA)들에 배치된 화소회로(PC)와 연결될 수 있다. 일 실시예에서, 제2코너배선(CWLb)이 화소회로(PC)와 이격된 경우, 제2코너배선(CWLb)은 브릿지배선(미도시)을 통해 화소회로(PC)와 연결될 수 있다. 다른 실시예에서, 제2코너배선(CWLb)이 화소회로(PC)와 중첩하는 경우, 제2코너배선(CWLb)은 화소회로(PC)에 직접 연결될 수 있다.
본 실시예에서, 데이터 신호를 전달하는 제1배선(WL1)은 제1방향(예를 들어, y 방향 또는 -y 방향)으로 연장될 수 있다. 또한, 스캔 신호 또는 발광제어신호를 전달하는 제2배선(WL2)은 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연장될 수 있다. 본 실시예는, 이웃하는 복수의 연장영역(LA)들 사이에 관통부(PNP)를 구비하고 있으므로, 제1배선(WL1) 및 제2배선(WL2)이 각각 제1방향(예를 들어, y 방향 또는 -y 방향) 및 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연장될 수 없다. 따라서, 제1코너배선(CWLa) 및 제2코너배선(CWLb)이 복수의 연장영역(LA)의 연장 방향으로 연장되어 복수의 연장영역(LA)들에 배치된 화소회로(PC)에 데이터 신호, 스캔 신호, 및/또는 발광 신호를 전달할 수 있다.
도 7b는 본 발명의 일 실시예에 따른 표시 패널의 일부를 나타낸 평면도이다. 도 7b에 있어서 도 7a와 동일한 참조부호는 동일부재를 의미하는 바 중복된 설명은 생략하기로 한다.
도 7b를 참조하면, 표시 패널은 기판(100), 중간배선(MWL), 상부연결배선(UCWL), 및 화소회로(PC)를 포함할 수 있다.
기판(100)은 전면표시영역(FDA), 전면표시영역(FDA)과 제1방향(예를 들어, y 방향 또는 -y 방향)으로 연결된 제1측면표시영역(SDA1), 전면표시영역(FDA)과 제2방향(예를 들어, x 방향 또는 -x 방향)으로 연결된 제2측면표시영역(SDA2), 및 제1측면표시영역(SDA1) 및 제2측면표시영역(SDA2) 사이에 배치되어 전면표시영역(FDA)을 적어도 일부 둘러싸는 코너표시영역(CDA)을 포함할 수 있다. 또한, 중간표시영역(MDA)은 전면표시영역(FDA) 및 코너표시영역(CDA) 사이에 배치될 수 있다.
코너표시영역(CDA)은 전면표시영역(FDA)으로부터 멀어지는 방향으로 연장된 복수의 연장영역(LA)들을 포함할 수 있다. 이 때, 복수의 연장영역(LA)들은 중간표시영역(MDA)으로부터 연장될 수 있으며, 이웃한 복수의 연장영역(LA)들 사이에는 관통부(PNP)를 구비할 수 있다.
연장영역(LA)들은 중심영역, 상기 중심영역 외측에 배치된 제1외측영역 및 제2외측영역을 포함할 수 있다. 이러한 경우, 상기 중심영역, 상기 제1외측영역, 및 상기 제2외측영역은 연장영역(LA)들이 연장된 방향으로 동일하게 연장될 수 있다. 상기 중심영역에는 화소회로(PC)가 배치될 수 있다.
중간배선(MWL)은 중간표시영역(MDA)에 배치될 수 있다. 중간배선(MWL)은 코너표시영역(CDA) 및 전면표시영역(FDA) 사이에서 연장될 수 있다. 일 실시예에서, 중간배선(MWL)은 전원배선일 수 있다. 예를 들어, 중간배선(MWL)은 제1전원전압(ELVDD, 도 3a 참조)을 화소회로(PC)에 공급할 수 있다. 다른 예로, 중간배선(MWL)은 제2전원전압(ELVSS, 도 3a 참조)을 화소회로(PC)에 공급할 수 있다. 또 다른 예로, 중간배선(MWL)은 초기화 전압(Vint, 도 3b 참조)을 화소회로(PC)에 공급할 수 있다.
상부연결배선(UCWL)은 코너표시영역(CDA)에 배치될 수 있다. 상부연결배선(UCWL)은 코너표시영역(CDA)에서 제1방향(예를 들어, y 방향 또는 -y 방향) 및 제2방향(예를 들어, x 방향 또는 -x 방향)과 교차하는 방향으로 연장될 수 있다. 이 때, 상부연결배선(UCWL)은 전면표시영역(FDA)으로부터 멀어지는 방향으로 연장될 수 있다.
상부연결배선(UCWL)은 복수의 연장영역(LA)들 각각에 배치될 수 있다. 상부연결배선(UCWL)은 연장영역(LA)들의 연장방향과 동일한 방향으로 연장될 수 있다. 일 실시예에서, 상부연결배선(UCWL)은 화소회로(PC)와 중첩할 수 있다. 다른 실시예에서, 상부연결배선(UCWL)은 화소회로(PC)와 이격되어 배치될 수 있다. 이러한 경우, 상부연결배선(UCWL)은 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나에 배치될 수 있다.
상부연결배선(UCWL)은 중간배선(MWL)과 연결될 수 있다. 일 실시예에서, 상부연결배선(UCWL)은 중간배선(MWL)과 일체로 구비될 수 있다. 다른 실시예에서, 상부연결배선(UCWL)은 중간배선(MWL)과 서로 다른 층에 배치될 수 있다. 예를 들어, 상부연결배선(UCWL)과 중간배선(MWL) 사이에는 절연층이 배치될 수 있다. 이러한 경우, 상부연결배선(UCWL) 및 중간배선(MWL)은 상기 절연층의 컨택홀을 통해 연결될 수 있다.
일 실시예에서, 상부연결배선(UCWL)은 코너표시영역(CDA)에 배치된 화소회로(PC)에 전원전압을 공급할 수 있다. 예를 들어, 상부연결배선(UCWL)은 제1전원전압(ELVDD, 도 3a 참조)을 연장영역(LA)에 배치된 화소회로(PC)에 공급할 수 있다. 다른 예로, 상부연결배선(UCWL)은 제2전원전압(ELVSS, 도 3a 참조)을 연장영역(LA)에 배치된 화소회로(PC)에 공급할 수 있다. 또 다른 예로, 상부연결배선(UCWL)은 초기화 전압(Vint, 도 3b 참조)을 연장영역(LA)에 배치된 화소회로(PC)에 공급할 수 있다.
도 8a 및 도 8b는 본 발명의 일 실시예에 따른 코너표시영역(CDA)을 개략적으로 도시한 평면도이다. 도 8a 및 도 8b는 도 7a의 VIII를 확대한 확대도이다. 도 8a 및 도 8b에 있어서, 도 7과 동일한 참조부호는 동일부재를 의미하는 바 중복된 설명은 생략하기로 한다.
도 8a 및 도 8b를 참조하면, 표시 패널은 기판, 제1배선, 제2배선, 코너배선(CWL), 화소회로(PC), 브릿지배선(BL)을 포함할 수 있다. 코너배선(CWL)은 제1코너배선(CWLa) 및 제2코너배선(CWLb)을 포함할 수 있다.
기판은 전면표시영역, 전면표시영역을 둘러싸는 코너표시영역(CDA), 전면표시영역 및 코너표시영역(CDA) 사이에 배치된 중간표시영역(MDA)을 포함할 수 있다. 코너표시영역(CDA)은 중간표시영역(MDA)으로부터 연장된 복수의 연장영역들을 포함할 수 있고, 이웃하는 복수의 연장영역들 사이에는 관통부가 정의될 수 있다. 도 8a 및 도 8b는 복수의 연장영역들 중 제1연장영역(LA1)을 도시하였다.
제1연장영역(LA1)은 제1연장방향(EDR1)으로 연장될 수 있다. 이 때, 제1연장방향(EDR1)은 제1방향(예를 들어, y 방향 또는 -y 방향) 및 제2방향(예를 들어, x 방향 또는 -x 방향)과 교차하는 방향일 수 있다. 예를 들어, 제1연장방향(EDR1)은 제1방향(예를 들어, y 방향 또는 -y 방향)과 서로 예각을 이룰 수 있다. 다른 예로, 제1연장방향(EDR1)은 제1방향(예를 들어, y 방향 또는 -y 방향)과 서로 둔각을 이루거나, 직각을 이룰 수 있다.
제1연장영역(LA1)은 중심영역(CA) 및 중심영역(CA)의 양측에 배치된 제1외측영역(OA1) 및 제2외측영역(OA2)을 포함할 수 있다. 중심영역(CA)은 제1연장방향(EDR1)으로 연장될 수 있다. 또한, 중심영역(CA)은 제1외측영역(OA1) 및 제2외측영역(OA2) 사이에 배치될 수 있다.
중심영역(CA)에는 화소회로(PC) 및 제1코너배선(CWLa)이 배치될 수 있다. 화소회로(PC)는 제1연장영역(LA1)에 복수개가 배치될 수 있다. 이 때, 복수의 화소회로(PC)들은 제1연장방향(EDR1)을 따라 나란히 배치될 수 있다.
일 실시예에서, 화소회로(PC)는 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)를 포함할 수 있다. 일 실시예에서, 제1화소회로(PC1)은 적색 빛을 발광하는 표시요소와 연결될 수 있다. 제2화소회로(PC2)은 녹색 빛을 발광하는 표시요소와 연결될 수 있다. 제3화소회로(PC3)은 청색 빛을 발광하는 표시요소와 연결될 수 있다. 다른 실시예에서, 화소회로(PC)는 제4화소회로를 더 포함할 수 있다. 상기 제4화소회로는 백색 빛을 발광하는 표시요소와 연결될 수 있다. 이하에서는, 화소회로(PC)가 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)를 포함하는 경우를 중심으로 상세히 설명하기로 한다.
제1화소회로(PC1), 제2화소회로(PC2), 제3화소회로(PC3)는 나란히 배치될 수 있다. 예를 들어, 제1화소회로(PC1), 제2화소회로(PC2), 제3화소회로(PC3)는 제1연장방향(EDR1)과 수직한 제1수직방향(VDR1)을 따라 나란히 배치될 수 있다. 일 실시예에서, 제1화소회로(PC1)는 제1연장영역(LA1)에 복수개로 구비될 수 있으며, 복수의 제1화소회로(PC1)들은 제1연장방향(EDR1)을 따라 나란히 배치될 수 있다. 제2화소회로(PC2)는 제1연장영역(LA1)에 복수개로 구비될 수 있으며, 복수의 제2화소회로(PC2)들은 제1연장방향(EDR1)을 따라 나란히 배치될 수 있다. 제3화소회로(PC3)는 제1연장영역(LA1)에 복수개로 구비될 수 있으며, 복수의 제3화소회로(PC3)들은 제1연장방향(EDR1)을 따라 나란히 배치될 수 있다.
본 실시예에서, 제1코너배선(CWLa)은 제1연장방향(EDR1)으로 연장될 수 있다. 제1코너배선(CWLa)은 화소회로(PC)와 중첩할 수 있다. 또한, 제1코너배선(CWLa)은 제1연장방향(EDR1)으로 나란히 연장된 제1데이터선(DL1), 제2데이터선(DL2), 및 제3데이터선(DL3)을 포함할 수 있다.
제1데이터선(DL1)은 제1화소회로(PC1)와 연결될 수 있다. 일 실시예에서, 제1데이터선(DL1)은 복수의 제1화소회로(PC1)들과 각각 연결될 수 있다. 따라서, 복수의 제1화소회로(PC1)들은 하나의 제1데이터선(DL1)에 모두 연결될 수 있다.
일 실시예에서, 제1데이터선(DL1)은 제1하부데이터선(LDL1) 및 제1상부데이터선(UDL1)을 포함할 수 있다. 제1하부데이터선(LDL1)은 중간표시영역(MDA)에 배치될 수 있으며, 제1상부데이터선(UDL1)은 코너표시영역(CDA)에 배치될 수 있다. 제1하부데이터선(LDL1) 및 제1상부데이터선(UDL1)은 서로 다른 층에 배치될 수 있다. 이러한 경우, 제1상부데이터선(UDL1)은 절연층의 상부에 배치될 수 있으며, 제1하부데이터선(LDL1)은 상기 절연층의 하부에 배치될 수 있다. 이 때, 제1상부데이터선(UDL1) 및 제1하부데이터선(LDL1)은 상기 절연층의 컨택홀을 통해 연결될 수 있다. 다른 실시예에서, 제1하부데이터선(LDL1)은 생략될 수 있다. 이러한 경우, 제1상부데이터선(UDL1)은 중간표시영역(MDA)으로 연장될 수 있다.
제2데이터선(DL2)은 제2화소회로(PC2)와 연결될 수 있다. 일 실시예에서, 제2데이터선(DL2)은 복수의 제2화소회로(PC2)들과 각각 연결될 수 있다. 따라서, 복수의 제2화소회로(PC2)들은 하나의 제2데이터선(DL2)에 모두 연결될 수 있다.
일 실시예에서, 제2데이터선(DL2)은 제2하부데이터선(LDL2) 및 제2상부데이터선(UDL2)을 포함할 수 있다. 제2하부데이터선(LDL2)은 중간표시영역(MDA)에 배치될 수 있으며, 제2상부데이터선(UDL2)은 코너표시영역(CDA)에 배치될 수 있다. 제2하부데이터선(LDL2) 및 제2상부데이터선(UDL2)은 서로 다른 층에 배치될 수 있다. 이러한 경우, 제2상부데이터선(UDL2)은 절연층의 상부에 배치될 수 있으며, 제2하부데이터선(LDL2)은 상기 절연층의 하부에 배치될 수 있다. 이 때, 제2상부데이터선(UDL2) 및 제2하부데이터선(LDL2)은 상기 절연층의 컨택홀을 통해 연결될 수 있다. 다른 실시예에서, 제2하부데이터선(LDL2)은 생략될 수 있다. 이러한 경우, 제2상부데이터선(UDL2)은 중간표시영역(MDA)으로 연장될 수 있다.
제3데이터선(DL3)은 제3화소회로(PC3)와 연결될 수 있다. 일 실시예에서, 제3데이터선(DL3)은 복수의 제3화소회로(PC3)들과 각각 연결될 수 있다. 따라서, 복수의 제3화소회로(PC3)들은 하나의 제3데이터선(DL3)에 모두 연결될 수 있다.
일 실시예에서, 제3데이터선(DL3)은 제3하부데이터선(LDL3) 및 제3상부데이터선(UDL3)을 포함할 수 있다. 제3하부데이터선(LDL3)은 중간표시영역(MDA)에 배치될 수 있으며, 제3상부데이터선(UDL3)은 코너표시영역(CDA)에 배치될 수 있다. 제3하부데이터선(LDL3) 및 제3상부데이터선(UDL3)은 서로 다른 층에 배치될 수 있다. 이러한 경우, 제3상부데이터선(UDL3)은 절연층의 상부에 배치될 수 있으며, 제3하부데이터선(LDL3)은 상기 절연층의 하부에 배치될 수 있다. 이 때, 제3상부데이터선(UDL3) 및 제3하부데이터선(LDL3)은 상기 절연층의 컨택홀을 통해 연결될 수 있다. 다른 실시예에서, 제3하부데이터선(LDL3)은 생략될 수 있다. 이러한 경우, 제3상부데이터선(UDL3)은 중간표시영역(MDA)으로 연장될 수 있다. 일 실시예에서, 제1하부데이터선(LDL1), 제2하부데이터선(LDL2), 및 제3하부데이터선(LDL3)은 도 7a의 연결배선(CL)에 포함될 수 있다.
따라서, 하나의 제1연장영역(LA1)에 화소회로(PC)가 N개 배치되더라도, 제1코너배선(CWLa)은 3개가 배치될 수 있다.
일부 실시예에서, 화소회로(PC)가 제4화소회로를 더 포함하는 경우, 제1코너배선(CWLa)은 제4데이터선을 더 포함할 수 있다. 이러한 경우, 제1연장영역(LA1)에 화소회로(PC)가 N개 배치되더라도, 제1코너배선(CWLa)은 4개가 배치될 수 있다.
제1외측영역(OA1) 및 제2외측영역(OA2)은 제1연장방향(EDR1)으로 연장될 수 있다. 제1외측영역(OA1) 및 제2외측영역(OA2)에는 제2코너배선(CWLb)이 배치될 수 있다. 제2코너배선(CWLb)은 제1연장방향(EDR1)으로 연장될 수 있으며, 제1코너배선(CWLa)과 동일한 방향으로 연장될 수 있다. 제2코너배선(CWLb)은 스캔 신호 또는 발광제어신호를 화소회로(PC)로 전달할 수 있다.
제2코너배선(CWLb)은 서로 다른 층에 배치된 하부배선 및 상부배선을 포함할 수 있다. 예를 들어, 하부배선은 절연층에 의해 덮힐 수 있고, 상부배선은 상기 절연층 상에 배치될 수 있다.
예를 들어, 도 8a를 참조하면, 제1연장영역(LA1)에는 3개의 화소회로(PC)들이 배치될 수 있다. 이 때, 제2코너배선(CWLb)은 제1하부배선(LWL1), 제2하부배선(LWL2), 제3하부배선(LWL3), 제4하부배선(LWL4), 제1상부배선(UWL1), 및 제2상부배선(UWL2)을 포함할 수 있다. 일 실시예에서, 제1하부배선(LWL1), 제2하부배선(LWL2), 및 제1상부배선(UWL1)은 제1외측영역(OA1)에 배치될 수 있다. 제3하부배선(LWL3), 제4하부배선(LWL4), 및 제2상부배선(UWL2)은 제2외측영역(OA2)에 배치될 수 있다.
상기 하부배선 및 상기 상부배선은 제1수직방향(VDR1)을 따라 교번하여 배치될 수 있다. 예를 들어, 제1하부배선(LWL1), 제1상부배선(UWL1), 및 제2하부배선(LWL2)은 제1수직방향(VDR1)을 따라 차례로 배치될 수 있다. 또한, 제4하부배선(LWL4), 제2상부배선(UWL2), 및 제3하부배선(LWL3)은 제1수직방향(VDR1)을 따라 차례로 배치될 수 있다.
제2코너배선(CWLb)은 제1외측영역(OA1) 및 제2외측영역(OA2) 중 적어도 하나에 서로 다른 층에 배치된 하부배선 및 상부배선을 포함하고 있어, 제1연장영역(LA1)의 폭을 줄일 수 있다. 이 때, 제1연장영역(LA1)의 폭은 제1수직방향(VDR1)으로의 제1연장영역(LA1)의 너비이다.
본 실시예에서, 제2코너배선(CWLb)은 브릿지배선(BL)과 연결될 수 있다. 따라서, 제2코너배선(CWLb)은 브릿지배선(BL)을 통해 화소회로(PC)와 연결될 수 있다. 일 실시예에서, 제2코너배선(CWLb)과 브릿지배선(BL)은 서로 다른 층에 배치될 수 있다. 예를 들어, 제2코너배선(CWLb) 상에 절연층이 배치될 수 있다. 브릿지배선(BL)은 상기 절연층 상에 배치될 수 있다. 이러한 경우, 제2코너배선(CWLb)과 브릿지배선(BL)은 상기 절연층의 컨택홀을 통해 연결될 수 있다. 일 실시예에서, 브릿지배선(BL)은 제1코너배선(CWLa)과 동일한 층에 배치될 수 있다. 예를 들어, 브릿지배선(BL)은 제1상부데이터선(UDL1)과 동일한 층에 배치될 수 있다.
본 실시예에서, 제2코너배선(CWLb)은 복수의 화소회로(PC) 중 어느 두 개와 각각 연결될 수 있다. 구체적으로, 이웃한 화소회로(PC)들에 연결된 이전스캔선 및 스캔선은 동일한 제2코너배선(CWLb)에 연결될 수 있다. 예를 들어, 화소회로(PC)와 연결된 제1스캔선(SL1) 및 제2이전스캔선(SL2-1)은 브릿지배선을 통해 제1상부배선(UWL1)과 연결될 수 있다. 또한, 화소회로(PC)에 연결된 제2스캔선(SL2) 및 제3이전스캔선(SL3-1)은 브릿지배선을 통해 제3하부배선(LWL3)과 연결될 수 있다.
일 실시예에서, 이웃한 화소회로(PC)들에 연결된 발광제어선들은 동일한 제2코너배선(CWLb)에 연결될 수 있다. 예를 들어, 이웃한 화소회로(PC)들에 연결된 제1발광제어선(EL1) 및 제2발광제어선(EL2)은 브릿지배선을 통해 제2하부배선(LWL2)과 연결될 수 있다.
다른 실시예에서, 화소회로(PC)들에 연결된 발광제어선들은 각각 제2코너배선(CWLb)에 연결될 수 있다. 이하에서는, 이웃한 화소회로(PC)들에 연결된 발광제어선이 동일한 제2코너배선(CWLb)에 연결된 경우를 중심으로 상세히 설명하기로 한다.
또한, 화소회로(PC)에 연결된 제1이전스캔선(SL1-1)은 브릿지배선(BL)을 통해 제1하부배선(LWL1)과 연결될 수 있다. 화소회로(PC)에 연결된 제3스캔선(SL3)은 브릿지배선을 통해 제2상부배선(UWL2)과 연결될 수 있다. 화소회로(PC)에 연결된 제3발광제어선(EL3)은 제4하부배선(LWL4)과 연결될 수 있다. 따라서, 제1연장영역(LA1)에 3개의 화소회로(PC)들이 배치되는 경우, 총 6개의 제2코너배선(CWLb)들이 사용될 수 있다. 이와 같이, 제1연장영역(LA1)에 N개(N은 홀수)의 화소회로(PC)들이 배치되는 경우, 총 (N+1)*1.5개의 제2코너배선(CWLb)들이 사용될 수 있다. 상기와 같이 제2코너배선(CWLb)은 복수의 화소회로(PC) 중 어느 두 개와 각각 연결되므로, 제1연장영역(LA1)에 배치되는 배선의 개수를 최소화 또는 감소될 수 있다.
도 8b를 참조하면, 제1연장영역(LA1)에는 4개의 화소회로(PC)들이 배치될 수 있다. 이 때, 제2코너배선(CWLb)은 제1하부배선(LWL1), 제2하부배선(LWL2), 제3하부배선(LWL3), 제4하부배선(LWL4), 제1상부배선(UWL1), 제2상부배선(UWL2), 및 제3상부배선(UWL3)을 포함할 수 있다. 일 실시예에서, 제1하부배선(LWL1), 제2하부배선(LWL2), 및 제1상부배선(UWL1)은 제1외측영역(OA1)에 배치될 수 있다. 제3하부배선(LWL3), 제4하부배선(LWL4), 제2상부배선(UWL2), 및 제3상부배선(UWL3)은 제2외측영역(OA2)에 배치될 수 있다.
본 실시예에서, 제4하부배선(LWL4), 제2상부배선(UWL2), 제3하부배선(LWL3), 및 제3상부배선(UWL3)은 제1수직방향(VDR1)을 따라 차례로 배치될 수 있다.
본 실시예에서, 제2코너배선(CWLb)은 복수의 화소회로(PC) 중 어느 두 개와 각각 연결될 수 있다. 구체적으로, 이웃한 화소회로(PC)들에 연결된 이전스캔선 및 스캔선은 동일한 제2코너배선(CWLb)에 연결될 수 있다. 예를 들어, 화소회로(PC)와 연결된 제1스캔선(SL1) 및 제2이전스캔선(SL2-1)은 브릿지배선을 통해 제1상부배선(UWL1)과 연결될 수 있다. 또한, 화소회로(PC)에 연결된 제2스캔선(SL2) 및 제3이전스캔선(SL3-1)은 브릿지배선을 통해 제3하부배선(LWL3)과 연결될 수 있다. 또한, 화소회로(PC)에 연결된 제3스캔선(SL3) 및 제4이전스캔선(SL4-1)은 브릿지배선을 통해 제2상부배선(UWL2)과 연결될 수 있다.
일 실시예에서, 이웃한 화소회로(PC)들에 연결된 발광제어선들은 동일한 제2코너배선(CWLb)에 연결될 수 있다. 예를 들어, 이웃한 화소회로(PC)들에 연결된 제1발광제어선(EL1) 및 제2발광제어선(EL2)은 브릿지배선을 통해 제2하부배선(LWL2)과 연결될 수 있다. 또한, 이웃한 화소회로(PC)들에 연결된 제3발광제어선(EL3) 및 제4발광제어선(EL4)은 브릿지배선을 통해 제4하부배선(LWL4)에 연결될 수 있다.
화소회로(PC)에 연결된 제1이전스캔선(SL1-1)은 브릿지배선(BL)을 통해 제1하부배선(LWL1)과 연결될 수 있다. 화소회로(PC)에 연결된 제4스캔선(SL4)은 브릿지배선을 통해 제3상부배선(UWL3)과 연결될 수 있다. 따라서, 제1연장영역(LA1)에 4개의 화소회로(PC)들이 배치되는 경우, 총 7개의 제2코너배선(CWLb)들이 사용될 수 있다. 이와 같이, 제1연장영역(LA1)에 N개(N은 짝수)의 화소회로(PC)들이 배치되는 경우, 총 1.5*N+1개의 제2코너배선(CWLb)들이 사용될 수 있다. 상기와 같이 제2코너배선(CWLb)은 복수의 화소회로(PC) 중 어느 두 개와 각각 연결되므로, 제1연장영역(LA1)에 배치되는 배선의 개수를 최소화 또는 감소될 수 있다.
도 9는 도 8a의 IX-IX'선에 따른 단면도이다. 도 9에 있어서, 도 6 및 도 8a와 동일한 참조부호는 동일부재를 의미하므로 중복된 설명은 생략하기로 한다.
도 9를 참조하면, 표시 패널은 기판(100), 버퍼층(111), 화소회로층(PCL), 표시요소층(DEL), 및 박막봉지층(TFE)을 포함할 수 있다.
기판(100)은 코너표시영역을 포함할 수 있으며, 코너표시영역은 복수의 연장영역들을 포함할 수 있고, 복수의 연장영역들 사이에는 관통부(PNP)가 정의될 수 있다. 복수의 연장영역들 중 제1연장영역(LA1)은 중심영역(CA), 및 중심영역(CA) 양측에 배치된 제1외측영역(OA1) 및 제2외측영역(OA2)을 포함할 수 있다.
기판(100) 상에는 버퍼층(111), 화소회로층(PCL), 표시요소층(DEL), 및 박막봉지층(TFE)이 적층될 수 있다. 화소회로층(PCL)은 무기절연층(IIL), 제1코너배선(CWLa), 제2코너배선(CWLb), 화소회로(PC), 제1평탄화층(115), 및 제2평탄화층(116)을 포함할 수 있다. 무기절연층(IIL)은 제1게이트절연층(112), 제2게이트절연층(113), 및 층간절연층(114)을 포함할 수 있다.
제1코너배선(CWLa)은 제1데이터선(DL1), 제2데이터선(DL2), 및 제3데이터선(DL3)을 포함할 수 있다. 제2코너배선(CWLb)은 제1하부배선(LWL1), 제2하부배선(LWL2), 제3하부배선(LWL3), 제4하부배선(LWL4), 제1상부배선(UWL1), 및 제2상부배선(UWL2)을 포함할 수 있다.
표시요소층(DEL)은 유기발광다이오드(OLED)를 포함할 수 있다. 일 실시예에서, 표시요소층(DEL)은 제1화소회로(PC1)와 연결된 제1유기발광다이오드(OLED1), 제2화소회로(PC2)와 연결된 제2유기발광다이오드(OELD2), 및 제3화소회로(PC3)와 연결된 제3유기발광다이오드(OLED3)를 포함할 수 있다. 박막봉지층(TFE)은 제1무기봉지층(310), 유기봉지층(320), 및 제2무기봉지층(330)을 포함할 수 있다.
버퍼층(111) 상에는 제1화소회로(PC1)의 반도체층, 제2화소회로(PC2)의 반도체층, 및 제3화소회로(PC3)의 반도체층이 배치될 수 있다. 제1게이트절연층(112)은 상기 반도체층들을 덮으며 배치될 수 있다.
제1이전스캔선(SL1-1), 제1하부배선(LWL1), 제2하부배선(LWL2), 제3하부배선(LWL3), 및 제4하부배선(LWL4)은 제1게이트절연층(112) 상에 배치될 수 있다. 이 때, 제1하부배선(LWL1) 및 제2하부배선(LWL2)은 제1외측영역(OA1) 상에 배치될 수 있고, 제3하부배선(LWL3) 및 제4하부배선(LWL4)은 제2외측영역(OA2) 상에 배치될 수 있다. 일 실시예에서, 제1이전스캔선(SL1-1), 제1하부배선(LWL1), 제2하부배선(LWL2), 제3하부배선(LWL3), 및 제4하부배선(LWL4) 중 적어도 하나는 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 일 실시예에서, 제1이전스캔선(SL1-1), 제1하부배선(LWL1), 제2하부배선(LWL2), 제3하부배선(LWL3), 및 제4하부배선(LWL4) 중 적어도 하나는 도 6의 게이트전극(GE)이 형성될 때 동시에 형성될 수 있다.
제2게이트절연층(113)은 제1하부배선(LWL1), 제2하부배선(LWL2), 제3하부배선(LWL3), 및 제4하부배선(LWL4)을 덮으며 배치될 수 있다. 또한, 제1상부배선(UWL1) 및 제2상부배선(UWL2)은 제2게이트절연층(113) 상에 배치될 수 있다. 또한, 중심영역(CA)으로부터 제1외측영역(OA1)으로의 방향으로 제1하부배선(LWL1), 제1상부배선(UWL1), 및 제2하부배선(LWL2)이 차례로 배치될 수 있다. 제1상부배선(UWL1) 및 제2상부배선(UWL2) 중 적어도 하나는 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)를 포함할 수 있으며, 전술한 물질의 단일층 또는 다층일 수 있다. 제1상부배선(UWL1) 및 제2상부배선(UWL2) 중 적어도 하나는 도 6의 상부 전극(CE2)이 형성될 때 동시에 형성될 수 있다.
제1상부배선(UWL1)은 제1하부배선(LWL1) 및 제2하부배선(LWL2)과 서로 다른 층에 배치되어, 제1외측영역(OA1)의 폭을 줄일 수 있다. 이와 유사하게 중심영역(CA)으로부터 제2외측영역(OA2)으로의 방향으로 제3하부배선(LWL3) 및 제2상부배선(UWL2), 및 제4하부배선(LWL4)이 차례로 배치될 수 있다. 제3하부배선(LWL3) 및 제4하부배선(LWL4)이 제2상부배선(UWL2)과 서로 다른 층에 배치되어, 제2외측영역(OA2)의 폭을 줄일 수 있다.
층간절연층(114)은 제1상부배선(UWL1) 및 제2상부배선(UWL2)을 덮으며 배치될 수 있다. 제1데이터선(DL1), 제2데이터선(DL2), 제3데이터선(DL3), 및 브릿지배선(BL)은 층간절연층(114) 상에 배치될 수 있다. 이 때, 제1데이터선(DL1), 제2데이터선(DL2), 및 제3데이터선(DL3)은 각각 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)에 연결될 수 있다. 따라서, 각각의 데이터신호가 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)에 전달될 수 있다.
제2게이트절연층(113) 및 층간절연층(114)은 제1컨택홀(CNT1) 및 제2컨택홀(CNT2)을 구비할 수 있다. 제1컨택홀(CNT1)은 제1하부배선(LWL1)을 노출시킬 수 있으며, 제2컨택홀(CNT2)은 제1이전스캔선(SL1-1)을 노출시킬 수 있다.
브릿지배선(BL)은 제1외측영역(OA1) 및 제2외측영역(OA2) 중 적어도 하나로부터 중심영역(CA)으로 연장될 수 있다. 또한, 브릿지배선(BL)은 제1컨택홀(CNT1) 및 제2컨택홀(CNT2)을 통해 제1하부배선(LWL1) 및 제1이전스캔선(SL1-1)과 각각 연결될 수 있다. 따라서, 이전 스캔 신호는 제1하부배선(LWL1) 및 브릿지배선(BL)을 통해 중간표시영역에 배치된 게이트 구동회로로부터 제1이전스캔선(SL1-1)으로 전달될 수 있다.
제1데이터선(DL1), 제2데이터선(DL2), 제3데이터선(DL3), 및 브릿지배선(BL) 중 적어도 하나는 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 제1데이터선(DL1), 제2데이터선(DL2), 제3데이터선(DL3), 및 브릿지배선(BL) 중 적어도 하나는 Ti/Al/Ti의 다층 구조를 가질 수 있다. 제1데이터선(DL1), 제2데이터선(DL2), 제3데이터선(DL3), 및 브릿지배선(BL) 중 적어도 하나는 도 6의 드레인전극(DE) 및 소스전극(SE)이 형성될 때 동시에 형성될 수 있다.
도시하지 않았으나, 제1스캔선 및 제1발광제어선은 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)와 연결될 수 있다. 제1스캔선 및 제1발광제어선은 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)로 스캔 신호 및 발광제어신호를 각각 전달할 수 있다. 이 때, 제1상부배선(UWL1)은 상기 제1스캔선과 연결되어 스캔 신호를 화소회로(PC)에 전달할 수 있다. 이와 유사하게 제2하부배선(LWL2)은 상기 제1발광제어선과 연결되어 발광제어신호를 화소회로(PC)에 전달할 수 있다. 따라서, 본 발명의 실시예는 이웃하는 복수의 연장영역 사이에 관통부(PNP)가 정의되더라도, 화소회로(PC)에 신호가 전달될 수 있다.
제1코너배선(CWLa) 및 브릿지배선(BL) 상에는 제1평탄화층(115)이 배치될 수 있으며, 제1평탄화층(115) 상에는 연결전극(CML) 및 상부연결배선(UCWL)이 배치될 수 있다. 연결전극(CML)은 화소회로(PC)와 유기발광다이오드(OLED)를 연결할 수 있다. 상부연결배선(UCWL)은 제1코너배선(CWLa) 및/또는 제2코너배선(CWLb)과 유사하게 중간표시영역으로부터 코너표시영역으로 연장될 수 있다. 상부연결배선(UCWL)은 초기화 전압(Vint, 도 3b 참조), 제1전원전압(ELVDD, 도 3b 참조), 또는/및 제2전원전압(ELVSS, 도 3b 참조)을 화소회로(PC)로 전달할 수 있다. 일부 실시예에서, 상부연결배선(UCWL)은 층간절연층(114) 및 제1평탄화층(115) 사이에 배치될 수 있다.
상부연결배선(UCWL)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 일 실시예로, 상부연결배선(UCWL)은 Ti/Al/Ti의 다층 구조를 가질 수 있다.
제1평탄화층(115) 및/또는 상부연결배선(UCWL) 상에는 하부무기패턴층(PVX1)이 배치될 수 있다. 상부연결배선(UCWL) 상에는 하부무기패턴층(PVX1)이 복수개로 배치될 수 있으며, 복수의 하부무기패턴층(PVX1)들은 상부연결배선(UCWL) 상에서 서로 이격되어 배치될 수 있다.
제2평탄화층(116)은 상부연결배선(UCWL), 연결전극(CML), 및 제1평탄화층(115)을 덮으며 배치될 수 있다. 일 실시예에서, 제2평탄화층(116)에는 그루브(Gv)가 정의될 수 있다. 제2평탄화층(116)은 홀(H)을 구비할 수 있는데, 홀(H)은 하부무기패턴층(PVX1)에 대응할 수 있다. 또한, 제2평탄화층(116)은 하부무기패턴층(PVX1)의 가장자리를 덮을 수 있다. 따라서, 그루브(Gv)는 하부무기패턴층(PVX1)의 중앙부분 및 제2평탄화층(116)의 홀(H)로 정의될 수 있다. 그루브(Gv)는 유기봉지층(320)을 형성할 때, 유기봉지층(320)을 형성하는 유기물질의 흐름을 제어할 수 있다.
제2평탄화층(116) 상에는 무기패턴층(PVX2) 및 유기발광다이오드(OLED)가 배치될 수 있다. 무기패턴층(PVX2)은 그루브(Gv)의 양측에 배치되며, 그루브(Gv)의 중심 방향으로 돌출된 한쌍의 돌출팁을 구비할 수 있다. 일 실시예에서, 유기발광다이오드(OLED)는 화소회로(PC)와 중첩할 수 있다. 예를 들어, 제1유기발광다이오드(OLED1), 제2유기발광다이오드(OLED2), 및 제3유기발광다이오드(OLED3)는 각각 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)와 중첩할 수 있다. 다른 실시예에서, 제1유기발광다이오드(OLED1), 제2유기발광다이오드(OLED2), 및 제3유기발광다이오드(OLED3) 중 적어도 하나는 화소회로(PC)와 중첩하지 않을 수 있다.
무기패턴층(PVX2) 상에 배치된 제1기능층(212a), 제2기능층(212c), 및 대향전극(213)은 그루브(Gv) 및 한쌍의 돌출팁에 의해 단절될 수 있다. 일부 실시예에서, 그루브(Gv) 내에는 제1기능층패턴, 제2기능층패턴, 및 대향전극패턴이 배치될 수 있다.
무기패턴층(PVX2) 상부에는 기판(100)의 두께 방향으로 돌출된 댐부(DP) 및 보조댐부(ADP)를 포함할 수 있다. 보조댐부(ADP)는 댐부(DP) 및 유기발광다이오드(OLED) 사이에 배치될 수 있다.
일 실시예에서, 댐부(DP) 및 보조댐부(ADP) 사이에는 그루브(Gv)가 배치될 수 있으며, 보조댐부(ADP) 및 유기발광다이오드(OLED) 사이에도 그루브(Gv)가 배치될 수 있다.
일 실시예에서, 기판(100)의 상면으로부터 댐부(DP)의 상면까지의 높이는 기판(100)의 상면으로부터 보조댐부(ADP)의 상면까지의 높이보다 높을 수 있다.
일 실시예에서, 제1무기봉지층(310)은 제1연장영역(LA1)에 전체적으로 그리고 연속적으로 덮을 수 있다. 구체적으로, 제1무기봉지층(310)은 댐부(DP), 보조댐부(ADP), 그루브(Gv), 유기발광다이오드(OLED)를 전체적으로 그리고 연속적으로 덮을 수 있다. 이 때, 제1무기봉지층(310)은 무기패턴층(PVX2)과 접촉할 수 있다. 유기봉지층(320)은 유기발광다이오드(OLED)로부터 댐부(DP)까지 연장될 수 있다. 이 때, 유기봉지층(320)은 그루브(Gv)를 채울 수 있다. 제2무기봉지층(330)은 제1무기봉지층(310)과 마찬가지로 제1연장영역(LA1)을 전체적으로 그리고 연속적으로 덮을 수 있다. 일 실시예에서, 제2무기봉지층(330)은 댐부(DP)에서 제1무기봉지층(310)과 접촉할 수 있다.
도 10은 본 발명의 일 실시예에 따른 코너표시영역(CDA)의 일부를 개략적으로 나타낸 평면도이다. 도 10에 있어서, 도 8a와 동일한 참조부호는 동일부재를 의미하므로 중복된 설명은 생략하기로 한다.
도 10을 참조하면, 표시 패널은 기판, 코너배선(CWL), 화소회로(PC), 브릿지배선(BL), 및 제2화소(PX2)를 포함할 수 있다. 코너배선(CWL)은 제1코너배선(CWLa) 및 제2코너배선(CWLb)을 포함할 수 있다.
코너표시영역(CDA)은 중간표시영역으로부터 연장된 복수의 연장영역들을 포함할 수 있고, 이웃하는 복수의 연장영역들 사이에는 관통부가 정의될 수 있다. 도 10은 복수의 연장영역들 중 제1연장방향(EDR1)으로 연장된 제1연장영역(LA1)의 일부를 도시하였다.
제1연장영역(LA1)은 중심영역(CA) 및 중심영역(CA)의 양측에 배치된 제1외측영역(OA1) 및 제2외측영역(OA2)을 포함할 수 있다. 중심영역(CA)은 제1연장방향(EDR1)으로 연장될 수 있다. 또한, 중심영역(CA)은 제1외측영역(OA1) 및 제2외측영역(OA2) 사이에 배치될 수 있다.
중심영역(CA)에는 화소회로(PC) 및 제1코너배선(CWLa)이 배치될 수 있다. 화소회로(PC)는 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)를 포함할 수 있다. 제1코너배선(CWLa)은 제1데이터선(DL1), 제2데이터선(DL2), 및 제3데이터선(DL3)을 포함할 수 있다.
제2화소(PX2)는 부화소들을 포함할 수 있다. 부화소는 표시요소로서 유기발광다이오드를 이용하여 소정의 색상의 빛을 방출할 수 있다. 본 명세서에서 부화소는 이미지를 구현하는 최소 단위로 발광영역을 의미한다. 한편, 유기발광다이오드를 표시요소로 채용하는 경우, 상기 발광영역은 화소정의막의 개구에 의해 정의될 수 있다.
제2화소(PX2)는 적색 부화소(Pr), 녹색 부화소(Pg), 및 청색 부화소(Pb)를 포함할 수 있다. 적색 부화소(Pr)의 표시요소는 제1화소회로(PC1)와 연결될 수 있다. 녹색 부화소(Pg)의 표시요소는 제2화소회로(PC2)와 연결될 수 있다. 청색 부화소(Pb)의 표시요소는 제3화소회로(PC3)과 연결될 수 있다. 일 실시예에서, 적색 부화소(Pr), 녹색 부화소(Pg), 및 청색 부화소(Pb)는 중심영역(CA)에 배치될 수 있다. 일 실시예에서, 적색 부화소(Pr), 녹색 부화소(Pg), 및 청색 부화소(Pb)는 제1외측영역(OA1) 및 제2외측영역(OA2) 중 적어도 하나와 중심영역(CA)과 중첩할 수 있다.
적색 부화소(Pr), 녹색 부화소(Pg), 및 청색 부화소(Pb)는 제1연장영역(LA1)에 배치될 수 있다. 적색 부화소(Pr), 녹색 부화소(Pg), 및 청색 부화소(Pb)는 각각 적색광, 녹색광, 및 청색광을 방출할 수 있다. 적색 부화소(Pr), 녹색 부화소(Pg), 및 청색 부화소(Pb)는 S-스트라이프(stripe) 구조로 구비될 수 있다.
제1열(1m)에는 녹색 부화소(Pg)가 배치되고, 인접한 제2열(2m)에는 적색 부화소(Pr) 및 청색 부화소(Pb)가 배치될 수 있다. 이 때, 녹색 부화소(Pg)는 제1수직방향(VDR1)으로 장변을 갖는 사각형 형상으로 배치되며, 적색 부화소(Pr) 및 청색 부화소(Pb)는 사각형 형상으로 배치될 수 있다. 이를 다시 말하면, 적색 부화소(Pr)의 변 및 청색 부화소(Pb)의 변은 녹색 부화소(Pg)의 장변과 서로 마주보도록 배치된다고 할 수 있다. 일 실시예에서, 제1연장방향(EDR1)과 수직한 제1수직방향(VDR1)으로 적색 부화소(Pr)의 변의 길이는 제1수직방향(VDR1)으로 청색 부화소(Pb)의 변의 길이보다 작을 수 있다
도 11은 도 10의 XI-XI'선에 따른 표시 패널의 개략적인 단면도이다. 도 12는 도 10의 XII-XII'선에 따른 표시 패널의 개략적인 단면도이다. 도 11 및 도 12에 있어서, 도 9와 동일한 참조부호는 동일부재를 의미하므로 중복된 설명은 생략하기로 한다.
도 11 및 도 12를 참조하면, 표시 패널은 기판(100), 버퍼층(111), 화소회로층(PCL), 표시요소층(DEL), 및 박막봉지층(TFE)을 포함할 수 있다.
기판(100)은 코너표시영역을 포함할 수 있으며, 코너표시영역은 복수의 연장영역들을 포함할 수 있고, 복수의 연장영역들 사이에는 관통부(PNP)가 정의될 수 있다. 복수의 연장영역들 중 제1연장영역(LA1)은 중심영역(CA), 및 중심영역(CA) 양측에 배치된 제1외측영역(OA1) 및 제2외측영역(OA2)을 포함할 수 있다.
기판(100) 상에는 버퍼층(111), 화소회로층(PCL), 표시요소층(DEL), 및 박막봉지층(TFE)이 적층될 수 있다. 화소회로층(PCL)은 무기절연층(IIL), 제1코너배선(CWLa), 제2코너배선(CWLb), 화소회로(PC), 제1평탄화층(115), 연결전극(CML), 및 제2평탄화층(116)을 포함할 수 있다. 무기절연층(IIL)은 제1게이트절연층(112), 제2게이트절연층(113), 및 층간절연층(114)을 포함할 수 있다.
제1코너배선(CWLa)은 제1데이터선(DL1), 제2데이터선(DL2), 및 제3데이터선(DL3)을 포함할 수 있다. 제2코너배선(CWLb)은 제1하부배선(LWL1), 제2하부배선(LWL2), 제3하부배선(LWL3), 제4하부배선(LWL4), 제1상부배선(UWL1), 및 제2상부배선(UWL2)을 포함할 수 있다.
화소회로(PC)는 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)을 포함할 수 있다. 연결전극(CML)은 제1평탄화층(115) 및 제2평탄화층(116) 사이에 배치될 수 있다. 연결전극(CML)은 제1전극패턴(CML-1), 제2전극패턴(CML-2), 및 제3전극패턴(CML-3)을 포함할 수 있다. 제1전극패턴(CML-1)은 제1화소회로(PC1)와 연결될 수 있다. 제2전극패턴(CML-2)은 제2화소회로(PC2)와 연결될 수 있다. 제3전극패턴(CML-3)은 제3화소회로(PC3)와 연결될 수 있다.
표시요소층(DEL)은 화소회로층(PCL) 상에 배치될 수 있다. 표시요소층(DEL)은 제1유기발광다이오드(OLED1), 제2유기발광다이오드(OLED2), 및 제3유기발광다이오드(OLED3)을 포함할 수 있다. 제1유기발광다이오드(OLED1)는 적색 빛을 발광할 수 있다. 제1유기발광다이오드(OELED1)의 발광영역을 적색 부화소(Pr)로 정의할 수 있다. 제1유기발광다이오드(OLED1)는 제1전극패턴(CML-1)을 통해 제1화소회로(PC1)와 전기적으로 연결될 수 있다. 제2유기발광다이오드(OLED2)는 녹색 빛을 발광할 수 있다. 제2유기발광다이오드(OLED2)의 발광영역을 녹색 부화소(Pg)로 정의할 수 있다. 제2유기발광다이오드(OLED2)는 제2전극패턴(CML-2)을 통해 제2화소회로(PC2)와 전기적으로 연결될 수 있다. 제3유기발광다이오드(OLED3)은 청색 빛을 발광할 수 있다. 제3유기발광다이오드(OLED3)의 발광영역을 청색 부화소(Pb)로 정의할 수 있다. 제3유기발광다이오드(OLED3)은 제3전극패턴(CML-3)을 통해 제3화소회로(PC3)와 전기적으로 연결될 수 있다.
도 13은 본 발명의 다른 실시예에 따른 코너표시영역(CDA)을 개략적으로 도시한 평면도이다. 도 13에 있어서, 도 8a와 동일한 참조부호는 동일부재를 의미하는 바 중복된 설명은 생략하기로 한다.
도 13을 참조하면, 표시 패널은 기판, 제1배선, 제2배선, 코너배선(CWL), 화소회로(PC), 브릿지배선(BL)을 포함할 수 있다. 코너배선(CWL)은 제1코너배선(CWLa) 및 제2코너배선(CWLb)을 포함할 수 있다. 이 때, 제1코너배선(CWLa) 및 제2코너배선(CWLb)은 제1연장방향(EDR1)으로 연장될 수 있다.
기판은 전면표시영역, 전면표시영역을 둘러싸는 코너표시영역(CDA), 전면표시영역 및 코너표시영역(CDA) 사이에 배치된 중간표시영역(MDA)을 포함할 수 있다. 코너표시영역(CDA)은 중간표시영역(MDA)으로부터 연장된 복수의 연장영역들을 포함할 수 있고, 이웃하는 복수의 연장영역들 사이에는 관통부(PNP)가 정의될 수 있다.
복수의 연장영역들은 제1연장영역(LA1) 및 제2연장영역(LA2)을 포함할 수 있다. 제2연장영역(LA2)은 제1연장영역(LA1)과 이웃하고, 제2연장방향(EDR2)으로 연장될 수 있다. 제2연장방향(EDR2)은 도 7의 제1방향(예를 들어, y 방향 또는 -y 방향) 및 제2방향(예를 들어, x 방향 또는 -x 방향)과 교차하는 방향일 수 있다.
코너배선(CWL)은 제2연장영역(LA2)에서 제2연장방향(EDR2)으로 연장된 제3코너배선(CWLc)을 더 포함할 수 있다. 제3코너배선(CWLc)은 제2코너배선(CWLb)과 연결될 수 있다. 이 때, 제3코너배선(CWLc)은 연결브릿지배선(CBL)을 통해 제2코너배선(CWLb)과 연결될 수 있다. 연결브릿지배선(CBL)은 브릿지배선(BL)과 유사하므로 상세한 설명은 생략하기로 한다. 일 실시예에서, 연결브릿지배선(CBL)은 브릿지배선(BL)과 동일한 층에 배치될 수 있다.
예를 들어, 제3코너배선(CWLc)은 제3하부연결배선(LWLc3), 제2상부연결배선(UWLc2), 및 제4하부연결배선(LWLc4)을 포함할 수 있다. 제3하부연결배선(LWLc3), 제2상부연결배선(UWLc2), 및 제4하부연결배선(LWLc4)은 각각 제3하부배선(LWL3), 제2상부배선(UWL2), 및 제4하부배선(LWL4)과 각각 연결될 수 있다. 제3하부연결배선(LWLc3), 제2상부연결배선(UWLc2), 및 제4하부연결배선(LWLc4)은 각각 제3하부배선(LWL3), 제2상부배선(UWL2), 및 제4하부배선(LWL4)과 유사하므로 상세한 설명은 생략하기로 한다.
본 실시예에서, 제2코너배선(CWLb) 및 제3코너배선(CWLc)은 하나의 게이트 구동회로 발생한 신호를 이웃하는 제1연장영역(LA1) 및 제2연장영역(LA2)에 배치된 화소회로(PC)들로 전달할 수 있다.
도 14는 본 발명의 또 다른 실시예에 따른 코너표시영역(CDA)을 개략적으로 도시한 평면도이다. 도 14에 있어서, 도 8a와 동일한 참조부호는 동일부재를 의미하는 바 중복된 설명은 생략하기로 한다.
도 14를 참조하면, 표시 패널은 기판, 제1배선, 제2배선, 코너배선(CWL), 화소회로(PC), 브릿지배선(BL)을 포함할 수 있다. 코너배선(CWL)은 제1코너배선(CWLa) 및 제2코너배선(CWLb)을 포함할 수 있다. 이 때, 제1코너배선(CWLa) 및 제2코너배선(CWLb)은 제1연장방향(EDR1)으로 연장될 수 있다.
본 실시예에서, 화소회로(PC)는 제1연장방향(EDR1)을 따라 연장된 제1라인(1l)에 배치된 제1라인 화소회로(PCa) 및 제1라인(1l)과 평행한 제2라인(2l)에 배치된 제2라인 화소회로(PCb)를 포함할 수 있다. 제1라인 화소회로(PCa)는 제1라인(1l)을 따라 복수개가 나란히 배치될 수 있으며, 제2라인 화소회로(PCb)는 제2라인(2l)을 따라 복수개가 나란히 배치될 수 있다.
일 실시예에서, 제1라인 화소회로(PCa)는 제1라인 제1화소회로(PC1a), 제1라인 제2화소회로(PC2a), 및 제1라인 제3화소회로(PC3a)를 포함할 수 있고, 제2라인 화소회로(PCb)는 제2라인 제1화소회로(PC1b), 제2라인 제2화소회로(PC2b), 및 제2라인 제3화소회로(PC3b)를 포함할 수 있다.
제1라인 제1화소회로(PC1a), 제1라인 제2화소회로(PC2a), 제1라인 제3화소회로(PC3a)는 제1수직방향(VDR1)을 따라 나란히 배치될 수 있다. 또한, 제2라인 제1화소회로(PC1b), 제2라인 제2화소회로(PC2b), 제2라인 제3화소회로(PC3b)는 제1수직방향(VDR1)을 따라 나란히 배치될 수 있다.
본 실시예에서, 제1코너배선(CWLa)은 제1연장방향(EDR1)으로 연장될 수 있다. 제1코너배선(CWLa)은 화소회로(PC)와 중첩할 수 있다. 제1코너배선(CWLa)은 제1라인 데이터선(DLa) 및 제2라인 데이터선(DLb)을 포함할 수 있다. 제1라인 데이터선(DLa)은 제1라인 제1데이터선(DL1a), 제1라인 제2데이터선(DL2a), 제1라인 제3데이터선(DL3a)을 포함할 수 있다. 제2라인 데이터선(DLb)은 제2라인 제1데이터선(DL1b), 제2라인 제2데이터선(DL2b), 제2라인 제3데이터선(DL3b)을 포함할 수 있다.
제1라인 제1데이터선(DL1a)은 제1라인 제1화소회로(PC1a)와 연결될 수 있다. 제1라인 제2데이터선(DL2a)은 제1라인 제2화소회로(PC2a)와 연결될 수 있다. 제1라인 제3데이터선(DL3a)은 제1라인 제3화소회로(PC3a)와 연결될 수 있다.
제2라인 제1데이터선(DL1b)은 제2라인 제1화소회로(PC1b)와 연결될 수 있다. 제2라인 제2데이터선(DL2b)은 제2라인 제2화소회로(PC2b)와 연결될 수 있다. 제2라인 제3데이터선(DL3b)은 제2라인 제3화소회로(PC3b)와 연결될 수 있다.
본 실시예에서, 제2코너배선(CWLb)은 제1라인 화소회로(PCa) 및 제2라인 화소회로(PCb)와 각각 연결될 수 있다. 예를 들어, 제1하부배선(LWL1)은 브릿지배선(BL)을 통해 제1이전스캔선(SL1-1)과 연결될 수 있다. 제1이전스캔선(SL1-1)은 제1라인 화소회로(PCa) 및 제2라인 화소회로(PCb)와 연결될 수 있다. 따라서, 제1하부배선(LWL1)은 제1라인 화소회로(PCa) 및 제2라인 화소회로(PCb)와 각각 연결될 수 있다.
제1라인 화소회로(PCa) 및 제2라인 화소회로(PCb)는 제1라인 데이터선(DLa) 및 제2라인 데이터선(DLb)과 각각 연결되어 있기 때문에, 제1라인 화소회로(PCa) 및 제2라인 화소회로(PCb)는 독립적일 수 있다. 즉, 최소한의 코너배선(CWL)을 이용하여 각 화소회로(PC)에 각기 다른 신호를 전달할 수 있다.
도 14는 복수의 화소회로(PC)들이 제1라인(1l) 및 제2라인(2l)을 따라 배치된 것을 도시하고 있지만, 다른 실시예에서, 복수의 화소회로(PC)는 복수의 라인들을 따라 배치될 수 있다.
도 15는 본 발명의 또 다른 실시예에 따른 코너표시영역(CDA)을 개략적으로 도시한 평면도이다.
도 15를 참조하면, 표시 패널은 기판, 제1배선, 제2배선, 코너배선(CWL), 화소회로(PC), 브릿지배선(BL)을 포함할 수 있다. 코너배선(CWL)은 제1코너배선(CWLa) 및 제2코너배선(CWLb)을 포함할 수 있다. 이 때, 제1코너배선(CWLa) 및 제2코너배선(CWLb)은 제1연장방향(EDR1)으로 연장될 수 있다.
화소회로(PC)는 제1연장영역(LA1)에 복수개가 배치될 수 있다. 이 때, 복수의 화소회로(PC)들은 제1연장방향(EDR1)을 따라 나란히 배치될 수 있다.
화소회로(PC)는 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)를 포함할 수 있다. 제1화소회로(PC1), 제2화소회로(PC2), 제3화소회로(PC3)는 나란히 배치될 수 있다. 예를 들어, 제1화소회로(PC1), 제2화소회로(PC2), 제3화소회로(PC3)는 제1연장방향(EDR1)을 따라 나란히 배치될 수 있다.
제1코너배선(CWLa)은 제1연장방향(EDR1)으로 연장될 수 있다. 제1코너배선(CWLa)은 제1외측영역(OA1) 및 제2외측영역(OA2) 중 적어도 하나에 배치될 수 있다. 따라서, 제1코너배선(CWLa)은 화소회로(PC)와 이격될 수 있다.
일 실시예에서, 제1코너배선(CWLa)은 제1외측 제1배선(CWL1-1), 제1외측 제2배선(CWL2-1), 제1외측 제3배선(CWL3-1), 제2외측 제1배선(CWL1-2), 제2외측 제2배선(CWL2-2), 및 제2외측 제3배선(CWL3-2)을 포함할 수 있다. 일 실시예에서, 제1외측 제1배선(CWL1-1), 제1외측 제2배선(CWL2-1), 및 제1외측 제3배선(CWL3-1)은 제1외측영역(OA1)에 배치될 수 있다. 제2외측 제1배선(CWL1-2), 제2외측 제2배선(CWL2-2), 및 제2외측 제3배선(CWL3-2)은 제2외측영역(OA2)에 배치될 수 있다. 일 실시예에서, 제1외측 제1배선(CWL1-1), 제1외측 제2배선(CWL2-1), 제1외측 제3배선(CWL3-1), 제2외측 제1배선(CWL1-2), 제2외측 제2배선(CWL2-2), 및 제2외측 제3배선(CWL3-2)은 동일한 층에 배치될 수 있다.
일 실시예에서, 제1코너배선(CWLa)은 브릿지배선(BL-1)과 연결될 수 있다. 따라서, 제1코너배선(CWLa)은 브릿지배선(BL-1)을 통해 화소회로(PC)와 연결될 수 있다. 일 실시예에서, 제1코너배선(CWLa)과 브릿지배선(BL-1)은 서로 다른 층에 배치될 수 있다. 예를 들어, 브릿지배선(BL-1) 상에 절연층이 배치될 수 있다. 제1코너배선(CWLa)은 상기 절연층 상에 배치될 수 있다. 이러한 경우, 제1코너배선(CWLa)과 브릿지배선(BL-1)은 상기 절연층의 컨택홀을 통해 연결될 수 있다. 일부 실시예에서, 제1코너배선(CWLa)과 브릿지배선(BL-1)은 동일한 층에 배치될 수 있다. 이러한 경우, 제1코너배선(CWLa)과 브릿지배선(BL-1)은 일체로 구비될 수 있다.
일 실시예에서, 제1외측 제1배선(CWL1-1)은 제1화소회로(PC1)와 연결되는 제1외측 제1데이터선(DL1-1)과 연결될 수 있다. 제1외측 제2배선(CWL2-1)은 제2화소회로(PC2)와 연결되는 제1외측 제2데이터선(DL2-1)과 연결될 수 있다. 제1외측 제3배선(CWL3-1)은 제3화소회로(PC3)와 연결되는 제1외측 제3데이터선(DL3-1)과 연결될 수 있다.
일 실시예에서, 제2외측 제1배선(CWL1-2)은 제1화소회로(PC1)와 연결되는 제2외측 제1데이터선(DL1-2)과 연결될 수 있다. 제2외측 제2배선(CWL2-2)은 제2화소회로(PC2)와 연결되는 제2외측 제2데이터선(DL2-2)과 연결될 수 있다. 제2외측 제3배선(CWL3-2)은 제3화소회로(PC3)와 연결되는 제2외측 제3데이터선(DL3-2)과 연결될 수 있다.
따라서, 하나의 제1연장영역(LA1)에 화소회로(PC)가 N개가 배치된다면, 제1코너배선(CWLa)은 3N 개가 배치될 수 있다.
일부 실시예에서, 화소회로(PC)가 제4화소회로를 더 포함하는 경우, 제1코너배선(CWLa)은 제1외측 제4데이터선 및 제2외측 제4데이터선을 더 포함할 수 있다. 이러한 경우, 제1연장영역(LA1)에 화소회로(PC)가 N개 배치되더라도, 제1코너배선(CWLa)은 4N 개가 배치될 수 있다.
제2코너배선(CWLb)은 제1연장방향(EDR1)으로 연장될 수 있다. 제2코너배선(CWLb)은 중심영역(CA)에 배치될 수 있으며, 제2코너배선(CWLb)은 화소회로(PC)와 중첩될 수 있다. 따라서, 제2코너배선(CWLb)은 화소회로(PC)에 직접 연결될 수 있다. 제2코너배선(CWLb)은 스캔선(SL), 이전스캔선(SL-1), 및 발광제어선(EL)을 포함할 수 있다. 일 실시예에서, 스캔선(SL), 이전스캔선(SL-1), 및 발광제어선(EL) 중 하나는 스캔선(SL), 이전스캔선(SL-1), 및 발광제어선(EL) 중 다른 하나와 서로 다른 층에 배치될 수 있다. 예를 들어, 스캔선(SL) 및 발광제어선(EL)은 이전스캔선(SL-1)과 서로 다른 층에 배치될 수 있다.
본 실시예에서, 화소회로(PC)가 제1연장방향(EDR1)을 따라 한 줄로 나란히 배치되는 경우, 제2코너배선(CWLb)은 제1연장영역(LA1)에 3개가 배치될 수 있다.
도 16은 도 15의 XVI-XVI'선에 따른 단면도이다. 도 16에 있어서, 도 9와 동일한 참조부호는 동일부재를 의미하므로 중복된 설명은 생략하기로 한다.
도 16을 참조하면, 표시 패널은 기판(100), 버퍼층(111), 화소회로층(PCL), 표시요소층(DEL), 및 박막봉지층(TFE)을 포함할 수 있다.
기판(100)은 코너표시영역을 포함할 수 있으며, 코너표시영역은 복수의 연장영역들을 포함할 수 있으며, 복수의 연장영역들 사이에는 관통부(PNP)가 정의될 수 있다. 복수의 연장영역들 중 제1연장영역(LA1)은 중심영역(CA) 및 중심영역(CA) 양측에 배치된 제1외측영역(OA1) 및 제2외측영역(OA2)을 포함할 수 있다.
기판(100) 상에는 버퍼층(111), 화소회로층(PCL), 표시요소층(DEL), 및 박막봉지층(TFE)이 적층될 수 있다. 화소회로층(PCL)은 무기절연층(IIL), 제1코너배선(CWLa), 제2코너배선(CWLb), 제1외측 제3데이터선(DL3-1), 화소회로(PC), 제1평탄화층(115), 및 제2평탄화층(116)을 포함할 수 있다. 무기절연층(IIL)은 제1게이트절연층(112), 제2게이트절연층(113), 및 층간절연층(114)을 포함할 수 있다. 표시요소층(DEL)은 유기발광다이오드(OLED)를 포함할 수 있다.
제1코너배선(CWLa)은 제1외측 제1배선(CWL1-1), 제1외측 제2배선(CWL2-1), 제1외측 제3배선(CWL3-1), 제2외측 제1배선(CWL1-2), 제2외측 제2배선(CWL2-2), 및 제2외측 제3배선(CWL3-2)을 포함할 수 있다. 일 실시예에서, 제1외측 제1배선(CWL1-1), 제1외측 제2배선(CWL2-1), 및 제1외측 제3배선(CWL3-1)은 제1외측영역(OA1)에 배치될 수 있다. 제2외측 제1배선(CWL1-2), 제2외측 제2배선(CWL2-2), 및 제2외측 제3배선(CWL3-2)은 제2외측영역(OA2)에 배치될 수 있다.
제2코너배선(CWLb)은 스캔선(SL), 이전스캔선(SL-1), 및 발광제어선(EL)을 포함할 수 있다. 스캔선(SL), 이전스캔선(SL-1), 및 발광제어선(EL)은 중심영역(CA)에 배치될 수 있다.
버퍼층(111) 상에는 제1화소회로(PC1)의 반도체층이 배치될 수 있다. 제1게이트절연층(112)은 상기 반도체층을 덮으며 배치될 수 있다.
일 실시예에서, 스캔선(SL), 발광제어선(EL), 및 브릿지배선(BL-1)은 제1게이트절연층(112) 상에 배치될 수 있으며, 제2게이트절연층(113)은 스캔선(SL), 발광제어선(EL), 및 브릿지배선(BL-1)을 덮으며 배치될 수 있다.
스캔선(SL), 발광제어선(EL), 및 브릿지배선(BL-1) 중 적어도 하나는 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 일 실시예에서, 스캔선(SL), 발광제어선(EL), 및 브릿지배선(BL-1) 중 적어도 하나는 도 6의 게이트전극(GE)이 형성될 때 동시에 형성될 수 있다.
이전스캔선(SL-1)은 제2게이트절연층(113) 상에 배치될 수 있으며, 층간절연층(114)은 이전스캔선(SL-1)을 덮으며 배치될 수 있다. 이전스캔선(SL-1)은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)를 포함할 수 있으며, 전술한 물질의 단일층 또는 다층일 수 있다. 이전스캔선(SL-1)은 도 6의 상부 전극(CE2)이 형성될 때 동시에 형성될 수 있다.
일 실시예에서, 제1외측 제1배선(CWL1-1), 제1외측 제2배선(CWL2-1), 제1외측 제3배선(CWL3-1), 제2외측 제1배선(CWL1-2), 제2외측 제2배선(CWL2-2), 및 제2외측 제3배선(CWL3-2)은 층간절연층(114) 상에 배치될 수 있다. 제1외측 제1배선(CWL1-1), 제1외측 제2배선(CWL2-1), 제1외측 제3배선(CWL3-1), 제2외측 제1배선(CWL1-2), 제2외측 제2배선(CWL2-2), 및 제2외측 제3배선(CWL3-2)은 서로 이격되어 배치될 수 있다.
일 실시예에서, 제2게이트절연층(113) 및 층간절연층(114)은 제1컨택홀(CNT1-1) 및 제2컨택홀(CNT2-1)을 구비할 수 있다. 이 때, 제1외측 제3배선(CWL3-1)은 브릿지배선(BL-1)과 제1컨택홀(CNT1-1)을 통해 연결될 수 있다. 제1외측 제3데이터선(DL3-1)은 브릿지배선(BL-1)과 제2컨택홀(CNT2-1)을 통해 연결될 수 있다.
일 실시예에서, 제1외측 제3데이터선(DL3-1), 제1외측 제1배선(CWL1-1), 제1외측 제2배선(CWL2-1), 제1외측 제3배선(CWL3-1), 제2외측 제1배선(CWL1-2), 제2외측 제2배선(CWL2-2), 및 제2외측 제3배선(CWL3-2) 중 적어도 하나는 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 제1외측 제3데이터선(DL3-1), 제1외측 제1배선(CWL1-1), 제1외측 제2배선(CWL2-1), 제1외측 제3배선(CWL3-1), 제2외측 제1배선(CWL1-2), 제2외측 제2배선(CWL2-2), 및 제2외측 제3배선(CWL3-2) 중 적어도 하나는 Ti/Al/Ti의 다층 구조를 가질 수 있다.
도 17은 본 발명의 또 다른 실시예에 따른 코너표시영역(CDA)을 개략적으로 도시한 평면도이다. 도 17에 있어서, 도 15와 동일한 참조부호는 동일부재를 의미하는 바 중복된 설명은 생략하기로 한다.
도 17을 참조하면, 표시 패널은 기판, 제1배선, 제2배선, 코너배선(CWL), 화소회로(PC), 브릿지배선(BL)을 포함할 수 있다. 코너배선(CWL)은 제1코너배선(CWLa) 및 제2코너배선(CWLb)을 포함할 수 있다. 이 때, 제1코너배선(CWLa) 및 제2코너배선(CWLb)은 제1연장방향(EDR1)으로 연장될 수 있다.
본 실시예에서, 화소회로(PC)는 제1연장방향(EDR1)을 따라 연장된 제1라인(1l)에 배치된 제1라인 화소회로(PCa) 및 제1라인(1l)과 평행한 제2라인(2l)에 배치된 제2라인 화소회로(PCb)를 포함할 수 있다. 제1라인 화소회로(PCa)는 제1라인(1l)을 따라 복수개가 나란히 배치될 수 있으며, 제2라인 화소회로(PCb)는 제2라인(2l)을 따라 복수개가 나란히 배치될 수 있다.
제1라인 제1화소회로(PC1a), 제1라인 제2화소회로(PC2a), 제1라인 제3화소회로(PC3a)는 제1연장방향(EDR1)을 따라 나란히 배치될 수 있다. 또한, 제2라인 제1화소회로(PC1b), 제2라인 제2화소회로(PC2b), 제2라인 제3화소회로(PC3b)는 제1연장방향(EDR1)을 따라 나란히 배치될 수 있다.
본 실시예에서, 제1코너배선(CWLa)은 제1라인 화소회로(PCa) 및 제2라인 화소회로(PCb)와 각각 연결될 수 있다. 예를 들어, 제1외측 제1배선(CWL1-1)은 브릿지배선(BL-1)을 통해 제1외측 제1데이터선(DL1-1)과 연결될 수 있다. 제1외측 제1데이터선(DL1-1)은 제1라인 제1화소회로(PC1a) 및 제2라인 제1화소회로(PC1b)와 연결될 수 있다. 따라서, 제1외측 제1배선(CWL1-1)은 제1라인 제1화소회로(PC1a) 및 제2라인 제1화소회로(PC1b)와 각각 연결될 수 있다.
본 실시예에서, 제2코너배선(CWLb)은 제1연장방향(EDR1)으로 연장될 수 있다. 제2코너배선(CWLb)은 화소회로(PC)와 중첩할 수 있다. 제2코너배선(CWLb)은 제1라인 스캔선(SLa), 제1라인 이전스캔선(SLa-1), 제1라인 발광제어선(ELa), 제2라인 스캔선(SLb), 제2라인 이전스캔선(SLb-1), 및 제2라인 발광제어선(ELb)을 포함할 수 있다.
제1라인 스캔선(SLa), 제1라인 이전스캔선(SLa-1), 및 제1라인 발광제어선(ELa)은 제1라인 화소회로(PCa)와 연결될 수 있다. 제2라인 스캔선(SLb), 제2라인 이전스캔선(SLb-1), 및 제2라인 발광제어선(ELb)은 제2라인 화소회로(PCb)와 연결될 수 있다.
제1라인 화소회로(PCa) 및 제2라인 화소회로(PCb)는 제1라인 스캔선(SLa) 및 제2라인 스캔선(SLb)과 각각 연결되어 있기 때문에, 제1라인 화소회로(PCa) 및 제2라인 화소회로(PCb)는 독립적일 수 있다. 즉, 최소한의 코너배선(CWL)을 이용하여 각 화소회로(PC)에 각기 다른 신호를 전달할 수 있다.
도 17은 복수의 화소회로(PC)들이 제1라인(1l) 및 제2라인(2l)을 따라 배치된 것을 도시하고 있지만, 다른 실시예에서, 복수의 화소회로(PC)는 복수의 라인들을 따라 배치될 수 있다.
이와 같은 본 발명은 도면에 도시된 일 실시예를 참고로 하여 설명하였으나 이는 예시적인 것에 불과하며 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 실시예의 변형이 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
BL, BL-1: 브릿지배선
CA: 중심영역
CBL: 연결브릿지배선
CDA: 코너표시영역
CW: 커버 윈도우
CWLa, CWLb, CWLc: 제1코너배선, 제2코너배선, 제3코너배선
DL1, DL2, DL3: 제1데이터선, 제2데이터선, 제3데이터선
DC: 구동회로
EDR1, EDR2: 제1연장방향, 제2연장방향
FDA: 전면표시영역
LA, LA1, LA2: 연장영역, 제1연장영역, 제2연장영역
OA1, OA2: 제1외측영역, 제2외측영역
PC, PC1, PC2, PC3: 화소회로, 제1화소회로, 제2화소회로, 제3화소회로
PCa, PCb: 제1라인 화소회로, 제2라인 화소회로
R1, R2: 제1곡률반지름, 제2곡률반지름
SDA1, SDA2: 제1측면표시영역, 제2측면표시영역
VDR1: 제1수직방향
WL1, WL2: 제1배선, 제2배선
1l, 2l: 제1라인, 제2라인
1: 표시 장치
10: 표시 패널
100: 기판

Claims (21)

  1. 전면표시영역, 상기 전면표시영역과 제1방향으로 연결된 제1측면표시영역, 상기 전면표시영역과 상기 제1방향과 교차하는 제2방향으로 연결된 제2측면표시영역, 상기 제1측면표시영역 및 상기 제2측면표시영역 사이에 배치되어 상기 전면표시영역을 적어도 일부 둘러싸는 코너표시영역을 포함하는 기판;
    상기 전면표시영역에 상기 제1방향으로 연장된 제1배선;
    상기 전면표시영역에 상기 제2방향으로 연장된 제2배선;
    상기 코너표시영역에 배치되며, 상기 제1배선과 연결된 제1코너배선;
    상기 코너표시영역에 배치되며, 상기 제2배선과 연결된 제2코너배선; 및
    상기 코너표시영역에 배치되며, 상기 제1코너배선 및 상기 제2코너배선과 연결되는 화소회로;를 포함하고,
    상기 제1코너배선 및 상기 제2코너배선은 상기 코너표시영역에서 상기 제1방향 및 상기 제2방향과 교차하는 제1연장방향으로 연장된, 표시 패널.
  2. 제1항에 있어서,
    상기 코너표시영역은 상기 전면표시영역으로부터 멀어지는 방향으로 연장된 복수의 연장영역들을 포함하고,
    이웃하는 상기 복수의 연장영역들 사이에는 관통부가 정의되며,
    상기 복수의 연장영역들 중 제1연장영역은 상기 제1연장방향으로 연장되고,
    상기 제1코너배선 및 상기 제2코너배선은 상기 제1연장영역에 배치된, 표시 패널.
  3. 제2항에 있어서,
    상기 제1연장영역은 상기 제1연장방향으로 연장된 중심영역 및 상기 중심영역의 양측에 배치된 제1외측영역 및 제2외측영역을 포함하고,
    상기 제1코너배선 및 상기 제2코너배선 중 하나는 상기 중심영역에 배치되고,
    상기 제1코너배선 및 상기 제2코너배선 중 다른 하나는 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나에 배치된, 표시 패널.
  4. 제3항에 있어서,
    상기 제1연장영역에 배치되며, 상기 제1연장방향과 수직한 제1수직방향으로 연장된 브릿지배선;을 더 포함하고,
    상기 제1코너배선 및 상기 제2코너배선 중 다른 하나는 상기 브릿지배선을 통해 상기 화소회로와 연결된, 표시 패널.
  5. 제3항에 있어서,
    상기 화소회로는 상기 제1연장영역에서 복수개로 구비되며,
    상기 제2코너배선은 상기 복수의 화소회로들 중 어느 두 개와 각각 연결된, 표시 패널.
  6. 제3항에 있어서,
    상기 화소회로는 상기 제1연장방향을 따라 연장된 제1라인에 배치된 제1라인 화소회로 및 상기 제1라인과 평행한 제2라인에 배치된 제2라인 화소회로를 포함하고,
    상기 제1코너배선 및 상기 제2코너배선 중 다른 하나는 상기 제1라인 화소회로 및 상기 제2라인 화소회로와 각각 연결된, 표시 패널.
  7. 제2항에 있어서,
    상기 복수의 연장영역들은 상기 제1연장영역과 이웃하고, 상기 제1방향 및 상기 제2방향과 교차하는 제2연장방향으로 연장된 제2연장영역을 더 포함하고,
    상기 제2연장영역에서 상기 제2연장방향으로 연장된 제3코너배선; 및
    상기 제2코너배선과 상기 제3코너배선을 연결하는 연결브릿지배선;을 더 포함하는, 표시 패널.
  8. 제1항에 있어서,
    상기 화소회로는 나란히 배치된 제1화소회로, 제2화소회로, 및 제3화소회로를 포함하고,
    상기 제1코너배선은 상기 제1연장방향으로 나란히 연장된 제1데이터선, 제2데이터선, 및 제3데이터선을 포함하며,
    상기 제1화소회로, 상기 제2화소회로, 및 상기 제3화소회로는 상기 제1데이터선, 상기 제2데이터선, 및 상기 제3데이터선과 각각 연결된, 표시 패널.
  9. 제8항에 있어서,
    상기 제1화소회로, 상기 제2화소회로, 및 상기 제3화소회로는 상기 제1연장방향과 수직한 제1수직방향을 따라 나란히 배치된, 표시 패널.
  10. 제8항에 있어서,
    상기 제1화소회로, 상기 제2화소회로, 및 상기 제3화소회로는 상기 제1연장방향을 따라 나란히 배치된, 표시 패널.
  11. 제1항에 있어서,
    상기 화소회로는 상기 코너표시영역에 복수개로 배치되며,
    상기 복수의 화소회로들은 상기 제1연장방향을 따라 나란히 배치된, 표시 패널.
  12. 제1항에 있어서,
    상기 제2코너배선은 서로 다른 층에 배치된 하부배선 및 상부배선을 포함하고,
    상기 하부배선 및 상기 상부배선은 상기 제1연장방향과 수직한 제1수직방향으로 교번하여 배치된, 표시 패널.
  13. 제1항에 있어서,
    상기 기판은 상기 코너표시영역 및 상기 전면표시영역 사이에 배치된 중간표시영역을 더 포함하고,
    상기 중간표시영역에 배치된 구동회로;를 더 포함하며,
    상기 제2코너배선은 상기 구동회로와 연결되고, 상기 중간표시영역으로부터 상기 코너표시영역으로 연장된, 표시 패널.
  14. 전면표시영역 및 상기 전면표시영역의 모퉁이(Corner)에 배치되어 구부러지는 코너표시영역을 포함하는 기판,
    상기 전면표시영역에 제1방향으로 연장된 제1배선,
    상기 전면표시영역에 상기 제1방향과 교차하는 제2방향으로 연장된 제2배선,
    상기 코너표시영역에 배치되며, 상기 제1배선과 연결된 제1코너배선,
    상기 코너표시영역에 배치되며, 상기 제2배선과 연결된 제2코너배선, 및
    상기 코너표시영역에 배치되며, 상기 제1코너배선 및 상기 제2코너배선과 연결되는 화소회로를 포함하는, 표시 패널; 및
    상기 표시 패널은 덮는 커버 윈도우;를 포함하고,
    상기 제1코너배선 및 상기 제2코너배선은 상기 코너표시영역이 펴진(unbend) 상태에서 상기 제1방향 및 상기 제2방향과 교차하는 제1연장방향으로 연장된, 표시 장치.
  15. 제14항에 있어서,
    상기 코너표시영역이 펴진(unbend) 상태에서,
    상기 코너표시영역은 상기 전면표시영역으로부터 멀어지는 방향으로 연장된 복수의 연장영역들을 포함하고,
    상기 복수의 연장영역 중 상기 제1연장방향으로 연장된 제1연장영역에 상기 제1코너배선 및 상기 제2코너배선이 배치된, 표시 장치.
  16. 제15항에 있어서,
    상기 제1연장영역은 중심영역 및 상기 중심영역의 양측에 배치된 제1외측영역 및 제2외측영역을 포함하고,
    상기 제1코너배선 및 상기 제2코너배선 중 하나는 상기 중심영역에 배치되고,
    상기 제1코너배선 및 상기 제2코너배선 중 다른 하나는 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나에 배치된, 표시 장치.
  17. 제16항에 있어서,
    상기 표시 패널은,
    상기 제1연장영역에 배치되고, 상기 중심영역으로부터 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나로의 방향으로 연장된 브릿지배선을 더 포함하고,
    상기 제1코너배선 및 상기 제2코너배선 중 다른 하나는 상기 브릿지배선을 통해 상기 화소회로와 연결된, 표시 장치.
  18. 제16항에 있어서,
    상기 제2코너배선은 서로 다른 층에 배치된 하부배선 및 상부배선을 포함하고,
    상기 하부배선 및 상기 상부배선은 상기 중심영역으로부터 상기 제1외측영역 및 상기 제2외측영역 중 적어도 하나로의 방향으로 교번하여 배치된, 표시 장치.
  19. 제14항에 있어서,
    상기 기판은 상기 코너표시영역 및 상기 전면표시영역 사이에 배치된 중간표시영역을 더 포함하고,
    상기 표시 패널은 상기 중간표시영역에 배치된 구동회로를 더 포함하며,
    상기 제2코너배선은 상기 구동회로와 연결되고, 상기 중간표시영역으로부터 상기 코너표시영역으로 연장된, 표시 장치.
  20. 제14항에 있어서,
    상기 표시 패널은,
    상기 전면표시영역과 상기 제1방향으로 연결되며, 제1곡률반지름을 가지며 구부러지는 제1측면표시영역 및
    상기 전면표시영역과 상기 제2방향으로 연결되며, 상기 제1곡률반지름과 상이한 제2곡률반지름을 가지며 구부러지는 제2측면표시영역을 포함하고,
    상기 코너표시영역은 상기 제1측면표시영역 및 상기 제2측면표시영역 사이에서 상기 전면표시영역을 둘러싸며 배치되는, 표시 장치.
  21. 전면표시영역, 상기 전면표시영역으로부터 제1방향으로 연장된 제1측면표시영역, 상기 전면표시영역으로부터 상기 제1방향과 교차하는 제2방향으로 연장된 제2측면표시영역, 상기 제1측면표시영역 및 상기 제2측면표시영역 사이에 배치된 코너표시영역을 포함하는 기판;
    상기 전면표시영역에 상기 제1방향으로 연장된 제1배선;
    상기 전면표시영역에 상기 제2방향으로 연장된 제2배선;
    상기 코너표시영역에 배치되며, 상기 제1배선과 연결된 제1코너배선;
    상기 코너표시영역에 배치되며, 상기 제2배선과 연결된 제2코너배선; 및
    상기 코너표시영역에 배치되며, 상기 제1코너배선 및 상기 제2코너배선과 연결되는 화소회로;를 포함하고,
    상기 코너표시영역은 상기 전면표시영역으로부터 멀어지는 방향으로 연장된 복수의 연장영역들을 포함하고,
    이웃하는 상기 복수의 연장영역들 사이에는 관통부가 정의되며,
    상기 복수의 연장영역들 중 제1연장영역은 상기 제1방향 및 상기 제2방향과 교차하는 제1연장방향으로 연장되고,
    상기 제1코너배선 및 상기 제2코너배선은 상기 제1연장영역에서 상기 제1연장방향으로 연장된, 표시 패널.
KR1020200114115A 2020-09-07 2020-09-07 표시 패널 및 표시 장치 KR20220033574A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020200114115A KR20220033574A (ko) 2020-09-07 2020-09-07 표시 패널 및 표시 장치
US17/343,839 US11716885B2 (en) 2020-09-07 2021-06-10 Display panel including corner display area and display apparatus including the same
EP21191565.7A EP3965162A1 (en) 2020-09-07 2021-08-16 Display panel and display apparatus
CN202111036832.5A CN114156318A (zh) 2020-09-07 2021-09-06 显示面板和显示装置
US18/210,603 US20240023390A1 (en) 2020-09-07 2023-06-15 Display panel and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200114115A KR20220033574A (ko) 2020-09-07 2020-09-07 표시 패널 및 표시 장치

Publications (1)

Publication Number Publication Date
KR20220033574A true KR20220033574A (ko) 2022-03-17

Family

ID=77595287

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200114115A KR20220033574A (ko) 2020-09-07 2020-09-07 표시 패널 및 표시 장치

Country Status (4)

Country Link
US (2) US11716885B2 (ko)
EP (1) EP3965162A1 (ko)
KR (1) KR20220033574A (ko)
CN (1) CN114156318A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220097772A (ko) * 2020-12-31 2022-07-08 삼성디스플레이 주식회사 표시 패널, 이를 구비한 표시 장치, 및 표시 패널의 제조방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102056666B1 (ko) 2012-12-11 2019-12-17 엘지디스플레이 주식회사 유기발광표시장치 및 그의 제조방법
CN117500327A (zh) * 2016-01-21 2024-02-02 苹果公司 有机发光二极管显示器的电源和数据路由结构
JP6773277B2 (ja) * 2016-08-05 2020-10-21 天馬微電子有限公司 表示装置
KR102103962B1 (ko) 2016-09-02 2020-06-01 삼성디스플레이 주식회사 디스플레이 장치 및 제조 방법
KR102594020B1 (ko) * 2016-12-07 2023-10-27 삼성디스플레이 주식회사 표시 장치
JP2018146854A (ja) * 2017-03-07 2018-09-20 株式会社ジャパンディスプレイ 表示装置
CN109285493B (zh) * 2017-07-20 2023-06-20 天马微电子股份有限公司 显示装置及其设计方法
KR102612296B1 (ko) 2018-01-11 2023-12-13 삼성디스플레이 주식회사 표시패널
CN108766977B (zh) 2018-05-24 2021-04-13 京东方科技集团股份有限公司 一种oled显示基板、显示面板及其制备方法
KR20200063379A (ko) 2018-11-27 2020-06-05 삼성디스플레이 주식회사 표시 장치
CN111243442B (zh) 2020-03-13 2021-12-21 京东方科技集团股份有限公司 显示面板及曲面显示装置
CN113939766B (zh) * 2020-05-07 2023-10-20 京东方科技集团股份有限公司 阵列基板和显示装置

Also Published As

Publication number Publication date
CN114156318A (zh) 2022-03-08
US20240023390A1 (en) 2024-01-18
EP3965162A1 (en) 2022-03-09
US11716885B2 (en) 2023-08-01
US20220077271A1 (en) 2022-03-10

Similar Documents

Publication Publication Date Title
US11683951B2 (en) Display panel and display device
US11825684B2 (en) Display panel and display apparatus
US11825711B2 (en) Display panel including bendable corner display area and display apparatus including the same
US11678537B2 (en) Display apparatus
KR20210149279A (ko) 디스플레이 패널 및 이를 포함하는 디스플레이 장치
KR20220064479A (ko) 디스플레이 패널 및 이를 구비하는 디스플레이 장치
US20240023390A1 (en) Display panel and display apparatus
KR20220062182A (ko) 표시 패널, 표시 장치, 및 표시 장치의 제조방법
US20230134423A1 (en) Display panel and display apparatus
CN115207031A (zh) 显示面板和包括显示面板的显示设备
KR20210151634A (ko) 표시 패널 및 표시 장치
KR20230108762A (ko) 표시 패널 및 이를 구비하는 표시 장치
KR20230066198A (ko) 표시 패널 및 표시 장치
KR20220014365A (ko) 표시 장치
KR20230050548A (ko) 표시 패널 및 표시 장치
US11693502B2 (en) Display device
US20220328590A1 (en) Display panel and display device
US20230292583A1 (en) Display panel and display device
US20240040900A1 (en) Display panel and display apparatus
KR20230022375A (ko) 표시 패널 및 표시 장치
KR20220099157A (ko) 표시 장치 및 표시 장치의 제조방법
CN114464646A (zh) 显示面板、显示装置及显示装置的制造方法
KR20230019345A (ko) 표시 패널 및 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination