KR20230050548A - 표시 패널 및 표시 장치 - Google Patents

표시 패널 및 표시 장치 Download PDF

Info

Publication number
KR20230050548A
KR20230050548A KR1020210133447A KR20210133447A KR20230050548A KR 20230050548 A KR20230050548 A KR 20230050548A KR 1020210133447 A KR1020210133447 A KR 1020210133447A KR 20210133447 A KR20210133447 A KR 20210133447A KR 20230050548 A KR20230050548 A KR 20230050548A
Authority
KR
South Korea
Prior art keywords
area
disposed
region
pixel
extension
Prior art date
Application number
KR1020210133447A
Other languages
English (en)
Inventor
최근희
김지선
서영완
이경회
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020210133447A priority Critical patent/KR20230050548A/ko
Priority to US17/854,494 priority patent/US20230110613A1/en
Priority to CN202211228243.1A priority patent/CN115955860A/zh
Publication of KR20230050548A publication Critical patent/KR20230050548A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/311Flexible OLED

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명의 일 실시예는, 중심영역, 상기 중심영역으로부터 멀어지는 방향으로 연장된 연장영역을 포함하는 코너영역, 및 상기 중심영역과 상기 코너영역 사이에 배치된 중간영역을 포함하는 기판; 상기 중간영역에 배치된 제1배선; 상기 제1배선과 전기적으로 연결되며 상기 중간영역으로부터 상기 연장영역으로 연장된 제1부분 및 제2부분을 포함하는 제2배선; 상기 연장영역에 배치된 제1화소회로; 상기 제1화소회로와 전기적으로 연결되며 상기 제1부분 및 상기 제2부분 사이에서 상기 코너영역으로부터 상기 중간영역으로 연장된 제1연결배선; 및 상기 제1연결배선과 전기적으로 연결되며 상기 중간영역에 배치된 제1표시요소;를 포함하는, 표시 패널을 개시한다.

Description

표시 패널 및 표시 장치{DISPLAY PANEL AND DISPLAY DEVICE}
본 발명은 표시 패널 및 표시 장치에 관한 것이다.
이동성을 기반으로 하는 전자 기기가 폭 넓게 사용되고 있다. 이동용 전자 기기로는 모바일 폰과 같은 소형 전자 기기 이외에도 최근 들어 태블릿 PC가 널리 사용되고 있다.
이와 같은 이동형 전자 기기는 다양한 기능, 예를 들어, 이미지 또는 영상과 같은 시각 정보를 사용자에게 제공하기 위하여 표시 장치를 포함한다. 최근, 표시 장치를 구동하기 위한 기타 부품들이 소형화됨에 따라 표시 장치가 전자 기기에서 차지하는 비중이 점차 증가하고 있는 추세이며, 편평한 상태에서 소정의 각도를 갖도록 구부릴 수 있는 구조도 개발되고 있다.
표시 장치는 화상을 표시하는 표시 패널을 포함할 수 있다. 표시 패널은 모퉁이에 배치되며 구부러진 코너영역을 포함할 수 있는데, 이러한 코너영역에서 응력이 상대적으로 크게 발생할 수 있다.
본 발명의 실시예는 코너영역에서 발생하는 응력의 크기를 감소시켜 신뢰성이 높아진 표시 패널 및 표시 장치를 제공하고자 한다.
본 발명의 일 실시예는, 중심영역, 상기 중심영역으로부터 멀어지는 방향으로 연장된 연장영역을 포함하는 코너영역, 및 상기 중심영역과 상기 코너영역 사이에 배치된 중간영역을 포함하는 기판; 상기 중간영역에 배치된 제1배선; 상기 제1배선과 전기적으로 연결되며 상기 중간영역으로부터 상기 연장영역으로 연장된 제1부분 및 제2부분을 포함하는 제2배선; 상기 연장영역에 배치된 제1화소회로; 상기 제1화소회로와 전기적으로 연결되며 상기 제1부분 및 상기 제2부분 사이에서 상기 코너영역으로부터 상기 중간영역으로 연장된 제1연결배선; 및 상기 제1연결배선과 전기적으로 연결되며 상기 중간영역에 배치된 제1표시요소;를 포함하는, 표시 패널을 개시한다.
일 실시예에 있어서, 상기 연장영역은 화소영역 및 상기 화소영역의 외측에 배치된 말단영역을 포함하고, 상기 제1부분 및 상기 제2부분은 상기 말단영역에서 서로 만나 일체로 구비될 수 있다.
일 실시예에 있어서, 상기 제1배선 및 상기 제2배선 사이에 배치되며 컨택홀이 구비된 제1절연층; 및 상기 제2배선 상에 배치된 제2절연층;을 더 포함하고, 상기 제1배선 및 상기 제2배선은 상기 컨택홀을 통해 전기적으로 연결되며, 상기 제1연결배선은 상기 제1절연층 및 상기 제2절연층 사이에 배치될 수 있다.
일 실시예에 있어서, 상기 중간영역에 배치된 구동회로; 및 상기 구동회로와 전기적으로 연결되며 상기 중간영역으로부터 상기 연장영역으로 연장된 신호선;를 더 포함할 수 있다.
일 실시예에 있어서, 상기 연장영역에 배치된 제2화소회로; 상기 제2화소회로와 전기적으로 연결된 제2연결배선; 및 상기 제2연결배선과 전기적으로 연결되며 상기 연장영역에 배치된 제2표시요소;를 더 포함하고, 상기 제2화소회로는 상기 제1화소회로보다 상기 중간영역으로부터 더 멀리 배치될 수 있다.
일 실시예에 있어서, 상기 연장영역에 배치된 제3화소회로; 상기 제3화소회로와 전기적으로 연결된 제3연결배선; 및 상기 제3연결배선과 전기적으로 연결되며 상기 연장영역에 배치된 제3표시요소;를 더 포함하고, 상기 제3화소회로는 상기 제2화소회로보다 상기 중간영역으로부터 더 멀리 배치되며, 상기 제3표시요소는 상기 제2표시요소보다 상기 중간영역으로부터 더 멀리 배치될 수 있다.
일 실시예에 있어서, 상기 연장영역은 화소영역 및 상기 화소영역의 외측에 배치된 말단영역을 포함하고, 상기 제3표시요소는 상기 화소영역에 배치되며 화소전극, 발광층, 및 대향전극을 포함하며, 상기 제2배선은 상기 말단영역에서 상기 대향전극과 전기적으로 연결될 수 있다.
일 실시예에 있어서, 상기 제2표시요소는 상기 연장영역에서 복수개로 구비되고, 복수의 제2표시요소들은 상기 연장영역의 연장 방향과 직교하는 방향으로 나란히 배치될 수 있다.
일 실시예에 있어서, 상기 연장영역은 복수개로 구비되고, 인접한 연장영역들 사이에는 이격영역이 정의될 수 있다.
일 실시예에 있어서, 상기 기판은, 상기 중심영역과 제1방향으로 인접한 제1영역 및 상기 중심영역과 제1방향과 교차하는 제2방향으로 인접한 제2영역을 더 포함하고, 상기 중간영역 및 상기 코너영역은 상기 제1영역, 상기 중심영역, 상기 제2영역을 적어도 일부 둘러쌀 수 있다.
본 발명의 다른 실시예는, 표시 패널; 및 상기 표시 패널 상에 배치된 커버 윈도우;를 포함하고, 상기 표시 패널은, 중심영역, 상기 중심영역으로부터 멀어지는 방향으로 연장된 연장영역을 포함하는 코너영역, 및 상기 중심영역과 상기 코너영역 사이에 배치된 중간영역을 포함하는 기판, 상기 중간영역에 배치된 제1배선, 상기 제1배선과 전기적으로 연결되며 상기 중간영역으로부터 상기 연장영역으로 연장된 제1부분 및 제2부분을 포함하는 제2배선, 상기 연장영역에 배치된 제1화소회로, 상기 제1화소회로와 전기적으로 연결되며 상기 제1부분 및 상기 제2부분 사이에서 상기 코너영역으로부터 상기 중간영역으로 연장된 제1연결배선, 및 상기 제1연결배선과 전기적으로 연결되며 상기 중간영역에 배치된 제1표시요소를 포함하고, 상기 표시 패널은 상기 코너영역에서 구부러진, 표시 장치를 개시한다.
일 실시예에 있어서, 상기 연장영역은 화소영역 및 상기 화소영역의 외측에 배치된 말단영역을 포함하고, 상기 제1부분 및 상기 제2부분은 상기 말단영역에서 서로 만나 일체로 구비될 수 있다.
일 실시예에 있어서, 상기 표시 패널은, 상기 제1배선 및 상기 제2배선 사이에 배치되며 컨택홀이 구비된 제1절연층, 및 상기 제2배선 상에 배치된 제2절연층을 더 포함하고, 상기 제1배선 및 상기 제2배선은 상기 컨택홀을 통해 전기적으로 연결되며, 상기 제1연결배선은 상기 제1절연층 및 상기 제2절연층 사이에 배치될 수 있다.
일 실시예에 있어서, 상기 표시 패널은, 상기 중간영역에 배치된 구동회로 및 상기 구동회로와 전기적으로 연결되며 상기 중간영역으로부터 상기 연장영역으로 연장된 신호선을 더 포함할 수 있다.
일 실시예에 있어서, 상기 표시 패널은, 상기 연장영역에 배치된 제2화소회로, 상기 제2화소회로와 전기적으로 연결되며 상기 연장영역에 배치된 제2표시요소를 더 포함하고, 상기 제2화소회로는 상기 제1화소회로보다 상기 중간영역으로부터 더 멀리 배치될 수 있다.
일 실시예에 있어서, 상기 표시 패널은, 상기 연장영역에 배치된 제3화소회로, 상기 제3화소회로와 전기적으로 연결된 제3연결배선, 및 상기 제3연결배선과 전기적으로 연결되며 상기 연장영역에 배치된 제3표시요소를 더 포함하고, 상기 제3화소회로는 상기 제2화소회로보다 상기 중간영역으로부터 멀리 배치되며, 상기 제3표시요소는 상기 제2표시요소보다 상기 중간영역으로부터 멀리 배치될 수 있다.
일 실시예에 있어서, 상기 연장영역은 화소영역 및 상기 화소영역의 외측에 배치된 말단영역을 포함하고, 상기 제3표시요소는 상기 화소영역에 배치되며 화소전극, 발광층, 및 대향전극을 포함하며, 상기 제2배선은 상기 말단영역에서 상기 대향전극과 전기적으로 연결될 수 있다.
일 실시예에 있어서, 상기 제2표시요소는 상기 연장영역에서 복수개로 구비되고, 복수의 제2표시요소들은 상기 연장영역의 연장 방향과 직교하는 방향으로 나란히 배치될 수 있다.
일 실시예에 있어서, 상기 연장영역은 복수개로 구비되고, 인접한 연장영역들 사이에는 이격영역이 정의될 수 있다.
일 실시예에 있어서, 상기 기판은, 상기 중심영역과 제1방향으로 인접한 제1영역 및 상기 중심영역과 제1방향과 교차하는 제2방향으로 인접한 제2영역을 더 포함하고, 상기 중간영역 및 상기 코너영역은 상기 제1영역, 상기 중심영역, 상기 제2영역을 적어도 일부 둘러싸며, 상기 표시 패널은 상기 제1영역 및 상기 제2영역에서 구부러질 수 있다.
상기한 바와 같이, 본 발명의 실시예인 표시 패널에서 제1화소회로는 코너영역의 연장영역에 배치되고, 제1연결배선은 제1화소회로와 전기적으로 연결되며 제2배선의 제1부분 및 제2배선의 제2부분 사이에서 코너영역으로부터 표시 패널의 중간영역으로 연장될 수 있으며, 중간영역에 배치된 제1표시요소는 제1연결배선과 전기적으로 연결될 수 있다. 따라서, 코너영역에서 발생하는 응력의 크기를 감소시킬 수 있으며 신뢰성이 높아질 수 있다. 또한, 상기와 같은 배선 배치로 표시 패널은 중간영역에서도 화상을 표시할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 나타낸 사시도이다.
도 2a는 도 1의 표시 장치를 A-A'선에 따라 나타낸 단면도이다.
도 2b는 도 1의 표시 장치를 B-B'선에 따라 나타낸 단면도이다.
도 2c는 도 1의 표시 장치를 C-C'선에 따라 나타낸 단면도이다.
도 3은 본 발명의 일 실시예에 따른 표시 패널을 개략적으로 나타낸 평면도이다.
도 4a 및 도 4b는 표시 패널에 적용될 수 있는 화소회로를 개략적으로 나타낸 등가회로도이다.
도 5는 도 3의 표시 패널을 D-D'선에 따라 개략적으로 나타낸 단면도이다.
도 6은 도 3의 표시 패널의 E 부분을 확대한 확대도이다.
도 7a 및 도 7b는 각각 도 6의 표시 패널의 F 부분을 본 발명의 일 실시예에 따라 확대하여 개략적으로 나타낸 평면도이다.
도 8은 도 6의 표시 패널의 F 부분을 본 발명의 다른 실시예에 따라 확대하여 개략적으로 나타낸 평면도이다.
도 9는 도 6의 표시 패널의 F 부분을 본 발명의 비교예에 따라 확대하여 개략적으로 나타낸 평면도이다.
도 10은 도 7a의 표시 패널을 G-G'선에 따라 개략적으로 나타낸 단면도이다.
도 11은 도 7a의 표시 패널을 H-H'선에 따라 개략적으로 나타낸 단면도이다.
도 12는 도 7a의 표시 패널을 I-I'선에 따라 개략적으로 나타낸 단면도이다.
도 13은 도 7a의 표시 패널을 J-J'선에 따라 개략적으로 나타낸 단면도이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면번호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예에서, 제1 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용되었다.
이하의 실시예에서, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
이하의 실시예에서, 포함하다 또는 가지다 등의 용어는 명세서 상에 기재된 특징, 또는 구성요소가 존재함을 의미하는 것이고, 하나 이상의 다른 특징들 또는 구성요소가 부가될 가능성을 미리 배제하는 것은 아니다.
이하의 실시예에서, 막, 영역, 구성 요소 등의 부분이 다른 부분 위에 또는 상에 있다고 할 때, 다른 부분의 바로 위에 있는 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 있는 경우도 포함한다.
도면에서는 설명의 편의를 위하여 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
어떤 실시예가 달리 구현 가능한 경우에 특정한 공정 순서는 설명되는 순서와 다르게 수행될 수 있다. 예를 들어, 연속하여 설명되는 두 공정이 실질적으로 동시에 수행될 수도 있고, 설명되는 순서와 반대의 순서로 진행될 수 있다.
이하의 실시예에서, 막, 영역, 구성 요소 등이 연결되었다고 할 때, 막, 영역, 구성 요소들이 직접적으로 연결된 경우뿐만 아니라, 막, 영역, 구성요소들 중간에 다른 막, 영역, 구성 요소들이 개재되어 간접적으로 연결된 경우도 포함한다. 예컨대, 본 명세서에서 막, 영역, 구성 요소 등이 전기적으로 연결되었다고 할 때, 막, 영역, 구성 요소 등이 직접 전기적으로 연결된 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 간접적으로 전기적 연결된 경우도 포함한다.
표시 장치는 동영상이나 정지영상을 표시하는 장치로서, 모바일 폰(mobile phone), 스마트 폰(smart phone), 태블릿 PC(tablet personal computer), 이동 통신 단말기, 전자 수첩, 전자 책, PMP(portable multimedia player), 네비게이션, UMPC(Ultra Mobile PC) 등과 같은 휴대용 전자 기기뿐만 아니라, 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷(internet of things, IOT) 등의 다양한 제품의 표시 화면으로 사용될 수 있다. 또한, 일 실시예에 따른 표시 장치는 스마트 워치(smart watch), 워치 폰(watch phone), 안경형 디스플레이, 및 헤드 장착형 디스플레이(head mounted display, HMD)와 같이 웨어러블 장치(wearable device)에 사용될 수 있다. 또한, 일 실시예에 따른 표시 장치는 자동차의 계기판, 및 자동차의 센터페시아(center fascia) 또는 대쉬보드에 배치된 CID(Center Information Display), 자동차의 사이드 미러를 대신하는 룸 미러 디스플레이(room mirror display), 자동차의 뒷좌석용 엔터테인먼트로, 앞좌석의 배면에 배치되는 디스플레이로 사용될 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치(1)를 개략적으로 나타낸 사시도이다. 도 2a는 도 1의 표시 장치(1)를 A-A'선에 따라 나타낸 단면도이다. 도 2b는 도 1의 표시 장치(1)를 B-B'선에 따라 나타낸 단면도이다. 도 2c는 도 1의 표시 장치(1)를 C-C'선에 따라 나타낸 단면도이다.
도 1과 도 2a 내지 도 2c를 참조하면, 표시 장치(1)는 화상(image)을 표시할 수 있다. 표시 장치(1)는 제1방향의 가장자리와 제2방향의 가장자리를 가질 수 있다. 여기서 제1방향 및 제2방향은 서로 교차하는 방향일 수 있다. 예를 들어, 제1방향 및 제2방향은 서로 예각일 수 있다. 다른 예로, 제1방향 및 제2방향은 서로 둔각을 이루거나, 직교할 수 있다. 이하에서는 제1방향 및 제2방향이 서로 직교하는 경우를 중심으로 상세히 설명하기로 한다. 예를 들어, 제1방향은 x 방향 또는 -x 방향일 수 있으며, 제2방향은 y 방향 또는 -y 방향일 수 있다.
일 실시예에서, 제1방향(예를 들어, x 방향 또는 -x 방향)의 가장자리 및 제2방향(예를 들어, y 방향 또는 -y 방향)의 가장자리가 만나는 모퉁이(corner, CN)는 소정의 곡률을 가질 수 있다.
표시 장치(1)는 커버 윈도우(20) 및 표시 패널(10)을 포함할 수 있다. 커버 윈도우(20)는 표시 패널(10)을 보호하는 기능을 할 수 있다. 일 실시예에서, 커버 윈도우(20)는 표시 패널(10) 상에 배치될 수 있다. 일 실시예에서, 커버 윈도우(20)는 플렉서블 윈도우일 수 있다. 커버 윈도우(20)는 크랙(crack) 등의 발생없이 외력에 따라 용이하게 휘면서 표시 패널(10)을 보호할 수 있다. 커버 윈도우(20)는 유리, 사파이어, 또는 플라스틱을 포함할 수 있다. 커버 윈도우(20)는 예를 들어, 초박형 유리(Ultra Thin Glass) 또는 투명폴리이미드(Colorless Polyimide)일 수 있다.
표시 패널(10)은 커버 윈도우(20)의 하부에 배치될 수 있다. 표시 패널(10) 및 커버 윈도우(20)는 도시하지 않았지만 광학 투명 접착제(Optically Clear Adhesive, OCA) 필름과 같은 투명 접착 부재에 의해 서로 부착될 수 있다.
표시 패널(10)은 화상을 표시할 수 있다. 표시 패널(10)은 기판(100) 및 화소(PX)를 포함할 수 있다. 표시 패널(10)은 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 중간영역(MA), 및 주변영역(PA)을 포함할 수 있다. 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 중간영역(MA), 및 주변영역(PA)은 표시 패널(10)의 기판(100)에 정의될 수 있다. 이를 다시 말하면, 기판(100)은 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 중간영역(MA), 및 주변영역(PA)을 포함할 수 있다. 이하에서는 기판(100)에 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 중간영역(MA), 및 주변영역(PA)이 정의되는 경우를 중심으로 상세히 설명하기로 한다.
중심영역(CA)은 편평한 영역일 수 있다. 일 실시예에서, 표시 장치(1)는 중심영역(CA)에서 대부분의 화상을 제공할 수 있다.
표시 패널(10)은 제1영역(A1)에서 구부러질 수 있다. 제1영역(A1)은 제1방향(예를 들어, x 방향 또는 -x 방향)으로 중심영역(CA)과 인접하며 구부러질 수 있다. 제1영역(A1)은 제1방향(예를 들어, x 방향 또는 -x 방향)으로의 단면(예를 들어, xz 단면)에서 중심영역(CA)으로부터 구부러진 영역으로 정의될 수 있다. 제1영역(A1)은 제2방향(예를 들어, y 방향 또는 -y 방향)으로 연장될 수 있다. 이를 다시 말하면, 제1영역(A1)은 제2방향(예를 들어, y 방향 또는 -y 방향)으로의 단면(예를 들어, yz 단면)에서 구부러지지 않을 수 있다. 제1영역(A1)은 제2방향(예를 들어, y 방향 또는 -y 방향)으로 연장된 축을 중심으로 구부러진 영역일 수 있다. 도 2a에서 중심영역(CA)으로부터 x 방향으로 연장되며 구부러진 제1영역(A1) 및 중심영역(CA)으로부터 -x 방향으로 연장되며 구부러진 제1영역(A1)은 서로 동일한 곡률을 가지는 것으로 도시하고 있으나, 다른 실시예에서, 중심영역(CA)으로부터 x 방향으로 연장되며 구부러진 제1영역(A1) 및 중심영역(CA)으로부터 -x 방향으로 연장되며 구부러진 제1영역(A1)은 서로 상이한 곡률을 가질 수 있다.
표시 패널(10)은 제2영역(A2)에서 구부러질 수 있다. 제2영역(A2)은 제2방향(예를 들어, y 방향 또는 -y 방향)으로 중심영역(CA)과 인접하며 구부러질 수 있다. 제2영역(A2)은 제2방향(예를 들어, y 방향 또는 -y 방향)으로의 단면(예를 들어, yz 단면)에서 중심영역(CA)으로부터 구부러진 영역으로 정의될 수 있다. 제2영역(A2)은 제1방향(예를 들어, x 방향 또는 -x 방향)으로 연장될 수 있다. 제2영역(A2)은 제1방향(예를 들어, x 방향 또는 -x 방향)으로의 단면(예를 들어, xz 단면)에서 구부러지지 않을 수 있다. 제2영역(A2)은 제1방향(예를 들어, x 방향 또는 -x 방향)으로 연장된 축을 중심으로 구부러진 영역일 수 있다. 도 2b에서 중심영역(CA)으로부터 y 방향으로 연장되며 구부러진 제2영역(A2) 및 중심영역(CA)으로부터 -y 방향으로 연장되며 구부러진 제2영역(A2)은 서로 동일한 곡률을 가지는 것으로 도시하고 있으나, 다른 실시예에서, 중심영역(CA)으로부터 y 방향으로 연장되며 구부러진 제2영역(A2) 및 중심영역(CA)으로부터 -y 방향으로 연장되며 구부러진 제2영역(A2)은 서로 상이한 곡률을 가질 수 있다.
표시 패널(10)은 코너영역(CNA)에서 구부러질 수 있다. 코너영역(CNA)은 모퉁이(CN)에 배치되는 영역일 수 있다. 일 실시예에서, 코너영역(CNA)은 표시 장치(1)의 제1방향(예를 들어, x 방향 또는 -x 방향)의 가장자리 및 제2방향(예를 들어, y 방향 또는 -y 방향)의 가장자리가 만나는 영역일 수 있다. 일 실시예에서, 코너영역(CNA)은 중심영역(CA), 제1영역(A1), 및 제2영역(A2)을 적어도 일부 둘러쌀 수 있다. 코너영역(CNA)은 중심영역(CA), 제1영역(A1), 제2영역(A2), 및 중간영역(MA)을 적어도 일부 둘러쌀 수 있다. 제1영역(A1)이 제1방향(예를 들어, x 방향 또는 -x 방향)으로 연장되며 구부러지고 제2영역(A2)이 제2방향(예를 들어, y 방향 또는 -y 방향)으로 연장되며 구부러지는 경우, 코너영역(CNA)의 적어도 일부는 제1방향(예를 들어, x 방향 또는 -x 방향)으로 연장되며 구부러지고 제2방향(예를 들어, y 방향 또는 -y 방향)으로 연장되며 구부러질 수 있다. 이를 다시 말하면, 코너영역(CNA)의 적어도 일부는 복수의 방향으로의 복수의 곡률들이 중첩하는 복곡영역일 수 있다. 일 실시예에서, 코너영역(CNA)은 복수개로 구비될 수 있다.
중간영역(MA)은 중심영역(CA) 및 코너영역(CNA) 사이에 배치될 수 있다. 일 실시예에서, 중간영역(MA)은 제1영역(A1) 및 코너영역(CNA) 사이에서 연장될 수 있다. 일 실시예에서, 중간영역(MA)은 제2영역(A2) 및 코너영역(CNA) 사이에서 연장될 수 있다. 일 실시예에서, 중간영역(MA)은 구부러질 수 있다. 중간영역(MA)에는 화소(PX)에 전기적 신호를 제공하기 위한 구동회로 및/또는 전원을 제공하기 위한 전원배선이 배치될 수 있다. 이러한 경우, 중간영역(MA)에 배치된 화소(PX)는 구동회로 및/또는 전원배선과 중첩될 수 있다.
주변영역(PA)은 중심영역(CA)의 외측에 배치될 수 있다. 일 실시예에서, 주변영역(PA)은 제1영역(A1)의 외측에 배치될 수 있다. 주변영역(PA)은 제1영역(A1)으로부터 연장될 수 있다. 일 실시예에서, 주변영역(PA)은 제2영역(A2)의 외측에 배치될 수 있다. 주변영역(PA)은 제2영역(A2)으로부터 연장될 수 있다. 주변영역(PA)에는 화소(PX)가 배치되지 않을 수 있다. 따라서, 주변영역(PA)은 화상을 표시하지 않는 비표시영역일 수 있다. 주변영역(PA)에는 화소(PX)에 전기적 신호를 제공하기 위한 구동회로 및/또는 전원을 제공하기 위한 전원배선이 배치될 수 있다.
도 2a를 참조하면, 제1영역(A1), 중간영역(MA), 및 코너영역(CNA)의 일부는 제1곡률반지름(R1)을 가지며 구부러질 수 있다. 도 2b를 참조하면, 제2영역(A2), 중간영역(MA), 및 코너영역(CNA)의 다른 일부는 제2곡률반지름(R2)을 가지며 구부러질 수 있다. 도 2c를 참조하면, 중간영역(MA) 및 코너영역(CNA)의 또 다른 일부는 제3곡률반지름(R3)을 가지며 구부러질 수 있다.
화소(PX)는 기판(100) 상에 배치될 수 있다. 일 실시예에서, 화소(PX)는 표시요소로 구현될 수 있다. 일 실시예에서, 화소(PX)는 복수개로 구비될 수 있으며, 복수의 화소(PX)들은 빛을 방출하여 화상을 표시할 수 있다. 일 실시예에서, 복수의 화소(PX)들은 각각 적색 부화소, 녹색 부화소, 및 청색 부화소를 포함할 수 있다. 또는 복수의 화소(PX)들은 각각 적색 부화소, 녹색 부화소, 청색 부화소, 및 백색 부화소를 포함할 수 있다.
화소(PX)는 중심영역(CA), 제1영역(A1), 제2영역(A2), 및 코너영역(CNA) 중 적어도 하나에 배치될 수 있다. 일 실시예에서, 복수의 화소(PX)들은 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 및 중간영역(MA)에 배치될 수 있다. 이러한 경우, 표시 장치(1)는 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 및 중간영역(MA)에서 화상을 표시할 수 있다. 일 실시예에서, 표시 장치(1)는 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 및 중간영역(MA)에서 각각 독립적인 화상을 제공할 수 있다. 다른 실시예에서, 표시 장치(1)는 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 및 중간영역(MA)에서 각각 어느 하나의 화상의 일부분들을 제공할 수 있다.
표시 장치(1)는 중심영역(CA)뿐만 아니라 제1영역(A1), 제2영역(A2), 중간영역(MA), 및 코너영역(CNA)에서도 복수의 화소(PX)들이 배치되어 화상을 표시할 수 있다. 따라서, 표시 장치(1) 중 화상을 표시하는 영역인 표시영역이 차지하는 비중이 늘어날 수 있다. 또한, 표시 장치(1)는 모퉁이(CN)에서 구부러지며 화상을 표시할 수 있으므로 심미감이 향상될 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시 패널(10)을 개략적으로 나타낸 평면도이다. 도 3은 표시 패널(10)이 펴진(unbend) 상태를 개략적으로 나타낸 평면도이다.
도 3을 참조하면, 표시 패널(10)은 화상을 표시할 수 있다. 표시 패널(10)은 기판(100), 화소(PX), 및 구동회로(DC)를 포함할 수 있다. 기판(100)은 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 중간영역(MA), 및 주변영역(PA)을 포함할 수 있다. 중심영역(CA)은 편평한 영역일 수 있다. 일 실시예에서, 표시 패널(10)은 중심영역(CA)에서 대부분의 화상을 제공할 수 있다.
제1영역(A1)은 제1방향(예를 들어, x 방향 또는 -x 방향)으로 중심영역(CA)과 인접할 수 있다. 일 실시예에서, 제1영역(A1)은 중심영역(CA) 및 주변영역(PA) 사이에 배치될 수 있다. 제1영역(A1)은 중심영역(CA)으로부터 제1방향(예를 들어, x 방향 또는 -x 방향)으로 연장될 수 있다.
제2영역(A2)은 제2방향(예를 들어, y 방향 또는 -y 방향)으로 중심영역(CA)과 인접할 수 있다. 일 실시예에서, 제2영역(A2)은 중심영역(CA) 및 주변영역(PA) 사이에 배치될 수 있다. 제2영역(A2)은 중심영역(CA)으로부터 제2방향(예를 들어, y 방향 또는 -y 방향)으로 연장될 수 있다.
코너영역(CNA)은 표시 패널(10)의 모퉁이(CN)에 배치되는 영역일 수 있다. 일 실시예에서, 코너영역(CNA)은 표시 패널(10)의 제1방향(예를 들어, x 방향 또는 -x 방향)의 가장자리 및 제2방향(예를 들어, y 방향 또는 -y 방향)의 가장자리가 만나는 영역일 수 있다. 일 실시예에서, 코너영역(CNA) 및 중간영역(MA)은 중심영역(CA), 제1영역(A1), 및 제2영역(A2)을 적어도 일부 둘러쌀 수 있다. 코너영역(CNA)은 중심영역(CA), 제1영역(A1), 제2영역(A2), 및 중간영역(MA)을 적어도 일부 둘러쌀 수 있다.
중간영역(MA)은 중심영역(CA) 및 코너영역(CNA) 사이에 배치될 수 있다. 일 실시예에서, 중간영역(MA)은 제1영역(A1) 및 코너영역(CNA) 사이에서 연장될 수 있다. 일 실시예에서, 중간영역(MA)은 제2영역(A2) 및 코너영역(CNA) 사이에서 연장될 수 있다. 중간영역(MA)에는 화소(PX)에 전기적 신호를 제공하기 위한 구동회로(DC) 및/또는 전원을 제공하기 위한 전원배선이 배치될 수 있다. 중간영역(MA)에 배치된 화소(PX)는 구동회로(DC) 및/또는 전원배선과 중첩할 수 있다.
주변영역(PA)은 중심영역(CA)의 외측에 배치될 수 있다. 주변영역(PA)에는 화소(PX)가 배치되지 않을 수 있다. 따라서, 주변영역(PA)은 화상을 표시하지 않는 비표시영역일 수 있다. 주변영역(PA)에는 화소(PX)에 전기적 신호를 제공하기 위한 구동회로(DC) 및/또는 전원을 제공하기 위한 전원배선이 배치될 수 있다. 주변영역(PA)은 제1인접영역(AA1), 제2인접영역(AA2), 제3인접영역(AA3), 벤딩영역(BA), 및 패드영역(PADA)을 포함할 수 있다.
제1인접영역(AA1)은 제1영역(A1)의 외측에 배치될 수 있다. 이를 다시 말하면, 제1영역(A1)은 제1인접영역(AA1) 및 중심영역(CA) 사이에 배치될 수 있다. 일 실시예에서, 제1인접영역(AA1)은 제1영역(A1)으로부터 제1방향(예를 들어, x 방향 또는 -x 방향)으로 연장될 수 있다. 일 실시예에서, 제1인접영역(AA1)에는 구동회로(DC) 및/또는 전원배선이 배치될 수 있다.
제2인접영역(AA2) 및 제3인접영역(AA3)은 제2영역(A2)의 외측에 배치될 수 있다. 이를 다시 말하면, 제2영역(A2)은 제2인접영역(AA2) 및 중심영역(CA) 사이에 배치될 수 있다. 또한, 제2영역(A2)은 제3인접영역(AA3) 및 중심영역(CA) 사이에 배치될 수 있다. 일 실시예에서, 제2인접영역(AA2) 및 제3인접영역(AA3)은 제2방향(예를 들어, y 방향 또는 -y 방향)으로 연장될 수 있다. 제2인접영역(AA2) 및 제3인접영역(AA3) 사이에는 중심영역(CA)이 배치될 수 있다.
벤딩영역(BA)은 제3인접영역(AA3)의 외측에 배치될 수 있다. 이를 다시 말하면, 제3인접영역(AA3)은 벤딩영역(BA) 및 제2영역(A2) 사이에 배치될 수 있다. 벤딩영역(BA)에서 표시 패널(10)은 벤딩될 수 있다. 이러한 경우, 패드영역(PADA)은 화상을 표시하는 상면과 반대되는 표시 패널(10)의 후면을 마주볼 수 있다. 따라서, 사용자에게 보이는 주변영역(PA)의 면적을 줄일 수 있다.
패드영역(PADA)은 벤딩영역(BA)의 외측에 배치될 수 있다. 이를 다시 말하면, 벤딩영역(BA)은 제3인접영역(AA3) 및 패드영역(PADA) 사이에 배치될 수 있다. 패드영역(PADA)에는 패드(미도시)가 배치될 수 있다. 표시 패널(10)은 패드를 통해 전기적 신호 및/또는 전원전압을 전달받을 수 있다.
제1영역(A1), 제2영역(A2), 코너영역(CNA), 및 중간영역(MA) 중 적어도 하나는 구부러질 수 있다. 예를 들어, 제1영역(A1) 및 코너영역(CNA)의 일부는 제1방향(예를 들어, x 방향 또는 -x 방향)으로의 단면(예를 들어, xz 단면)에서 구부러질 수 있다. 제2영역(A2) 및 코너영역(CNA)의 다른 일부는 제2방향(예를 들어, y 방향 또는 -y 방향)으로의 단면(예를 들어, yz 단면)에서 구부러질 수 있다. 코너영역(CNA)의 또 다른 일부는 제1방향(예를 들어, x 방향 또는 -x 방향)으로의 단면(예를 들어, xz 단면)에서 구부러지고 제2방향(예를 들어, y 방향 또는 -y 방향)으로의 단면(예를 들어, yz 단면)에서 구부러질 수 있다.
코너영역(CNA)이 구부러질 때 코너영역(CNA)에는 인장 변형(tensile strain)보다 압축 변형(compressive strain)이 더 크게 발생할 수 있다. 이러한 경우, 코너영역(CNA)의 적어도 일부에는 수축 가능한 기판(100) 및 기판(100) 상의 다층막 구조가 적용될 필요가 있다. 일 실시예에서, 코너영역(CNA)에서 표시 패널(10)의 구조는 중심영역(CA)에서 표시 패널(10)의 구조와 상이할 수 있다.
화소(PX) 및 구동회로(DC)는 기판(100) 상에 배치될 수 있다. 화소(PX)는 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 및 중간영역(MA) 중 적어도 하나에 배치될 수 있다. 일 실시예에서, 화소(PX)는 표시요소를 포함할 수 있다. 일 실시예에서, 표시요소는 유기 발광층을 포함하는 유기발광다이오드(organic light emitting diode)일 수 있다. 또는, 표시요소는 무기 발광층을 포함하는 발광 다이오드(LED)일 수 있다. 발광 다이오드(LED)의 크기는 마이크로(micro) 스케일 또는 나노(nano) 스케일일 수 있다. 예를 들어, 발광 다이오드는 마이크로(micro) 발광 다이오드일 수 있다. 또는, 발광 다이오드는 나노로드(nanorod) 발광 다이오드일 수 있다. 나노로드 발광 다이오드는 갈륨나이트라이드(GaN)를 포함할 수 있다. 일 실시예에서, 나노로드 발광 다이오드 상에 색변환층을 배치할 수 있다. 상기 색변환층은 양자점을 포함할 수 있다. 또는, 표시요소는 양자점 발광층을 포함하는 양자점 발광 다이오드(Quantum dot Light Emitting Diode)일 수 있다.
화소(PX)는 복수의 부화소들을 포함할 수 있으며, 복수의 부화소들 각각은 표시요소를 이용하여 소정의 색상의 빛을 방출할 수 있다. 본 명세서에서 부화소는 이미지를 구현하는 최소 단위로 발광영역을 의미한다. 한편, 유기발광다이오드를 표시요소로 채용하는 경우, 상기 발광영역은 화소정의막(pixel defining layer)의 개구에 의해 정의될 수 있다. 이에 대해서는 후술하기로 한다.
구동회로(DC)는 각 화소(PX)에 신호를 제공할 수 있다. 일 실시예에서, 구동회로(DC)는 스캔선(SL)을 통해 각 화소(PX)에 스캔 신호를 제공하는 스캔 구동회로일 수 있다. 다른 실시예에서, 구동회로(DC)는 발광제어선(미도시)을 통해 각 화소(PX)에 발광 제어 신호를 제공하는 발광제어 구동회로일 수 있다. 또는, 구동회로(DC)는 데이터선(DL)을 통해 각 화소(PX)에 데이터 신호를 제공하는 데이터 구동회로일 수 있다. 도시되지 않았으나, 상기 데이터 구동회로는 제3인접영역(AA3) 또는 패드영역(PADA)에 배치될 수 있다. 또는, 데이터 구동회로는 상기 패드를 통해 연결된 표시 회로 보드 상에 배치될 수 있다.
도 4a 및 도 4b는 표시 패널에 적용될 수 있는 화소회로(PC)를 개략적으로 나타낸 등가회로도이다.
도 4a를 참조하면, 화소회로(PC)는 표시요소(DPE)와 전기적으로 연결될 수 있다. 화소회로(PC)는 구동 박막트랜지스터(T1), 스위칭 박막트랜지스터(T2), 및 스토리지 커패시터(Cst)를 포함할 수 있다. 일 실시예에서, 표시요소(DPE)는 적색, 녹색, 또는 청색의 빛을 방출하거나, 적색, 녹색, 청색 또는 백색의 빛을 방출할 수 있다.
스위칭 박막트랜지스터(T2)는 스캔선(SL) 및 데이터선(DL)에 연결되며, 스캔선(SL)으로부터 입력되는 스캔 신호에 기초하여 데이터선(DL)으로부터 입력된 데이터 신호를 구동 박막트랜지스터(T1)로 전달할 수 있다.
스토리지 커패시터(Cst)는 스위칭 박막트랜지스터(T2)와 구동전압선(PL)에 연결되며, 스위칭 박막트랜지스터(T2)로부터 전달받은 전압과 구동전압선(PL)에 공급되는 제1전원전압(ELVDD)의 차이에 해당하는 전압을 저장할 수 있다.
구동 박막트랜지스터(T1)는 구동전압선(PL)과 스토리지 커패시터(Cst)에 연결되며, 스토리지 커패시터(Cst)에 저장된 전압 값에 대응하여 구동전압선(PL)으로부터 표시요소(DPE)를 흐르는 구동 전류를 제어할 수 있다. 표시요소(DPE)는 구동 전류에 의해 소정의 휘도를 갖는 빛을 방출할 수 있다. 표시요소(DPE)의 대향전극은 제2전원전압(ELVSS)을 공급받을 수 있다.
도 4a는 화소회로(PC)가 2개의 박막트랜지스터와 1개의 스토리지 커패시터를 포함하는 것을 도시하고 있으나, 화소회로(PC)는 그 이상의 박막트랜지스터를 포함할 수 있다.
도 4b를 참조하면, 화소회로(PC)는 구동 박막트랜지스터(T1), 스위칭 박막트랜지스터(T2), 보상 박막트랜지스터(T3), 제1초기화 박막트랜지스터(T4), 동작제어 박막트랜지스터(T5), 발광제어 박막트랜지스터(T6) 및 제2초기화 박막트랜지스터(T7)를 포함할 수 있다.
도 4b에서는, 각 화소회로(PC)마다 스캔선(SL), 이전스캔선(SL-1), 발광제어선(EL), 데이터선(DL), 초기화전압선(VL), 및 구동전압선(PL)이 구비된 경우를 도시하고 있으나, 또 다른 실시예에서, 스캔선(SL), 이전스캔선(SL-1), 발광제어선(EL), 데이터선(DL), 및 초기화전압선(VL) 중 적어도 어느 하나, 및/또는 초기화전압선(VL)은 이웃하는 화소회로들에서 공유될 수 있다.
구동 박막트랜지스터(T1)의 구동 드레인전극은 발광제어 박막트랜지스터(T6)를 경유하여 표시요소(DPE)와 전기적으로 연결될 수 있다. 구동 박막트랜지스터(T1)는 스위칭 박막트랜지스터(T2)의 스위칭 동작에 따라 데이터 신호(Dm)를 전달받아 표시요소(DPE)에 구동 전류를 공급할 수 있다.
스위칭 박막트랜지스터(T2)의 스위칭 게이트전극은 스캔선(SL)과 연결되고, 스위칭 소스전극은 데이터선(DL)과 연결될 수 있다. 스위칭 박막트랜지스터(T2)의 스위칭 드레인전극은 구동 박막트랜지스터(T1)의 소스전극과 연결되어 있으면서 동작제어 박막트랜지스터(T5)를 경유하여 구동전압선(PL)과 연결될 수 있다.
스위칭 박막트랜지스터(T2)는 스캔선(SL)을 통해 전달받은 스캔 신호(Sn)에 따라 턴-온되어 데이터선(DL)으로 전달된 데이터 신호(Dm)를 구동 박막트랜지스터(T1)의 구동 소스전극으로 전달하는 스위칭 동작을 수행할 수 있다.
보상 박막트랜지스터(T3)의 보상 게이트전극은 스캔선(SL)에 연결될 수 있다. 보상 박막트랜지스터(T3)의 보상 소스전극은 구동 박막트랜지스터(T1)의 구동 드레인전극과 연결되어 있으면서 발광제어 박막트랜지스터(T6)를 경유하여 표시요소(DPE)의 화소전극과 연결될 수 있다. 보상 박막트랜지스터(T3)의 보상 드레인전극은 스토리지 커패시터(Cst)의 어느 하나의 전극, 제1초기화 박막트랜지스터(T4)의 제1초기화 소스전극 및 구동 박막트랜지스터(T1)의 구동 게이트전극과 함께 연결될 수 있다. 보상 박막트랜지스터(T3)는 스캔선(SL)을 통해 전달받은 스캔 신호(Sn)에 따라 턴-온(turn on)되어 구동 박막트랜지스터(T1)의 구동 게이트전극과 구동 드레인전극을 서로 연결하여 구동 박막트랜지스터(T1)를 다이오드 연결(diode-connection)시킬 수 있다.
제1초기화 박막트랜지스터(T4)의 제1초기화 게이트전극은 이전스캔선(SL-1)과 연결될 수 있다. 제1초기화 박막트랜지스터(T4)의 제1초기화 드레인전극은 초기화전압선(VL)과 연결될 수 있다. 제1초기화 박막트랜지스터(T4)의 제1초기화 소스전극은 스토리지 커패시터(Cst)의 어느 하나의 전극, 보상 박막트랜지스터(T3)의 보상 드레인전극 및 구동 박막트랜지스터(T1)의 구동 게이트전극과 함께 연결될 수 있다. 제1초기화 박막트랜지스터(T4)는 이전스캔선(SL-1)을 통해 전달받은 이전 스캔 신호(Sn-1)에 따라 턴-온되어 초기화 전압(Vint)을 구동 박막트랜지스터(T1)의 구동 게이트전극에 전달하여 구동 박막트랜지스터(T1)의 구동 게이트전극의 전압을 초기화시키는 초기화 동작을 수행할 수 있다.
동작제어 박막트랜지스터(T5)의 동작제어 게이트전극은 발광제어선(EL)과 연결될 수 있다. 동작제어 박막트랜지스터(T5)의 동작제어 소스전극은 구동전압선(PL)과 연결될 수 있다. 동작제어 박막트랜지스터(T5)의 동작제어 드레인전극은 구동 박막트랜지스터(T1)의 구동 소스전극 및 스위칭 박막트랜지스터(T2)의 스위칭 드레인전극과 연결될 수 있다.
발광제어 박막트랜지스터(T6)의 발광제어 게이트전극은 발광제어선(EL)과 연결될 수 있다. 발광제어 박막트랜지스터(T6)의 발광제어 소스전극은 구동 박막트랜지스터(T1)의 구동 드레인전극 및 보상 박막트랜지스터(T3)의 보상 소스전극과 연결될 수 있다. 발광제어 박막트랜지스터(T6)의 발광제어 드레인전극은 표시요소(DPE)의 화소전극과 전기적으로 연결될 수 있다. 동작제어 박막트랜지스터(T5) 및 발광제어 박막트랜지스터(T6)는 발광제어선(EL)을 통해 전달받은 발광 제어 신호(En)에 따라 동시에 턴-온되어 제1전원전압(ELVDD)이 표시요소(DPE)에 전달되며, 표시요소(DPE)에 구동 전류가 흐르게 된다.
제2초기화 박막트랜지스터(T7)의 제2초기화 게이트전극은 이전스캔선(SL-1)에 연결될 수 있다. 제2초기화 박막트랜지스터(T7)의 제2초기화 소스전극은 표시요소(DPE)의 화소전극과 연결될 수 있다. 제2초기화 박막트랜지스터(T7)의 제2초기화 드레인전극은 초기화전압선(VL)과 연결될 수 있다. 제2초기화 박막트랜지스터(T7)는 이전스캔선(SL-1)을 통해 전달받은 이전 스캔 신호(Sn-1)에 따라 턴-온되어 표시요소(DPE)의 화소전극을 초기화시킬 수 있다.
도 4b에서는, 제1초기화 박막트랜지스터(T4)와 제2초기화 박막트랜지스터(T7)가 모두 이전스캔선(SL-1)에 연결된 경우를 도시하였으나, 또 다른 실시예로서, 제1초기화 박막트랜지스터(T4) 및 제2초기화 박막트랜지스터(T7)는 각각 이전스캔선(SL-1) 및 이후스캔선(미도시)에 연결될 수 있으며, 제1초기화 박막트랜지스터(T4) 및 제2초기화 박막트랜지스터(T7)는 각각 이전 스캔 신호(Sn-1) 및 이후 스캔 신호에 따라 구동할 수 있다.
스토리지 커패시터(Cst)의 다른 하나의 전극은 구동전압선(PL)과 연결될 수 있다. 스토리지 커패시터(Cst)의 어느 하나의 전극은 구동 박막트랜지스터(T1)의 구동 게이트전극, 보상 박막트랜지스터(T3)의 보상 드레인전극 및, 제1초기화 박막트랜지스터(T4)의 제1초기화 소스전극에 함께 연결될 수 있다.
표시요소(DPE)의 대향전극(예컨대, 캐소드)은 제2전원전압(ELVSS)을 제공받을 수 있다. 표시요소(DPE)는 구동 박막트랜지스터(T1)로부터 구동 전류를 전달받아 발광할 수 있다.
도 5는 도 3의 표시 패널(10)을 D-D'선에 따라 개략적으로 나타낸 단면도이다.
도 5를 참조하면, 표시 패널(10)은 기판(100), 화소회로층(PCL), 표시요소층(DEL), 및 봉지층(300)을 포함할 수 있다. 기판(100)은 중심영역(CA)을 포함할 수 있다. 일 실시예에서, 기판(100)은 제1베이스층(100a), 제1배리어층(100b), 제2베이스층(100c), 및 제2배리어층(100d)을 포함할 수 있다. 일 실시예에서, 제1베이스층(100a), 제1배리어층(100b), 제2베이스층(100c), 및 제2배리어층(100d)은 차례로 적층되어 기판(100)에 구비될 수 있다. 다른 실시예에서, 기판(100)은 글라스를 포함할 수 있다.
제1베이스층(100a) 및 제2베이스층(100c) 중 적어도 하나는 폴리에테르술폰(polyethersulfone), 폴리아릴레이트(polyarylate), 폴리에테르 이미드(polyetherimide), 폴리에틸렌 나프탈레이트(polyethylene naphthalate), 폴리에틸렌 테레프탈레이트(polyethylene terephthalate), 폴리페닐렌 설파이드(polyphenylene sulfide), 폴리이미드(polyimide), 폴리카보네이트(polycarbonate), 셀룰로오스 트리 아세테이트, 셀룰로오스 아세테이트 프로피오네이트(cellulose acetate propionate) 등과 같은 고분자 수지를 포함할 수 있다.
제1배리어층(100b) 및 제2배리어층(100d)은 외부 이물질의 침투를 방지하는 배리어층으로, 실리콘질화물(SiNx), 실리콘산화물(SiO2), 및/또는 실리콘산질화물(SiON) 등과 같은 무기물을 포함하는 단일 층 또는 다층일 수 있다.
화소회로층(PCL)은 기판(100) 상에 배치될 수 있다. 화소회로층(PCL)은 화소회로(PC)를 포함할 수 있다. 화소회로(PC)는 중심영역(CA) 상에 배치될 수 있다. 화소회로(PC)는 구동 박막트랜지스터(T1), 스위칭 박막트랜지스터(T2), 및 스토리지 커패시터(Cst)를 포함할 수 있다. 일 실시예에서, 구동 박막트랜지스터(T1)는 제1반도체층(Act1), 제1게이트전극(GE1), 제1소스전극(SE1), 및 제1드레인전극(DE1)을 포함할 수 있다. 일 실시예에서, 스위칭 박막트랜지스터(T2)는 제2반도체층(Act2), 제2게이트전극(GE2), 제2소스전극(SE2), 및 제2드레인전극(DE2)을 포함할 수 있다. 제2반도체층(Act2), 제2게이트전극(GE2), 제2소스전극(SE2), 및 제2드레인전극(DE2)은 제1반도체층(Act1), 제1게이트전극(GE1), 제1소스전극(SE1), 및 제1드레인전극(DE1)과 각각 유사하므로 상세한 설명은 생략하기로 한다.
화소회로층(PCL)은 화소회로(PC)의 구성요소들 아래 및/또는 위에 배치되는 무기절연층(IIL), 제1절연층(115), 및 제2절연층(116)을 더 포함할 수 있다. 무기절연층(IIL)은 버퍼층(111), 제1게이트절연층(112), 제2게이트절연층(113), 및 층간절연층(114)을 포함할 수 있다.
버퍼층(111)은 기판(100) 상에 배치될 수 있다. 버퍼층(111)은 실리콘질화물(SiNx), 실리콘산질화물(SiON) 및 실리콘산화물(SiO2)과 같은 무기 절연물을 포함할 수 있으며, 전술한 무기 절연물을 포함하는 단층 또는 다층일 수 있다.
제1반도체층(Act1)은 버퍼층(111) 상에 배치될 수 있다. 제1반도체층(Act1)은 폴리 실리콘을 포함할 수 있다. 또는, 제1반도체층(Act1)은 비정질(amorphous) 실리콘을 포함하거나, 산화물 반도체를 포함하거나, 유기 반도체 등을 포함할 수 있다. 제1반도체층(Act1)은 채널영역 및 채널영역의 양측에 각각 배치된 드레인영역 및 소스영역을 포함할 수 있다.
제1게이트전극(GE1)은 채널영역과 중첩할 수 있다. 제1게이트전극(GE1)은 저저항 금속 물질을 포함할 수 있다. 제1게이트전극(GE1)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 구비될 수 있다.
제1반도체층(Act1)과 제1게이트전극(GE1) 사이의 제1게이트절연층(112)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 실리콘산질화물(SiON), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 및/또는 징크산화물(ZnOx)등과 같은 무기 절연물을 포함할 수 있다. 일 실시예에서, 징크산화물(ZnOx)은 산화아연(ZnO) 및/또는 과산화아연(ZnO2)일 수 있다.
제2게이트절연층(113)은 제1게이트전극(GE1)을 덮을 수 있다. 제2게이트절연층(113)은 제1게이트절연층(112)과 유사하게 실리콘산화물(SiO2), 실리콘질화물(SiNx), 실리콘산질화물(SiON), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 및/또는 징크산화물(ZnOx) 등과 같은 무기 절연물을 포함할 수 있다.
제2게이트절연층(113) 상부에는 스토리지 커패시터(Cst)의 상부 전극(CE2)이 배치될 수 있다. 상부 전극(CE2)은 그 아래의 제1게이트전극(GE1)과 중첩할 수 있다. 이 때, 제2게이트절연층(113)을 사이에 두고 중첩하는 구동 박막트랜지스터(T1)의 제1게이트전극(GE1) 및 상부 전극(CE2)은 스토리지 커패시터(Cst)를 구비할 수 있다. 즉, 구동 박막트랜지스터(T1)의 제1게이트전극(GE1)은 스토리지 커패시터(Cst)의 하부 전극(CE1)으로 기능할 수 있다. 이를 다시 말하면, 스토리지 커패시터(Cst)와 구동 박막트랜지스터(T1)가 중첩될 수 있다. 일부 실시예에서, 스토리지 커패시터(Cst)는 구동 박막트랜지스터(T1)와 중첩되지 않을 수 있다. 상부 전극(CE2)은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)를 포함할 수 있으며, 전술한 물질의 단일층 또는 다층일 수 있다.
층간절연층(114)은 상부 전극(CE2)을 덮을 수 있다. 층간절연층(114)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 실리콘산질화물(SiON), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 또는 징크산화물(ZnOx) 등을 포함할 수 있다. 층간절연층(114)은 전술한 무기 절연물을 포함하는 단일층 또는 다층일 수 있다.
제1드레인전극(DE1) 및 제1소스전극(SE1)은 각각 층간절연층(114) 상에 배치될 수 있다. 제1드레인전극(DE1) 및 제1소스전극(SE1)은 전도성이 높은 재료를 포함할 수 있다. 제1드레인전극(DE1) 및 제1소스전극(SE1)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 구비될 수 있다. 일 실시예로, 제1드레인전극(DE1) 및 제1소스전극(SE1)은 Ti/Al/Ti의 다층 구조를 가질 수 있다.
제1절연층(115)은 제1드레인전극(DE1), 제1소스전극(SE1), 제2드레인전극(DE2), 제2소스전극(SE2), 및 층간절연층(114) 상에 배치될 수 있다. 일 실시예에서, 제1절연층(115)은 유기물질을 포함할 수 있다. 예를 들어, 제1절연층(115)은 Polymethylmethacrylate(PMMA)나 Polystyrene(PS)과 같은 일반 범용고분자, 페놀계 그룹을 갖는 고분자 유도체, 아크릴계 고분자, 이미드계 고분자, 아릴에테르계 고분자, 아마이드계 고분자, 불소계고분자, p-자일렌계 고분자, 비닐알콜계 고분자, 및 이들의 블렌드와 같은 유기 절연물을 포함할 수 있다.
연결전극(CML)은 제1절연층(115) 상에 배치될 수 있다. 연결전극(CML)은 제1절연층(115)의 홀을 통해 화소회로(PC)와 전기적으로 연결될 수 있다. 일 실시예에서, 연결전극(CML)은 제1드레인전극(DE1) 또는 제1소스전극(SE1)과 전기적으로 연결될 수 있다. 연결전극(CML)은 전도성이 높은 재료를 포함할 수 있다. 연결전극(CML)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 일 실시예로, 연결전극(CML)은 Ti/Al/Ti의 다층 구조를 가질 수 있다.
제2절연층(116)은 제1절연층(115) 및 연결전극(CML) 상에 배치될 수 있다. 일 실시예에서, 제2절연층(116)은 유기물질을 포함할 수 있다. 제2절연층(116)은 Polymethylmethacrylate(PMMA)나 Polystyrene(PS)과 같은 일반 범용고분자, 페놀계 그룹을 갖는 고분자 유도체, 아크릴계 고분자, 이미드계 고분자, 아릴에테르계 고분자, 아마이드계 고분자, 불소계고분자, p-자일렌계 고분자, 비닐알콜계 고분자, 및 이들의 블렌드와 같은 유기 절연물을 포함할 수 있다.
표시요소층(DEL)은 화소회로층(PCL) 상에 배치될 수 있다. 표시요소층(DEL)은 표시요소(DPE), 화소정의막(220), 및 스페이서(230)를 포함할 수 있다. 일 실시예에서, 표시요소(DPE)는 유기발광다이오드일 수 있다. 표시요소(DPE)는 제2절연층(116)의 홀을 통해 연결전극(CML)과 전기적으로 연결될 수 있다. 표시요소(DPE)는 화소전극(211), 중간층(212), 및 대향전극(213)을 포함할 수 있다. 일 실시예에서, 중심영역(CA)에 배치된 표시요소(DPE)는 중심영역(CA)에 배치된 화소회로(PC)와 중첩할 수 있다.
화소전극(211)은 제2절연층(116) 상에 배치될 수 있다. 화소전극(211)은 제2절연층(116)의 홀을 통해 연결전극(CML)과 전기적으로 연결될 수 있다. 화소전극(211)은 인듐틴산화물(ITO; indium tin oxide), 인듐징크산화물(IZO; indium zinc oxide), 산화아연(ZnO), 인듐산화물(In2O3: indium oxide), 인듐갈륨산화물(IGO; indium gallium oxide) 또는 알루미늄징크산화물(AZO; aluminum zinc oxide)와 같은 도전성 산화물을 포함할 수 있다. 다른 실시예로, 화소전극(211)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr) 또는 이들의 화합물을 포함하는 반사막을 포함할 수 있다. 또 다른 실시예로, 화소전극(211)은 전술한 반사막의 위/아래에 ITO, IZO, ZnO 또는 In2O3로 구비된 막을 더 포함할 수 있다.
화소정의막(220)은 화소전극(211)의 중앙부분을 노출하는 개구(220OP)를 가지며 화소전극(211) 상에 배치될 수 있다. 개구(220OP)는 표시요소(DPE)에서 방출되는 빛의 발광영역을 정의할 수 있다. 예를 들어, 개구(220OP)의 폭이 발광영역의 폭에 해당할 수 있다. 또한, 개구(220OP)의 폭은 부화소의 폭에 해당될 수 있다.
일 실시예에서, 화소정의막(220)은 유기 절연물을 포함할 수 있다. 다른 실시예에서, 화소정의막(220)은 실리콘질화물(SiNx)나 실리콘산질화물(SiON), 또는 실리콘산화물(SiO2)과 같은 무기 절연물을 포함할 수 있다. 또 다른 실시예에서, 화소정의막(220)은 유기절연물 및 무기절연물을 포함할 수 있다. 일부 실시예에서, 화소정의막(220)은 광차단 물질을 포함하며, 블랙으로 구비될 수 있다. 광차단 물질은 카본 블랙, 탄소나노튜브, 블랙 염료를 포함하는 수지 또는 페이스트, 금속 입자, 예컨대 니켈, 알루미늄, 몰리브덴 및 그의 합금, 금속 산화물 입자(예를 들어, 크롬 산화물), 또는 금속 질화물 입자(예를 들어, 크롬 질화물) 등을 포함할 수 있다. 화소정의막(220)이 광차단 물질을 포함하는 경우, 화소정의막(220)의 하부에 배치된 금속 구조물들에 의한 외광 반사를 줄일 수 있다.
스페이서(230)는 화소정의막(220) 상에 배치될 수 있다. 스페이서(230)는 표시 장치를 제조하는 제조방법에 있어서, 기판(100) 및/또는 기판(100) 상의 다층막의 파손을 방지하기 위함일 수 있다. 표시 패널(10)을 제조하는 방법의 경우 마스크 시트가 사용될 수 있는데, 이 때, 상기 마스크 시트가 화소정의막(220)의 개구(220OP) 내부로 진입하거나 화소정의막(220)에 밀착될 수 있다. 스페이서(230)는 기판(100)에 증착물질을 증착 시 상기 마스크 시트에 의해 기판(100) 및 상기 다층막의 일부가 손상되거나 파손되는 불량을 방지 또는 감소시킬 수 있다.
스페이서(230)는 폴리이미드와 같은 유기물질을 포함할 수 있다. 또는, 스페이서(230)는 실리콘질화물(SiNx)나 실리콘산화물(SiO2)과 같은 무기 절연물을 포함하거나, 유기절연물 및 무기절연물을 포함할 수 있다. 일 실시예에서, 스페이서(230)는 화소정의막(220)과 다른 물질을 포함할 수 있다. 또는 다른 실시예에서, 스페이서(230)는 화소정의막(220)과 동일한 물질을 포함할 수 있으며, 이 경우 화소정의막(220)과 스페이서(230)는 하프톤 마스크 등을 이용한 마스크 공정에서 함께 형성될 수 있다.
화소정의막(220) 상에는 중간층(212)이 배치될 수 있다. 중간층(212)은 화소정의막(220)의 개구(220OP)에 배치된 발광층(212b)을 포함할 수 있다. 발광층(212b)은 소정의 색상의 빛을 방출하는 고분자 또는 저분자 유기물을 포함할 수 있다.
중간층(212)은 화소전극(211) 및 발광층(212b) 사이의 제1기능층(212a) 및 발광층(212b) 및 대향전극(213) 사이의 제2기능층(212c) 중 적어도 하나를 더 포함할 수 있다. 일 실시예에서, 발광층(212b)의 아래와 위에는 각각 제1기능층(212a) 및 제2기능층(212c)이 배치될 수 있다. 제1기능층(212a)은 예컨대, 홀 수송층(HTL: Hole Transport Layer)을 포함하거나, 홀 수송층 및 홀 주입층(HIL: Hole Injection Layer)을 포함할 수 있다. 제2기능층(212c)은 전자 수송층(ETL: Electron Transport Layer) 및/또는 전자 주입층(EIL: Electron Injection Layer)을 포함할 수 있다. 제1기능층(212a) 및/또는 제2기능층(212c)은 후술할 대향전극(213)과 마찬가지로 기판(100)을 전체적으로 커버하도록 형성되는 공통층일 수 있다.
대향전극(213)은 중간층(212) 상에 배치될 수 있다. 대향전극(213)은 일함수가 낮은 도전성 물질로 이루어질 수 있다. 예컨대, 대향전극(213)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 리튬(Li), 칼슘(Ca) 또는 이들의 합금 등을 포함하는 (반)투명층을 포함할 수 있다. 또는, 대향전극(213)은 전술한 물질을 포함하는 (반)투명층 상에 ITO, IZO, ZnO 또는 In2O3과 같은 층을 더 포함할 수 있다.
일부 실시예에서, 대향전극(213) 상에는 캡핑층(미도시)이 더 배치될 수 있다. 캡핑층은 LiF, 무기물, 또는/및 유기물을 포함할 수 있다.
봉지층(300)은 대향전극(213) 상에 배치될 수 있다. 일 실시예에 있어서, 봉지층(300)은 적어도 하나의 무기봉지층 및 적어도 하나의 유기봉지층을 포함할 수 있다. 일 실시예에서, 봉지층(300)이 순차적으로 적층된 제1무기봉지층(310), 유기봉지층(320) 및 제2무기봉지층(330)을 포함할 수 있다.
제1무기봉지층(310) 및 제2무기봉지층(330)은 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 징크산화물(ZnOx), 실리콘산화물(SiO2), 실리콘질화물(SiNx), 실리콘산질화물(SiON) 중 하나 이상의 무기물을 포함할 수 있다. 유기봉지층(320)은 폴리머(polymer) 계열의 물질을 포함할 수 있다. 폴리머 계열의 소재로는 아크릴계 수지, 에폭시계 수지, 폴리이미드 및 폴리에틸렌 등을 포함할 수 있다. 일 실시예로, 유기봉지층(320)은 아크릴레이트(acrylate)를 포함할 수 있다.
상기 봉지층(300) 상에는 터치센서층이 배치될 수 있다. 터치센서층은 외부의 입력, 예를 들어, 터치 이벤트에 따른 좌표정보를 획득할 수 있다.
상기 터치센서층 상에는 반사방지층이 배치될 수 있다. 상기 반사방지층은 표시 패널(10)을 향해 입사하는 빛의 반사율을 감소시킬 수 있다. 일 실시예에서, 반사방지층은 위상지연자(retarder) 및/또는 편광자(polarizer)를 포함할 수 있다. 위상지연자는 필름타입 또는 액정 코팅타입일 수 있고, λ/2 위상지연자 및/또는 λ/4 위상지연자를 포함할 수 있다. 편광자 역시 필름타입 또는 액정 코팅타입일 수 있다. 필름타입은 연신형 합성수지 필름을 포함하고, 액정 코팅타입은 소정의 배열로 배열된 액정들을 포함할 수 있다. 위상지연자 및 편광자는 보호필름을 더 포함할 수 있다.
다른 실시예에서, 상기 반사방지층은 블랙매트릭스와 컬러필터들을 포함할 수 있다. 컬러필터들은 표시 패널(10)의 복수의 표시요소(DPE)들 각각에서 방출되는 빛의 색상을 고려하여 배열될 수 있다. 컬러필터들 각각은 적색, 녹색, 또는 청색의 안료나 염료를 포함할 수 있다. 또는, 컬러필터들 각각은 전술한 안료나 염료 외에 양자점을 더 포함할 수 있다. 또는, 컬러필터들 중 일부는 전술한 안료나 염료를 포함하지 않을 수 있으며, 산화티타늄과 같은 산란입자들을 포함할 수 있다.
또 다른 실시예에서, 상기 반사방지층은 상쇄간섭 구조물을 포함할 수 있다. 상쇄간섭 구조물은 서로 다른 층 상에 배치된 제1반사층과 제2반사층을 포함할 있다. 제1반사층 및 제2반사층에서 각각 반사된 제1반사광과 제2반사광은 상쇄 간섭될 수 있고, 그에 따라 외부광 반사율이 감소될 수 있다.
도 6은 도 3의 표시 패널(10)의 E 부분을 확대한 확대도이다.
도 6을 참조하면, 표시 패널(10)은 기판(100), 화소(PX), 제1배선(WL1), 제2배선(WL2), 및 구동회로(DC)를 포함할 수 있다. 기판(100)은 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 및 중간영역(MA)을 포함할 수 있다.
제1영역(A1)은 제1방향(예를 들어, x 방향 또는 -x 방향)으로 중심영역(CA)과 인접할 수 있다. 제1영역(A1)은 중심영역(CA)으로부터 제1방향(예를 들어, x 방향 또는 -x 방향)으로 연장될 수 있다. 제2영역(A2)은 제2방향(예를 들어, y 방향 또는 -y 방향)으로 중심영역(CA)과 인접할 수 있다. 제2영역(A2)은 중심영역(CA)으로부터 제2방향(예를 들어, y 방향 또는 -y 방향)으로 연장될 수 있다.
코너영역(CNA)은 표시 패널(10)의 모퉁이(CN)에 배치된 영역일 수 있다. 일 실시예에서, 코너영역(CNA)은 표시 패널(10)의 제1방향(예를 들어, x 방향 또는 -x 방향)의 가장자리 및 제2방향(예를 들어, y 방향 또는 -y 방향)의 가장자리가 만나는 영역일 수 있다. 일 실시예에서, 코너영역(CNA)은 중심영역(CA), 제1영역(A1), 제2영역(A2), 및 중간영역(MA)을 적어도 일부 둘러쌀 수 있다. 코너영역(CNA)은 중심코너영역(CCA), 제1인접코너영역(ACA1), 및 제2인접코너영역(ACA2)을 포함할 수 있다.
중심코너영역(CCA)은 연장영역(EA)을 포함할 수 있다. 연장영역(EA)은 중심영역(CA)으로부터 멀어지는 방향으로 연장될 수 있다. 일 실시예에서, 연장영역(EA)은 복수개로 구비될 수 있다. 복수의 연장영역(EA)들은 중심영역(CA)으로부터 멀어지는 방향으로 각각 연장될 수 있다. 일 실시예에서, 복수의 연장영역(EA)들은 제1방향(예를 들어, x 방향 또는 -x 방향) 및 제2방향(예를 들어, y 방향 또는 -y 방향)과 교차하는 방향으로 연장될 수 있다.
인접한 연장영역(EA)들 사이에는 이격영역(SA)이 정의될 수 있다. 이격영역(SA)에는 표시 패널(10)의 구성요소가 배치되지 않는 영역일 수 있다. 모퉁이(CN)에서 중심코너영역(CCA)이 구부러질 때, 중심코너영역(CCA)에는 인장 변형(tensile strain)보다 압축 변형(compressive strain)이 더 크게 발생할 수 있다. 본 실시예에서, 인접한 연장영역(EA)들 사이에는 이격영역(SA)이 정의되어 있으므로 중심코너영역(CCA)은 수축할 수 있다. 따라서, 표시 패널(10)은 중심코너영역(CCA)에서 손상없이 구부러질 수 있다.
제1인접코너영역(ACA1)은 중심코너영역(CCA)과 인접할 수 있다. 일 실시예에서, 제1영역(A1)의 적어도 일부 및 제1인접코너영역(ACA1)은 제1방향(예를 들어, x 방향 또는 -x 방향)으로 배열될 수 있다. 인접한 중심코너영역(CCA)의 단부 및 제1인접코너영역(ACA1)의 단부는 서로 이격될 수 있다. 제1인접코너영역(ACA1)은 제1방향(예를 들어, x 방향 또는 -x 방향)으로의 단면(예를 들어, xz 단면)에서 구부러지고 제2방향(예를 들어, y 방향 또는 -y 방향)으로의 단면(예를 들어, yz 단면)에서 구부러지지 않는 영역으로, 제1인접코너영역(ACA1)의 내부에는 이격영역(SA)이 정의되지 않을 수 있다.
제2인접코너영역(ACA2)은 중심코너영역(CCA)과 인접할 수 있다. 제2영역(A2)의 적어도 일부는 제2방향(예를 들어, y 방향 또는 -y 방향)으로 중심영역(CA) 및 제2인접코너영역(ACA2) 사이에 배치될 수 있다. 인접한 중심코너영역(CCA)의 단부 및 제2인접코너영역(ACA2)의 단부는 서로 이격될 수 있다. 제2인접코너영역(ACA2)은 제1방향(예를 들어, x 방향 또는 -x 방향)으로의 단면(예를 들어, xz 단면)에서 구부러지지 않고 제2방향(예를 들어, y 방향 또는 -y 방향)으로의 단면(예를 들어, yz 단면)에서 구부러지는 영역으로, 제2인접코너영역(ACA2) 내부에는 이격영역(SA)이 정의되지 않을 수 있다.
중간영역(MA)은 중심영역(CA) 및 코너영역(CNA) 사이에 배치될 수 있다. 일 실시예에서, 중간영역(MA)은 중심영역(CA) 및 제1인접코너영역(ACA1) 사이로 연장될 수 있다. 중간영역(MA)은 중심영역(CA) 및 제2인접코너영역(ACA2) 사이로 연장될 수 있다. 일 실시예에서, 중간영역(MA)은 중심영역(CA), 제1영역(A1), 및 제2영역(A2)을 적어도 일부 둘러쌀 수 있다.
복수의 화소(PX)들은 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 및 중간영역(MA)에 배치될 수 있다. 따라서, 표시 패널(10)은 중심영역(CA), 제1영역(A1), 제2영역(A2), 코너영역(CNA), 및 중간영역(MA)에서 화상을 표시할 수 있다. 일 실시예에서, 복수의 연장영역(EA)들은 각각 화소영역(PXA)을 포함할 수 있으며, 화소(PX)는 화소영역(PXA)에 배치될 수 있다. 복수의 화소(PX)들은 복수의 연장영역(EA)들의 연장 방향을 따라 배열될 수 있다. 화소(PX)는 표시요소를 포함할 수 있다.
제1배선(WL1)은 중간영역(MA)에 배치될 수 있다. 일 실시예에서, 제1배선(WL1)은 중간영역(MA)의 연장 방향을 따라 연장될 수 있다. 제1배선(WL1)은 중심영역(CA), 제1영역(A1), 및 제2영역(A2)을 적어도 일부 둘러싸도록 연장될 수 있다. 제1배선(WL1)은 제2전원전압(ELVSS, 도 4a 참조)을 공급하는 전원배선일 수 있다.
제2배선(WL2)은 제1배선(WL1)과 전기적으로 연결될 수 있다. 일 실시예에서, 제2배선(WL2)은 제1배선(WL1)과 서로 다른 층에 배치될 수 있다. 예를 들어, 제2배선(WL2)은 제1절연층 상에 배치되고, 제1배선(WL1)은 제1절연층의 하부에 배치될 수 있다. 이러한 경우, 제2배선(WL2) 및 제1배선(WL1)은 상기 제1절연층의 컨택홀을 통해 전기적으로 연결될 수 있다. 따라서, 제2배선(WL2)은 제2전원전압(ELVSS, 도 4a 참조)을 공급하는 전원배선일 수 있다.
제2배선(WL2)은 중간영역(MA)으로부터 코너영역(CNA)으로 연장될 수 있다. 일 실시예에서, 제2배선(WL2)은 중간영역(MA)으로부터 연장영역(EA)으로 연장될 수 있다. 제2배선(WL2)은 일측이 개방된 개구 형상을 가질 수 있다. 개방된 개구 형상은 중심영역(CA)으로의 방향으로 배향될 수 있다.
제2배선(WL2)은 복수개로 구비될 수 있다. 복수의 제2배선(WL2)들은 코너영역(CNA)에 배치될 수 있다. 복수의 제2배선(WL2)들은 중심코너영역(CCA), 제1인접코너영역(ACA1), 및 제2인접코너영역(ACA2)에 배치될 수 있다. 일 실시예에서, 복수의 제2배선(WL2)들은 각각 연장영역(EA)에 배치될 수 있다.
구동회로(DC)는 중간영역(MA)에 배치될 수 있다. 구동회로(DC)는 복수개로 구비될 수 있다. 복수의 구동회로(DC)들은 중간영역(MA)의 연장 방향을 따라 배열될 수 있다. 복수의 구동회로(DC)들은 중심영역(CA), 제1영역(A1), 및 제2영역(A2)을 적어도 일부 둘러싸도록 배열될 수 있다. 일 실시예에서, 구동회로(DC)는 스캔선으로 스캔 신호를 공급할 수 있다. 다른 실시예에서, 구동회로(DC)는 이전스캔선으로 이전 스캔 신호를 공급할 수 있다. 또 다른 실시예에서, 구동회로(DC)는 발광제어선으로 발광 제어 신호를 공급할 수 있다.
복수의 화소(PX)들은 중간영역(MA)에 배치될 수 있다. 일 실시예에서, 제1배선(WL1) 및 구동회로(DC) 적어도 하나는 복수의 화소(PX)들과 중첩할 수 있다. 따라서, 중간영역(MA)에 제1배선(WL1) 및 구동회로(DC)가 배치되더라도 표시 패널(10)은 중간영역(MA)에서 화상을 표시할 수 있다.
도 7a 및 도 7b는 각각 도 6의 표시 패널(10)의 F 부분을 본 발명의 일 실시예에 따라 확대하여 개략적으로 나타낸 평면도이다.
도 7a 및 도 7b를 참조하면, 표시 패널(10)은 기판(100), 제1배선(WL1), 제2배선(WL2), 화소회로(PC), 구동회로(DC), 신호선(SGL), 연결배선(CWL), 구동전압선(PL), 및 표시요소(DPE)를 포함할 수 있다. 기판(100)은 중심영역(CA), 코너영역(CNA), 및 중간영역(MA)을 포함할 수 있다.
코너영역(CNA)은 연장영역(EA)을 포함할 수 있다. 일 실시예에서, 코너영역(CNA)은 복수개로 구비될 수 있으며, 인접한 연장영역(EA)들 사이에는 이격영역이 정의될 수 있다. 연장영역(EA)은 연장 방향(EDR)을 따라 연장될 수 있다. 일 실시예에서, 연장 방향(EDR)은 제1방향 및/또는 제2방향과 교차하는 방향일 수 있다. 연장영역(EA)은 화소영역(PXA) 및 말단영역(ENDA)을 포함할 수 있다. 화소영역(PXA)은 말단영역(ENDA) 및 중간영역(MA) 사이에 배치될 수 있다. 말단영역(ENDA)은 화소영역(PXA)의 외측에 배치될 수 있다. 말단영역(ENDA)은 연장영역(EA)의 단부일 수 있다.
중간영역(MA)은 중심영역(CA) 및 코너영역(CNA) 사이에 배치될 수 있다.
제1배선(WL1)은 중간영역(MA)에 배치될 수 있다. 일 실시예에서, 제1배선(WL1)은 중간영역(MA)의 연장 방향을 따라 연장될 수 있다. 일 실시예에서, 제1배선(WL1)은 코너영역(CNA)과 인접하게 배치되며 중간영역(MA)의 가장자리를 따라 연장될 수 있다. 제1배선(WL1)은 제2전원전압(ELVSS, 도 4a 참조)을 공급하는 전원배선일 수 있다.
제2배선(WL2)은 제1배선(WL1)과 전기적으로 연결될 수 있다. 일 실시예에서, 제2배선(WL2)은 제1배선(WL1)과 서로 다른 층에 배치될 수 있다. 예를 들어, 제2배선(WL2)은 제1절연층 상에 배치되고, 제1배선(WL1)은 제1절연층의 하부에 배치될 수 있다. 이러한 경우, 제2배선(WL2) 및 제1배선(WL1)은 상기 제1절연층의 컨택홀을 통해 전기적으로 연결될 수 있다. 따라서, 제2배선(WL2)은 제2전원전압(ELVSS, 도 4a 참조)을 공급하는 전원배선일 수 있다.
제2배선(WL2)은 제1부분(P1) 및 제2부분(P2)을 포함할 수 있다. 제1부분(P1) 및 제2부분(P2)은 중간영역(MA)으로부터 연장영역(EA)으로 연장될 수 있다. 제1부분(P1) 및 제2부분(P2)은 중간영역(MA)에서 서로 이격될 수 있다. 제1부분(P1) 및 제2부분(P2)은 각각 연장영역(EA)의 가장자리와 인접할 수 있다. 예를 들어, 제1부분(P1)은 연장영역(EA)의 일측 가장자리와 인접할 수 있고, 제2부분(P2)은 연장영역(EA)의 타측 가장자리와 인접할 수 있다. 상기 연장영역(EA)의 일측 가장자리 및 상기 연장영역(EA)의 타측 가장자리는 서로 다른 이격영역들을 정의할 수 있다.
제1부분(P1) 및 제2부분(P2)은 말단영역(ENDA)에서 서로 만나 일체로 구비될 수 있다. 따라서, 제2배선(WL2)은 일측이 개방된 개구 형상을 가질 수 있다. 개방된 개구 형상은 중심영역(CA)으로의 방향으로 배향될 수 있다. 제1부분(P1) 및 제2부분(P2)은 말단영역(ENDA)에서 서로 만나므로 제2배선(WL2)은 낮은 저항을 유지할 수 있다.
화소회로(PC)는 기판(100) 상에 배치될 수 있다. 일 실시예에서, 화소회로(PC)는 화소영역(PXA)에 배치될 수 있다. 도시하지 않았으나, 화소회로(PC)는 중심영역(CA)에도 배치될 수 있다. 일 실시예에서, 화소회로(PC)는 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)를 포함할 수 있다.
제1화소회로(PC1)는 중간영역(MA)에 배치된 표시요소(DPE)와 전기적으로 연결될 수 있다. 따라서, 제1화소회로(PC1)는 중간영역(MA)에 배치된 표시요소(DPE)를 구동시킬 수 있다. 제1화소회로(PC1)는 연장영역(EA)에 배치될 수 있다. 제1화소회로(PC1)는 화소영역(PXA)에 배치될 수 있다.
제2화소회로(PC2)는 연장영역(EA)에 배치된 표시요소(DPE)와 전기적으로 연결될 수 있다. 따라서, 제2화소회로(PC2)는 연장영역(EA)에 배치된 표시요소(DPE)를 구동시킬 수 있다. 제2화소회로(PC2)는 연장영역(EA)에 배치될 수 있다. 제2화소회로(PC2)는 화소영역(PXA)에 배치될 수 있다. 일 실시예에서, 제2화소회로(PC2)는 제1화소회로(PC1)보다 중간영역(MA)으로부터 더 멀리 배치될 수 있다. 이를 다시 말하면, 제1화소회로(PC1)는 제2화소회로(PC2) 및 중간영역(MA) 사이에 배치될 수 있다.
제3화소회로(PC3)는 연장영역(EA)에 배치된 표시요소(DPE)와 전기적으로 연결될 수 있다. 따라서, 제3화소회로(PC3)는 연장영역(EA)에 배치된 표시요소(DPE)를 구동시킬 수 있다. 제3화소회로(PC3)는 연장영역(EA)에 배치될 수 있다. 제3화소회로(PC3)는 화소영역(PXA)에 배치될 수 있다. 일 실시예에서, 제3화소회로(PC3)는 제2화소회로(PC2)보다 중간영역(MA)으로부터 더 멀리 배치될 수 있다. 이를 다시 말하면, 제2화소회로(PC2)는 제1화소회로(PC1) 및 제3화소회로(PC3) 사이에 배치될 수 있다.
구동회로(DC)는 중간영역(MA)에 배치될 수 있다. 구동회로(DC)는 신호선(SGL)을 통해 신호를 화소회로(PC)로 전달할 수 있다. 일 실시예에서, 구동회로(DC)는 제1구동회로(DC1) 및 제2구동회로(DC2)를 포함할 수 있다. 일 실시예에서, 제1구동회로(DC1) 및 제2구동회로(DC2) 중 어느 하나는 신호선(SGL)을 통해 발광 제어 신호를 전달할 수 있다. 제1구동회로(DC1) 및 제2구동회로(DC2) 중 다른 하나는 신호선(SGL)을 통해 스캔 신호 또는 이전 스캔 신호를 전달할 수 있다.
신호선(SGL)은 구동회로(DC)와 전기적으로 연결될 수 있다. 신호선(SGL)은 구동회로(DC)에서 발생한 신호를 화소회로(PC)로 전달할 수 있다. 도 7a에서 신호선(SGL)은 제1구동회로(DC1)에 전기적으로 연결된 것을 도시하고 있으나, 다른 실시예에서, 신호선(SGL)은 제2구동회로(DC2)에 전기적으로 연결될 수 있다.
신호선(SGL)은 중간영역(MA)으로부터 연장영역(EA)으로 연장될 수 있다. 예를 들어, 신호선(SGL)은 연장영역(EA)의 연장 방향(EDR)을 따라 연장될 수 있다. 일 실시예에서, 신호선(SGL)은 연장영역(EA)의 말단에 배치된 제3화소회로(PC3)의 위치까지 연장될 수 있다. 도시하지 않았으나, 신호선(SGL)은 연장영역(EA)에서 브릿지배선을 통해 연장영역(EA)에 배치된 화소회로(PC)와 전기적으로 연결될 수 있다. 일 실시예에서, 상기 브릿지배선은 연장 방향(EDR)의 직교하는 수직 방향(VDR)으로 연장될 수 있다. 다른 실시예에서, 도시하지 않았으나, 신호선(SGL)은 중간영역(MA)으로부터 중심영역(CA)으로 연장될 수 있다. 따라서, 신호선(SGL)은 중심영역(CA)에 배치된 화소회로(PC)로 신호를 전달할 수 있다.
일 실시예에서, 신호선(SGL)은 스캔 신호를 전달할 수 있다. 다른 실시예에서, 신호선(SGL)은 이전 스캔 신호를 전달할 수 있다. 또 다른 실시예에서, 신호선(SGL)은 발광 제어 신호를 전달할 수 있다.
연결배선(CWL)은 화소회로(PC) 및 표시요소(DPE)를 전기적으로 연결시킬 수 있다. 연결배선(CWL)은 서로 다른 영역에 배치된 화소회로(PC) 및 표시요소(DPE)를 전기적으로 연결시킬 수 있다. 따라서, 화소회로(PC) 및 상기 화소회로(PC)에 대응되는 표시요소(DPE)의 위치는 서로 상이할 수 있다. 일 실시예에서, 연결배선(CWL) 및 제2배선(WL2)은 동일한 층에 배치될 수 있다. 연결배선(CWL) 및 제2배선(WL2)은 동일한 물질을 포함할 수 있으며, 동일한 공정으로 형성될 수 있다. 연결배선(CWL)은 제1연결배선(CWL1), 제2연결배선(CWL2), 및 제3연결배선(CWL3)을 포함할 수 있다.
제1연결배선(CWL1)은 제1화소회로(PC1)와 전기적으로 연결될 수 있다. 제1연결배선(CWL1)은 중간영역(MA)에 배치된 표시요소(DPE)와 전기적으로 연결될 수 있다. 제1연결배선(CWL1)은 코너영역(CNA)으로부터 중간영역(MA)으로 연장될 수 있다. 따라서, 제1연결배선(CWL1)은 제1부분(P1) 및 제2부분(P2) 사이에서 연장될 수 있다. 제1연결배선(CWL1)은 제2배선(WL2)과 동일한 층에 배치될 수 있지만 서로 이격될 수 있다. 또한, 제1연결배선(CWL1)은 제1배선(WL1)과 상이한 층에 배치되므로 제1연결배선(CWL1) 및 제1배선(WL1)은 서로 교차할 수 있다. 따라서, 제1연결배선(CWL1)은 연장영역(EA)에 배치된 제1화소회로(PC1) 및 중간영역(MA)에 배치된 표시요소(DPE)를 서로 전기적으로 연결시킬 수 있다.
제2연결배선(CWL2)은 제2화소회로(PC2)와 전기적으로 연결될 수 있다. 제2연결배선(CWL2)은 연장영역(EA)에 배치된 표시요소(DPE)와 전기적으로 연결될 수 있다. 제2연결배선(CWL2)은 제1부분(P1) 및 제2부분(P2) 사이에서 연장될 수 있다. 제2연결배선(CWL2)은 제2배선(WL2)과 동일한 층에 배치될 수 있지만 서로 이격될 수 있다.
제3연결배선(CWL3)은 제3화소회로(PC3)와 전기적으로 연결될 수 있다. 제3연결배선(CWL3)은 연장영역(EA)에 배치된 표시요소(DPE)와 전기적으로 연결될 수 있다. 제3연결배선(CWL3)은 제1부분(P1) 및 제2부분(P2) 사이에서 연장될 수 있다. 제3연결배선(CWL3)은 제2배선(WL2)과 동일한 층에 배치될 수 있지만 서로 이격될 수 있다.
구동전압선(PL)은 중간영역(MA)에 배치될 수 있다. 일 실시예에서, 구동전압선(PL)은 중간영역(MA)의 연장 방향을 따라 연장될 수 있다. 구동전압선(PL)은 제1배선(WL1)보다 중심영역(CA)에 가까울 수 있다. 일 실시예에서, 구동전압선(PL) 및 제1배선(WL1) 사이에는 구동회로(DC)가 배치될 수 있다. 구동전압선(PL)은 제1전원전압(ELVDD, 도 4a 참조)을 공급하는 전원배선일 수 있다. 도시하지는 않았으나, 구동전압선(PL)은 구동전압선(PL)과 전기적으로 연결된 추가배선을 통해 화소회로(PC)와 전기적으로 연결될 수 있다. 일 실시예에서, 구동전압선(PL) 및 제1배선(WL1)은 동일한 층에 배치될 수 있다.
표시요소(DPE)는 기판(100) 상에 배치될 수 있다. 일 실시예에서, 표시요소(DPE)는 중심영역(CA), 중간영역(MA), 및 연장영역(EA) 중 적어도 하나에 배치될 수 있다. 표시요소(DPE)는 화소를 구현할 수 있다. 이를 다시 말하면, 화소는 표시요소(DPE)를 포함할 수 있다. 화소는 복수의 부화소들을 포함할 수 있다. 예를 들어, 복수의 부화소들은 적색 부화소, 녹색 부화소, 및 청색 부화소를 포함할 수 있다. 다른 실시예에서, 복수의 부화소들은 적색 부화소, 녹색 부화소, 청색 부화소, 및 백색 부화소를 포함할 수 있다. 이하에서는 복수의 부화소들이 적색 부화소, 녹색 부화소, 및 청색 부화소를 포함하는 경우를 중심으로 상세히 설명하기로 한다.
적색 부화소는 적색 빛을 발광하는 적색 표시요소(DPEr)를 포함할 수 있다. 녹색 부화소는 녹색 표시요소(DPEg)를 포함할 수 있다. 청색 부화소는 청색 표시요소(DPEb)를 포함할 수 있다. 일 실시예에서, 적색 부화소, 녹색 부화소, 및 청색 부화소는 각각 적색 표시요소(DPEr)의 발광영역, 녹색 표시요소(DPEg)의 발광영역, 및 청색 표시요소(DPEb)의 발광영역으로 정의될 수 있다. 도 7a 및 도 7b에서 적색 표시요소(DPEr), 녹색 표시요소(DPEg), 및 청색 표시요소(DPEb)의 배치는 S-스트라이프 방식으로 배치된 것을 도시한다. 예를 들어, 적색 표시요소(DPEr) 및 청색 표시요소(DPEb)는 수직 방향(VDR)으로 나란히 배치되고, 적색 표시요소(DPEr) 및 녹색 표시요소(DPEg)는 연장 방향(EDR)으로 나란히 배치되며, 청색 표시요소(DPEb) 및 녹색 표시요소(DPEg)는 연장 방향(EDR)으로 나란히 배치될 수 있다. 그러나, 적색 표시요소(DPEr), 녹색 표시요소(DPEg), 및 청색 표시요소(DPEb)의 배치는 이에 한정되지 않을 수 있다. 다른 실시예에서, 적색 표시요소(DPEr), 녹색 표시요소(DPEg), 및 청색 표시요소(DPEb)는 펜타일 매트릭스(Pentile MatrixTM) 방식으로 배치될 수 있다. 일 실시예에서, 중심영역(CA)에 배치된 적색 표시요소(DPEr), 녹색 표시요소(DPEg), 및 청색 표시요소(DPEb)의 배치는 연장영역(EA) 및 중간영역(MA)에 배치된 적색 표시요소(DPEr), 녹색 표시요소(DPEg), 및 청색 표시요소(DPEb)의 배치와 상이할 수 있다. 예를 들어, 중심영역(CA)에서 적색 표시요소(DPEr), 녹색 표시요소(DPEg), 및 청색 표시요소(DPEb)는 펜타일 매트릭스(Pentile MatrixTM) 방식으로 배치되고 연장영역(EA) 및 중간영역(MA)에 배치된 적색 표시요소(DPEr), 녹색 표시요소(DPEg), 및 청색 표시요소(DPEb)는 S-스트라이프 방식으로 배치될 수 있다.
표시요소(DPE)는 제1표시요소(DPE1), 제2표시요소(DPE2), 및 제3표시요소(DPE3)를 포함할 수 있다. 제1표시요소(DPE1)는 중간영역(MA)에 배치될 수 있다. 제1표시요소(DPE1)는 제1연결배선(CWL1)과 전기적으로 연결될 수 있다. 따라서, 표시 패널(10)은 중간영역(MA)에서 화상을 표시할 수 있다. 일 실시예에서, 제1표시요소(DPE1)는 적색 표시요소(DPEr), 녹색 표시요소(DPEg), 및 청색 표시요소(DPEb)를 포함할 수 있으며, 이러한 경우, 제1화소회로(PC1) 및 제1연결배선(CWL1)은 복수개로 구비될 수 있다.
제2표시요소(DPE2)는 연장영역(EA)에 배치될 수 있다. 제2표시요소(DPE2)는 제2연결배선(CWL2)과 전기적으로 연결될 수 있다. 따라서, 표시 패널(10)은 연장영역(EA)에서 화상을 표시할 수 있다. 일 실시예에서, 제2표시요소(DPE2)는 제1화소회로(PC1)와 중첩할 수 있다. 일 실시예에서, 제2표시요소(DPE2)는 적색 표시요소(DPEr), 녹색 표시요소(DPEg), 및 청색 표시요소(DPEb)를 포함할 수 있으며, 이러한 경우, 제2화소회로(PC2) 및 제2연결배선(CWL2)은 복수개로 구비될 수 있다.
제3표시요소(DPE3)는 연장영역(EA)에 배치될 수 있다. 제3표시요소(DPE3)는 제3연결배선(CWL3)과 전기적으로 연결될 수 있다. 따라서, 표시 패널(10)은 연장영역(EA)에서 화상을 표시할 수 있다. 일 실시예에서, 제3표시요소(DPE3)는 제2표시요소(DPE2)보다 중간영역(MA)으로부터 더 멀리 배치될 수 있다. 이를 다시 말하면, 제2표시요소(DPE2)는 제1표시요소(DPE1) 및 제3표시요소(DPE3) 사이에 배치될 수 있다. 일 실시예에서, 제3표시요소(DPE3)는 제2화소회로(PC2)와 중첩할 수 있다. 일 실시예에서, 제3화소회로(PC3)는 표시요소(DPE)와 중첩하지 않을 수 있다. 일 실시예에서, 제3표시요소(DPE3)는 적색 표시요소(DPEr), 녹색 표시요소(DPEg), 및 청색 표시요소(DPEb)를 포함할 수 있으며, 이러한 경우, 제3화소회로(PC3) 및 제3연결배선(CWL3)은 복수개로 구비될 수 있다.
도 8은 도 6의 표시 패널(10)의 F 부분을 본 발명의 다른 실시예에 따라 확대하여 개략적으로 나타낸 평면도이다. 도 8에 있어서, 도 7a와 동일한 참조부호는 동일부재를 의미하므로 중복된 설명은 생략하기로 한다.
도 8을 참조하면, 표시 패널(10)은 기판(100), 제1배선(WL1), 제2배선(WL2), 화소회로(PC), 구동회로(DC), 연결배선(CWL), 구동전압선(PL), 및 표시요소(DPE)를 포함할 수 있다. 기판(100)은 중심영역(CA), 코너영역(CNA), 및 중간영역(MA)을 포함할 수 있다.
표시요소(DPE)는 기판(100) 상에 배치될 수 있다. 일 실시예에서, 표시요소(DPE)는 중심영역(CA), 중간영역(MA), 및 연장영역(EA) 중 적어도 하나에 배치될 수 있다. 표시요소(DPE)는 제1표시요소(DPE1), 제2표시요소(DPE2), 및 제3표시요소(DPE3)를 포함할 수 있다.
제2표시요소(DPE2)는 연장영역(EA)에서 복수개로 구비될 수 있다. 이를 다시 말하면, 복수의 제2표시요소(DPE2)들은 하나의 연장영역(EA)에 배치될 수 있다. 복수의 제2표시요소(DPE2)들은 하나의 연장영역(EA)에서 연장영역(EA)의 연장 방향(EDR)과 직교하는 방향으로 나란히 배치될 수 있다. 예를 들어, 복수의 제2표시요소(DPE2)들은 하나의 연장영역(EA)에서 수직 방향(VDR)으로 나란히 배치될 수 있다. 일 실시예에서, 복수의 제2표시요소(DPE2)들은 복수의 화소회로들과 각각 전기적으로 연결될 수 있으며 독립적으로 구동될 수 있다.
제3표시요소(DPE3)는 연장영역(EA)에서 복수개로 구비될 수 있다. 이를 다시 말하면, 복수의 제3표시요소(DPE3)들은 하나의 연장영역(EA)에 배치될 수 있다. 복수의 제3표시요소(DPE3)들은 하나의 연장영역(EA)에서 연장영역(EA)의 연장 방향(EDR)과 직교하는 방향으로 나란히 배치될 수 있다. 예를 들어, 복수의 제3표시요소(DPE3)들은 하나의 연장영역(EA)에서 수직 방향(VDR)으로 나란히 배치될 수 있다. 일 실시예에서, 복수의 제3표시요소(DPE3)들은 복수의 화소회로들과 각각 전기적으로 연결될 수 있으며 독립적으로 구동될 수 있다. 복수의 제2표시요소(DPE2)들 및 복수의 제3표시요소(DPE3)들은 연장 방향(EDR)으로 나란히 배치될 수 있다.
일 실시예에서, 제1표시요소(DPE1)는 중간영역(MA)에서 복수개로 구비될 수 있다. 일 실시예에서, 복수의 제1표시요소(DPE1)들은 복수의 화소회로들과 각각 전기적으로 연결될 수 있으며 독립적으로 구동될 수 있다. 복수의 제1표시요소(DPE1)들, 복수의 제2표시요소(DPE2)들, 및 복수의 제3표시요소(DPE3)들은 연장 방향(EDR)으로 나란히 배치될 수 있다. 따라서, 표시 패널(10)의 코너영역(CNA) 및 중간영역(MA)에서 해상도가 증가할 수 있다.
도 9는 도 6의 표시 패널(10)의 F 부분을 본 발명의 비교예에 따라 확대하여 개략적으로 나타낸 평면도이다.
도 9를 참조하면, 비교예에 따른 표시 패널(10)은 기판(100), 제1배선(WL1), 제2배선(WL2), 화소회로(PC), 구동회로(DC), 연결배선(CWL), 및 표시요소(DPE)를 포함할 수 있다. 기판(100)은 중심영역(CA), 코너영역(CNA), 및 중간영역(MA)을 포함할 수 있다. 중간영역(MA)은 제1중간영역(MA1) 및 제2중간영역(MA2)을 포함할 수 있다. 제2중간영역(MA2)은 제1중간영역(MA1) 및 중심영역(CA) 사이에 배치될 수 있다.
제1배선(WL1)은 중간영역(MA)에 배치될 수 있다. 비교예에 따른 제1배선(WL1)은 제1절연층 하부에 배치되고 제1절연층 상부에 배치된 이중 배선일 수 있다.
화소회로(PC)는 기판(100) 상에 배치될 수 있다. 화소회로(PC)는 제1화소회로(PC1), 제2화소회로(PC2), 및 제3화소회로(PC3)를 포함할 수 있다. 제1화소회로(PC1)는 제2중간영역(MA2)에 배치될 수 있다.
구동회로(DC)는 제1중간영역(MA1)에 배치될 수 있다.
연결배선(CWL)은 화소회로(PC) 및 표시요소(DPE)를 전기적으로 연결시킬 수 있다. 연결배선(CWL)은 제1연결배선(CWL1), 제2연결배선(CWL2), 및 제3연결배선(CWL3)을 포함할 수 있다. 제1연결배선(CWL1)은 제2중간영역(MA2)으로부터 제1중간영역(MA1)으로 연장될 수 있다.
비교예와 같이 제1화소회로(PC1)가 제2중간영역(MA2)에 배치되는 경우, 비교예에 따른 연장영역(EA)의 길이(EALE)는 본 실시예에 따른 연장영역(EA)의 길이(EAL, 도 7a 참조)보다 짧을 수 있다. 이를 다시 말하면, 비교예에 따른 연장영역(EA)이 복수개로 구비되었을 때, 인접한 연장영역(EA)들 사이의 이격영역이 충분하지 않을 수 있다. 이러한 경우, 인접한 연장영역(EA)들 사이에 이격영역이 구비되더라도 코너영역(CNA)이 구부러질 때 코너영역(CNA)에서 표시 패널(10)이 손상될 수 있다.
본 실시예에서는 제1화소회로(PC1)를 연장영역(EA)에 배치시킬 수 있다. 이러한 경우, 인접한 연장영역(EA)들 사이의 이격영역이 충분히 확보될 수 있다. 따라서, 코너영역(CNA)이 구부러질 때 코너영역(CNA)에서 표시 패널(10)이 손상되는 것을 방지 또는 감소시킬 수 있다.
비교예에서 제1화소회로(PC1)가 연장영역(EA)에 배치되더라도 제1배선(WL1)이 이중 배선이라면 제1연결배선(CWL1)을 통해 제1화소회로(PC1) 및 제1표시요소(DPE1)를 전기적으로 연결시키지 못할 수 있다.
본 실시예에서는, 제1배선(WL1)이 하나의 층에 배치된 단일 배선이며, 제1연결배선(CWL1)이 제2배선(WL2)의 제1부분(P1) 및 제2배선(WL2)의 제2부분(P2) 사이에서 연장영역(EA)으로부터 중간영역(MA)으로 연장될 수 있다. 따라서, 제1화소회로(PC1)가 연장영역(EA)에 배치되더라도 제1연결배선(CWL1)을 통해 제1화소회로(PC1) 및 제1표시요소(DPE1)를 전기적으로 연결시킬 수 있다.
도 10은 도 7a의 표시 패널(10)을 G-G'선에 따라 개략적으로 나타낸 단면도이다. 도 11은 도 7a의 표시 패널(10)을 H-H'선에 따라 개략적으로 나타낸 단면도이다. 도 10 및 도 11은 표시 패널(10) 중 기판(100) 및 화소회로층(PCL)을 개략적으로 도시한다.
도 10을 참조하면, 표시 패널(10)은 기판(100) 및 화소회로층(PCL)을 포함할 수 있다. 기판(100)은 중간영역(MA) 및 연장영역(EA)을 포함할 수 있다. 연장영역(EA)은 중간영역(MA)으로부터 연장 방향(EDR)으로 연장될 수 있다. 화소회로층(PCL)은 무기절연층(IIL), 제1배선(WL1), 제1절연층(115), 제2배선(WL2), 및 제2절연층(116)을 포함할 수 있다. 무기절연층(IIL)은 기판(100) 상에 배치될 수 있다. 무기절연층(IIL)은 버퍼층(111), 제1게이트절연층(112), 제2게이트절연층(113), 및 층간절연층(114)을 포함할 수 있다.
제1배선(WL1)은 무기절연층(IIL) 상에 배치될 수 있다. 제1배선(WL1)은 중간영역(MA)에 배치될 수 있다. 제1배선(WL1)은 전도성이 높은 재료를 포함할 수 있다. 제1배선(WL1)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 구비될 수 있다. 일 실시예에서, 제1배선(WL1)은 Ti/Al/Ti의 다층 구조를 가질 수 있다. 일 실시예에서, 제1배선(WL1)은 도 5의 제1소스전극(SE1), 제1드레인전극(DE1), 제2소스전극(SE2), 및 제2드레인전극(DE2)과 동일한 물질을 포함할 수 있으며, 동일한 공정에서 형성될 수 있다.
제1절연층(115)은 제1배선(WL1) 및 무기절연층(IIL) 상에 배치될 수 있다. 제1절연층(115)은 제1컨택홀(CNT1)을 구비할 수 있다. 제1컨택홀(CNT1)은 제1배선(WL1)을 노출시킬 수 있다.
제2배선(WL2)은 제1절연층(115) 상에 배치될 수 있다. 제2배선(WL2)은 중간영역(MA)으로부터 연장영역(EA)으로 연장될 수 있다. 제2배선(WL2) 및 제1배선(WL1)은 제1컨택홀(CNT1)을 통해 전기적으로 연결될 수 있다.
제2배선(WL2)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 구비될 수 있다. 일 실시예에서, 제2배선(WL2)은 Ti/Al/Ti의 다층 구조를 가질 수 있다. 일 실시예에서, 제2배선(WL2)은 도 5의 연결전극(CML)과 동일한 물질을 포함할 수 있으며, 동일한 공정에서 형성될 수 있다.
제2절연층(116)은 제2배선(WL2) 및 제1절연층(115) 상에 배치될 수 있다. 이를 다시 말하면, 제2배선(WL2)은 제1절연층(115) 및 제2절연층(116) 사이에 배치될 수 있다.
도 11을 참조하면, 표시 패널(10)은 기판(100) 및 화소회로층(PCL)을 포함할 수 있다. 화소회로층(PCL)은 무기절연층(IIL), 신호선(SGL), 제1배선(WL1), 제1절연층(115), 제2배선(WL2), 제1연결배선(CWL1)을 포함할 수 있다. 기판(100)은 중간영역(MA)을 포함할 수 있다. 무기절연층(IIL)은 버퍼층(111), 제1게이트절연층(112), 제2게이트절연층(113), 및 층간절연층(114)을 포함할 수 있다.
신호선(SGL)은 제1신호선(SGL1) 및 제2신호선(SGL2)을 포함할 수 있다. 일 실시예에서, 제1신호선(SGL1)은 제1게이트절연층(112) 및 제2게이트절연층(113) 사이에 배치될 수 있다. 제1신호선(SGL1)은 저저항 금속 물질을 포함할 수 있다. 제1신호선(SGL1)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 구비될 수 있다. 일 실시예에서, 제1신호선(SGL1)은 도 5의 제1게이트전극(GE1) 및 제2게이트전극(GE2)과 동일한 물질을 포함할 수 있으며, 동일한 공정에서 형성될 수 있다.
제2신호선(SGL2)은 제2게이트절연층(113) 및 층간절연층(114) 사이에 배치될 수 있다. 제2신호선(SGL2)은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)를 포함할 수 있으며, 전술한 물질의 단일층 또는 다층일 수 있다. 일 실시예에서, 제2신호선(SGL2)은 도 5의 상부 전극(CE2)과 동일한 물질을 포함할 수 있으며, 동일한 공정에서 형성될 수 있다.
일 실시예에서, 제1신호선(SGL1) 및 제2신호선(SGL2)은 수직 방향(VDR)으로 교번하여 배치될 수 있다. 따라서, 제1신호선(SGL1) 및 제2신호선(SGL2)이 연장영역으로 연장되었을 때, 제1신호선(SGL1) 및 제2신호선(SGL2)으로 인해 연장영역의 수직 방향(VDR)으로의 폭이 증가하는 것을 방지 또는 감소시킬 수 있다.
제1배선(WL1)은 무기절연층(IIL) 상에 배치될 수 있으며, 제1절연층(115)은 제1배선(WL1) 상에 배치될 수 있다. 제1절연층(115)은 컨택홀(CNT)을 구비할 수 있다. 일 실시예에서, 컨택홀(CNT)은 제1컨택홀(CNT1) 및 제2컨택홀(CNT2)을 포함할 수 있다.
제2배선(WL2) 및 제1연결배선(CWL1)은 제1절연층(115) 상에 배치될 수 있다. 제2절연층(116)은 제2배선(WL2), 제1연결배선(CWL1), 및 제1절연층(115) 상에 배치될 수 있다. 제2배선(WL2)은 컨택홀(CNT)을 통해 제1배선(WL1)과 전기적으로 연결될 수 있다. 일 실시예에서, 제2배선(WL2)은 제1부분(P1) 및 제2부분(P2)을 포함할 수 있다. 제1부분(P1)은 제1컨택홀(CNT1)을 통해 제1배선(WL1)과 전기적으로 연결될 수 있다. 제2부분(P2)은 제2컨택홀(CNT2)을 통해 제1배선(WL1)과 전기적으로 연결될 수 있다.
제1연결배선(CWL1)은 제2배선(WL2)과 동일한 층에 배치될 수 있다. 일 실시예에서, 제1연결배선(CWL1)은 제1절연층(115) 및 제2절연층(116) 사이에 배치될 수 있다. 제1연결배선(CWL1)은 제1부분(P1) 및 제2부분(P2) 사이에 배치될 수 있다. 제1연결배선(CWL1)은 제2배선(WL2)과 동일한 물질을 포함할 수 있으며, 동일한 공정에서 형성될 수 있다. 따라서, 마스크 수 증가 없이 제1연결배선(CWL1) 및 제2배선(WL2)을 형성할 수 있으며, 표시 패널(10)은 중간영역(MA)에서도 화상을 표시할 수 있다.
도 12는 도 7a의 표시 패널(10)을 I-I'선에 따라 개략적으로 나타낸 단면도이다. 도 12에 있어서, 도 5와 동일한 참조부호는 동일부재를 의미하는 바 중복된 설명은 생략하기로 한다.
도 12를 참조하면, 표시 패널(10)은 기판(100), 화소회로층(PCL), 표시요소층(DEL), 및 봉지층(300)을 포함할 수 있다. 기판(100)은 중간영역(MA) 및 코너영역(CNA)을 포함할 수 있다. 코너영역(CNA)은 연장영역(EA)을 포함할 수 있다. 연장영역(EA)은 중간영역(MA)으로부터 연장 방향(EDR)으로 연장될 수 있다.
화소회로층(PCL)은 무기절연층(IIL), 제1배선(WL1), 제1화소회로(PC1), 구동회로(DC), 제1절연층(115), 제1연결배선(CWL1), 및 제2절연층(116)을 포함할 수 있다.
제1화소회로(PC1)는 연장영역(EA)에 배치될 수 있다. 제1화소회로(PC1)는 적어도 하나의 박막트랜지스터를 포함할 수 있다. 구동회로(DC)는 중간영역(MA)에 배치될 수 있다. 구동회로(DC)는 적어도 하나의 박막트랜지스터를 포함할 수 있다.
무기절연층(IIL)은 기판(100) 상에 배치될 수 있다. 제1배선(WL1)은 중간영역(MA)에 배치될 수 있다. 제1배선(WL1)은 무기절연층(IIL) 상에 배치될 수 있다.
제1절연층(115)은 제1화소회로(PC1), 제1배선(WL1), 구동회로(DC), 및 무기절연층(IIL) 상에 배치될 수 있다.
제1연결배선(CWL1)은 제1절연층(115) 상에 배치될 수 있다. 제1연결배선(CWL1)은 제1절연층(115)의 홀을 통해 제1화소회로(PC1)와 전기적으로 연결될 수 있다. 제1연결배선(CWL1)은 코너영역(CNA)으로부터 중간영역(MA)으로 연장될 수 있다. 일 실시예에서, 제1연결배선(CWL1)은 기판(100)의 두께 방향(예를 들어, z 방향)으로 제1배선(WL1) 및/또는 구동회로(DC)와 중첩할 수 있다.
제2절연층(116)은 제1절연층(115) 및 제1연결배선(CWL1) 상에 배치될 수 있다.
표시요소층(DEL)은 화소회로층(PCL) 상에 배치될 수 있다. 표시요소층(DEL)은 중간영역(MA)에 배치된 제1표시요소(DPE1)를 포함할 수 있다. 제1표시요소(DPE1)는 제1연결배선(CWL1)과 전기적으로 연결될 수 있다. 예를 들어, 제1표시요소(DPE1)는 제2절연층(116)의 홀을 통해 제1연결배선(CWL1)과 전기적으로 연결될 수 있다. 제1표시요소(DPE1)는 화소전극(211), 중간층(212), 및 대향전극(213)을 포함할 수 있다. 일 실시예에서, 화소전극(211)은 제2절연층(116)의 홀을 통해 제1연결배선(CWL1)과 전기적으로 연결될 수 있다.
봉지층(300)은 표시요소층(DEL) 상에 배치될 수 있다.
도 13은 도 7a의 표시 패널(10)을 J-J'선에 따라 개략적으로 나타낸 단면도이다. 도 13에 있어서, 도 5와 동일한 참조부호는 동일부재를 의미하는 바 중복된 설명은 생략하기로 한다.
도 13을 참조하면, 표시 패널(10)은 기판(100), 화소회로층(PCL), 무기층(PVX), 표시요소층(DEL), 및 봉지층(300)을 포함할 수 있다. 기판(100)은 코너영역(CNA)을 포함할 수 있다. 코너영역(CNA)은 연장영역(EA)을 포함할 수 있다. 연장영역(EA)은 연장 방향(EDR)으로 연장될 수 있다. 연장영역(EA)은 화소영역(PXA) 및 말단영역(ENDA)을 포함할 수 있다.
화소회로층(PCL)은 무기절연층(IIL), 제2화소회로(PC2), 제3화소회로(PC3), 제1절연층(115), 제2배선(WL2), 제3연결배선(CWL3), 및 제2절연층(116)을 포함할 수 있다. 제2화소회로(PC2) 및 제3화소회로(PC3)는 연장영역(EA)에 배치될 수 있다. 제2화소회로(PC2) 및 제3화소회로(PC3)는 적어도 하나의 박막트랜지스터를 포함할 수 있다.
무기절연층(IIL)은 기판(100) 상에 배치될 수 있다. 제1절연층(115)은 제2화소회로(PC2), 제3화소회로(PC3), 및 무기절연층(IIL) 상에 배치될 수 있다.
제2배선(WL2) 및 제3연결배선(CWL3)은 제1절연층(115) 상에 배치될 수 있다. 제2배선(WL2) 및 제3연결배선(CWL3)은 동일한 물질을 포함할 수 있으며, 동일한 공정에서 형성될 수 있다. 제3연결배선(CWL3)은 제1절연층(115)의 홀을 통해 제3화소회로(PC3)와 전기적으로 연결될 수 있다. 일 실시예에서, 제3연결배선(CWL3)은 제3화소회로(PC3)가 위치한 영역으로부터 제2화소회로(PC2)가 위치한 영역으로 연장될 수 있다.
제2절연층(116)은 제1절연층(115), 제2배선(WL2), 및 제3연결배선(CWL3) 상에 배치될 수 있다. 제2절연층(116)은 연결컨택홀(116CNT)을 구비할 수 있다. 연결컨택홀(116CNT)은 제2배선(WL2)을 노출시킬 수 있다. 제2절연층(116)은 제3연결배선(CWL3)을 노출하는 홀을 구비할 수 있다.
무기층(PVX)은 제2절연층(116) 상에 배치될 수 있다. 무기층(PVX)은 예를 들어, 실리콘산화물(SiO2), 실리콘질화물(SiNx), 및/또는 실리콘산질화물(SiON) 등과 같은 무기 절연물을 포함할 수 있다. 일부 실시예에서, 무기층(PVX)은 생략될 수 있다. 무기층(PVX)은 제2절연층(116)의 연결컨택홀(116CNT)과 중첩하는 제1개구부 및 제3연결배선(CWL3)을 노출하는 홀과 중첩하는 제2개구부를 구비할 수 있다.
표시요소층(DEL)은 화소회로층(PCL) 상에 배치될 수 있다. 일 실시예에서, 표시요소층(DEL)은 무기층(PVX) 상에 배치될 수 있다. 표시요소층(DEL)은 전극패턴(CP) 및 제3표시요소(DPE3)를 포함할 수 있다.
전극패턴(CP)은 말단영역(ENDA)에 배치될 수 있다. 전극패턴(CP)은 제2절연층(116)의 연결컨택홀(116CNT)을 통해 제2배선(WL2)과 전기적으로 연결될 수 있다. 전극패턴(CP)은 인듐틴산화물(ITO; indium tin oxide), 인듐징크산화물(IZO; indium zinc oxide), 산화아연(ZnO), 인듐산화물(In2O3: indium oxide), 인듐갈륨산화물(IGO; indium gallium oxide) 또는 알루미늄징크산화물(AZO; aluminum zinc oxide)와 같은 도전성 산화물을 포함할 수 있다. 다른 실시예로, 전극패턴(CP)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr) 또는 이들의 화합물을 포함하는 반사막을 포함할 수 있다. 또 다른 실시예로, 전극패턴(CP)은 전술한 반사막의 위/아래에 ITO, IZO, ZnO 또는 In2O3로 구비된 막을 더 포함할 수 있다. 일 실시예에서, 전극패턴(CP) 및 화소전극(211)은 동일한 물질을 포함할 수 있으며, 동일한 공정에서 형성될 수 있다.
제3표시요소(DPE3)는 화소영역(PXA)에 배치될 수 있다. 제3표시요소(DPE3)는 화소전극(211), 중간층(212), 및 대향전극(213)을 포함할 수 있다. 대향전극(213)은 화소영역(PXA)에서 말단영역(ENDA)으로 연장될 수 있으며, 말단영역(ENDA)에서 전극패턴(CP)과 전기적으로 연결될 수 있다. 따라서, 대향전극(213)은 제2배선(WL2)과 전기적으로 연결될 수 있으며, 제2배선(WL2)으로부터 제2전원전압(ELVSS, 도 4a 참조)을 공급받을 수 있다.
중간층(212)은 제1기능층(212a), 발광층(212b), 및 제2기능층(212c)을 포함할 수 있다. 일 실시예에서, 제1기능층(212a) 및 제2기능층(212c)은 화소영역(PXA)과 중첩하고 말단영역(ENDA)과 중첩하지 않을 수 있다. 따라서, 제1기능층(212a) 및 제2기능층(212c)은 전극패턴(CP)과 접촉되지 않을 수 있으며, 대향전극(213)은 전극패턴(CP)과 직접적으로 접촉될 수 있다. 이러한 경우, 대향전극(213)은 전극패턴(CP)을 통해 낮은 저항을 유지하면서 제2전원전압(ELVSS, 도 4a 참조)을 제2배선(WL2)으로부터 공급받을 수 있다.
도 13은 제3표시요소(DPE3)의 대향전극(213)이 제2배선(WL2)과 전기적으로 연결되어 제2전원전압(ELVSS, 도 4a 참조)을 공급받는 것을 도시하고 있으나, 제2표시요소의 대향전극(213) 역시 제2배선(WL2)과 전기적으로 연결되어 제2전원전압(ELVSS, 도 4a 참조)을 공급받을 수 있다.
이와 같은 본 발명은 도면에 도시된 일 실시예를 참고로 하여 설명하였으나 이는 예시적인 것에 불과하며 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 실시예의 변형이 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
1: 표시 장치
10, 20: 표시 패널, 커버 윈도우
100: 기판
115, 116: 제1절연층, 제2절연층
211, 212, 213: 화소전극, 중간층, 대향전극
A1, A2: 제1영역, 제2영역
CWL1, CWL2, CWL3: 제1연결배선, 제2연결배선, 제3연결배선
DPE1, DPE2, DPE3: 제1표시요소, 제2표시요소, 제3표시요소
P1, P2: 제1부분, 제2부분
PC1, PC2, PC3: 제1화소회로, 제2화소회로, 제3화소회로
WL1, WL2: 제1배선, 제2배선
CA, CNA, MA: 중심영역, 코너영역, 중간영역
CNT: 컨택홀
DC: 구동회로
EA, SA: 이격영역
ENDA, PXA: 말단영역, 화소영역
SGL: 신호선

Claims (20)

  1. 중심영역, 상기 중심영역으로부터 멀어지는 방향으로 연장된 연장영역을 포함하는 코너영역, 및 상기 중심영역과 상기 코너영역 사이에 배치된 중간영역을 포함하는 기판;
    상기 중간영역에 배치된 제1배선;
    상기 제1배선과 전기적으로 연결되며 상기 중간영역으로부터 상기 연장영역으로 연장된 제1부분 및 제2부분을 포함하는 제2배선;
    상기 연장영역에 배치된 제1화소회로;
    상기 제1화소회로와 전기적으로 연결되며 상기 제1부분 및 상기 제2부분 사이에서 상기 코너영역으로부터 상기 중간영역으로 연장된 제1연결배선; 및
    상기 제1연결배선과 전기적으로 연결되며 상기 중간영역에 배치된 제1표시요소;를 포함하는, 표시 패널.
  2. 제1항에 있어서,
    상기 연장영역은 화소영역 및 상기 화소영역의 외측에 배치된 말단영역을 포함하고,
    상기 제1부분 및 상기 제2부분은 상기 말단영역에서 서로 만나 일체로 구비된, 표시 패널.
  3. 제1항에 있어서,
    상기 제1배선 및 상기 제2배선 사이에 배치되며 컨택홀이 구비된 제1절연층; 및
    상기 제2배선 상에 배치된 제2절연층;을 더 포함하고,
    상기 제1배선 및 상기 제2배선은 상기 컨택홀을 통해 전기적으로 연결되며,
    상기 제1연결배선은 상기 제1절연층 및 상기 제2절연층 사이에 배치된, 표시 패널.
  4. 제1항에 있어서,
    상기 중간영역에 배치된 구동회로; 및
    상기 구동회로와 전기적으로 연결되며 상기 중간영역으로부터 상기 연장영역으로 연장된 신호선;를 더 포함하는, 표시 패널.
  5. 제1항에 있어서,
    상기 연장영역에 배치된 제2화소회로;
    상기 제2화소회로와 전기적으로 연결된 제2연결배선; 및
    상기 제2연결배선과 전기적으로 연결되며 상기 연장영역에 배치된 제2표시요소;를 더 포함하고,
    상기 제2화소회로는 상기 제1화소회로보다 상기 중간영역으로부터 더 멀리 배치된, 표시 패널.
  6. 제5항에 있어서,
    상기 연장영역에 배치된 제3화소회로;
    상기 제3화소회로와 전기적으로 연결된 제3연결배선; 및
    상기 제3연결배선과 전기적으로 연결되며 상기 연장영역에 배치된 제3표시요소;를 더 포함하고,
    상기 제3화소회로는 상기 제2화소회로보다 상기 중간영역으로부터 더 멀리 배치되며,
    상기 제3표시요소는 상기 제2표시요소보다 상기 중간영역으로부터 더 멀리 배치된, 표시 패널.
  7. 제6항에 있어서,
    상기 연장영역은 화소영역 및 상기 화소영역의 외측에 배치된 말단영역을 포함하고,
    상기 제3표시요소는 상기 화소영역에 배치되며 화소전극, 발광층, 및 대향전극을 포함하며,
    상기 제2배선은 상기 말단영역에서 상기 대향전극과 전기적으로 연결된, 표시 패널.
  8. 제5항에 있어서,
    상기 제2표시요소는 상기 연장영역에서 복수개로 구비되고,
    복수의 제2표시요소들은 상기 연장영역의 연장 방향과 직교하는 방향으로 나란히 배치된, 표시 패널.
  9. 제1항에 있어서,
    상기 연장영역은 복수개로 구비되고,
    인접한 연장영역들 사이에는 이격영역이 정의된, 표시 패널.
  10. 제1항에 있어서,
    상기 기판은,
    상기 중심영역과 제1방향으로 인접한 제1영역 및
    상기 중심영역과 제1방향과 교차하는 제2방향으로 인접한 제2영역을 더 포함하고,
    상기 중간영역 및 상기 코너영역은 상기 제1영역, 상기 중심영역, 상기 제2영역을 적어도 일부 둘러싸는, 표시 패널.
  11. 표시 패널; 및
    상기 표시 패널 상에 배치된 커버 윈도우;를 포함하고,
    상기 표시 패널은,
    중심영역, 상기 중심영역으로부터 멀어지는 방향으로 연장된 연장영역을 포함하는 코너영역, 및 상기 중심영역과 상기 코너영역 사이에 배치된 중간영역을 포함하는 기판,
    상기 중간영역에 배치된 제1배선,
    상기 제1배선과 전기적으로 연결되며 상기 중간영역으로부터 상기 연장영역으로 연장된 제1부분 및 제2부분을 포함하는 제2배선,
    상기 연장영역에 배치된 제1화소회로,
    상기 제1화소회로와 전기적으로 연결되며 상기 제1부분 및 상기 제2부분 사이에서 상기 코너영역으로부터 상기 중간영역으로 연장된 제1연결배선, 및
    상기 제1연결배선과 전기적으로 연결되며 상기 중간영역에 배치된 제1표시요소를 포함하고,
    상기 표시 패널은 상기 코너영역에서 구부러진, 표시 장치.
  12. 제11항에 있어서,
    상기 연장영역은 화소영역 및 상기 화소영역의 외측에 배치된 말단영역을 포함하고,
    상기 제1부분 및 상기 제2부분은 상기 말단영역에서 서로 만나 일체로 구비된, 표시 장치.
  13. 제11항에 있어서,
    상기 표시 패널은,
    상기 제1배선 및 상기 제2배선 사이에 배치되며 컨택홀이 구비된 제1절연층, 및
    상기 제2배선 상에 배치된 제2절연층을 더 포함하고,
    상기 제1배선 및 상기 제2배선은 상기 컨택홀을 통해 전기적으로 연결되며,
    상기 제1연결배선은 상기 제1절연층 및 상기 제2절연층 사이에 배치된, 표시 장치.
  14. 제11항에 있어서,
    상기 표시 패널은,
    상기 중간영역에 배치된 구동회로 및
    상기 구동회로와 전기적으로 연결되며 상기 중간영역으로부터 상기 연장영역으로 연장된 신호선을 더 포함하는, 표시 장치.
  15. 제11항에 있어서,
    상기 표시 패널은,
    상기 연장영역에 배치된 제2화소회로,
    상기 제2화소회로와 전기적으로 연결되며 상기 연장영역에 배치된 제2표시요소를 더 포함하고,
    상기 제2화소회로는 상기 제1화소회로보다 상기 중간영역으로부터 더 멀리 배치된, 표시 장치.
  16. 제15항에 있어서,
    상기 표시 패널은,
    상기 연장영역에 배치된 제3화소회로,
    상기 제3화소회로와 전기적으로 연결된 제3연결배선, 및
    상기 제3연결배선과 전기적으로 연결되며 상기 연장영역에 배치된 제3표시요소를 더 포함하고,
    상기 제3화소회로는 상기 제2화소회로보다 상기 중간영역으로부터 멀리 배치되며,
    상기 제3표시요소는 상기 제2표시요소보다 상기 중간영역으로부터 멀리 배치된, 표시 장치.
  17. 제16항에 있어서,
    상기 연장영역은 화소영역 및 상기 화소영역의 외측에 배치된 말단영역을 포함하고,
    상기 제3표시요소는 상기 화소영역에 배치되며 화소전극, 발광층, 및 대향전극을 포함하며,
    상기 제2배선은 상기 말단영역에서 상기 대향전극과 전기적으로 연결된, 표시 장치.
  18. 제15항에 있어서,
    상기 제2표시요소는 상기 연장영역에서 복수개로 구비되고,
    복수의 제2표시요소들은 상기 연장영역의 연장 방향과 직교하는 방향으로 나란히 배치된, 표시 장치.
  19. 제11항에 있어서,
    상기 연장영역은 복수개로 구비되고,
    인접한 연장영역들 사이에는 이격영역이 정의된, 표시 장치.
  20. 제11항에 있어서,
    상기 기판은,
    상기 중심영역과 제1방향으로 인접한 제1영역 및
    상기 중심영역과 제1방향과 교차하는 제2방향으로 인접한 제2영역을 더 포함하고,
    상기 중간영역 및 상기 코너영역은 상기 제1영역, 상기 중심영역, 상기 제2영역을 적어도 일부 둘러싸며,
    상기 표시 패널은 상기 제1영역 및 상기 제2영역에서 구부러진, 표시 장치.
KR1020210133447A 2021-10-07 2021-10-07 표시 패널 및 표시 장치 KR20230050548A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020210133447A KR20230050548A (ko) 2021-10-07 2021-10-07 표시 패널 및 표시 장치
US17/854,494 US20230110613A1 (en) 2021-10-07 2022-06-30 Display panel and display apparatus
CN202211228243.1A CN115955860A (zh) 2021-10-07 2022-10-09 显示面板和显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210133447A KR20230050548A (ko) 2021-10-07 2021-10-07 표시 패널 및 표시 장치

Publications (1)

Publication Number Publication Date
KR20230050548A true KR20230050548A (ko) 2023-04-17

Family

ID=85797433

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210133447A KR20230050548A (ko) 2021-10-07 2021-10-07 표시 패널 및 표시 장치

Country Status (3)

Country Link
US (1) US20230110613A1 (ko)
KR (1) KR20230050548A (ko)
CN (1) CN115955860A (ko)

Also Published As

Publication number Publication date
US20230110613A1 (en) 2023-04-13
CN115955860A (zh) 2023-04-11

Similar Documents

Publication Publication Date Title
US11683951B2 (en) Display panel and display device
US11825684B2 (en) Display panel and display apparatus
US11825711B2 (en) Display panel including bendable corner display area and display apparatus including the same
US11678537B2 (en) Display apparatus
US20240179939A1 (en) Display panel, display device, and method of manufacturing the display device
KR20220064479A (ko) 디스플레이 패널 및 이를 구비하는 디스플레이 장치
US20240023390A1 (en) Display panel and display apparatus
US20230134423A1 (en) Display panel and display apparatus
US20230147646A1 (en) Display panel and display device
CN115207031A (zh) 显示面板和包括显示面板的显示设备
KR20210151634A (ko) 표시 패널 및 표시 장치
KR20230050548A (ko) 표시 패널 및 표시 장치
KR20220014365A (ko) 표시 장치
US20230292583A1 (en) Display panel and display device
US20240040900A1 (en) Display panel and display apparatus
US20220328590A1 (en) Display panel and display device
KR20230022375A (ko) 표시 패널 및 표시 장치
US20230006174A1 (en) Display panel and display apparatus
KR20230019345A (ko) 표시 패널 및 표시 장치
KR20220063794A (ko) 표시 패널, 표시 장치, 및 표시 장치의 제조방법
KR20230020068A (ko) 표시 장치
KR20220099157A (ko) 표시 장치 및 표시 장치의 제조방법
KR20230039897A (ko) 표시 장치
KR20210086814A (ko) 표시 장치