KR20230013949A - 표시 패널 및 이를 포함하는 표시 장치 및 이의 구동 방법 - Google Patents

표시 패널 및 이를 포함하는 표시 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR20230013949A
KR20230013949A KR1020210095070A KR20210095070A KR20230013949A KR 20230013949 A KR20230013949 A KR 20230013949A KR 1020210095070 A KR1020210095070 A KR 1020210095070A KR 20210095070 A KR20210095070 A KR 20210095070A KR 20230013949 A KR20230013949 A KR 20230013949A
Authority
KR
South Korea
Prior art keywords
scan
sub
data
mux
pixel
Prior art date
Application number
KR1020210095070A
Other languages
English (en)
Inventor
이민직
한예슬
조정옥
최광현
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020210095070A priority Critical patent/KR20230013949A/ko
Priority to US17/836,757 priority patent/US11908418B2/en
Priority to GB2208977.5A priority patent/GB2610683A/en
Priority to DE102022115684.2A priority patent/DE102022115684A1/de
Priority to CN202210827129.4A priority patent/CN115641819A/zh
Publication of KR20230013949A publication Critical patent/KR20230013949A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2085Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 하나의 서브 화소에 1 개의 스캔 배선과 2 개의 데이터 배선이 배치되고, 저속 모드일 때 인터레이스 구동 방식으로 동작하고, 고속 모드일 때 프로그레시브 방식으로 동작할 수 있도록 하는, 표시 패널, 이를 포함하는 표시 장치 및 이의 구동 방법에 관한 것이다.
이를 실현하기 위해, 본 명세서의 실시예는, 행과 열로 배치된 복수의 서브 화소에 행마다 게이트 배선이 1 개씩 배치되고, 열마다 데이터 배선이 2 개씩 배치되며, 2 개의 데이터 배선 중 제1 먹스(MUX1)를 통해 일측의 데이터 배선을 선택하고, 제2 먹스(MUX2)를 통해 다른측의 데이터 배선을 선택하는 표시 패널을 제공할 수 있다.
따라서, 본 명세서의 실시예에 따르면, 2D1G 구조를 통해 고속으로 구동할 수 있고, 인터레이스 방식을 통해 저속으로 구동할 수 있게 됨에 따라, 2H Sensing Time을 확보하고, 화소 전환 구동 시에 플리커가 발생되지 않는 효과가 있다.

Description

표시 패널 및 이를 포함하는 표시 장치 및 이의 구동 방법{Display panel, display device including same, and driving method thereof}
본 발명은 표시 장치에서 하나의 화소에 대하여 두 개의 데이터 배선과 하나의 게이트 배선을 통해 고속 구동과 저속 구동이 모두 가능할 수 있도록 하는 표시 장치 및 이의 구동 방법에 관한 것이다.
일반적으로, 유기발광 표시장치는 표시패널에 구비되는 유기전계 발광다이오드(OLED)가 높은 휘도와 낮은 동작 전압 특성을 가지며, 또한 스스로 빛을 내는 자체 발광형이다. 따라서 명암대비(contrast ratio)가 크고, 초박형 디스플레이의 구현이 가능하다는 장점이 있다. 또한, 응답시간이 수 마이크로초(㎲) 정도로 동화상 구현이 쉽고, 시야각의 제한이 없으며 저온에서도 안정적인 특성이 있다.
유기전계 발광다이오드(OLED)는 구동 박막트랜지스터(Tdr)의 드레인 전극에 애노드 전극이 접속되며, 캐소드 전극이 접지(VSS)되며, 캐소드 전극과 애노드 전극 사이에 형성되는 유기 발광층을 포함한다.
전술한 유기발광 표시장치는 구동 박막트랜지스터(Tdr)의 게이트 전극에 데이터 전압(Vdata)이 인가되면, 게이트-소스 간 전압(Vgs)에 따라 드레인-소스 간 전류가 흐르게 되어, 유기전계 발광다이오드에 공급된다. 이러한 유기발광 표시장치는 구동 박막트랜지스터에 의해 유기전계 발광다이오드에 흐르는 전류의 양을 조절하여 영상의 계조를 표시한다.
전술한 유기발광 표시장치는 각 픽셀에 탑재된 TFT 소자로 OLED 소자에 인가되는 전류 양을 조절하여 자체 발광하는 OLED의 밝기를 조절하는데 있어서, 휘도가 감소할수록 발광 시간을 선형적으로 감소시키는 디밍(dimming) 방법이 사용되고 있다.
이러한 디밍 방법은 유기발광 표시장치가 외부로부터 휘도 데이터를 입력받고, 복수의 감마 그룹들 중에서 휘도 데이터에 대응하는 하나의 감마 그룹을 선택하면, 선택된 감마 그룹에 대응하는 디밍 데이터를 OLED 소자에 제공하는 것이다.
그런데, 유기발광 표시장치는 저주파수 30Hz 구동 모드에서는 프로그레시브(Progressive) 방식으로 구동하고, 고주파수 60~120Hz 구동 모드에서는 인터레이스(Interlace) 방식으로 구동한다.
프로그레시브 방식에서는 30Hz로 1 프레임(Frame) 당 두 하프(half) 프레임으로 동작하는데, 첫번째 하프(1/2) 프레임(1st Field)에서 스캔(Scan) 동작이 이루어지고, 두번째 하프(1/2) 프레임(2nd Field)에서 스킵(Skip) 동작이 이루어진다.
이때, 휘도는 첫번째 하프 프레임에서 0%로 시작해 50%로까지 급격히 증가했다가 50% 이상에서 서서히 증가하며, 두번째 하프 프레임에서 100%로까지 증가한다.
그러나, 다음 프레임을 시작할 때 휘도는 다시 0%에서 시작하게 된다. 따라서, 저주파수 구동에서 휘도는 하나의 프레임이 끝날 때 100%까지 증가했다가 다음 프레임에서 갑자기 0%로 급격히 떨어짐에 따라 플리커(Flicker)가 발생하는 문제점이 있다.
또한, 인터레이스 방식에서는 60Hz로 하프 프레임(half frame) 단위로 동작하는데, 첫번째 하프 프레임(1st Field)에서 홀수 라인(Odd Line)을 스캔하고 짝수 라인(Even Line)을 스킵(Skip)하며, 두번째 하프 프레임(2nd Field)에서 홀수 라인을 스킵하고 짝수 라인을 스캔하는 동작이 이루어진다.
이때, 휘도는 첫번째 하프 프레임이나 두번째 하프 프레임 모두 동일한 패턴을 나타내는데, 각 하프 프레임의 시작 시에 50%로 시작해서 서서히 증가하다가 각 하프 프레임의 종료 시에 100%까지 증가한다.
그러나, 다음 하프 프레임을 시작할 때 휘도는 다시 50%에서 시작하게 된다. 따라서 고주파수 구동에서 휘도는 하나의 하프 프레임이 끝날 때 100%까지 증가했다가 다음 하프 프레임에서 갑자기 50%로 급격히 떨어짐에 따라 플리커 현상이 발생하는 문제점이 있다.
이에, 본 명세서의 발명자는 전술한 문제점을 해결하기 위해, 하나의 화소에 두 개의 데이터 배선과 하나의 게이트 배선을 배치하고, 저속 모드에서는 인터레이스 방식으로 동작하고, 고속 모드에서는 프로그레시브 방식으로 동작할 수 있는 표시 패널을 발명하였다.
또한, 본 명세서의 발명자는, 고속 구동을 위해 두 수평 감지(2 Horizontal Sensing) 동작이 가능하고, 저속 구동 시에 플리커 문제를 해결할 수 있는 표시 패널을 포함하는 표시 장치를 발명하였다.
그리고, 본 명세서의 발명자는, 인터레이스 구동을 위해 수직 방향으로 연속된 2개의 화소의 데이터 입력부가 일측 데이터 라인(Left Data Line)과 다른측 데이터 라인(Right Data Line)에 각각 연결되고, 프로그레시브 구동 시에 스캔 라인에 대하여 첫째, 셋째, 둘째, 넷째 라인 순으로 데이터 신호가 입력되도록 하고, 인터레이스 구동 시에 하나의 프레임에 대하여 제1 하프 프레임(1st Half Frame) 동안 홀수(Odd) 프레임으로 동작하고, 제2 하프 프레임(2nd Half Frame) 동안 짝수(Even) 프레임으로 동작할 수 있도록 하는, 표시 장치의 구동 방법을 발명하였다.
상기한 본 발명의 목적들은 이상에서 언급한 목적으로 제한되지 않으며, 언급되지 않은 본 발명의 다른 목적 및 장점들은 하기의 설명에 의해서 이해될 수 있고, 본 발명의 실시예에 의해 보다 분명하게 이해될 것이다. 또한, 본 발명의 목적 및 장점들은 특허 청구 범위에 나타낸 수단 및 그 조합에 의해 실현될 수 있음을 쉽게 알 수 있을 것이다.
본 명세서의 실시예에 따른 표시 패널은, 행과 열로 배치된 복수의 서브 화소에 행마다 게이트 배선이 1 개씩 배치되고, 열마다 데이터 배선이 2 개씩 배치되며, 2 개의 데이터 배선 중 제1 먹스(MUX1)를 통해 일측의 데이터 배선을 선택하고, 제2 먹스(MUX2)를 통해 다른측의 데이터 배선을 선택할 수 있다.
또한, 본 명세서의 실시예에 따른 표시 장치는, 전술한 구성의 표시 패널을 포함하고, 각 열마다 제1 및 제2 스캔 스위치를 통해 상기 일 측의 데이터 배선과 각 행에 배치된 게이트 배선을 스위칭 연결하고, 각 열마다 제3 및 제4 스캔 스위치를 통해 상기 다른 측의 데이터 배선과 각 행에 배치된 게이트 배선을 스위칭 연결하며, 상기 제1 및 제2 스캔 스위치와 상기 제3 및 제4 스캔 스위치는, 상기 복수의 서브 화소에서 2 행씩 서로 번갈아 가며 배치되고, 스캔 구동부를 통해 상기 복수의 게이트 배선에 스캔 신호를 인가하고, 데이터 구동부를 통해 상기 복수의 데이터 배선에 데이터 신호를 인가하며, 타이밍 제어부를 통해 상기 스캔 구동부 및 상기 데이터 구동부를 제어할 수 있다.
한편, 본 명세서의 실시예에 따른 인터레이스(Interlace) 구동 방식의 표시 장치의 구동 방법은, 제1 하프 프레임(1st Half Frame) 동안, 제1 MUX 스위치가 턴 온 되어 데이터 전압이 일측 데이터 라인을 통해 홀수(Odd) 번째 스캔 라인에 해당하는 서브 화소들에 인가되고, 제2 하프 프레임(2nd Half Frame) 동안, 제2 MUX 스위치가 턴 온 되어 데이터 전압이 상기 다른측 데이터 라인을 통해 짝수(Even) 번째 스캔 라인에 해당하는 서브 화소들에 인가될 수 있다.
또한, 본 명세서의 실시예에 따른 프로그레시브(Progressive) 구동 방식의 표시 장치의 구동 방법은, 하나의 프레임 동안에 또는 하나의 하프 프레임 동안에, 첫번째로 일측 데이터 라인과 연결된 제1 스캔 스위치가 턴 온 되어 데이터 전압이 제1 스캔 라인(Scan #1)의 서브 화소에 인가되고, 두번째로 다른측 데이터 라인과 연결된 제3 스캔 스위치가 턴 온 되어 데이터 전압이 제3 스캔 라인(Scan #3)의 서브 화소에 인가되고, 세번째로 일측 데이터 라인과 연결된 제2 스캔 스위치가 턴 온 되어 데이터 전압이 제2 스캔 라인(Scan #2)의 서브 화소에 인가되며, 네번째로 다른측 데이터 라인에 연결된 제4 스캔 스위치가 턴 온 되어 데이터 전압이 제4 스캔 라인(Scan #4)의 서브 화소에 인가될 수 있다.
본 발명의 실시예에 따르면, 수직 방향으로 연속된 2 개의 화소의 데이터 입력부가 일측 데이터 라인과 다른측 데이터 라인에 각각 연결됨으로써 인터레이스 방식으로 구동될 수 있다.
또한, 본 발명은, 인터레이스 방식으로 구동될 때, 홀수 프레임(Odd Frame)과 짝수 프레임(Even Frame)으로 나뉘어, 각 하프 프레임(Half Frame) 동안 각각 데이터 신호가 입력될 수 있다.
또한, 본 발명은, 프로그레시브(Progressive) 방식으로 구동될 때, 4 개의 스캔 라인 단위로 동작하되, 첫째 라인, 셋째 라인, 둘째 라인, 넷째 라인 순으로 데이터 신호가 입력될 수 있다.
따라서, 본 발명에 의하면, 2 수평 기간(2H) 구동에 의한 센싱 타임(Sensing time) 증가로 고속 구동이 가능한 효과가 있다.
그리고, 본 발명에 의하면, 인터레이스 구동을 위한 저주파수 구동 시 플리커 문제를 해결할 수 있다.
본 명세서의 효과는 이상에서 언급한 효과에 제한되지 않으며, 언급되지 않은 또 다른 효과는 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상술한 효과와 더불어 본 발명의 구체적인 효과는 이하 발명을 실시하기 위한 구체적인 사항을 설명하면서 함께 기술한다.
도 1은 본 명세서의 실시예에 따른 표시 장치의 전체 구성을 개략적으로 나타낸 구성도이다.
도 2는 임의의 화소(PX) 구성을 개략적으로 나타낸 구성도이다.
도 3은 본 발명의 실시예에 따른 표시 패널에서 각 열마다 데이터 배선이 2 개씩 배치된 예를 나타낸 평면도이다.
도 4는 본 발명의 실시예에 따른 표시 패널에서 하나의 서브 화소에 대한 회로 구성 예를 나타낸 회로도이다.
도 5는 본 명세서의 실시예에 따른 표시 패널의 인터레이스 방식 구동 타이밍도를 나타낸 도면이다.
도 6은 본 명세서의 실시예에 따른 표시 패널의 프로그레시브 방식 구동 타이밍도를 나타낸 도면이다.
도 7은 본 명세서의 실시예에 따른 표시 패널에서 2D1G 구조의 GIP 연결도를 나타낸 도면이다.
도 8은 도 7의 GIP 연결도의 인터레이스 구동 상세 타이밍도를 나타낸 도면이다.
도 9는 도 7의 GIP 연결도의 프로그레시브 구동 상세 타이밍도를 나타낸 도면이다.
도 10 및 도 11은 본 명세서의 실시예에 따른 표시 패널에서 발광 다이오드(EL)와 구동 박막트랜지스터의 게이트 전극(DRG)이 동시에 초기화되는 예를 나타낸 도면이다.
도 12는 본 명세서의 실시예에 따른 표시 패널에서 저속과 고속 모두 풀 인터레이스(Full Interlace) 방식으로 구동하는 예를 나타낸 도면이다.
도 13은 본 명세서의 실시예에 따른 표시 패널에서 프로그레시브와 인터레이스 방식을 혼용하여 구동하는 예를 나타낸 도면이다.
도 14a 및 도 14b는 본 명세서의 실시예에 따른 표시 장치의 구동 방법에서 인터레이스 구동 방식으로 구동되는 예를 나타낸 흐름도이다.
도 15a 내지 도 15d는 본 명세서의 실시예에 따른 표시 장치의 구동 방법에서 프로그레시브 구동 방식으로 구동되는 예를 나타낸 흐름도이다.
전술한 목적, 특징 및 장점은 첨부된 도면을 참조하여 상세하게 후술되며, 이에 따라 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 것이다. 본 발명을 설명함에 있어서 본 발명과 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 상세한 설명을 생략한다. 이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명하기로 한다. 도면에서 동일한 참조부호는 동일 또는 유사한 구성요소를 가리키는 것으로 사용된다.
또한 어떤 구성요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 상기 구성요소들은 서로 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성요소 사이에 다른 구성요소가 "개재"되거나, 각 구성요소가 다른 구성요소를 통해 "연결", "결합" 또는 "접속"될 수도 있는 것으로 이해되어야 할 것이다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않은 한 이상적으로 또는 과도하게 해석되지 않는다.
이하에서는, 본 발명의 몇몇 실시 예에 따른 표시 패널과, 이를 포함하는 표시 장치 및 이의 구동 방법을 설명하도록 한다.
도 1은 본 명세서의 실시예에 따른 표시 장치의 전체 구성을 개략적으로 나타낸 구성도이고, 도 2는 임의의 화소 구성을 개략적으로 나타낸 구성도이다.
도 1 내지 도 2를 참조하면, 본 명세서의 실시예에 따른 표시 장치(100)는, 휘도 제어부(10), 표시패널(20), 스캔 구동부(30), 데이터 구동부(40), 발광 제어부(50), 전원부(60) 및 타이밍 제어부(70)를 포함할 수 있다.
휘도 제어부(10)는 복수의 감마 데이터들을 각각 포함하는 복수의 감마 세트들 중에서 선택되는 하나의 감마 세트를 데이터 구동부(40)에 제공하고, 선택된 감마 세트에 대응하는 디밍 데이터를 발광 제어부(50)에 제공할 수 있다.
표시패널(20)은 행과 열로 배치된 복수의 화소(Pixel; PX)를 포함할 수 있다.
표시패널(20)은 복수의 스캔 배선(Scan Line; Scan #1 ~ Scan #n) 및 복수의 데이터 배선(Data Line; D1_1, D1_2 ~ Dn_1, Dn_2)이 교차하여 배치되고, 각 교차점에 각 화소(PX)를 정의할 수 있다. 이 때, 각 화소(PX)는 서브 화소를 구비할 수 있다. 서브 화소들 각각은 유기전계 발광 다이오드(OLED)를 구비할 수 있다.
예를 들면, 표시패널(20)은 유리 기판 또는 플라스틱 기판 상에 복수의 스캔 배선(Scan #1 ~ Scan #n) 및 복수의 데이터 배선(D1_1, D1_2 ~ Dn_1, Dn_2)이 교차하여 형성되고, 스캔 배선(Scan #1 ~ Scan #n) 및 데이터 배선(D1_1, D1_2 ~ Dn_1, Dn_2)이 교차하는 지점에 각각 적색(Red), 녹색(Green) 및 청색(Blue)에 해당하는 서브 화소(R, G, B)들이 정의될 수 있다.
복수의 스캔 배선(Scan #1 ~ Scan #n)은, 도 2에 도시된 바와 같이 복수의 서브 화소에 각 행마다 스캔 배선 1 개씩 배치될 수 있다.
복수의 데이터 배선(D1_1, D1_2 ~ Dn_1, Dn_2)은, 도 2에 도시된 바와 같이 복수의 서브 화소에 각 열마다 데이터 배선 2 개씩 배치될 수 있다.
표시패널(20)의 각 배선들은 표시패널(20)의 외곽에 형성된 스캔 구동부(30) 및 데이터 구동부(40)와 연결될 수 있다. 또한, 표시패널(20)에는 데이터 배선(D1_1, D1_2 ~ Dn_1, Dn_2)과 평행한 방향으로 형성되는 전원전압 공급배선(ELVDD, Vini, ELVSS)이 더 형성되어 각 서브 화소들과 연결될 수 있다.
임의의 화소(PX)는 도 2에 도시된 바와 같이, 적어도 하나 이상의 서브 화소(R1, G1~G2, B1)를 포함할 수 있다. 하나의 서브 화소(G)는 적어도 하나 이상의 부 서브 화소(G1, G2)를 포함할 수 있다.
표시패널(20)은 각 행마다 1 개의 스캔 배선(Scan #1)이 배치되고, 각 열마다 2 개의 데이터 배선, 예를 들어, 일 측(Left)의 데이터 배선(D1_1)과, 다른 측(Right)의 데이터 배선(D1_2)이 배치될 수 있다. 즉, 하나의 서브 화소(R1)는 1 개의 스캔 배선(Scan #1)과 2 개의 데이터 배선(D1_1, D1_2)이 배치되는 것이다.
표시패널(20)은 각 열마다 배치된 2 개의 데이터 배선 중 일 측(Left)의 데이터 배선(D1_1)을 선택하는 제1 먹스(MUX 1) 및 각 열마다 배치된 2 개의 데이터 배선 중 다른 측(Right)의 데이터 배선(D1_2)을 선택하는 제2 먹스(MUX 2)를 포함할 수 있다.
표시패널(20)은 각 열마다 배치된 일 측(Left)의 데이터 배선(D1_1)과 각 행에 배치된 스캔 배선(Scan #1, Scan #2)을 스위칭 연결하는 제1 및 제2 스캔 스위치(T-Sc1, T-Sc2)와, 각 열마다 배치된 다른 측(Right)의 데이터 배선(D1_2)과 각 행에 배치된 스캔 배선(Scan #3, Scan #4)을 스위칭 연결하는 제3 및 제4 스캔 스위치(T-Sc3, T-Sc4)를 포함할 수 있다. 여기서, 제1 스캔 스위치(T-Sc1) 내지 제4 스캔 스위치(T-Sc4)는 예를 들면, 박막 트랜지스터(TFT)로 구현될 수 있다.
제1 및 제2 스캔 스위치(T-Sc1, T-Sc2)는 복수의 서브 화소에서 일 측(Left)의 데이터 배선(D1_1)을 따라 수직 방향으로 연속된 2 개의 서브 화소, 예를 들면, 적색의 제1 부 서브 화소(R1) 및 청색의 제1 부 서브 화소(B1)에 배치될 수 있다. 여기서, 일 측(Left)의 데이터 배선(D1_1)을 따라 수직 방향으로 연속된 2 개의 서브 화소는 서로 다른 색상의 부 서브 화소(R1, B1)이거나, 서로 동일한 색상의 부 서브 화소(G3, G4)일 수 있다.
제3 및 제4 스캔 스위치(T-Sc3, T-Sc4)는 복수의 서브 화소에서 다른 측(Right)의 데이터 배선(D1_2)을 따라 수직 방향으로 연속된 2 개의 서브 화소, 예를 들면, 적색의 제2 부 서브 화소(R2) 및 청색의 제2 부 서브 화소(B2)에 배치될 수 있다. 여기서, 다른 측(Right)의 데이터 배선(D1_2)을 따라 수직 방향으로 연속된 2 개의 서브 화소는 서로 다른 색상의 부 서브 화소(R2, B2)이거나, 서로 동일한 색상의 부 서브 화소(G1, G2)일 수 있다.
제1 및 제2 스캔 스위치(T-Sc1, T-Sc2)와 제3 및 제4 스캔 스위치(T-Sc3, T-Sc4)는 복수의 서브 화소에 대하여 수직 방향으로 2 행씩 좌측과 우측으로 서로 번갈아 가며 배치될 수 있다.
제1 먹스(MUX 1)는, 일 측(Left)의 데이터 배선(D1_1)에 제1 전극이 연결되고, 제1 선택 신호를 인가하기 위한 제1 먹스 배선(MUX 1)에 게이트 전극이 연결되며, 제1 전원(ELVDD)에 제2 전극이 연결되는 제1 먹스 스위치(T-MX1)를 포함할 수 있다.
제1 먹스 스위치(T-MX1)는, 제1 먹스 배선(MUX1)을 통해 게이트 전극으로 제1 선택 신호가 인가됨에 따라 턴 온(Turn On)되어, 제2 전극을 통해 인가된 제1 전원(ELVDD)을 제1 전극을 통해 일 측(Left)의 데이터 배선(D1_1)에 인가할 수 있다.
제2 먹스(MUX 2)는, 다른 측(Right)의 데이터 배선(D1_2)에 제1 전극이 연결되고, 제2 선택 신호를 인가하기 위한 제2 먹스 배선(MUX2)에 게이트 전극이 연결되며, 제1 전원에 제2 전극이 연결되는 제2 먹스 스위치(T-MX2)를 포함할 수 있다.
제2 먹스 스위치(T-MX2)는, 제2 먹스 배선(MUX2)을 통해 게이트 전극으로 제2 선택 신호가 인가됨에 따라 턴 온(Turn On)되어, 제2 전극을 통해 인가된 제1 전원(ELVDD)을 제1 전극을 통해 다른 측(Right)의 데이터 배선(D1_2)에 인가할 수 있다.
또한, 각 서브 화소들은 적어도 하나의 유기전계 발광다이오드(OLED), 캐패시터(Cst), 스위칭 박막트랜지스터(T1, T2) 및 구동 박막트랜지스터(Tdr)를 포함할 수 있다. 여기서, 유기전계 발광다이오드(OLED)는 제 1 전극(정공주입 전극)과 유기 화합물층 및 제 2 전극(전자주입 전극)으로 이루어질 수 있다.
유기 화합물층은 실제 발광이 이루어지는 발광층 이외에 정공 또는 전자의 캐리어를 발광층까지 효율적으로 전달하기 위한 다양한 유기층들을 더 포함할 수 있다. 이러한 유기층들은 제 1 전극과 발광층 사이에 위치하는 정공 주입층 및 정공 수송층, 제 2 전극과 발광층 사이에 위치하는 전자 주입층 및 전자 수송층일 수 있다.
스캔 구동부(30)는 복수의 스캔 배선(Scan #1 ~ Scan #n)에 스캔 신호를 인가할 수 있다. 예를 들면, 스캔 구동부(30)는 게이트 제어 신호(GCS)에 대응하여 각 서브 화소들에 게이트 전압을 하나의 수평선 단위씩 순차적으로 인가할 수 있다. 이러한 스캔 구동부(30)는 1 수평 기간(H)마다 하이레벨의 게이트 전압을 순차적으로 출력하는 다수의 스테이지를 갖는 쉬프트 레지스터로 구현될 수 있다.
데이터 구동부(40)는 복수의 데이터 배선(D1_1, D1_2 ~ Dn_1, Dn_2)에 데이터 신호를 인가할 수 있다. 예를 들면, 데이터 구동부(40)는 타이밍 제어부(70)로부터 인가되는 디지털 파형의 영상 신호를 입력받아 각 서브 화소가 처리할 수 있는 계조값을 갖는 아날로그 전압 형태의 데이터 전압으로 변환하고, 또한 입력되는 데이터 제어 신호(DCS)에 대응하여 데이터 배선(D1_1, D1_2 ~ Dn_1, Dn_2)을 통해 각 서브 화소에 데이터 전압을 공급할 수 있다. 여기서, 데이터 구동부(40)는 기준전압 공급부(미도시)로부터 공급되는 다수의 기준전압을 이용하여 영상 신호를 데이터 전압으로 변환할 수 있다.
또한, 데이터 구동부(40)는, 30Hz 구동 모드 시의 저전위 전압(ELVSS) 및 초기화 전압(Vini)과, 60Hz 구동 모드 시의 저전위 전압(ELVSS) 및 초기화 전압(Vini)을 서로 다른 값으로 표시패널(120)에 인가할 수 있다. 예를 들면, 데이터 구동부(40)는 30Hz 구동 모드 시에는 서로 동일한 값을 갖는 저전위 전압(ELVSS)과 초기화 전압(Vini)을 표시 패널(20)에 제공할 수 있다. 그러나, 데이터 구동부(40)는 60Hz 구동 모드 시에는 60Hz 구동 모드 시의 저전위 전압(ELVSS) 및 초기화 전압(Vini)과 서로 다른 값을 갖는 저전위 전압(ELVSS)과 초기화 전압(Vini)을 표시 패널(20)에 제공할 수 있다. 예를 들면, 데이터 구동부(40)는 60Hz 구동 모드 시에 저전위 전압(ELVSS)과 초기화 전압(Vini)의 차이가 일정 기준 이상이 되는 저전위 전압(ELVSS)과 초기화 전압(Vini)을 표시 패널(20)에 제공할 수 있다.
또한, 데이터 구동부(40)는, 휘도 제어부(10)로부터 선택된 하나의 감마 세트를 제공받으면, 룩업 테이블(look-up Table)에 근거하여 선택된 하나의 감마 세트에 대응하는 저전위 전압(ELVSS) 및 초기화 전압(Vini)을 표시 패널(20)에 제공할 수 있다.
발광 제어부(50)는 발광 제어 신호(EM #1 ~ EM #n)를 복수의 서브 화소들에 인가할 수 있다.
전원부(60)는 고전위 전압(ELVDD), 저전위 전압(ELVSS) 및 초기화 전압(Vini)을 각 서브 화소들에 제공할 수 있다.
타이밍 제어부(70)는 스캔 구동부(30) 및 데이터 구동부(40)를 제어할 수 있다. 예를 들면, 타이밍 제어부(70)는 외부로부터 인가되는 영상 신호와, 클럭 신호, 수직 및 수평 동기신호 등의 타이밍 신호를 인가받아, 게이트 제어 신호(GCS) 및 데이터 제어 신호(DCS)를 생성하여 스캔 구동부(30) 및 데이터 구동부(40)에 제공할 수 있다.
여기서, 수평 동기신호는 화면의 한 라인을 표시하는 데 걸리는 시간을 나타내고, 수직 동기신호는 한 프레임의 화면을 표시하는 데 걸리는 시간을 나타낸다. 또한, 클록 신호는 게이트 및 각 구동부의 제어신호의 생성 기준이 되는 신호이다.
한편, 타이밍 제어부(70)는 외부의 시스템과 소정의 인터페이스를 통해 연결되어 그로부터 출력되는 영상 관련 신호와 타이밍 신호를 잡음 없이 고속으로 수신할 수 있다. 이러한 인터페이스로는 LVDS(Low Voltage Differential Signal) 방식 또는 TTL(Transistor-Transistor Logic) 인터페이스 방식 등이 이용될 수 있다.
도 3은 본 발명의 실시예에 따른 표시 패널에서 각 열마다 데이터 배선이 2 개씩 배치된 예를 나타낸 평면도이며, 도 4는 본 발명의 실시예에 따른 표시 패널에서 하나의 서브 화소에 대한 회로 구성 예를 나타낸 회로도이다.
도 3을 참조하면, 본 명세서의 실시예에 따른 표시 패널(20)에서, 각 열마다 배치된 2 개의 데이터 배선, 즉, 일 측(Left)의 데이터 배선(D1_1)과, 다른 측(Right)의 데이터 배선(D1_2)은 각각 컨택홀(Data Contact Hole; CH)을 통해 박막 트랜지스터(T-Sc2, T-Sc3)와 각각 전기적으로 연결될 수 있다.
도 4를 참조하면, 본 발명의 실시예에 따른 표시 패널(20)에서, 하나의 서브 화소는 다수의 박막트랜지스터(T1~T6), 유기전계 발광 다이오드(OLED), 구동 박막트랜지스터(Tdr) 및 내부 보상 회로를 포함할 수 있다.
여기서, 유기전계 발광 다이오드(OLED)는 간단히 '발광 다이오드(OLED)', '발광 다이오드(EL), '발광 소자(EL)', 'EL' 또는 'OLED'라 칭할 수 있다. 또한, 구동 박막트랜지스터(Tdr)는 '구동 트랜지스터(Tdr)', '구동 스위치(Tdr)' 등으로 칭할 수 있다.
화소(PX)에 포함되는 박막트랜지스터들(T1~T6, Tdr)은 PMOS형 LTPS(Low Temperature Poly Silicon) TFT로 구현될 수 있고, 이를 통해 원하는 응답 특성을 확보할 수 있다. 예를 들어, 박막트랜지스터들(T1~T6) 중에서 적어도 하나의 트랜지스터는 턴-오프 때 누설 전류 특성이 좋은 NMOS형 또는 PMOS형 옥사이드(Oxide) TFT로 구현되고, 나머지 트랜지스터들은 응답 특성이 좋은 PMOS형 LTPS TFT로 구현될 수도 있다.
OLED는 구동 박막트랜지스터(Tdr)의 게이트-소스 사이의 전압(Vgs)에 따라 조절되는 전류량으로 발광한다. OLED의 애노드 전극은 노드 P8에 연결되고, OLED의 캐소드 전극은 저전위 전원 전압(ELVSS)에 연결된다. 애노드 전극과 캐소드 전극 사이에는 유기 화합물층이 구비된다.
유기 화합물층은 정공 주입층(Hole Injection layer, HIL), 정공 수송층(Hole transport layer, HTL), 발광층(Emission layer, EML), 전자 수송층(Electron transport layer, ETL) 및 전자 주입층(Electron Injection layer, EIL)을 포함할 수 있으나 이에 한정되지 않는다. 예를 들어, 탠덤(Tandem) 구조에 따라 서로 다른 색을 발광하는 2개 이상의 유기 화합물층이 적층될 수도 있다. 발광 다이오드(OLED)에 전류가 흐를 때 정공 수송층(HTL)을 통과한 정공과 전자 수송층(ETL)을 통과한 전자가 발광층(EML)으로 이동하여 여기자가 형성되고, 그 결과 발광층(EML)이 가시광을 방출할 수 있다.
구동 박막트랜지스터(Tdr)는 게이트-소스 사이의 전압(Vgs)에 따라 OLED에 흐르는 전류를 조절하는 구동 소자이다. 구동 박막트랜지스터(Tdr)는, 게이트 전극이 노드 P5에 접속되고, 제1 전극과 제2 전극 중 하나는 노드 P2에 연결되고 다른 하나는 노드 P6에 연결될 수 있다. 구동 트랜지스터(Tdr)의 게이트-소스 사이의 전압(Vgs)은 노드 P5와 노드 P6 사이에 걸리는 전압이다.
또한, 노드 P5와 노드 P6 사이에는 n번째 제1 스캔 신호(S1(n))에 의해 구동되는 제1 박막트랜지스터(T1)가 연결될 수 있다. 즉, 제1 박막트랜지스터(T1)는 제1 전극과 제2 전극 중 하나는 노드 P5에 연결되고 다른 하나는 노드 P6에 연결되며, 게이트 전극은 n번째 제1 스캔 신호(S1(n))를 인가받기 위한 배선이 연결될 수 있다.
또한, 노드 P2에는 데이터 배선(Vdata)에 연결된 제2 박막트랜지스터(T2)가 연결될 수 있다. 즉, 제2 박막트랜지스터(T2)는 제1 전극과 제2 전극 중 하나는 데이터 배선(Vdata)에 연결되고(P1), 다른 하나는 노드 P2에 연결되며, 게이트 전극은 n번째 제1 스캔 신호(S1(n))를 인가받기 위한 배선이 연결될 수 있다.
따라서, 제1 박막트랜지스터(T1) 및 제2 박막트랜지스터(T2)는 n번째 제1 스캔 신호(S1(n))에 의해 스위칭 턴 온(Turn On) 된다.
또한, 구동 트랜지스터(Tdr)의 게이트 전극은 스토리지 캐패시터(Cst)의 일 전극(P4)에 연결될 수 있다. 스토리지 캐패시터(Cst)의 다른 전극(P3)은 제1 전원인 고전위 전원(VDD)이 연결될 수 있다.
또한, 구동 트랜지스터(Tdr)의 제1 전극(P2)과 스토리지 캐패시터(Cst)의 다른 전극(P3) 사이에 제3 박막트랜지스터(T3)가 연결될 수 있다. 즉, 제3 박막트랜지스터(T3)는 제1 전극과 제2 전극 중 하나는 노드 P2에 연결되고, 다른 하나는 노드 P3에 연결되며, 게이트 전극은 발광 제어 신호(EM)를 인가받기 위한 배선이 연결될 수 있다.
또한, 구동 트랜지스터(Tdr)의 제2 전극(P6)과 OLED의 애노드 전극(P8) 사이에는 제4 박막트랜지스터(T4)가 연결될 수 있다. 즉, 제4 박막트랜지스터(T4)는 제1 전극과 제2 전극 중 하나는 노드 P6에 연결되고, 다른 하나는 노드 P8에 연결되며, 게이트 전극은 발광 제어 신호(EM)를 인가받기 위한 배선이 연결될 수 있다.
따라서, 제3 박막트랜지스터(T3) 및 제4 박막트랜지스터(T4)는 발광 제어 신호(EM)에 의해 스위칭 턴 온(Turn On) 된다.
또한, 스토리지 캐패시터(Cst)의 일 전극(P4)에는 제5 박막트랜지스터(T5)가 연결될 수 있다. 즉, 제5 박막트랜지스터(T5)는 제1 전극과 제2 전극 중 하나는 노드 P4에 연결되고, 다른 하나는 제1 초기화 전압 라인(Vini1)에 연결되며, 게이트 전극(P9)은 n-4번째 제2 스캔 신호(S2(n-4))가 인가되는 배선이 연결될 수 있다.
또한, OLED의 애노드 전극(P8)에는 제6 박막트랜지스터(T6)가 연결될 수 있다. 즉, 제6 박막트랜지스터(T6)는 제1 전극과 제2 전극 중 하나는 노드 P8에 연결되고, 다른 하나는 제2 초기화 전압 라인(Vini2)에 연결되며, 게이트 전극은 n-4번째 제2 스캔 신호(S2(n-4))가 인가되는 배선이 연결될 수 있다.
보상 회로는 구동 트랜지스터(Tdr)의 문턱 전압 변화를 보상하기 위해 게이트-소스 사이의 전압(Vgs)을 샘플링 하기 위한 것으로, 제1 내지 제6 박막트랜지스터들(T1~T6)과 스토리지 커패시터(Cst)를 포함하여 구성될 수 있다.
구동 트랜지스터(Tdr)는 데이터 신호(Vdata)에 기초하여 발광 다이오드(OLED)를 흐르는 전류를 조절할 수 있다. 이 때, 전류의 크기에 따라 OLED의 휘도가 조절될 수 있다. 발광 제어 트랜지스터인 제3 및 제4 박막트랜지스터(T3, T4)는 구동 트랜지스터(Tdr) 및 발광 다이오드(OLED)와 연결되어 OLED의 발광을 제어할 수 있다.
구체적으로, 발광 제어 라인으로부터 공급되는 발광 제어 신호(EM)에 응답하여, 발광 제어 트랜지스터인 제3 및 제4 박막트랜지스터(T3, T4)가 턴-온되면 구동 트랜지스터(Tdr)에 흐르는 전류가 OLED로 전달되어 OLED가 발광할 수 있고, 제3 및 제4 박막트랜지스터(T3, T4)가 턴-오프되면 구동 트랜지스터(Tdr)에 흐르는 전류가 OLED로 전달되지 않아 OLED가 발광하지 않을 수 있다.
이와 같이, 구동 트랜지스터(Tdr)에서 공급되는 전류의 크기 및 발광 제어 트랜지스터(T3, T4)가 턴-온 되는 시간에 의해 표시 장치의 휘도가 결정될 수 있다.
도 5는 본 명세서의 실시예에 따른 표시 패널의 인터레이스 방식 구동 타이밍도를 나타낸 도면이다.
도 2, 도 4 및 도 5를 참조하면, 본 명세서의 실시예에 따른 표시 패널(20)은, 인터레이스 방식으로 동작 시에, 하나의 프레임(Frame)에 대하여, 제1 하프 프레임(First Half Frmae)과 제2 하프 프레임(Second Half Frame)으로 구분하고, 제1 하프 프레임 동안 홀수(Odd) 번째 행에 위치한 부 서브 화소들(R1, R2)을 동작하고, 제2 하프 프레임 동안 짝수(Even) 번째 행에 위치한 부 서브 화소들(B1, B2)을 동작한다.
즉, 표시 패널(20)은 하나의 프레임에서 제1 하프 프레임 동안 홀수(Odd) 프레임으로 동작하고, 제2 하프 프레임 동안 짝수(Even) 프레임으로 동작하는 것이다.
예를 들면, 제1 하프 프레임 동안, 제1 먹스(MUX1)는 로우(Low) 신호에 의해 스위칭 온(ON) 되고, 제2 먹스(MUX2)는 하이(High) 신호에 의해 스위칭 오프(OFF) 된다. 일 측(Left)의 데이터 배선(D1_1) 및 다른 측(Right)의 데이터 배선(D1_2)에는 모두 로우(Low) 신호가 인가된다. 이때, n-1번째 제1 스캔 신호(Scan #1)는 2 수평 기간(2H) 동안 로우(Low) 신호로 스캔 배선에 인가된다. 이에, 제1 스캔 스위치(T-Sc1)가 턴 온 되어, 일 측(Left)의 데이터 배선(D1_1)으로부터 로우(Low) 신호가 홀수 번째 제1행에 위치한 적색의 제1 부 서브 화소(R1)에 인가된다. 따라서, 홀수 번째 제1행에 위치한 적색의 제1 부 서브 화소(R1)가 발광 구동된다.
이어, 제1 먹스(MUX1)는 하이(High) 신호에 의해 스위칭 오프(OFF)되고, 제2 먹스(MUX2)는 로우(Low) 신호에 의해 스위칭 온(ON) 된다. 일 측(Left)의 데이터 배선(D1_1) 및 다른 측(Right)의 데이터 배선(D1_2)에는 모두 로우(Low) 신호가 인가된다. 이때, n번째 제3 스캔 신호(Scan #3)는 2 수평 기간(2H) 동안 로우(Low) 신호로 스캔 배선에 인가된다. 이에, 제3 스캔 스위치(T-Sc3)가 턴 온 되어, 다른 측(Right)의 데이터 배선(D1_2)으로부터 로우(Low) 신호가 홀수 번째 제3행에 위치한 적색의 제2 부 서브 화소(R2)에 인가된다. 따라서, 홀수 번째 제3행에 위치한 적색의 제2 부 서브 화소(R2)가 발광 구동된다.
여기서, n-1번째 제1 스캔 신호(Scan #1)는 처음 2 수평 기간(2H) 동안 로우 레벨 상태이고, n번째 제3 스캔 신호(Scan #3)는 제2 먹스(MUX2)가 하이 신호에서 로우 신호로 전환될 때 2 수평 기간(2H) 동안 로우 레벨 상태이다. 즉, 제1 부 서브 화소(R1)에서 제2 부 서브 화소(R2)로 전환될 때에 n-1번째 제1 스캔 신호(Scan #1)의 로우 신호와 n번째 제3 스캔 신호(Scan #3)의 로우 신호는 1 수평 기간(1H) 동안 중첩하는 것이다. 따라서, 제1 부 서브 화소(R1)에서 제2 부 서브 화소(R2)로 전환될 때에 플리커 현상이 발생되지 않는다.
한편, 제2 하프 프레임 동안, 제1 먹스(MUX1)는 로우(Low) 신호에 의해 스위칭 온(ON) 되고, 제2 먹스(MUX2)는 하이(High) 신호에 의해 스위칭 오프(OFF) 된다. 일 측(Left)의 데이터 배선(D1_1) 및 다른 측(Right)의 데이터 배선(D1_2)에는 모두 로우(Low) 신호가 인가된다. 이때, n+1번째 제2 스캔 신호(Scan #2)는 2 수평 기간(2H) 동안 로우(Low) 신호로 스캔 배선에 인가된다. 이에, 제2 스캔 스위치(T-Sc2)가 턴 온 되어, 일 측(Left)의 데이터 배선(D1_1)으로부터 로우(Low) 신호가 짝수 번째 제2행에 위치한 청색의 제1 부 서브 화소(B1)에 인가된다. 따라서, 짝수 번째 제2행에 위치한 청색의 제1 부 서브 화소(B1)가 발광 구동된다.
이어, 제1 먹스(MUX1)는 하이(High) 신호에 의해 스위칭 오프(OFF)되고, 제2 먹스(MUX2)는 로우(Low) 신호에 의해 스위칭 온(ON) 된다. 일 측(Left)의 데이터 배선(D1_1) 및 다른 측(Right)의 데이터 배선(D1_2)에는 모두 로우(Low) 신호가 인가된다. 이때, n+2번째 제4 스캔 신호(Scan #4)는 2 수평 기간(2H) 동안 로우(Low) 신호로 스캔 배선에 인가된다. 이에, 제4 스캔 스위치(T-Sc4)가 턴 온 되어, 다른 측(Right)의 데이터 배선(D1_2)으로부터 로우(Low) 신호가 짝수 번째 제4행에 위치한 적색의 제2 부 서브 화소(B2)에 인가된다. 따라서, 짝수 번째 제4행에 위치한 적색의 제2 부 서브 화소(B2)가 발광 구동된다.
이때, n+1번째 제2 스캔 신호(Scan #2)는 2 수평 기간(2H) 동안 로우 레벨 상태이고, n+2번째 제4 스캔 신호(Scan #4)는 제2 먹스(MUX2)가 하이 신호에서 로우 신호로 전환될 때 2 수평 기간(2H) 동안 로우 레벨 상태이다. 즉, 청색(B)의 제1 부 서브 화소(B1)에서 제2 부 서브 화소(B2)로 전환될 때에 n+1번째 제2 스캔 신호(Scan #2)와 n+2번째 제4 스캔 신호(Scan #4)는 로우 신호로 1 수평 기간(1H) 동안 중첩하는 것이다. 따라서, 청색(B)의 제1 부 서브 화소(B1)에서 제2 부 서브 화소(B2)로 전환될 때에 플리커 현상이 발생되지 않는다.
전술한 바와 같이, 본 명세서의 실시예에 따른 표시 패널(20)은, 인터레이스 방식으로 동작 시에, 하나의 서브 화소에서 다른 서브 화소로 구동이 전환될 때에 플리커 현상이 발생되지 않음을 알 수 있다.
도 6은 본 명세서의 실시예에 따른 표시 패널의 프로그레시브 방식 구동 타이밍도를 나타낸 도면이다.
도 2, 도 4 및 도 6을 참조하면, 본 명세서의 실시예에 따른 표시 패널(20)은, 예를 들어, 제1 화소가 R1, G1, G2, B1으로 구성되고, 제2 화소가 R2, G3, G4, B2로 구성된 경우, 프로그레시브 방식으로 동작 시에, 먼저 제1 스캔 신호(Scan #1)에 의해 제1 화소의 제1 서브 화소(R1)가 동작하고, 두번째로 제3 스캔 신호(Scan #3)에 의해 제2 화소의 제1 서브 화소(R2)가 동작하고, 세번째로 제2 스캔 신호(Scan #2)에 의해 제1 화소의 제3 서브 화소(B1)가 동작하고, 네번째로 제4 스캔 신호(Scan #4)에 의해 제2 화소의 제3 서브 화소(B2)가 동작한다.
즉, 본 명세서의 실시예에 따른 표시 패널(20)은, 프로그레시브 방식으로 구동되는 경우, 복수의 서브 화소에서 4행 단위로 데이터 신호가 인가되되, 먼저 제1 행(Scan #1)의 화소들로 데이터 신호가 인가되고, 다음으로 제3 행(Scan #3)의 화소들로 데이터 신호가 인가되고, 다음으로 제2 행(Scan #2)의 화소들로 데이터 신호가 인가되고, 다음으로 제4 행(Scan #4)의 화소들로 데이터 신호가 인가되는 것이다.
예를 들면, 먼저, 제1 먹스(MUX1)는 로우(Low) 신호에 의해 스위칭 온(ON) 되고, 제2 먹스(MUX2)는 하이(High) 신호에 의해 스위칭 오프(OFF) 된다. 일 측(Left)의 데이터 배선(D1_1)에는 로우(Low) 신호가 인가되고, 다른 측(Right)의 데이터 배선(D1_2)에는 하이(High) 신호가 인가된다. 이때, n-2번째 제1 스캔 신호(Scan #1)는 2 수평 기간(2H) 동안 로우(Low) 신호로 스캔 배선에 인가된다. 이에, 제1 스캔 스위치(T-Sc1)가 턴 온 되어, 일 측(Left)의 데이터 배선(D1_1)으로부터 로우(Low) 신호가 2 수평 기간(2H) 동안 제1 화소의 제1 서브 화소(R1)에 인가된다. 따라서, 제1 스캔 라인에 연결된 제1 화소의 제1 서브 화소(R1)가 발광 구동된다.
이어, 제1 먹스(MUX1)는 하이(High) 신호에 의해 스위칭 오프(OFF)되고, 제2 먹스(MUX2)는 로우(Low) 신호에 의해 스위칭 온(ON) 된다. 일 측(Left)의 데이터 배선(D1_1) 및 다른 측(Right)의 데이터 배선(D1_2)에는 모두 로우(Low) 신호가 인가된다. 이때, n-1번째 제3 스캔 신호(Scan #3)는 2 수평 기간(2H) 동안 로우(Low) 신호로 스캔 배선에 인가된다. 이에, 제3 스캔 스위치(T-Sc3)가 턴 온 되어, 다른 측(Right)의 데이터 배선(D1_2)으로부터 로우(Low) 신호가 2 수평 기간(2H) 동안 제2 화소의 제1 서브 화소(R2)에 인가된다. 따라서, 제3 스캔 라인에 연결된 제2 화소의 제1 서브 화소(R2)가 발광 구동된다.
이어, 제1 먹스(MUX1)는 로우(Low) 신호에 의해 스위칭 온(ON) 되고, 제2 먹스(MUX2)는 하이(High) 신호에 의해 스위칭 오프(OFF) 된다. 일 측(Left)의 데이터 배선(D1_1)에는 하이(High) 신호가 인가되고, 다른 측(Right)의 데이터 배선(D1_2)에는 로우(Low) 신호가 인가된다. 이때, n번째 제2 스캔 신호(Scan #2)는 2 수평 기간(2H) 동안 로우(Low) 신호로 스캔 배선에 인가된다. 이에, 제2 스캔 스위치(T-Sc2)가 턴 온 되어, 일 측(Left)의 데이터 배선(D1_1)으로부터 로우(Low) 신호가 2 수평 기간(2H) 동안 제1 화소의 제3 서브 화소(B1)에 인가된다. 따라서, 제2 스캔 라인에 연결된 제1 화소의 제3 서브 화소(B1)가 발광 구동된다.
이어, 제1 먹스(MUX1)는 하이(High) 신호에 의해 스위칭 오프(OFF)되고, 제2 먹스(MUX2)는 로우(Low) 신호에 의해 스위칭 온(ON) 된다. 일 측(Left)의 데이터 배선(D1_1) 및 다른 측(Right)의 데이터 배선(D1_2)에는 모두 하이(high) 신호가 인가된다. 이때, n+1번째 제4 스캔 신호(Scan #4)는 두 수평 기간(2H) 동안 로우(Low) 신호로 스캔 배선에 인가된다. 이에, 제4 스캔 스위치(T-Sc4)가 턴 온 되어, 다른 측(Right)의 데이터 배선(D1_2)으로부터 로우(Low) 신호가 두 수평 기간(2H) 동안 제2 화소의 제3 서브 화소(B2)에 인가된다. 따라서, 제4 스캔 라인에 연결된 제2 화소의 제3 서브 화소(B2)가 발광 구동된다.
여기서, n-2번째 제1 스캔 신호(Scan #1)는 2 수평 기간(2H) 동안 로우 레벨 상태이고, n-1번째 제3 스캔 신호(Scan #3)는 제2 먹스(MUX2)가 하이 신호에서 로우 신호로 전환될 때부터 2 수평 기간(2H) 동안 로우 레벨 상태이다. 즉, 제1 화소의 제1 서브 화소(R1)에서 제2 화소의 제1 서브 화소(R2)로 전환될 때에 2 수평 기간(2H) 동안 n-2번째 제1 스캔 신호(Scan #1)의 로우 신호와 n-1번째 제3 스캔 신호(Scan #3)의 로우 신호는 1 수평 기간(1H) 동안 중첩하는 것이다. 따라서, 제1 화소의 제1 서브 화소(R1)에서 제2 화소의 제1 서브 화소(R2)로 전환될 때에 플리커 현상이 발생되지 않는다.
또한, 제1 화소의 제3 서브 화소(B1)에서 제2 화소의 제3 서브 화소(B2)로 구동이 전환될 때에도, 1 수평 기간(1H) 동안 n번째 제2 스캔 신호(Scan #2)의 로우 신호와 n+1번째 제4 스캔 신호(Scan #4)의 로우 신호는 중첩한다. 따라서, 제1 화소의 제3 서브 화소(B1)에서 제2 화소의 제3 서브 화소(B2)로 전환될 때에도 플리커 현상이 발생되지 않는다.
전술한 바와 같이, 본 명세서의 실시예에 따른 표시 패널(20)은, 프로그레시브 방식으로 동작 시에도 하나의 서브 화소에서 다른 서브 화소로 구동이 전환될 때에 플리커 현상이 발생되지 않음을 알 수 있다.
도 7은 본 명세서의 실시예에 따른 표시 패널에서 2D1G 구조의 GIP 연결도를 나타낸 도면이고, 도 8은 도 7의 GIP 연결도의 인터레이스 구동 상세 타이밍도를 나타낸 도면이며, 도 9는 도 7의 GIP 연결도의 프로그레시브 구동 상세 타이밍도를 나타낸 도면이다.
도 7 내지 도 9를 참조하면, 본 명세서의 실시예에 따른 표시 패널(20)은, 인터레이스 구동을 위해 수직 방향으로 제1 스캔 배선(Scan #1)에 대해, 제1 화소(1st Pixel; R1)의 라이팅 및 센싱(Writing & Sensing)과 제5 화소(5th Pixel; R3)의 OLED 및 구동 박막트랜지스터의 게이트 전극(DRG)의 초기화(Initial)가 동시에 되도록 연결할 수 있다.
즉, 본 명세서의 실시예에 따른 표시 패널(20)은, 인터레이스 방식으로 구동되는 경우에, 복수의 스캔 배선에 스캔 신호가 인가될 때, 제1 행(Scan #1)의 화소들에 대한 라이팅(Writing) 및 센싱(Sensing) 동작과 더불어 제5 행(Scan #5)의 화소들에 대한 발광 소자(EL) 및 구동 스위치(Tdr)의 게이트 전극(DRG)에 대한 초기화(Initial) 동작이 동시에 실행되도록 스캔 신호가 인가되는 것이다.
도 7에서, 수직 방향으로 제1 화소(1st Pixel)는 제1 서브 화소(R)의 제1 부 서브 화소(R1)이고, 제2 화소(2nd Pixel)는 제3 서브 화소(B)의 제1 부 서브 화소(B1)이고, 제3 화소(3rd Pixel)는 제1 서브 화소(R)의 제2 부 서브 화소(R2)이고, 제4 화소(4th Pixel)는 제3 서브 화소(B)의 제2 부 서브 화소(B2)이고, 제5 화소(5th Pixel)는 제1 서브 화소(R)의 제3 부 서브 화소(R3)이고, 제6 화소(6th Pixel)는 제3 서브 화소(B)의 제3 부 서브 화소(B3)이다.
도 7에서, 수직 방향의 부 서브 화소들(R1, B1, R2, B2, R3, B3) 각각은 도 2와 동일하게 일 측(Left)에 제1 데이터 배선(D1_1)이 배치되고, 다른 측(Right)에 제2 데이터 배선(D1_2)이 배치된다. 제1 데이터 배선(D1_1)에는 제1 먹스(MUX1)가 연결되고, 제2 데이터 배선(D1_2)에는 제2 먹스(MUX2)가 연결된다.
도 8에서, 인터레이스 구동 타이밍은 저주파수, 예를 들면, 30Hz로 동작하는 표시 패널(20)의 구동 타이밍일 수 있다.
도 8에서는 다섯번째 수평 기간에 제1 서브 화소(R)의 제1 부 서브 화소(R1)가 동작하고, 여섯번째 수평 기간에 제2 부 서브 화소(R2)가 동작하며, 일곱번째 수평 기간에 제3 부 서브 화소(R3)가 동작하는 예를 나타내고 있다.
도 8에서, n-5번째 제2 발광 제어 신호(EM #2)는 두번째 수평 기간에서 하이 신호가 인가되어 일곱번째 수평 기간까지 유지되고, 여덟번째 수평 기간에서 로우 신호로 전환된다(?). n-5번째 제2 발광 제어 신호(EM #2)가 하이 신호로 인가됨에 따라 제4 화소(4th Pixel)인 제3 서브 화소(B)의 제2 부 서브 화소(B2)가 발광 구동된다(?~⑧).
일곱번째 수평 기간에서는 제1 먹스(MUX1)가 로우(Low) 신호에 의해 스위칭 온(ON) 되고, 제2 먹스(MUX2)는 하이(High) 신호에 의해 스위칭 오프(OFF) 된다. 이때, n번째 제5 스캔 신호(Scan #5)는 일곱번째 수평 기간 및 여덟번째 수평 기간에서 로우(Low) 신호로 두 수평 기간(2H) 동안 스캔 배선에 인가된다. 또한, n-3번째 제3 발광 제어 신호(EM #3)가 네번째 수평 기간부터 아홉번째 수평 기간까지 하이 신호로 유지되어, 제5 화소(5th Pixel)인 제1 서브 화소(R)의 제3 부 서브 화소(R3)가 발광 구동된다(⑨~⑪).
또한, n-3번째 제3 발광 제어 신호(EM #3)가 네번째 수평 기간부터 아홉번째 수평 기간까지 하이 신호로 인가됨에 따라 제6 화소(6th Pixel)인 제3 서브 화소(B)의 제3 부 서브 화소(B3)가 발광 구동된다(⑫~⑭).
도 9를 참조하면, 프로그레시브 구동 타이밍은 고주파수, 예를 들면, 60Hz~120Hz로 동작하는 표시 패널(20)의 구동 타이밍일 수 있다.
도 9에서는 세번째 수평 기간에 제1 서브 화소(R)의 제1 부 서브 화소(R1)가 동작하고, 네번째 수평 기간에 제1 서브 화소(R)의 제2 부 서브 화소(R2)가 동작하며, 다섯번째 수평 기간에 제3 서브 화소(B)의 제1 부 서브 화소(B1)가 동작하고, 여섯번째 수평 기간에 제3 서브 화소(B)의 제2 부 서브 화소(B2)가 동작하며, 일곱번째 수평 기간에 제1 서브 화소(R)의 제3 부 서브 화소(R3)가 동작하는 예를 나타내고 있다.
도 9에서, 여섯번째 수평 기간에서는 제1 먹스(MUX1)가 하이(High) 신호에 의해 스위칭 오프(OFF) 되고, 제2 먹스(MUX2)는 로우(Low) 신호에 의해 스위칭 온(ON) 된다. 이때, n-1번째 제4 스캔 신호(Scan #4)는 여섯번째 수평 기간 및 일곱번째 수평 기간에서 로우(Low) 신호로 2 수평 기간(2H) 동안 스캔 배선에 인가된다. n-7번째 제2 발광 제어 신호(EM #2)는 하이 신호로 여덟번째 수평 기간까지 유지된다. 따라서, 제4 화소(4th Pixel)인 제3 서브 화소(B)의 제2 부 서브 화소(B2)가 발광 구동된다(⑥~⑧).
도 9에서, 일곱번째 수평 기간에서는 제1 먹스(MUX1)가 로우(Low) 신호에 의해 스위칭 온(ON) 되고, 제2 먹스(MUX2)는 하이(High) 신호에 의해 스위칭 오프(OFF) 된다. 이때, n번째 제5 스캔 신호(Scan #5)는 일곱번째 수평 기간 및 여덟번째 수평 기간에 로우 신호로 2 수평 기간(2H) 동안 스캔 배선에 인가된다. n-5번째 제3 발광 제어 신호(EM #3)는 두번째 수평 기간부터 열번째 수평 기간까지 하이 신호로 유지된다. 따라서, 제5 화소(5th Pixel)인 제1 서브 화소(R)의 제3 부 서브 화소(R3)가 발광 구동된다(⑨~⑪).
이때, 일곱번째 수평 기간에서는 n-1번째 제4 스캔 신호(Scan #4)의 로우 신호와 n번째 제5 스캔 신호(Scan #5)의 로우 신호가 1 수평 기간(1H) 동안 중첩된다. 따라서, 제4 화소(4th Pixel)인 제3 서브 화소(B)의 제2 부 서브 화소(B2)에서 제5 화소(5th Pixel)인 제1 서브 화소(R)의 제3 부 서브 화소(R3)로 구동 전환이 발생되더라도 플리커가 발생되지 않는다.
도 9에서, 여덟번째 수평 기간에서는 제1 먹스(MUX1)가 하이(High) 신호에 의해 스위칭 오프(OFF) 되고, 제2 먹스(MUX2)는 로우(Low) 신호에 의해 스위칭 온(ON) 된다. 이때, n+1번째 제6 스캔 신호(Scan #6)는 여덟번째 수평 기간 및 아홉번째 수평 기간에서 로우 신호로 두 수평 기간(2H) 동안 스캔 배선에 인가된다. n-5번째 제3 발광 제어 신호(EM #3)는 두번째 수평 기간부터 열번째 수평 기간까지 하이 신호를 유지한다. 따라서, 제6 화소(6th Pixel)인 제3 서브 화소(B)의 제3 부 서브 화소(B3)가 발광 구동된다(⑫~⑭).
이때, 여덟번째 수평 기간에서는 n번째 제5 스캔 신호(Scan #5)의 로우 신호와 n+1번째 제6 스캔 신호(Scan #6)의 로우 신호가 1 수평 기간(1H) 동안 중첩된다. 따라서, 제5 화소(5th Pixel)인 제1 서브 화소(R)의 제3 부 서브 화소(R3)에서 제6 화소(6th Pixel)인 제3 서브 화소(B)의 제3 부 서브 화소(B3)로 구동 전환이 발생되더라도 플리커가 발생되지 않는다.
도 10 및 도 11은 본 명세서의 실시예에 따른 표시 패널에서 발광 다이오드(EL)와 구동 박막트랜지스터의 게이트 전극(DRG)이 동시에 초기화되는 예를 나타낸 도면이다.
도 10 및 도 11을 참조하면, 본 명세서의 실시예에 따른 표시 패널(20)은, 인터레이스 방식으로 구동되는 경우에, 제1 서브 화소(R)의 제2 부 서브 화소(R2)에서 발광 다이오드(EL)와 구동 박막트랜지스터(Tdr)의 게이트 전극(DGR)이 동시에 초기화(Initial) 될 수 있다. 이때, 제1 서브 화소(R)의 제2 부 서브 화소(R2)는 제3 스캔 라인(Scan #3)에 연결되어 있다.
이어, 제4 스캔 라인(Scan #4)에 연결된 제3 서브 화소(B)의 제2 부 서브 화소(B2)에서 구동 박막트랜지스터(Tdr)의 게이트 전극(DGR)이 초기화(Initial) 될 수 있다.
또한, 본 명세서의 실시예에 따른 표시 패널(20)은, 인터레이스 방식으로 구동되는 경우에, 제1 서브 화소(R)의 제3 부 서브 화소(R3)에서 발광 다이오드(EL)와 구동 박막트랜지스터(Tdr)의 게이트 전극(DGR)이 동시에 초기화(Initial) 될 수 있다. 이때, 제1 서브 화소(R)의 제3 부 서브 화소(R3)는 제5 스캔 라인(Scan #5)에 연결되어 있다.
이어, 제6 스캔 라인(Scan #6)에 연결된 제3 서브 화소(B)의 제3 부 서브 화소(B3)에서 구동 박막트랜지스터(Tdr)의 게이트 전극(DGR)이 초기화(Initial) 될 수 있다.
도 12는 본 명세서의 실시예에 따른 표시 패널에서 저속과 고속 모두 풀 인터레이스(Full Interlace) 방식으로 구동하는 예를 나타낸 도면이고, 도 13은 본 명세서의 실시예에 따른 표시 패널에서 프로그레시브와 인터레이스 방식을 혼용하여 구동하는 예를 나타낸 도면이다.
도 12를 참조하면, 본 명세서의 실시예에 따른 표시 패널(20)은, 고주파수 120Hz의 인터레이스 방식으로 구동되는 경우, 수직 동기(VSYNC) 하프 프레임(1/2 Frame)이 8.3 ms일 수 있다. 이때, 제1 하프 프레임의 홀수(Odd) 구동과 제2 하프 프레임의 짝수(Even) 구동을 통하여 하프 프레임(Half Frame)마다 또는 1/2 하프 프레임(Half Frame)마다 휘도가 약간 씩만 떨어지는 것을 알 수 있다. 즉, 본 발명에 따르면, 하프(1/2) 프레임 후 휘도가 급격히 떨어지는 기존에 비해 휘도의 급락 폭이 현저히 줄어들었음을 알 수 있다.
즉, 본 명세서의 실시예에 따른 표시 패널(20)은, 인터레이스 방식으로 구동되는 경우에, 복수의 서브 화소를 홀수 프레임(Odd Frame)과 짝수 프레임(Even Frame)으로 나누고, 하프 프레임(Half Frame) 단위로 각 서브 화소에 데이터 전압이 인가되도록 하되, 제1 하프 프레임(1st Half Frame) 동안에 홀수 프레임에 해당하는 서브 화소들에 데이터 전압이 인가되고, 제2 하프 프레임(2nd Half Frame) 동안에 짝수 프레임에 해당하는 서브 화소들에 데이터 전압이 인가되도록 할 수 있다. 이때, 홀수 프레임에 해당하는 서브 화소의 두 수평 기간(H) 동안 인가되는 스캔 신호는, 짝수 프레임에 해당하는 서브 화소의 두 수평 기간(2H) 동안 인가되는 스캔 신호와 한 수평 기간(1H) 동안 중첩할 수 있다.
또한, 본 명세서의 실시예에 따른 표시 패널(20)은, 고주파수 60Hz의 인터레이스 방식으로 구동되는 경우, 수직 동기(VSYNC) 하프 프레임(1/2 Frame)이 16.6 ms일 수 있다. 이때, 표시 패널(20)은 제1 하프 프레임에 대하여 첫번째 1/4 프레임 구동, 두번째 1/4 프레임 스킵(Skip), 제2 하프 프레임에 대하여 세번째 1/4 프레임 구동, 네번째 1/4 프레임 스킵(Skip)으로 동작할 수 있다. 따라서 제1 하프 프레임의 홀수(Odd) 라인 구동과 제2 하프 프레임의 짝수(Even) 라인 구동을 통하여 1/2 하프 프레임(Half Frame)마다 휘도가 약간 씩만 떨어지는 것을 알 수 있다.
또한, 본 명세서의 실시예에 따른 표시 패널(20)은, 저주파수 30Hz의 인터레이스 방식으로 구동되는 경우, 수직 동기(VSYNC) 1 Frame이 33.2 ms일 수 있다. 이때, 제1 하프 프레임에 대하여 첫번째 1/8 프레임 구동, 두번째 1/8 프레임부터 네번째 1/8 프레임까지 스킵(Skip), 제2 하프 프레임에 대하여 다섯번째 1/8 프레임 구동, 여섯번째 1/8 프레임부터 여덟번째 1/8 프레임까지 스킵(Skip)으로 동작할 수 있다. 따라서 제1 하프 프레임의 홀수(Odd) 라인 구동과 제2 하프 프레임의 짝수(Even) 라인 구동을 통하여 1 하프 프레임(1/2 Frame)마다 휘도가 약간 씩만 떨어지는 것을 알 수 있다.
도 13을 참조하면, 본 명세서의 실시예에 따른 표시 패널(20)은, 고주파수 60Hz 및 120Hz에서는 프로그레시브 방식으로 구동되고, 저주파수 30Hz에서는 인터레이스 방식으로 구동되는 혼용 방식으로 동작 될 수 있다.
도 13에서, 120Hz 구동인 경우, 하나의 하프 프레임은 8.3 ms이고, 제1 하프 프레임과 제2 하프 프레임으로 구동하며, 제1 하프 프레임 구동 후 다음 제2 하프 프레임 구동 시작 시에 휘도가 약간만 떨어지는 것을 알 수 있다.
도 13에서, 60Hz 구동인 경우, 하나의 하프 프레임은 16.6 ms이고, 제1 하프 프레임과 제2 하프 프레임으로 구동하되, 제1 하프 프레임에 대하여 1/4 프레임 구동, 두번째 1/4 프레임 스킵, 제2 하프 프레임에 대하여 세번째 1/4 프레임 구동, 네번째 1/4 프레임 스킵 방식으로 동작하여, 하프 프레임이 경과하는 시점에는 휘도가 약간만 떨어지는 것을 알 수 있다.
도 13에서, 저주파수 30 Hz 인터레이스 방식으로 구동되는 경우, 1 프레임은 33.2 ms이고, 1/8 프레임 구동, 두번째 1/8 프레임부터 네번째 1/8 프레임까지 스킵(Skip), 다섯번째 1/8 프레임 구동, 여섯번째 1/8 프레임부터 여덟번째 1/8 프레임까지 스킵(Skip)으로 동작하여, 하프 프레임이 경과하는 시점에는 휘도가 약간만 떨어지는 것을 알 수 있다.
도 14a 및 도 14b는 본 명세서의 실시예에 따른 표시 장치의 구동 방법에서 인터레이스 구동 방식으로 구동되는 예를 나타낸 흐름도이다.
도 2, 도 4, 도 5, 도 14a 및 도 14b를 참조하면, 본 명세서의 실시예에 따른 표시 장치(100)는 1 수평 기간(1H) 동안, 일측 데이터 라인(D1_1)에 연결된 제1 먹스 스위치가 로우(Low) 레벨의 제1 먹스 신호(MUX 1)에 의해 턴 온 된다(S902).
이어, 표시 장치(100)는 턴 온 된 제1 먹스 스위치를 통해 데이터 전압이 일측 데이터 라인(D1_1)에 인가된다(S904).
이어, 표시 장치(100)는 일측 데이터 라인과 연결된 홀수 프레임(Odd Frame)에 해당하는 서브 화소에 배치된 제1 스캔 라인(Scan #1)에 로우(Low) 레벨의 n-1 번째 스캔 신호가 2 수평 기간(2H) 동안 인가된다(S906).
이어, 표시 장치(100)는 일측 데이터 라인과 제1 스캔 라인 사이에 연결된 제1 스캔 스위치(T-Sc1)가 로우(Low) 레벨의 n-1 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 된다(S908).
이어, 표시 장치(100)는 일측 데이터 라인으로부터 데이터 전압이 턴 온 된 제1 스캔 스위치를 통해 홀수 번째 제1행에 위치한 서브 화소에 인가된다(S910). 예를 들면, 데이터 전압이 홀수 번째 제1행에 위치한 제1 서브 화소(R)의 제1 부 서브 화소(R1)에 인가되어, 적색(R)의 제1 부 서브 화소(R1)가 발광 구동된다.
한편, 표시 장치(100)는 다음 1 수평 기간(1H) 동안, 다른측 데이터 라인(D1_2)에 연결된 제2 먹스 스위치가 제2 먹스 신호(MUX 2)에 의해 턴 온 된다(S912).
이어, 표시 장치(100)는 턴 온 된 제2 먹스 스위치를 통해 데이터 전압이 다른측 데이터 라인에 인가된다(S914).
이어, 표시 장치(100)는 다른측 데이터 라인과 연결된 짝수 프레임(Even Frame)에 해당하는 서브 화소에 배치된 제3 스캔 라인(Scan #3)에 n 번째 스캔 신호가 2 수평 기간(2H) 동안 인가된다(S916).
이어, 표시 장치(100)는 다른측 데이터 라인과 제3 스캔 라인 사이에 연결된 제3 스캔 스위치(T-Sc3)가 n 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 된다(S918).
이어, 표시 장치(100)는 다른측 데이터 라인으로부터 데이터 전압이 턴 온 된 제3 스캔 스위치를 통해 홀수 번째 제3행에 위치한 서브 화소에 인가된다(S920). 예를 들면, 데이터 전압이 홀수 번째 제3행에 위치한 제1 서브 화소(R)의 제2 부 서브 화소(R2)에 인가되어, 적색(R)의 제2 부 서브 화소(R2)가 발광 구동된다.
S906 단계에서 n-1 번째 스캔 신호는, S916 단계에서의 n 번째 스캔 신호와 1 수평 기간(1H) 동안 중첩할 수 있다.
홀수 프레임에 해당하는 서브 화소와 짝수 프레임에 해당하는 서브 화소는, 각각 복수의 서브 화소 중 홀수 행에 배치될 수 있다.
일측 데이터 라인과 제2 스캔 라인(Scan #2) 사이에 연결된 제2 스캔 스위치 및 다른측 데이터 라인과 제4 스캔 라인(Scan #4) 사이에 연결된 제4 스캔 스위치는, 제1 스캔 스위치 및 제3 스캔 스위치가 턴 온 되는 동안에 턴 오프 상태로 될 수 있다.
도 15a 내지 도 15d는 본 명세서의 실시예에 따른 표시 장치의 구동 방법에서 프로그레시브 구동 방식으로 구동되는 예를 나타낸 흐름도이다.
도 2, 도 4, 도 6, 도 15a 내지 도 15d를 참조하면, 본 명세서의 실시예에 따른 표시 장치(100)는, 1 수평 기간(1H) 동안, 일측 데이터 라인(D1_1)에 연결된 제1 먹스 스위치가 로우(Low) 레벨의 제1 먹스 신호(MUX 1)에 의해 턴 온 된다(S1002).
이어, 표시 장치(100)는 턴 온 된 제1 먹스 스위치를 통해 데이터 전압이 일측 데이터 라인에 인가된다(S1004).
이어, 표시 장치(100)는 일측 데이터 라인과 연결된 서브 화소에 배치된 제1 스캔 라인(Scan #1)에 로우(Low) 레벨의 N-2 번째 스캔 신호가 2 수평 기간(2H) 동안 인가된다(S1006).
이어, 표시 장치(100)는 일측 데이터 라인과 제1 스캔 라인 사이에 연결된 제1 스캔 스위치가 로우(Low) 레벨의 N-2 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 된다(S1008).
이어, 표시 장치(100)는 일측 데이터 라인(D1_1)으로부터 데이터 전압이 턴 온 된 제1 스캔 스위치를 통해 제1 스캔 라인(Scan #1)의 서브 화소에 인가된다(S1010). 예를 들면, 데이터 전압이 제1 스캔 라인에 연결된 제1 서브 화소(R)의 제1 부 서브 화소(R1)에 인가되어, 적색(R)의 제1 부 서브 화소(R1)가 발광 구동된다.
이어, 표시 장치(100)는 다음 1 수평 기간(1H) 동안, 다른측 데이터 라인(D1_2)에 연결된 제2 먹스 스위치가 로우(Low) 레벨의 제2 먹스 신호(MUX 2)에 의해 턴 온 된다(S1012).
이어, 표시 장치(100)는 턴 온 된 제2 먹스 스위치를 통해 데이터 전압이 다른측 데이터 라인(D1_2)에 인가된다(S1014).
이어, 표시 장치(100)는 다른측 데이터 라인과 연결된 서브 화소에 배치된 제3 스캔 라인(Scan #3)에 로우(Low) 레벨의 N-1 번째 스캔 신호가 2 수평 기간(2H) 동안 인가된다(S1016).
이어, 표시 장치(100)는 다른측 데이터 라인과 제3 스캔 라인 사이에 연결된 제3 스캔 스위치가 로우(Low) 레벨의 N-1 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 된다(S1018).
이어, 표시 장치(100)는 다른측 데이터 라인(D1_2)으로부터 데이터 전압이 턴 온 된 제3 스캔 스위치를 통해 제3 스캔 라인(Scan #3)의 서브 화소에 인가된다(S1020). 예를 들면, 데이터 전압이 제3 스캔 라인에 연결된 제1 서브 화소(R)의 제2 부 서브 화소(R2)에 인가되어, 적색(R)의 제2 부 서브 화소(R2)가 발광 구동된다.
이어, 표시 장치(100)는 다음 1 수평 기간(1H) 동안, 일측 데이터 라인에 연결된 제1 먹스 스위치가 로우(Low) 레벨의 제1 먹스 신호(MUX 1)에 의해 턴 온 된다(S1022).
이어, 표시 장치(100)는 턴 온 된 제1 먹스 스위치를 통해 데이터 전압이 일측 데이터 라인(D1_1)에 인가된다(S1024).
이어, 표시 장치(100)는 일측 데이터 라인과 연결된 서브 화소에 배치된 제2 스캔 라인(Scan #2)에 로우(Low) 레벨의 N 번째 스캔 신호가 2 수평 기간(2H) 동안 인가된다(S1026).
이어, 표시 장치(100)는 일측 데이터 라인과 제2 스캔 라인 사이에 연결된 제2 스캔 스위치가 로우(Low) 레벨의 N 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 된다(S1028).
이어, 표시 장치(100)는 일측 데이터 라인으로부터 데이터 전압이 턴 온 된 제2 스캔 스위치를 통해 제2 스캔 라인(Scan #2)의 서브 화소에 인가된다(S1030). 예를 들면, 데이터 전압이 제2 스캔 라인에 연결된 제3 서브 화소(B)의 제1 부 서브 화소(B1)에 인가되어, 청색(B)의 제1 부 서브 화소(B1)가 발광 구동된다.
이어, 표시 장치(100)는 다음 1 수평 기간(1H) 동안, 다른측 데이터 라인(D1_2)에 연결된 제2 먹스 스위치가 로우(Low) 레벨의 제2 먹스 신호(MUX 2)에 의해 턴 온 된다(S1032).
이어, 표시 장치(100)는 턴 온 된 제2 먹스 스위치를 통해 데이터 전압이 다른측 데이터 라인에 인가된다(S1034).
이어, 표시 장치(100)는 다른측 데이터 라인과 연결된 서브 화소에 배치된 제4 스캔 라인(Scan #4)에 로우(Low) 레벨의 N+1 번째 스캔 신호가 2 수평 기간(2H) 동안 인가된다(S1036).
이어, 표시 장치(100)는 다른측 데이터 라인과 제4 스캔 라인 사이에 연결된 제4 스캔 스위치가 로우(Low) 레벨의 N+1 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 된다(S1038).
이어, 표시 장치(100)는 다른측 데이터 라인으로부터 데이터 전압이 턴 온 된 제4 스캔 스위치를 통해 제4 스캔 라인(Scan #4)의 서브 화소에 인가된다(S1040). 예를 들면, 데이터 전압이 제4 스캔 라인에 연결된 제3 서브 화소(B)의 제2 부 서브 화소(B2)에 인가되어, 청색(B)의 제2 부 서브 화소(B2)가 발광 구동된다.
전술한 표시 장치(100)의 동작에서, S1006 단계에서의 제1 스캔 라인(Scan #1)에 두 수평 기간(2H) 동안 인가되는 로우(Low) 레벨의 N-2 번째 스캔 신호는, S1016 단계에서의 제3 스캔 라인(Scan #3)에 두 수평 기간(2H) 동안 인가되는 로우(Low) 레벨의 N-1 번째 스캔 신호와 1 수평 기간(1H) 동안 중첩한다. 따라서, 서브 화소의 구동이 전환되는 1 수평 기간(1H) 동안 스캔 신호가 중첩함으로써 제1 스캔 라인(Scan #1)의 제1 부 서브 화소(R1)에서 제3 스캔 라인(Scan #3)의 제2 부 서브 화소(R2)로 전환되더라도 급격한 휘도 변화는 발생되지 않는다.
또한, S1026 단계에서의 제2 스캔 라인(Scan #2)에 두 수평 기간(2H) 동안 인가되는 로우(Low) 레벨의 N 번째 스캔 신호는, S1036 단계에서의 제4 스캔 라인(Scan #4)에 두 수평 기간(2H) 동안 인가되는 로우(Low) 레벨의 N+1 번째 스캔 신호와 1 수평 기간(1H) 동안 중첩한다. 따라서, 서브 화소의 구동이 전환되는 1 수평 기간(1H) 동안 스캔 신호가 중첩함으로써 제2 스캔 라인(Scan #2)의 제1 부 서브 화소(B1)에서 제4 스캔 라인(Scan #4)의 제2 부 서브 화소(B2)로 전환되더라도 급격한 휘도 변화는 발생되지 않는다.
전술한 바와 같이, 본 명세서의 실시예에 따르면, 행과 열로 배치된 복수의 서브 화소에 행마다 게이트 배선이 1 개씩 배치되고, 열마다 데이터 배선이 2 개씩 배치되며, 2 개의 데이터 배선 중 제1 먹스(MUX1)를 통해 일측의 데이터 배선(D1_1)을 선택하고, 제2 먹스(MUX2)를 통해 다른측의 데이터 배선(D1_2)을 선택할 수 있는 표시 패널(20)을 제공할 수 있다.
또한, 본 명세서의 실시예에 따르면, 전술한 구성의 표시 패널(20)을 포함하고, 각 열마다 제1 및 제2 스캔 스위치를 통해 일 측의 데이터 배선과 각 행에 배치된 게이트 배선을 스위칭 연결하고, 각 열마다 제3 및 제4 스캔 스위치를 통해 다른 측의 데이터 배선과 각 행에 배치된 게이트 배선을 스위칭 연결하며, 제1 및 제2 스캔 스위치와 상기 제3 및 제4 스캔 스위치는, 복수의 서브 화소에서 2 행씩 서로 번갈아 가며 배치되고, 스캔 구동부를 통해 복수의 게이트 배선에 스캔 신호를 인가하고, 데이터 구동부를 통해 복수의 데이터 배선에 데이터 신호를 인가하며, 타이밍 제어부를 통해 스캔 구동부 및 데이터 구동부를 제어할 수 있는 표시 장치(100)를 제공할 수 있다.
전술한 바와 같이 본 발명에 의하면, 표시 패널이 저속 모드(30Hz)로 구동될 경우에 홀수(Odd) 프레임과 짝수(Even) 프레임으로 나누어 각각 데이터 전압이 인가되도록 하는 인터레이스 방식으로 구동되고, 고속 모드(60~120Hz)로 구동될 경우에 4행씩 스캔하되, 제1행 다음 제3행, 그 다음 제2행, 그 다음 제4행으로 스캔하여 데이터 전압이 인가되는 프로그레시브 방식으로 구동되도록 하는 표시 장치의 구동 방법을 제공할 수 있다.
이상과 같이 본 발명에 대해서 예시한 도면을 참조로 하여 설명하였으나, 본 명세서에 개시된 실시 예와 도면에 의해 본 발명이 한정되는 것은 아니며, 본 발명의 기술사상의 범위 내에서 통상의 기술자에 의해 다양한 변형이 이루어질 수 있음은 자명하다. 아울러 앞서 본 발명의 실시 예를 설명하면서 본 발명의 구성에 따른 작용 효과를 명시적으로 기재하여 설명하지 않았을 지라도, 해당 구성에 의해 예측 가능한 효과 또한 인정되어야 함은 당연하다.
10 : 휘도 제어부 20 : 표시 패널
30 : 스캔 구동부 40 : 데이터 구동부
50 : 발광 제어부 60 : 전원부
70 : 타이밍 제어부 100 : 표시 장치
PX : 화소 OLED : 발광 다이오드
Scan #1 ~ Scan #n : 스캔 배선 CH : 컨택홀
D1_1, D1_2 ~ Dn_1, Dn_2 : 데이터 배선
Tdr : 구동 박막트랜지스터 T-Sc1 ~ T-Sc4 : 스캔 스위치
R, G, B : 서브 화소 T-MX1, T-MX2 : 먹스 스위치
R1~R4, G1~G4, B1~B4 : 부 서브 화소

Claims (27)

  1. 행과 열로 배치된 복수의 서브 화소;
    상기 복수의 서브 화소에 행마다 1개씩 배치된 복수의 스캔 배선;
    상기 복수의 서브 화소에 열마다 2개씩 배치된 복수의 데이터 배선;
    상기 각 열마다 배치된 2 개의 데이터 배선 중 일 측의 데이터 배선을 선택하는 제1 먹스(MUX 1); 및
    상기 각 열마다 배치된 2 개의 데이터 배선 중 다른 측의 데이터 배선을 선택하는 제2 먹스(MUX 2);
    를 포함하는 표시 패널.
  2. 제 1 항에 있어서,
    상기 각 열마다 배치된 상기 일 측의 데이터 배선과 각 행에 배치된 스캔 배선을 스위칭 연결하는 제1 및 제2 스캔 스위치; 및
    상기 각 열마다 배치된 상기 다른 측의 데이터 배선과 각 행에 배치된 스캔 배선을 스위칭 연결하는 제3 및 제4 스캔 스위치;
    를 더 포함하는, 표시 패널.
  3. 제 2 항에 있어서,
    상기 제1 및 제2 스캔 스위치는 상기 복수의 서브 화소에서 상기 일 측의 데이터 배선을 따라 수직 방향으로 연속된 2 개의 서브 화소마다 배치되고,
    상기 제3 및 제4 스캔 스위치는 상기 복수의 서브 화소에서 상기 다른 측의 데이터 배선을 따라 수직 방향으로 연속된 2 개의 서브 화소마다 배치되는, 표시 패널.
  4. 제 3 항에 있어서,
    상기 제1 및 제2 스캔 스위치와 상기 제3 및 제4 스캔 스위치는 상기 복수의 서브 화소에서 수직 방향으로 2 행씩 서로 번갈아 가며 배치되는, 표시 패널.
  5. 제 1 항에 있어서,
    상기 제1 먹스(MUX 1)는,
    상기 일 측의 데이터 배선에 제1 전극이 연결되고, 제1 선택 신호를 인가하기 위한 제1 먹스 배선에 게이트 전극이 연결되며, 제1 전원에 제2 전극이 연결되는 제1 먹스 스위치;
    를 포함하는 표시 패널.
  6. 제 5 항에 있어서,
    상기 제1 먹스 스위치는, 상기 제1 먹스 배선을 통해 상기 게이트 전극으로 상기 제1 선택 신호가 인가됨에 따라 턴 온(Turn On)되어, 상기 제2 전극을 통해 인가된 제1 전원을 상기 제1 전극을 통해 상기 일 측의 데이터 배선에 인가하는, 표시 패널.
  7. 제 1 항에 있어서,
    상기 제2 먹스(MUX 2)는,
    상기 다른 측의 데이터 배선에 제1 전극이 연결되고, 제2 선택 신호를 인가하기 위한 제2 먹스 배선에 게이트 전극이 연결되며, 제1 전원에 제2 전극이 연결되는 제2 먹스 스위치;
    를 포함하는 표시 패널.
  8. 제 7 항에 있어서,
    상기 제2 먹스 스위치는, 상기 제2 먹스 배선을 통해 상기 게이트 전극으로 상기 제2 선택 신호가 인가됨에 따라 턴 온(Turn On)되어, 상기 제2 전극을 통해 인가된 제1 전원을 상기 제1 전극을 통해 상기 다른 측의 데이터 배선에 인가하는, 표시 패널.
  9. 행과 열로 배치된 복수의 서브 화소, 상기 복수의 서브 화소에 행마다 1 개씩 배치된 복수의 스캔 배선, 상기 복수의 서브 화소에 열마다 2 개씩 배치된 복수의 데이터 배선, 상기 각 열마다 배치된 2 개의 데이터 배선 중 일 측의 데이터 배선을 선택하는 제1 먹스(MUX 1), 상기 각 열마다 배치된 2 개의 데이터 배선 중 다른 측의 데이터 배선을 선택하는 제2 먹스(MUX 2), 상기 각 열마다 배치된 상기 일 측의 데이터 배선과 각 행에 배치된 스캔 배선을 스위칭 연결하는 제1 및 제2 스캔 스위치, 및 상기 각 열마다 배치된 상기 다른 측의 데이터 배선과 각 행에 배치된 스캔 배선을 스위칭 연결하는 제3 및 제4 스캔 스위치를 포함하는 표시 패널;
    상기 복수의 게이트 배선에 스캔 신호를 인가하는 스캔 구동부;
    상기 복수의 데이터 배선에 데이터 신호를 인가하는 데이터 구동부;
    상기 각 서브 화소에 공급하기 위한 고전위 전압, 저전위 전압 및 초기화 전압을 제공하는 전원부; 및
    상기 스캔 구동부 및 상기 데이터 구동부를 제어하는 타이밍 제어부를 포함하고,
    상기 제1 및 제2 스캔 스위치와 상기 제3 및 제4 스캔 스위치는, 상기 복수의 서브 화소에서 2 행씩 서로 번갈아 가며 배치되는, 표시 장치.
  10. 제 9 항에 있어서,
    상기 표시 패널은, 120 Hz 및 60 Hz 구동 시에 프로그레시브(Progressive) 방식으로 구동되고, 30 Hz 구동 시에 인터레이스(Interlace) 방식으로 구동되는, 표시 장치.
  11. 제 10 항에 있어서,
    상기 표시 패널은, 상기 프로그레시브 방식으로 구동되는 경우에, 상기 복수의 서브 화소에 4행 단위로 데이터 신호가 인가되되, 먼저 제1 행의 화소들로 데이터 신호가 인가되고, 다음으로 제3 행의 화소들로 데이터 신호가 인가되고, 다음으로 제2 행의 화소들로 데이터 신호가 인가되고, 다음으로 제4 행의 화소들로 데이터 신호가 인가되는, 표시 장치.
  12. 제 10 항에 있어서,
    상기 표시 패널은, 상기 인터레이스 방식으로 구동되는 경우에, 상기 복수의 스캔 배선에 스캔 신호가 인가될 때, 제1 행의 화소들에 대한 라이팅(Writing) 및 센싱(Sensing) 동작과 더불어 제5 행의 화소들에 대한 발광 소자(EL) 및 구동 스위치의 게이트 전극(DRG)에 대한 초기화(Initial) 동작이 동시에 실행되도록 스캔 신호가 인가되는, 표시 장치.
  13. 제 10 항에 있어서,
    상기 표시 패널은, 상기 인터레이스 방식으로 구동되는 경우에, 상기 복수의 서브 화소를 홀수 프레임(Odd Frame)과 짝수 프레임(Even Frame)으로 나누고, 각 서브 화소에 데이터 전압이 인가되도록 하되, 제1 하프 프레임(1st Half Frame) 동안에 홀수 프레임에 해당하는 서브 화소들에 데이터 전압이 인가되고, 제2 하프 프레임(2nd Half Frame) 동안에 짝수 프레임에 해당하는 서브 화소들에 데이터 전압이 인가되는, 표시 장치.
  14. 제 13 항에 있어서,
    상기 표시 패널은 상기 인터레이스 방식으로 구동되는 경우에, 홀수 프레임에 해당하는 서브 화소의 2 수평 기간(2H) 동안 인가되는 스캔 신호는, 짝수 프레임에 해당하는 서브 화소의 2 수평 기간(2H) 동안 인가되는 스캔 신호와 1 수평 기간(1H) 동안 중첩하는, 표시 장치.
  15. 수직 방향으로 연속된 두 개의 서브 화소마다 일측 데이터 라인과 다른측 데이터 라인이 각각 배치된 표시 패널을 구동하는 표시 장치의 구동 방법으로서,
    (a) 제1 하프 프레임 동안, 제1 MUX 스위치가 턴 온 되어 데이터 전압이 상기 일측 데이터 라인을 통해 홀수 번째 스캔 라인에 해당하는 서브 화소에 인가되는 단계; 및
    (b) 제2 하프 프레임 동안, 제2 MUX 스위치가 턴 온 되어 데이터 전압이 상기 다른측 데이터 라인을 통해 짝수 번째 스캔 라인에 해당하는 서브 화소에 인가되는 단계;
    를 포함하는 표시 장치의 구동 방법.
  16. 제 15 항에 있어서,
    상기 (a) 단계는,
    (a-1) 1 수평 기간(1H) 동안, 상기 일측 데이터 라인에 연결된 제1 먹스 스위치가 제1 먹스 신호(MUX 1)에 의해 턴 온 되는 단계;
    (a-2) 상기 턴 온 된 제1 먹스 스위치를 통해 데이터 전압이 상기 일측 데이터 라인에 인가되는 단계;
    (a-3) 상기 일측 데이터 라인과 연결된 홀수 프레임(Odd Frame)에 해당하는 서브 화소에 배치된 제1 스캔 라인(Scan #1)에 n-1 번째 스캔 신호가 2 수평 기간(2H) 동안 인가되는 단계;
    (a-4) 상기 일측 데이터 라인과 상기 제1 스캔 라인 사이에 연결된 제1 스캔 스위치가 상기 n-1 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 되는 단계; 및
    (a-5) 상기 일측 데이터 라인으로부터 상기 데이터 전압이 상기 턴 온 된 제1 스캔 스위치를 통해 홀수 번째 제1행에 위치한 서브 화소에 인가되는 단계;
    를 포함하는 표시 장치의 구동 방법.
  17. 제 16 항에 있어서,
    상기 (b) 단계는,
    (b-1) 다음 1 수평 기간(1H) 동안, 상기 다른측 데이터 라인에 연결된 제2 먹스 스위치가 제2 먹스 신호(MUX 2)에 의해 턴 온 되는 단계;
    (b-2) 상기 턴 온 된 제2 먹스 스위치를 통해 데이터 전압이 상기 다른측 데이터 라인에 인가되는 단계;
    (b-3) 상기 다른측 데이터 라인과 연결된 짝수 프레임(Even Frame)에 해당하는 화소에 배치된 제3 스캔 라인(Scan #3)에 n 번째 스캔 신호가 2 수평 기간(2H) 동안 인가되는 단계;
    (b-4) 상기 다른측 데이터 라인과 상기 제3 스캔 라인 사이에 연결된 제3 스캔 스위치가 상기 n 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 되는 단계; 및
    (b-5) 상기 다른측 데이터 라인으로부터 상기 데이터 전압이 상기 턴 온 된 제3 스캔 스위치를 통해 홀수 번째 제3행에 위치한 서브 화소에 인가되는 단계;
    를 포함하는 표시 장치의 구동 방법.
  18. 제 17 항에 있어서,
    상기 n-1 번째 스캔 신호는, 상기 n 번째 스캔 신호와 1 수평 기간(1H) 동안 중첩하는, 표시 장치의 구동 방법.
  19. 제 15 항에 있어서,
    상기 홀수 프레임에 해당하는 서브 화소와 상기 짝수 프레임에 해당하는 서브 화소는, 각각 상기 복수의 서브 화소 중 홀수 행에 배치되는, 표시 장치의 구동 방법.
  20. 제 17 항에 있어서,
    상기 일측 데이터 라인과 제2 스캔 라인(Scan #2) 사이에 연결된 제2 스캔 스위치 및 상기 다른측 데이터 라인과 제4 스캔 라인(Scan #4) 사이에 연결된 제4 스캔 스위치는, 상기 제1 스캔 스위치 및 상기 제3 스캔 스위치가 턴 온 되는 동안에 턴 오프 상태로 있는, 표시 장치의 구동 방법.
  21. 수직 방향으로 연속된 두 개의 서브 화소마다 일측 데이터 라인과 다른측 데이터 라인이 각각 배치된 표시 패널을 구동하는 표시 장치의 구동 방법으로서,
    (a) 상기 일측 데이터 라인과 연결된 제1 스캔 스위치가 턴 온 되어 데이터 전압이 제1 스캔 라인(Scan #1)의 서브 화소에 인가되는 단계;
    (b) 상기 다른측 데이터 라인과 연결된 제3 스캔 스위치가 턴 온 되어 데이터 전압이 제3 스캔 라인(Scan #3)의 서브 화소에 인가되는 단계;
    (c) 상기 일측 데이터 라인과 연결된 제2 스캔 스위치가 턴 온 되어 데이터 전압이 제2 스캔 라인(Scan #2)의 서브 화소에 인가되는 단계; 및
    (d) 상기 다른측 데이터 라인에 연결된 제4 스캔 스위치가 턴 온 되어 데이터 전압이 제4 스캔 라인(Scan #4)의 서브 화소에 인가되는 단계;
    를 포함하는 표시 장치의 구동 방법.
  22. 제 21 항에 있어서,
    상기 (a) 단계는,
    (a-1) 1 수평 기간(1H) 동안, 상기 일측 데이터 라인에 연결된 제1 먹스 스위치가 제1 먹스 신호(MUX 1)에 의해 턴 온 되는 단계;
    (a-2) 상기 턴 온 된 제1 먹스 스위치를 통해 데이터 전압이 상기 일측 데이터 라인에 인가되는 단계;
    (a-3) 상기 일측 데이터 라인과 연결된 서브 화소에 배치된 제1 스캔 라인(Scan #1)에 n-2 번째 스캔 신호가 2 수평 기간(2H) 동안 인가되는 단계;
    (a-4) 상기 일측 데이터 라인과 상기 제1 스캔 라인 사이에 연결된 제1 스캔 스위치가 상기 n-2 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 되는 단계; 및
    (a-5) 상기 일측 데이터 라인으로부터 상기 데이터 전압이 상기 턴 온 된 제1 스캔 스위치를 통해 상기 제1 스캔 라인(Scan #1)의 서브 화소에 인가되는 단계;
    를 포함하는 표시 장치의 구동 방법.
  23. 제 22 항에 있어서,
    상기 (b) 단계는,
    (b-1) 다음 1 수평 기간(1H) 동안, 상기 다른측 데이터 라인에 연결된 제2 먹스 스위치가 제2 먹스 신호(MUX 2)에 의해 턴 온 되는 단계;
    (b-2) 상기 턴 온 된 제2 먹스 스위치를 통해 데이터 전압이 상기 다른측 데이터 라인에 인가되는 단계;
    (b-3) 상기 다른측 데이터 라인과 연결된 서브 화소에 배치된 제3 스캔 라인(Scan #3)에 n-1 번째 스캔 신호가 2 수평 기간(2H) 동안 인가되는 단계;
    (b-4) 상기 다른측 데이터 라인과 상기 제3 스캔 라인 사이에 연결된 제3 스캔 스위치가 상기 n-1 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 되는 단계; 및
    (b-5) 상기 다른측 데이터 라인으로부터 상기 데이터 전압이 상기 턴 온 된 제3 스캔 스위치를 통해 상기 제3 스캔 라인(Scan #3)의 서브 화소에 인가되는 단계;
    를 포함하는 표시 장치의 구동 방법.
  24. 제 21 항에 있어서,
    상기 (c) 단계는,
    (c-1) 다음 1 수평 기간(1H) 동안, 상기 일측 데이터 라인에 연결된 제1 먹스 스위치가 제1 먹스 신호(MUX 1)에 의해 턴 온 되는 단계;
    (c-2) 상기 턴 온 된 제1 먹스 스위치를 통해 데이터 전압이 상기 일측 데이터 라인에 인가되는 단계;
    (c-3) 상기 일측 데이터 라인과 연결된 화소에 배치된 제2 스캔 라인(Scan #2)에 n 번째 스캔 신호가 2 수평 기간(2H) 동안 인가되는 단계;
    (c-4) 상기 일측 데이터 라인과 상기 제2 스캔 라인 사이에 연결된 제2 스캔 스위치가 상기 n 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 되는 단계; 및
    (c-5) 상기 일측 데이터 라인으로부터 상기 데이터 전압이 상기 턴 온 된 제2 스캔 스위치를 통해 상기 제2 스캔 라인(Scan #2)의 서브 화소에 인가되는 단계;
    를 포함하는 표시 장치의 구동 방법.
  25. 제 24 항에 있어서,
    상기 (d) 단계는,
    (d-1) 다음 1 수평 기간(1H) 동안, 상기 다른측 데이터 라인에 연결된 제2 먹스 스위치가 제2 먹스 신호(MUX 2)에 의해 턴 온 되는 단계;
    (d-2) 상기 턴 온 된 제2 먹스 스위치를 통해 데이터 전압이 상기 다른측 데이터 라인에 인가되는 단계;
    (d-3) 상기 다른측 데이터 라인과 연결된 화소에 배치된 제4 스캔 라인(Scan #4)에 n+1 번째 스캔 신호가 2 수평 기간(2H) 동안 인가되는 단계;
    (d-4) 상기 다른측 데이터 라인과 상기 제4 스캔 라인 사이에 연결된 제4 스캔 스위치가 상기 n+1 번째 스캔 신호에 의해 2 수평 기간(2H) 동안 턴 온 되는 단계; 및
    (d-5) 상기 다른측 데이터 라인으로부터 상기 데이터 전압이 상기 턴 온 된 제4 스캔 스위치를 통해 상기 제4 스캔 라인(Scan #4)의 서브 화소에 인가되는 단계;
    를 포함하는 표시 장치의 구동 방법.
  26. 제 23 항에 있어서,
    상기 제1 스캔 라인(Scan #1)에 인가되는 상기 n-2 번째 스캔 신호는, 상기 제3 스캔 라인(Scan #3)에 인가되는 상기 n-1 번째 스캔 신호와 1 수평 기간(1H) 동안 중첩하는, 표시 장치의 구동 방법.
  27. 제 25 항에 있어서,
    상기 제2 스캔 라인(Scan #2)에 인가되는 상기 n 번째 스캔 신호는, 상기 제4 스캔 라인(Scan #4)에 인가되는 상기 n+1 번째 스캔 신호와 1 수평 기간(1H) 동안 중첩하는, 표시 장치의 구동 방법.
KR1020210095070A 2021-07-20 2021-07-20 표시 패널 및 이를 포함하는 표시 장치 및 이의 구동 방법 KR20230013949A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020210095070A KR20230013949A (ko) 2021-07-20 2021-07-20 표시 패널 및 이를 포함하는 표시 장치 및 이의 구동 방법
US17/836,757 US11908418B2 (en) 2021-07-20 2022-06-09 Display panel, display device including the same, and method for operating the same
GB2208977.5A GB2610683A (en) 2021-07-20 2022-06-17 Display panel, display device including the same, and method for operating the same
DE102022115684.2A DE102022115684A1 (de) 2021-07-20 2022-06-23 Anzeigepanel, dasselbe aufweisende anzeigevorrichtung und verfahren zum betreiben desselben
CN202210827129.4A CN115641819A (zh) 2021-07-20 2022-07-13 显示面板、包括显示面板的显示设备及操作显示设备的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210095070A KR20230013949A (ko) 2021-07-20 2021-07-20 표시 패널 및 이를 포함하는 표시 장치 및 이의 구동 방법

Publications (1)

Publication Number Publication Date
KR20230013949A true KR20230013949A (ko) 2023-01-27

Family

ID=82705622

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210095070A KR20230013949A (ko) 2021-07-20 2021-07-20 표시 패널 및 이를 포함하는 표시 장치 및 이의 구동 방법

Country Status (5)

Country Link
US (1) US11908418B2 (ko)
KR (1) KR20230013949A (ko)
CN (1) CN115641819A (ko)
DE (1) DE102022115684A1 (ko)
GB (1) GB2610683A (ko)

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080030615A1 (en) * 2005-06-29 2008-02-07 Maximino Vasquez Techniques to switch between video display modes
KR101380855B1 (ko) * 2006-10-31 2014-04-07 삼성디스플레이 주식회사 표시장치
US8248527B2 (en) * 2009-08-20 2012-08-21 Broadcom Corporation Method and system for video overlay on film detection on progressive video input
KR101192583B1 (ko) * 2010-10-28 2012-10-18 삼성디스플레이 주식회사 액정 표시 패널, 액정 표시 장치 및 액정 표시 장치의 구동 방법
WO2012090814A1 (ja) * 2010-12-28 2012-07-05 シャープ株式会社 表示装置、その駆動方法、および表示用駆動回路
KR101910130B1 (ko) 2012-03-07 2018-10-22 엘지디스플레이 주식회사 영상표시장치 및 그 구동방법
TWI473061B (zh) * 2012-10-22 2015-02-11 Au Optronics Corp 電致發光顯示面板及其驅動方法
KR102084231B1 (ko) 2013-08-29 2020-03-04 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102221997B1 (ko) 2014-12-17 2021-03-03 엘지디스플레이 주식회사 게이트 구동부와 이를 포함한 표시장치
KR102471113B1 (ko) * 2015-11-18 2022-11-28 삼성디스플레이 주식회사 표시장치
KR20180080741A (ko) * 2017-01-04 2018-07-13 삼성디스플레이 주식회사 표시 장치
KR20180089928A (ko) * 2017-02-01 2018-08-10 삼성디스플레이 주식회사 표시 장치
KR102280009B1 (ko) * 2017-05-24 2021-07-21 삼성전자주식회사 지그재그 연결 구조를 갖는 디스플레이 패널 및 이를 포함하는 디스플레이 장치
KR102503156B1 (ko) * 2017-11-28 2023-02-24 삼성디스플레이 주식회사 유기 발광 표시 장치의 구동 방법, 및 유기 발광 표시 장치
CN108594554B (zh) * 2018-05-09 2020-11-17 京东方科技集团股份有限公司 一种阵列基板,其驱动方法及显示装置
KR20190143549A (ko) * 2018-06-19 2019-12-31 삼성디스플레이 주식회사 표시장치
CN208521584U (zh) * 2018-07-24 2019-02-19 京东方科技集团股份有限公司 一种像素结构、显示面板和显示装置
CN110148384B (zh) 2019-06-28 2021-08-03 上海天马有机发光显示技术有限公司 一种阵列基板、显示面板和像素驱动电路的驱动方法
CN110517636B (zh) 2019-08-30 2021-03-26 武汉天马微电子有限公司 有机发光显示面板、显示装置和驱动方法
KR20210043047A (ko) * 2019-10-10 2021-04-21 삼성디스플레이 주식회사 표시장치
KR20210046910A (ko) * 2019-10-18 2021-04-29 삼성디스플레이 주식회사 유기 발광 표시 장치의 표시 패널 및 유기 발광 표시 장치
CN110690265B (zh) * 2019-10-29 2022-07-26 京东方科技集团股份有限公司 一种显示基板及其制作方法、显示装置
CN110619840B (zh) * 2019-10-31 2022-12-20 武汉天马微电子有限公司 一种显示面板、其驱动方法及显示装置
CN113096596A (zh) * 2020-01-08 2021-07-09 京东方科技集团股份有限公司 显示基板及其驱动方法和显示装置
CN111243441B (zh) 2020-03-11 2021-12-28 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置
CN111627393B (zh) 2020-06-24 2022-07-29 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置

Also Published As

Publication number Publication date
DE102022115684A1 (de) 2023-01-26
GB2610683A (en) 2023-03-15
US11908418B2 (en) 2024-02-20
CN115641819A (zh) 2023-01-24
US20230026011A1 (en) 2023-01-26
GB202208977D0 (en) 2022-08-10

Similar Documents

Publication Publication Date Title
US10867560B2 (en) Organic light emitting display device
KR102033754B1 (ko) 유기발광 표시장치
US10847090B2 (en) Electroluminescent display device and driving method of the same
KR102570824B1 (ko) 게이트 구동부 및 이를 포함한 전계발광 표시장치
US10839754B2 (en) Organic light emitting display having multiplexer for distributing data voltages
CN109215584A (zh) 显示面板和使用该显示面板的电致发光显示器
KR102636598B1 (ko) 화소 구동 회로를 포함한 전계발광 표시장치
US10902782B2 (en) Organic light emitting display device
KR20150015239A (ko) 유기발광 표시장치
US11741910B2 (en) Display panel and display device using the same
KR20190052822A (ko) 전계 발광 표시장치
KR102608779B1 (ko) 표시장치와 그 구동 방법
KR102414594B1 (ko) 전계발광표시장치 및 이의 구동방법
KR20190046135A (ko) 전계 발광 표시장치와 그 구동방법
KR20190059625A (ko) 감마 전압 발생장치와 이를 이용한 표시장치
KR102625440B1 (ko) 표시패널과 이를 이용한 전계 발광 표시장치
KR101960849B1 (ko) 유기발광 표시장치 및 이의 구동방법
KR20230013949A (ko) 표시 패널 및 이를 포함하는 표시 장치 및 이의 구동 방법
KR20230082770A (ko) 데이터 구동회로와 이를 포함한 표시장치
KR102618390B1 (ko) 표시장치와 그 구동 방법
KR102554380B1 (ko) 전계발광표시장치
KR102582159B1 (ko) 발광표시장치
KR102358043B1 (ko) 전계 발광 표시장치
KR102316567B1 (ko) 전계발광 표시장치 및 그 구동방법
KR20190062127A (ko) 전계 발광 표시장치