KR20220162840A - 표시 패널 및 표시 장치 - Google Patents

표시 패널 및 표시 장치 Download PDF

Info

Publication number
KR20220162840A
KR20220162840A KR1020227040741A KR20227040741A KR20220162840A KR 20220162840 A KR20220162840 A KR 20220162840A KR 1020227040741 A KR1020227040741 A KR 1020227040741A KR 20227040741 A KR20227040741 A KR 20227040741A KR 20220162840 A KR20220162840 A KR 20220162840A
Authority
KR
South Korea
Prior art keywords
layer
functional
modules
display area
metal layer
Prior art date
Application number
KR1020227040741A
Other languages
English (en)
Inventor
지차오 타오
지우잔 장
콴 리우
젠젠 한
Original Assignee
허페이 비젼녹스 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 허페이 비젼녹스 테크놀로지 컴퍼니 리미티드 filed Critical 허페이 비젼녹스 테크놀로지 컴퍼니 리미티드
Publication of KR20220162840A publication Critical patent/KR20220162840A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/57Mechanical or electrical details of cameras or camera modules specially adapted for being embedded in other devices
    • H04N5/2257
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본원은 표시 패널 및 표시 장치에 관한 것인 바, 표시 패널은 제1 표시 영역 및 제1 표시 영역의 주위에 적어도 부분적으로 분포된 제2 표시 영역을 포함하며, 제1 표시 영역의 투광율은 제2 표시 영역보다 크고, 제2 표시 영역은 발광 소자층 및 화소 회로층을 포함하며; 발광 소자층은 어레이로 배열된 복수의 서브 화소를 포함하며; 화소 회로층은 각각의 서브 화소에 일대일로 대응하는 복수의 화소 회로를 포함하고, 화소 회로층은 트랜지스터를 형성하기 위한 복수 층의 중간 필름층을 포함하며, 복수 층의 중간 필름층은 적층 배치되고 또한 서로 절연되며, 각 층의 중간 필름층은 절연 배치된 복수의 모듈을 포함하고, 각각의 모듈은 트랜지스터를 형성하기 위한 기능 영역 및 서로 인접하는 두 개의 기능 영역을 연결하기 위한 비기능 영역을 포함하며, 적어도 일부 모듈 중의 적어도 일부 기능 영역은 비기능 영역과 서로 다른 층으로 배치된다.

Description

표시 패널 및 표시 장치
본원은 2020년 10월 30일에 제출한 발명의 명칭이 "표시 패널 및 표시 장치"인 중국 특허 출원 제202011196958.4호의 우선권을 주장하며, 해당 출원의 모든 내용은 인용을 통해 본원에 통합된다.
본원은 표시 설비 기술 분야에 속하며, 특히 표시 패널 및 표시 장치에 관한 것이다.
최근 풀스크린을 구현하기 위해, 뱅 스크린(Bang screen), 물방울 스크린(Water drop screen), 펀치 홀 스크린(Punch Hole screen) 등 형태의 모바일 단말기 제품이 잇따라 등장하고 있으며, 이러한 제품들은 모두 표시 패널 중 특정 위치의 화소 구동 회로를 제거하고 카메라 등 소자를 해당 특정 위치 내에 집적하는 설계 방식을 채택하고 있으나, 이러한 설계는 제품의 표시 화면에 있어서 카메라 위에 위치한 표시 영역과 다른 위치에 있는 표시 영역 사이의 휘도 차이를 유발할 수 있으므로, 화면 분할 현상이 발생하여 제품의 표시 효과가 좋지 않다.
본원 실시예는 표시 패널 및 표시 장치를 제공하는 바, 본원에 따른 표시 패널은 동종 소자간의 성능 차이를 감소시킬 수 있고, 표시 패널의 화면 분할 현상을 개선하여, 표시 효과를 더욱 향상시킨다.
본원 실시예의 일 양태는 표시 패널을 제공하는 바, 해당 표시 패널은 제1 표시 영역 및 상기 제1 표시 영역의 주위에 적어도 부분적으로 분포된 제2 표시 영역을 포함하며, 상기 제1 표시 영역의 투광율은 상기 제2 표시 영역보다 크고, 상기 제2 표시 영역은 발광 소자층 및 화소 회로층을 포함하며;
상기 발광 소자층은 어레이로 배열된 복수의 서브 화소를 포함하며;
상기 화소 회로층은 각각의 상기 서브 화소에 일대일로 대응하는 복수의 화소 회로를 포함하고, 상기 화소 회로층은 상기 화소 회로 중의 트랜지스터를 형성하기 위한 여러 종류의 중간 필름층을 포함하며, 상기 여러 종류의 중간 필름층은 적층 배치되고 또한 서로 절연되며, 각 종류의 상기 중간 필름층은 절연 배치된 복수의 모듈을 포함하고, 각각의 상기 모듈은 상기 트랜지스터를 형성하기 위한 기능부 및 서로 인접하는 두 개의 상기 기능부를 연결하기 위한 비기능부를 포함하며, 적어도 일부 모듈 중의 적어도 일부 기능부는 비기능부와 서로 다른 층으로 배치된다.
본원은 또한 다른 표시 패널을 제공하는 바, 해당 표시 패널은 제1 표시 영역 및 상기 제1 표시 영역의 주위에 적어도 부분적으로 분포된 제2 표시 영역을 포함하며, 상기 제1 표시 영역의 투광율은 상기 제2 표시 영역보다 크고, 상기 제2 표시 영역은 발광 소자층 및 화소 회로층을 포함을 포함하며;,
상기 발광 소자층은 어레이로 배열된 복수의 서브 화소를 포함하며;
상기 화소 회로층은 각각의 상기 서브 화소에 일대일로 대응하는 복수의 화소 회로를 포함하고, 상기 화소 회로층은 커패시터 상부 극판층(上極板層)을 형성하기 위한 제2 금속층을 포함하며, 각각의 서로 인접하는 상기 화소 회로의 상기 제2 금속층은 서로 이격되어 배치된다.
본원은 또한 상술한 기술적 해결 수단에 따른 임의의 하나의 표시 패널을 포함하는 표시 장치를 제공한다.
본원 실시예에 따른 표시 패널은, 동종 부품을 형성하기 위한 각 필름층의 동일층에 위치하며 연속하는 부분의 면적 차이를 줄임으로써, 각 동종 부품 간의 성능 차이를 감소시키고, 표시 패널의 화면 분할 현상을 개선하여 표시 효과를 더욱 향상시키며, 그 중 각 필름층은 트랜지스터를 형성하기 위한 중간 필름층 및 커패시터 상부 극판층을 형성하기 위한 제2 금속층 중 한 층 또는 복수 층을 포함한다.
본원 실시예의 기술적 해결 수단을 보다 명확하게 설명하기 위해, 이하에서는 본원 실시예에서 사용될 도면을 간단히 소개하는 바, 물론 이하에서 설명되는 도면은 단지 본원의 일부 실시예일 뿐이며, 당업자라면 창조적 노력 없이 첨부된 도면을 기반으로 다른 도면을 얻을 수 있다.
도 1은 본원 실시예에 따른 표시 패널의 평면 모식도이다.
도 2는 본원의 일 실시예에 따른 표시 패널의 부분적 영역에 있는 화소 회로의 구조 모식도이다.
도 3은 도 2의 B 영역의 부분적 확대 모식도이다.
도 4는 본원의 일 실시예에 따른 표시 패널 중 하나의 화소 회로의 구조 회로도이다.
도 5는 본원의 일 실시예에 따른 표시 패널의 부분적 영역에 있는 화소 회로의 반도체층의 구조 모식도이다.
도 6은 본원의 다른 실시예에 따른 표시 패널의 부분적 영역에 있는 화소 회로의 구조 모식도이다.
도 7은 본원의 또 다른 실시예에 따른 표시 패널의 부분적 영역에 있는 화소 회로의 구조 모식도이다.
이하에서는 본원의 각 양태의 특징과 예시적인 실시예를 상세하게 설명한다. 아래의 상세한 설명에서는 본원에 대한 전면적인 이해를 제공하기 위하여 많은 구체적인 세부 사항이 제시된다. 그러나 당업자에게 있어서, 본원은 이러한 구체적인 세부 사항 중 일부 세부 사항 없이 실시될 수 있다는 것은 명백한 것이다. 아래 실시예에 대한 설명은 단지 본원의 예를 제시함으로써 본원에 대한 보다 나은 이해를 제공하기 위한 것이다.
본 명세서에서 제1 및 제2와 같은 관계 용어는 하나의 실체 또는 작업을 다른 실체 또는 작업과 구별하기 위해서만 사용되며, 이러한 실체 또는 작업 간에 임의의 어떤 관계 또는 순서가 존재한다는 것을 요구하거나 암시하지는 않는다.
부품의 구조를 설명할 때, 한 층, 한 영역이 다른 층, 다른 영역의 "상면(上面)" 또는 "상측"에 위치한다고 할 때, 다른 층, 다른 영역 위에 바로 위치하거나 또는 다른 층, 다른 영역 사이에 기타 층이 또는 기타 영역이 포함될 수 있다는 것을 가리킨다. 그리고 부품을 뒤집으면, 해당 층, 해당 영역은 다른 층, 다른 영역의 "하면(下面)" 또는 "하측"에 위치하게 된다.
본원을 더 잘 이해하기 위하여, 이하에서는 도 1 내지 도 7과 결부하여 본원 실시예의 표시 패널(110) 및 표시 장치를 상세하게 설명한다.
제1 표시 영역 및 제1 표시 영역의 주위에 적어도 부분적으로 분포된 제2 표시 영역을 포함하는 관련 기술의 표시 패널에 있어서, 제1 표시 영역은 카메라 등 소자를 배치하는 데 사용되며, 제1 표시 영역은 제2 표시 영역과 동일층의 연속하는 발광 소자층을 포함하지만 화소 회로층은 포함하지 않는 바, 즉 제조 과정에서, 화소 회로층 중 제1 표시 영역과 마주보는 영역을 제거하여 카메라 등 소자를 배치하는 영역을 형성한다. 화소 회로층 중 제1 표시 영역과 마주보는 영역을 제거하면, 화소 회로층 중 일부 트랜지스터와 커패시터 등 부품이 누락되어, 이 부분의 누락된 부품과 동일한 행이나 열에 위치한 부품은 기타 부품에 비해 공정 과정의 영향을 받는 것이 상이하여, 이 부분의 누락된 부품과 동일한 행이나 열에 위치한 부품의 특성에 차이가 발생하는데, 이는 주로, 이 부분의 누락된 부품과 동일한 행이나 열에 위치한 부품과 기타 부품을 비교하면 받는 정전기 영향이 상이하므로 표시 패널의 제2 표시 영역은 화면 분할 현상이 발생하는 것으로 표현된다.
발명자들은, 화소 회로층 중 제1 표시 영역에서 누락된 부품과 동일한 행이나 열에 위치한 부품이 기타 부품과 비교하여 받는 정전기 영향이 상이한 바, 이는 주로 이 부분의 부품에 대응하는 각 필름층이 제1 표시 영역에서 끊어진 후 형성된 각 부분의 면적이 기타 각 연속 필름층의 면적보다 작기 때문에 받는 정전기 영향이 상이하며, 따라서 제2 표시 영역 중 동종 부품 간의 성능 차이가 비교적 크다는 것을 발견하였다.
도 1, 도 2 및 도 5에 도시된 바와 같이, 본원 실시예는 표시 패널(110)을 제공하는 바, 해당 표시 패널(110)은 제1 표시 영역(DA1) 및 제1 표시 영역(DA1)의 주위에 적어도 부분적으로 분포된 제2 표시 영역(DA2)을 포함하며, 제1 표시 영역(DA1)의 투광율은 제2 표시 영역(DA2)보다 크고, 제2 표시 영역은 발광 소자층 및 화소 회로층을 포함하고, 발광 소자층은 어레이로 배열된 복수의 서브 화소를 포함한다. 화소 회로층은 각각의 서브 화소에 일대일로 대응하는 복수의 화소 회로(PC)를 포함하고, 화소 회로층은 트랜지스터를 형성하기 위한 여러 종류의 중간 필름층을 포함하되, 여러 종류의 중간 필름층은 적층 배치되고 또한 서로 절연되며, 각 종류의 중간 필름층은 절연 배치된 복수의 모듈(A)을 포함하고, 각각의 모듈(A)은 화소 회로 중 트랜지스터를 형성하기 위한 기능부 및 서로 인접하는 두 개의 기능부를 연결하기 위한 비기능부(160)를 포함하며, 적어도 일부 모듈(A) 중의 적어도 일부 기능부는 비기능부(160)와 서로 다른 층으로 배치된다.
정전기가 동종 소자 간의 성능 차이를 초래하는 원인은 주로, 제2 표시 영역(DA2)에서 동종 부품을 형성하기 위한 각 필름층 중 동일층에 위치하며 연속하는 부분의 면적 차이에 기인한 것이며, 면적 차이가 작을수록 동종 부품 간의 성능 차이가 작고, 면적 차이가 클수록 동종 부품 간의 성능 차이가 더 커다.
본원 실시예에 따른 표시 패널(110)에 있어서, 적어도 일부 모듈(A) 중의 적어도 일부 기능부와 비기능부(160)를 서로 다른 층으로 배치함으로써, 전체 표시 패널(110)에 있어서, 적어도 일부 중간 필름층 중 비기능부(160)와 기능부에서 동일층에 위치하며 연속하는 부분의 면적 차이를 감소시켜, 트랜지스터 간의 성능 차이를 감소시키고, 표시 패널(110)의 화면 분할 현상을 개선하여, 표시 효과를 더욱 향상시킨다.
선택적인 실시예에서, 도 6에 도시된 바와 같이, 화소 회로층에는 커패시터 상부 극판층을 형성하기 위한 제2 금속층(140)이 더 포함되어 있으며, 각각의 서로 인접하는 화소 회로의 제2 금속층(140)은 서로 이격되게 배치된다.
표시 패널(110)에 있어서, 서로 인접하는 화소 회로의 제2 금속층(140)을 서로 이격시킴으로써, 커패시터 상부 극판층을 형성하기 위한 제2 금속층(140)의 연속하는 부분의 면적 차이를 감소시키거나 없애므로, 커패시터 간의 성능 차이를 효과적으로 감소시켜, 표시 패널(110)의 화면 분할 현상을 개선하여, 표시 효과를 더욱 향상시킬 수 있다. 각각의 화소 회로의 제2 금속층(140)은 모두 전원 신호를 공급하기 위한 전원 배선에 전기적으로 연결되므로, 서로 인접하는 화소 회로의 제2 금속층(140)을 이격되게 배치한 후 서로 인접하는 제2 금속층(140) 사이를 전기적으로 연결할 필요가 없다.
구체적으로, 중간 필름층은 트랜지스터 활성층을 형성하기 위한 반도체층(120) 및 게이트를 형성하기 위한 제1 금속층(130) 중 적어도 하나를 포함한다.
도 2 및 도 5에 도시된 바와 같이, 표시 패널(110) 중 트랜지스터 활성층을 형성하기 위한 반도체층(120)은 제1 방향(X)을 따라 배열된 복수의 모듈(A)을 포함하고, 각각의 모듈(A)에는 모두 교대로 배열된 복수의 기능부 및 비기능부(160)가 포함되며, 각각의 모듈 중의 모든 기능부는 모두 동일한 데이터 케이블에 전기적으로 연결되고, 서로 인접하는 기능부 사이는 비기능부(160)를 통해 전기적으로 연결되는데, 반도체층(120) 중 제1 표시 영역과 마주보는 위치가 제거되므로, 일부 모듈 중 동일층에 위치하며 연속하는 부분의 면적이 감소되어, 서로 다른 부품간의 성능 차이가 커진다. 반도체층(120) 중 적어도 일부 모듈의 적어도 일부 비기능부(160)와 기능부를 서로 다른 층으로 배치함으로써, 반도체층(120) 중 동일층에 위치하며 연속하는 각 부분의 면적 차이를 감소시키고, 동종 부품 간의 성능 차이를 감소시켜, 표시 효과를 더욱 향상시킨다.
도 7에 도시된 바와 같이, 표시 패널(110) 중 트랜지스터 게이트를 형성하기 위한 제1 금속층(130)은 제1 방향(X)에 수직인 제2 방향(Y)을 따라 배열된 복수의 모듈(A)을 포함하고, 각각의 모듈(A)에는 모두 교대로 배열된 복수의 기능부 및 비기능부(160)가 포함되어 있으며, 각각의 모듈 중의 모든 기능부는 모두 동일한 스캔 라인에 전기적으로 연결되고, 서로 인접하는 기능부 사이는 비기능부(160)를 통해 전기적으로 연결되고, 제1 금속층(130) 중 적어도 일부 모듈(A)에서의 적어도 일부 비기능부(160)를 기능부와 서로 다른 층으로 배치함으로써, 제1 금속층(130) 중 동일층에 위치하며 연속하는 각 부분의 면적 차이를 감소시키고, 나아가 동종 부품의 성능 차이를 감소시켜, 표시 효과를 더욱 향상시킨다.
본원 실시예에 따른 표시 패널(110)에 있어서, 도 2 내지 도 7에 도시된 바와 같이, 반도체층(120), 제1 금속층(130), 제2 금속층(140) 중의 한 층 또는 복수 층 중 동일층에 위치하며 연속하는 각 부분의 면적 차이를 감소시킴으로써, 표시 패널(110) 중 동종 부품의 성능 차이를 감소시켜, 화면 분할 현상을 개선하고, 표시 효과를 향상시킬 수 있다.
일 선택적인 실시예에서, 한 층의 필름층의 각 부분의 면적 차이만 조정하여 표시 패널의 표시 효과를 개선할 수 있는 바, 반도체층을 예로서 설명하면, 도 2에 도시된 바와 같이, 반도체층의 적어도 일부 모듈(A)에서, 적어도 일부 비기능부(160)를 기능부와 서로 다른 층으로 배치함으로써, 반도체층에서 동일층에 위치하며 연속하는 각 부분의 면적 차이를 감소시키고, 나아가 표시 효과를 향상시킨다. 제1 금속층에 대한 조정 방식은 반도체층과 유사하므로, 여기서는 반복하여 설명하지 않는다.
다른 선택적인 실시 형태에서, 두 층의 필름층 중 동일층에 위치하며 연속하는 각 부분의 면적 차이를 각각 조정하여 표시 패널의 표시 효과를 개선할 수 있는 바, 반도체층과 제2 금속층을 예로서 설명하면, 도 6에 도시된 바와 같이, 반도체층의 적어도 일부 모듈(A)에서, 적어도 일부 비기능부(160)를 기능부와 서로 다른 층으로 배치함으로써, 반도체층에서 동일층에 위치하며 연속하는 각 부분의 면적 차이를 감소시키고, 나아가 표시 효과를 향상시키며, 제2 금속층의 조정 방식은 서로 인접하는 화소 회로의 제2 금속층(140)을 이격시킴으로써 제2 금속층에서 동일층에 위치하며 연속하는 각 부분의 면적 차이를 감소시켜 표시 효과를 향상시키는 것이다. 또한 반도체층과 제1 금속층 중 각 부분의 면적 차이를 조정하거나, 또는 제1 금속층과 제2 금속층 중 각 부분의 면적 차이를 조정할 수 있는 바, 제1 금속층에 대한 조정 방식은 반도체층과 유사하므로 여기서는 반복하여 설명하지 않는다.
다른 선택적인 실시 형태에서, 세 층의 필름층 중 각 부분의 면적 차이를 조정하여 표시 패널의 표시 효과를 개선할 수 있는 바, 도 7에 도시된 바와 같이, 반도체층의 적어도 일부 모듈(A)에서, 적어도 일부 비기능부(160)를 기능부와 서로 다른 층으로 배치함으로써, 반도체층에서 동일층에 위치하며 연속하는 부분의 면적 차이를 감소시켜 표시 효과를 향상시키고, 제1 금속층의 적어도 일부 모듈(A)에서, 적어도 일부 비기능부(160)를 기능부와 서로 다른 층으로 배치함으로써, 제1 금속층에서 동일층에 위치하며 연속하는 각 부분의 면적 차이를 감소시켜 표시 효과를 향상시키며, 제2 금속층의 조정 방식은 서로 인접하는 화소 회로의 제2 금속층(140)을 이격시킴으로써 제2 금속층에서 동일층에 위치하며 연속하는 각 부분의 면적 차이를 감소시켜 표시 효과를 향상시키는 것이다.
구체적으로, 화소 회로층은 트랜지스터 소스드레인을 형성하기 위한 제3 금속층을 더 포함하며, 제3 금속층은 중간 필름층 중 발광 소자층을 향하는 일측에 배치되고, 반도체층(120)의 일부 모듈 중의 제1 부분의 비기능부(160)는 기능부와 서로 다른 층으로 배치하고, 제1 부분의 비기능부(160)에서, 일부 비기능부(160)는 제1 금속층(130)과 동일층으로 배치하며, 및/또는, 일부 비기능부(160)는 제3 금속층과 동일층으로 배치한다.
제1 금속층(130)의 일부 모듈 중의 제1 부분의 비기능부(160)는 기능부와 서로 다른 층으로 배치하고, 제1 부분의 비기능부(160)는 제3 금속층과 동일층으로 배치한다.
화소 회로층에는 순차적으로 적층 배치된 제1 절연층, 반도체층(120), 제2 절연층, 제1 금속층(130), 제3 절연층, 제2 금속층(140), 제4 절연층 및 제3 금속층이 포함되어 있으며, 반도체층(120)의 일부 모듈 중의 제1 부분의 비기능부(160)는 기능부와 서로 다른 층으로 배치하고, 제1 부분의 비기능부에서, 일부 비기능부(160)는 제1 금속층(130)과 동일층으로 배치하며, 및/또는, 일부 비기능부(160)를 제3 금속층과 동일층으로 배치함으로써, 반도체층(120) 중 비기능부(160)를 단독으로 제조하는 공정을 줄일 수 있다. 제1 금속층(130)의 일부 모듈 중의 제1 부분의 비기능부(160)를 기능부와 서로 다른 층으로 배치하고, 제1 부분의 비기능부(160)를 제3 금속층과 동일층으로 배치함으로써, 제1 금속층(130) 중 비기능부(160)를 단독으로 제조하는 공정을 줄일 수 있다.
구체적으로, 중간 필름층 중 동일층에 위치하며 연속하는 각 부분의 면적은 동일하다.
중간 필름층 중 동일층에 위치하며 연속하는 각 부분의 면적이 동일할 경우, 각 동종 부품의 성능 차이가 감소되어 더 좋은 표시 효과를 얻을 수 있다.
본원에서는, 중간 필름층 중 동일층에 위치하며 연속하는 각 부분의 면적을 동일하게 설정하는 것에 한정되지 않고, 반도체층 및/또는 제1 금속층 중 일부 기능부와 비기능부를 서로 다른 층으로 배치함으로써 각 동종 부품의 성능 차이를 줄일 수 있으며, 중간 필름층 중 동일층에 위치하며 연속하는 각 부분의 면적을 동일하게 설정할 경우, 표시 효과가 더욱 우수하다.
구체적으로, 복수 층의 중간 필름층의 각 모듈에서, 서로 인접하는 화소 회로 사이에 위치하는 비기능부(160)는 서로 인접하는 두 개의 기능부와 서로 다른 층으로 배치하고, 각각의 화소 회로 내부에 위치하는 비기능부(160)와 기능부는 모두 동일층으로 배치한다.
일 선택적인 실시예에서, 도 4에 도시된 바와 같이, 화소 회로(PC)는 7T1C 회로이며, 즉 7개의 트랜지스터(M1 내지 M7) 및 저장 커패시터를 포함하고, 도 2 및 도3에 도시된 바와 같이, 반도체층의 각 모듈(A)을 예로서 설명하면 다음과 같다. 서로 인접하는 두 개의 화소 회로에서, 하나의 화소 회로 중의 트랜지스터(M2)는 다른 화소 회로 중의 트랜지스터(M1)와 인접하게 배치하고, 반도체층 중 트랜지스터(M2)를 형성하기 위한 기능부 및 트랜지스터(M1)를 형성하기 위한 기능부는 반도체층 중 트랜지스터(M2)와 트랜지스터(M1) 사이에 있는 비기능부와 서로 다른 층으로 배치함으로써, 서로 인접하는 화소 회로의 반도체층 사이는 서로 독립적이고 면적이 동일하여, 각 트랜지스터 간의 성능 차이를 감소시켜, 표시 패널의 표시 효과를 더욱 향상시킨다. 제1 금속층의 배치 방식은 반도체층과 유사하므로 여기서는 반복하여 설명하지 않는다.
상술한 실시예에서, 각 화소 회로 내부의 각 중간 필름층 중 동일층에 위치하며 연속하는 부분의 면적이 동일하므로, 각 화소 회로는 상대적으로 독립적이고, 각 화소 회로가 공정 과정에서 받는 영향이 동일하므로, 각 트랜지스터의 성능 차이가 감소되어, 화면 분할 현상을 효과적으로 개선할 수 있다.
다른 선택적인 실시예에서, 각각의 화소 회로 내부에 위치하는 일부 비기능부(160)와 기능부는 서로 다른 층으로 배치한다.
화소 회로 사이에 위치하는 각 중간 필름층이 비기능부(160)와 기능부가 서로 다른 층으로 배치되는 조건을 충족시키지 못하는 경우, 각각의 화소 회로 내부의 일부 비기능부(160)와 기능부를 서로 다른 층으로 배치하는 것을 선택하여, 공정이 허용하는 조건 하에서 각 트랜지스터 간의 성능 차이를 개선하며, 나아가 화면 분할 현상을 개선할 수 있다.
구체적으로, 도 2, 도 6 및 도 7에 도시된 바와 같이, 서로 인접하는 기능부와 서로 인접하는 두 개의 기능부 사이에 위치하는 비기능부(160)를 서로 다른 층으로 배치하는 경우, 비기능부(160)와 서로 인접하는 두 개의 기능부 사이는 비아홀(150)을 통해 연결된다.
기능부와 서로 다른 층에 있는 비기능부(160)를 제조할 때, 먼저 기능부를 제조한 다음 비기능부(160)를 제조할 수 있으며, 비기능부(160)와 서로 인접하는 두 개의 기능부 사이는 비아홀(150)을 통해 연결된다.
본원은 또한 다른 표시 패널(110)을 제공하는 바, 해당 표시 패널(110)은 제1 표시 영역 및 제1 표시 영역의 주위에 적어도 부분적으로 분포된 제2 표시 영역을 포함하며, 제1 표시 영역의 투광율은 제2 표시 영역보다 크고, 제2 표시 영역은 발광 소자층 및 화소 회로층을 포함하며;
발광 소자층은 어레이로 배열된 복수의 서브 화소를 포함하며;
화소 회로층은 각각의 상기 서브 화소에 일대일로 대응하는 복수의 화소 회로를 포함하고, 화소 회로층은 커패시터 상부 극판층을 형성하기 위한 제2 금속층(140)을 포함하며, 각각의 서로 인접하는 화소 회로의 제2 금속층(140)은 서로 이격되어 배치된다.
본원에 따른 표시 패널(110)에 있어서, 커패시터를 형성하기 위한 제2 금속층(140) 중 동일층에 위치하며 연속하는 각 부분의 면적 차이를 감소시키는 것만으로 표시 패널(110) 중 동종 부품의 성능 차이를 감소시킬 수 있어, 화면 분할 현상을 개선하고, 표시 효과를 향상시킬 수 있다.
본원은 또한 상술한 기술적 해결 수단에 따른 임의의 하나의 표시 패널(110)을 포함하는 표시 장치를 제공한다.
본원에 따른 표시 장치는 화면 분할 현상을 효과적으로 개선할 수 있어, 표시 효과가 더욱 우수하다.
본원의 상술한 실시예에 따르면, 이러한 실시예는 모든 세부 사항을 상세하게 설명하지 않으며, 또한 본원이 구체적인 실시예일 뿐이라는 것을 제한하지 않는다. 상기 설명에 비추어, 많은 수정 및 변화가 가능함을 알 수 있을 것이다. 본 명세서에서 이러한 실시예를 선택하고 구체적으로 설명하는 것은 본원의 원리 및 실제적 응용을 보다 잘 해석하여, 본 기술 분야의 기술자가 본원을 잘 이용하고 본원을 기초로 수정 사용할 수 있도록 하기 위함이다. 본원은 특허청구범위 및 이의 모든 범위와 동등한 것에 의해서만 제한된다.

Claims (20)

  1. 표시 패널에 있어서,
    제1 표시 영역 및 상기 제1 표시 영역의 주위에 적어도 부분적으로 분포된 제2 표시 영역을 포함하며, 상기 제1 표시 영역의 투광율은 상기 제2 표시 영역보다 크고, 상기 제2 표시 영역은 발광 소자층 및 화소 회로층을 포함하며;
    상기 발광 소자층은 어레이로 배열된 복수의 서브 화소를 포함하며;
    상기 화소 회로층은 각각의 상기 서브 화소에 일대일로 대응하는 복수의 화소 회로를 포함하고, 상기 화소 회로층은 상기 화소 회로 중의 트랜지스터를 형성하기 위한 여러 종류의 중간 필름층을 포함하며, 상기 여러 종류의 중간 필름층은 적층 배치되고 또한 서로 절연되며, 각 종류의 상기 중간 필름층은 절연 배치된 복수의 모듈을 포함하고, 각각의 상기 모듈은 상기 트랜지스터를 형성하기 위한 기능부 및 서로 인접하는 두 개의 상기 기능부를 연결하기 위한 비기능부를 포함하며, 적어도 일부 모듈 중의 적어도 일부 기능부는 비기능부와 서로 다른 층으로 배치되는, 표시 패널.
  2. 제1항에 있어서,
    상기 중간 필름층은 트랜지스터 활성층을 형성하기 위한 반도체층 및 게이트를 형성하기 위한 제1 금속층 중 적어도 하나를 포함하는, 표시 패널.
  3. 제1항에 있어서,
    상기 화소 회로층은 복수의 상기 화소 회로 중의 커패시터 상부 극판층을 형성하기 위한 제2 금속층을 더 포함하며, 각각의 서로 인접하는 두 개의 상기 화소 회로의 상기 제2 금속층은 서로 이격되어 배치되는, 표시 패널.
  4. 제3항에 있어서,
    각각의 상기 화소 회로의 상기 제2 금속층은 모두 전원 신호를 공급하기 위한 전원 배선에 전기적으로 연결되는, 표시 패널.
  5. 제2항에 있어서,
    상기 중간 필름층이 트랜지스터 활성층을 형성하기 위한 반도체층을 포함하는 경우, 상기 반도체층은 제1 방향을 따라 배열된 복수의 상기 모듈을 포함하고, 각각의 상기 모듈에는 모두 교대로 배열된 복수의 상기 기능부 및 상기 비기능부가 포함되며, 각각의 상기 모듈 중의 모든 상기 기능부는 모두 동일한 데이터 케이블에 전기적으로 연결되고, 서로 인접하는 상기 기능부 사이는 비기능부를 통해 전기적으로 연결되는, 표시 패널.
  6. 제5항에 있어서,
    각각의 서로 인접하는 두 개의 상기 화소 회로의 상기 반도체층 사이는 서로 독립적이며 면적이 동일한 것인, 표시 패널.
  7. 제2항에 있어서,
    상기 중간 필름층이 게이트를 형성하기 위한 제1 금속층을 포함하는 경우, 상기 제1 금속층은 제2 방향에 따라 배열된 복수의 상기 모듈을 포함하고, 각각의 상기 모듈에는 모두 교대로 배열된 복수의 상기 기능부 및 상기 비기능부가 포함되어 있으며, 각각의 상기 모듈 중의 모든 상기 기능부는 모두 동일한 스캔 라인에 전기적으로 연결되고, 서로 인접하는 상기 기능부 사이는 상기 비기능부를 통해 전기적으로 연결되는, 표시 패널.
  8. 제2항에 있어서,
    상기 화소 회로층은 트랜지스터 소스드레인을 형성하기 위한 제3 금속층을 더 포함하며, 상기 제3 금속층은 상기 제1 금속층 중 상기 발광 소자층을 향하는 일측에 배치되는, 표시 패널.
  9. 제8항에 있어서,
    상기 반도체층의 일부 모듈 중의 제1 부분의 상기 비기능부는 상기 기능부와 서로 다른 층으로 배치하고, 제1 부분의 상기 비기능부에서, 일부 상기 비기능부는 상기 제1 금속층과 동일층으로 배치하며, 다른 일부 상기 비기능부는 상기 제3 금속층과 동일층으로 배치하는, 표시 패널.
  10. 제8항에 있어서,
    상기 반도체층의 일부 모듈 중의 제1 부분의 상기 비기능부는 상기 기능부와 서로 다른 층으로 배치하고, 제1 부분의 상기 비기능부는 상기 제1 금속층과 동일층으로 배치하는, 표시 패널.
  11. 제8항에 있어서,
    상기 반도체층의 일부 모듈 중의 제1 부분의 상기 비기능부는 상기 기능부와 서로 다른 층으로 배치하고, 제1 부분의 상기 비기능부는 상기 제3 금속층과 동일층으로 배치하는, 표시 패널.
  12. 제8항에 있어서,
    상기 제1 금속층의 일부 모듈 중의 제1 부분의 상기 비기능부는 상기 기능부와 서로 다른 층으로 배치하고, 제1 부분의 상기 비기능부는 상기 제3 금속층과 동일층으로 배치하는, 표시 패널.
  13. 제1항에 있어서,
    상기 중간 필름층 중 동일층에 위치하며 연속하는 각 부분의 면적은 동일한 것인, 표시 패널.
  14. 제13항에 있어서,
    여러 종류의 상기 중간 필름층의 각 상기 모듈에서, 서로 인접하는 화소 회로 사이에 위치하는 비기능부는 서로 인접하는 두 개의 기능부와 서로 다른 층으로 배치하고, 각각의 상기 화소 회로 내부에 위치하는 비기능부와 기능부는 모두 동일층으로 배치하는, 표시 패널.
  15. 제13항에 있어서,
    각각의 상기 화소 회로 내부에 위치하는 일부 비기능부와 기능부는 서로 다른 층으로 배치하는, 표시 패널.
  16. 제15항에 있어서,
    각각의 상기 화소 회로 내부의 각 중간 필름층 중 동일층에 위치하며 연속하는 부분의 면적은 동일한 것인, 표시 패널.
  17. 제1항에 있어서,
    서로 인접하는 기능부와 서로 인접하는 두 개의 기능부 사이에 위치하는 비기능부를 서로 다른 층으로 배치하는 경우, 상기 비기능부와 서로 인접하는 두 기능부 사이는 비아홀을 통해 연결되는, 표시 패널.
  18. 표시 패널에 있어서,
    제1 표시 영역 및 상기 제1 표시 영역의 주위에 적어도 부분적으로 분포된 제2 표시 영역을 포함하며, 상기 제1 표시 영역의 투광율은 상기 제2 표시 영역보다 크고, 상기 제2 표시 영역은 발광 소자층 및 화소 회로층을 포함을 포함하며;,
    상기 발광 소자층은 어레이로 배열된 복수의 서브 화소를 포함하며;
    상기 화소 회로층은 각각의 상기 서브 화소에 일대일로 대응하는 복수의 화소 회로를 포함하고, 상기 화소 회로층은 커패시터 상부 극판층을 형성하기 위한 제2 금속층을 포함하며, 각각의 서로 인접하는 상기 화소 회로의 상기 제2 금속층은 서로 이격되어 배치되는, 표시 패널.
  19. 제18항에 있어서,
    각각의 상기 화소 회로의 상기 제2 금속층은 전원 신호를 공급하기 위한 전원 배선에 전기적으로 연결되는, 표시 패널.
  20. 표시 장치에 있어서,
    제1항 내지 제19항 중 어느 한 항의 표시 패널을 포함하는, 표시 장치.
KR1020227040741A 2020-10-30 2021-07-27 표시 패널 및 표시 장치 KR20220162840A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN202011196958.4A CN112289194B (zh) 2020-10-30 2020-10-30 显示面板和显示装置
CN202011196958.4 2020-10-30
PCT/CN2021/108701 WO2022088792A1 (zh) 2020-10-30 2021-07-27 显示面板和显示装置

Publications (1)

Publication Number Publication Date
KR20220162840A true KR20220162840A (ko) 2022-12-08

Family

ID=74352862

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020227040741A KR20220162840A (ko) 2020-10-30 2021-07-27 표시 패널 및 표시 장치

Country Status (4)

Country Link
US (1) US20230086876A1 (ko)
KR (1) KR20220162840A (ko)
CN (1) CN112289194B (ko)
WO (1) WO2022088792A1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112289194B (zh) * 2020-10-30 2022-06-14 合肥维信诺科技有限公司 显示面板和显示装置
CN112992931B (zh) * 2021-02-04 2022-11-15 厦门天马微电子有限公司 一种阵列基板母板、阵列基板、显示面板及显示装置
CN115830995B (zh) * 2022-12-29 2024-06-11 Tcl华星光电技术有限公司 显示面板

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101373303B (zh) * 2007-08-21 2012-02-01 奇美电子股份有限公司 液晶显示面板、像素结构及像素结构制作方法
CN105679768B (zh) * 2016-01-25 2019-07-12 武汉华星光电技术有限公司 阵列基板、液晶显示面板及液晶显示装置
CN110516637B (zh) * 2019-08-30 2021-11-26 上海中航光电子有限公司 阵列基板及其制作方法、显示装置
CN110707139A (zh) * 2019-11-07 2020-01-17 京东方科技集团股份有限公司 一种显示基板及其制作方法、显示装置
CN111048573B (zh) * 2019-12-27 2022-08-05 厦门天马微电子有限公司 一种显示面板及显示装置
CN111754934A (zh) * 2020-06-22 2020-10-09 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN112289194B (zh) * 2020-10-30 2022-06-14 合肥维信诺科技有限公司 显示面板和显示装置
CN112234092B (zh) * 2020-10-30 2023-03-24 云谷(固安)科技有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
US20230086876A1 (en) 2023-03-23
CN112289194A (zh) 2021-01-29
CN112289194B (zh) 2022-06-14
WO2022088792A1 (zh) 2022-05-05

Similar Documents

Publication Publication Date Title
KR20220162840A (ko) 표시 패널 및 표시 장치
US10756147B2 (en) Organic light-emitting display panel with improved resolution and electronic device
US10290694B2 (en) Organic light-emitting display panel and organic light-emitting display device
CN107680976B (zh) 一种阵列基板、显示面板及电子设备
CN106950772B (zh) 阵列基板、显示面板和显示装置
CN107561800B (zh) 一种阵列基板、显示面板和显示装置
WO2022067770A9 (zh) 显示面板及显示装置
CN106444182B (zh) 一种阵列基板和显示面板
CN108831365B (zh) 显示面板和显示装置
US11508803B2 (en) Array substrate, display panel and display device
US11864432B2 (en) Display substrate, display panel and display apparatus
US20220181357A1 (en) Array substrate, display panel and display device
US11387310B2 (en) Array substrate with connection portion connecting power bus and power line and display panel
CN112748616A (zh) 阵列基板、阵列基板的制作方法、显示面板以及显示装置
CN113724604B (zh) 一种显示基板及电子设备
US20230154427A1 (en) Array substrate and display device
US11721267B2 (en) Display panel including common connection terminal connected to a plurality of transistors, method of manufacturing the same, and display device
CN112909065A (zh) 阵列基板和显示装置
CN105280648A (zh) 阵列基板及其制作方法、显示面板和显示装置
CN107678220B (zh) 显示面板和显示装置
CN110082975A (zh) 阵列基板以及显示面板
US20230025386A1 (en) Display panel and display device
EP3996074A1 (en) Display panel and manufacturing method therefor, and display device
CN114967254A (zh) 阵列基板及液晶显示装置
US20240074257A1 (en) Display panel and electronic device