KR20220145201A - SiP 모듈 - Google Patents

SiP 모듈 Download PDF

Info

Publication number
KR20220145201A
KR20220145201A KR1020210051972A KR20210051972A KR20220145201A KR 20220145201 A KR20220145201 A KR 20220145201A KR 1020210051972 A KR1020210051972 A KR 1020210051972A KR 20210051972 A KR20210051972 A KR 20210051972A KR 20220145201 A KR20220145201 A KR 20220145201A
Authority
KR
South Korea
Prior art keywords
substrate
serializer
image sensor
disposed
layer
Prior art date
Application number
KR1020210051972A
Other languages
English (en)
Inventor
최병현
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020210051972A priority Critical patent/KR20220145201A/ko
Priority to PCT/KR2022/005628 priority patent/WO2022225314A1/ko
Priority to EP22792014.7A priority patent/EP4328972A1/en
Priority to US18/282,893 priority patent/US20240162266A1/en
Priority to JP2023564142A priority patent/JP2024515681A/ja
Priority to CN202280029961.8A priority patent/CN117203767A/zh
Publication of KR20220145201A publication Critical patent/KR20220145201A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14634Assemblies, i.e. Hybrid structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/647Resistive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/50Constructional details
    • H04N23/54Mounting of pick-up tubes, electronic image sensors, deviation or focusing coils
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/57Mechanical or electrical details of cameras or camera modules specially adapted for being embedded in other devices
    • H04N5/2253
    • H04N5/2257
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Studio Devices (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

본 실시예에 따른 SiP 모듈은 기판; 상기 기판 일면에 배치되는 이미지 센서; 및 상기 기판 내부에 임베디드되는 시리얼라이저를 포함하고, 상기 기판은 상기 이미지 센서와 상기 시리얼라이저를 전기적으로 연결하기 위해 상기 기판을 관통하는 비아홀을 포함한다.

Description

SiP 모듈{System in Package Module}
본 발명은 SiP 모듈에 관한 것으로, 보다 구체적으로 SiP 모듈 기판에 시리얼라이저가 임베디드되는 기술에 관한 것이다.
ADAS(Advanced Driver Assistance System, 선진 운전 지원 시스템)은, 차량향 애플리케이션 중에서, 가장 급속한 성장을 이루고 있는 분야 중 하나이다. 다양한 기능에 의해, 운전자에의 경고, 차량 외부에 대한 더욱 양호한 시인성의 확보 이외에, 주차 보조와 적응적 크루즈 제어 등도 지원하고 있다. 이러한 기능은, 레이더, 카메라, 광에 의한 거리 측정 및 초음파 등을 기반으로 한 다양한 계측 시스템에 의해 실현되고 있다.
카메라를 이용한 ADAS 기능의 구현은, 카메라로부터 획득된 영상 처리하는 것에 이루어질 수 있다. 이에 따라, 카메라 모듈의 소형화가 요구되고 있다.
본 발명이 해결하고자 하는 기술적 과제는, 기존에 분리되어 있던 이미지 센서와 시리얼라이저(Serializer)를 모듈화하여 인터페이스를 간소화할 수 있는 SiP(System in Package) 모듈을 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 기술적 과제를 해결하기 위하여, 본 실시예에 따른 SiP 모듈은 기판; 상기 기판 일면에 배치되는 이미지 센서; 및 상기 기판 내부에 임베디드되는 시리얼라이저를 포함하고, 상기 기판은 상기 이미지 센서와 상기 시리얼라이저를 전기적으로 연결하기 위해 상기 기판을 관통하는 비아홀을 포함할 수 있다.
상기 기판 내부에 임베디드되는 저항을 포함할 수 있다.
상기 기판의 타면에 배치되는 방열패드를 포함하고, 상기 시리얼라이저는 상기 방열패드와 광축 방향으로 오버랩되도록 배치될 수 있다.
상기 기판은 상기 이미지 센서가 배치되는 제1 층, 상기 시리얼라이저가 임베디드 되는 제2 층 및 상기 방열패드가 배치되는 제3 층을 포함하고, 상기 제2 층은 상기 제1 층과 상기 제3 층 사이에 배치될 수 있다.
상기 제2 층의 일면 및 타면에 접착부재가 도포될 수 있다.
상기 시리얼라이저는 LVDS(Low voltage differential signaling), V By One HS, HD Base T, MIPI A-PHY 칩셋 중 어느 하나일 수 있다.
상기 이미지 센서는, 복수의 종류의 이미지 센서 중 하나의 이미지 센서이고, 상기 기판의 일면에 하나의 핀맵으로 구성되는 연결단자에 대응하는 위치에 핀이 형성될 수 있다.
본 실시예에 따른 카메라 모듈은 제1 기판; 상기 제1 기판 일면에 배치되는 이미지 센서; 상기 제1 기판 내부에 임베디드되는 시리얼라이저; 및 상기 제1 기판이 일면에 배치되는 제2 기판을 포함하고, 상기 제1 기판은 상기 이미지 센서와 상기 시리얼라이저를 전기적으로 연결하기 위해 상기 제1 기판을 관통하는 비아홀을 포함할 수 있다.
상기 제2 기판의 타면에는 전원블록 및 커넥터가 배치될 수 있다.
본 실시예에 따르면 시리얼라이저를 기판에 임베디드하여 카메라 내부 구조를 기존 대비 소형화 설계할 수 있고, 기판 사양 완화 및 플렉시블 기판 제거를 통하여 가격 경쟁력을 확보할 수 있다.
또한, 이미지 센서와 시리얼라이저를 SiP 모듈화함으로써 최종 카메라 조립 공정에서 별도의 이미지 센서 보강 공정이 필요하지 않으므로 전체적인 조립 공정을 간소화할 수 있다.
또한, 이미지 센서의 종류가 달라지더라도 동일한 핀맵으로 구성된 SiP 모듈 기판에 연결할 수 있어, SiP 모듈을 플랫폼화 할 수 있다.
본 발명에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 기존 차량용 카메라의 내부 기판을 도시한 것이다.
도 2는 본 실시예에 따른 카메라 내부 인터페이스의 블록도이다.
도 3 내지 도 5는 본 실시예에 따른 SiP 모듈을 도시한 것이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명한다.
다만, 본 발명의 기술 사상은 설명되는 일부 실시 예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있고, 본 발명의 기술 사상 범위 내에서라면, 실시예들간 그 구성 요소들 중 하나 이상을 선택적으로 결합 또는 치환하여 사용할 수 있다.
또한, 본 실시예에서 사용되는 용어(기술 및 과학적 용어를 포함)는, 명백하게 특별히 정의되어 기술되지 않는 한, 본 실시예가 속하는 기술분야에서 통상의 지식을 가진 자에게 일반적으로 이해될 수 있는 의미로 해석될 수 있으며, 사전에 정의된 용어와 같이 일반적으로 사용되는 용어들은 관련 기술의 문맥상의 의미를 고려하여 그 의미를 해석할 수 있을 것이다.
또한, 본 실시예에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다.
본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함할 수 있고, "A 및(와) B, C 중 적어도 하나(또는 한 개 이상)"로 기재되는 경우 A, B, C로 조합할 수 있는 모든 조합 중 하나 이상을 포함할 수 있다.
또한, 본 실시예의 구성 요소를 설명하는데 있어서, 제1, 제2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성요소의 본질이나 차례 또는 순서 등으로 한정되지 않는다.
그리고, 어떤 구성 요소가 다른 구성 요소에 '연결', '결합', 또는 '접속'된다고 기재된 경우, 그 구성 요소는 그 다른 구성 요소에 직접적으로 '연결', '결합', 또는 '접속'되는 경우뿐만 아니라, 그 구성 요소와 그 다른 구성 요소 사이에 있는 또 다른 구성 요소로 인해 '연결', '결합', 또는 '접속'되는 경우도 포함할 수 있다.
또한, 각 구성 요소의 "상(위)" 또는 "하(아래)"에 형성 또는 배치되는 것으로 기재되는 경우, "상(위)" 또는 "하(아래)"는 두 개의 구성 요소들이 서로 직접 접촉되는 경우 뿐만 아니라, 하나 이상의 또 다른 구성 요소가 두 개의 구성 요소들 사이에 형성 또는 배치되는 경우도 포함한다. 또한, "상(위)" 또는 "하(아래)"로 표현되는 경우 하나의 구성 요소를 기준으로 위쪽 방향뿐만 아니라 아래쪽 방향의 의미도 포함될 수 있다.
일반적으로 차량용 카메라 구조에서는 카메라가 부착되는 위치와 호스트 사이의 물리적 거리가 크기 때문에 영상 신호 고속 전송을 위한 시리얼라이저를 포함한다. 이하에서는 도 1을 참조하여, 기존의 카메라 모듈 내부 기판 구조를 설명한다.
상부 기판(1)의 상면에는 이미지 센서(4)가 배치되고 하면에는 전원 블록(5)이 배치되며, 하부 기판(2)의 상면에는 시리얼라이저(6)가 배치되고 하면에는 커넥터(7)가 연결될 수 있다. 이외에, 상부 기판(1)과 하부 기판(2)에는 상기 부품 이외에 추가적인 전자부품이 배치될 수 있다. 이는 예시적인 것이며, 특별히 이에 한정되는 것은 아니다.
상부 기판(1)과 하부 기판(2)은 플렉시블(Flexible) 기판(3)으로 연결될 수 있다. 이미지 센서(4)와 시리얼라이저(6)는 신호 연결이 많고, 이미지 센서(4)에서 수신한 영상신호를 시리얼라이저(6)로 고속 전송을 하여야 하므로 서로 다른 기판에 배치된 이미지 센서(4)와 시리얼라이저(6)는 플렉시블 기판(3)를 통해 전기적으로 연결된다.
이와 같은 카메라 모듈 내부 구조에서는, 이미지 센서의 고화소화됨에 따라 연결패드수 증가 및 고사양 PCB가 요구되며, 카메라 소형화로 인한 신뢰성 보강을 위하여 추가 접착과 같은 공정이 증가하게 되는 문제가 있다.
이하에서는, 도 2 내지 도 5를 참조하여, 본 실시예에 따른 SiP 모듈에 대해 설명한다. 도 2는 본 실시예에 따른 카메라 내부 인터페이스의 블록도를 도시한 것이다. 도 3 내지 도 5는 본 실시예에 따른 SiP 모듈을 도시한 것이다.
본 실시예에 따른 SiP 모듈 기판은 기판(120) 및 시리얼라이저(130)를 포함할 수 있고, 본 실시예에 따른 SiP 모듈은 이미지 센서(110), 기판(120), 및 시리얼라이저(130)를 포함할 수 있다.
기판(120)은 인쇄회로기판(PCB, Printed Circuit Board)일 수 있다. 기판(120)은 단일의 층으로 형성될 수 있다. 기판(120)은 복수의 층으로 형성될 수 있다.
기판(120)의 내부에는 임베디드(Embedded)되는 시리얼라이저(130)를 포함할 수 있다. 기존에는 표면 실장 기술(SMT, Surface Mounting Technology)을 통해 기판 표면 위에 전자부품을 접합시키던 것과 달리, 본 발명에서 사용되는 "임베디드(Embedded) 기술"은 기판 내부에 전자 부품을 삽입시키는 기술을 의미한다.
시리얼라이저(130)가 기판(120) 내부에 임베디드되는 경우, 기판(120)의 크기를 축소할 수 있고, 기판(120) 내부에 실장되는 다른 능동 소자, 수동 소자 간의 접속 길이가 짧아져 인덕턴스 성분의 감소에 따른 전기적 성능을 향상시킬 수 있고, 실장을 위한 납땜 수 감소에 의한 기판의 실장 신뢰성을 향상시킬 수 있다.
구체적으로, 시리얼라이저(130)는 기판(120) 내부에 임베디드되어 이미지 센서(110)와 전기적으로 연결될 수 있다. 이미지 센서(110)와 시리얼라이저(130)를 전기적으로 연결하기 위해서 도시하지 않았지만 기판(120)에는 비아홀(미도시)이 형성될 수 있다. 도 3를 참조하면, 시리얼라이저(130)는 단일의 층으로 형성된 기판(120) 내부에 임베디드되도록 배치될 수 있다.
도 4을 참조하면, 기판(120)이 복수의 층으로 형성되는 경우, 시리얼라이저(130)는 복수의 층 사이에 배치될 수 있다. 기판(120)은 제1 내지 제3 층(121, 122, 123)을 포함할 수 있고, 층의 개수는 실장되는 부품의 개수 등에 따라 증감될 수 있음은 당연하고 특별히 이에 한정되는 것은 아니다. 기판(120)의 탑(TOP)층인 제1 층(121)의 상면에는 이미지 센서(110)가 배치될 수 있다. 기판(120)의 바텀(BOT)층인 제3 층(122)의 하면에는 방열패드(150)가 배치될 수 있다. 시리얼라이저(130)는 제1 층(121)과 제3 층(122) 사이에 위치한 제2 층(123)에 배치될 수 있다. 제1 층(121)의 상면 또는 제3 층(122)의 하면에는 도시하지 않았지만 복수개의 전자 소자가 배치 될 수 있다.
기판(120)의 복수의 층 중 시리얼라이저(130)가 배치되는 층은 일면에 접착부재가 도포될 수 있다. 접착부재는 에폭시(Epoxy)일 수 있다. 이는, 시리얼라이저(130)가 임베디드되는 기판(120) 층에 공기를 제로화하여 열팽창이 발생하지 않도록 하기 위함이다. 기판(120)의 복수의 층 중 시리얼라이저(130)가 배치되는 층은 몰딩화하여 시리얼라이저(130)가 임베디드될 수 있다.
시리얼라이저(Serializer)는 직렬변환기라고도 하며, 다양한 병렬 신호를 직렬 신호로 변환하여 주는 구성이다. 구체적으로, 시리얼라이저는 많은 수의 핀으로부터 병렬 데이터를 입력받아 직렬 데이터로 변환하여 적은 수의 핀을 통해 출력함으로써, 한 개의 핀이 여러 가지 역할을 하도록 하여 전체적인 핀 수를 감소시킬 수 있다.
시리얼라이저(130)는 LVDS(Low voltage differential signaling), V By One HS, HD Base T, MIPI A-PHY 칩셋 중 어느 하나일 수 있다. 시리얼라이저(130)는 다양한 통신 인터페이스 중 어느 하나일 수 있다. 시리얼라이저(130)는 칩 형태일 수 있다. 시리얼라이저(130)는 소자 형태일 수 있다. 시리얼라이저(130)는 전자 부품 형태일 수 있다.
MIPI(Mobile Industry Processor Interface)는 모바일 및 사물 인터넷 기기에서 재사용 및 호환성을 강화하기 위해 인텔, ARM, 노키아, 삼성, ST, TI 등이 모여 설립한 MIPI Alliance에서 AP(Application Processor)를 비롯한 프로세서와 주변 기기들에 대한 인터페이스 사양을 정한 것이다. MIPI에서 정한 규격은 MIPI D-PHY, MIPI M-PHY, MIPI C-PHY 등이 있다. 특히, MIPI A-PHY는 카메라와 디스플레이, 관련 도메인 ECU(전자제어장치) 간에 데이터를 고속으로 전송하는 경우 이용될 수 있다. MIPI A-PHY는 오류율이 적어 높은 안정성을 가지며, 자동차 환경에서도 초고도 수준의 내성을 가져 높은 회복력을 가지며, 장거리 통신 범위에서 이용될 수 있고, 데이터 속도를 향상시킬 수 있다.
도 2를 참조하면, 이미지 센서(110)인 RGB-IR Sensor와 시리얼라이저(130)의 일종인 MIPI A-PHY는 다수의 핀을 통해 통신한다. 기존에는 이미지 센서와 시리얼라이저가 별도의 기판에 배치되어 있어 각각의 기판을 연결하는 플레시블 기판을 필요로 하였으나, 본 실시예에 따른 SiP 모듈은 기판 상면에 이미지 센서를 배치하고 기판 내부에 시리얼라이저를 임베디드하고, 이미지 센서와 시리얼라이저를 전기적 연결시켜 모듈화하였다.
기판(120)의 내부에는 임베디드되는 저항(140)을 포함할 수 있다.
구체적으로, 저항(140)은 기판(120) 내부에 배치되는 전자부품들과 연결될 수 있다. 기판(120) 내부 또는 표면에 실장되는 전자부품들은 기판(120) 내부에 임베디드되는 저항(140)과 연결되어 기판(120) 내부에서 터미네이션(Termination)할 수 있다. 이를 통해, 전자부품들을 외부로 와이어 연결할 필요 없이 기판(120) 내부를 간소화할 수 있다.
저항(140)은 기판(120) 내부에 임베디드되는 시리얼라이저(130)와 인접한 위치에 배치될 수 있다. 저항(140)은 복수의 저항을 포함할 수 있다. 기판(120)이 복수의 층으로 형성되는 경우, 저항(140)은 시리얼라이저(130)가 임베디드되는 층에 임베디드될 수 있다. 또는 저항(140)은 시리얼라이저(130)가 임베디드되지 않는 층에 임베디드될 수 있다.
기판(120)의 상면에는 이미지 센서(110)가 배치될 수 있다.
구체적으로, 이미지 센서(110)는 기판(120)에 전기적으로 연결될 수 있다. 이미지 센서(110)는 기판(120)에 임베디드된 시리얼라이저(130)와 전기적으로 연결될 수 있다. 이미지 센서는 기판(120)에 표면 실장 기술에 의해 결합될 수 있다. 이미지 센서는 기판(120)에 플립 칩(flip chip) 기술에 의해 결합될 수 있다.
이미지 센서(110)는 CCD(Charge Coupled Device, 전자 결합 소자), CMOS(Complementary Metal Oxide Semiconductor, 상보형 금속 산화물 반도체), CPD 및 CID 중 어느 하나일 수 있다. 이미지 센서(110)의 단위 픽셀의 가로 및/또는 세로의 길이는 2um(마이크로 미터) 이하일 수 있다. 특별히 이에 한정되는 것은 아니고, 화소수가 높아짐에 따라 이미지 센서(110)의 전체 크기는 증가할 수 있다. 이를 통해, 화소 및/또는 화소수가 높은 카메라 모듈에 적용될 수 있다.
도 3을 참조하면, 이미지 센서(110)는 기판(120)에 플립 칩 기술에 의해 결합될 수 있다. 플립칩 기술은 소자 실장 기술의 하나인 와이어리스 본딩의 한 방식으로서, 칩을 기판에 부착시킬 때 금속 리드(와이어)와 같은 추가적인 연결 구조나 볼 그리드 어레이(BGA)와 같은 중간 매체를 사용하지 않고 칩 아랫면의 전극이 되는 납 범프(bump)를 이용해 그대로 융착시키는 기술이다. 이 기술은 패키지가 칩 크기와 같아 소형, 경량화에 유리하고, 열적 안정성이 뛰어나고, 전류 인가율이 높으며 반응 속도도 높일 수 있으며, 전극 간 거리를 훨씬 미세하게 할 수 있는 효과가 있다.
이미지 센서(110)의 하면에 범프(160)가 형성되고, 이를 융착시켜 기판(120)에 결합시킬 수 있다. 범프(160)는 기판(120)에 압착 본딩되거나 열압착 본딩될 수 있다. 이미지 센서(110)의 범프(160)를 기판(120)의 상면에 융착시켜 결합시킨 후, 추가로 이미지 센서(110)와 기판(120)의 상면 사이에 접착부재(170)를 도포할 수 있다. 이미지 센서(110)와 기판(120)의 상면 사이에 언더필(Underfill)을 도포할 수 있다. 이미지 센서(110)의 범프(160)에 의해 이미지 센서(110)와 기판(120) 사이에 형성된 일정 공간을 매꿀 수 있고, 이미지 센서(110)의 실장 신뢰성 강화할 수 있다.
기판(120)은 기판(120)을 관통하는 적어도 하나의 비아홀을 포함할 수 있다. 시리얼라이저(130)는 비아홀을 통해 기판(120)에 배치되는 이미지 센서(110)와 전기적으로 연결될 수 있다. 저항(140) 및 전자부품들은 비아홀을 통해 서로 전기적으로 연결될 수 있다.
이미지 센서(110)는 복수의 종류의 이미지 센서 중 하나의 이미지 센서일 수 있다. 예를 들어, 이미지 센서(110)는 화소수 등에 따라 종류 및 사이즈가 달라질 수 있다. 일반적으로 이미지 센서의 면적이 클수록 더욱 선명한 해상력의 이미지를 얻을 수 있다.
기판(120)의 일면에 하나의 핀맵으로 구성되는 연결단자에 대응하는 위치에 핀이 형성될 수 있다. 하나의 핀맵으로 구성되는 연결단자에 서로 다른 이미지 센서를 교체하여 결합할 수 있고, 이미지 센서의 종류마다 SiP 모듈 기판을 별도로 제작할 필요가 없다. 이미지 센서의 화소별 SiP 모듈은 동일 사이즈, 동일 핀맵으로 구성하여, 카메라 모듈의 기판을 플랫폼화할 수 있다.
기판(120)의 타면에는 방열패드(150)가 배치될 수 있다.
구체적으로, 방열패드(150)는 열전도 테이프(Thermal pad)일 수 있다. 방열패드(150)는 열전도율이 높아 카메라 내부에서 발생하는 열을 낮출 수 있다. 방열패드(150)는 테이프 형태일 수 있다. 방열패드(150)는 양면 테이프 형태일 수 있다.
시리얼라이저(130)는 방열패드(150)와 광축 방향으로 오버랩되도록 배치될 수 있다. 시리얼라이저(130)는 방열패드(150)와 광축에 수직인 방향으로 오버랩되도록 배치될 수 있다. 이를 통해, 시리얼라이저(130)에서 방출되는 열을 보다 효과적으로 배출시킬 수 있다.
다음은 도 5를 참조하여, 본 실시예에 따른 SiP 모듈이 포함된 카메라 모듈을 설명한다. 본 실시예에 따른 SiP 모듈은 이미지 센서(110), 제1 기판(120), 시리얼라이저(130)를 포함하고, 본 실시예에 따른 카메라 모듈은 이미지 센서(110), 제1 기판(120), 시리얼라이저(130), 제2 기판(210)을 포함할 수 있다. 본 발명의 카메라 모듈에 대한 상세한 설명은 도 2 내지 도 3을 참조한 각 구성의 상세한 설명에 대응되는 바, 중복된 설명은 생략하도록 한다.
제2 기판(210)의 일면은 SiP 모듈의 제1 기판(120)에 배치될 수 있고, 제2 기판(210)의 타면에는 전원 블록(230) 및 커넥터(220)가 배치될 수 있다. 제1 기판(120)의 하면에 배치되는 방열패드(150)에 의해 제1 기판(120)은 제2 기판(210)의 상면에 결합될 수 있다. 이는 예시적인 것이며, 특별히 이에 한정되는 것은 아니다.
전원 블록(230)은 제2 기판(210)에 결합될 수 있다. 전원 블록(230)은 컨버터일 수 있다. 전원 블록(230)은 외부 디바이스(미도시)로부터 받은 전원의 레벨을 기판에서 필요한 전원의 레벨로 변환시키고, 변환된 레벨을 갖는 전원을 각 전자 부품으로 출력할 수 있다. 예를 들어, 전원 블록(230)은 직류-직류 변환기(미도시) 또는 저전압 드롭 아웃(LDO:Low voltage Drop Out) 레귤레이터(미도시) 중 적어도 하나를 포함할 수 있다.
커넥터(220)는 제2 기판(210)에 결합될 수 있다. 커넥터(220)는 제2 기판(210)과 전기적으로 연결될 수 있다. 커넥터(220)는 외부 전원을 카메라 장치의 내로 공급할 수 있다. 커넥터(220)는 외부 장치와 전기적으로 연결되기 위한 포트(port)를 포함할 수 있다. 커넥터(220)의 단면은 원 형상으로 형성될 수 있다. 이와 달리, 커넥터(220)의 단면은 타원 또는 사각형 형상 등으로 다양하게 변경될 수 있다.
본 실시예에 따르면 시리얼라이저를 기판에 임베디드하여 카메라 내부 구조를 기존 대비 소형화 설계할 수 있고, 기판 사양 완화 및 플렉시블 기판 제거를 통하여 가격 경쟁력을 확보할 수 있다. 또한, 이미지 센서와 시리얼라이저를 SiP 모듈화함으로써 최종 카메라 조립 공정에서 별도의 이미지 센서 보강 공정이 필요하지 않으므로 전체적인 조립 공정을 간소화할 수 있다. 또한, 이미지 센서의 종류가 달라지더라도 동일한 핀맵으로 구성된 SiP 모듈 기판에 연결할 수 있어, SiP 모듈을 플랫폼화 할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
110: 이미지 센서 120: 기판
130: 시리얼라이저 140: 저항
150: 방열패드 160: 솔더볼
170: 접착부재 210: 카메라 모듈 기판
220: 커넥터 230: 전원 블록

Claims (9)

  1. 기판;
    상기 기판 일면에 배치되는 이미지 센서; 및
    상기 기판 내부에 임베디드되는 시리얼라이저를 포함하고,
    상기 기판은 상기 이미지 센서와 상기 시리얼라이저를 전기적으로 연결하기 위해 상기 기판을 관통하는 비아홀을 포함하는 SiP 모듈.
  2. 제1항에 있어서,
    상기 기판 내부에 임베디드되는 저항을 포함하는 SiP 모듈.
  3. 제1항에 있어서,
    상기 기판의 타면에 배치되는 방열패드를 포함하고,
    상기 시리얼라이저는 상기 방열패드와 광축 방향으로 오버랩되도록 배치되는 SiP 모듈.
  4. 제3항에 있어서,
    상기 기판은 상기 이미지 센서가 배치되는 제1 층, 상기 시리얼라이저가 임베디드 되는 제2 층 및 상기 방열패드가 배치되는 제3 층을 포함하고,
    상기 제2 층은 상기 제1 층과 상기 제3 층 사이에 배치되는 SiP 모듈.
  5. 제4항에 있어서,
    상기 제2 층의 일면 및 타면에 접착부재가 도포되는 SiP 모듈.
  6. 제1항 내지 제5 항 중 어느 한 항에 있어서,
    상기 시리얼라이저는 LVDS(Low voltage differential signaling), V By One HS, HD Base T, MIPI A-PHY 칩셋 중 어느 하나인 SiP 모듈.
  7. 제1항 내지 제5 항 중 어느 한 항에 있어서,
    상기 이미지 센서는,
    복수의 종류의 이미지 센서 중 하나의 이미지 센서이고, 상기 기판의 일면에 하나의 핀맵으로 구성되는 연결단자에 대응하는 위치에 핀이 형성되는 SiP 모듈.
  8. 제1 기판;
    상기 제1 기판 일면에 배치되는 이미지 센서;
    상기 제1 기판 내부에 임베디드되는 시리얼라이저; 및
    상기 제1 기판이 일면에 배치되는 제2 기판을 포함하고,
    상기 제1 기판은 상기 이미지 센서와 상기 시리얼라이저를 전기적으로 연결하기 위해 상기 제1 기판을 관통하는 비아홀을 포함하는 카메라 모듈.
  9. 제8항에 있어서,
    상기 제2 기판의 타면에는 전원블록 및 커넥터가 배치되는 카메라 모듈.


KR1020210051972A 2021-04-21 2021-04-21 SiP 모듈 KR20220145201A (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020210051972A KR20220145201A (ko) 2021-04-21 2021-04-21 SiP 모듈
PCT/KR2022/005628 WO2022225314A1 (ko) 2021-04-21 2022-04-19 Sip 모듈
EP22792014.7A EP4328972A1 (en) 2021-04-21 2022-04-19 Sip module
US18/282,893 US20240162266A1 (en) 2021-04-21 2022-04-19 Sip module
JP2023564142A JP2024515681A (ja) 2021-04-21 2022-04-19 SiPモジュール
CN202280029961.8A CN117203767A (zh) 2021-04-21 2022-04-19 SiP模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210051972A KR20220145201A (ko) 2021-04-21 2021-04-21 SiP 모듈

Publications (1)

Publication Number Publication Date
KR20220145201A true KR20220145201A (ko) 2022-10-28

Family

ID=83722425

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210051972A KR20220145201A (ko) 2021-04-21 2021-04-21 SiP 모듈

Country Status (6)

Country Link
US (1) US20240162266A1 (ko)
EP (1) EP4328972A1 (ko)
JP (1) JP2024515681A (ko)
KR (1) KR20220145201A (ko)
CN (1) CN117203767A (ko)
WO (1) WO2022225314A1 (ko)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008305937A (ja) * 2007-06-07 2008-12-18 Panasonic Corp 電子部品内蔵モジュールおよびその製造方法
JP2010093214A (ja) * 2008-10-10 2010-04-22 Sony Corp 固体撮像素子、撮像装置及び画像信号処理システム
KR101665560B1 (ko) * 2009-12-16 2016-10-13 삼성전자주식회사 이미지 센서 모듈과 이를 포함하는 장치들
KR20120031817A (ko) * 2010-09-27 2012-04-04 하나 마이크론(주) 반도체 칩 내장 기판 및 이를 포함하는 적층 반도체 패키지
KR101602706B1 (ko) * 2014-09-18 2016-03-14 재단법인 다차원 스마트 아이티 융합시스템 연구단 방열 금속이 부착된 임베디드 기판 및 그 제작 방법

Also Published As

Publication number Publication date
JP2024515681A (ja) 2024-04-10
CN117203767A (zh) 2023-12-08
EP4328972A1 (en) 2024-02-28
WO2022225314A1 (ko) 2022-10-27
US20240162266A1 (en) 2024-05-16

Similar Documents

Publication Publication Date Title
KR100721167B1 (ko) 이미지 센서 모듈과 그 제조 방법 및 이를 이용한 카메라모듈
WO2015083979A1 (ko) 이미지 처리 패키지 및 이를 구비하는 카메라 모듈
US20060231750A1 (en) Image sensor module package
US20120092552A1 (en) Image sensor module
US20190172821A1 (en) In-package photonics integration and assembly architecture
CN103620774A (zh) 倒装芯片、正面和背面线键合相组合的封装
US20060016973A1 (en) Multi-chip image sensor package module
US20060086899A1 (en) Structure of image sensor package
US8981514B2 (en) Semiconductor package having a blocking pattern between a light transmissive cover and a substrate, and method for fabricating the same
CN211879388U (zh) 感光模块
CN104885217A (zh) 两个或多个晶元的多晶元堆叠
KR20040110296A (ko) 고체 촬상용 반도체 장치
CN211184422U (zh) 电路模块及内插器
CN112492220A (zh) 防抖感光组件、防抖摄像模组及电子设备
KR20040019650A (ko) 내장형 카메라 모듈
KR100715316B1 (ko) 유연성 회로 기판을 이용하는 반도체 칩 패키지 실장 구조
KR100748244B1 (ko) 이미지 센서 모듈과 그 제조 방법 및 이를 이용한 카메라모듈
US20240162266A1 (en) Sip module
CN109819590B (zh) 一种光电器件及终端
KR100632469B1 (ko) 반도체 칩 패키지
US7638865B2 (en) Sensor package
KR100526191B1 (ko) 고체 촬상용 반도체 장치
KR100947967B1 (ko) 카메라 모듈 및 그 제조방법
CN210156374U (zh) 系统级封装结构和电子设备
CN214228342U (zh) 防抖感光组件、防抖摄像模组及电子设备

Legal Events

Date Code Title Description
A201 Request for examination