KR20200018761A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20200018761A
KR20200018761A KR1020180094020A KR20180094020A KR20200018761A KR 20200018761 A KR20200018761 A KR 20200018761A KR 1020180094020 A KR1020180094020 A KR 1020180094020A KR 20180094020 A KR20180094020 A KR 20180094020A KR 20200018761 A KR20200018761 A KR 20200018761A
Authority
KR
South Korea
Prior art keywords
voltage
source driver
driving voltage
data
data lines
Prior art date
Application number
KR1020180094020A
Other languages
English (en)
Inventor
김원태
강선구
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180094020A priority Critical patent/KR20200018761A/ko
Priority to US16/449,989 priority patent/US11676553B2/en
Priority to CN201910733772.9A priority patent/CN110827773B/zh
Publication of KR20200018761A publication Critical patent/KR20200018761A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • G09G2330/045Protection against panel overheating

Abstract

표시 장치는 제1 데이터 라인들, 제2 데이터 라인들, 게이트 라인들 및 복수의 화소들을 포함하는 표시 패널, 제1 구동 전압 및 제2 구동 전압을 생성하는 전압 생성부, 제1 구동 전압에 기초하여 제1 극성을 갖는 제1 데이터 전압을 생성하고, 제2 구동 전압에 기초하여 제2 극성을 갖는 제2 데이터 전압을 생성하는 소스 구동부를 포함한다. 소스 구동부는 제1 데이터 라인들과 연결되는 제1 소스 구동부 및 제2 데이터 라인들과 연결되는 제2 소스 구동부를 포함하고, 전압 생성부는 제1 소스 구동부 및 제2 소스 구동부 각각에 제1 구동 전압과 제2 구동 전압을 교번하여 공급한다.

Description

표시 장치 {DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
액정 표시 장치의 액정 표시 패널은 하부 기판, 상부 기판 및 상기 하부 기판과 상기 상부 기판 사이에 개재된 액정층을 포함한다.
상기 하부 기판은 제1 베이스 기판, 상기 제1 베이스 기판 상에 형성된 게이트 라인 및 데이터 라인, 상기 게이트 라인 및 상기 데이터 라인과 전기적으로 연결된 스위칭 소자, 및 상기 스위칭 소자와 전기적으로 연결된 화소 전극을 포함한다. 상기 상부 기판은 상기 제1 베이스 기판에 대향하는 제2 베이스 기판, 상기 제2 베이스 기판 상에 형성된 컬러 필터, 및 상기 컬러 필터 상에 형성된 공통 전극을 포함한다.
상기 액정층은 상기 화소 전극에 인가되는 화소 전압 및 상기 공통 전극에 인가되는 공통 전압에 의한 전계에 따라 배열이 변경되는 액정을 포함한다.
액정 표시 장치는 액정에 인가되는 데이터 전압의 극성을 변경하여 액정의 배열 방향을 변경하는 반전 구동 방식으로 구동될 수 있다. 표시 장치가 대형화 및 고해상도화 되면서 로드 증가로 인해 표시 패널에 데이터 전압을 제공하는 소스 구동부의 발열 문제가 발생하고 있다.
본 발명의 일 목적은 소스 구동부의 발열 문제를 개선하는 표시 장치를 제공하는 것이다.
그러나, 본 발명이 목적은 상술한 목적으로 한정되는 것은 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 제1 데이터 라인들, 제2 데이터 라인들, 게이트 라인들 및 복수의 화소들을 포함하는 표시 패널, 제1 구동 전압 및 제2 구동 전압을 생성하는 전압 생성부 및 상기 제1 구동 전압에 기초하여 제1 극성을 갖는 제1 데이터 전압을 생성하고, 상기 제2 구동 전압에 기초하여 제2 극성을 갖는 제2 데이터 전압을 생성하는 소스 구동부를 포함하고, 상기 소스 구동부는 상기 제1 데이터 라인들과 연결되는 제1 소스 구동부 및 상기 제2 데이터 라인들과 연결되는 제2 소스 구동부를 포함하며, 상기 전압 생성부는 상기 제1 소스 구동부 및 상기 제2 소스 구동부 각각에 상기 제1 구동 전압과 상기 제2 구동 전압을 교번하여 공급할 수 있다.
일 실시예에 의하면, 상기 전압 생성부는 매 프레임마다 상기 제1 소스 구동부 및 상기 제2 소스 구동부에 상기 제1 구동 전압과 상기 제2 구동 전압을 교번하여 공급할 수 있다.
일 실시예에 의하면, 상기 전압 생성부는 n번째 프레임에서 상기 제1 소스 구동부에 상기 제1 구동 전압을 제공하고, 상기 제2 소스 구동부에 상기 제2 구동 전압을 제공하며(n+1)번째 프레임에서 상기 제1 소스 구동부에 상기 제2 구동 전압을 제공하고, 상기 제2 소스 구동부에 상기 제1 구동 전압을 제공할 수 있다. (단, n은 1이상의 자연수)
일 실시예에 의하면, 상기 n번째 프레임에서 상기 제1 소스 구동부는 상기 제1 구동 전압에 기초하여 상기 제1 극성을 갖는 상기 제1 데이터 전압을 생성하고, 상기 제2 소스 구동부는 상기 제2 구동 전압에 기초하여 상기 제2 극성을 갖는 상기 제2 데이터 전압을 생성하며, 상기 (n+1)번째 프레임에서 상기 제1 소스 구동부는 상기 제2 구동 전압에 기초하여 상기 제2 극성을 갖는 상기 제2 데이터 전압을 생성하고, 상기 제2 소스 구동부는 상기 제1 구동 전압에 기초하여 상기 제1 극성을 갖는 상기 제1 데이터 전압을 생성할 수 있다.
일 실시예에 의하면, 상기 제1 구동 전압은 제1 아날로그 구동 전압 및 상기 제1 아날로그 구동 전압의 전압 레벨보다 낮은 전압 레벨을 갖는 제2 아날로그 구동 전압을 포함하고, 상기 제2 구동 전압은 상기 제2 아날로그 구동 전압 및 접지 전압을 포함할 수 있다.
일 실시예에 의하면, 상기 제1 데이터 전압은 상기 제1 아날로그 구동 전압과 상기 제2 아날로그 구동 전압 사이에서 변하는 전압 레벨을 갖고, 상기 제2 데이터 전압은 상기 제2 아날로그 구동 전압과 상기 접지 전압 사이에서 변하는 전압 레벨을 가질 수 있다.
일 실시예에 의하면, 상기 전압 생성부는 상기 제1 구동 전압을 공급하는 경우, 로직 신호를 공급하기 위해 상기 제2 아날로그 구동 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 더 공급하고, 상기 제2 구동 전압을 공급하는 경우, 상기 로직 신호를 공급하기 위해 상기 접지 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 더 공급할 수 있다.
일 실시예에 의하면, 상기 제1 데이터 라인들은 홀수 번째 화소행들과 연결되고, 상기 제2 데이터 라인들은 짝수 번째 화소행들과 연결될 수 있다.
일 실시예에 의하면, 상기 소스 구동부 각각은 집적 회로(integrated circuit; IC) 및 상기 집적 회로가 실장되는 가요성 인쇄 회로 기판을 포함하는 칩 온 필름(chip on film; COF)으로 구현될 수 있다.
본 발명의 다른 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 제1 데이터 라인들, 제2 데이터 라인들, 게이트 라인들, 복수의 화소들 및 상기 제1 데이터 라인들 및 상기 제2 데이터 라인들과 연결되는 멀티플렉서(multiplexer)를 포함하는 표시 패널, 제1 구동 전압 및 제2 구동 전압을 생성하는 전압 생성부, 상기 제1 구동 전압에 기초하여 제1 극성을 갖는 제1 데이터 전압을 생성하는 제1 소스 구동부 및 상기 제2 구동 전압에 기초하여 제2 극성을 갖는 제2 데이터 전압을 생성하는 제2 소스 구동부를 포함하고, 상기 멀티플렉서는 상기 제1 소스 구동부와 상기 제1 데이터 라인들 및 상기 제2 데이터 라인들을 교번하여 연결하고, 상기 제2 소스 구동부와 상기 제1 데이터 라인들 및 상기 제2 데이터 라인들을 교번하여 연결할 수 있다.
일 실시예에 의하면, 상기 전압 생성부는 상기 제1 소스 구동부에 상기 제1 구동 전압을 공급하고, 상기 제2 소스 구동부에 상기 제2 구동 전압을 공급할 수 있다.
일 실시예에 의하면, 상기 멀티플렉서는 상기 제1 데이터 라인들과 상기 제1 소스 구동부 또는 상기 제2 소스 구동부를 선택적으로 연결하고, 상기 제2 데이터 라인들과 상기 제1 소스 구동부 또는 상기 제2 소스 구동부를 선택적으로 연결할 수 있다.
일 실시예에 의하면, 상기 멀티플렉서는 매 프레임마다 상기 제1 데이터 라인들과 상기 제1 소스 구동부 및 상기 제2 소스 구동부를 교번하여 연결하고, 상기 제2 데이터 라인들과 상기 제1 소스 구동부 및 상기 제2 소스 구동부를 교번하여 연결할 수 있다.
일 실시예에 의하면, n번째 프레임에서 상기 멀티플렉서는 상기 제1 데이터 라인들과 상기 제1 소스 구동부를 연결하여 상기 제1 데이터 라인들에 상기 제1 데이터 전압을 공급하고, 상기 제2 데이터 라인들과 상기 제2 소스 구동부를 연결하여 상기 제2 데이터 라인들에 상기 제2 데이터 전압을 공급하며, (n+1)번째 프레임에서 상기 멀티플렉서는 상기 제1 데이터 라인들과 상기 제2 소스 구동부를 연결하여 상기 제1 데이터 라인들에 상기 제2 데이터 전압을 공급하고, 상기 제2 데이터 라인들과 상기 제1 소스 구동부를 연결하여 상기 제1 데이터 라인들에 상기 제1 데이터 전압을 공급할 수 있다.
일 실시예에 의하면, 상기 제1 구동 전압은 제1 아날로그 구동 전압 및 상기 제1 아날로그 구동 전압의 전압 레벨보다 낮은 전압 레벨을 갖는 제2 아날로그 구동 전압을 포함하고, 상기 제2 구동 전압은 상기 제2 아날로그 구동 전압 및 접지 전압을 포함할 수 있다.
일 실시예에 의하면, 상기 제1 데이터 전압은 상기 제1 아날로그 구동 전압과 상기 제2 아날로그 구동 전압 사이에서 변하는 전압 레벨을 갖고, 상기 제2 데이터 전압은 상기 제2 아날로그 구동 전압과 상기 접지 전압 사이에서 변하는 전압 레벨을 가질 수 있다.
일 실시예에 의하면, 상기 전압 생성부는 로직 신호를 전달하기 위해 상기 제1 소스 구동부에 상기 제2 아날로그 구동 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 더 공급하고, 상기 제2 소스 구동부에 상기 접지 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 더 공급할 수 있다.
일 실시예에 의하면, 상기 제1 데이터 라인들은 홀수 번째 화소행들과 연결되고, 상기 제2 데이터 라인들은 짝수 번째 화소행들과 연결될 수 있다.
일 실시예에 의하면, 상기 소스 구동부 각각은 집적 회로(integrated circuit; IC) 및 상기 집적 회로가 실장되는 가요성 인쇄 회로 기판을 포함하는 칩 온 필름(chip on film; COF)으로 구현될 수 있다.
일 실시예에 의하면, 상기 제1 소스 구동부의 상기 가요성 인쇄 회로 기판 및 상기 제2 소스 구동부의 상기 가요성 인쇄 회로 기판이 부분적으로 중첩되어 형성될 수 있다.
본 발명의 실시예들에 따른 표시 장치는 제1 데이터 라인들과 연결되는 제1 소스 구동부 및 제2 데이터 라인들과 연결되는 제2 소스 구동부를 구비하고, 제1 소스 구동부 및 제2 소스 구동부에 제1 구동 전압과 제2 구동 전압을 교번하여 공급함으로써, 상기 제1 데이터 라인들 및 상기 제2 데이터 라인들에 제1 극성을 갖는 제1 데이터 전압과 제2 극성을 갖는 제2 데이터 전압을 교번하여 공급할 수 있다. 따라서, 제1 소스 구동부와 제2 소스 구동부의 로드(load)가 감소할 수 있다. 이에 따라 제1 소스 구동부 및 제2 소스 구동부에 포함되는 집적 회로의 크기를 감소시킬 수 있다. 집적 회로의 크기가 감소함에 따라 소스 구동부의 발열이 개선될 수 있다.
또한, 본 발명의 실시예들에 따른 표시 장치는 제1 극성을 갖는 제1 데이터 전압을 생성하는 제1 소스 구동부 및 제2 극성을 갖는 제2 데이터 전압을 생성하는 제2 소스 구동부를 구비하고, 제1 소스 구동부 및 제2 소스 구동부와 제1 데이터 라인들 및 제2 데이터 라인들을 교번하여 연결하는 멀티플렉서를 포함함으로써, 상기 제1 데이터 라인들 및 상기 제2 데이터 라인들에 제1 극성을 갖는 제1 데이터 전압과 제2 극성을 갖는 제2 데이터 전압을 교번하여 공급할 수 있다. 따라서, 제1 소스 구동부와 제2 소스 구동부의 로드가 감소할 수 있다. 이에 따라 제1 소스 구동부 및 제2 소스 구동부에 포함되는 집적 회로의 크기를 감소시킬 수 있다. 집적 회로의 크기가 감소함에 따라 소스 구동부의 발열이 개선될 수 있다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 장치의 일부를 나타내는 도면이다.
도 3은 도 2의 표시 장치에 포함되는 소스 구동부를 나타내는 도면이다.
도 4는 도 3의 소스 구동부에 포함되는 구동 버퍼의 일부에 대한 회로도이다.
도 5a 내지 도 5c는 도 3의 구동 버퍼가 동작하는 일 예를 설명하기 위한 도면들이다.
도 6은 도 1의 표시 장치의 동작을 설명하기 위한 도면이다.
도 7은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 8은 도 7의 표시 장치에 포함되는 멀티플렉서의 동작을 설명하기 위한 도면이다.
도 9는 도 7의 표시 장치의 동작을 설명하기 위한 도면이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 표시 장치(100)는 표시 패널(110), 전압 생성부(130) 및 소스 구동부(120)를 포함할 수 있다. 또한, 표시 장치(100)는 게이트 구동부(140) 및 타이밍 제어부(150)를 포함할 수 있다.
표시 패널(110)은 제1 데이터 라인(DL1)들, 제2 데이터 라인(DL2)들, 게이트 라인(GL)들 및 복수의 화소(PX)들을 포함할 수 있다. 제1 데이터 라인(DL1)들 및 제2 데이터 라인(DL2)들은 제1 방향(D1)으로 연장하고, 제1 방향(D1)에 수직한 제2 방향(D2)으로 배열될 수 있다. 예를 들어, 제1 데이터 라인(DL1)들과 제2 데이터 라인(DL2)들은 교번하여 배치될 수 있다. 게이트 라인(GL)들은 제2 방향(D2)으로 연장하고, 제1 방향(D1)으로 배열될 수 있다. 예를 들어, 제1 방향(D1)은 표시 패널(110)의 단변과 평행할 수 있고, 제2 방향(D2)은 표시 패널(110)의 장변과 평행할 수 있다. 각각의 화소(PX)들은 제1 데이터 라인(DL1)들과 게이트 라인(GL)들이 교차되는 영역 및 제2 데이터 라인(DL2)들과 게이트 라인(GL)들이 교차되는 영역에 형성될 수 있다. 예를 들어, 제1 데이터 라인(DL1)들은 홀수 번째 화소(PX)행들과 연결되고, 제2 데이터 라인(DL2)들은 짝수 번째 화소(PX)행들과 연결될 수 있다. 각각의 화소(PX)들은 게이트 라인(GL) 및 제1 데이터 라인(DL1), 또는 게이트 라인(GL) 및 제2 데이터 라인(DL2)에 전기적으로 연결된 박막 트랜지스터, 박막 트랜지스터에 연결된 액정 캐패시터 및 스토리지 캐패시터를 포함할 수 있다. 따라서, 상기 표시 패널(110)은 액정 표시 패널일 수 있고, 상기 표시 장치(100)는 액정 표시 장치일 수 있다. 액정 표시 패널은 백라이트 유닛으로부터 제공되는 광을 이용하여 영상을 표시할 수 있다.
전압 생성부(130)는 제1 구동 전압(DV1) 및 제2 구동 전압(DV2)을 생성할 수 있다. 제1 구동 전압(DV1)은 제1 아날로그 구동 전압 및 제1 아날로그 구동 전압보다 낮은 전압 레벨을 갖는 제2 아날로그 구동 전압을 포함할 수 있다. 예를 들어, 제2 아날로그 구동 전압의 전압 레벨은 제1 아날로그 구동 전압의 1/2일 수 있다. 예를 들어, 제1 아날로그 구동 전압이 8V인 경우, 제2 아날로그 구동 전압은 4V일 수 있다. 제2 아날로그 구동 전압의 전압 레벨은 표시 패널(110)의 공통 전극에 공급되는 공통 전극의 전압 레벨보다 크거나, 작거나, 또는 동일할 수 있다. 공통 전압의 전압 레벨은 표시 패널(110)의 특성(예를 들어, 킥백(kickback) 전압)에 따라 달라지므로, 제2 아날로그 구동 전압의 전압 레벨은 공통 전압의 전압 레벨보다 크거나, 작거나 또는 동일할 수 있다. 제2 구동 전압(DV2)은 제2 아날로그 구동 전압 및 접지 전압을 포함할 수 있다. 예를 들어, 접지 전압은 0V일 수 있다. 전압 생성부(130)는 소스 구동부(120)에 제1 구동 전압(DV1) 및 제2 구동 전압(DV2)을 공급할 수 있다.
소스 구동부(120)는 제1 구동 전압(DV1)에 기초하여 제1 극성을 갖는 제1 데이터 전압(Vd1)을 생성하고, 제2 구동 전압(DV2)에 기초하여 제2 극성을 갖는 제2 데이터 전압(Vd2)을 생성할 수 있다. 제1 극성을 갖는 제1 데이터 전압(Vd1)은 정극성 전압이고, 제2 극성을 갖는 제2 데이터 전압(Vd2)은 부극성 전압일 수 있다. 제1 데이터 전압(Vd1)은 제1 아날로그 구동 전압과 제2 아날로그 구동 전압 사이에서 변하는 전압 레벨을 갖고, 제2 데이터 전압(Vd2)은 제2 아날로그 구동 전압과 접지 전압 사이에서 변하는 전압 레벨을 가질 수 있다. 소스 구동부(120)는 제1 소스 구동부(122) 및 제2 소스 구동부(124)를 포함할 수 있다. 제1 소스 구동부(122)는 제1 데이터 라인(DL1)들과 연결되고, 제2 소스 구동부(124)는 제2 데이터 라인(DL2)들과 연결될 수 있다. 예를 들어, 제1 소스 구동부(122)는 제1 데이터 라인(DL1)들을 통해 상기 제1 데이터 라인(DL1)들과 연결되는 홀수 번째 화소행들에 데이터 전압을 공급하고, 제2 소스 구동부(124)는 제2 데이터 라인(DL2)들을 통해 상기 제2 데이터 라인(DL2)들과 연결되는 짝수 번째 화소행들에 데이터 전압을 공급할 수 있다.
전압 생성부(130)는 제1 소스 구동부(122) 및 제2 소스 구동부(124) 각각에 제1 구동 전압(DV1) 및 제2 구동 전압(DV2)을 교번하여 공급할 수 있다. 예를 들어, 전압 생성부(130)는 매 프레임마다 제1 소스 구동부(122) 및 제2 소스 구동부(124)에 제1 구동 전압(DV1)과 제2 구동 전압(DV2)을 교번하여 공급할 수 있다. 전압 생성부(130)는 n번째 프레임에서 제1 소스 구동부(122)에 제1 구동 전압(DV1)을 공급하고, 제2 소스 구동부(124)에 제2 구동 전압(DV2)을 공급할 수 있다. (단, n은 1이상의 자연수) 전압 생성부(130)는 (n+1)번째 프레임에서 제1 소스 구동부(122)에 제2 구동 전압(DV2)을 공급하고, 제2 소스 구동부(124)에 제1 구동 전압(DV1)을 공급할 수 있다.
제1 소스 구동부(122) 및 제2 소스 구동부(124) 각각은 제1 구동 전압(DV1) 및 제2 구동 전압(DV2)에 기초하여 제1 극성을 갖는 제1 데이터 전압(Vd1) 및 제2 극성을 갖는 제2 데이터 전압(Vd2)을 교번하여 생성할 수 있다. 예를 들어, 제1 소스 구동부(122) 및 제2 소스 구동부(124) 각각은 매 프레임마다 제1 데이터 전압(Vd1) 및 제2 데이터 전압(Vd2)을 교번하여 생성할 수 있다. n번째 프레임에서 제1 소스 구동부(122)는 제1 구동 전압(DV1)에 기초하여 제1 데이터 전압(Vd1)을 생성하고, 제2 소스 구동부(124)는 제2 구동 전압(DV2)에 기초하여 제2 데이터 전압(Vd2)을 생성할 수 있다. (n+1)번째 프레임에서 제1 소스 구동부(122)는 제2 구동 전압(DV2)에 기초하여 제2 데이터 전압(Vd2)을 생성하고, 제2 소스 구동부(124)는 제1 구동 전압(DV1)에 기초하여 제1 데이터 전압(Vd1)을 생성할 수 있다. 이 때, 제1 데이터 전압(Vd1) 및 제2 데이터 전압(Vd2)은 타이밍 제어부(150)에서 공급되는 제2 영상 데이터(IMG2)에 상응하는 전압 레벨을 가질 수 있다. 제1 소스 구동부(122) 및 제2 소스 구동부(124)는 타이밍 제어부(150)에서 공급되는 제2 제어 신호(CTL2)에 기초하여 상기 제1 데이터 전압(Vd1) 또는 제2 데이터 전압(Vd2)을 출력할 수 있다. 이와 같이, 제1 소스 구동부(122)는 매 프레임마다 전압 생성부(130)로부터 제1 구동 전압(DV1) 및 제2 구동 전압(DV2)을 교번하여 수신하고, 제1 데이터 전압(Vd1) 및 제2 데이터 전압(Vd2)을 교번하여 생성하여 제1 데이터 라인(DL1)에 공급할 수 있다. 또한, 제2 소스 구동부(124)는 매 프레임마다 전압 생성부(130)로부터 제2 구동 전압(DV2) 및 제1 구동 전압(DV1)을 교번하여 수신하고, 제2 데이터 전압(Vd2) 및 제1 데이터 전압(Vd1)을 교번하여 생성하여 제2 데이터 라인(DL2)에 공급할 수 있다. 제1 소스 구동부(122) 및 제2 소스 구동부(124) 각각은 집적 회로(integrated circuit; IC) 및 상기 집적 회로가 실장되는 가요성 인쇄 회로 기판을 포함하는 칩 온 필름(chip on film; COF)으로 구현될 수 있다. 상술한 바와 같이, 제1 소스 구동부(122) 및 제2 소스 구동부(124)가 제1 극성을 갖는 제1 데이터 전압(Vd1)(예를 들어, 정극성 데이터 전압) 및 제2 극성을 갖는 제2 데이터 전압(Vd2)(예를 들어, 부극성 데이터 전압)을 생성함으로써, 제1 소스 구동부(122) 및 제2 소스 구동부(124)의 로드(load)가 감소할 수 있다. 따라서, 표시 장치(100)의 대형화 및 고해상도화로 인해 소스 구동부(120)의 집적 회로에 발열이 발생하는 것을 방지할 수 있다.
게이트 구동부(140)는 화소(PX)에 공급되는 게이트 신호(GS)를 생성할 수 있다. 게이트 구동부(140)는 타이밍 제어부(150)에서 공급되는 제1 제어 신호(CTL1)에 기초하여 게이트 신호(GS)를 생성하고, 표시 패널(110)에 형성되는 게이트 라인(GL)들에 순차적으로 게이트 신호(GS)를 공급할 수 있다. 게이트 구동부(140)는 화소(PX)들의 트랜지스터들과 함께 동시에 형성되어 ASG(Amorphous Silicon TFT Gate driver circuit) 또는 OSG(Oxide Silicon TFT Gate driver circuit) 형태로 표시 패널(110)에 실장될 수 있다. 또는, 게이트 구동부(140)는 복수의 구동 칩들로 형성되어 표시 패널(110)의 비표시 영역에 칩 온 글래스(Chip on Glass; COG) 방식으로 실장될 수 있다. 또는, 게이트 구동부(140)는 복수의 구동 칩들로 형성되어 가요성 인쇄 회로 기판 상에 실장되는 칩 온 필름으로 표시 패널(110)에 연결될 수 있다.
타이밍 제어부(150)는 게이트 구동부(140) 및 소스 구동부(120)를 제어하는 제어 신호들(CTL1, CTL2)을 생성할 수 있다. 타이밍 제어부(150)는 외부 장치로부터 제어 신호(CON)를 수신할 수 있다. 타이밍 제어부(150)는 제어 신호(CON)에 기초하여 게이트 구동부(140)에 공급되는 제1 제어 신호(CTL1)를 생성할 수 있다. 예를 들어, 제1 제어 신호(CTL1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다. 타이밍 제어부(150)는 제어 신호(CON)에 기초하여 소스 구동부(120)에 공급되는 제2 제어 신호(CTL2)를 생성할 수 있다. 예를 들어, 제2 제어 신호(CTL2)는 수평 개시 신호 및 데이터 클럭 신호를 포함할 수 있다. 또한, 타이밍 제어부(150)는 외부 장치에서 공급되는 제1 영상 데이터(IMG1)를 제2 영상 데이터(IMG2)로 변환할 수 있다. 예를 들어, 타이밍 제어부(150)는 제1 영상 데이터(IMG1)의 화질을 보정하는 알고리즘을 적용하여 제1 영상 데이터(IMG1)를 제2 영상 데이터(IMG2)로 변환할 수 있다. 타이밍 제어부(150)는 제1 제어 신호(CTL1)를 게이트 구동부(140)에 공급하고, 제2 제어 신호(CTL2) 및 제2 영상 데이터(IMG2)를 소스 구동부(120)에 공급할 수 있다.
제2 영상 데이터(IMG2)는 로직 신호로써 제1 소스 구동부(122) 및 제2 소스 구동부(124)에 공급될 수 있다. 상기 로직 신호는 AC 커플링(coupling)을 이용하여 타이밍 제어부(150)에서 제1 소스 구동부(122) 및 제2 소스 구동부(124)에 공급될 수 있다. 전압 생성부(130)는 제1 소스 구동부(122) 및 제2 소스 구동부(124) 각각에 AC 커플링을 위한 바이어스 전압을 공급할 수 있다. 전압 생성부(130)는 제1 소스 구동부(122) 또는 제2 소스 구동부(124)에 제1 구동 전압(DV1)을 공급하는 경우, 제2 아날로그 구동 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 공급하고, 제1 소스 구동부(122) 또는 제2 소스 구동부(124)에 제2 구동 전압(DV2)을 공급하는 경우, 접지 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 공급할 수 있다.
상술한 바와 같이, 본 발명의 실시예들에 따른 표시 장치(100)는 제1 데이터 라인(DL1)들에 연결되는 제1 소스 구동부(122) 및 제2 데이터 라인(DL2)들에 연결되는 제2 소스 구동부(124)를 구비하고, 제1 소스 구동부(122) 및 제2 소스 구동부(124) 각각에서 제1 극성을 갖는 제1 데이터 전압(Vd1) 및 제2 극성을 갖는 제2 데이터 전압(Vd2)을 교번하여 생성함으로써, 제1 소스 구동부(122) 및 제2 소스 구동부(124)의 로드를 감소시킬 수 있다. 따라서, 제1 소스 구동부(122) 및 제2 소스 구동부(124)에서 발생하는 발열을 감소시킬 수 있다.
도 2는 도1의 표시 장치의 일부를 나타내는 도면이고, 도 3은 도 2의 표시 장치에 포함되는 소스 구동부를 나타내는 도면이다.
도2를 참조하면, 소스 구동부(230)는 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)를 포함할 수 있다. 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2) 각각은 집적 회로(231, 233) 및 상기 집적 회로(231, 233)가 실장되는 가요성 인쇄 회로 기판(232, 234)을 포함하는 칩 온 필름으로 구현되어 표시 패널(210) 및 인쇄 회로 기판(220)(Printed Circuit Board; PCB)과 연결될 수 있다.
도2 및 도 3을 참조하면, 표시 패널(210)은 표시 영역(DA) 및 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DA)에는 복수의 데이터 라인들(DL1, DL2)이 형성될 수 있다. 비표시 영역(NDA)에는 데이터 라인들(DL1, DL2)과 연결되는 패드부(PAD1, PAD2)가 형성될 수 있다. 구체적으로, 패드부(PAD1, PAD2)는 제1 패드부(PAD1) 및 제2 패드부(PAD2)를 포함할 수 있다. 제1 패드부(PAD1)의 패드들은 제2 방향(D2)으로 배열되어 제1 데이터 라인(DL1)들과 연결될 수 있다. 제2 패드부(PAD2)의 패드들은 제2 방향(D2)으로 배열되어 제2 데이터 라인(DL2)들과 연결될 수 있다. 제1 패드부(PAD1) 및 제2 패드부(PAD2)는 제1 방향(D1)으로 평행하게 배치될 수 있다. 예를 들어, 제1 데이터 라인(DL1)들은 홀수 번째 화소행들과 연결되고, 제2 데이터 라인(DL2)들은 짝수 번째 화소행들과 연결될 수 있다. 제1 패드부(PAD1)는 제1 소스 구동부(SD1)와 연결되고, 제2 패드부(PAD2)는 제2 소스 구동부(SD2)와 연결될 수 있다.
인쇄 회로 기판(220)은 구동 칩으로 구현되는 타이밍 제어부, 전압 생성부 등을 포함할 수 있다. 예를 들어, 타이밍 제어부는 생성되는 제2 영상 데이터 및 제2 제어 신호를 생성하고, 전압 생성부는 제1 구동 전압 및 제2 구동 전압을 생성할 수 있다. 인쇄 회로 기판(220)은 제1 연결 영역(CR1) 및 제2 연결 영역(CR2)을 포함할 수 있다. 제1 연결 영역(CR1)은 제1 소스 구동부(SD1)와 연결되고, 제2 연결 영역(CR2)은 제2 소스 구동부(SD2)와 연결될 수 있다. 타이밍 제어부 및 전압 생성부 등에서 생성되는 상기 제2 영상 데이터, 제2 제어 신호, 제1 구동 전압 및 제2 구동 전압은 인쇄 회로 기판(220)의 제1 연결 영역(CR1) 및 제2 연결 영역(CR2)을 통해 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)에 공급될 수 있다. 이 때, 전압 생성부는 인쇄 회로 기판(220)의 서로 다른 층(layer) 또는 서로 다른 배선을 통해 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)와 연결될 수 있다. 따라서, 전압 생성부는 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)에 상이한 전압(제1 구동 전압 및 제2 구동 전압)을 공급할 수 있다.
제1 소스 구동부(SD1)는 제1 집적 회로(231) 및 제1 가요성 인쇄 회로 기판(232)을 포함할 수 있다. 제1 집적 회로(231)는 제1 가요성 인쇄 회로 기판(232) 상에 실장될 수 있다. 제1 소스 구동부(SD1)의 제1 가요성 인쇄 회로 기판(232)은 인쇄 회로 기판(220)의 제1 연결 영역(CR1)과 표시 패널(210)의 제1 패드부(PAD1) 사이에 연결될 수 있다.
제2 소스 구동부(SD2)는 제2 집적 회로(233) 및 제2 가요성 인쇄 회로 기판(234)을 포함할 수 있다. 제2 집적 회로(233)는 제2 가요성 인쇄 회로 기판(234) 상에 실장될 수 있다. 제2 소스 구동부(SD2)의 제2 가요성 인쇄 회로 기판(234)은 인쇄 회로 기판(220)의 제2 연결 영역(CR2)과 표시 패널(210)의 제2 패드부(PAD2) 사이에 연결될 수 있다.
도 3에 도시된 바와 같이, 제1 소스 구동부(SD1)의 제1 가요성 인쇄 회로 기판(232)과 제2 소스 구동부(SD2)의 제2 가요성 인쇄 회로 기판(234)은 제3 방향(D3)으로 중첩되어 배치될 수 있다. 이 때, 제2 소스 구동부(SD2)의 제2 가요성 인쇄 회로 기판(234)의 크기는 제1 소스 구동부(SD1)의 제1 가요성 인쇄 회로 기판(232)의 크기보다 작을 수 있다.
제1 소스 구동부(SD1)는 전압 생성부에서 제1 구동 전압이 공급되는 경우, 제1 구동 전압 및 제2 제어 신호에 기초하여 제2 영상 데이터에 상응하는 제1 데이터 전압을 생성할 수 있다. 이 때, 제1 데이터 전압은 제1 극성을 가질 수 있다. 제1 소스 구동부(SD1)는 전압 생성부에서 제2 구동 전압이 공급되는 경우, 제2 구동 전압 및 제2 제어 신호에 기초하여 제2 영상 데이터에 상응하는 제2 데이터 전압을 생성할 수 있다. 이 때, 제2 데이터 전압은 제2 극성을 가질 수 있다.
제2 소스 구동부(SD2)는 전압 생성부에서 제1 구동 전압이 공급되는 경우, 제1 구동 전압 및 제2 제어 신호에 기초하여 제2 영상 데이터에 상응하는 제1 데이터 전압을 생성할 수 있다. 이 때, 제1 데이터 전압은 제1 극성을 가질 수 있다. 제2 소스 구동부(SD2)는 전압 생성부에서 제2 구동 전압이 공급되는 경우, 제2 구동 전압 및 제2 제어 신호에 기초하여 제2 영상 데이터에 상응하는 제2 데이터 전압을 생성할 수 있다. 이 때, 제2 데이터 전압은 제2 극성을 가질 수 있다.
제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2) 각각에는 제1 구동 전압 및 제2 구동 전압이 교번하여 공급되므로, 각각의 제1 및 제2 데이터 라인(DL2)들에 제1 극성을 갖는 제1 데이터 전압 및 제2 극성을 갖는 제2 데이터 전압이 교번하여 공급될 수 있다. 또한, 제1 데이터 라인(DL1)들이 제1 소스 구동부(SD1)와 연결되고, 제2 데이터 라인(DL2)들이 제2 소스 구동부(SD2)와 연결되므로, 제1 및 제2 데이터 라인(DL2)들에 다른 극성을 갖는 데이터 전압들이 공급될 수 있다.
제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)를 포함하는 본 발명의 소스 구동부(230)는 하나의 소스 구동부를 포함하는 종래 기술과 비교할 때 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2) 각각의 로드가 감소하므로, 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2) 각각에 포함되는 집적 회로의 크기가 감소할 수 있다. 따라서, 집적 회로의 발열이 감소될 수 있다.
도 4는 도 3의 소스 구동부에 포함되는 구동 버퍼의 일부에 대한 회로도이고, 도 5a 내지 도 5c는 도 3의 구동 버퍼가 동작하는 일 예를 설명하기 위한 도면들이다.
소스 구동부는 쉬프트 레지스터(shift register), 래치(latch), 레벨 쉬프터(level shifter), 디지털-아날로그 컨버터(digital-analog converter; DAC) 및 구동 버퍼를 포함할 수 있다. 쉬프트 레지스터는 디지털 영상 데이터를 래치에 순차적으로 기입하고, 래치에 저장된 영상 데이터는 레벨 쉬프터로 출력될 수 있다. 레벨 쉬프터는 디지털 영상 데이터의 전압 레벨을 변경하여 디지털-아날로그 컨버터로 출력할 수 있다. 디지털-아날로그 컨버터는 디지털 영상 데이터를 받아서 아날로그 영상 데이터로 변환하고, 아날로그 영상 데이터를 구동 버퍼로 출력할 수 있다.
도4를 참조하면, 구동 버퍼는 연산 증폭기(Amp) 및 트랜지스터들(TR1, TR2)을 포함할 수 있다. 연산 증폭기(Amp)에는 제1 입력 전압(VIN1) 및 제2 입력 전압(VIN2)이 제공될 수 있다. 연산 증폭기(Amp)는 입력 단자(IN)를 통해 공급되는 영상 데이터를 제1 입력 전압(VIN1)과 제2 입력 전압(VIN2) 사이의 전압 레벨로 증폭시킬 수 있다. 연산 증폭기(Amp)의 출력 전압에 기초하여 제1 트랜지스터(TR1)가 턴온되면, 부하 캐패시터(Cload)에 전하가 충전(①)될 수 있다. 연산 증폭기(Amp.)의 출력 전압에 기초하여 제2 트랜지스터(TR2)가 턴온되면, 부하 캐패시터(Cload)에 저장된 전하가 방전(②)될 수 있다. 도 4에 도시된 바와 같이, 구동 버퍼는 제1 입력 전압(VIN1)과 제2 입력 전압(VIN2) 사이의 전압 레벨을 갖는 전압을 출력할 수 있다.
도5a를 참조하면, 제1 소스 구동부 또는 제2 소스 구동부의 구동 버퍼에 제1 아날로그 구동 전압(AVDD) 및 제2 아날로그 구동 전압(HAVDD)을 포함하는 제1 구동 전압이 공급될 수 있다. 제1 소스 구동부 또는 제2 소스 구동부에 제1 구동 전압이 공급되는 경우, 제1 아날로그 구동 전압(AVDD)이 제1 입력 전압(VIN1)으로써 연산 증폭기(Amp)에 공급되고, 제2 아날로그 구동 전압(HAVDD)이 제2 입력 전압(VIN2)으로써 연산 증폭기(Amp)에 공급될 수 있다. 연산 증폭기(Amp)의 출력 전압에 기초하여 제1 트랜지스터(TR1)가 턴온되면, 부하 캐패시터(Cload)에 전하가 충전되고, 제2 트랜지스터(TR2)가 턴온되면 부하 캐패시터(Cload)에 저장된 전하가 방전될 수 있다. 따라서, 구동 버퍼는 제1 아날로그 구동 전압(AVDD)과 제2 아날로그 구동 전압(HAVDD) 사이에서 변하는 전압 레벨을 갖는 제1 극성의 제1 데이터 전압(Vd1)을 생성할 수 있다.
도 5b를 참조하면, 제1 소스 구동부 또는 제2 소스 구동부의 구동 버퍼에 제2 아날로그 구동 전압(HAVDD) 및 접지 전압(GND)을 포함하는 제2 구동 전압이 공급될 수 있다. 제1 소스 구동부 또는 제2 소스 구동부에 제2 구동 전압이 공급되는 경우, 제2 아날로그 구동 전압(HAVDD)이 제1 입력 전압(VIN1)으로써 연산 증폭기(Amp)에 공급되고, 접지 전압(GND)이 제2 입력 전압(VIN2)으로써 연산 증폭기(Amp)에 공급될 수 있다. 연산 증폭기(Amp)의 출력 전압에 기초하여 제1 트랜지스터(TR1)가 턴온되면, 부하 캐패시터(Cload)에 전하가 충전되고, 제2 트랜지스터(TR2)가 턴온되면 부하 캐패시터(Cload)에 저장된 전하가 방전될 수 있다. 따라서, 구동 버퍼는 제2 아날로그 구동 전압(HAVDD)과 접지 전압(GND) 사이에서 변하는 전압 레벨을 갖는 제2 극성의 제2 데이터 전압(Vd2)을 생성할 수 있다.
전압 생성부는 제1 소스 구동부 및 제2 소스 구동부 각각에 매 프레임마다 제1 구동 전압 및 제2 구동 전압을 교번하여 공급할 수 있다. 도 5c를 참조하면, 제1 소스 구동부(1ST SOURCE DRIVER)는 첫 번째 프레임(1ST FRAME)에서 제1 구동 전압에 기초하여 제1 극성을 갖는 제1 데이터 전압(Vd1)을 생성하고, 두 번째 프레임(2ND FRAME)에서 제2 구동 전압에 기초하여 제2 극성을 갖는 제2 데이터 전압(Vd2)을 생성하며, 세 번째 프레임(3RD FRAME)에서 제1 구동 전압에 기초하여 제1 극성을 갖는 제1 데이터 전압(Vd1)을 생성할 수 있다. 제2 소스 구동부(2ND SOURCE DRIVER)는 첫 번째 프레임(1ST FRAME)에서 제2 구동 전압에 기초하여 제2 극성을 갖는 제2 데이터 전압(Vd2)을 생성하고, 두 번째 프레임(2ND FRAME)에서 제1 구동 전압에 기초하여 제1 극성을 갖는 제1 데이터 전압(Vd1)을 생성하며, 세 번째 프레임(3RD FRAME)에서 제2 구동 전압에 기초하여 제2 극성을 갖는 제2 데이터 전압(Vd2)을 생성할 수 있다.
도 6은 도 1의 표시 장치의 동작을 설명하기 위한 도면이다.
도 6을 참조하면, n번째 프레임(nth FRAME)에서 전압 생성부(330)는 제1 소스 구동부(322)에 제1 구동 전압(DV1)을 공급하고, 제2 소스 구동부(324)에 제2 구동 전압(DV2)을 공급할 수 있다. 제1 소스 구동부(322)는 제1 구동 전압(DV1)에 기초하여 제1 극성(+)을 갖는 (즉, 제1 아날로그 구동 전압과 제2 아날로그 구동 전압 사이의 전압 레벨을 갖는) 제1 데이터 전압(Vd1)을 생성할 수 있다. 제1 소스 구동부(322)는 제1 데이터 전압(Vd1)을 표시 패널(310)의 제1 데이터 라인(DL1)들에 공급할 수 있다. 제1 데이터 라인(DL1)들에 연결된 화소들은 제1 극성(+)을 갖는 제1 데이터 전압(Vd1)을 공급받을 수 있다. 제2 소스 구동부(324)는 제2 구동 전압(DV2)에 기초하여 제2 극성(-)을 갖는 (즉, 제2 아날로그 구동 전압과 접지 전압 사이의 전압 레벨을 갖는) 제2 데이터 전압(Vd2)을 생성할 수 있다. 제2 소스 구동부(324)는 제2 데이터 전압(Vd2)을 표시 패널(310)의 제2 데이터 라인(DL2)들에 공급할 수 있다. 제2 데이터 라인(DL2)들에 연결된 화소들은 제2 극성(-)을 갖는 제2 데이터 전압(Vd2)을 공급받을 수 있다.
(n+1)번째 프레임((n+1)th FRAME)에서 전압 생성부(330)는 제1 소스 구동부(322)에 제2 구동 전압(DV2)을 공급하고, 제2 소스 구동부(324)에 제1 구동 전압(DV1)을 공급할 수 있다. 제1 소스 구동부(322)는 제2 구동 전압(DV2)에 기초하여 제2 극성(-)을 갖는 (즉, 제2 아날로그 구동 전압과 접지 전압 사이의 전압 레벨을 갖는) 제2 데이터 전압(Vd2)을 생성할 수 있다. 제1 소스 구동부(322)는 제2 데이터 전압(Vd2)을 표시 패널(310)의 제1 데이터 라인(DL1)들에 공급할 수 있다. 제1 데이터 라인(DL1)들에 연결된 화소들은 제2 극성(-)을 갖는 제2 데이터 전압(Vd2)을 공급받을 수 있다. 제2 소스 구동부(324)는 제1 구동 전압(DV1)에 기초하여 제1 극성(+)을 갖는 (즉, 제1 아날로그 구동 전압과 제2 아날로그 구동 전압 사이의 전압 레벨을 갖는) 제1 데이터 전압(Vd1)을 생성할 수 있다. 제2 소스 구동부(324)는 제1 데이터 전압(Vd1)을 표시 패널(310)의 제2 데이터 라인(DL2)들에 공급할 수 있다. 제2 데이터 라인(DL2)들에 연결된 화소들은 제1 극성(+)을 갖는 제1 데이터 전압(Vd1)을 공급받을 수 있다.
도 7은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 7을 참조하면, 표시 장치(400)는 표시 패널(410), 전압 생성부(430) 및 소스 구동부(420)를 포함할 수 있다. 또한, 표시 장치(400)는 게이트 구동부(440) 및 타이밍 제어부(450)를 포함할 수 있다.
표시 패널(410)은 제1 데이터 라인(DL1)들, 제2 데이터 라인(DL2)들, 게이트 라인(GL)들, 복수의 화소(PX)들 및 멀티플렉서(415)를 포함할 수 있다. 제1 데이터 라인(DL1)들 및 제2 데이터 라인(DL2)들은 제1 방향(D1)으로 연장하고, 제1 방향(D1)에 수직한 제2 방향(D2)으로 배열될 수 있다. 예를 들어, 제1 데이터 라인(DL1)들과 제2 데이터 라인(DL2)들은 교번하여 배치될 수 있다. 게이트 라인(GL)들은 제2 방향(D2)으로 연장하고, 제1 방향(D1)으로 배열될 수 있다. 예를 들어, 제1 방향(D1)은 표시 패널(410)의 단변과 평행할 수 있고, 제2 방향(D2)은 표시 패널(410)의 장변과 평행할 수 있다. 각각의 화소(PX)들은 제1 데이터 라인(DL1)들과 게이트 라인(GL)들이 교차되는 영역 및 제2 데이터 라인(DL2)들과 게이트 라인(GL)들이 교차되는 영역에 형성될 수 있다. 각각의 화소(PX)들은 제1 데이터 라인(DL1)들 또는 제2 데이터 라인(DL2)들 및 게이트 라인(GL)들과 연결될 수 있다. 예를 들어, 제1 데이터 라인(DL1)들은 홀수 번째 화소행들과 연결되고, 제2 데이터 라인(DL2)들은 짝수 번째 화소행들과 연결될 수 있다. 멀티플렉서(415)는 제1 데이터 라인(DL1)들 및 제2 데이터 라인(DL2)들과 연결될 수 있다.
전압 생성부(430)는 제1 구동 전압(DV1) 및 제2 구동 전압(DV2)을 생성할 수 있다. 제1 구동 전압(DV1)은 제1 아날로그 구동 전압 및 제1 아날로그 구동 전압보다 낮은 전압 레벨을 갖는 제2 아날로그 구동 전압을 포함할 수 있다. 예를 들어, 제2 아날로그 구동 전압의 전압 레벨은 제1 아날로그 구동 전압의 1/2일 수 있다. 예를 들어, 제1 아날로그 구동 전압이 8V인 경우, 제2 아날로그 구동 전압은 4V일 수 있다. 제2 구동 전압(DV2)은 제2 아날로그 구동 전압 및 접지 전압을 포함할 수 있다. 예를 들어, 접지 전압은 0V일 수 있다. 전압 생성부(430)는 소스 구동부(420)에 제1 구동 전압(DV1) 및 제2 구동 전압(DV2)을 공급할 수 있다.
소스 구동부(420)는 제1 소스 구동부(422) 및 제2 소스 구동부(420)를 포함할 수 있다. 제1 소스 구동부(422)는 제1 구동 전압(DV1)에 기초하여 제1 극성을 갖는 제1 데이터 전압(Vd1)을 생성할 수 있다. 예를 들어, 제1 극성을 갖는 제1 데이터 전압(Vd1)은 정극성 전압일 수 있다. 제1 데이터 전압(Vd1)은 제1 아날로그 구동 전압과 제2 아날로그 구동 전압 사이에서 변하는 전압 레벨을 가질 수 있다. 제1 소스 구동부(422)는 멀티플렉서(415)와 연결될 수 있다. 제2 소스 구동부(420)는 제2 구동 전압(DV2)에 기초하여 제2 극성을 갖는 제2 데이터 전압(Vd2)을 생성할 수 있다. 예를 들어, 제2 극성을 갖는 제2 데이터 전압(Vd2)은 부극성 전압일 수 있다. 제2 데이터 전압(Vd2)은 제2 아날로그 구동 전압과 접지 전압 사이에서 변하는 전압 레벨을 가질 수 있다. 제2 소스 구동부(420)는 멀티플렉서(415)와 연결될 수 있다.
멀티플렉서(415)는 제1 소스 구동부(422)와 제1 데이터 라인(DL1)들 및 제2 데이터 라인(DL2)들을 교번하여 연결하고, 제2 소스 구동부(420)와 제1 데이터 라인(DL1)들 및 제2 데이터 라인(DL2)들을 교번하여 연결함으로써, 제1 데이터 라인(DL1)들 및 제2 데이터 라인(DL2)들에 제1 데이터 전압(Vd1) 및 제2 데이터 전압(Vd2)을 교번하여 출력할 수 있다. 멀티플렉서(415)는 제1 데이터 라인(DL1)들과 제1 소스 구동부(422) 또는 제2 소스 구동부(420)를 선택적으로 연결할 수 있다. 멀티플렉서(415)는 제2 데이터 라인(DL2)들과 제1 소스 구동부(422) 또는 제2 소스 구동부(420)를 선택적으로 연결할 수 있다. 예를 들어, 멀티플렉서(415)는 매 프레임마다 제1 데이터 라인(DL1)들과 제1 소스 구동부(422) 및 제2 소스 구동부(420)를 교번하여 연결하고, 제2 데이터 라인(DL2)들과 제1 소스 구동부(422) 및 제2 소스 구동부(420)를 교번하여 연결할 수 있다. 멀티플렉서(415)는 n번째 프레임에서 제1 데이터 라인(DL1)들과 제1 소스 구동부(422)를 연결하여 제1 데이터 라인(DL1)들에 제1 데이터 전압(Vd1)을 공급하고, 제2 데이터 라인(DL2)들과 제2 소스 구동부(420)를 연결하여 제2 데이터 라인(DL2)들에 제2 데이터 전압(Vd2)을 공급할 수 있다. (단, n은 1 이상의 자연수) 멀티플렉서(415)는 (n+1)번째 프레임에서 제1 데이터 라인(DL1)들과 제2 소스 구동부(420)를 연결하여 제1 데이터 라인(DL1)들에 제2 데이터 전압(Vd2)을 공급하고, 제2 데이터 라인(DL2)들과 제1 소스 구동부(422)를 연결하여 제2 데이터 라인(DL2)들에 제1 데이터 전압(Vd1)을 공급할 수 있다.
게이트 구동부(440)는 화소(PX)에 공급되는 게이트 신호(GS)를 생성할 수 있다. 게이트 구동부(440)는 타이밍 제어부(450)에서 공급되는 제1 제어 신호(CTL1)에 기초하여 게이트 신호(GS)를 생성하고, 표시 패널(410)에 형성되는 게이트 라인(GL)들에 순차적으로 게이트 신호(GS)를 공급할 수 있다.
타이밍 제어부(450)는 게이트 구동부(440) 및 소스 구동부(420)를 제어하는 제어 신호들(CTL1, CTL2)을 생성할 수 있다. 타이밍 제어부(450)는 외부 장치로부터 제어 신호(CON)를 수신할 수 있다. 타이밍 제어부(450)는 제어 신호(CON)에 기초하여 게이트 구동부(440)에 공급되는 제1 제어 신호(CTL1)를 생성할 수 있다. 타이밍 제어부(450)는 제어 신호(CON)에 기초하여 소스 구동부(420)에 공급되는 제2 제어 신호(CTL2)를 생성할 수 있다. 또한, 타이밍 제어부(450)는 외부 장치에서 공급되는 제1 영상 데이터(IMG1)를 제2 영상 데이터(IMG2)로 변환할 수 있다.
제2 영상 데이터(IMG2)는 로직 신호로써 제1 소스 구동부(422) 및 제2 소스 구동부(420)에 공급될 수 있다. 상기 로직 신호는 AC 커플링을 이용하여 타이밍 제어부(450)에서 제1 소스 구동부(422) 및 제2 소스 구동부(420)에 공급될 수 있다. 전압 생성부(430)는 제1 소스 구동부(422) 및 제2 소스 구동부(420) 각각에 AC 커플링을 위한 바이어스 전압을 공급할 수 있다. 전압 생성부(430)는 제1 구동 전압(DV1)이 입력되는 제1 소스 구동부(422)에 제2 아날로그 구동 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 공급하고, 제2 구동 전압(DV2)이 입력되는 제2 소스 구동부(420)에 접지 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 공급할 수 있다.
상술한 바와 같이, 본 발명의 실시예들에 따른 표시 장치(400)는 제1 데이터 전압(Vd1)을 생성하는 제1 소스 구동부(422), 제2 데이터 전압(Vd2)을 생성하는 제2 소스 구동부(420)를 구비하고, 제1 소스 구동부(422)와 제2 소스 구동부(420)를 제1 데이터 라인(DL1)들 및 제2 데이터 라인(DL2)들과 교번하여 연결시킴으로써, 제1 소스 구동부(422) 및 제2 소스 구동부(420)의 로드를 감소시킬 수 있다. 따라서, 제1 소스 구동부(422) 및 제2 소스 구동부(420)에서 발생하는 발열을 감소시킬 수 있다.
도 8은 도 7의 표시 장치에 포함되는 멀티플렉서의 동작을 설명하기 위한 도면이다.
도 8을 참조하면, 소스 구동부는 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)를 포함할 수 있다. 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2) 각각은 집적 회로(631, 633) 및 상기 집적 회로(631, 633)가 실장되는 가요성 인쇄 회로 기판(632, 634)을 포함하는 칩 온 필름으로 구현되어 표시 패널(610) 및 인쇄 회로 기판(620)과 연결될 수 있다.
표시 패널(610)은 표시 영역(DA) 및 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DA)에는 복수의 데이터 라인들(DL1, DL2)이 형성될 수 있다. 비표시 영역(NDA)에는 데이터 라인들(DL1, DL2)과 연결되는 패드부(PAD1, PAD2)가 형성될 수 있다. 구체적으로, 패드부는 제1 패드부(PAD1) 및 제2 패드부(PAD2)를 포함할 수 있다. 제1 패드부(PAD1)의 패드들은 제2 방향(D2)으로 배열되고, 제2 패드부(PAD2)의 패드들은 제2 방향(D2)으로 배열될 수 있다. 제1 패드부(PAD1) 및 제2 패드부(PAD2)는 제1 방향(D1)으로 평행하게 배치될 수 있다. 제1 패드부(PAD1) 및 제2 패드부(PAD2)는 멀티플렉서(615)와 연결될 수 있다.
인쇄 회로 기판(620)은 구동 칩으로 구현되는 타이밍 제어부, 전압 생성부 등을 포함할 수 있다. 예를 들어, 타이밍 제어부는 생성되는 제2 영상 데이터 및 제2 제어 신호를 생성하고, 전압 생성부는 제1 구동 전압 및 제2 구동 전압을 생성할 수 있다. 인쇄 회로 기판(620)은 제1 연결 영역(CR1) 및 제2 연결 영역(CR2)을 포함할 수 있다. 제1 연결 영역(CR1)은 제1 소스 구동부(SD1)와 연결되고, 제2 연결 영역(CR2)은 제2 소스 구동부(SD2)와 연결될 수 있다. 타이밍 제어부 및 전압 생성부 등에서 생성되는 상기 제2 영상 데이터, 제2 제어 신호는 인쇄 회로 기판(620)의 제1 연결 영역(CR1) 및 제2 연결 영역(CR2)을 통해 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)에 공급될 수 있다. 또한, 제1 구동 전압은 제1 연결 영역(CR1)을 통해 제1 소스 구동부(SD1)에 공급되고, 제2 구동 전압은 제2 연결 영역(CR2)을 통해 제2 소스 구동부(SD2)에 공급될 수 있다. 이 때, 전압 생성부는 인쇄 회로 기판(620)의 서로 다른 층(layer) 또는 서로 다른 배선을 통해 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)와 연결될 수 있다. 따라서, 전압 생성부는 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)에 상이한 전압(제1 구동 전압 및 제2 구동 전압)을 공급할 수 있다.
제1 소스 구동부(SD1)는 제1 집적 회로(631) 및 제1 가요성 인쇄 회로 기판(632)을 포함할 수 있다. 제1 집적 회로(631)는 제1 가요성 인쇄 회로 기판(632) 상에 실장될 수 있다. 제1 소스 구동부(SD1)의 제1 가요성 인쇄 회로 기판(632)은 인쇄 회로 기판(6201)의 제1 연결 영역(CR1)과 표시 패널(610)의 제1 패드부(PAD1) 사이에 연결될 수 있다.
제2 소스 구동부(SD2)는 제2 집적 회로(633) 및 제2 가요성 인쇄 회로 기판(634)을 포함할 수 있다. 제2 집적 회로(633)는 제2 가요성 인쇄 회로 기판(634) 상에 실장될 수 있다. 제2 소스 구동부(SD2)의 제2 가요성 인쇄 회로 기판(634)은 인쇄 회로 기판(620)의 제2 연결 영역(CR2)과 표시 패널(610)의 제2 패드부(PAD2) 사이에 연결될 수 있다.
도 8에 도시된 바와 같이, 제1 소스 구동부(SD1)의 제1 가요성 인쇄 회로 기판(632)과 제2 소스 구동부(SD2)의 제2 가요성 인쇄 회로 기판(634)은 제3 방향(D3)으로 부분적으로 중첩되어 배치될 수 있다. 이 때, 제2 소스 구동부(SD2)의 제2 가요성 인쇄 회로 기판(634)의 크기는 제1 소스 구동부(SD1)의 제1 가요성 인쇄 회로 기판(632)의 크기보다 작을 수 있다.
멀티플렉서(615)는 제1 패드부(PAD1)와 제1 데이터 라인(DL1) 또는 제2 데이터 라인(DL2)을 연결할 수 있다. 또한, 멀티플렉서(615)는 제2 패드부(PAD2)와 제1 데이터 라인(DL1) 또는 제2 데이터 라인(DL2)을 연결할 수 있다. 예를 들어, 멀티플렉서(615)는 매 프레임마다 제1 패드부(PAD1)와 제1 데이터 라인(DL1) 및 제2 데이터 라인(DL2)을 교번하여 연결하고, 제2 패드부(PAD2)와 제1 데이터 라인(DL1) 및 제2 데이터 라인(DL2)을 교번하여 연결할 수 있다. 도 8에 도시된 바와 같이, n번째 프레임(nth FRAME)에서, 멀티플렉서(615)는 제1 패드부(PAD1)와 제1 데이터 라인(DL1)을 연결하고, 제2 패드부(PAD2)와 제2 데이터 라인(DL2)을 연결할 수 있다. 따라서, 제1 데이터 라인(DL1)에 제1 소스 구동부(SD1)에서 생성되는 제1 극성을 갖는 제1 데이터 전압이 공급되고, 제2 데이터 라인(DL2)에 제2 소스 구동부(SD2)에서 생성되는 제2 극성을 갖는 제2 데이터 전압이 공급될 수 있다. (n+1)번째 프레임((n+1)th FRAME)에서, 멀티플렉서(615)는 제1 패드부(PAD1)와 제2 데이터 라인(DL2)을 연결하고, 제2 패드부(PAD2)와 제1 데이터 라인(DL1)을 연결할 수 있다. 따라서, 제1 데이터 라인(DL1)에 제2 소스 구동부(SD2)에서 생성되는 제2 극성을 갖는 제2 데이터 전압이 공급되고, 제2 데이터 라인(DL2)에 제1 소스 구동부(SD1)에서 생성되는 제1 극성을 갖는 제1 데이터 전압이 공급될 수 있다.
상술한 바와 같이, 본 발명의 실시예에 따른 표시 장치는 제1 극성을 갖는 제1 데이터 전압을 생성하는 제1 소스 구동부(SD1) 및 제2 극성을 갖는 제2 데이터 전압을 생성하는 제2 소스 구동부(SD2)를 포함하고, 제1 소스 구동부(SD1)와 제1 데이터 라인(DL1)들 및 제2 데이터 라인(DL2)들, 제2 소스 구동부(SD2)와 제1 데이터 라인(DL1)들 및 제2 데이터 라인(DL2)들을 교번하여 연결하는 멀티플렉서(615)를 구비함으로써, 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)의 로드를 감소시킬 수 있다. 따라서, 제1 소스 구동부(SD1) 및 제2 소스 구동부(SD2)의 발열이 감소될 수 있다.
도 9는 도 7의 표시 장치의 동작을 설명하기 위한 도면이다.
도 7을 참조하면, n번째 프레임(nth FRAME)에서 전압 생성부(730)는 제1 소스 구동부(722)에 제1 구동 전압(DV1)을 공급하고, 제2 소스 구동부(724)에 제2 구동 전압(DV2)을 공급할 수 있다. 제1 소스 구동부(722)는 제1 구동 전압(DV1)에 기초하여 제1 극성(+)을 갖는 (즉, 제1 아날로그 구동 전압과 제2 아날로그 구동 전압 사이의 전압 레벨을 갖는) 제1 데이터 전압(Vd1)을 생성할 수 있다. 제2 소스 구동부(724)는 제2 구동 전압(DV2)에 기초하여 제2 극성(-)을 갖는 (즉, 제2 아날로그 구동 전압과 접지 전압 사이의 전압 레벨을 갖는) 제2 데이터 전압(Vd2)을 생성할 수 있다. 표시 패널(710)에 형성되는 멀티플렉서(715)는 제1 소스 구동부(722)와 제1 데이터 라인(DL1)들을 연결하고, 제2 소스 구동부(724)와 제2 데이터 라인(DL2)들을 연결할 수 있다. 따라서, 제1 데이터 라인(DL1)들에 연결된 화소들은 제1 극성(+)을 갖는 제1 데이터 전압(Vd1)을 공급받고, 제2 데이터 라인(DL2)들에 연결된 화소들은 제2 극성(-)을 갖는 제2 데이터 전압(Vd2)을 공급받을 수 있다.
(n+1)번째 프레임((n+1)th FRAME)에서 전압 생성부(730)는 제1 소스 구동부(722)에 제1 구동 전압(DV1)을 공급하고, 제2 소스 구동부(724)에 제2 구동 전압(DV2)을 공급할 수 있다. 제1 소스 구동부(722)는 제1 구동 전압(DV1)에 기초하여 제1 극성(+)을 갖는 (즉, 제1 아날로그 구동 전압과 제2 아날로그 구동 전압 사이의 전압 레벨을 갖는) 제1 데이터 전압(Vd1)을 생성할 수 있다. 제2 소스 구동부(724)는 제2 구동 전압(DV2)에 기초하여 제2 극성(-)을 갖는 (즉, 제2 아날로그 구동 전압과 접지 전압 사이의 전압 레벨을 갖는) 제2 데이터 전압(Vd2)을 생성할 수 있다. 표시 패널(710)에 형성되는 멀티플렉서(715)는 제1 소스 구동부(722)와 제2 데이터 라인(DL2)들을 연결하고, 제2 소스 구동부(724)와 제1 데이터 라인(DL1)들을 연결할 수 있다. 따라서, 제1 데이터 라인(DL1)들에 연결된 화소들은 제2 극성(-)을 갖는 제2 데이터 전압(Vd2)을 공급받고, 제2 데이터 라인(DL2)들에 연결된 화소들은 제1 극성(+)을 갖는 제1 데이터 전압(Vd1)을 공급받을 수 있다.
본 발명은 표시 장치를 구비한 모든 전자 기기에 적용될 수 있다. 예를 들어, 본 발명은 텔레비전, 컴퓨터 모니터, 노트북, 디지털 카메라, 휴대폰, 스마트폰, 스마트패드, 타블렛 PC, 피디에이(PDA), 피엠피(PMP), MP3 플레이어, 네비게이션, 비디오폰, 헤드 마운트 디스플레이(Head Mount Display; HMD) 장치 등에 적용될 수 있다.
이상에서는 본 발명의 예시적인 실시예들을 참조하여 설명하였지만, 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 400: 표시 장치
110, 210, 310, 410, 610, 710: 표시 패널
120, 420: 소스 구동부
122, 322, 422, 722: 제1 소스 구동부
124, 324, 424, 724: 제2 소스 구동부
130, 330, 430, 730: 전압 생성부
415, 615, 715: 멀티플렉서
140, 440: 게이트 구동부 150, 450: 타이밍 제어부

Claims (20)

  1. 제1 데이터 라인들, 제2 데이터 라인들, 게이트 라인들 및 복수의 화소들을 포함하는 표시 패널;
    제1 구동 전압 및 제2 구동 전압을 생성하는 전압 생성부; 및
    상기 제1 구동 전압에 기초하여 제1 극성을 갖는 제1 데이터 전압을 생성하고, 상기 제2 구동 전압에 기초하여 제2 극성을 갖는 제2 데이터 전압을 생성하는 소스 구동부를 포함하고,
    상기 소스 구동부는 상기 제1 데이터 라인들과 연결되는 제1 소스 구동부 및 상기 제2 데이터 라인들과 연결되는 제2 소스 구동부를 포함하며,
    상기 전압 생성부는 상기 제1 소스 구동부 및 상기 제2 소스 구동부 각각에 상기 제1 구동 전압과 상기 제2 구동 전압을 교번하여 공급하는 것을 특징으로 하는 표시 장치.
  2. 제1 항에 있어서, 상기 전압 생성부는 매 프레임마다 상기 제1 소스 구동부 및 상기 제2 소스 구동부에 상기 제1 구동 전압과 상기 제2 구동 전압을 교번하여 공급하는 것을 특징으로 하는 표시 장치.
  3. 제1 항에 있어서, 상기 전압 생성부는 n번째 프레임에서 상기 제1 소스 구동부에 상기 제1 구동 전압을 제공하고, 상기 제2 소스 구동부에 상기 제2 구동 전압을 제공하며,
    (n+1)번째 프레임에서 상기 제1 소스 구동부에 상기 제2 구동 전압을 제공하고, 상기 제2 소스 구동부에 상기 제1 구동 전압을 제공하는 것을 특징으로 하는 표시 장치. (단, n은 1이상의 자연수)
  4. 제3 항에 있어서, 상기 n번째 프레임에서 상기 제1 소스 구동부는 상기 제1 구동 전압에 기초하여 상기 제1 극성을 갖는 상기 제1 데이터 전압을 생성하고, 상기 제2 소스 구동부는 상기 제2 구동 전압에 기초하여 상기 제2 극성을 갖는 상기 제2 데이터 전압을 생성하며,
    상기 (n+1)번째 프레임에서 상기 제1 소스 구동부는 상기 제2 구동 전압에 기초하여 상기 제2 극성을 갖는 상기 제2 데이터 전압을 생성하고, 상기 제2 소스 구동부는 상기 제1 구동 전압에 기초하여 상기 제1 극성을 갖는 상기 제1 데이터 전압을 생성하는 것을 특징으로 하는 표시 장치.
  5. 제1 항에 있어서, 상기 제1 구동 전압은 제1 아날로그 구동 전압 및 상기 제1 아날로그 구동 전압의 전압 레벨보다 낮은 전압 레벨을 갖는 제2 아날로그 구동 전압을 포함하고, 상기 제2 구동 전압은 상기 제2 아날로그 구동 전압 및 접지 전압을 포함하는 것을 특징으로 하는 표시 장치.
  6. 제5 항에 있어서, 상기 제1 데이터 전압은 상기 제1 아날로그 구동 전압과 상기 제2 아날로그 구동 전압 사이에서 변하는 전압 레벨을 갖고,
    상기 제2 데이터 전압은 상기 제2 아날로그 구동 전압과 상기 접지 전압 사이에서 변하는 전압 레벨을 갖는 것을 특징으로 하는 표시 장치.
  7. 제5 항에 있어서, 상기 전압 생성부는 상기 제1 구동 전압을 공급하는 경우, 로직 신호를 공급하기 위해 상기 제2 아날로그 구동 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 더 공급하고, 상기 제2 구동 전압을 공급하는 경우, 상기 로직 신호를 공급하기 위해 상기 접지 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 더 공급하는 것을 특징으로 하는 표시 장치.
  8. 제1 항에 있어서, 상기 제1 데이터 라인들은 홀수 번째 화소행들과 연결되고, 상기 제2 데이터 라인들은 짝수 번째 화소행들과 연결되는 것을 특징으로 하는 표시 장치.
  9. 제1 항에 있어서, 상기 소스 구동부 각각은 집적 회로(integrated circuit; IC) 및 상기 집적 회로가 실장되는 가요성 인쇄 회로 기판을 포함하는 칩 온 필름(chip on film; COF)으로 구현되는 것을 특징으로 하는 표시 장치.
  10. 제1 데이터 라인들, 제2 데이터 라인들, 게이트 라인들, 복수의 화소들 및 상기 제1 데이터 라인들 및 상기 제2 데이터 라인들과 연결되는 멀티플렉서(multiplexer)를 포함하는 표시 패널;
    제1 구동 전압 및 제2 구동 전압을 생성하는 전압 생성부;
    상기 제1 구동 전압에 기초하여 제1 극성을 갖는 제1 데이터 전압을 생성하는 제1 소스 구동부; 및
    상기 제2 구동 전압에 기초하여 제2 극성을 갖는 제2 데이터 전압을 생성하는 제2 소스 구동부를 포함하고,
    상기 멀티플렉서는 상기 제1 소스 구동부와 상기 제1 데이터 라인들 및 상기 제2 데이터 라인들을 교번하여 연결하고, 상기 제2 소스 구동부와 상기 제1 데이터 라인들 및 상기 제2 데이터 라인들을 교번하여 연결하는 것을 특징으로 하는 표시 장치.
  11. 제10 항에 있어서, 상기 전압 생성부는 상기 제1 소스 구동부에 상기 제1 구동 전압을 공급하고, 상기 제2 소스 구동부에 상기 제2 구동 전압을 공급하는 것을 특징으로 하는 표시 장치.
  12. 제10 항에 있어서, 상기 멀티플렉서는 상기 제1 데이터 라인들과 상기 제1 소스 구동부 또는 상기 제2 소스 구동부를 선택적으로 연결하고, 상기 제2 데이터 라인들과 상기 제1 소스 구동부 또는 상기 제2 소스 구동부를 선택적으로 연결하는 것을 특징으로 하는 표시 장치.
  13. 제10 항에 있어서, 상기 멀티플렉서는 매 프레임마다 상기 제1 데이터 라인들과 상기 제1 소스 구동부 및 상기 제2 소스 구동부를 교번하여 연결하고, 상기 제2 데이터 라인들과 상기 제1 소스 구동부 및 상기 제2 소스 구동부를 교번하여 연결하는 것을 특징으로 하는 표시 장치.
  14. 제10 항에 있어서, n번째 프레임에서 상기 멀티플렉서는 상기 제1 데이터 라인들과 상기 제1 소스 구동부를 연결하여 상기 제1 데이터 라인들에 상기 제1 데이터 전압을 공급하고, 상기 제2 데이터 라인들과 상기 제2 소스 구동부를 연결하여 상기 제2 데이터 라인들에 상기 제2 데이터 전압을 공급하며,
    (n+1)번째 프레임에서 상기 멀티플렉서는 상기 제1 데이터 라인들과 상기 제2 소스 구동부를 연결하여 상기 제1 데이터 라인들에 상기 제2 데이터 전압을 공급하고, 상기 제2 데이터 라인들과 상기 제1 소스 구동부를 연결하여 상기 제1 데이터 라인들에 상기 제1 데이터 전압을 공급하는 것을 특징으로 하는 표시 장치.
  15. 제10 항에 있어서, 상기 제1 구동 전압은 제1 아날로그 구동 전압 및 상기 제1 아날로그 구동 전압의 전압 레벨보다 낮은 전압 레벨을 갖는 제2 아날로그 구동 전압을 포함하고, 상기 제2 구동 전압은 상기 제2 아날로그 구동 전압 및 접지 전압을 포함하는 것을 특징으로 하는 표시 장치.
  16. 제15 항에 있어서, 상기 제1 데이터 전압은 상기 제1 아날로그 구동 전압과 상기 제2 아날로그 구동 전압 사이에서 변하는 전압 레벨을 갖고,
    상기 제2 데이터 전압은 상기 제2 아날로그 구동 전압과 상기 접지 전압 사이에서 변하는 전압 레벨을 갖는 것을 특징으로 하는 표시 장치.
  17. 제15 항에 있어서, 상기 전압 생성부는 로직 신호를 전달하기 위해 상기 제1 소스 구동부에 상기 제2 아날로그 구동 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 더 공급하고, 상기 제2 소스 구동부에 상기 접지 전압과 동일한 전압 레벨을 갖는 바이어스 전압을 더 공급하는 것을 특징으로 하는 표시 장치.
  18. 제10 항에 있어서, 상기 제1 데이터 라인들은 홀수 번째 화소행들과 연결되고, 상기 제2 데이터 라인들은 짝수 번째 화소행들과 연결되는 것을 특징으로 하는 표시 장치.
  19. 제10 항에 있어서, 상기 소스 구동부 각각은 집적 회로(integrated circuit; IC) 및 상기 집적 회로가 실장되는 가요성 인쇄 회로 기판을 포함하는 칩 온 필름(chip on film; COF)으로 구현되는 것을 특징으로 하는 표시 장치.
  20. 제19 항에 있어서, 상기 제1 소스 구동부의 상기 가요성 인쇄 회로 기판 및 상기 제2 소스 구동부의 상기 가요성 인쇄 회로 기판이 부분적으로 중첩되어 형성되는 것을 특징으로 하는 표시 장치.

KR1020180094020A 2018-08-10 2018-08-10 표시 장치 KR20200018761A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020180094020A KR20200018761A (ko) 2018-08-10 2018-08-10 표시 장치
US16/449,989 US11676553B2 (en) 2018-08-10 2019-06-24 Reduced heat generation from a source driver of display device
CN201910733772.9A CN110827773B (zh) 2018-08-10 2019-08-09 显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180094020A KR20200018761A (ko) 2018-08-10 2018-08-10 표시 장치

Publications (1)

Publication Number Publication Date
KR20200018761A true KR20200018761A (ko) 2020-02-20

Family

ID=69407038

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180094020A KR20200018761A (ko) 2018-08-10 2018-08-10 표시 장치

Country Status (3)

Country Link
US (1) US11676553B2 (ko)
KR (1) KR20200018761A (ko)
CN (1) CN110827773B (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111402813B (zh) * 2020-04-27 2021-06-22 维沃移动通信有限公司 显示模组及电子设备
KR102224096B1 (ko) * 2020-08-07 2021-03-05 엘지디스플레이 주식회사 표시장치
CN113178132A (zh) * 2021-04-01 2021-07-27 Tcl华星光电技术有限公司 覆晶薄膜组、显示面板及显示模组
CN113744699B (zh) * 2021-07-30 2023-06-27 北海惠科光电技术有限公司 阵列基板的驱动方法、阵列基板以及显示面板

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2951352B2 (ja) * 1990-03-08 1999-09-20 株式会社日立製作所 多階調液晶表示装置
US5650796A (en) * 1991-03-08 1997-07-22 Hitachi, Ltd. Matrix liquid crystal display having function to correct viewing angle
KR100343513B1 (ko) * 1993-07-29 2003-05-27 히다찌디바이스엔지니어링 가부시기가이샤 액정구동방법과액정표시장치
TW270198B (ko) * 1994-06-21 1996-02-11 Hitachi Seisakusyo Kk
JPH08305323A (ja) 1995-05-11 1996-11-22 Hitachi Ltd 液晶表示装置の駆動回路
JPH11175028A (ja) * 1997-12-09 1999-07-02 Fujitsu Ltd 液晶表示装置、液晶表示装置の駆動回路、および液晶表示装置の駆動方法
KR20070075717A (ko) 2006-01-16 2007-07-24 삼성전자주식회사 표시 장치 및 그 구동 방법
KR20080025556A (ko) * 2006-09-18 2008-03-21 엘지전자 주식회사 감마 기준전압 공급회로
KR20080054190A (ko) * 2006-12-12 2008-06-17 삼성전자주식회사 표시장치 및 이의 구동방법
CN101359107B (zh) * 2007-08-03 2010-05-26 群康科技(深圳)有限公司 液晶显示装置及其驱动方法
KR101422146B1 (ko) * 2007-08-08 2014-07-23 삼성디스플레이 주식회사 구동장치, 이를 갖는 액정표시장치 및 액정표시장치의구동방법
CN101369083B (zh) 2008-10-15 2010-12-22 友达光电股份有限公司 具有双数据信号产生机构的液晶显示装置
CN101847379B (zh) 2009-03-27 2012-05-30 北京京东方光电科技有限公司 液晶显示器的驱动电路和驱动方法
KR20100110608A (ko) 2009-04-03 2010-10-13 주식회사 동부하이텍 디스플레이 구동 장치
KR101082234B1 (ko) 2010-05-13 2011-11-09 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101782641B1 (ko) 2010-12-08 2017-10-23 엘지디스플레이 주식회사 액정표시장치
KR102144060B1 (ko) * 2013-11-25 2020-08-14 삼성디스플레이 주식회사 표시장치 및 그의 구동회로
KR20150116068A (ko) * 2014-04-04 2015-10-15 삼성디스플레이 주식회사 표시장치
KR102261352B1 (ko) * 2014-12-31 2021-06-04 엘지디스플레이 주식회사 데이터 제어회로 및 이를 포함하는 평판표시장치
KR102431311B1 (ko) * 2015-01-15 2022-08-12 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 표시 장치
KR102468329B1 (ko) 2016-01-22 2022-11-18 삼성디스플레이 주식회사 액정 표시 장치 및 이의 구동 방법
US10186208B2 (en) 2017-01-09 2019-01-22 Samsung Display Co., Ltd. Low voltage display driver

Also Published As

Publication number Publication date
CN110827773A (zh) 2020-02-21
US20200051517A1 (en) 2020-02-13
US11676553B2 (en) 2023-06-13
CN110827773B (zh) 2022-12-06

Similar Documents

Publication Publication Date Title
US10692439B2 (en) OLED display panel and OLED display device
US11308872B2 (en) OLED display panel for minimizing area of internalconnection line part for connecting GIP dirving circuit located in active area and OLED display device comprising the same
US9870747B2 (en) Display device
US8154500B2 (en) Gate driver and method of driving display apparatus having the same
CN110827773B (zh) 显示设备
US20060022920A1 (en) Display device and driving method thereof
KR20150127500A (ko) 소스 드라이버 및 이를 포함하는 디스플레이 장치.
US8619014B2 (en) Liquid crystal display device
US20090091523A1 (en) Electrooptic device and electronic apparatus
JP2011059380A (ja) 表示装置及びそれに使用される駆動回路
JP2005257710A (ja) 表示装置
KR102455584B1 (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
JP2009168867A (ja) 表示装置
KR101244773B1 (ko) 표시장치
US8207959B2 (en) Display device
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
JP6354355B2 (ja) 電気光学装置、電子機器、及び電気光学装置の制御方法
KR101487225B1 (ko) 액정표시장치
CN109767695B (zh) 一种显示装置及其老化方法
JP2017227820A (ja) 表示装置
JP6966928B2 (ja) 表示装置
JP2009075301A (ja) 電気光学装置及び電子機器
KR20130143335A (ko) 액정표시장치
KR101030830B1 (ko) 전기 광학 장치 및 그 전기 광학 장치를 구비한 전자 기기
KR101006447B1 (ko) 액정 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
E902 Notification of reason for refusal