KR20200014548A - 유연성 소자 제조용 유리기판-금속기판 접합체의 제조방법 - Google Patents

유연성 소자 제조용 유리기판-금속기판 접합체의 제조방법 Download PDF

Info

Publication number
KR20200014548A
KR20200014548A KR1020180089838A KR20180089838A KR20200014548A KR 20200014548 A KR20200014548 A KR 20200014548A KR 1020180089838 A KR1020180089838 A KR 1020180089838A KR 20180089838 A KR20180089838 A KR 20180089838A KR 20200014548 A KR20200014548 A KR 20200014548A
Authority
KR
South Korea
Prior art keywords
glass substrate
metal substrate
layer
substrate
silicon
Prior art date
Application number
KR1020180089838A
Other languages
English (en)
Other versions
KR102205956B1 (ko
Inventor
김경보
Original Assignee
인하공업전문대학산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인하공업전문대학산학협력단 filed Critical 인하공업전문대학산학협력단
Priority to KR1020180089838A priority Critical patent/KR102205956B1/ko
Publication of KR20200014548A publication Critical patent/KR20200014548A/ko
Application granted granted Critical
Publication of KR102205956B1 publication Critical patent/KR102205956B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/185Joining of semiconductor bodies for junction formation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02631Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01026Iron [Fe]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Laminated Bodies (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 (a) 유리기판 상에 실리콘(Si)층을 형성하는 단계; (b) 상기 실리콘층 표면을 산화시켜 산화 실리콘(SiO2)층을 형성하는 단계; (c) 상기 산화실리콘층과 금속기판의 일면을 접촉시키는 단계; 및 (d) 상기 산화실리콘층을 용융 및 냉각시켜 유리기판과 금속기판을 접합하는 단계를 포함하는 유리기판-금속기판 접합체의 제조방법에 대한 것이다.

Description

유연성 소자 제조용 유리기판-금속기판 접합체의 제조방법{METHOD FOR MANUFACTURING GLASS SUBSTRATE-METALLIC SUBSTRATE ASSEMBLY FOR FABRICATING FLEXIBLE ELEMENTS}
본 발명은 유연성 소자의 제조에 사용될 수 있는 유리기판-금속기판 접합체의 제조방법에 대한 것이다.
AMOLED 디스플레이를 포함하는 전자소자(OLED 조명, 박막태양전지 등)를 제작하기 위해서는 현재까지 0.5~1mm 두께의 유리기판을 사용해 왔다.
그러나, 최근 제품의 경량화 및 소형화가 중요시 되고 있는 디스플레이 분야 등에서 유리기판은 무겁고 유연성이 없고 연속공정이 어렵다는 한계가 있기 때문에 유리기판을 대체하여 가볍고 유연하며 연속공정이 가능한 장점을 갖는 플라스틱 기판을 핸드폰, 노트북, PDA 등에 적용하기 위한 연구가 활발히 진행되고 있다.
특히, 폴리이미드(PI) 수지는 합성이 용이하고 박막형 필름을 만들 수 있으며 경화를 위한 가교기가 필요 없는 장점을 가지고 있어, 최근에 전자 제품의 경량 및 정밀화 현상으로 LCD, PDP, OLED, 태양전지, 및 전자종이 등의 반도체 소재 및 가볍고 유연한 성질을 지니는 플렉시블 디스플레이 기판(flexible plastic display board)에 사용하려는 많은 연구가 진행되고 있다.
일례로, 전자업계에서는 두께가 30~100㎛ 정도의 수준으로 얇은 폴리이미드 플라스틱 필름을 유리기판에 코팅하여 전자소자를 제작한 후 레이저를 이용하여 유리기판으로부터 폴리이미드를 탈착하여 유연한 전자소자를 제작하고 있다.
그러나, 폴리이미드는 폴리머 소재가 갖고 있는 낮은 열적 특성, 낮은 강도, 높은 수분 투습도 등에 대한 획기적인 개선이 필요하고, 이를 위해 폴리머 소재보다 우수한 물성(우수한 방열성 및 투습 방지 성능 등)을 갖는 금속 소재를 이용한 유연한 전자소자 개발이 필요하다.
국제공개특허 WO 2010/065542(공개일:2010.06.10.) 한국공개특허 제10-2005-0052830호(등록일:2005.06.07.) 한국공개특허 제10-2016-0067409호 (공개일:2016.06.14.)
본 발명이 해결하고자 하는 기술적 과제는 유연성 소자용 금속기판을 제조하기 위한 유리기판-금속기판 접합체의 제조방법을 제공하는 것이다.
상기 기술적 과제를 달성하기 위해, 본 발명은 (a) 유리기판 상에 실리콘(Si)층을 형성하는 단계; (b) 상기 실리콘층 표면을 산화시켜 이산화실리콘(SiO2)층을 형성하는 단계; (c) 상기 이산화실리콘층과 금속기판의 일면을 접촉시키는 단계; 및 (d) 상기 이산화실리콘층을 용융 및 냉각시켜 유리기판과 금속기판을 접합하는 단계;를 포함하는 유리기판-금속기판 접합체의 제조방법을 제안한다.
또한, 상기 단계 (a)에서 물리적 기상 증착(Physical Vapor Deposition, PVD) 또는 화학적 기상 증착(Chemical Vapor deposition, CVD)에 의해 실리콘(Si)층을 형성하는 것을 특징으로 하는 유리기판-금속기판 접합체의 제조방법을 제안한다.
또한, 상기 단계 (b)에서 상기 실리콘층 표면을 대기중에 노출시켜 이산화실리콘(SiO2)으로 이루어진 자연산화막을 형성하는 것을 특징으로 하는 유리기판-금속기판 접합체의 제조방법을 제안한다.
또한, 상기 금속기판은 철(Fe), 니켈(Ni), 구리(Cu), 알루미늄(Al) 및 티타늄(Ti)으로 이루어지는 군으로부터 선택되는 1종의 금속 또는 그 합금으로 이루어진 포일(foil)인 것을 특징으로 하는 유리기판-금속기판 접합체의 제조방법을 제안한다.
또한, 상기 금속기판은 스테인리스 스틸(stainless steel) 또는 Ni-Fe계 합금으로 이루어진 포일(foil)인 것을 특징으로 하는 유리기판-금속기판 접합체의 제조방법을 제안한다.
그리고, 본 발명은 발명의 다른 측면에서 상기 접합 방법에 따라 금속기판과 유리기판을 접합한 후, (e) 상기 금속기판 상에 소자 형성하고 상기 유리기판을 박리하는 단계를 추가로 실시하는 금속기판 포함 유연성 소자의 제조방법을 제안한다.
또한, 상기 단계 (e)에서 레이저 조사 또는 기계적 응력 인가에 의해 유리기판을 박리하는 것을 특징으로 하는 금속기판 포함 유연성 소자의 제조방법을 제안한다.
그리고, 본 발명은 발명의 또 다른 측면에서 금속기판 포함 유연성 소자의 제조방법에 의해 제조된 유연성 디스플레이 소자를 제안한다.
그리고, 본 발명은 발명의 또 다른 측면에서 금속기판 포함 유연성 소자의 제조방법에 의해 제조된 유연성 광전소자를 제안한다.
본 발명에 따른 유리기판-금속기판 접합체의 제조방법에 의하면, 금속기판과 유리기판과의 접합 특성 개선을 위해, 이산화실리콘(SiO2)이 아닌 실리콘(Si) 만을 먼저 증착한 후 대기 중에 노출시켜 실리콘 표면에 이산화실리콘 자연산화막을 형성시킴으로써, 종래 기술에서와 같이 유리 파우더를 사용하지 않을 뿐만 아니라 금속기판과 유리기판의 접합을 위해 유리기판 상에 이산화실리콘을 직접 형성시키는 방법에 비해 훨씬 더 용이하고 간단한 공정 및 장비를 통해 유연성 소자 제조용 유리기판-금속기판 접합체를 제조할 수 있다.
도 1은 본 발명에 따른 유리기판-금속기판 접합체의 제조방법의 각 단계를 보여주는 공정 흐름도이다.
도 2(a) 내지 도 2(e)는 본 발명에 따른 유리기판-금속기판 접합체의 제조방법의 각 단계를 보여주는 도면이다.
도 3(a) 및 도 3(b)는 본 발명에 따른 금속기판 포함 유연성 소자의 제조방법에 있어서, 금속기판과 유리기판을 접합한 후 추가로 수행하는 단계를 보여주는 도면이다.
본 발명을 설명함에 있어서 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다.
본 발명의 개념에 따른 실시예는 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있으므로 특정 실시예들을 도면에 예시하고 본 명세서 또는 출원에 상세하게 설명하고자 한다. 그러나 이는 본 발명의 개념에 따른 실시 예를 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
본 명세서에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
이하, 본 발명을 상세히 설명하도록 한다.
도 1은 본 발명에 따른 유리기판-금속기판 접합체의 제조방법의 각 단계를 보여주는 공정 흐름도이다.
도 1에 도시한 바와 같이, 본 발명에 따른 유리기판-금속기판 접합체의 제조방법은, (a) 유리기판 상에 실리콘(Si)층을 형성하는 단계; (b) 상기 실리콘층 표면을 산화시켜 산화 실리콘(SiO2)층을 형성하는 단계; (c) 상기 산화실리콘층과 금속기판의 일면을 접촉시키는 단계; 및 (d) 상기 산화실리콘층을 용융 및 냉각시켜 유리기판과 금속기판을 접합하는 단계를 포함하는 것을 특징으로 한다.
본 발명에 따른 유리기판-금속기판 접합체의 제조방법의 각 단계를 보여주는 도 2(a) 내지 도 2(e)를 참조해 각 단계를 상세히 설명한다.
먼저, 상기 단계 (a)에서는 도 2(a)에 도시한 바와 캐리어 기판으로서 유리기판(11)을 준비한 후, 도 2(b)에 도시한 바와 같이 상기 유리기판 상에 실리콘(Si)층을 형성한다.
이때, 상기 실리콘층을 형성하는 방법은 특별히 제한되지 않으며, 예를 들면, 스퍼터링(Sputtering), 전자빔증착(E-beam evaporation), 열증착(Thermal evaporation), 분자빔증착(Molecular Beam Epitaxy), 수소기상증착(Hydride Vapor Phase Epitaxy) 등의 물리적 기상 증착(Physical Vapor Deposition, PVD)에 의하거나, 유기금속기상증착(MOCVD), 플라즈마 화학기상증착(PECVD), 대기압 화학기상증착(APCVD), 저압화학기상증착(LPCVD), 초고진공 화학기상증착(Ultra High Vacuum Chemical Vapor Deposition) 등의 화학적 기상 증착(Chemical Vapor deposition, CVD)에 의해 유리기판 상에 실리콘층을 형성할 수 있다.
다음으로, 도 2(c)에 도시한 바와 같이 단계 (b)에서는 상기 실리콘층 표면을 산화시켜 실리콘층 표면의 일부를 이산화실리콘(SiO2)층으로 형성하는 단계이다.
본 단계에서는 건조 산소나 수증기 등의 산화성 분위기 하에서 고온(800℃ 이상)으로 실리콘층을 가열해 이산화실리콘층을 형성할 수도 있으나, 공정의 간소화 및 경제성의 측면에서 실리콘층 표면을 대기중에 노출시켜 이산화실리콘 자연산화 피막을 형성시키는 것이 보다 바람직하다.
상기 단계 (a) 및 (b)에서와 같이 유리기판 상에 먼저 실리콘층을 형성시킨 후 상기 실리콘층 표면을 산화시켜 이산화실리콘층을 형성시키면, 열CVD (thermal chemical vapor depositon), LPCVD(low pressure CVD), PECVD (plasma-enhanced CVD) 등과 같은 방법에 의해 유리기판 상에 곧바로 이산화실리콘층을 형성시키는 방법에 비해서 보다 간단한 공정 및 장비를 통해, 유리기판과 금속기판 간의 접합력을 부여하는 이산화실리콘층을 형성할 수 있다.
다음으로, 단계 (c)에서는 도 2(d)에 도시한 바와 같이 상기 이산화실리콘층(13) 표면과 금속기판(14)의 일면을 접촉시켜 유리기판(11) 상에 금속기판(14)을 정렬시킨다.
여기서, 상기 금속기판은 철(Fe), 니켈(Ni), 구리(Cu), 알루미늄(Al) 및 티타늄(Ti)으로 이루어지는 군으로부터 선택되는 1종의 금속 또는 그 합금으로 이루어진 금속포일(foil)일 수 있으며, 보다 바람직하게는 스테인리스 스틸(stainless steel) 또는 Ni-Fe계 합금으로 이루어진 금속포일(foil)일 수 있다.
이어서, 도 2(e)에 도시한 바와 같이 단계 (d)에서 이산화실리콘층(13)을 용융시켜 금속기판(14)과 유리기판(11)의 계면에서 Si 및 O의 상호 확산 등에 의한 반응을 유도해 금속기판과 유리기판 사이에 우수한 접합 특성을 갖는 계면 접합층을 형성시키고 냉각 과정을 거쳐 최종적으로 금속기판-유리기판 접합체(1)를 얻게 된다.
전술한 본 발명에 따른 유리기판-금속기판 접합체의 제조방법에 의하면, 금속기판과 유리기판과의 접합 특성 개선을 위해, 이산화실리콘(SiO2)이 아닌 실리콘(Si) 만을 먼저 증착한 후 대기 중에 노출시켜 실리콘 표면에 이산화실리콘 자연산화막을 형성시킴으로써, 종래 기술에서와 같이 유리 파우더를 사용하지 않을 뿐만 아니라 금속기판과 유리기판의 접합을 위해 유리기판 상에 이산화실리콘을 직접 형성시키는 방법에 비해 훨씬 더 용이하고 간단한 공정 및 장비를 통해 유연성 소자 제조용 유리기판-금속기판 접합체를 제조할 수 있다.
상기 본 발명에 따른 유리기판-금속기판 접합체의 제조방법에 의해 제조된 금속기판-유리기판 접합체(1)는 광전소자, 디스플레이 소자 등 각종 소자의 제조 공정에 제공된다.
일례로, 도 3(a) 및 도 3(b)에 도시한 것처럼, 금속기판-유리기판 접합체의 금속기판 상에 광전소자, 디스플레이 소자 등 각종 소자(15)를 형성하는 공정을 수행하고 상기 유리기판(11)을 박리하는 단계 (e)를 추가로 실시해 금속기판(14)을 포함하는 유연성 소자(2)를 제조할 수 있다.
상기 단계 (e)에서 유리기판의 박리 공정은 금속기판과 유리기판의 접합부에 레이저 조사하거나 기계적 응력을 인가해 이루어질 수 있다.
레이저 조사를 통한 유리기판 박리의 경우에는, 유리기판 뒷면 또는 금속기판-유리기판 접합체의 측면에서 XeCl 엑시머 레이저(excimer laser) 등을 조사해 유리기판과 금속기판 간의 결합력을 약화시켜 쉽게 분리할 수 있다.
1: 금속기판-유리기판 접합체
2: 금속기판 포함 유연성 소자
11: 유리기판
12: 실리콘(Si)층
13: 이산화실리콘(SiO2)층
14: 금속기판
15: 소자

Claims (9)

  1. (a) 유리기판 상에 실리콘(Si)층을 형성하는 단계;
    (b) 상기 실리콘층 표면을 산화시켜 이산화실리콘(SiO2)층을 형성하는 단계;
    (c) 상기 이산화실리콘층과 금속기판의 일면을 접촉시키는 단계; 및
    (d) 상기 이산화실리콘층을 용융 및 냉각시켜 유리기판과 금속기판을 접합하는 단계;를 포함하는 유리기판-금속기판 접합체의 제조방법.
  2. 제1항에 있어서,
    상기 단계 (a)에서 물리적 기상 증착(Physical Vapor Deposition, PVD) 또는 화학적 기상 증착(Chemical Vapor deposition, CVD)에 의해 실리콘(Si)층을 형성하는 것을 특징으로 하는 유리기판-금속기판 접합체의 제조방법.
  3. 제1항에 있어서,
    상기 단계 (b)에서 상기 실리콘층 표면을 대기중에 노출시켜 이산화실리콘(SiO2)으로 이루어진 자연산화막을 형성하는 것을 특징으로 하는 유리기판-금속기판 접합체의 제조방법.
  4. 제1항에 있어서,
    상기 금속기판은 철(Fe), 니켈(Ni), 구리(Cu), 알루미늄(Al) 및 티타늄(Ti)으로 이루어지는 군으로부터 선택되는 1종의 금속 또는 그 합금으로 이루어진 포일(foil)인 것을 특징으로 하는 유리기판-금속기판 접합체의 제조방법.
  5. 제4항에 있어서,
    상기 금속기판은 스테인리스 스틸(stainless steel) 또는 Ni-Fe계 합금으로 이루어진 포일(foil)인 것을 특징으로 하는 유리기판-금속기판 접합체의 제조방법.
  6. 제1항에 있어서, (e) 상기 금속기판 상에 소자를 형성한 후, 상기 유리기판을 박리하는 단계를 더 포함하는, 금속기판 포함 유연성 소자의 제조방법.
  7. 제6항에 있어서,
    상기 단계 (e)에서 레이저 조사 또는 기계적 응력 인가에 의해 유리기판을 박리하는 것을 특징으로 하는 금속기판 포함 유연성 소자의 제조방법.
  8. 제6항에 기재된 방법에 의해 제조된 유연성 디스플레이 소자.
  9. 제6항에 기재된 방법에 의해 제조된 유연성 광전소자.
KR1020180089838A 2018-08-01 2018-08-01 유연성 소자 제조용 유리기판-금속기판 접합체의 제조방법 KR102205956B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020180089838A KR102205956B1 (ko) 2018-08-01 2018-08-01 유연성 소자 제조용 유리기판-금속기판 접합체의 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180089838A KR102205956B1 (ko) 2018-08-01 2018-08-01 유연성 소자 제조용 유리기판-금속기판 접합체의 제조방법

Publications (2)

Publication Number Publication Date
KR20200014548A true KR20200014548A (ko) 2020-02-11
KR102205956B1 KR102205956B1 (ko) 2021-01-21

Family

ID=69568995

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180089838A KR102205956B1 (ko) 2018-08-01 2018-08-01 유연성 소자 제조용 유리기판-금속기판 접합체의 제조방법

Country Status (1)

Country Link
KR (1) KR102205956B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230046835A (ko) 2021-09-30 2023-04-06 인하공업전문대학산학협력단 전기주조법으로 제조된 금속 기판을 포함하는 유연성 소자의 제조방법

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980054434A (ko) * 1996-12-27 1998-09-25 박원훈 기판들간의 직접 접합방법
KR20050052830A (ko) 2003-12-01 2005-06-07 삼성전자주식회사 플라스틱 기판의 적층 방법 및 이를 이용한 유연성을 갖는기판의 제조방법
WO2010065542A1 (en) 2008-12-02 2010-06-10 Arizona Board Of Regents, For And On Behalf Of Arizona State University Method of preparing a flexible substrate assembly and flexible substrate assembly therefrom
KR20100115298A (ko) * 2009-04-17 2010-10-27 인더스트리얼 테크놀로지 리서치 인스티튜트 지지 기판에서 플렉시블 기판을 분리하는 방법
JP4650521B2 (ja) * 2008-06-05 2011-03-16 ソニー株式会社 電極及びその形成方法、半導体デバイス
KR20110098552A (ko) * 2010-02-26 2011-09-01 주식회사 테라세미콘 다결정 실리콘층 제조 방법
KR20110134149A (ko) * 2010-06-08 2011-12-14 삼성코닝정밀소재 주식회사 접합기판 제조방법
JP2012212924A (ja) * 2003-02-18 2012-11-01 Corning Inc ガラスベースsoi構造
KR20160067409A (ko) 2014-12-04 2016-06-14 주식회사 엘지화학 광전소자의 플렉시블 기판용 폴리이미드 필름
WO2016125787A1 (ja) * 2015-02-06 2016-08-11 旭硝子株式会社 ガラス基板、積層基板、およびガラス基板の製造方法

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980054434A (ko) * 1996-12-27 1998-09-25 박원훈 기판들간의 직접 접합방법
JP2012212924A (ja) * 2003-02-18 2012-11-01 Corning Inc ガラスベースsoi構造
KR20050052830A (ko) 2003-12-01 2005-06-07 삼성전자주식회사 플라스틱 기판의 적층 방법 및 이를 이용한 유연성을 갖는기판의 제조방법
JP4650521B2 (ja) * 2008-06-05 2011-03-16 ソニー株式会社 電極及びその形成方法、半導体デバイス
WO2010065542A1 (en) 2008-12-02 2010-06-10 Arizona Board Of Regents, For And On Behalf Of Arizona State University Method of preparing a flexible substrate assembly and flexible substrate assembly therefrom
KR20110126102A (ko) * 2008-12-02 2011-11-22 아리조나 보드 오브 리젠츠 퍼 앤 온 비하프 오브 아리조나 스테이트 유니버시티 유연성 기판 조립체의 제조 방법 및 그것으로부터의 유연성 기판 조립체
KR20100115298A (ko) * 2009-04-17 2010-10-27 인더스트리얼 테크놀로지 리서치 인스티튜트 지지 기판에서 플렉시블 기판을 분리하는 방법
KR20110098552A (ko) * 2010-02-26 2011-09-01 주식회사 테라세미콘 다결정 실리콘층 제조 방법
KR20110134149A (ko) * 2010-06-08 2011-12-14 삼성코닝정밀소재 주식회사 접합기판 제조방법
KR20160067409A (ko) 2014-12-04 2016-06-14 주식회사 엘지화학 광전소자의 플렉시블 기판용 폴리이미드 필름
WO2016125787A1 (ja) * 2015-02-06 2016-08-11 旭硝子株式会社 ガラス基板、積層基板、およびガラス基板の製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230046835A (ko) 2021-09-30 2023-04-06 인하공업전문대학산학협력단 전기주조법으로 제조된 금속 기판을 포함하는 유연성 소자의 제조방법

Also Published As

Publication number Publication date
KR102205956B1 (ko) 2021-01-21

Similar Documents

Publication Publication Date Title
US10833106B2 (en) Flexible array substrate, manufacturing method thereof, and display panel
KR101161301B1 (ko) 플라즈마를 이용한 금속 배선이 함몰된 유연 기판의 제조방법 및 이에 따라 제조되는 유연 기판
JP4783117B2 (ja) シリカ系ガラス薄層付き無機質基板、その製造方法、コーテイング剤および半導体装置
TW200532846A (en) Diffusion barrier layer and method for manufacturing a diffusion barrier layer
CN101504920A (zh) 在柔性金属基底上形成电子器件的方法和所得器件
JP5816615B2 (ja) 基材用金属箔
US9168725B2 (en) Method for transferring nanostructures
US20130157446A1 (en) Substrate sheet
KR20200014548A (ko) 유연성 소자 제조용 유리기판-금속기판 접합체의 제조방법
JP5164465B2 (ja) 樹脂基板
JP4548828B2 (ja) 金属被覆基板の製造方法
JP6614551B2 (ja) 電子素子の中間材の製造方法、電子素子の製造方法および電子素子の中間材
KR20100021521A (ko) 수지기판
JP4257437B2 (ja) 薄膜電極の製造方法
JP5878208B2 (ja) ナノ構造体の転移方法
WO2005051652A1 (ja) 金属被覆基板及びその製造方法
KR101372636B1 (ko) 전자소자의 봉지방법 및 봉지된 전자소자
Yamashita et al. Ultra-thin PZT/Si chip integrated on paper substrates
Shangguan et al. Modulating residual stress based on atomic layer deposition to enhance the adhesion of parylene C for encapsulation of flexible organic light-emitting diodes
KR102170895B1 (ko) 늘림 가능한 신축성 전극을 구비한 유연성 기판 결합체 및 그 제조 방법
WO2019087157A1 (en) Layer transfer of epitaxial layers and thin films obtained by van der waals growth initiation
JP5164464B2 (ja) 樹脂基板
US9138973B1 (en) Method for transferring nanostructures
JP5756834B2 (ja) 転写フィルムおよびその製造方法、並びに透明導電性積層体の製造方法
JP2022157508A (ja) 2次元物質薄膜の作成方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right