KR20190003184A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20190003184A
KR20190003184A KR1020170083743A KR20170083743A KR20190003184A KR 20190003184 A KR20190003184 A KR 20190003184A KR 1020170083743 A KR1020170083743 A KR 1020170083743A KR 20170083743 A KR20170083743 A KR 20170083743A KR 20190003184 A KR20190003184 A KR 20190003184A
Authority
KR
South Korea
Prior art keywords
dam
touch
disposed
film
layer
Prior art date
Application number
KR1020170083743A
Other languages
English (en)
Other versions
KR102277705B1 (ko
Inventor
원상혁
박상훈
장재형
이유나
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020170083743A priority Critical patent/KR102277705B1/ko
Priority to US16/022,196 priority patent/US10553656B2/en
Priority to CN201810698693.4A priority patent/CN109216580B/zh
Publication of KR20190003184A publication Critical patent/KR20190003184A/ko
Application granted granted Critical
Publication of KR102277705B1 publication Critical patent/KR102277705B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H01L51/5237
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0443Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
    • H01L27/323
    • H01L51/5203
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04111Cross over in capacitive digitiser, i.e. details of structures for connecting electrodes of the sensing pattern where the connections cross each other, e.g. bridge structures comprising an insulating layer, or vias through substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/341Short-circuit prevention
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 금속 잔막에 의한 쇼트 불량을 방지할 수 있는 표시 장치를 제공하는 것으로, 화소들이 배치된 표시영역, 및 표시영역을 둘러싸는 비 표시영역을 포함하는 제1 기판, 표시영역을 둘러싸며 비 표시영역에 배치되는 댐, 표시영역을 덮으며, 제1 기판 상에서 댐과 접하도록 배치되는 봉지막, 및 봉지막 상에 배치되는 금속 패턴을 포함하고, 댐은, 제1 댐, 제1 댐의 외곽에 배치된 제2 댐, 및 제1 댐 및 제2 댐을 연결하는 제3 댐을 포함한다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
정보화 사회가 발전함에 따라 영상을 표시하기 위한 표시 장치에 대한 요구가 다양한 형태로 증가하고 있다. 이에 따라, 최근에는 액정 표시 장치(LCD: Liquid Crystal Display), 플라즈마 표시 장치(PDP: Plasma Display Panel), 유기 발광 표시 장치(OLED: Organic Light Emitting Display)와 같은 여러 가지 표시 장치가 활용되고 있다.
표시 장치들 중에서 유기 발광 표시 장치는 자체 발광형으로서, 액정 표시 장치(LCD)에 비해 시야각, 대조비 등이 우수하며, 별도의 백라이트가 필요하지 않아 경량 박형이 가능하며, 소비전력이 유리한 장점이 있다. 또한, 유기 발광 표시 장치는 직류 저전압 구동이 가능하고, 응답속도가 빠르며, 특히 제조비용이 저렴한 장점이 있다.
다만, 유기 발광 표시 장치는 화소들 각각에 유기 발광 소자를 포함하는데, 유기 발광 소자가 외부의 수분, 산소와 같은 외적 요인에 의해 쉽게 열화가 일어나는 단점이 있다. 이를 방지하기 위하여, 유기 발광 표시 장치는 외부의 수분, 산소가 유기발광소자에 침투되지 않도록 봉지막을 형성한다.
봉지막은 적어도 하나의 무기막 및 적어도 하나의 유기막을 포함함으로써, 유기 발광층과 전극에 산소 또는 수분이 침투되는 것을 방지한다. 이때, 적어도 하나의 유기막은 일반적으로 폴리머(polymer)로 구성되며, 액상 형태로 기판 상에 도포된 후 경화 공정을 거쳐 형성된다. 이러한 유기막은 경화 공정 전까지 유동성을 갖고 있기 때문에 봉지막을 형성하고자 하는 영역 밖으로, 예를 들면 복수의 패드가 마련된 패드 영역으로 흘러 넘치는 경우가 발생할 수 있다. 이러한 문제점을 해결하기 위하여, 최근에는 유기 발광 소자의 외곽을 따라 유기막의 흐름을 차단하는 댐을 형성하고 있다.
한편, 이와 같은 댐은 유기막이 흘러 넘치는 것을 효과적으로 방지하기 위해서 복수개로 구성되는데, 이와 같이 댐을 형성하는 경우, 유기 발광 표시 장치는 댐에 의하여 단차가 발생하여 표면이 평탄하지 않게 되고, 이에 따라, 댐 상에 다른 층을 증착하는 경우 아래와 같은 문제점이 발생한다.
우선, 댐 상에 금속 패턴들을 포토 레지스트 패턴을 이용한 공정을 통해 형성하는 경우, 금속 패턴들은 제거되어야 하는 영역의 금속이 제대로 제거되지 못하고 잔막으로 남는다는 문제가 있다.
특히, 복수개의 댐 사이 간격이 좁아, 오버 에치 공정에도 패드 영역에서 제1 패드와 이웃하는 제2 패드 사이에 금속 잔막이 남는 문제점이 발생할 수 있다. 패드 사이에 금속 잔막이 남을 경우, 제1 패드와 제2 패드가 금속 잔막에 의해서 전류가 통하면서 쇼트(short) 불량이 발생할 수 있다.
본 발명은 전술한 문제점을 해결하고자 안출된 것으로, 금속 잔막에 의한 쇼트 불량을 방지할 수 있는 표시 장치를 제공하는 것을 기술적 과제로 한다.
상술한 기술적 과제를 달성하기 위한 본 발명은 화소들이 배치된 표시영역, 및 표시영역을 둘러싸는 비 표시영역을 포함하는 제1 기판, 표시영역을 둘러싸며 비 표시영역에 배치되는 댐, 표시영역을 덮으며, 제1 기판 상에서 댐과 접하도록 배치되는 봉지막, 및 봉지막 상에 배치되는 금속 패턴을 포함하고, 댐은, 제1 댐, 제1 댐의 외곽에 배치된 제2 댐, 및 제1 댐 및 제2 댐을 연결하는 제3 댐을 포함하는 표시 장치를 제공한다.
본 발명에 따르면, 제1 댐과 제2 댐 사이에 제3 댐을 배치함으로써, 금속 잔막이 남더라도 제1 패드와 제2 패드 사이의 전류 패스가 생성되는 것을 차단할 수 있으며, 따라서 금속 잔막에 의해서 전류가 통하면서 발생하는 쇼트 불량을 방지할 수 있다.
본 발명에서 얻을 수 있는 효과는 이상에서 언급한 효과로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 보여주는 사시도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치를 보여주는 블록도이다.
도 3은 도 1의 표시패널의 일 측을 개략적으로 보여주는 단면도이다.
도 4는 본 발명의 일 실시예에 따른 제1 기판을 개략적으로 보여주는 평면도이다.
도 5는 제1 기판에 배치되는 터치 센싱층을 보여주는 평면도이다.
도 6은 도 5의 I-I'의 일 예를 보여주는 단면도이다.
도 7은 도 5의 A영역을 확대한 평면도이다.
도 8은 도 7의 II-II'의 일 예를 보여주는 단면도이다.
본 명세서에서 서술되는 용어의 의미는 다음과 같이 이해되어야 할 것이다.
단수의 표현은 문맥상 명백하게 다르게 정의하지 않는 한 복수의 표현을 포함하는 것으로 이해되어야 하고, "제 1", "제 2" 등의 용어는 하나의 구성요소를 다른 구성요소로부터 구별하기 위한 것으로, 이들 용어들에 의해 권리범위가 한정되어서는 아니 된다. "포함하다" 또는 "가지다" 등의 용어는 하나 또는 그 이상의 다른 특징이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. "적어도 하나"의 용어는 하나 이상의 관련 항목으로부터 제시 가능한 모든 조합을 포함하는 것으로 이해되어야 한다. 예를 들어, "제 1 항목, 제 2 항목 및 제 3 항목 중에서 적어도 하나"의 의미는 제 1 항목, 제 2 항목 또는 제 3 항목 각각 뿐만 아니라 제 1 항목, 제 2 항목 및 제 3 항목 중에서 2개 이상으로부터 제시될 수 있는 모든 항목의 조합을 의미한다. "상에"라는 용어는 어떤 구성이 다른 구성의 바로 상면에 형성되는 경우뿐만 아니라 이들 구성들 사이에 제3의 구성이 개재되는 경우까지 포함하는 것을 의미한다.
이하에서는 본 발명에 따른 표시 장치의 바람직한 예를 첨부된 도면을 참조하여 상세히 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 보여주는 사시도이고, 도 2는 본 발명의 일 실시예에 따른 표시 장치를 보여주는 블록도이다.
도 1 및 도 2를 참조하면, 본 발명의 일 실시예에 따른 표시 장치는 표시 패널(110), 스캔 구동부(120), 데이터 구동부(130), 타이밍 콘트롤러(160), 호스트 시스템(170), 터치 구동부(180), 및 터치 좌표 산출부(190)를 포함한다.
본 발명의 실시 예에 따른 터치 스크린 일체형 표시 장치는 액정 표시 장치(Liquid Crystal Display, LCD), 전계 방출 표시 장치(Field Emission Display: FED), 플라즈마 표시 장치(Plasma Display Panel, PDP), 유기 발광 표시 장치(Organic Light Emitting Display, OLED), 전기 영동 표시 장치(Electrophoresis, EPD) 등의 평판 표시 장치로 구현될 수 있다. 이하의 실시 예에서, 본 발명의 실시 예에 따른 터치 스크린 일체형 표시 장치가 유기 발광 표시 장치로 구현된 것을 중심으로 설명하지만, 이에 한정되지 않음에 주의하여야 한다.
상기 표시 패널(110)은 화소(P)들이 마련되어 화상을 표시하는 영역인 표시영역을 포함한다. 표시 패널(110)에는 데이터 라인들(D1~Dm, m은 2 이상의 양의 정수)과 스캔 라인들(S1~Sn, n은 2 이상의 양의 정수)이 마련된다. 데이터 라인들(D1~Dm)은 스캔 라인들(S1~Sn)과 교차되도록 배치될 수 있다. 화소(P)들은 게이트 라인들과 데이터 라인들의 교차 구조에 의해 정의되는 영역에 마련될 수 있다.
표시 패널(110)의 화소(P)들 각각은 데이터 라인들(D1~Dm) 중 어느 하나와 스캔 라인들(S1~Sn) 중 어느 하나에 접속될 수 있다. 표시 패널(110)의 화소(P)들 각각은 게이트 전극에 인가된 데이터 전압에 따라 드레인-소스간 전류를 조정하는 구동 트랜지스터(transistor), 스캔 라인의 스캔신호에 의해 턴-온되어 데이터 라인의 데이터 전압을 구동 트랜지스터의 게이트 전극에 공급하는 스캔 트랜지스터, 구동 트랜지스터의 드레인-소스간 전류에 따라 발광하는 유기발광다이오드(organic light emitting diode), 및 상기 구동 트랜지스터의 게이트 전극의 전압을 저장하기 위한 커패시터(capacitor)를 포함할 수 있다. 이로 인해, 화소(P)들 각각은 유기발광 다이오드에 공급되는 전류에 따라 발광할 수 있다.
상기 스캔 구동부(120)는 상기 타이밍 콘트롤러(160)로부터 스캔 제어신호(GCS)를 입력 받는다. 스캔 구동부(120)는 스캔 제어신호(GCS)에 따라 스캔 신호들을 스캔 라인들(S1~Sn)에 공급한다.
스캔 구동부(120)는 표시 패널(110)의 표시영역의 일측 또는 양측 바깥쪽의 비 표시영역에 GIP(gate driver in panel) 방식으로 형성될 수 있다. 또는, 스캔 구동부(120)는 구동 칩으로 제작되어 연성필름에 실장되고 TAB(tape automated bonding) 방식으로 표시 패널(110)의 표시영역의 일측 또는 양측 바깥쪽의 비 표시영역에 부착될 수도 있다.
상기 데이터 구동부(130)는 타이밍 콘트롤러(160)로부터 디지털 비디오 데이터(DATA)와 데이터 제어신호(DCS)를 입력 받는다. 데이터 구동부(130)는 데이터 제어신호(DCS)에 따라 디지털 비디오 데이터(DATA)를 아날로그 정극성/부극성 데이터 전압으로 변환하여 데이터 라인들에 공급한다. 즉, 스캔 구동부(120)의 스캔 신호들에 의해 데이터 전압들이 공급될 화소(P)들이 선택되며, 선택된 화소(P)들에 데이터 전압들이 공급된다.
데이터 구동부(130)는 복수의 소스 드라이브 IC들을 포함할 수 있다. 복수의 소스 드라이브 IC들 각각은 COF(chip on film) 또는 COP(chip on plastic) 방식으로 연성 필름(140)에 실장될 수 있다. 연성 필름(140)은 이방성 도전 필름(antisotropic conducting film)을 이용하여 표시 패널(110)의 비 표시영역에 마련된 패드들 상에 부착되며, 이로 인해 복수의 소스 드라이브 IC들은 패드들에 연결될 수 있다.
상기 회로 보드(150)는 연성 필름(140)들에 부착될 수 있다. 회로 보드(150)는 구동 칩들로 구현된 다수의 회로들이 실장될 수 있다. 예를 들어, 회로 보드(150)에는 타이밍 제어부(160)가 실장될 수 있다. 회로 보드(150)는 인쇄 회로 보드(printed circuit board) 또는 연성 인쇄 회로 보드(flexible printed circuit board)일 수 있다.
상기 타이밍 콘트롤러(160)는 호스트 시스템(170)으로부터 디지털 비디오 데이터(DATA)와 타이밍 신호들을 입력 받는다. 타이밍 신호들은 수직 동기 신호(vertical synchronization signal), 수평 동기 신호(horizontal synchronization signal), 데이터 인에이블 신호(data enable signal), 도트 클럭(dot clock) 등을 포함할 수 있다. 수직동기신호는 1 프레임 기간을 정의하는 신호이다. 수평동기신호는 표시패널(DIS)의 1 수평 라인의 화소들에 데이터 전압들을 공급하는데 필요한 1 수평기간을 정의하는 신호이다. 데이터 인에이블 신호는 유효한 데이터가 입력되는 기간을 정의하는 신호이다. 도트 클럭은 소정의 짧은 주기로 반복되는 신호이다.
타이밍 콘트롤러(160)는 스캔 구동부(120)와 데이터 구동부(130)의 동작 타이밍을 제어하기 위해, 타이밍 신호들에 기초하여 데이터 구동부(130)의 동작 타이밍을 제어하기 위한 데이터 제어신호(DCS)와 스캔 구동부(120)의 동작 타이밍을 제어하기 위한 스캔 제어신호(GCS)를 발생한다. 타이밍 콘트롤러(160)는 스캔 구동부(120)에 스캔 제어신호(GCS)를 출력하고, 데이터 구동부(130)에 디지털 비디오 데이터(DATA)와 데이터 제어신호(DCS)를 출력한다.
상기 호스트 시스템(170)은 네비게이션 시스템, 셋톱 박스, DVD 플레이어, 블루레이 플레이어, 개인용 컴퓨터(PC), 홈 시어터 시스템, 방송 수신기, 폰 시스템(Phone system) 등으로 구현될 수 있다. 호스트 시스템(170)은 스케일러(scaler)를 내장한 SoC(System on chip)을 포함하여 입력 영상의 디지털 비디오 데이터(DATA)를 표시 패널(110)에 표시하기에 적합한 포맷으로 변환한다. 호스트 시스템(170)는 디지털 비디오 데이터(DATA)와 타이밍 신호들을 타이밍 콘트롤러(160)로 전송한다.
표시 패널(110)에는 데이터 라인들(D1~Dm)과 스캔 라인들(S1~Sn) 이외에 제1 및 제2 터치 전극들이 형성될 수 있다. 제1 터치 전극들은 제2 터치 전극들과 교차되도록 형성될 수 있다. 제1 터치 전극들은 제1 터치 라인들(T1~Tj, j는 2 이상의 양의 정수)을 통해 제1 터치 구동부(181)에 연결될 수 있다. 제2 터치 전극들은 제2 터치 라인들(R1~Ri, i는 2 이상의 양의 정수)을 통해 제2 터치 구동부(182)에 연결될 수 있다. 제1 터치 전극들과 제2 터치 전극들의 교차부들 각각에는 터치 센서가 형성될 수 있다. 본 발명의 실시예에서 터치 센서가 상호 용량(mutual capacitance)으로 구현된 것을 예시하였으나, 이에 한정되지 않음에 주의하여야 한다. 제1 및 제2 터치 전극들에 대한 자세한 설명은 도 4를 결부하여 후술한다.
상기 터치 구동부(180)는 제1 터치 라인들(T1~Tj)을 통해 제1 터치 전극들에 구동펄스를 공급하고 제2 터치 라인들(R1~Ri)을 통해 터치 센서들 각각의 차지 변화량을 센싱한다. 즉, 도 2에서는 제1 터치 라인들(T1~Tj)이 구동 펄스를 공급하는 Tx 라인들이고, 제2 터치 라인들(R1~Ri)이 터치 센서들 각각의 차지 변화량을 센싱하는 Rx 라인들인 것을 중심으로 설명하였다.
터치 구동부(180)는 제1 터치 구동부(181), 제2 터치 구동부(182), 및 터치 콘트롤러(183)를 포함한다. 제1 터치 구동부(181), 제2 터치 구동부(182), 및 터치 콘트롤러(183)는 하나의 ROIC(Read-out IC) 내에 집적될 수 있다.
상기 제1 터치 구동부(181)는 터치 콘트롤러(183)의 제어 하에 구동펄스를 출력할 제1 터치 라인을 선택하고, 선택된 제1 터치 라인에 구동펄스를 공급한다. 예를 들어, 제1 터치 구동부(181)는 제1 터치 라인들(T1~Tj)에 순차적으로 구동펄스들을 공급할 수 있다.
상기 제2 터치 구동부(182)는 터치 콘트롤러(183)의 제어 하에 터치 센서들의 차지 변화량들을 수신할 제2 터치 라인들을 선택하고, 선택된 제2 터치 라인들을 통해 터치 센서들의 차지 변화량들을 수신한다. 제2 터치 구동부(182)는 제2 터치 라인들(R1~Ri)을 통해 수신된 터치 센서들의 차지 변화량들을 샘플링하여 디지털 데이터인 터치 로우 데이터(touch raw data, TRD)로 변환한다.
상기 터치 콘트롤러(183)는 제1 터치 구동부(181)에서 구동펄스가 출력될 제1 터치 라인을 설정하기 위한 Tx 셋업 신호와, 제2 터치 구동부(182)에서 터치 센서 전압을 수신할 제2 터치 라인을 설정하기 위한 Rx 셋업 신호를 발생할 수 있다. 또한, 터치 콘트롤러(183)는 제1 터치 구동부(181)와 제2 터치 구동부(182)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들을 발생한다.
상기 터치 좌표 산출부(190)는 터치 구동부(180)로부터 터치 로우 데이터(TRD)를 입력 받는다. 터치 좌표 산출부(190)는 터치 좌표 산출방법에 따라 터치 좌표(들)를 산출하고, 터치 좌표(들)의 정보를 포함하는 터치 좌표 데이터(HIDxy)를 호스트 시스템(170)으로 출력한다.
터치 좌표 산출부(190)는 MCU(Micro Controller Unit, MCU)로 구현될 수 있다. 호스트 시스템(170)은 터치 좌표 산출부(190)로부터 입력되는 터치 좌표 데이터(HIDxy)를 분석하여 사용자에 의해 터치가 발생한 좌표와 연계된 응용 프로그램(application program)을 실행한다. 호스트 시스템(170)은 실행된 응용 프로그램에 따라 디지털 비디오 데이터(DATA)와 타이밍 신호들을 타이밍 콘트롤러(160)로 전송한다.
터치 구동부(180)는 소스 드라이브 IC들에 포함되거나 또는 별도의 구동 칩으로 제작되어 회로 보드(150) 상에 실장될 수 있다. 또한, 터치 좌표 산출부(190)는 구동 칩으로 제작되어 회로 보드(150) 상에 실장될 수 있다.
도 3은 도 1의 표시패널의 일 측을 개략적으로 보여주는 단면도이다.
도 3을 참조하면, 표시 패널(110)은 제1 기판(111), 제2 기판(112), 제1 및 제2 기판들(111, 112) 사이에 배치된 박막 트랜지스터층(10), 유기발광소자층(20), 봉지층(30), 및 터치 센싱층(40)을 포함할 수 있다.
상기 제1 기판(111)은 플라스틱 필름 또는 유리 기판일 수 있다.
제1 기판(111) 상에는 상기 박막 트랜지스터층(10)이 배치된다. 박막 트랜지스터층(10)은 스캔 라인들, 데이터 라인들, 및 박막 트랜지스터들을 포함할 수 있다. 박막 트랜지스터들 각각은 게이트 전극, 반도체층, 소스 및 드레인 전극들을 포함한다. 스캔 구동부가 GIP(gate driver in panel) 방식으로 형성되는 경우, 스캔 구동부는 박막 트랜지스터층(10)와 함께 형성될 수 있다.
박막 트랜지스터층(10) 상에는 상기 유기발광소자층(20)이 배치된다. 유기발광소자층(20)은 제1 전극들, 유기발광층, 제2 전극, 및 뱅크들을 포함한다. 유기발광층들 각각은 정공 수송층(hole transporting layer), 발광층(organic light emitting layer), 및 전자 수송층(electron transporting layer)을 포함할 수 있다. 이 경우, 제1 전극과 제2 전극에 전압이 인가되면 정공과 전자가 각각 정공 수송층과 전자 수송층을 통해 발광층으로 이동되며, 발광층에서 서로 결합하여 발광하게 된다. 유기발광소자층(20)이 배치된 영역에는 화소(P)들이 마련되므로, 유기발광소자층(20)이 배치된 영역은 표시영역으로 정의될 수 있다. 표시영역의 주변 영역은 비 표시영역으로 정의될 수 있다.
유기발광소자층(20) 상에는 상기 봉지층(30)이 배치된다. 봉지층(30)은 유기발광소자층(20)에 산소 또는 수분이 침투되는 것을 방지하는 역할을 한다. 봉지층(30)은 적어도 하나의 무기막을 포함할 수 있다.
봉지층(30) 상에는 상기 터치 센싱층(40)이 형성된다. 터치 센싱층(40)은 사용자의 터치를 센싱하기 위한 제1 및 제2 터치 전극들을 포함하고, 제1 터치 전극들을 전기적으로 연결하거나 제2 터치 전극들을 전기적으로 연결하는 브리지 전극들을 포함할 수 있다.
이하에서는 도 4 내지 도 8을 참조하여 본 발명의 일 실시예에 따른 봉지층(30) 및 터치 센싱층(40)에 대하여 보다 구체적으로 설명하도록 한다.
도 4는 본 발명의 일 실시예에 따른 제1 기판을 개략적으로 보여주는 평면도이고, 도 5는 제1 기판에 배치되는 터치 센싱층을 보여주는 평면도이다. 도 6은 도 5의 I-I'의 일 예를 보여주는 단면도이다. 도 7은 도 5의 A영역을 확대한 평면도이고, 도 8은 도 7의 II-II'의 일 예를 보여주는 단면도이다
도 4 내지 도 8을 참조하면, 제1 기판(111)은 표시영역(DA)과 비 표시영역(NDA)으로 구분되며, 비 표시영역(NDA)에는 패드(PAD)들이 형성되는 패드영역(PA) 및 댐(DAM)이 형성될 수 있다.
상기 제1 기판(11)의 표시영역(DA)에는 박막 트랜지스터층(10) 및 유기발광소자층(20)이 형성된다.
상기 박막 트랜지스터층(10)은 박막 트랜지스터(210)들, 게이트 절연막(220), 층간 절연막(230), 보호막(240), 및 평탄화막(250)을 포함한다.
제1 기판(111)의 일면 상에는 버퍼막이 배치된다. 상기 버퍼막은 투습에 취약한 제1 기판(111)을 통해 침투하는 수분으로부터 박막 트랜지스터(210)들과 유기발광소자(260)들을 보호하기 위해 제1 기판(111)의 일면 상에 배치된다. 제1 기판(111)의 일면은 제2 기판(112)과 마주보는 면일 수 있다. 버퍼막은 교번하여 적층된 복수의 무기막들로 이루어질 수 있다. 예를 들어, 버퍼막은 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), SiON 중 하나 이상의 무기막이 교번하여 적층된 다중막으로 형성될 수 있다. 버퍼막은 생략될 수 있다.
버퍼막 상에는 상기 박막 트랜지스터(210)가 배치된다. 박막 트랜지스터(210)는 액티브층(211), 게이트 전극(212), 소스 전극(213) 및 드레인 전극(214)을 포함한다. 도 6에서는 박막 트랜지스터(210)가 게이트 전극(212)이 액티브층(211)의 상부에 위치하는 상부 게이트(탑 게이트, top gate) 방식으로 형성된 것을 예시하였으나, 이에 한정되지 않음에 주의하여야 한다. 즉, 박막 트랜지스터(210)들은 게이트 전극(212)이 액티브층(211)의 하부에 위치하는 하부 게이트(보텀 게이트, bottom gate) 방식 또는 게이트 전극(212)이 액티브층(211)의 상부와 하부에 모두 위치하는 더블 게이트(double gate) 방식으로 형성될 수 있다.
버퍼막 상에는 상기 액티브층(211)이 배치된다. 액티브층(211)은 실리콘계 반도체 물질 또는 산화물계 반도체 물질로 형성될 수 있다. 버퍼막과 액티브층(211) 사이에는 액티브층(211)으로 입사되는 외부광을 차단하기 위한 차광층이 배치될 수 있다.
액티브층(211) 상에는 상기 게이트 절연막(220)이 배치될 수 있다. 게이트 절연막(220)은 무기막, 예를 들어 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), 또는 이들의 다중막으로 형성될 수 있다.
게이트 절연막(220) 상에는 상기 게이트 전극(212)과 게이트 라인이 배치될 수 있다. 게이트 전극(212)과 게이트 라인은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
게이트 전극(212)과 게이트 라인 상에는 상기 층간 절연막(230)이 배치될 수 있다. 층간 절연막(230)은 무기막, 예를 들어 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), 또는 이들의 다중막으로 형성될 수 있다.
층간 절연막(230) 상에는 상기 소스 전극(213), 드레인 전극(214), 및 데이터 라인이 배치될 수 있다. 소스 전극(213)과 드레인 전극(214) 각각은 게이트 절연막(220)과 층간 절연막(230)을 관통하는 콘택홀을 통해 액티브층(211)에 접속될 수 있다. 소스 전극(213), 드레인 전극(214), 및 데이터 라인은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
소스 전극(213), 드레인 전극(214), 및 데이터 라인 상에는 박막 트랜지스터(210)를 절연하기 위한 상기 보호막(240)이 배치될 수 있다. 보호막(240)은 무기막, 예를 들어 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), 또는 이들의 다중막으로 형성될 수 있다.
보호막(240) 상에는 박막 트랜지스터(210)로 인한 단차를 평탄하게 하기 위한 상기 평탄화막(250)이 배치될 수 있다. 평탄화막(250)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
박막 트랜지스터층(10) 상에는 상기 유기발광소자층(20)이 배치된다. 유기발광소자층(20)은 유기발광소자(260)들과 뱅크(270)를 포함한다.
유기발광소자(260)와 뱅크(270)는 평탄화막(250) 상에 배치된다. 유기발광소자(260)는 제1 전극(261), 유기발광층(262), 및 제2 전극(263)을 포함한다. 상기 제1 전극(261)은 애노드 전극이고, 제2 전극(263)은 캐소드 전극일 수 있다.
제1 전극(261)은 평탄화막(250) 상에 배치될 수 있다. 제1 전극(261)은 보호막(240)과 평탄화막(250)을 관통하는 콘택홀을 통해 박막 트랜지스터(210)의 소스 전극(213)에 접속된다. 제1 전극(261)은 알루미늄과 티타늄의 적층 구조(Ti/Al/Ti), 알루미늄과 ITO의 적층 구조(ITO/Al/ITO), APC 합금, 및 APC 합금과 ITO의 적층 구조(ITO/APC/ITO)과 같은 반사율이 높은 금속물질로 형성될 수 있다. APC 합금은 은(Ag), 팔라듐(Pd), 및 구리(Cu)의 합금이다.
상기 뱅크(270)는 화소(P)들을 구획하기 위해 평탄화막(250) 상에서 제1 전극(261)의 가장자리를 덮도록 배치될 수 있다. 즉, 뱅크(270)는 화소(P)들을 정의하는 화소 정의막으로서 역할을 한다. 뱅크(270)는 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
제1 전극(261)과 뱅크(270) 상에는 상기 유기발광층(262)이 배치된다. 유기발광층(262)은 정공 수송층(hole transporting layer), 적어도 하나의 발광층(light emitting layer), 및 전자 수송층(electron transporting layer)을 포함할 수 있다. 이 경우, 제1 전극(261)과 제2 전극(263)에 전압이 인가되면 정공과 전자가 각각 정공 수송층과 전자 수송층을 통해 발광층으로 이동하게 되며, 발광층에서 서로 결합하여 발광하게 된다.
유기발광층(262)은 백색 광을 발광하는 백색 발광층으로 이루어질 수 있다. 이 경우, 제1 전극(261)과 뱅크(270)를 덮도록 배치될 수 있다. 또한, 제2 기판(112) 상에는 컬러 필터(미도시)가 배치될 수 있다.
또는, 유기발광층(262)은 적색 광을 발광하는 적색 발광층, 녹색 광을 발광하는 녹색 발광층, 또는 청색 광을 발광하는 청색 발광층으로 이루어질 수 있다. 이 경우, 유기발광층(262)는 제1 전극(261)에 대응되는 영역에 배치될 수 있으며, 제2 기판(112) 상에는 컬러 필터가 배치되지 않을 수 있다.
상기 제2 전극(263)은 유기발광층(262) 상에 배치된다. 유기 발광 표시 장치가 상부 발광(top emission) 구조로 형성되는 경우, 제2 전극(263)은 광을 투과시킬 수 있는 ITO, IZO와 같은 투명한 금속물질(TCO, Transparent Conductive Material), 또는 마그네슘(Mg), 은(Ag), 또는 마그네슘(Mg)과 은(Ag)의 합금과 같은 반투과 금속물질(Semi-transmissive Conductive Material)로 형성될 수 있다. 제2 전극(263) 상에는 캡핑층(capping layer)이 배치될 수 있다.
유기발광소자층(20) 상에는 봉지층(30)이 제1 기판(111)의 표시영역(DA)은 물론 비 표시영역(NDA)까지 배치된다. 봉지층(30)은 봉지막(280) 및 댐(DAM)을 포함한다.
상기 봉지막(280)은 유기발광층(262)과 제2 전극(263)에 산소 또는 수분이 침투되는 것을 방지하는 역할을 한다. 이를 위해, 봉지막(280)은 적어도 하나의 무기막과 적어도 하나의 유기막을 포함할 수 있다. 예를 들어, 봉지막(280)은 제1 무기막(281), 유기막(282), 및 제2 무기막(283)를 포함할 수 있다.
제2 전극(263) 상에는 상기 제1 무기막(281)이 배치될 수 있다. 제1 무기막(281)은 제2 전극(263)을 덮도록 배치될 수 있다. 제1 무기막(281) 상에는 상기 유기막(282)이 배치될 수 있다. 유기막(282)은 이물들(particles)이 제1 무기막(281)을 뚫고 유기발광층(262)과 제2 전극(263)에 투입되는 것을 방지하기 위해 충분한 두께로 형성될 수 있다. 유기막(282) 상에는 상기 제2 무기막(283)이 배치될 수 있다. 제2 무기막(283)은 유기막(282)을 덮도록 배치될 수 있다.
제1 및 제2 무기막들(281, 283) 각각은 실리콘 질화물, 알루미늄 질화물, 지르코늄 질화물, 티타늄 질화물, 하프늄 질화물, 탄탈륨 질화물, 실리콘 산화물, 알루미늄 산화물, 또는 티타늄 산화물로 형성될 수 있다. 유기막(282)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin) 또는 폴리이미드 수지(polyimide resin)로 형성될 수 있다.
상기 댐(DAM)은 비 표시영역(NDA)에 배치되어 봉지막(280)을 구성하는 유기막(282)의 흐름을 차단한다. 보다 구체적으로, 댐(DAM)은 표시영역(DA)의 외곽을 둘러싸도록 배치되어 봉지막(280)을 구성하는 유기막(282)의 흐름을 차단할 수 있다. 또한, 댐(DAM)은 비 표시영역(NDA)에 배치되어 봉지막(280)을 구성하는 유기막(282)이 콘택홀에 의해 노출된 패드(PAD)로 침범하지 못하도록 유기막(282)의 흐름을 차단할 수 있다. 이를 통해, 댐(DAM)은 유기막(282)이 표시장치의 외부로 노출되거나 패드(PAD)로 침범하는 것을 방지할 수 있다.
이러한 댐(DAM)은 제1 댐(D1), 제2 댐(D2), 및 제3 댐(D3)을 포함한다.
상기 제1 댐(D1)은 표시영역(DA)의 외곽을 둘러싸도록 배치되어 봉지막(280)을 구성하는 유기막(282)의 흐름을 1차적으로 차단할 수 있다. 또한, 제1 댐(D1)은 표시영역(DA)과 패드영역(PA) 사이에 배치되어 노출된 패드(PAD)에 유기막(282)이 침범하지 못하도록 유기막(282)의 흐름을 1차적으로 차단할 수 있다.
상기 제2 댐(D2)은 제1 댐(D1)의 외곽을 둘러싸도록 배치되며, 제1 댐(D1)과 서로 이격되어 나란히 배치된다. 이때, 제2 댐(D2)과 제1 댐(D1) 사이의 간격은 약 30~40um 정도로 매우 좁은 간격을 가진다. 제2 댐(D2)은 제1 댐(D1)의 외곽으로 흘러 넘치는 유기막(282)을 2차적으로 차단할 수 있다. 이를 통해, 제1 댐(D1) 및 제2 댐(D2)은 유기막(282)이 표시장치의 외부로 노출되거나 노출된 패드(PAD)를 침범하는 것을 보다 효과적으로 차단할 수 있다.
그러나, 이와 같이 이중으로 댐(DAM)을 형성하는 경우, 댐(DAM)에 의하여 단차가 발생하여 표면이 평탄하지 않게 되고, 특히, 패드영역(PA)에서 좁은 간격의 제1 댐(D1) 및 제2 댐(D2) 사이에 금속 패턴들을 포토 레지스트 패턴을 이용한 공정을 통해 형성하는 경우, 금속 패턴들은 제거되어야 하는 영역의 금속이 제대로 제거되지 못하고 잔막으로 남을 수 있다. 이때, 이웃하는 제1 패드(PAD1)와 제2 패드(PAD2) 사이에 금속 패턴의 잔막이 남을 경우, 제1 패드(PAD1)와 제2 패드(PAD2)가 금속 잔막에 의해서 전류가 통하면서 쇼트(short) 불량이 발생할 수 있다. 따라서, 본원발명의 일 실시예에 따른 표시 장치는 제1 댐(DAM)과 제2 댐(DAM) 사이에 후술되는 제3 댐(D3)을 배치함으로써, 금속 잔막이 남더라도 제1 패드(PAD1)와 제2 패드(PAD2) 사이의 전류 패스가 생성되는 것을 차단할 수 있다.
이러한 상기 제3 댐(D3)은 제1 댐(D1) 및 제2 댐(D2)을 연결한다. 제3 댐(D3)은 서로 이격되어 나란히 배치되는 제1 댐(D1) 및 제2 댐(D2)을 부분적으로 연결한다. 따라서, 본 발명의 일 실시예에 따른 댐(DAM)은 사다리 형태를 가질 수 있다.
특히, 본 발명의 일 실시예에 따른 제3 댐(D3)은 금속 잔막에 의해 쇼트 불량이 많이 발생하는 패드영역(PA)에 배치된다. 제3 댐(D3)은 제1 댐(D1) 및 제2 댐(D2) 사이, 그리고 제1 패드(PAD1)와 이웃하는 제2 패드(PAD2) 사이에 배치된다. 제3 댐(D3)은 제1 패드(PAD1)와 이웃하는 제2 패드(PAD2) 사이에 배치됨으로써, 제1 패드(PAD1)와 연결되는 제1 터치 라인(TL1)과 제2 패드(PAD2)와 연결되는 제1 터치 라인(TL2)이 금속 잔막에 의해서 전류가 통하면서 발생하는 쇼트 불량을 방지할 수 있다. 이러한 본 발명의 일 실시예에 따른 제3 댐(D3)은 복수의 패드(PAD) 사이에 배치되기 때문에, 패드(PAD)의 개수보다 적게 배치될 수 있다. 또한, 본 발명의 일 실시예에 따른 제3 댐(D3)은 제1 댐(D1) 및 제2 댐(D2) 보다 높이가 낮게 마련될 수 있다. 따라서, 본 발명의 일 실시예에 따른 댐(DAM)은 패드영역(PA)에서 제3 댐(D3)에 의해 제1 댐(D1)과 제2 댐(D2)이 부분적으로 연결되더라도 제1 댐(D1)과 제3 댐(D3) 사이, 및 제3 댐(D3)과 제2 댐(D2) 사이에서 단차가 발생하기 때문에, 유기막(282)이 침범하지 못하도록 유기막(282)의 흐름을 차단할 수 있다.
이러한 댐(DAM)은 화소(P)의 평탄화막(250) 또는 뱅크(270)와 동시에 형성될 수 있으며, 평탄화막(250) 또는 뱅크(270)와 같은 물질로 이루어질 수 있다. 이와 같은 경우, 댐(DAM)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기 물질로 형성될 수 있다.
한편, 도 6에서는 댐(DAM)이 제1 무기막(281)에 의하여 덮이지 않도록 도시하고 있으나, 이에 한정되지 않는다. 제1 무기막(281)은 표시영역(DA)을 덮는다면 댐(DAM)을 덮도록 배치될 수도 있다.
상기 봉지층(30) 상에는 터치 센싱층(40)이 형성된다. 상기 터치 센싱층(40)은 버퍼층(290), 제1 터치 전극(TE)들, 제2 터치 전극(RE)들, 브리지 전극(BE)들, 절연막(310) 및 패시베이션막(320)을 포함한다.
봉지층(30) 상에는 상기 버퍼층(290)이 배치된다. 버퍼층(290)은 표시영역(DA) 및 비 표시영역(NDA)에서 패드(PAD)가 노출되도록 형성된다. 이러한 버퍼층(290)은 댐(DAM)을 덮도록 형성된다. 이러한 버퍼층(290)은 생략될 수도 있다.
버퍼층(290) 상에는 상기 제1 터치 전극(TE)들 및 제2 터치 전극(RE)들이 표시영역(DA)에 배치된다. 제1 터치 전극(TE)들은 제1 방향(y축 방향)으로 배치되어 서로 연결되며, 제2 터치 전극(RE)들은 제2 방향(x축 방향)으로 배치되어 서로 연결된다. 제1 방향(y축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향이고, 제2 방향(x축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향일 수 있다. 또는, 제1 방향(y축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향이고, 제2 방향(x축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향일 수 있다.
제1 방향(y축 방향)으로 연결된 제1 터치 전극(TE)들 각각은 제2 방향(x축 방향)으로 이웃하는 제1 터치 전극(TE)들과 전기적으로 절연된다. 제2 방향(x축 방향)으로 연결된 제2 터치 전극(RE)들 각각은 제1 방향(y축 방향)으로 이웃하는 제2 터치 전극(RE)들과 전기적으로 절연된다.
이로 인해, 제1 터치 전극(TE)과 제2 터치 전극(RE)의 교차 영역에는 터치 센서에 해당하는 상호 용량(mutual capacitance)이 형성될 수 있다.
제1 방향(y축 방향)으로 서로 연결된 제1 터치 전극들(TE) 중 일 측 끝에 배치된 제1 터치 전극(TE)은 비 표시영역(NDA)에서 제1 터치 라인(TL)과 연결될 수 있다. 제1 터치 라인(TL)은 제1 터치 전극(TE)에서 연장되어 패드영역(PA)까지 패턴 형성될 수 있다. 제1 터치 라인(TL)은 패드영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제1 터치 구동부(181)에 연결될 수 있다. 따라서, 제1 방향(y축 방향)으로 서로 연결된 제1 터치 전극(TE)들은 제1 터치 라인(TL)을 통해 제1 터치 구동부(181)로부터 구동펄스를 입력 받을 수 있다.
제2 방향(x축 방향)으로 서로 연결된 제2 터치 전극(RE)들 중 일 측 끝에 배치된 제2 터치 전극(RE)은 비 표시영역(NDA)에서 제2 터치 라인(RL)과 연결될 수 있다. 제2 터치 라인(RL)은 제2 터치 전극(RE)에서 연장되어 패드영역(PA)까지 패턴 형성될 수 있다. 제2 터치 라인(RL)은 패드영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제2 터치 구동부(182)에 연결될 수 있다. 따라서, 제2 터치 구동부(182)는 제2 방향(x축 방향)으로 서로 연결된 제2 터치 전극(RE)들의 터치 센서들의 차지 변화량들을 입력 받을 수 있다.
제1 터치 전극(TE)들 및 제2 터치 전극(RE)들 상에는 상기 절연막(310)이 배치된다. 제1 터치 전극(TE)들, 제2 터치 전극(RE)들, 제1 터치 라인(TL)들 및 제2 터치 라인(TL)들은 동일한 층에 배치될 수 있다. 절연막(310)은 제1 터치 전극(TE)들 및 제2 터치 전극(RE)들 상에 배치될 뿐만 아니라 제1 터치 전극(TE)들 및 제2 터치 전극(RE)들 사이에 배치될 수도 있다. 제1 터치 전극(TE)들 각각은 절연막(310)에 의해 제2 터치 전극(RE)들 각각과 절연될 수 있다.
절연막(310) 상에는 상기 브리지 전극(BE)이 배치된다. 제1 터치 전극(TE)들과 제2 터치 전극(RE)들이 그들의 교차 영역들에서 서로 단락되는 것을 방지하기 위해, 제1 방향(y축 방향)으로 서로 인접한 제1 터치 전극(TE)들은 브리지 전극(BE)을 통해 전기적으로 연결될 수 있다. 브리지 전극(BE)은 제1 및 제2 터치 전극들(TE, RE)과 서로 다른 층에 배치되며, 콘택홀(CT)들을 통해 서로 인접한 제1 터치 전극(TE)들에 접속될 수 있다. 브리지 전극(BE)은 제2 터치 전극(RE)과 교차될 수 있다.
이때, 상기 콘택홀(CT)들은 절연막(310)을 관통하여 형성될 수 있다. 브리지 전극(BE)은 절연막(310)에 형성되어 인접한 2개의 제1 터치 전극(TE)들을 노출시키는 2개의 관통홀(CT)들을 통해 인접한 2개의 제1 터치 전극(TE)들과 접속되고, 상기 2개의 관통홀(CT)을 연결한다. 이에 따라, 브리지 전극(BE)은 절연막(310) 상에 배치된다.
절연막(310) 및 브리지 전극(BE) 상에는 상기 패시베이션막(320)이 배치된다. 패시베이션막(320)은 외부로부터 유해한 환경을 차단하여 표시 장치의 특성의 안정화를 유지한다.
본 발명의 실시예는 봉지층(30) 상에 터치 센싱층(40)을 직접 형성함으로써 제1 기판(111)과 제2 기판(112)을 합착시 정렬할 필요가 없다.
본원발명은 상술한 바와 같이, 제1 댐(DAM)과 제2 댐(DAM) 사이에 제3 댐(D3)을 배치함으로써, 금속 잔막이 남더라도 제1 패드(PAD1)와 제2 패드(PAD2) 사이의 전류 패스가 생성되는 것을 차단할 수 있으며, 따라서 금속 잔막에 의해서 전류가 통하면서 발생하는 쇼트 불량을 방지할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형 실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 청구 범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.
100: 터치 스크린 일체형 표시장치 110: 표시패널
111: 하부 기판 112: 상부 기판
120: 게이트 구동부 130: 데이터 구동부
131: 소스 드라이브 IC 140: 연성필름
150: 회로보드 160: 타이밍 콘트롤러
170: 호스트 시스템 180: 터치 구동부
181: 제1 터치 구동부 182: 제2 터치 구동부
183: 터치 콘트롤러 190: 터치 좌표 산출부
10: 박막 트랜지스터층 20: 유기발광소자층
30: 봉지층 40: 터치 센싱층
210: 박막 트랜지스터 211: 액티브층
212: 게이트전극 213: 소스전극
214: 드레인전극 220: 게이트 절연막
230: 층간 절연막 240: 보호막
250: 평탄화막 260: 유기발광소자
261: 제1 전극 262: 유기발광층
263: 제2 전극

Claims (10)

  1. 화소들이 배치된 표시영역, 및 상기 표시영역을 둘러싸는 비 표시영역을 포함하는 제1 기판;
    상기 표시영역을 둘러싸며 상기 비 표시영역에 배치되는 댐;
    상기 표시영역을 덮으며, 상기 제1 기판 상에서 상기 댐과 접하도록 배치되는 봉지막; 및
    상기 봉지막 상에 배치되는 금속 패턴을 포함하고,
    상기 댐은,
    제1 댐;
    상기 제1 댐의 외곽에 배치된 제2 댐; 및
    상기 제1 댐 및 상기 제2 댐을 연결하는 제3 댐을 포함하는 표시 장치.
  2. 제 1 항에 있어서,
    상기 비 표시영역의 일 측에는 복수의 패드가 배치되는 패드영역이 마련되며,
    상기 제3 댐은 상기 패드영역에서 복수의 패드 사이에 배치되는 표시 장치.
  3. 제 2 항에 있어서,
    상기 제3 댐의 개수는 상기 패드의 개수보다 적은 표시 장치.
  4. 제 1 항에 있어서,
    상기 제3 댐은 상기 제1 댐보다 높이가 낮은 표시 장치.
  5. 제 1 항에 있어서,
    상기 댐은 사다리 형태를 갖는 표시 장치.
  6. 제 1 항에 있어서,
    상기 제1 댐과 상기 제2 댐은 서로 이격되어 나란히 배치되며, 상기 제3 댐에 의해 부분적으로 연결되는 표시 장치.
  7. 제 1 항에 있어서,
    상기 봉지막 상에 배치된 제1 터치 전극, 및 제2 터치 전극을 더 포함하고,
    상기 금속 패턴은 제1 터치 전극, 및 제2 터치 전극 중 적어도 하나로부터 연장되어 마련된 표시장치.
  8. 제 7 항에 있어서,
    상기 제1 터치 전극과 동일한 층에 이격되어 배치되는 상기 제2 터치 전극을 연결하는 브리지 전극을 더 포함하는 표시 장치.
  9. 제 1 항에 있어서,
    상기 봉지막은 유기막을 포함하고,
    상기 댐은 상기 유기막을 둘러싸는 표시 장치.
  10. 제 2 항에 있어서,
    상기 금속 패턴은 상기 패드와 접하는 표시 장치.
KR1020170083743A 2017-06-30 2017-06-30 표시 장치 KR102277705B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020170083743A KR102277705B1 (ko) 2017-06-30 2017-06-30 표시 장치
US16/022,196 US10553656B2 (en) 2017-06-30 2018-06-28 Display apparatus
CN201810698693.4A CN109216580B (zh) 2017-06-30 2018-06-29 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170083743A KR102277705B1 (ko) 2017-06-30 2017-06-30 표시 장치

Publications (2)

Publication Number Publication Date
KR20190003184A true KR20190003184A (ko) 2019-01-09
KR102277705B1 KR102277705B1 (ko) 2021-07-14

Family

ID=64738304

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170083743A KR102277705B1 (ko) 2017-06-30 2017-06-30 표시 장치

Country Status (3)

Country Link
US (1) US10553656B2 (ko)
KR (1) KR102277705B1 (ko)
CN (1) CN109216580B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11444144B2 (en) 2019-05-02 2022-09-13 Samsung Display Co., Ltd. Display device

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107957799B (zh) * 2016-10-14 2021-08-10 群创光电股份有限公司 触控显示面板
KR20200046196A (ko) * 2018-10-23 2020-05-07 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
CN110096174A (zh) * 2019-04-18 2019-08-06 武汉华星光电半导体显示技术有限公司 柔性触控屏结构及其制作方法
KR20210052782A (ko) * 2019-10-31 2021-05-11 삼성디스플레이 주식회사 표시 패널
KR20210070456A (ko) * 2019-12-04 2021-06-15 삼성디스플레이 주식회사 표시 장치
CN114824120A (zh) 2021-01-28 2022-07-29 绵阳京东方光电科技有限公司 一种显示基板及显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001230073A (ja) * 2000-02-17 2001-08-24 Tohoku Pioneer Corp 有機エレクトロルミネッセンス表示パネル及びその製造方法
JP2011023305A (ja) * 2009-07-17 2011-02-03 Sumitomo Chemical Co Ltd 有機el素子用基板、有機el層の製造方法、有機el素子および板状部材
KR20150025994A (ko) * 2013-08-30 2015-03-11 엘지디스플레이 주식회사 Oled 표시 장치 및 그의 제조 방법
KR20160000853A (ko) * 2014-06-25 2016-01-05 엘지디스플레이 주식회사 유기 발광 표시 장치
KR20160043230A (ko) * 2014-10-10 2016-04-21 삼성디스플레이 주식회사 표시 장치
KR20160124301A (ko) * 2015-04-16 2016-10-27 삼성디스플레이 주식회사 유기 발광 표시 장치

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102296733B1 (ko) 2014-11-06 2021-09-01 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102610024B1 (ko) * 2016-06-16 2023-12-06 삼성디스플레이 주식회사 디스플레이 장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001230073A (ja) * 2000-02-17 2001-08-24 Tohoku Pioneer Corp 有機エレクトロルミネッセンス表示パネル及びその製造方法
JP2011023305A (ja) * 2009-07-17 2011-02-03 Sumitomo Chemical Co Ltd 有機el素子用基板、有機el層の製造方法、有機el素子および板状部材
KR20150025994A (ko) * 2013-08-30 2015-03-11 엘지디스플레이 주식회사 Oled 표시 장치 및 그의 제조 방법
KR20160000853A (ko) * 2014-06-25 2016-01-05 엘지디스플레이 주식회사 유기 발광 표시 장치
KR20160043230A (ko) * 2014-10-10 2016-04-21 삼성디스플레이 주식회사 표시 장치
KR20160124301A (ko) * 2015-04-16 2016-10-27 삼성디스플레이 주식회사 유기 발광 표시 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11444144B2 (en) 2019-05-02 2022-09-13 Samsung Display Co., Ltd. Display device
US11849616B2 (en) 2019-05-02 2023-12-19 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
US20190006431A1 (en) 2019-01-03
CN109216580A (zh) 2019-01-15
KR102277705B1 (ko) 2021-07-14
CN109216580B (zh) 2020-12-04
US10553656B2 (en) 2020-02-04

Similar Documents

Publication Publication Date Title
KR102399950B1 (ko) 표시장치
KR102516938B1 (ko) 표시 장치
JP7311562B2 (ja) 表示装置
KR102503847B1 (ko) 표시장치
KR102277705B1 (ko) 표시 장치
KR20220090190A (ko) 표시 장치
KR20190073059A (ko) 유기 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant