KR20180112924A - 표시 장치 및 이의 구동 방법 - Google Patents

표시 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR20180112924A
KR20180112924A KR1020170043917A KR20170043917A KR20180112924A KR 20180112924 A KR20180112924 A KR 20180112924A KR 1020170043917 A KR1020170043917 A KR 1020170043917A KR 20170043917 A KR20170043917 A KR 20170043917A KR 20180112924 A KR20180112924 A KR 20180112924A
Authority
KR
South Korea
Prior art keywords
data
period
gate
gamma curve
common voltage
Prior art date
Application number
KR1020170043917A
Other languages
English (en)
Other versions
KR102342743B1 (ko
Inventor
박행원
배현석
박동원
채명준
한승훈
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020170043917A priority Critical patent/KR102342743B1/ko
Priority to US15/944,207 priority patent/US10726767B2/en
Publication of KR20180112924A publication Critical patent/KR20180112924A/ko
Application granted granted Critical
Publication of KR102342743B1 publication Critical patent/KR102342743B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

표시 장치는 제1 색을 표시하는 제1 서브 픽셀들, 상기 제1 색과 다른 제2 색을 표시하는 제2 서브 픽셀들, 상기 제1 서브 픽셀들이 연결되는 복수의 제1 게이트 라인들, 상기 제2 서브 픽셀들이 연결되는 복수의 제2 게이트 라인들, 및 데이터 라인들을 포함하고, 영상을 표시하는 표시 패널, 제1 프레임의 제1 구간 동안 상기 제1 게이트 라인들에만 순차적으로 제1 게이트 신호들을 인가하고, 상기 제1 프레임의 상기 제1 구간 이후의 제2 구간 동안 상기 제2 게이트 라인들에만 순차적으로 제2 게이트 신호들을 인가하는 게이트 구동부, 및 입력 영상 데이터를 기초로 상기 제1 및 제2 게이트 라인들의 구동 순서에 동기하여 상기 데이터 라인들에 데이터 전압들을 출력하는 데이터 구동부를 포함한다.

Description

표시 장치 및 이의 구동 방법{DISPLAY APPARATUS AND METHOD OF DRIVING THE SAME}
본 발명은 표시 장치에 관한 것으로, 보다 상세하게는 표시 품질을 향상시킬 수 있는 표시 장치 및 이의 구동 방법에 관한 것이다.
액정 표시 장치(Liquid Crystal Display; LCD), 유기 발광 다이오드(Organic Light Emitting Diode; OLED) 표시 장치 등과 같은 표시 장치는 표시 패널 및 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들, 복수의 데이터 라인들 및 상기 게이트 라인들 및 상기 데이터 라인들에 연결되는 복수의 픽셀들을 포함한다. 상기 패널 구동부는 상기 게이트 라인들 각각에 게이트 신호를 제공하는 게이트 구동부 및 상기 데이터 라인들 각각에 데이터 전압을 제공하는 데이터 구동부를 포함한다.
상기 액정 표시 장치는 픽셀 전극을 포함하는 제1 기판, 공통 전극을 포함하는 제2 기판 및 상기 기판들 사이에 개재되는 액정층을 포함한다. 상기 두 전극에 전압을 인가하여 상기 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 상기 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다.
상기 유기 발광 다이오드 표시 장치는 유기 발광 다이오드를 이용하여 영상을 표시한다. 상기 유기 발광 다이오드는 애노드 전극(Anode)으로부터 제공되는 정공들과 캐소드 전극(Cathode)으로부터 제공되는 전자들이 상기 애노드 전극 및 상기 캐소드 전극 사이의 발광층에서 결합하여 발광한다.
한편, 상기 공통 전극에 인가되는 공통 전압은 킥백 전압을 고려하여 결정되며, 영상의 잔상, 크로스토크, 플리커 등의 발생에 영향을 미친다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 표시 품질을 향상시키는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치의 구동 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 실시예들에 따른 표시 장치는 제1 색을 표시하는 제1 서브 픽셀들, 상기 제1 색과 다른 제2 색을 표시하는 제2 서브 픽셀들, 상기 제1 서브 픽셀들이 연결되는 복수의 제1 게이트 라인들, 상기 제2 서브 픽셀들이 연결되는 복수의 제2 게이트 라인들, 및 데이터 라인들을 포함하고, 영상을 표시하는 표시 패널, 제1 프레임의 제1 구간 동안 상기 제1 게이트 라인들에만 순차적으로 제1 게이트 신호들을 인가하고, 상기 제1 프레임의 상기 제1 구간 이후의 제2 구간 동안 상기 제2 게이트 라인들에만 순차적으로 제2 게이트 신호들을 인가하는 게이트 구동부, 및 입력 영상 데이터를 기초로 상기 제1 및 제2 게이트 라인들의 구동 순서에 동기하여 상기 데이터 라인들에 데이터 전압들을 출력하는 데이터 구동부를 포함한다.
본 발명의 일 실시예에 있어서, 제1 감마 곡선에 기초하여 제1 감마 기준 전압을 생성하고, 상기 제1 감마 곡선과 다른 제2 감마 곡선에 기초하여 제2 감마 기준 전압을 생성하는 감마 기준 전압 생성부를 더 포함하고, 상기 데이터 구동부는 상기 제1 구간 동안 상기 제1 감마 기준 전압에 기초하여 제1 데이터 전압들을 출력하고, 상기 제2 구간 동안 상기 제2 감마 기준 전압에 기초하여 제2 데이터 전압들을 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널에 공통 전압을 제공하는 공통 전압 생성부를 더 포함하고, 상기 제1 색을 표시하기 위한 제1 최적 공통 전압 또는 상기 제2 색을 표시하기 위한 제2 최적 공통 전압이 상기 공통 전압보다 높으면, 상기 제1 감마 곡선 또는 상기 제2 감마 곡선은 기준 감마 곡선보다 낮은 전압을 갖고, 상기 제1 최적 공통 전압 또는 상기 제2 최적 공통 전압이 상기 공통 전압보다 낮으면, 상기 제1 감마 곡선 또는 상기 제2 감마 곡선은 상기 기준 감마 곡선보다 높은 전압을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 최적 공통 전압이 상기 제2 최적 공통 전압보다 높으면, 상기 제1 감마 곡선은 상기 제2 감마 곡선보다 낮은 전압을 갖고, 상기 제1 최적 공통 전압이 상기 제2 최적 공통 전압보다 낮으면, 상기 제1 감마 곡선은 상기 제2 감마 곡선보다 높은 전압을 가질 수 있다.
본 발명의 일 실시예에 있어서, 단위 픽셀은 상기 제1 서브 픽셀 및 상기 제2 서브 픽셀을 포함하고, 상기 단위 픽셀 내에서 상기 제1 및 제2 서브 픽셀들은 상기 데이터 라인들과 나란하게 배열될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 서로 인접하는 제1 데이터 라인과 제2 데이터 라인 사이에 위치하고 서로 인접하는 제1 및 제2 단위 픽셀들을 더 포함하고, 상기 제1 단위 픽셀은 상기 제1 데이터 라인에 연결되며, 상기 제2 단위 픽셀은 상기 제2 데이터 라인에 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 서로 인접하는 제1 데이터 라인과 제2 데이터 라인 사이에 위치하고 서로 인접하는 제1 및 제2 단위 픽셀들을 더 포함하고, 상기 제1 및 제2 단위 픽셀들은 상기 제1 데이터 라인에 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 상기 제1 구간 동안 상기 제1 서브 픽셀들에 대응하는 제1 데이터 전압들을 순차적으로 출력하고, 상기 제2 구간 동안 상기 제2 서브 픽셀들에 대응하는 제2 데이터 전압들을 순차적으로 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 데이터 전압들의 극성은 상기 제1 데이터 전압들의 극성과 반대일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 프레임 내에서 서로 인접하는 데이터 라인들에 인가되는 데이터 전압들의 극성은 서로 반대일 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 제1 및 제2 색들과 다른 제3 색을 표시하는 제3 서브 픽셀들 및 상기 제3 서브 픽셀들이 연결되는 복수의 제3 게이트 라인들을 더 포함하고, 상기 게이트 구동부는 상기 제1 프레임의 상기 제2 구간 이후의 제3 구간 동안 상기 제3 게이트 라인들에만 순차적으로 제3 게이트 신호들을 인가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 제1 및 제2 영역들로 나누어지고, 상기 제1 및 제2 게이트 라인들은 상기 제1 영역에 위치하며, 상기 제1 서브 픽셀들이 연결되는 복수의 제3 게이트 라인들 및 상기 제2 서브 픽셀들이 연결되는 복수의 제4 게이트 라인들은 상기 제2 영역에 위치하고, 상기 게이트 구동부는 상기 제1 프레임의 상기 제2 구간 이후의 제3 구간 동안 상기 제3 게이트 라인들에만 순차적으로 제3 게이트 신호들을 인가하고, 상기 제1 프레임의 상기 제3 구간 이후의 제4 구간 동안 상기 제4 게이트 라인들에만 순차적으로 제4 게이트 신호들을 인가할 수 있다.
본 발명의 일 실시예에 있어서, 제1 감마 곡선에 기초하여 제1 감마 기준 전압을 생성하고, 상기 제1 감마 곡선과 다른 제2 감마 곡선에 기초하여 제2 감마 기준 전압을 생성하는 감마 기준 전압 생성부를 더 포함하고, 상기 데이터 구동부는 상기 제1 및 제3 구간들 동안 상기 제1 감마 기준 전압에 기초하여 제1 데이터 전압들을 출력하고, 상기 제2 및 제4 구간들 동안 상기 제2 감마 기준 전압에 기초하여 제2 데이터 전압들을 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 상기 제1 및 제3 구간들 동안 상기 제1 서브 픽셀들에 대응하는 제1 데이터 전압들을 순차적으로 출력하고, 상기 제2 및 제4 구간들 동안 상기 제2 서브 픽셀들에 대응하는 제2 데이터 전압들을 순차적으로 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 데이터 전압들의 극성은 상기 제1 데이터 전압들의 극성과 반대일 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 제1 및 제2 색들과 다른 제3 색을 표시하는 제3 서브 픽셀들, 상기 제3 서브 픽셀들이 연결되고 상기 제1 영역에 위치하는 복수의 제5 게이트 라인들, 및 상기 제3 서브 픽셀들이 연결되고 상기 제2 영역에 위치하는 복수의 제6 게이트 라인들을 더 포함하고, 상기 게이트 구동부는 상기 제1 프레임의 상기 제2 구간과 상기 제3 구간 사이의 제5 구간 동안 상기 제5 게이트 라인들에만 순차적으로 제5 게이트 신호들을 인가하고, 상기 제1 프레임의 상기 제4 구간 이후의 제6 구간 동안 상기 제6 게이트 라인들에만 순차적으로 제6 게이트 신호들을 인가할 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 실시예들에 따른 표시 장치의 구동 방법은 제1 색을 표시하는 제1 서브 픽셀들이 연결되는 복수의 제1 게이트 라인들 및 상기 제1 색과 다른 제2 색을 표시하는 제2 서브 픽셀들이 연결되는 복수의 제2 게이트 라인들을 포함하는 표시 장치의 구동 방법에 있어서, 제1 프레임의 제1 구간 동안 상기 제1 게이트 라인들에만 순차적으로 제1 게이트 신호들을 인가하는 단계, 상기 제1 프레임의 상기 제1 구간 이후의 제2 구간 동안 상기 제2 게이트 라인들에만 순차적으로 제2 게이트 신호들을 인가하는 단계, 입력 영상 데이터를 기초로 상기 제1 및 제2 게이트 라인들의 구동 순서에 동기하여 데이터 전압들을 출력하는 단계, 및 상기 데이터 전압들에 기초하여 영상을 표시하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 제1 감마 곡선에 기초하여 제1 감마 기준 전압을 생성하는 단계, 상기 제1 감마 곡선과 다른 제2 감마 곡선에 기초하여 제2 감마 기준 전압을 생성하는 단계, 상기 제1 구간 동안 상기 제1 감마 기준 전압에 기초하여 제1 데이터 전압들을 출력하는 단계, 및 상기 제2 구간 동안 상기 제2 감마 기준 전압에 기초하여 제2 데이터 전압들을 출력하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 표시 패널에 공통 전압을 제공하는 단계를 더 포함하고, 상기 제1 색을 표시하기 위한 제1 최적 공통 전압 또는 상기 제2 색을 표시하기 위한 제2 최적 공통 전압이 상기 공통 전압보다 높으면, 상기 제1 감마 곡선 또는 상기 제2 감마 곡선은 기준 감마 곡선보다 낮은 전압을 갖고, 상기 제1 최적 공통 전압 또는 상기 제2 최적 공통 전압이 상기 공통 전압보다 낮으면, 상기 제1 감마 곡선 또는 상기 제2 감마 곡선은 상기 기준 감마 곡선보다 높은 전압을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 최적 공통 전압이 상기 제2 최적 공통 전압보다 높으면, 상기 제1 감마 곡선은 상기 제2 감마 곡선보다 낮은 전압을 갖고, 상기 제1 최적 공통 전압이 상기 제2 최적 공통 전압보다 낮으면, 상기 제1 감마 곡선은 상기 제2 감마 곡선보다 높은 전압을 가질 수 있다.
본 발명의 실시예들에 따른 표시 장치 및 이의 구동 방법에 따르면, 하나의 게이트 라인에 하나의 색을 표시하는 서브 픽셀들이 연결되는 구조에서, 게이트 라인의 구동 순서를 변경하여 한 프레임 내에서 동일한 색을 표시하는 서브 픽셀들이 연결되는 게이트 라인들끼리 모아서 구동할 수 있다. 이에 따라, 색에 따른 서브 픽셀들의 구동 특성의 차이를 반영하여 각 색별 서브 픽셀들을 용이하게 서로 다른 구동 방식으로 구동시킬 수 있다.
특히, 각 색별 서브 픽셀들에 대해 서로 다른 감마 곡선을 적용하여, 색에 따른 서브 픽셀들의 최적 공통 전압의 차이로 인한 문제를 개선할 수 있다.
이에 따라, 표시 장치의 표시 품질을 개선시킬 수 있다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 3은 본 발명의 실시예들에 따른 표시 장치에서 생성되는 게이트 신호들 및 데이터 전압들을 나타내는 타이밍도이다.
도 4a는 도 3의 제1 구간(SF1)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 4b는 도 3의 제2 구간(SF2)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 4c는 도 3의 제3 구간(SF3)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 5a는 본 발명의 실시예들에 따른 표시 장치에서 생성되는 공통 전압 및 색에 따른 최적 공통 전압들을 나타내는 도면이다.
도 5b는 본 발명의 실시예들에 따른 표시 장치에서 생성되는 감마 곡선들을 나타내는 도면이다.
도 6은 본 발명의 실시예들에 따른 표시 장치에서 각 구간별 데이터 전압들의 극성을 나타내는 타이밍도이다.
도 7은 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부의 픽셀별 극성 배치를 나타내는 도면이다.
도 8은 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 다른 예의 일부를 나타내는 도면이다.
도 9는 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 10은 본 발명의 실시예들에 따른 표시 장치에서 생성되는 게이트 신호들 및 데이터 전압들의 다른 예를 나타내는 타이밍도이다.
도 11a는 도 10의 제1 구간(SF1_1)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 11b는 도 10의 제2 구간(SF1_2)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 11c는 도 10의 제3 구간(SF1_3)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 11d는 도 10의 제4 구간(SF2_1)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 11e는 도 10의 제5 구간(SF2_2)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 11f는 도 10의 제6 구간(SF2_3)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 12는 본 발명의 실시예들에 따른 표시 장치에서 각 구간별 데이터 전압들의 극성의 다른 예를 나타내는 타이밍도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 표시 장치는 표시 패널(100) 및 구동부를 포함한다. 상기 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 공통 전압 생성부(600)를 포함한다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL) 및 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
상기 표시 패널(100)은 공통 전극 및 픽셀 전극을 포함한다. 상기 표시 패널(100)은 상기 공통 전극과 상기 픽셀 전극 사이에 생성되는 전계의 세기에 따라 상기 영상을 표시한다.
상기 픽셀들 각각은 상기 픽셀 전극에 연결되는 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함할 수 있다. 상기 픽셀들은 매트릭스 형태로 배치될 수 있다.
상기 표시 패널(100)에 대해서는 도 2, 8 및 9를 참조하여 상세히 후술한다.
상기 타이밍 컨트롤러(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(RGB) 및 입력 제어 신호(CONT)를 수신한다. 상기 입력 영상 데이터(RGB)는 입력 영상 신호와 실질적으로 동일한 의미로 사용될 수 있다. 상기 입력 영상 데이터(RGB)는 적색 영상 데이터(R), 녹색 영상 데이터(G) 및 청색 영상 데이터(B)를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 데이터 인에이블 신호 및 마스터 클럭 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3), 제4 제어 신호(CONT4) 및 데이터 신호(DAT)를 생성한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 제1 제어 신호(CONT1)를 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 제2 제어 신호(CONT2)를 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 근거로 상기 데이터 신호(DAT)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DAT)를 상기 데이터 구동부(500)에 출력한다. 상기 데이터 신호(DAT)는 상기 입력 영상 데이터(RGB)와 실질적으로 동일한 영상 데이터일 수도 있고, 상기 입력 영상 데이터(RGB)를 보정하여 발생된 보정 영상 데이터일 수도 있다. 예를 들어, 상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)에 대한 화질 보정, 얼룩 보정, 색 특성 보상(Adaptive Color Correction, 이하, ACC라 칭함) 및/또는 능동 커패시턴스 보상(Dynamic Capacitance Compensation, 이하, DCC라 칭함) 등을 선택적으로 수행하여 상기 데이터 신호(DAT)를 발생할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 제3 제어 신호(CONT3)를 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 근거로 상기 공통 전압 생성부(600)의 동작을 제어하기 위한 상기 제4 제어 신호(CONT4)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 제4 제어 신호(CONT4)를 상기 공통 전압 생성부(600)에 출력한다.
상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 출력한다.
상기 게이트 구동부(300)는 상기 표시 패널(100)에 직접 실장(mounted)되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 상기 주변부에 집적(integrated)될 수 있다.
상기 게이트 구동부(300)의 구체적인 동작에 대해서는 도 3 및 10을 참조하여 상세히 후술한다.
상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DAT)에 대응하는 값을 갖는다.
본 발명의 일 실시예에서, 상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 감마 기준 전압 생성부(400)의 구체적인 동작에 대해서는 도 5a 및 5b를 참조하여 상세히 후술한다.
상기 데이터 구동부(500)는 상기 타이밍 컨트롤러(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DAT)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DAT)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압들로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압들을 상기 데이터 라인들(DL)에 연결된 상기 픽셀 전극에 출력한다.
상기 데이터 구동부(500)는 상기 표시 패널(100)에 직접 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 데이터 구동부(500)는 상기 표시 패널(100)의 상기 주변부에 집적될 수도 있다.
상기 데이터 구동부(500)의 구체적인 동작에 대해서는 도 3을 참조하여 상세히 후술한다.
상기 공통 전압 생성부(600)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제4 제어 신호(CONT4)에 응답하여 공통 전압(VCOM)을 생성한다. 상기 공통 전압 생성부(600)는 상기 공통 전압(VCOM)을 상기 공통 전극에 출력한다.
상기 공통 전압(VCOM)에 대해서는 도 5a를 참조하여 상세히 후술한다.
상기 표시 패널(100)은 상기 공통 전압(VCOM)이 인가되는 상기 공통 전극 및 상기 데이터 전압이 인가되는 상기 픽셀 전극 사이에 생성되는 전계의 세기에 따라 상기 영상을 표시한다.
도 2는 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 1 및 2를 참조하면, 상기 표시 패널(100)은 상기 제1 방향(D1)으로 연장되는 제1 내지 제n 게이트 라인들(GL1 ~ GLn) 및 상기 제2 방향(D2)으로 연장되는 제1 내지 제4 데이터 라인들(DL1 ~ DL4)을 포함한다. 도 2는 상기 표시 패널(100)의 일부이므로 상기 표시 패널(100)은 상기 데이터 라인을 더 포함할 수 있다.
상기 표시 패널(100)은 제1 색을 표시하는 제1 서브 픽셀들(SP1) 및 상기 제1 색과 다른 제2 색을 표시하는 제2 서브 픽셀들(SP2)을 포함한다. 상기 표시 패널(100은 상기 제1 및 제2 색들과 다른 제3 색을 표시하는 제3 서브 픽셀들(SP3)을 더 포함할 수 있다. 상기 제1 내지 제3 색들 각각은 적색, 녹색 및 청색 중 하나일 수 있다.
단위 픽셀(P)은 서로 다른 색을 표시하는 서브 픽셀들을 하나씩 포함한다. 예를 들어, 상기 단위 픽셀(P)은 하나의 상기 제1 서브 픽셀(SP1), 하나의 상기 제2 서브 픽셀(SP2) 및 하나의 상기 제3 서브 픽셀(SP3)을 포함할 수 있다. 상기 단위 픽셀(P) 내에서 상기 제1 내지 제3 서브 픽셀들(SP1, SP2, SP3)은 상기 제2 방향(D2)으로 배열될 수 있다.
상기 제1 내지 제3 서브 픽셀들(SP1, SP2, SP3) 각각은 상기 게이트 라인들(GL) 중 하나 및 상기 데이터 라인들(DL) 중 하나와 연결된다.
상기 게이트 라인들(GL) 각각에는 동일한 색을 표시하는 서브 픽셀들이 연결된다. 즉, 하나의 게이트 라인(GL)에는 하나의 색을 표시하는 서브 픽셀들이 연결된다. 예를 들어, 상기 제1, 제4, 제7 및 제(n-2) 게이트 라인들(GL1, GL4, GL7, ..., GLn-2)에는 상기 제1 서브 픽셀들(SP1)이 연결될 수 있다. 상기 제2, 제5, 제8 및 제(n-1) 게이트 라인들(GL2, GL5, GL8, ..., GLn-1)에는 상기 제2 서브 픽셀들(SP2)이 연결될 수 있다. 상기 제3, 제6, 제9 및 제n 게이트 라인들(GL3, GL6, GL9, ..., GLn)에는 상기 제3 서브 픽셀들(SP3)이 연결될 수 있다.
본 발명의 일 실시예에서, 상기 단위 픽셀들(P)은 인접하는 두 데이터 라인들(DL)에 상기 제2 방향(D2)을 따라 번갈아 연결될 수 있다. 예를 들어, 상기 제1 데이터 라인(DL1)과 상기 제2 데이터 라인(DL2) 사이에 위치한 제1 단위 픽셀은 상기 제1 데이터 라인(DL1)에 연결되고, 상기 제1 데이터 라인(DL1)과 상기 제2 데이터 라인(DL2) 사이에 위치하고 상기 제1 단위 픽셀에 인접한 제2 단위 픽셀은 상기 제2 데이터 라인(DL2)에 연결되며, 상기 제1 데이터 라인(DL1)과 상기 제2 데이터 라인(DL2) 사이에 위치하고 상기 제2 단위 픽셀에 인접한 제3 단위 픽셀은 상기 제1 데이터 라인(DL1)에 연결될 수 있다. 이러한 연결 관계는 다른 데이터 라인들 사이에 위치한 단위 픽셀들에도 동일하게 적용될 수 있다.
도 3은 본 발명의 실시예들에 따른 표시 장치에서 생성되는 게이트 신호들 및 데이터 전압들을 나타내는 타이밍도이다.
도 1 내지 3을 참조하면, 한 프레임(F1)은 복수의 구간들로 나누어질 수 있다. 예를 들어, 상기 한 프레임(F1)은 제1 내지 제3 구간들(SF1, SF2, SF3)로 나누어질 수 있다. 상기 제2 구간(SF1)은 상기 제1 구간(SF1) 이후이고, 상기 제3 구간(SF3)은 상기 제2 구간(SF2) 이후일 수 있다.
상기 게이트 구동부(300)는 상기 제1 구간(SF1) 동안 상기 제1 서브 픽셀들(SP1)이 연결된 게이트 라인들에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제1 구간(SF1)동안 상기 제1, 제4, 제7 및 제(n-2) 게이트 라인들(GL1, GL4, GL7, ..., GLn-2)에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제1 구간(SF1)의 제1 수평 구간에 상기 제1 게이트 라인(GL1)에 제1 게이트 신호(G1)를 인가하고, 상기 제1 구간(SF1)의 상기 제1 수평 구간 이후의 제2 수평 구간에 상기 제4 게이트 라인(GL4)에 제4 게이트 신호(G4)를 인가하며, 상기 제1 구간(SF1)의 상기 제2 수평 구간 이후의 제3 수평 구간에 상기 제7 게이트 라인(GL7)에 제7 게이트 신호(G7)를 인가하고, 상기 제1 구간(SF1)의 마지막 수평 구간에 상기 제(n-2) 게이트 라인(GLn-2)에 제(n-2) 게이트 신호(Gn-2)를 인가할 수 있다.
상기 데이터 구동부(500)는 상기 제1 구간(SF1) 동안 상기 제1 서브 픽셀들(SP1)에 대응되는 데이터 전압들을 출력할 수 있다. 즉, 상기 데이터 구동부(500)는 상기 제1 구간(SF1) 동안 상기 제1 색에 대응하는 데이터 전압들을 출력할 수 있다. 예를 들어, 상기 데이터 구동부(500)는 상기 제1 구간(SF1)의 상기 제1 수평 구간에 상기 제1 게이트 라인(GL1)에 연결된 제1 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제1 구간(SF1)의 상기 제2 수평 구간에 상기 제4 게이트 라인(GL4)에 연결된 제1 서브 픽셀들에 대응되는 데이터 전압들을 출력하며, 상기 제1 구간(SF1)의 상기 제3 수평 구간에 상기 제7 게이트 라인(GL7)에 연결된 제1 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제1 구간(SF1)의 상기 마지막 수평 구간에 상기 제(n-2) 게이트 라인(GLn-2)에 연결된 제1 서브 픽셀들에 대응되는 데이터 전압들을 출력할 수 있다.
상기 게이트 구동부(300)는 상기 제2 구간(SF2) 동안 상기 제2 서브 픽셀들(SP2)이 연결된 게이트 라인들에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제2 구간(SF2)동안 상기 제2, 제5, 제8 및 제(n-1) 게이트 라인들(GL2, GL5, GL8, ..., GLn-1)에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제2 구간(SF2)의 제1 수평 구간에 상기 제2 게이트 라인(GL2)에 제2 게이트 신호(G2)를 인가하고, 상기 제2 구간(SF2)의 상기 제1 수평 구간 이후의 제2 수평 구간에 상기 제5 게이트 라인(GL5)에 제5 게이트 신호(G5)를 인가하며, 상기 제2 구간(SF2)의 상기 제2 수평 구간 이후의 제3 수평 구간에 상기 제8 게이트 라인(GL8)에 제8 게이트 신호(G8)를 인가하고, 상기 제2 구간(SF2)의 마지막 수평 구간에 상기 제(n-1) 게이트 라인(GLn-1)에 제(n-1) 게이트 신호(Gn-1)를 인가할 수 있다.
상기 데이터 구동부(500)는 상기 제2 구간(SF2) 동안 상기 제2 서브 픽셀들(SP2)에 대응되는 데이터 전압들을 출력할 수 있다. 즉, 상기 데이터 구동부(500)는 상기 제2 구간(SF2) 동안 상기 제2 색에 대응하는 데이터 전압들을 출력할 수 있다. 예를 들어, 상기 데이터 구동부(500)는 상기 제2 구간(SF2)의 상기 제1 수평 구간에 상기 제2 게이트 라인(GL2)에 연결된 제2 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제2 구간(SF2)의 상기 제2 수평 구간에 상기 제5 게이트 라인(GL5)에 연결된 제2 서브 픽셀들에 대응되는 데이터 전압들을 출력하며, 상기 제2 구간(SF2)의 상기 제3 수평 구간에 상기 제8 게이트 라인(GL8)에 연결된 제2 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제2 구간(SF2)의 상기 마지막 수평 구간에 상기 제(n-1) 게이트 라인(GLn-1)에 연결된 제2 서브 픽셀들에 대응되는 데이터 전압들을 출력할 수 있다.
상기 게이트 구동부(300)는 상기 제3 구간(SF3) 동안 상기 제3 서브 픽셀들(SP3)이 연결된 게이트 라인들에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제3 구간(SF3)동안 상기 제3, 제6, 제9 및 제n 게이트 라인들(GL3, GL6, GL9, ..., GLn)에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제3 구간(SF3)의 제1 수평 구간에 상기 제3 게이트 라인(GL3)에 제3 게이트 신호(G3)를 인가하고, 상기 제3 구간(SF3)의 상기 제1 수평 구간 이후의 제2 수평 구간에 상기 제6 게이트 라인(GL6)에 제6 게이트 신호(G6)를 인가하며, 상기 제3 구간(SF3)의 상기 제2 수평 구간 이후의 제3 수평 구간에 상기 제9 게이트 라인(GL9)에 제9 게이트 신호(G9)를 인가하고, 상기 제3 구간(SF3)의 마지막 수평 구간에 상기 제n 게이트 라인(GLn)에 제n 게이트 신호(Gn)를 인가할 수 있다.
상기 데이터 구동부(500)는 상기 제3 구간(SF3) 동안 상기 제3 서브 픽셀들(SP3)에 대응되는 데이터 전압들을 출력할 수 있다. 즉, 상기 데이터 구동부(500)는 상기 제3 구간(SF3) 동안 상기 제3 색에 대응하는 데이터 전압들을 출력할 수 있다. 예를 들어, 상기 데이터 구동부(500)는 상기 제3 구간(SF3)의 상기 제1 수평 구간에 상기 제3 게이트 라인(GL3)에 연결된 제3 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제3 구간(SF3)의 상기 제2 수평 구간에 상기 제6 게이트 라인(GL6)에 연결된 제3 서브 픽셀들에 대응되는 데이터 전압들을 출력하며, 상기 제3 구간(SF3)의 상기 제3 수평 구간에 상기 제9 게이트 라인(GL9)에 연결된 제3 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제3 구간(SF3)의 상기 마지막 수평 구간에 상기 제n 게이트 라인(GLn)에 연결된 제3 서브 픽셀들에 대응되는 데이터 전압들을 출력할 수 있다.
이러한 동작들은 매 프레임 반복될 수 있다.
도 4a는 도 3의 제1 구간(SF1)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다. 도 4b는 도 3의 제2 구간(SF2)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다. 도 4c는 도 3의 제3 구간(SF3)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다.
도 1 내지 3 및 4a를 참조하면, 상기 제1 구간(SF1)에는 상기 제1 색을 표시하는 상기 제1 서브 픽셀들(SP1)만이 구동될 수 있다.
도 1 내지 3 및 4b를 참조하면, 상기 제2 구간(SF2)에는 상기 제2 색을 표시하는 상기 제2 서브 픽셀들(SP2)만이 구동될 수 있다.
도 1 내지 3 및 4c를 참조하면, 상기 제3 구간(SF3)에는 상기 제3 색을 표시하는 상기 제3 서브 픽셀들(SP3)만이 구동될 수 있다.
본 실시예에 따르면, 상기 한 프레임(F1) 내에서, 상기 제1 구간(SF1)에는 상기 제1 색을 표시하는 상기 제1 서브 픽셀들(SP1)을 구동하고, 상기 제2 구간(SF2)에는 상기 제2 색을 표시하는 상기 제2 서브 픽셀들(SP2)을 구동하며, 상기 제3 구간(SF3)에는 상기 제3 색을 표시하는 상기 제3 서브 픽셀들(SP3)을 구동한다. 이에 따라, 각 구간별로 구동 방식을 다르게 하여 각 색별 구동 특성의 차이를 반영할 수 있다.
도 5a는 본 발명의 실시예들에 따른 표시 장치에서 생성되는 공통 전압 및 색에 따른 최적 공통 전압들을 나타내는 도면이다.
도 1 및 5a를 참조하면, 상기 공통 전압 생성부(600)는 상기 표시 패널(100)의 공통 전극에 상기 공통 전압(VCOM)을 출력한다. 상기 공통 전압(VCOM)은 표시 장치의 잔상, 플리커 등의 발생에 영향을 미친다. 표시 품질을 최적화하기 위한 최적 공통 전압은 색에 따라 다를 수 있다. 예를 들어, 제1 색을 표시할 때 상기 표시 품질을 최적화하기 위한 제1 최적 공통 전압(VCOM1)은 상기 공통 전압(VCOM)보다 높은 레벨을 가질 수 있다. 상기 제1 색과 다른 제2 색을 표시할 때 상기 표시 품질을 최적화하기 위한 제2 최적 공통 전압(VCOM2)은 상기 공통 전압(VCOM) 및 상기 제1 최적 공통 전압(VCOM1)보다 높은 레벨을 가질 수 있다. 상기 제1 및 제2 색들과 다른 제3 색을 표시할 때 상기 표시 품질을 최적화하기 위한 제3 최적 공통 전압(VCOM3)은 상기 공통 전압(VCOM) 및 상기 제1 및 제2 최적 공통 전압들(VCOM1, VCOM2)보다 높은 레벨을 가질 수 있다. 도 5a의 상기 제1 내지 제3 최적 공통 전압들(VCOM1, VCOM2, VCOM3)은 하나의 예이고, 상기 최적 공통 전압은 이와는 다른 레벨을 가질 수 있다.
상기 제1 내지 제3 최적 공통 전압들(VCOM1, VCOM2, VCOM3)이 상기 공통 전압(VCOM)과 실질적으로 동일하거나 이에 근접한 레벨을 가질 수 있도록 하여 상기 표시 품질을 향상시킬 수 있다.
도 5b는 본 발명의 실시예들에 따른 표시 장치에서 생성되는 감마 곡선들을 나타내는 도면이다.
도 1 내지 3, 5a 및 5b를 참조하면, 감마 곡선은 입력 계조를 표시하기 위한 데이터 전압을 나타내는 곡선일 수 있다.
상기 감마 기준 전압 생성부(400)는 기준 감마 곡선(VG_U, VG_L)을 기초로 상기 감마 기준 전압(VGREF)을 생성할 수 있다. 상기 제1 최적 공통 전압(VCOM1)은 상기 기준 감마 곡선(VG_U, VG_L)에 따라 상기 제1 색을 표시할 때의 최적 공통 전압일 수 있다. 상기 제2 최적 공통 전압(VCOM2)은 상기 기준 감마 곡선(VG_U, VG_L)에 따라 상기 제2 색을 표시할 때의 최적 공통 전압일 수 있다. 상기 제3 최적 공통 전압(VCOM3)은 상기 기준 감마 곡선(VG_U, VG_L)에 따라 상기 제3 색을 표시할 때의 최적 공통 전압일 수 있다.
이와는 달리, 상기 감마 기준 전압 생성부(400)는 제1 감마 곡선(VG1_U, VG1_L)을 기초로 상기 감마 기준 전압(VGREF)을 생성할 수 있다. 상기 제1 감마 곡선(VG1_U, VG1_L)은 상기 기준 감마 곡선(VG_U, VG_L)보다 낮은 전압을 가질 수 있다. 상기 제1 감마 곡선(VG1_U, VG1_L)에 따라 상기 제1 색을 표시할 때의 최적 공통 전압은 상기 공통 전압(VCOM)과 실질적으로 동일하거나 이에 근접할 수 있다.
이와는 달리, 상기 감마 기준 전압 생성부(400)는 제2 감마 곡선(VG2_U, VG2_L)을 기초로 상기 감마 기준 전압(VGREF)을 생성할 수 있다. 상기 제2 감마 곡선(VG2_U, VG2_L)은 상기 기준 감마 곡선(VG_U, VG_L) 및 상기 제1 감마 곡선(VG1_U, VG1_L)보다 낮은 전압을 가질 수 있다. 상기 제2 감마 곡선(VG2_U, VG2_L)에 따라 상기 제2 색을 표시할 때의 최적 공통 전압은 상기 공통 전압(VCOM)과 실질적으로 동일하거나 이에 근접할 수 있다.
이와는 달리, 상기 감마 기준 전압 생성부(400)는 제3 감마 곡선(VG3_U, VG3_L)을 기초로 상기 감마 기준 전압(VGREF)을 생성할 수 있다. 상기 제3 감마 곡선(VG3_U, VG3_L)은 상기 기준 감마 곡선(VG_U, VG_L) 및 상기 제1 및 제2 감마 곡선들(VG1_U, VG1_L, VG2_U, VG2_L)보다 낮은 전압을 가질 수 있다. 상기 제3 감마 곡선(VG3_U, VG3_L)에 따라 상기 제3 색을 표시할 때의 최적 공통 전압은 상기 공통 전압(VCOM)과 실질적으로 동일하거나 이에 근접할 수 있다.
도 5b의 상기 제1 내지 제3 감마 곡선들(VG1_U, VG1_L, VG2_U, VG2_L, VG3_U, VG3_L)은 도 5a의 상기 제1 내지 제3 최적 공통 전압들(VCOM1, VCOM2, VCOM3)에 대응된다. 상기 제1 내지 제3 감마 곡선들(VG1_U, VG1_L, VG2_U, VG2_L, VG3_U, VG3_L)은 상기 제1 내지 제3 최적 공통 전압들(VCOM1, VCOM2, VCOM3)에 따라 달라질 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 제1 구간(SF1)에 대응하여 상기 제1 감마 곡선(VG1_U, VG1_L)을 기초로 제1 감마 기준 전압을 생성할 수 있다. 상기 데이터 구동부(500)는 상기 제1 구간(SF1) 동안 상기 제1 감마 기준 전압을 기초로 상기 제1 서브 픽셀들(SP1)에 대응하는 제1 데이터 전압들을 생성하여 상기 데이터 라인들(DL)에 출력할 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 제2 구간(SF2)에 대응하여 상기 제2 감마 곡선(VG2_U, VG2_L)을 기초로 제2 감마 기준 전압을 생성할 수 있다. 상기 데이터 구동부(500)는 상기 제2 구간(SF2) 동안 상기 제2 감마 기준 전압을 기초로 상기 제2 서브 픽셀들(SP2)에 대응하는 제2 데이터 전압들을 생성하여 상기 데이터 라인들(DL)에 출력할 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 제3 구간(SF3)에 대응하여 상기 제3 감마 곡선(VG3_U, VG3_L)을 기초로 제3 감마 기준 전압을 생성할 수 있다. 상기 데이터 구동부(500)는 상기 제3 구간(SF3) 동안 상기 제3 감마 기준 전압을 기초로 상기 제3 서브 픽셀들(SP3)에 대응하는 제3 데이터 전압들을 생성하여 상기 데이터 라인들(DL)에 출력할 수 있다.
본 실시예에 따르면, 상기 한 프레임(F1) 내에서, 상기 제1 구간(SF1)에는 상기 제1 감마 곡선(VG1_U, VG1_L)을 적용한 데이터 전압들을 상기 제1 서브 픽셀들(SP1)에 출력하고, 상기 제2 구간(SF2)에는 상기 제2 감마 곡선(VG2_U, VG2_L)을 적용한 데이터 전압들을 상기 제2 서브 픽셀들(SP2)에 출력하며, 상기 제3 구간(SF3)에는 상기 제3 감마 곡선(VG3_U, VG3_L)을 적용한 데이터 전압들을 상기 제3 서브 픽셀들(SP3)에 출력한다. 이에 따라, 색에 따른 서브 픽셀들의 최적 공통 전압의 차이로 인한 문제를 개선할 수 있다.
도 6은 본 발명의 실시예들에 따른 표시 장치에서 각 구간별 데이터 전압들의 극성을 나타내는 타이밍도이다. 도 7은 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부의 픽셀별 극성 배치를 나타내는 도면이다.
도 1 내지 3, 6 및 7을 참조하면, 상기 데이터 전압들의 극성(POL)은 상기 한 프레임(F1) 내에서 매 구간마다 반전될 수 있다. 예를 들어, 상기 제1 구간(SF1) 동안 출력되는 데이터 전압들의 극성은 정극성(+)이고, 상기 제2 구간(SF2) 동안 출력되는 데이터 전압들의 극성은 부극성(-)이며, 상기 제3 구간(SF3) 동안 출력되는 데이터 전압들의 극성은 상기 정극성(+)일 수 있다. 이와는 달리, 도시하지는 않았으나, 상기 제1 구간(SF1) 동안 출력되는 데이터 전압들의 극성은 상기 부극성(-)이고, 상기 제2 구간(SF2) 동안 출력되는 데이터 전압들의 극성은 상기 정극성(+)이며, 상기 제3 구간(SF3) 동안 출력되는 데이터 전압들의 극성은 상기 부극성(-)일 수 있다.
상기 한 프레임(F1) 내에서 인접하는 데이터 라인들에 출력되는 데이터 전압들의 극성은 서로 다를 수 있다. 예를 들어, 상기 제1 데이터 라인(DL1)에 출력되는 데이터 전압의 극성이 상기 정극성(+)일 때, 상기 제2 데이터 라인(DL2)에 출력되는 데이터 전압의 극성이 상기 부극성(-)일 수 있다. 상기 제1 데이터 라인(DL1)에 출력되는 데이터 전압의 극성이 상기 부극성(-)일 때, 상기 제2 데이터 라인(DL2)에 출력되는 데이터 전압의 극성이 상기 정극성(+)일 수 있다.
이 경우, 도 7과 같은 도트(Dot) 반전 방식의 극성 배열을 구현할 수 있다. 일반적으로, 상기 도트(Dot) 반전 방식은 플리커 등 표시 품질 면에서 우수하나, 수평 구간별로 극성을 반전하므로 전력 소모가 크다는 단점이 있다. 다만, 본 실시예에 따르면, 상기 제1 내지 제3 구간들(SF1, SF2, SF3) 각각에서는 극성을 반전하지 않고, 상기 각 구간의 경계에서만 극성을 반전하므로, 큰 전력 소모 없이 상기 도트(Dot) 반전 방식을 구현할 수 있다.
도 8은 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 다른 예의 일부를 나타내는 도면이다.
도 1, 2 및 8을 참조하면, 도 8의 표시 패널(100')은 단위 픽셀들(P)과 데이터 라인들(DL) 간의 연결 관계를 제외하고는 도 2의 표시 패널(100)과 동일하다. 이에, 도 2와 중복되는 설명은 생략한다.
본 발명의 일 실시예에서, 상기 제2 방향(D2)으로 나란히 배열되는 단위 픽셀들은 하나의 데이터 라인에 연결될 수 있다. 예를 들어, 상기 제1 데이터 라인(DL1)과 상기 제2 데이터 라인(DL2) 사이에 위치한 단위 픽셀들은 모두 상기 제1 데이터 라인(DL1)에 연결될 수 있다. 상기 제2 데이터 라인(DL2)과 상기 제3 데이터 라인(DL3) 사이에 위치한 단위 픽셀들은 모두 상기 제2 데이터 라인(DL2)에 연결될 수 있다. 상기 제3 데이터 라인(DL3)과 상기 제4 데이터 라인(DL4) 사이에 위치한 단위 픽셀들은 모두 상기 제3 데이터 라인(DL3)에 연결될 수 있다. 상기 제4 데이터 라인(DL4)과 제5 데이터 라인 사이에 위치한 단위 픽셀들은 모두 상기 제4 데이터 라인(DL4)에 연결될 수 있다. 이러한 연결 관계는 다른 데이터 라인들 사이에 위치한 단위 픽셀들에도 동일하게 적용될 수 있다.
도 9는 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다. 도 2와 중복되는 설명은 생략한다.
도 1 및 9를 참조하면, 상기 표시 패널(100)은 복수의 영역들로 나누어질 수 있다. 예를 들어, 상기 표시 패널(100)은 제1 및 제2 영역들(A1, A2)로 나누어질 수 있다. 이와는 달리, 도시하지는 않았으나, 상기 표시 패널(100)은 3 개 이상의 영역들로 나누어질 수 있다.
상기 제1 영역(A1)에는 제1 내지 제m 게이트 라인들(GL1 ~ GLm) 및 상기 제1 내지 제m 게이트 라인들(GL1 ~ GLm)에 연결되는 서브 픽셀들이 위치할 수 있다. 상기 제2 영역(A2)에는 제(m+1) 내지 제2m 게이트 라인들(GLm+1 ~ GL2m) 및 상기 제(m+1) 내지 제2m 게이트 라인들(GLm+1 ~ GL2m)에 연결되는 서브 픽셀들이 위치할 수 있다.
도 10은 본 발명의 실시예들에 따른 표시 장치에서 생성되는 게이트 신호들 및 데이터 전압들의 다른 예를 나타내는 타이밍도이다. 도 3과 중복되는 설명은 생략한다.
도 1, 9 및 10을 참조하면, 한 프레임(F1)은 복수의 구간들로 나누어질 수 있다. 예를 들어, 상기 한 프레임(F1)은 제1 내지 제6 구간들(SF1_1, SF1_2, SF1_3, SF2_1, SF2_2, SF2_3)로 나누어질 수 있다. 상기 제2 구간(SF1_2)은 상기 제1 구간(SF1_1) 이후이고, 상기 제3 구간(SF1_3)은 상기 제2 구간(SF1_2) 이후이며, 상기 제4 구간(SF2_1)은 상기 제3 구간(SF1_3) 이후이고, 상기 제5 구간(SF2_2)은 상기 제4 구간(SF2_1) 이후이며, 상기 제6 구간(SF2_3)은 상기 제5 구간(SF2_2) 이후일 수 있다.
상기 게이트 구동부(300)는 상기 제1 내지 제3 구간들(SF1_1, SF1_2, SF1_3) 동안 상기 제1 영역(A1)에 위치한 게이트 라인들에 게이트 신호들을 인가할 수 있다.
상기 게이트 구동부(300)는 상기 제1 구간(SF1_1) 동안 상기 제1 영역(A1)의 제1 서브 픽셀들(SP1)이 연결된 게이트 라인들에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제1 구간(SF1_1)동안 상기 제1 및 제(m-2) 게이트 라인들(GL1, ..., GLm-2)에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제1 구간(SF1_1)의 제1 수평 구간에 상기 제1 게이트 라인(GL1)에 제1 게이트 신호(G1)를 인가하고, 상기 제1 구간(SF1_1)의 마지막 수평 구간에 상기 제(m-2) 게이트 라인(GLm-2)에 제(m-2) 게이트 신호(Gm-2)를 인가할 수 있다.
상기 데이터 구동부(500)는 상기 제1 구간(SF1_1) 동안 상기 제1 영역(A1)의 상기 제1 서브 픽셀들(SP1)에 대응되는 데이터 전압들을 출력할 수 있다. 즉, 상기 데이터 구동부(500)는 상기 제1 구간(SF1_1) 동안 상기 제1 색에 대응하는 데이터 전압들을 출력할 수 있다. 예를 들어, 상기 데이터 구동부(500)는 상기 제1 구간(SF1_1)의 상기 제1 수평 구간에 상기 제1 게이트 라인(GL1)에 연결된 제1 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제1 구간(SF1_1)의 상기 마지막 수평 구간에 상기 제(m-2) 게이트 라인(GLm-2)에 연결된 제1 서브 픽셀들에 대응되는 데이터 전압들을 출력할 수 있다.
상기 게이트 구동부(300)는 상기 제2 구간(SF1_2) 동안 상기 제1 영역(A1)의 제2 서브 픽셀들(SP2)이 연결된 게이트 라인들에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제2 구간(SF1_2)동안 상기 제2 및 제(m-1) 게이트 라인들(GL2, ..., GLm-1)에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제2 구간(SF1_2)의 제1 수평 구간에 상기 제2 게이트 라인(GL2)에 제2 게이트 신호(G2)를 인가하고, 상기 제2 구간(SF1_2)의 마지막 수평 구간에 상기 제(m-1) 게이트 라인(GLm-1)에 제(m-1) 게이트 신호(Gm-1)를 인가할 수 있다.
상기 데이터 구동부(500)는 상기 제2 구간(SF1_2) 동안 상기 제1 영역(A1)의 상기 제2 서브 픽셀들(SP2)에 대응되는 데이터 전압들을 출력할 수 있다. 즉, 상기 데이터 구동부(500)는 상기 제2 구간(SF1_2) 동안 상기 제2 색에 대응하는 데이터 전압들을 출력할 수 있다. 예를 들어, 상기 데이터 구동부(500)는 상기 제2 구간(SF1_2)의 상기 제1 수평 구간에 상기 제2 게이트 라인(GL2)에 연결된 제2 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제2 구간(SF1_2)의 상기 마지막 수평 구간에 상기 제(m-1) 게이트 라인(GLm-1)에 연결된 제2 서브 픽셀들에 대응되는 데이터 전압들을 출력할 수 있다.
상기 게이트 구동부(300)는 상기 제3 구간(SF1_3) 동안 상기 제1 영역(A1)의 제3 서브 픽셀들(SP3)이 연결된 게이트 라인들에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제3 구간(SF1_3)동안 상기 제3 및 제m 게이트 라인들(GL3, ..., GLm)에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제3 구간(SF1_3)의 제1 수평 구간에 상기 제3 게이트 라인(GL3)에 제3 게이트 신호(G3)를 인가하고, 상기 제3 구간(SF1_3)의 마지막 수평 구간에 상기 제m 게이트 라인(GLm)에 제m 게이트 신호(Gm)를 인가할 수 있다.
상기 데이터 구동부(500)는 상기 제3 구간(SF1_3) 동안 상기 제1 영역(A1)의 상기 제3 서브 픽셀들(SP3)에 대응되는 데이터 전압들을 출력할 수 있다. 즉, 상기 데이터 구동부(500)는 상기 제3 구간(SF1_3) 동안 상기 제3 색에 대응하는 데이터 전압들을 출력할 수 있다. 예를 들어, 상기 데이터 구동부(500)는 상기 제3 구간(SF1_3)의 상기 제1 수평 구간에 상기 제3 게이트 라인(GL3)에 연결된 제3 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제3 구간(SF1_3)의 상기 마지막 수평 구간에 상기 제m 게이트 라인(GLm)에 연결된 제3 서브 픽셀들에 대응되는 데이터 전압들을 출력할 수 있다.
상기 게이트 구동부(300)는 상기 제4 내지 제6 구간들(SF2_1, SF2_2, SF2_3) 동안 상기 제2 영역(A2)에 위치한 게이트 라인들에 게이트 신호들을 인가할 수 있다.
상기 게이트 구동부(300)는 상기 제4 구간(SF2_1) 동안 상기 제2 영역(A2)의 제1 서브 픽셀들(SP1)이 연결된 게이트 라인들에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제4 구간(SF2_1)동안 상기 제(m+1) 및 제(2m-2) 게이트 라인들(GLm+1, ..., GL2m-2)에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제4 구간(SF2_1)의 제1 수평 구간에 상기 제(m+1) 게이트 라인(GLm+1)에 제(m+1) 게이트 신호(Gm+1)를 인가하고, 상기 제4 구간(SF2_1)의 마지막 수평 구간에 상기 제(2m-2) 게이트 라인(GL2m-2)에 제(2m-2) 게이트 신호(G2m-2)를 인가할 수 있다.
상기 데이터 구동부(500)는 상기 제4 구간(SF2_1) 동안 상기 제2 영역(A2)의 상기 제1 서브 픽셀들(SP1)에 대응되는 데이터 전압들을 출력할 수 있다. 즉, 상기 데이터 구동부(500)는 상기 제4 구간(SF2_1) 동안 상기 제1 색에 대응하는 데이터 전압들을 출력할 수 있다. 예를 들어, 상기 데이터 구동부(500)는 상기 제4 구간(SF2_1)의 상기 제1 수평 구간에 상기 제(m+1) 게이트 라인(GLm+1)에 연결된 제1 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제4 구간(SF2_1)의 상기 마지막 수평 구간에 상기 제(2m-2) 게이트 라인(GL2m-2)에 연결된 제1 서브 픽셀들에 대응되는 데이터 전압들을 출력할 수 있다.
상기 게이트 구동부(300)는 상기 제5 구간(SF2_2) 동안 상기 제2 영역(A2)의 제2 서브 픽셀들(SP2)이 연결된 게이트 라인들에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제5 구간(SF2_2)동안 상기 제(m+2) 및 제(2m-1) 게이트 라인들(GLm+2, ..., GL2m-1)에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제5 구간(SF2_2)의 제1 수평 구간에 상기 제(m+2) 게이트 라인(GLm+2)에 제(m+2) 게이트 신호(Gm+2)를 인가하고, 상기 제5 구간(SF2_2)의 마지막 수평 구간에 상기 제(2m-1) 게이트 라인(GL2m-1)에 제(2m-1) 게이트 신호(G2m-1)를 인가할 수 있다.
상기 데이터 구동부(500)는 상기 제5 구간(SF2_2) 동안 상기 제2 영역(A2)의 상기 제2 서브 픽셀들(SP2)에 대응되는 데이터 전압들을 출력할 수 있다. 즉, 상기 데이터 구동부(500)는 상기 제5 구간(SF2_2) 동안 상기 제2 색에 대응하는 데이터 전압들을 출력할 수 있다. 예를 들어, 상기 데이터 구동부(500)는 상기 제5 구간(SF2_2)의 상기 제1 수평 구간에 상기 제(m+2) 게이트 라인(GLm+2)에 연결된 제2 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제5 구간(SF2_2)의 상기 마지막 수평 구간에 상기 제(2m-1) 게이트 라인(GL2m-1)에 연결된 제2 서브 픽셀들에 대응되는 데이터 전압들을 출력할 수 있다.
상기 게이트 구동부(300)는 상기 제6 구간(SF2_3) 동안 상기 제2 영역(A2)의 제3 서브 픽셀들(SP3)이 연결된 게이트 라인들에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제6 구간(SF2_3)동안 상기 제(m+3) 및 제2m 게이트 라인들(GLm+3, ..., GL2m)에 순차적으로 게이트 신호들을 인가할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 제6 구간(SF2_3)의 제1 수평 구간에 상기 제(m+3) 게이트 라인(GLm+3)에 제(m+3) 게이트 신호(Gm+3)를 인가하고, 상기 제6 구간(SF2_3)의 마지막 수평 구간에 상기 제2m 게이트 라인(GL2m)에 제2m 게이트 신호(G2m)를 인가할 수 있다.
상기 데이터 구동부(500)는 상기 제6 구간(SF2_3) 동안 상기 제2 영역(A2)의 상기 제3 서브 픽셀들(SP3)에 대응되는 데이터 전압들을 출력할 수 있다. 즉, 상기 데이터 구동부(500)는 상기 제6 구간(SF2_3) 동안 상기 제3 색에 대응하는 데이터 전압들을 출력할 수 있다. 예를 들어, 상기 데이터 구동부(500)는 상기 제6 구간(SF2_3)의 상기 제1 수평 구간에 상기 제(m+3) 게이트 라인(GLm+3)에 연결된 제3 서브 픽셀들에 대응되는 데이터 전압들을 출력하고, 상기 제6 구간(SF2_3)의 상기 마지막 수평 구간에 상기 제2m 게이트 라인(GL2m)에 연결된 제3 서브 픽셀들에 대응되는 데이터 전압들을 출력할 수 있다.
이러한 동작들은 매 프레임 반복될 수 있다.
도시하지는 않았으나, 이러한 동작들은 상기 표시 패널(100)을 3 개 이상의 영역으로 나누어서 수행될 수 있다.
도 11a는 도 10의 제1 구간(SF1_1)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다. 도 11b는 도 10의 제2 구간(SF1_2)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다. 도 11c는 도 10의 제3 구간(SF1_3)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다. 도 11d는 도 10의 제4 구간(SF2_1)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다. 도 11e는 도 10의 제5 구간(SF2_2)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다. 도 11f는 도 10의 제6 구간(SF2_3)에서 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널의 일부를 나타내는 도면이다. 도 4a 내지 도 4c와 중복되는 설명은 생략한다.
도 1, 9, 10 및 11a를 참조하면, 상기 제1 구간(SF1_1)에는 상기 제1 영역(A1)에서 상기 제1 색을 표시하는 상기 제1 서브 픽셀들(SP1)만이 구동될 수 있다.
도 1, 9, 10 및 11b를 참조하면, 상기 제2 구간(SF1_2)에는 상기 제1 영역(A1)에서 상기 제2 색을 표시하는 상기 제2 서브 픽셀들(SP2)만이 구동될 수 있다.
도 1, 9, 10 및 11c를 참조하면, 상기 제3 구간(SF1_3)에는 상기 제1 영역(A1)에서 상기 제3 색을 표시하는 상기 제3 서브 픽셀들(SP3)만이 구동될 수 있다.
도 1, 9, 10 및 11d를 참조하면, 상기 제4 구간(SF2_1)에는 상기 제2 영역(A2)에서 상기 제1 색을 표시하는 상기 제1 서브 픽셀들(SP1)만이 구동될 수 있다.
도 1, 9, 10 및 11e를 참조하면, 상기 제5 구간(SF2_2)에는 상기 제2 영역(A2)에서 상기 제2 색을 표시하는 상기 제2 서브 픽셀들(SP2)만이 구동될 수 있다.
도 1, 9, 10 및 11f를 참조하면, 상기 제6 구간(SF2_3)에는 상기 제2 영역(A2)에서 상기 제3 색을 표시하는 상기 제3 서브 픽셀들(SP3)만이 구동될 수 있다.
도 12는 본 발명의 실시예들에 따른 표시 장치에서 각 구간별 데이터 전압들의 극성의 다른 예를 나타내는 타이밍도이다.
도 1, 9, 10 및 12를 참조하면, 상기 데이터 전압들의 극성(POL)은 상기 한 프레임(F1) 내에서 매 구간마다 반전될 수 있다. 예를 들어, 상기 제1 구간(SF1_1) 동안 출력되는 데이터 전압들의 극성은 정극성(+)이고, 상기 제2 구간(SF1_2) 동안 출력되는 데이터 전압들의 극성은 부극성(-)이며, 상기 제3 구간(SF1_3) 동안 출력되는 데이터 전압들의 극성은 상기 정극성(+)이고, 상기 제4 구간(SF2_1) 동안 출력되는 데이터 전압들의 극성은 상기 부극성(-)이고, 상기 제5 구간(SF2_2) 동안 출력되는 데이터 전압들의 극성은 상기 정극성(+)이며, 상기 제6 구간(SF2_3) 동안 출력되는 데이터 전압들의 극성은 상기 부극성(-)일 수 있다.
본 발명은 표시 장치 및 이를 포함하는 다양한 장치 및 시스템에 적용될 수 있다. 따라서 본 발명은 휴대폰, 스마트 폰, PDA, PMP, 디지털 카메라, 캠코더, PC, 서버 컴퓨터, 워크스테이션, 노트북, 디지털 TV, 셋-탑 박스, 음악 재생기, 휴대용 게임 콘솔, 네비게이션 시스템, 스마트 카드, 프린터 등과 같은 다양한 전자기기에 유용하게 이용될 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200: 타이밍 컨트롤러
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부 600: 공통 전압 생성부
SP1: 제1 서브 픽셀 SP2: 제2 서브 픽셀
SP3: 제3 서브 픽셀 P: 단위 픽셀

Claims (20)

  1. 제1 색을 표시하는 제1 서브 픽셀들, 상기 제1 색과 다른 제2 색을 표시하는 제2 서브 픽셀들, 상기 제1 서브 픽셀들이 연결되는 복수의 제1 게이트 라인들, 상기 제2 서브 픽셀들이 연결되는 복수의 제2 게이트 라인들, 및 데이터 라인들을 포함하고, 영상을 표시하는 표시 패널;
    제1 프레임의 제1 구간 동안 상기 제1 게이트 라인들에만 순차적으로 제1 게이트 신호들을 인가하고, 상기 제1 프레임의 상기 제1 구간 이후의 제2 구간 동안 상기 제2 게이트 라인들에만 순차적으로 제2 게이트 신호들을 인가하는 게이트 구동부; 및
    입력 영상 데이터를 기초로 상기 제1 및 제2 게이트 라인들의 구동 순서에 동기하여 상기 데이터 라인들에 데이터 전압들을 출력하는 데이터 구동부를 포함하는 표시 장치.
  2. 제1항에 있어서,
    제1 감마 곡선에 기초하여 제1 감마 기준 전압을 생성하고, 상기 제1 감마 곡선과 다른 제2 감마 곡선에 기초하여 제2 감마 기준 전압을 생성하는 감마 기준 전압 생성부를 더 포함하고,
    상기 데이터 구동부는 상기 제1 구간 동안 상기 제1 감마 기준 전압에 기초하여 제1 데이터 전압들을 출력하고, 상기 제2 구간 동안 상기 제2 감마 기준 전압에 기초하여 제2 데이터 전압들을 출력하는 것을 특징으로 하는 표시 장치.
  3. 제2항에 있어서,
    상기 표시 패널에 공통 전압을 제공하는 공통 전압 생성부를 더 포함하고,
    상기 제1 색을 표시하기 위한 제1 최적 공통 전압 또는 상기 제2 색을 표시하기 위한 제2 최적 공통 전압이 상기 공통 전압보다 높으면, 상기 제1 감마 곡선 또는 상기 제2 감마 곡선은 기준 감마 곡선보다 낮은 전압을 갖고,
    상기 제1 최적 공통 전압 또는 상기 제2 최적 공통 전압이 상기 공통 전압보다 낮으면, 상기 제1 감마 곡선 또는 상기 제2 감마 곡선은 상기 기준 감마 곡선보다 높은 전압을 갖는 것을 특징으로 하는 표시 장치.
  4. 제3항에 있어서,
    상기 제1 최적 공통 전압이 상기 제2 최적 공통 전압보다 높으면, 상기 제1 감마 곡선은 상기 제2 감마 곡선보다 낮은 전압을 갖고,
    상기 제1 최적 공통 전압이 상기 제2 최적 공통 전압보다 낮으면, 상기 제1 감마 곡선은 상기 제2 감마 곡선보다 높은 전압을 갖는 것을 특징으로 하는 표시 장치.
  5. 제1항에 있어서,
    단위 픽셀은 상기 제1 서브 픽셀 및 상기 제2 서브 픽셀을 포함하고, 상기 단위 픽셀 내에서 상기 제1 및 제2 서브 픽셀들은 상기 데이터 라인들과 나란하게 배열되는 것을 특징으로 하는 표시 장치.
  6. 제5항에 있어서,
    상기 표시 패널은 서로 인접하는 제1 데이터 라인과 제2 데이터 라인 사이에 위치하고 서로 인접하는 제1 및 제2 단위 픽셀들을 더 포함하고,
    상기 제1 단위 픽셀은 상기 제1 데이터 라인에 연결되며, 상기 제2 단위 픽셀은 상기 제2 데이터 라인에 연결되는 것을 특징으로 하는 표시 장치.
  7. 제5항에 있어서,
    상기 표시 패널은 서로 인접하는 제1 데이터 라인과 제2 데이터 라인 사이에 위치하고 서로 인접하는 제1 및 제2 단위 픽셀들을 더 포함하고,
    상기 제1 및 제2 단위 픽셀들은 상기 제1 데이터 라인에 연결되는 것을 특징으로 하는 표시 장치.
  8. 제1항에 있어서,
    상기 데이터 구동부는 상기 제1 구간 동안 상기 제1 서브 픽셀들에 대응하는 제1 데이터 전압들을 순차적으로 출력하고, 상기 제2 구간 동안 상기 제2 서브 픽셀들에 대응하는 제2 데이터 전압들을 순차적으로 출력하는 것을 특징으로 하는 표시 장치.
  9. 제8항에 있어서,
    상기 제2 데이터 전압들의 극성은 상기 제1 데이터 전압들의 극성과 반대인 것을 특징으로 하는 표시 장치.
  10. 제1항에 있어서,
    상기 제1 프레임 내에서 서로 인접하는 데이터 라인들에 인가되는 데이터 전압들의 극성은 서로 반대인 것을 특징으로 하는 표시 장치.
  11. 제1항에 있어서,
    상기 표시 패널은 상기 제1 및 제2 색들과 다른 제3 색을 표시하는 제3 서브 픽셀들 및 상기 제3 서브 픽셀들이 연결되는 복수의 제3 게이트 라인들을 더 포함하고,
    상기 게이트 구동부는 상기 제1 프레임의 상기 제2 구간 이후의 제3 구간 동안 상기 제3 게이트 라인들에만 순차적으로 제3 게이트 신호들을 인가하는 것을 특징으로 하는 표시 장치.
  12. 제1항에 있어서,
    상기 표시 패널은 제1 및 제2 영역들로 나누어지고,
    상기 제1 및 제2 게이트 라인들은 상기 제1 영역에 위치하며,
    상기 제1 서브 픽셀들이 연결되는 복수의 제3 게이트 라인들 및 상기 제2 서브 픽셀들이 연결되는 복수의 제4 게이트 라인들은 상기 제2 영역에 위치하고,
    상기 게이트 구동부는 상기 제1 프레임의 상기 제2 구간 이후의 제3 구간 동안 상기 제3 게이트 라인들에만 순차적으로 제3 게이트 신호들을 인가하고, 상기 제1 프레임의 상기 제3 구간 이후의 제4 구간 동안 상기 제4 게이트 라인들에만 순차적으로 제4 게이트 신호들을 인가하는 것을 특징으로 하는 표시 장치.
  13. 제12항에 있어서,
    제1 감마 곡선에 기초하여 제1 감마 기준 전압을 생성하고, 상기 제1 감마 곡선과 다른 제2 감마 곡선에 기초하여 제2 감마 기준 전압을 생성하는 감마 기준 전압 생성부를 더 포함하고,
    상기 데이터 구동부는 상기 제1 및 제3 구간들 동안 상기 제1 감마 기준 전압에 기초하여 제1 데이터 전압들을 출력하고, 상기 제2 및 제4 구간들 동안 상기 제2 감마 기준 전압에 기초하여 제2 데이터 전압들을 출력하는 것을 특징으로 하는 표시 장치.
  14. 제12항에 있어서,
    상기 데이터 구동부는 상기 제1 및 제3 구간들 동안 상기 제1 서브 픽셀들에 대응하는 제1 데이터 전압들을 순차적으로 출력하고, 상기 제2 및 제4 구간들 동안 상기 제2 서브 픽셀들에 대응하는 제2 데이터 전압들을 순차적으로 출력하는 것을 특징으로 하는 표시 장치.
  15. 제14항에 있어서,
    상기 제2 데이터 전압들의 극성은 상기 제1 데이터 전압들의 극성과 반대인 것을 특징으로 하는 표시 장치.
  16. 제12항에 있어서,
    상기 표시 패널은 상기 제1 및 제2 색들과 다른 제3 색을 표시하는 제3 서브 픽셀들, 상기 제3 서브 픽셀들이 연결되고 상기 제1 영역에 위치하는 복수의 제5 게이트 라인들, 및 상기 제3 서브 픽셀들이 연결되고 상기 제2 영역에 위치하는 복수의 제6 게이트 라인들을 더 포함하고,
    상기 게이트 구동부는 상기 제1 프레임의 상기 제2 구간과 상기 제3 구간 사이의 제5 구간 동안 상기 제5 게이트 라인들에만 순차적으로 제5 게이트 신호들을 인가하고, 상기 제1 프레임의 상기 제4 구간 이후의 제6 구간 동안 상기 제6 게이트 라인들에만 순차적으로 제6 게이트 신호들을 인가하는 것을 특징으로 하는 표시 장치.
  17. 제1 색을 표시하는 제1 서브 픽셀들이 연결되는 복수의 제1 게이트 라인들 및 상기 제1 색과 다른 제2 색을 표시하는 제2 서브 픽셀들이 연결되는 복수의 제2 게이트 라인들을 포함하는 표시 장치의 구동 방법에 있어서,
    제1 프레임의 제1 구간 동안 상기 제1 게이트 라인들에만 순차적으로 제1 게이트 신호들을 인가하는 단계;
    상기 제1 프레임의 상기 제1 구간 이후의 제2 구간 동안 상기 제2 게이트 라인들에만 순차적으로 제2 게이트 신호들을 인가하는 단계;
    입력 영상 데이터를 기초로 상기 제1 및 제2 게이트 라인들의 구동 순서에 동기하여 데이터 전압들을 출력하는 단계; 및
    상기 데이터 전압들에 기초하여 영상을 표시하는 단계를 포함하는 표시 장치의 구동 방법.
  18. 제17항에 있어서,
    제1 감마 곡선에 기초하여 제1 감마 기준 전압을 생성하는 단계;
    상기 제1 감마 곡선과 다른 제2 감마 곡선에 기초하여 제2 감마 기준 전압을 생성하는 단계;
    상기 제1 구간 동안 상기 제1 감마 기준 전압에 기초하여 제1 데이터 전압들을 출력하는 단계; 및
    상기 제2 구간 동안 상기 제2 감마 기준 전압에 기초하여 제2 데이터 전압들을 출력하는 단계를 더 포함하는 것을 특징으로 하는 표시 장치의 구동 방법.
  19. 제18항에 있어서,
    표시 패널에 공통 전압을 제공하는 단계를 더 포함하고,
    상기 제1 색을 표시하기 위한 제1 최적 공통 전압 또는 상기 제2 색을 표시하기 위한 제2 최적 공통 전압이 상기 공통 전압보다 높으면, 상기 제1 감마 곡선 또는 상기 제2 감마 곡선은 기준 감마 곡선보다 낮은 전압을 갖고,
    상기 제1 최적 공통 전압 또는 상기 제2 최적 공통 전압이 상기 공통 전압보다 낮으면, 상기 제1 감마 곡선 또는 상기 제2 감마 곡선은 상기 기준 감마 곡선보다 높은 전압을 갖는 것을 특징으로 하는 표시 장치의 구동 방법.
  20. 제19항에 있어서,
    상기 제1 최적 공통 전압이 상기 제2 최적 공통 전압보다 높으면, 상기 제1 감마 곡선은 상기 제2 감마 곡선보다 낮은 전압을 갖고,
    상기 제1 최적 공통 전압이 상기 제2 최적 공통 전압보다 낮으면, 상기 제1 감마 곡선은 상기 제2 감마 곡선보다 높은 전압을 갖는 것을 특징으로 하는 표시 장치의 구동 방법.
KR1020170043917A 2017-04-04 2017-04-04 표시 장치 및 이의 구동 방법 KR102342743B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020170043917A KR102342743B1 (ko) 2017-04-04 2017-04-04 표시 장치 및 이의 구동 방법
US15/944,207 US10726767B2 (en) 2017-04-04 2018-04-03 Display apparatus and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170043917A KR102342743B1 (ko) 2017-04-04 2017-04-04 표시 장치 및 이의 구동 방법

Publications (2)

Publication Number Publication Date
KR20180112924A true KR20180112924A (ko) 2018-10-15
KR102342743B1 KR102342743B1 (ko) 2021-12-24

Family

ID=63669779

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170043917A KR102342743B1 (ko) 2017-04-04 2017-04-04 표시 장치 및 이의 구동 방법

Country Status (2)

Country Link
US (1) US10726767B2 (ko)
KR (1) KR102342743B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190067299A (ko) * 2017-12-06 2019-06-17 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN109215610B (zh) * 2018-11-13 2020-05-12 惠科股份有限公司 显示面板的实际最佳公共电压的确定方法、装置及系统
KR20220096303A (ko) * 2020-12-31 2022-07-07 엘지디스플레이 주식회사 표시 장치 및 그의 구동 방법

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070096510A (ko) * 2006-03-24 2007-10-02 비오이 하이디스 테크놀로지 주식회사 감마 전압 발생 회로를 구비하는 액정표시장치 및 그의구동 방법
KR100807054B1 (ko) * 2007-06-12 2008-02-25 (주)한일디스플레이 Led 광원의 특성을 고려한 감마제어부를 포함하는 전광판용 디스플레이 장치의 제어시스템 및 그 감마 제어 방법
KR20080060724A (ko) * 2006-12-27 2008-07-02 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
KR20080062184A (ko) * 2006-12-29 2008-07-03 엘지디스플레이 주식회사 액정표시장치
KR20100073544A (ko) * 2008-12-23 2010-07-01 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
WO2011083784A1 (ja) * 2010-01-08 2011-07-14 シャープ株式会社 液晶表示装置
JP2015099200A (ja) * 2013-11-18 2015-05-28 株式会社ジャパンディスプレイ 表示装置
JP2015118113A (ja) * 2013-12-16 2015-06-25 株式会社ジャパンディスプレイ 表示装置
JP2015184610A (ja) * 2014-03-26 2015-10-22 セイコーエプソン株式会社 ドライバーの作動方法、ドライバー、電気光学装置及び電子機器
KR20160087459A (ko) * 2015-01-13 2016-07-22 삼성디스플레이 주식회사 표시 장치 및 그 구동방법

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995000874A1 (fr) 1993-06-18 1995-01-05 Hitachi, Ltd. Dispositif d'affichage matriciel a cristaux liquides et systeme d'excitation de ce dispositif
JP3495960B2 (ja) 1999-12-10 2004-02-09 シャープ株式会社 階調表示基準電圧発生回路およびそれを用いた液晶駆動装置
CN100366095C (zh) 2001-05-30 2008-01-30 Lg电子株式会社 监视器
KR100798309B1 (ko) 2001-06-22 2008-01-28 엘지.필립스 엘시디 주식회사 액티브 매트릭스 유기 엘이디 구동회로
KR100392471B1 (ko) 2001-09-27 2003-07-23 (주)아이시스산업 디지털 사진 노광장치 및 방법
KR20030038897A (ko) 2001-11-07 2003-05-17 프라임 뷰 인터내셔널 코오포레이션 리미티드 액정표시장치용 적응성 감마 커브 보정장치 및 방법
KR100487309B1 (ko) 2002-05-17 2005-05-03 엘지전자 주식회사 Lcd 프로젝션 티브이의 감마 & 화이트 밸런스조정장치 및 그 방법
TWI224228B (en) 2002-10-21 2004-11-21 Himax Tech Inc Gamma correction device and method for LCD
JP2006525538A (ja) 2003-04-18 2006-11-09 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 液晶ディスプレイガンマ補正
KR100556383B1 (ko) 2003-10-06 2006-03-03 엘지전자 주식회사 영상표시기기의 감마 보정 장치 및 방법
KR100800736B1 (ko) 2003-12-30 2008-02-01 삼성전자주식회사 엘씨디와 씨알티 표시부들을 구비하는 장치들 간의 컬러 정합 방법
US20080055478A1 (en) 2004-07-27 2008-03-06 Koninklijke Philips Electronics, N.V. Maintenance Of Hue In A Saturation-Controlled Color Image
KR20060014253A (ko) 2004-08-10 2006-02-15 삼성전자주식회사 감마 기준 전압 제공 장치 및 이를 액정 표시 장치
KR100688505B1 (ko) 2004-11-22 2007-03-02 삼성전자주식회사 면적이 감소된 lcd용 소스 구동 집적 회로 및 그 구동방법
KR20060085543A (ko) 2005-01-24 2006-07-27 이순혁 휴대 단말기 TTA 규격 24핀 커넥터 부착용 외장형블루투스 모듈을 이용한 무선 뇌파 측정, 훈련,뉴로피드백(Neuro Feedback) 훈련 겸용 시스템.
JP2006317873A (ja) * 2005-05-16 2006-11-24 Sharp Corp フリッカを抑制した液晶表示装置
KR100781306B1 (ko) 2005-07-29 2007-11-30 주식회사 컨트롤칩스 룩업테이블을 이용한 프로그래머블 감마보정회로
KR20070042803A (ko) 2005-10-19 2007-04-24 삼성전자주식회사 감마 기준 전압 회로 및 이를 구비한 액정 표시 장치
KR20070101712A (ko) 2006-04-12 2007-10-17 삼성전자주식회사 Sync 인터페이스 방식과 cpu 인터페이스 방식을모두 지원하는 lcd 컨트롤러
KR101192800B1 (ko) 2006-10-26 2012-10-18 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
TW200820189A (en) * 2006-10-26 2008-05-01 Vastview Tech Inc LCD panel multiple gamma driving method
JP5023725B2 (ja) * 2007-02-07 2012-09-12 セイコーエプソン株式会社 電気光学装置、駆動方法および電子機器
KR101374763B1 (ko) * 2007-03-14 2014-03-18 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법
CN101393727B (zh) 2007-09-21 2011-07-20 北京京东方光电科技有限公司 液晶显示装置高动态对比度的处理装置和处理方法
TWI384442B (zh) * 2007-10-12 2013-02-01 Ind Tech Res Inst 同時驅動三色雙穩態液晶之驅動電路
KR101547565B1 (ko) * 2008-10-08 2015-09-07 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20110045259A (ko) 2009-10-26 2011-05-04 삼성전자주식회사 3차원 디스플레이를 위한 lcd 패널 온도 보상 방법 및 그 장치
US10108049B2 (en) 2010-06-04 2018-10-23 Apple Inc. Gray scale inversion reduction or prevention in liquid crystal displays
KR101686103B1 (ko) * 2010-08-05 2016-12-14 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
KR20120134804A (ko) * 2011-06-03 2012-12-12 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20130035782A (ko) * 2011-09-30 2013-04-09 엘지디스플레이 주식회사 유기발광표시장치 구동방법
KR20130037019A (ko) 2011-10-05 2013-04-15 삼성전자주식회사 디스플레이 장치 및 그 장치의 구동 방법
TW201327518A (zh) * 2011-12-23 2013-07-01 Ind Tech Res Inst 主動式雙穩態對掌性向列型液晶顯示器及其驅動方法
KR101921990B1 (ko) * 2012-03-23 2019-02-13 엘지디스플레이 주식회사 액정표시장치
KR101396934B1 (ko) 2012-04-03 2014-05-19 삼성전자서비스 주식회사 이동통신기기용 lcd 색감보정 모듈
KR102011985B1 (ko) * 2012-07-23 2019-08-20 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102010336B1 (ko) * 2012-08-16 2019-08-14 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
TWI570680B (zh) * 2012-09-13 2017-02-11 聯詠科技股份有限公司 源極驅動器及更新伽瑪曲線的方法
KR20150077579A (ko) 2013-12-27 2015-07-08 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102512487B1 (ko) * 2015-12-30 2023-03-23 엘지디스플레이 주식회사 유기발광 표시장치와 그 구동방법

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070096510A (ko) * 2006-03-24 2007-10-02 비오이 하이디스 테크놀로지 주식회사 감마 전압 발생 회로를 구비하는 액정표시장치 및 그의구동 방법
KR20080060724A (ko) * 2006-12-27 2008-07-02 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
KR20080062184A (ko) * 2006-12-29 2008-07-03 엘지디스플레이 주식회사 액정표시장치
KR100807054B1 (ko) * 2007-06-12 2008-02-25 (주)한일디스플레이 Led 광원의 특성을 고려한 감마제어부를 포함하는 전광판용 디스플레이 장치의 제어시스템 및 그 감마 제어 방법
KR20100073544A (ko) * 2008-12-23 2010-07-01 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
WO2011083784A1 (ja) * 2010-01-08 2011-07-14 シャープ株式会社 液晶表示装置
JP2015099200A (ja) * 2013-11-18 2015-05-28 株式会社ジャパンディスプレイ 表示装置
JP2015118113A (ja) * 2013-12-16 2015-06-25 株式会社ジャパンディスプレイ 表示装置
JP2015184610A (ja) * 2014-03-26 2015-10-22 セイコーエプソン株式会社 ドライバーの作動方法、ドライバー、電気光学装置及び電子機器
KR20160087459A (ko) * 2015-01-13 2016-07-22 삼성디스플레이 주식회사 표시 장치 및 그 구동방법

Also Published As

Publication number Publication date
US20180286304A1 (en) 2018-10-04
US10726767B2 (en) 2020-07-28
KR102342743B1 (ko) 2021-12-24

Similar Documents

Publication Publication Date Title
US10515577B2 (en) Display device
JP5567982B2 (ja) 液晶表示装置及びその駆動方法
KR20070121318A (ko) 액정표시장치 및 이의 구동방법
KR20080044104A (ko) 표시장치 및 이의 구동방법
EP1921598A2 (en) Display device and driving method thereof
KR102245502B1 (ko) 표시 장치 및 이의 구동 방법
KR20050123417A (ko) 표시 장치, 표시 장치용 구동 장치 및 구동 방법
KR20160055620A (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR102342743B1 (ko) 표시 장치 및 이의 구동 방법
US10242633B2 (en) Display panel and a display apparatus including the same
KR101244485B1 (ko) 액정표시장치와 그 구동방법
KR20150059525A (ko) 표시 장치 및 이의 구동 방법
KR20170001808A (ko) 표시 장치 및 그 구동 방법
KR20180094180A (ko) 액정 표시 장치
KR102421475B1 (ko) 표시장치와 그 과구동 방법 및 장치
US7385580B2 (en) Active matrix display device for changing voltage based on mode of operation
KR20120128904A (ko) 액정 표시 장치의 구동 장치 및 방법
KR102244985B1 (ko) 표시패널
KR20170036936A (ko) 표시 장치 및 이의 구동 방법
KR20130035031A (ko) 액정표시장치 및 그 구동방법
KR20180014337A (ko) 액정표시장치
KR20110107585A (ko) 액정 표시장치 및 구동방법
KR20170005238A (ko) 데이터 구동 회로, 이를 포함하는 표시 장치 및 이 표시 장치의 구동 방법
KR20170008351A (ko) 표시 장치 및 그 구동 방법
KR20160008013A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant