KR20160055620A - 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 - Google Patents

표시 패널의 구동 방법 및 이를 수행하는 표시 장치 Download PDF

Info

Publication number
KR20160055620A
KR20160055620A KR1020140155647A KR20140155647A KR20160055620A KR 20160055620 A KR20160055620 A KR 20160055620A KR 1020140155647 A KR1020140155647 A KR 1020140155647A KR 20140155647 A KR20140155647 A KR 20140155647A KR 20160055620 A KR20160055620 A KR 20160055620A
Authority
KR
South Korea
Prior art keywords
gradation
data
subpixel
lookup table
reference value
Prior art date
Application number
KR1020140155647A
Other languages
English (en)
Inventor
오원식
박철우
안국환
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140155647A priority Critical patent/KR20160055620A/ko
Priority to US14/688,964 priority patent/US20160133176A1/en
Publication of KR20160055620A publication Critical patent/KR20160055620A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Abstract

표시 패널의 구동 방법에서는, 제1 수평 주기 동안에 복수의 데이터 라인들에 인가되는 제1 데이터 전압들에 상응하는 제1 서브 픽셀 데이터들과 관련된 제1 전체 계조를 획득한다. 제1 수평 주기 이후의 제2 수평 주기 동안에 데이터 라인들에 인가되는 제2 데이터 전압들에 상응하는 제2 서브 픽셀 데이터들과 관련된 제2 전체 계조를 획득한다. 제1 전체 계조와 제2 전체 계조에 기초하여 제2 서브 픽셀 데이터들을 선택적으로 보정한다.

Description

표시 패널의 구동 방법 및 이를 수행하는 표시 장치{METHOD OF DRIVING DISPLAY PANEL AND DISPLAY APPARATUS OF PERFORMING THE SAME}
본 발명은 표시 장치에 관한 것으로서, 더욱 상세하게는 표시 패널의 구동 방법 및 상기 표시 패널의 구동 방법을 수행하는 표시 장치에 관한 것이다.
일반적으로, 액정 표시 장치는 픽셀 전극을 포함하는 제1 기판, 공통 전극을 포함하는 제2 기판 및 상기 기판들 사이에 개재되는 액정층을 포함한다. 상기 두 전극에 전압을 인가하여 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻을 수 있다.
상기 액정층에 일정 방향의 전계가 계속하여 인가되면 액정 특성이 열화된다. 상기 액정의 열화를 방지하기 위해 상기 액정에 인가되는 데이터 전압을 공통 전압에 대해 일정한 주기로 위상을 반전시키는 반전 구동 방식이 채용되고 있다. 다만, 상기와 같은 반전 구동 방식에 기초하여 동작하는 표시 패널에서는, 표시 패널에 포함되는 픽셀들의 배치 및/또는 표시 패널에 표시되는 영상의 계조 변화에 따라서 수평 크로스토크(horizontal crosstalk)가 발생하거나 세로줄 얼룩이 시인되어 표시 장치의 표시 불량을 일으킬 수 있다.
본 발명의 일 목적은 표시 품질을 향상시키기 위한 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널의 구동 방법을 수행하는 표시 장치를 제공하는 것이다.
상기 일 목적을 달성하기 위해, 본 발명의 실시예들에 따른 표시 패널의 구동 방법에서는, 제1 수평 주기 동안에 복수의 데이터 라인들에 인가되는 제1 데이터 전압들에 상응하는 제1 서브 픽셀 데이터들과 관련된 제1 전체(total) 계조를 획득한다. 상기 제1 수평 주기 이후의 제2 수평 주기 동안에 상기 데이터 라인들에 인가되는 제2 데이터 전압들에 상응하는 제2 서브 픽셀 데이터들과 관련된 제2 전체 계조를 획득한다. 상기 제1 전체 계조와 상기 제2 전체 계조에 기초하여 상기 제2 서브 픽셀 데이터들을 선택적으로 보정한다.
상기 제1 전체 계조를 획득하는데 있어서, 상기 제1 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터들의 제1 계조들을 합산하여 제1 합(sum) 계조를 발생하고, 상기 제1 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터들의 제2 계조들을 합산하여 제2 합 계조를 발생하며, 상기 제1 합 계조에서 상기 제2 합 계조를 감산하여 상기 제1 전체 계조를 발생할 수 있다.
상기 제2 전체 계조를 획득하는데 있어서, 상기 제2 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터들의 제1 계조들을 합산하여 제1 합 계조를 발생하고, 상기 제2 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터들의 제2 계조들을 합산하여 제2 합 계조를 발생하며, 상기 제1 합 계조에서 상기 제2 합 계조를 감산하여 상기 제2 전체 계조를 발생할 수 있다.
일 실시예에서, 상기 제2 서브 픽셀 데이터들을 선택적으로 보정하는데 있어서, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 크거나 같은 경우에, 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하고, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 작은 경우에, 상기 제2 서브 픽셀 데이터들을 유지할 수 있다.
상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하는데 있어서, 상기 제1 전체 계조가 상기 제2 전체 계조보다 큰 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터의 제1 계조를 감소시키고, 상기 제1 전체 계조가 상기 제2 전체 계조보다 작은 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제1 계조를 증가시킬 수 있다.
상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하는데 있어서, 상기 제1 전체 계조가 상기 제2 전체 계조보다 큰 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터의 제2 계조를 증가시키고, 상기 제1 전체 계조가 상기 제2 전체 계조보다 작은 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 계조를 감소시킬 수 있다.
상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하는데 있어서, 상기 제1 계조가 최대 계조 또는 최소 계조에 상응하는 경우에, 상기 제1 계조를 유지할 수 있다.
일 실시예에서, 상기 제2 서브 픽셀 데이터들을 선택적으로 보정하는데 있어서, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 크거나 같고 제2 기준 값보다 작은 경우에, 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하고, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 상기 제2 기준 값보다 크거나 같고 제3 기준 값보다 작은 경우에, 제2 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하고, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 상기 제3 기준 값보다 크거나 같은 경우에, 제3 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하며, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 작은 경우에, 상기 제2 서브 픽셀 데이터들을 유지할 수 있다.
상기 제2 기준 값은 상기 제1 기준 값보다 크고 상기 제3 기준 값보다 작으며, 상기 제2 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량은 상기 제1 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량보다 크고 상기 제3 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량보다 작을 수 있다.
일 실시예에서, 상기 표시 패널은 복수의 서브 픽셀들 및 상기 복수의 서브 픽셀들과 연결되는 복수의 게이트 라인들을 포함할 수 있다. 상기 복수의 게이트 라인들 중 상기 제2 수평 주기 동안에 활성화되는 제1 게이트 라인은, 상기 제1 게이트 라인과 인접하는 제1 서브 픽셀 행에 배치되는 제1 서브 픽셀들 중 일부 및 상기 제1 게이트 라인과 인접하고 상기 제1 서브 픽셀 행과 다른 제2 서브 픽셀 행에 배치되는 제2 서브 픽셀들 중 일부와 연결될 수 있다.
상기 복수의 서브 픽셀들 중 동일한 서브 픽셀 행에 배치되고 서로 인접한 적어도 두 개의 서브 픽셀들은 하나의 픽셀을 형성할 수 있다.
상기 다른 목적을 달성하기 위해, 본 발명의 실시예들에 따른 표시 장치는 표시 패널, 데이터 구동부 및 타이밍 제어부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들 및 복수의 데이터 라인들 연결되는 복수의 서브 픽셀들을 포함한다. 상기 데이터 구동부는 제1 수평 주기 동안에 제1 서브 픽셀 데이터들을 기초로 제1 데이터 전압들을 발생하여 상기 데이터 라인들에 인가하고, 상기 제1 수평 주기 이후의 제2 수평 주기 동안에 제2 서브 픽셀 데이터들을 기초로 제2 데이터 전압들을 발생하여 상기 데이터 라인들에 인가한다. 상기 타이밍 제어부는 상기 데이터 구동부를 제어하고, 상기 제1 서브 픽셀 데이터들과 관련된 제1 전체(total) 계조를 획득하고, 상기 제2 서브 픽셀 데이터들과 관련된 제2 전체 계조를 획득하며, 상기 제1 전체 계조와 상기 제2 전체 계조에 기초하여 상기 제2 서브 픽셀 데이터들을 선택적으로 보정한다.
상기 타이밍 제어부는, 상기 제1 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터들의 제1 계조들을 합산하여 제1 합(sum) 계조를 발생하고, 상기 제1 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터들의 제2 계조들을 합산하여 제2 합 계조를 발생하며, 상기 제1 합 계조에서 상기 제2 합 계조를 감산하여 상기 제1 전체 계조를 발생할 수 있다.
상기 타이밍 제어부는, 상기 제2 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터들의 제1 계조들을 합산하여 제1 합 계조를 발생하고, 상기 제2 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터들의 제2 계조들을 합산하여 제2 합 계조를 발생하며, 상기 제1 합 계조에서 상기 제2 합 계조를 감산하여 상기 제2 전체 계조를 발생할 수 있다.
일 실시예에서, 상기 타이밍 제어부는, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 크거나 같은 경우에, 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하고, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 작은 경우에, 상기 제2 서브 픽셀 데이터들을 유지할 수 있다.
상기 타이밍 제어부는, 상기 제1 전체 계조가 상기 제2 전체 계조보다 큰 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터의 제1 계조를 감소시키고, 상기 제1 전체 계조가 상기 제2 전체 계조보다 작은 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제1 계조를 증가시킬 수 있다.
상기 타이밍 제어부는, 상기 제1 전체 계조가 상기 제2 전체 계조보다 큰 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터의 제2 계조를 증가시키고, 상기 제1 전체 계조가 상기 제2 전체 계조보다 작은 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 계조를 감소시킬 수 있다.
상기 타이밍 제어부는, 상기 제1 계조가 최소 계조 또는 최대 계조에 상응하는 경우에, 상기 제1 계조를 유지할 수 있다.
일 실시예에서, 상기 타이밍 제어부는, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 크거나 같고 제2 기준 값보다 작은 경우에, 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하고, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 상기 제2 기준 값보다 크거나 같고 제3 기준 값보다 작은 경우에, 제2 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하고, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 상기 제3 기준 값보다 크거나 같은 경우에, 제3 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하며, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 작은 경우에, 상기 제2 서브 픽셀 데이터들을 유지할 수 있다.
상기 제2 기준 값은 상기 제1 기준 값보다 크고 상기 제3 기준 값보다 작으며, 상기 제2 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량은 상기 제1 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량보다 크고 상기 제3 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량보다 작을 수 있다.
상기와 같은 본 발명의 실시예들에 따른 표시 패널의 구동 방법 및 이를 수행하는 표시 장치는, 이전 서브 픽셀 데이터들과 관련된 전체 계조와 현재 서브 픽셀 데이터들과 관련된 전체 계조를 비교한 결과 및 현재 서브 픽셀 데이터들의 극성에 기초하여 현재 서브 픽셀 데이터들을 선택적으로 보정함으로써, 수평 크로스토크 및/또는 세로줄 얼룩과 같은 표시 불량이 방지될 수 있다. 따라서, 표시 패널의 표시 품질이 향상될 수 있다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 장치에 포함되는 타이밍 제어부의 일 예를 나타내는 블록도이다.
도 3은 도 1의 표시 장치에 포함되는 표시 패널의 일 예를 나타내는 평면도이다.
도 4는 도 1의 표시 장치에 포함되는 표시 패널의 다른 예를 나타내는 평면도이다.
도 5는 본 발명의 실시예들에 따른 표시 패널의 구동 방법을 나타내는 순서도이다.
도 6은 도 5의 제1 전체 계조를 획득하는 단계의 일 예를 나타내는 순서도이다.
도 7은 도 5의 제2 전체 계조를 획득하는 단계의 일 예를 나타내는 순서도이다.
도 8은 도 5의 제2 서브 픽셀 데이터들을 선택적으로 보정하는 단계의 일 예를 나타내는 순서도이다.
도 9는 도 8의 제1 룩업 테이블에 기초하여 제2 서브 픽셀 데이터들을 보정하는 단계의 일 예를 나타내는 순서도이다.
도 10, 11a, 11b, 12a 및 12b는 도 8 및 9의 보정 동작을 설명하기 위한 도면들이다.
도 13은 도 5의 제2 서브 픽셀 데이터들을 선택적으로 보정하는 단계의 다른 예를 나타내는 순서도이다.
도 14 및 15는 도 13의 보정 동작을 설명하기 위한 도면들이다.
본문에 개시되어 있는 본 발명의 실시예들에 대해서, 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 실시예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 실시예들은 다양한 형태로 실시될 수 있으며 본문에 설명된 실시예들에 한정되는 것으로 해석되어서는 아니 된다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
제 1, 제 2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로 사용될 수 있다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제 1 구성요소는 제 2 구성요소로 명명될 수 있고, 유사하게 제 2 구성요소도 제 1 구성요소로 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미이다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미인 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
한편, 어떤 실시예가 달리 구현 가능한 경우에 특정 블록 내에 명기된 기능 또는 동작이 순서도에 명기된 순서와 다르게 일어날 수도 있다. 예를 들어, 연속하는 두 블록이 실제로는 실질적으로 동시에 수행될 수도 있고, 관련된 기능 또는 동작에 따라서는 상기 블록들이 거꾸로 수행될 수도 있다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 표시 장치(10)는 표시 패널(100), 타이밍 제어부(200), 게이트 구동부(300) 및 데이터 구동부(400)를 포함한다.
표시 패널(100)은 복수의 게이트 라인들(GL) 및 복수의 데이터 라인들(DL)과 연결되고, 출력 영상 데이터(RGBD')에 기초하여 영상을 표시한다. 복수의 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 복수의 데이터 라인들(DL)은 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장될 수 있다.
표시 패널(100)은 매트릭스 형태로 배치된 복수의 픽셀들(미도시)을 포함할 수 있다. 상기 복수의 픽셀들 각각은 복수의 게이트 라인들(GL) 중 하나 및 복수의 데이터 라인들(DL) 중 하나와 전기적으로 연결될 수 있다. 상기 복수의 픽셀들 각각은 적어도 두 개 이상의 서브 픽셀들을 포함하여 구현될 수 있다.
상기 복수의 픽셀들에 포함되는 서브 픽셀들 각각은 스위칭 소자, 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터 및 스토리지 캐패시터를 포함할 수 있다. 상기 스위칭 소자는 박막 트랜지스터일 수 있다. 상기 액정 캐패시터는 픽셀 전극과 연결되어 데이터 전압이 인가되는 제1 전극 및 공통 전극과 연결되어 공통 전압이 인가되는 제2 전극을 포함할 수 있다. 상기 스토리지 캐패시터는 상기 픽셀 전극과 연결되어 상기 데이터 전압이 인가되는 제1 전극 및 스토리지 전극과 연결되어 스토리지 전압이 인가되는 제2 전극을 포함할 수 있다. 상기 스토리지 전압은 상기 공통 전압과 동일한 레벨을 가질 수 있다.
일 실시예에서, 상기 서브 픽셀들 각각은 직사각형 형상을 가질 수 있다. 상기 서브 픽셀들 각각은 제1 방향(D1)의 단변 및 제2 방향(D2)의 장변을 가질 수 있다. 상기 서브 픽셀들 각각의 단변은 게이트 라인들(GL)과 평행할 수 있고, 상기 서브 픽셀들 각각의 장변은 데이터 라인들(DL)과 평행할 수 있다. 표시 패널(100)에 포함되는 상기 복수의 픽셀들 및 상기 서브 픽셀들의 구체적인 구조 및 배치에 대해서는 도 3 및 4를 참조하여 구체적으로 후술하도록 한다.
타이밍 제어부(200)는 표시 패널(100)의 동작을 제어하며, 게이트 구동부(300) 및 데이터 구동부(400)의 동작을 제어한다. 타이밍 제어부(200)는 외부의 장치(예를 들어, 호스트)로부터 입력 영상 데이터(RGBD) 및 입력 제어 신호(CONT)를 수신한다. 입력 영상 데이터(RGBD)는 상기 복수의 픽셀들에 대한 입력 픽셀 데이터들을 포함할 수 있으며, 상기 픽셀 데이터들 각각은 상응하는 픽셀에 대한 적색 계조 데이터(R), 녹색 계조 데이터(G) 및 청색 계조 데이터(B)를 포함할 수 있다. 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호, 수직 동기 신호 및 수평 동기 신호 등을 포함할 수 있다.
타이밍 제어부(200)는 입력 영상 데이터(RGBD) 및 입력 제어 신호(CONT)에 기초하여 출력 영상 데이터(RGBD'), 제1 제어 신호(CONT1) 및 제2 제어 신호(CONT2)를 발생한다.
구체적으로, 타이밍 제어부(200)는 입력 영상 데이터(RGBD)를 기초로 출력 영상 데이터(RGBD')를 발생하여 데이터 구동부(400)에 제공할 수 있다. 입력 영상 데이터(RGBD)와 유사하게, 출력 영상 데이터(RGBD')는 상기 복수의 픽셀들에 대한 출력 픽셀 데이터들을 포함할 수 있다. 실시예에 따라서, 출력 영상 데이터(RGBD')는 입력 영상 데이터(RGBD)와 실질적으로 동일한 영상 데이터일 수도 있고 입력 영상 데이터(RGBD)를 보정하여 발생된 보정 영상 데이터일 수도 있다. 타이밍 제어부(200)는 입력 제어 신호(CONT)를 기초로 게이트 구동부(300)의 동작을 제어하기 위한 제1 제어 신호(CONT1)를 발생하여 게이트 구동부(300)에 제공할 수 있다. 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호 등을 포함할 수 있다. 타이밍 제어부(200)는 입력 제어 신호(CONT)를 기초로 데이터 구동부(400)의 동작을 제어하기 위한 제2 제어 신호(CONT2)를 발생하여 데이터 구동부(400)에 제공할 수 있다. 제2 제어 신호(CONT2)는 수평 개시 신호, 데이터 클럭 신호, 데이터 로드 신호, 극성 제어 신호 등을 포함할 수 있다.
또한, 타이밍 제어부(200)는 제1 서브 픽셀 데이터들과 관련된 제1 전체(total) 계조 및 제2 서브 픽셀 데이터들과 관련된 제2 전체 계조에 기초하여 상기 제2 서브 픽셀 데이터들을 선택적으로 보정할 수 있다. 상기 제1 서브 픽셀 데이터들은 제1 수평 주기 동안에 데이터 라인들(DL)에 인가되는 제1 데이터 전압들을 발생하기 위한 데이터일 수 있고, 상기 제2 서브 픽셀 데이터들은 상기 제1 수평 주기 이후의 제2 수평 주기 동안에 데이터 라인들(DL)에 인가되는 제2 데이터 전압들을 발생하기 위한 데이터일 수 있다. 다시 말하면, 상기 제1 수평 주기는 이전(previous) 수평 주기에 상응하고, 상기 제2 수평 주기는 현재(present) 수평 주기에 상응하고, 상기 제1 서브 픽셀 데이터들은 이전 서브 픽셀 데이터들에 상응하며, 상기 제2 서브 픽셀 데이터들은 이전 서브 픽셀 데이터들에 상응할 수 있다. 타이밍 제어부(200)의 구체적인 구조 및 동작에 대해서는 도 2 및 5 내지 15를 참조하여 구체적으로 후술하도록 한다.
게이트 구동부(300)는 타이밍 제어부(200)로부터 제1 제어 신호(CONT1)를 수신한다. 게이트 구동부(300)는 제1 제어 신호(CONT1)에 기초하여 복수의 게이트 라인들(GL)을 구동하기 위한 게이트 신호들을 발생한다. 게이트 구동부(300)는 상기 게이트 신호들을 복수의 게이트 라인들(GL)에 순차적으로 인가할 수 있다.
데이터 구동부(400)는 타이밍 제어부(200)로부터 제2 제어 신호(CONT2) 및 출력 영상 데이터(RGBD')를 수신한다. 데이터 구동부(400)는 제2 제어 신호(CONT2) 및 디지털 형태의 출력 영상 데이터(RGBD')에 기초하여 아날로그 형태의 데이터 전압들을 발생한다. 데이터 구동부(400)는 상기 데이터 전압들을 복수의 데이터 라인들(DL)에 순차적으로 인가할 수 있다. 예를 들어, 데이터 구동부(400)는 상기 제1 수평 주기 동안에 상기 제1 서브 픽셀 데이터들을 기초로 상기 제1 데이터 전압들을 데이터 라인들(DL)에 인가하고, 상기 제2 수평 주기 동안에 상기 제2 서브 픽셀 데이터들을 기초로 상기 제2 데이터 전압들을 데이터 라인들(DL)에 인가할 수 있다
일 실시예에서, 데이터 구동부(400)는 쉬프트 레지스터(미도시), 래치(미도시), 신호 처리부(미도시) 및 버퍼부(미도시)를 포함할 수 있다. 상기 쉬프트 레지스터는 래치 펄스를 상기 래치에 출력할 수 있다. 상기 래치는 출력 영상 데이터(RGBD')를 일시 저장한 후 상기 신호 처리부에 출력할 수 있다. 상기 신호 처리부는 디지털 형태의 출력 영상 데이터(RGBD')에 기초하여 아날로그 형태의 상기 데이터 전압들을 발생하여 상기 버퍼부에 출력할 수 있다. 상기 버퍼부는 상기 데이터 전압들의 레벨이 일정한 레벨을 갖도록 보상하여 상기 데이터 전압들을 데이터 라인들(DL)에 출력할 수 있다.
실시예에 따라서, 게이트 구동부(300) 및/또는 데이터 구동부(400)는 표시 패널(100) 상에 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 표시 패널(100)에 연결될 수 있다. 실시예에 따라서, 게이트 구동부(300) 및/또는 데이터 구동부(400)는 표시 패널(100)에 집적될 수도 있다.
도 2는 도 1의 표시 장치에 포함되는 타이밍 제어부의 일 예를 나타내는 블록도이다.
도 2를 참조하면, 타이밍 제어부(200)는 저장부(210), 데이터 보정부(220) 및 제어 신호 발생부(230)를 포함할 수 있다. 다만, 이는 설명의 편의를 위해 논리적으로 구분하였을 뿐, 하드웨어적으로 구분한 것은 아닐 수 있다.
저장부(210)는 입력 영상 데이터(RGBD)를 보정하기 위한 룩업 테이블들(LUT1, LUTA, LUTB, LUTC) 및 기준 값들(REF1, REFA, REFB, REFC)을 저장할 수 있다. 예를 들어, 저장부(210)는 이피롬(Erasable Programmable Read-Only Memory; EPROM), 이이피롬(Electrically Erasable Programmable Read-Only Memory; EEPROM), 플래시 메모리(flash memory), 상변화 랜덤 액세스 메모리(Phase change Random Access Memory; PRAM), 강유전체 랜덤 액세스 메모리(Ferroelectric Random Access Memory; FRAM), 저항 랜덤 액세스 메모리(Resistive Random Access Memory; RRAM), 강자성 랜덤 액세스 메모리(Magnetic Random Access Memory; MRAM) 등과 같은 비휘발성 메모리 장치를 포함할 수 있다.
데이터 보정부(220)는 입력 영상 데이터(RGBD)를 수신할 수 있으며, 입력 영상 데이터(RGBD)를 선택적으로 보정하여 출력 영상 데이터(RGBD')를 발생할 수 있다. 예를 들어, 도 1을 참조하여 상술한 것처럼, 입력 영상 데이터(RGBD)는 상기 복수의 픽셀들에 대한 상기 입력 픽셀 데이터들을 포함할 수 있다. 상기 입력 픽셀 데이터들은 상기 제1 서브 픽셀 데이터들 및 상기 제2 서브 픽셀 데이터들을 포함할 수 있다. 도 5를 참조하여 후술하는 것처럼, 데이터 보정부(220)는 상기 제1 서브 픽셀 데이터들과 관련된 상기 제1 전체 계조 및 상기 제2 서브 픽셀 데이터들과 관련된 상기 제2 전체 계조를 획득하고, 룩업 테이블들(LUT1, LUTA, LUTB, LUTC) 중 적어도 하나 및 기준 값들(REF1, REFA, REFB, REFC) 중 적어도 하나에 기초하여 상기 제2 서브 픽셀 데이터들을 선택적으로 보정할 수 있다.
실시예에 따라서, 데이터 보정부(220)는 입력 영상 데이터(RGBD)에 대한 화질 보정, 얼룩 보정, 색 특성 보상(Adaptive Color Correction, 이하, ACC라 칭함) 및/또는 능동 캐패시턴스 보상(Dynamic Capacitance Compensation, 이하, DCC라 칭함) 등을 더 수행하여 출력 영상 데이터(RGBD')를 발생할 수 있다.
일 실시예에서, 데이터 보정부(220)는 하나의 수평 라인(예를 들어, 하나의 서브 픽셀 행)에 상응하는 서브 픽셀 데이터들을 저장하는 1라인 메모리(미도시)를 포함할 수 있다.
제어 신호 발생부(230)는 입력 제어 신호(CONT)를 수신할 수 있으며, 입력 제어 신호(CONT)에 기초하여 게이트 구동부(300)의 구동 타이밍을 조절하기 위한 제1 제어 신호(CONT1) 및 데이터 구동부(500)의 구동 타이밍을 조절하기 위한 제2 제어 신호(CONT2)를 발생할 수 있다. 제어 신호 발생부(220)는 제1 제어 신호(CONT1)를 게이트 구동부(300)에 출력하고 제2 제어 신호(CONT2)를 데이터 구동부(500)에 출력할 수 있다.
도 3은 도 1의 표시 장치에 포함되는 표시 패널의 일 예를 나타내는 평면도이다.
도 1 및 3을 참조하면, 표시 패널(100)은 복수의 서브 픽셀들(R1~R8, G1~G8, B1~B8, W1~W8)을 포함할 수 있다. 서브 픽셀들(R1~R8)은 적색 서브 픽셀들일 수 있고, 서브 픽셀들(G1~G8)은 녹색 서브 픽셀들일 수 있고, 서브 픽셀들(B1~B8)은 청색 서브 픽셀들일 수 있으며, 서브 픽셀들(W1~W8)은 흰색 서브 픽셀들일 수 있다.
복수의 서브 픽셀들(R1~R8, G1~G8, B1~B8, W1~W8)은 서브 픽셀 행들 중 하나 및 서브 픽셀 열들 중 하나에 배치될 수 있다.
예를 들어, 서브 픽셀들(R1, B3, R5, B7)은 제1 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(G1, W3, G5, W7)은 제2 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(B1, R3, B5, R7)은 제3 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(W1, G3, W5, G7)은 제4 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(R2, B4, R6, B8)은 제5 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(G2, W4, G6, W8)은 제6 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(B2, R4, B6, R8)은 제7 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(W2, G4, W6, G8)은 제8 서브 픽셀 열에 배치될 수 있다.
서브 픽셀들(R1, G1, B1, W1, R2, G2, B2, W2)은 제1 서브 픽셀 행에 배치될 수 있다. 서브 픽셀들(B3, W3, R3, G3, B4, W4, R4, G4)은 제2 서브 픽셀 행에 배치될 수 있다. 서브 픽셀들(R5, G5, B5, W5, R6, G6, B6, W6)은 제3 서브 픽셀 행에 배치될 수 있다. 서브 픽셀들(B7, W7, R7, G7, B8, W8, R8, G8)은 제4 서브 픽셀 행에 배치될 수 있다.
또한, 복수의 서브 픽셀들(R1~R8, G1~G8, B1~B8, W1~W8)은 게이트 라인들(GL1~GL5) 중 하나 및 데이터 라인들(DL1~DL8) 중 하나와 각각 연결될 수 있다. 이 때, 하나의 게이트 라인은 인접하는 두 개의 서브 픽셀 행들에 포함되는 서브 픽셀들 중 일부와 연결될 수 있고, 하나의 데이터 라인은 우측에 인접하는 서브 픽셀 열에 포함되는 서브 픽셀들과 연결될 수 있다.
예를 들어, 서브 픽셀들(G1, W1, R2, B2)은 제1 게이트 라인(GL1)과 연결될 수 있다. 서브 픽셀들(R1, B1, G2, W2, W3, G3, B4, R4)은 제2 게이트 라인(GL2)과 연결될 수 있다. 서브 픽셀들(B3, R3, W4, G4, G5, W5, R6, B6)은 제3 게이트 라인(GL3)과 연결될 수 있다. 서브 픽셀들(R5, B5, G6, W6, W7, G7, B8, R8)은 제4 게이트 라인(GL4)과 연결될 수 있다. 서브 픽셀들(B7, R7, W8, G8)은 제5 게이트 라인(GL5)과 연결될 수 있다.
서브 픽셀들(R1, B3, R5, B7)은 제1 데이터 라인(DL1)과 연결될 수 있다. 서브 픽셀들(G1, W3, G5, W7)은 제2 데이터 라인(DL2)과 연결될 수 있다. 서브 픽셀들(B1, R3, B5, R7)은 제3 데이터 라인(DL3)과 연결될 수 있다. 서브 픽셀들(W1, G3, W5, G7)은 제4 데이터 라인(DL4)과 연결될 수 있다. 서브 픽셀들(R2, B4, R6, B8)은 제5 데이터 라인(DL5)과 연결될 수 있다. 서브 픽셀들(G2, W4, G6, W8)은 제6 데이터 라인(DL6)과 연결될 수 있다. 서브 픽셀들(B2, R4, B6, R8)은 제7 데이터 라인(DL7)과 연결될 수 있다. 서브 픽셀들(W2, G4, W6, G8)은 제8 데이터 라인(DL8)과 연결될 수 있다.
인접한 두 개의 데이터 라인들마다 서로 반대되는 극성의 데이터 전압들이 인가될 수 있으며, 상기 데이터 전압들은 프레임 단위로 반전될 수 있다.
예를 들어, 제1 프레임에서 제1, 제2, 제5 및 제6 데이터 라인들(DL1, DL2, DL5, DL6)에는 양(+) 극성의 데이터 전압들이 인가되고, 제3, 제4, 제7 및 제8 데이터 라인들(DL3, DL4, DL7, DL8)에는 음(-) 극성의 데이터 전압들이 인가될 수 있다. 이에 따라, 상기 제1 내지 제4 서브 픽셀 행들의 서브 픽셀들에는 순차적으로 "+, +, -, -, +, +, -, -"의 데이터 전압들이 인가될 수 있다.
또한, 도시하지는 않았지만, 상기 제1 프레임 이후의 제2 프레임에서 제1, 제2, 제5 및 제6 데이터 라인들(DL1, DL2, DL5, DL6)에는 음(-) 극성의 데이터 전압들이 인가되고, 제3, 제4, 제7 및 제8 데이터 라인들(DL3, DL4, DL7, DL8)에는 양(+) 극성의 데이터 전압들이 인가될 수 있다. 이에 따라, 상기 제1 내지 제4 서브 픽셀 행들의 서브 픽셀들에는 순차적으로 "-, -, +, +, -, -, +, +"의 데이터 전압들이 인가될 수 있다.
도 4는 도 1의 표시 장치에 포함되는 표시 패널의 다른 예를 나타내는 평면도이다.
도 1 및 4를 참조하면, 표시 패널(100)은 복수의 서브 픽셀들(RA~RH, GA~GH, BA~BH, WA~WH)을 포함할 수 있다. 서브 픽셀들(RA~RH)은 적색 서브 픽셀들일 수 있고, 서브 픽셀들(GA~GH)은 녹색 서브 픽셀들일 수 있고, 서브 픽셀들(BA~BH)은 청색 서브 픽셀들일 수 있으며, 서브 픽셀들(WA~WH)은 흰색 서브 픽셀들일 수 있다.
복수의 서브 픽셀들(RA~RH, GA~GH, BA~BH, WA~WH)은 서브 픽셀 행들 중 하나 및 서브 픽셀 열들 중 하나에 배치될 수 있다.
예를 들어, 서브 픽셀들(RA, BC, RE, BG)은 제1 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(GA, WC, GE, WG)은 제2 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(BA, RC, BE, RG)은 제3 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(WA, GC, WE, GG)은 제4 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(RB, BD, RF, BH)은 제5 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(GB, WD, GF, WH)은 제6 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(BB, RD, BF, RH)은 제7 서브 픽셀 열에 배치될 수 있다. 서브 픽셀들(WB, GD, WF, GH)은 제8 서브 픽셀 열에 배치될 수 있다.
서브 픽셀들(RA, GA, BA, WA, RB, GB, BB, WB)은 제1 서브 픽셀 행에 배치될 수 있다. 서브 픽셀들(BC, WC, RC, GC, BD, WD, RD, GD)은 제2 서브 픽셀 행에 배치될 수 있다. 서브 픽셀들(RE, GE, BE, WE, RF, GF, BF, WF)은 제3 서브 픽셀 행에 배치될 수 있다. 서브 픽셀들(BG, WG, RG, GG, BH, WH, RH, GH)은 제4 서브 픽셀 행에 배치될 수 있다.
또한, 복수의 서브 픽셀들(R1~R8, G1~G8, B1~B8, W1~W8)은 게이트 라인들(GLA~GLE) 중 하나 및 데이터 라인들(DLA~DLI) 중 하나와 각각 연결될 수 있다. 이 때, 하나의 게이트 라인은 인접하는 두 개의 서브 픽셀 행들에 포함되는 서브 픽셀들 중 일부와 연결될 수 있고, 하나의 데이터 라인은 인접하는 두 개의 서브 픽셀 열들에 포함되는 서브 픽셀들 중 일부와 연결될 수 있다.
예를 들어, 서브 픽셀들(GA, WA, GB, WB)은 제1 게이트 라인(GLA)과 연결될 수 있다. 서브 픽셀들(RA, BA, RB, BB, BC, RC, BD, RD)은 제2 게이트 라인(GLB)과 연결될 수 있다. 서브 픽셀들(WC, GC, WD, GD, GE, WE, GF, WF)은 제3 게이트 라인(GLC)과 연결될 수 있다. 서브 픽셀들(RE, BE, RF, BF, BG, RG, BH, RH)은 제4 게이트 라인(GLD)과 연결될 수 있다. 서브 픽셀들(WG, GG, WH, GH)은 제5 게이트 라인(GLE)과 연결될 수 있다. 다시 말하면, 제2 게이트 라인(GLB)은 상기 제1 및 제2 서브 픽셀 행들의 홀수 번째 서브 픽셀들과 연결될 수 있고, 제3 게이트 라인(GLC)은 상기 제2 및 제3 서브 픽셀 행들의 짝수 번째 서브 픽셀들과 연결될 수 있다.
서브 픽셀들(RA, RE)은 제1 데이터 라인(DLA)과 연결될 수 있다. 서브 픽셀들(GA, BC, GE, BG)은 제2 데이터 라인(DLB)과 연결될 수 있다. 서브 픽셀들(BA, WC, BE, WG)은 제3 데이터 라인(DLC)과 연결될 수 있다. 서브 픽셀들(WA, RC, WE, RG)은 제4 데이터 라인(DLD)과 연결될 수 있다. 서브 픽셀들(RB, GC, RF, GG)은 제5 데이터 라인(DLE)과 연결될 수 있다. 서브 픽셀들(GB, BD, GF, BH)은 제6 데이터 라인(DLF)과 연결될 수 있다. 서브 픽셀들(BB, WD, BF, WH)은 제7 데이터 라인(DLG)과 연결될 수 있다. 서브 픽셀들(WB, RD, WF, RH)은 제8 데이터 라인(DLH)과 연결될 수 있다. 서브 픽셀들(GD, GH)은 제9 데이터 라인(DLI)과 연결될 수 있다.
인접한 데이터 라인들마다 서로 반대되는 극성의 데이터 전압들이 인가될 수 있으며, 상기 데이터 전압들은 프레임 단위로 반전될 수 있다.
예를 들어, 제1 프레임에서 제1, 제3, 제5, 제7 및 제9 데이터 라인들(DL1, DL3, DL5, DL7, DL9)에는 양(+) 극성의 데이터 전압들이 인가되고, 제2, 제4, 제6 및 제8 데이터 라인들(DL2, DL4, DL6, DL8)에는 음(-) 극성의 데이터 전압들이 인가될 수 있다. 이에 따라, 상기 제1 및 제3 픽셀 행들의 서브 픽셀들에는 순차적으로 "+, -, +, -, +, -, +, -"의 데이터 전압들이 인가되고, 상기 제2 및 제4 픽셀 행들의 서브 픽셀들에는 순차적으로 "-, +, -, +, -, +, -, +"의 데이터 전압들이 인가될 수 있다.
또한, 도시하지는 않았지만, 상기 제1 프레임 이후의 제2 프레임에서 제1, 제3, 제5, 제7 및 제9 데이터 라인들(DL1, DL3, DL5, DL7, DL9)에는 음(-) 극성의 데이터 전압들이 인가되고, 제2, 제4, 제6 및 제8 데이터 라인들(DL2, DL4, DL6, DL8)에는 양(+) 극성의 데이터 전압들이 인가될 수 있다. 이에 따라, 상기 제1 및 제3 픽셀 행들의 서브 픽셀들에는 순차적으로 "-, +, -, +, -, +, -, +"의 데이터 전압들이 인가되고, 상기 제2 및 제4 픽셀 행들의 서브 픽셀들에는 순차적으로 "+, -, +, -, +, -, +, -"의 데이터 전압들이 인가될 수 있다.
도 3 및 4에서, 상기 복수의 서브 픽셀들 중 동일한 서브 픽셀 행에 배치되고 서로 인접한 적어도 두 개의 서브 픽셀들은 하나의 픽셀을 형성할 수 있다. 예를 들어, 도 3의 서브 픽셀들(R1, G1)은 하나의 픽셀(PIX1)을 형성할 수 있고, 도 4의 서브 픽셀들(RA, GA)은 하나의 픽셀(PIXA)을 형성할 수 있다. 또한, 도시하지는 않았지만, 도 3의 서브 픽셀들(B1, W1)은 다른 하나의 픽셀을 형성할 수 있고, 도 4의 서브 픽셀들(BA, WA)은 다른 하나의 픽셀을 형성할 수 있다.
도 3 및 4에 도시된 표시 패널들은, 수평 엇갈림 구동(Horizontal Alternate Driving; HAD) 방식에 기초하여 동작하는 표시 패널들일 수 있다. 도 3의 표시 패널은 데이터 라인들이 비엇갈림 구조를 가지고 하나의 게이트 라인이 상하 편측 픽셀을 구동하도록 구현되며, 도 4의 표시 패널은 데이터 라인들이 엇갈림 구조를 가지고 하나의 게이트 라인이 상하 양측 픽셀을 구동하도록 구현될 수 있다. 이하에서는 HAD 방식을 채용한 표시 패널에 기초하여 본 발명의 실시예들을 설명하지만, 본 발명의 실시예들은 임의의 반전 구동 방식을 채용한 임의의 표시 패널에도 적용될 수 있다.
도 5는 본 발명의 실시예들에 따른 표시 패널의 구동 방법을 나타내는 순서도이다.
도 1 및 5를 참조하면, 본 발명의 실시예들에 따른 표시 패널(100)의 구동 방법에서, 제1 서브 픽셀 데이터들과 관련된 제1 전체 계조를 획득하고(단계 S100), 제2 서브 픽셀 데이터들과 관련된 제2 전체 계조를 획득한다(단계 S200). 도 1을 참조하여 상술한 것처럼, 상기 제1 서브 픽셀 데이터들은 제1 수평 주기 동안에 데이터 라인들(DL)에 인가되는 제1 데이터 전압들을 발생하기 위한 데이터일 수 있고, 상기 제2 서브 픽셀 데이터들은 상기 제1 수평 주기 이후의 제2 수평 주기 동안에 데이터 라인들(DL)에 인가되는 제2 데이터 전압들을 발생하기 위한 데이터일 수 있다. 하나의 수평 주기는 하나의 게이트 라인이 활성화되는 시간에 상응할 수 있다.
일 실시예에서, 표시 패널(100)이 도 3의 구조를 가지는 경우에, 게이트 라인들은 GL2->GL4->GL1->GL3의 순서로 구동될 수 있다. 이 경우, 상기 제1 수평 주기는 제2 게이트 라인(GL2)이 활성화되는 시간을 나타내고, 상기 제1 서브 픽셀 데이터들은 제2 게이트 라인(GL2)과 연결된 서브 픽셀들(R1, B1, G2, W2, W3, G3, B4, R4)에 상응하는 데이터이고, 상기 제2 수평 주기는 제4 게이트 라인(GL4)이 활성화되는 시간을 나타내며, 상기 제2 서브 픽셀 데이터들은 제4 게이트 라인(GL4)과 연결된 서브 픽셀들(R5, B5, G6, W6, W7, G7, B8, R8)에 상응하는 데이터일 수 있다. 다만, 게이트 라인들의 구동 순서는 이에 한정되지 않을 수 있다.
다른 실시예에서, 표시 패널(100)이 도 4의 구조를 가지는 경우에, 게이트 라인들은 GLB->GLD->GLA->GLC의 순서로 구동될 수 있다. 이 경우, 상기 제1 수평 주기는 제2 게이트 라인(GLB)이 활성화되는 시간을 나타내고, 상기 제1 서브 픽셀 데이터들은 제2 게이트 라인(GLB)과 연결된 서브 픽셀들(RA, BA, RB, BB, BC, RC, BD, RD)에 상응하는 데이터이고, 상기 제2 수평 주기는 제4 게이트 라인(GLD)이 활성화되는 시간을 나타내며, 상기 제2 서브 픽셀 데이터들은 제4 게이트 라인(GLD)과 연결된 서브 픽셀들(RE, BE, RF, BF, BG, RG, BH, RH)에 상응하는 데이터일 수 있다. 다만, 게이트 라인들의 구동 순서는 이에 한정되지 않을 수 있다.
상기 제1 전체 계조와 상기 제2 전체 계조에 기초하여 상기 제2 서브 픽셀 데이터들을 선택적으로 보정한다(단계 S300).
도시하지는 않았지만, 상기 제2 서브 픽셀 데이터들에 기초하여 상기 제2 수평 주기 동안에 영상의 일부를 표시 패널(100)에 표시하는 단계를 더 포함할 수 있다.
도 5의 단계 S100, S200 및 S300은 타이밍 제어부(200)에 의해 수행될 수 있으며, 특히 도 2의 데이터 보정부(210)에 의해 수행될 수 있다. 또한, 도 5의 단계 S100, S200 및 S300은 하나의 영상 프레임에 포함되는 복수의 수평 주기들 모두 및 상기 복수의 수평 주기들에 상응하는 복수의 서브 픽셀 데이터들 모두에 대하여 반복적으로 수행될 수 있다.
도 6은 도 5의 제1 전체 계조를 획득하는 단계의 일 예를 나타내는 순서도이다.
도 5 및 6을 참조하면, 상기 제1 전체 계조를 획득(S100)하는데 있어서, 상기 제1 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터들(예를 들어, 제1 정극성 서브 픽셀 데이터들)의 제1 계조들을 합산하여 제1 합(sum) 계조를 발생할 수 있고(단계 S110), 상기 제1 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터들(예를 들어, 제1 부극성 서브 픽셀 데이터들)의 제2 계조들을 합산하여 제2 합 계조를 발생할 수 있으며(단계 S120), 상기 제1 합 계조에서 상기 제2 합 계조를 감산하여 상기 제1 전체 계조를 발생할 수 있다(단계 S130).
일 실시예에서, 표시 패널(100)이 도 3의 구조를 가지는 경우에, 상기 제1 정극성 서브 픽셀 데이터들은 데이터 라인들(DL1, DL2, DL5, DL6)에 상응하는(즉, 서브 픽셀들(R1, W3, B4, G2)에 상응하는) 데이터일 수 있고, 상기 제1 부극성 서브 픽셀 데이터들은 데이터 라인들(DL3, DL4, DL7, DL8)에 상응하는(즉, 서브 픽셀들(B1, G3, R4, W2)에 상응하는) 데이터일 수 있다.
다른 실시예에서, 표시 패널(100)이 도 4의 구조를 가지는 경우에, 상기 제1 정극성 서브 픽셀 데이터들은 데이터 라인들(DLA, DLC, DLE, DLG, DLI)에 상응하는(즉, 서브 픽셀들(RA, BA, RB, BB)에 상응하는) 데이터일 수 있고, 상기 제1 부극성 서브 픽셀 데이터들은 데이터 라인들(DLB, DLD, DLF, DLH)에 상응하는(즉, 서브 픽셀들(BC, RC, BD, RD)에 상응하는) 데이터일 수 있다.
도 7은 도 5의 제2 전체 계조를 획득하는 단계의 일 예를 나타내는 순서도이다.
도 5 및 7을 참조하면, 상기 제2 전체 계조를 획득(S200)하는데 있어서, 상기 제2 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터들(예를 들어, 제2 정극성 서브 픽셀 데이터들)의 제3 계조들을 합산하여 제3 합 계조를 발생할 수 있고(단계 S210), 상기 제2 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터들(예를 들어, 제2 부극성 서브 픽셀 데이터들)의 제4 계조들을 합산하여 제4 합 계조를 발생할 수 있으며(단계 S220), 상기 제3 합 계조에서 상기 제4 합 계조를 감산하여 상기 제2 전체 계조를 발생할 수 있다(단계 S230).
일 실시예에서, 표시 패널(100)이 도 3의 구조를 가지는 경우에, 상기 제2 정극성 서브 픽셀 데이터들은 데이터 라인들(DL1, DL2, DL5, DL6)에 상응하는(즉, 서브 픽셀들(R5, W7, B8, G6)에 상응하는) 데이터일 수 있고, 상기 제2 부극성 서브 픽셀 데이터들은 데이터 라인들(DL3, DL4, DL7, DL8)에 상응하는(즉, 서브 픽셀들(B5, G7, R8, W6)에 상응하는) 데이터일 수 있다.
다른 실시예에서, 표시 패널(100)이 도 4의 구조를 가지는 경우에, 상기 제2 정극성 서브 픽셀 데이터들은 데이터 라인들(DLA, DLC, DLE, DLG, DLI)에 상응하는(즉, 서브 픽셀들(RE, BE, RF, BF)에 상응하는) 데이터일 수 있고, 상기 제2 부극성 서브 픽셀 데이터들은 데이터 라인들(DLB, DLD, DLF, DLH)에 상응하는(즉, 서브 픽셀들(BG, RG, BH, RH)에 상응하는) 데이터일 수 있다.
도 8은 도 5의 제2 서브 픽셀 데이터들을 선택적으로 보정하는 단계의 일 예를 나타내는 순서도이다.
도 5 및 8을 참조하면, 제2 서브 픽셀 데이터들을 선택적으로 보정(단계 S300)하는데 있어서, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이(GS_DIFF)와 제1 기준 값(REF1)을 비교할 수 있다(단계 S310). 차이(GS_DIFF)가 제1 기준 값(REF1)보다 작은 경우에(단계 S310: 예), 상기 제2 서브 픽셀 데이터들을 유지할 수 있다(단계 S320). 차이(GS_DIFF)가 제1 기준 값(REF1)보다 크거나 같은 경우에(단계 S310: 아니오), 제1 룩업 테이블(LUT1)에 기초하여 상기 제2 서브 픽셀 데이터들을 보정할 수 있다.
일 실시예에서, 제1 기준 값(REF1)은 하기의 [수학식 1] 및 [수학식 2]에 기초하여 획득될 수 있다.
[수학식 1]
REF1 = DSMAX / 2
[수학식 2]
DSMAX = GN * RESOL * SN / 2
상기의 [수학식 2]에서, GN은 표시 패널(100)이 표시할 수 있는 계조의 개수를 나타내고, RESOL은 표시 패널(100)의 가로 해상도를 나타내며, SN은 표시 패널(100)에 포함되는 하나의 픽셀이 포함하는 서브 픽셀들의 개수를 나타낼 수 있다. 예를 들어, 표시 패널(100)이 UHD Green Display인 경우에, GN은 약 255이고, RESOL은 약 3840이며, SN은 약 2일 수 있다.
도 9는 도 8의 제1 룩업 테이블에 기초하여 제2 서브 픽셀 데이터들을 보정하는 단계의 일 예를 나타내는 순서도이다.
도 8 및 9를 참조하면, 제1 룩업 테이블(LUT1)에 기초하여 상기 제2 서브 픽셀 데이터들을 보정(단계 S330)하는데 있어서, 상기 제2 서브 픽셀 데이터들 중 제1 데이터(DT)의 계조(GS_T)가 최대 계조(GS_MAX) 또는 최소 계조(GS_MIN)에 상응하는지 판단할 수 있다(단계 S331).
제1 데이터(DT)의 계조(GS_T)가 최대 계조(GS_MAX) 또는 최소 계조(GS_MIN)에 상응하는 경우에(단계 S331: 예), 제1 데이터(DT)의 계조(GS_T)가 유지될 수 있다(단계 S333).
제1 데이터(DT)의 계조(GS_T)가 최대 계조(GS_MAX) 또는 최소 계조(GS_MIN)에 상응하지 않는 경우에(단계 S331: 아니오), 제1 룩업 테이블(LUT1) 및 제1 데이터(DT)의 극성에 기초하여 제1 데이터(DT)의 계조(GS_T)가 증가 또는 감소될 수 있다.
구체적으로, 제1 전체 계조(GS_TOT1)가 제2 전체 계조(GS_TOT2)보다 큰 경우에(단계 S335: 예), 즉 제2 전체 계조(GS_TOT2)가 제1 전체 계조(GS_TOT1)보다 감소하는 경우에, 그리고 제1 데이터(DT)가 정극성인 경우에(단계 S337: 예), 제1 룩업 테이블(LUT1) 중 제1 감소형 룩업 테이블(LUT11)에 기초하여 제1 데이터(DT)의 계조(GS_T)가 감소될 수 있다(단계 S341). 제1 전체 계조(GS_TOT1)가 제2 전체 계조(GS_TOT2)보다 큰 경우에(단계 S335: 예), 그리고 제1 데이터(DT)가 부극성인 경우에(단계 S337: 아니오), 제1 룩업 테이블(LUT1) 중 제1 증가형 룩업 테이블(LUT12)에 기초하여 제1 데이터(DT)의 계조(GS_T)가 증가될 수 있다(단계 S343).
또한, 제1 전체 계조(GS_TOT1)가 제2 전체 계조(GS_TOT2)보다 작은 경우에(단계 S335: 아니오), 즉 제2 전체 계조(GS_TOT2)가 제1 전체 계조(GS_TOT1)보다 증가하는 경우에, 그리고 제1 데이터(DT)가 정극성인 경우에(단계 S339: 예), 제1 증가형 룩업 테이블(LUT12)에 기초하여 제1 데이터(DT)의 계조(GS_T)가 증가될 수 있다(단계 S343). 제1 전체 계조(GS_TOT1)가 제2 전체 계조(GS_TOT2)보다 작은 경우에(단계 S335: 아니오), 그리고 제1 데이터(DT)가 부극성인 경우에(단계 S339: 아니오), 제1 감소형 룩업 테이블(LUT11)에 기초하여 제1 데이터(DT)의 계조(GS_T)가 감소될 수 있다(단계 S341).
도 9의 단계들은 상기 제2 서브 픽셀 데이터들 모두에 대하여 반복적으로 수행될 수 있다.
도 10, 11a, 11b, 12a 및 12b는 도 8 및 9의 보정 동작을 설명하기 위한 도면들이다.
도 10은 도 8 및 9의 보정 동작에서 사용되는 제1 룩업 테이블의 일 예를 나타내는 그래프이다. 도 10에서, ORG는 보정이 수행되지 않은 경우에 입력 계조와 출력 계조의 관계를 나타내고, LUT11은 제1 감소형 룩업 테이블을 적용한 경우에 입력 계조와 출력 계조의 관계를 나타내며, LUT12는 제1 증가형 룩업 테이블을 적용한 경우에 입력 계조와 출력 계조의 관계를 나타낸다.
도 8, 9 및 10을 참조하면, 단계 S320이 수행되는 경우에 계조(GS_T)가 유지되며, 예를 들어 계조(GS_T)는 32계조로 유지될 수 있다. 단계 S341이 수행되는 경우에 계조(GS_T)가 감소되며, 예를 들어 계조(GS_T)는 제1 감소형 룩업 테이블(LUT11)에 기초하여 32계조에서 26계조로 감소될 수 있다. 단계 S343이 수행되는 경우에 계조(GS_T)가 증가되며, 예를 들어 계조(GS_T)는 제1 증가형 룩업 테이블(LUT12)에 기초하여 32계조에서 38계조로 증가될 수 있다.
도 11a는 본 발명의 실시예들에 따른 보정이 수행되지 않는 경우에 표시 패널의 서브 픽셀들에서 표시되는 계조들을 나타내는 표이다. 도 11b는 본 발명의 실시예들에 따른 보정이 수행된 경우에 표시 패널의 서브 픽셀들에서 표시되는 계조들을 나타내는 표이다. 도 11a 및 11b의 예에서, 표시 패널은 도 3에 도시된 구조를 가질 수 있다.
도 11a 및 11b를 참조하면, 게이트 라인들은 GL2->GL4->GL1->GL3의 순서로 구동될 수 있다. 상기 제1 서브 픽셀 데이터들은 제2 게이트 라인(GL2)과 연결된 서브 픽셀들(R1, B1, G2, W2, W3, G3, B4, R4)에 상응하는 데이터이고, 상기 제2 서브 픽셀 데이터들은 제4 게이트 라인(GL4)과 연결된 서브 픽셀들(R5, B5, G6, W6, W7, G7, B8, R8)에 상응하는 데이터일 수 있다.
도 11a에 도시된 것처럼, 상기 제1 서브 픽셀 데이터들과 관련된 상기 제1 전체 계조는 0G일 수 있고, 상기 제2 서브 픽셀 데이터들과 관련된 상기 제2 전체 계조는 -255G일 수 있다. 상기 제2 전체 계조가 상기 제1 전체 계조보다 감소하는 경우에, 공통 전압의 레벨이 낮아질 수 있다. 이 때, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이(GS_DIFF)가 제1 기준 값(REF1)보다 크거나 같다면, 정극성 서브 픽셀 데이터에 기초하여 구동하는 서브 픽셀은 목표 휘도보다 높은 휘도를 가질 수 있고, 부극성 서브 픽셀 데이터에 기초하여 구동하는 서브 픽셀은 목표 휘도보다 낮은 휘도를 가질 수 있다.
따라서, 도 11b에 도시된 것처럼, 제1 룩업 테이블(LUT11, LUT12)에 기초하여 상기 제2 서브 픽셀 데이터들을 보정할 수 있다. 예를 들어, 상기 제2 정극성 서브 픽셀 데이터들의 계조들은 제1 감소형 룩업 테이블(LUT11)에 기초하여 감소(예를 들어, 32G->26G)되고, 상기 제2 부극성 서브 픽셀 데이터들의 계조들은 제1 증가형 룩업 테이블(LUT12)에 기초하여 증가(예를 들어, 32G->38G)될 수 있다.
이와 유사하게, 제3 서브 픽셀 데이터들은 제1 게이트 라인(GL1)과 연결된 서브 픽셀들(G1, W1, R2, B2 등)에 상응하는 데이터일 수 있고, 상기 제3 서브 픽셀 데이터들과 관련된 제3 전체 계조는 0G일 수 있다. 상기 제3 전체 계조가 상기 제2 전체 계조보다 증가하는 경우에, 공통 전압의 레벨이 높아질 수 있다. 이 때, 상기 제2 전체 계조와 상기 제3 전체 계조의 차이가 제1 기준 값(REF1)보다 크거나 같다면, 정극성 서브 픽셀 데이터에 기초하여 구동하는 서브 픽셀은 목표 휘도보다 낮은 휘도를 가질 수 있고, 부극성 서브 픽셀 데이터에 기초하여 구동하는 서브 픽셀은 목표 휘도보다 높은 휘도를 가질 수 있다. 따라서, 제1 룩업 테이블(LUT11, LUT12)에 기초하여 상기 제3 서브 픽셀 데이터들을 보정할 수 있다. 예를 들어, 제3 정극성 서브 픽셀 데이터들의 계조들은 제1 증가형 룩업 테이블(LUT12)에 기초하여 증가(예를 들어, 32G->38G)되고, 제3 부극성 서브 픽셀 데이터들의 계조들은 제1 감소형 룩업 테이블(LUT11)에 기초하여 감소(예를 들어, 32G->26G)될 수 있다.
도 12a는 도 8 및 9의 보정 동작에 의한 휘도 변화를 나타내는 그래프이다. 도 12a에서, CUO는 상기 제1 전체 계조와 상기 제2 전체 계조의 차이(GS_DIFF)가 제1 기준 값(REF1)보다 작아 보정이 수행되지 않은 경우에 계조 변화에 따른 휘도 변화를 나타내고, CU11은 상기 제1 전체 계조와 상기 제2 전체 계조의 차이(GS_DIFF)가 제1 기준 값(REF1)보다 크거나 같아 제1 감소형 룩업 테이블(LUT11)에 기초하여 보정이 수행된 경우에 계조 변화에 따른 휘도 변화를 나타내며, CU12는 상기 제1 전체 계조와 상기 제2 전체 계조의 차이(GS_DIFF)가 제1 기준 값(REF1)보다 크거나 같아 제1 증가형 룩업 테이블(LUT12)에 기초하여 보정이 수행된 경우에 계조 변화에 따른 휘도 변화를 나타낸다. 도 12b는 도 12a의 X부분을 확대한 그래프이다.
도 12a 및 12b를 참조하면, 보정이 수행되지 않은 경우에는, 서브 픽셀 데이터의 계조가 32G일 때 목표 휘도(TLUM)가 표시될 수 있다. 제1 감소형 룩업 테이블(LUT11)에 기초하여 보정이 수행된 경우에는, 서브 픽셀 데이터의 계조가 26G일 때 목표 휘도(TLUM)가 표시될 수 있다. 제1 증가형 룩업 테이블(LUT12)에 기초하여 보정이 수행된 경우에는, 서브 픽셀 데이터의 계조가 38G일 때 목표 휘도(TLUM)가 표시될 수 있다.
도 13은 도 5의 제2 서브 픽셀 데이터들을 선택적으로 보정하는 단계의 다른 예를 나타내는 순서도이다.
도 5 및 13을 참조하면, 제2 서브 픽셀 데이터들을 선택적으로 보정(단계 S300)하는데 있어서, 상기 제1 전체 계조와 상기 제2 전체 계조의 차이(GS_DIFF)와 제1 기준 값(REFA)을 비교할 수 있고(단계 S340), 차이(GS_DIFF)와 제2 기준 값(REFB)을 비교할 수 있으며(단계 S350), 차이(GS_DIFF)와 제3 기준 값(REFC)을 비교할 수 있다(단계 S370).
차이(GS_DIFF)가 제1 기준 값(REFA)보다 작은 경우에(단계 S340: 예), 상기 제2 서브 픽셀 데이터들을 유지할 수 있다(단계 S320). 차이(GS_DIFF)가 제1 기준 값(REFA)보다 크거나 같고(단계 S340: 아니오) 제2 기준 값(REFB)보다 작은 경우에(단계 S350: 예), 제1 룩업 테이블(LUTA)에 기초하여 상기 제2 서브 픽셀 데이터들을 보정할 수 있다(단계 S360). 차이(GS_DIFF)가 제2 기준 값(REFB)보다 크거나 같고(단계 S350: 아니오) 제3 기준 값(REFC)보다 작은 경우에(단계 S370: 예), 제2 룩업 테이블(LUTB)에 기초하여 상기 제2 서브 픽셀 데이터들을 보정할 수 있다(단계 S380). 차이(GS_DIFF)가 제3 기준 값(REFC)보다 크거나 같은 경우에(단계 S370: 아니오), 제3 룩업 테이블(LUTC)에 기초하여 상기 제2 서브 픽셀 데이터들을 보정할 수 있다(단계 S390).
일 실시예에서, 제2 기준 값(REFB)은 제1 기준 값(REFA)보다 크고 제3 기준 값(REFC)보다 작을 수 있다. 예를 들어, 제1 기준 값(REFA), 제2 기준 값(REFB) 및 제3 기준 값(REFC)은 각각 하기의 [수학식 3], [수학식 4] 및 [수학식 5]에 기초하여 획득될 수 있다.
[수학식 3]
REFA = DSMAX / 4
[수학식 4]
REFB = DSMAX / 2
[수학식 5]
REFC = DSMAX * 3 / 4
이 경우, 도 14 및 15를 참조하여 후술하는 것처럼, 제2 룩업 테이블(LUTB)에 의한 상기 제2 서브 픽셀 데이터들의 보정량은 제1 룩업 테이블(LUTA)에 의한 상기 제2 서브 픽셀 데이터들의 보정량보다 크고 제3 룩업 테이블(LUTC)에 의한 상기 제2 서브 픽셀 데이터들의 보정량보다 작을 수 있다.
도 13의 단계 S360, S380 및 S390은 각각 도 9를 참조하여 상술한 것과 유사하게 수행될 수 있다.
도 14 및 15는 도 13의 보정 동작을 설명하기 위한 도면들이다.
도 14는 도 13의 보정 동작에서 사용되는 룩업 테이블들의 일 예를 나타내는 그래프이다. 도 14에서, ORG는 보정이 수행되지 않은 경우에 입력 계조와 출력 계조의 관계를 나타내고, LUTA1은 제1 룩업 테이블(LUTA) 중 제1 감소형 룩업 테이블을 적용한 경우에 입력 계조와 출력 계조의 관계를 나타내고, LUTA2는 제1 룩업 테이블(LUTA) 중 제1 증가형 룩업 테이블을 적용한 경우에 입력 계조와 출력 계조의 관계를 나타내고, LUTB1은 제2 룩업 테이블(LUTB) 중 제2 감소형 룩업 테이블을 적용한 경우에 입력 계조와 출력 계조의 관계를 나타내고, LUTB2는 제2 룩업 테이블(LUTB) 중 제2 증가형 룩업 테이블을 적용한 경우에 입력 계조와 출력 계조의 관계를 나타내고, LUTC1은 제3 룩업 테이블(LUTC) 중 제3 감소형 룩업 테이블을 적용한 경우에 입력 계조와 출력 계조의 관계를 나타내며, LUTC2는 제3 룩업 테이블(LUTC) 중 제3 증가형 룩업 테이블을 적용한 경우에 입력 계조와 출력 계조의 관계를 나타낸다.
도 13 및 14를 참조하면, 단계 S320이 수행되는 경우에 계조(GS_T)가 유지되며, 예를 들어 계조(GS_T)는 32계조로 유지될 수 있다. 단계 S360이 수행되는 경우에 계조(GS_T)가 감소 또는 증가되며, 예를 들어 계조(GS_T)는 제1 감소형 룩업 테이블(LUTA1)에 기초하여 32계조에서 30계조로 감소되거나 제1 증가형 룩업 테이블(LUTA2)에 기초하여 32계조에서 34계조로 증가될 수 있다. 단계 S380이 수행되는 경우에 계조(GS_T)가 감소 또는 증가되며, 예를 들어 계조(GS_T)는 제2 감소형 룩업 테이블(LUTB1)에 기초하여 32계조에서 28계조로 감소되거나 제2 증가형 룩업 테이블(LUTB2)에 기초하여 32계조에서 36계조로 증가될 수 있다. 단계 S390이 수행되는 경우에 계조(GS_T)가 감소 또는 증가되며, 예를 들어 계조(GS_T)는 제3 감소형 룩업 테이블(LUTC1)에 기초하여 32계조에서 26계조로 감소되거나 제3 증가형 룩업 테이블(LUTC2)에 기초하여 32계조에서 38계조로 증가될 수 있다.
도 15는 도 13의 보정 동작에 의한 휘도 변화를 나타내는 그래프이다. 도 15에서, CUO는 보정이 수행되지 않은 경우에 계조 변화에 따른 휘도 변화를 나타내고, CUA1은 제1 감소형 룩업 테이블(LUTA1)에 기초하여 보정이 수행된 경우에 계조 변화에 따른 휘도 변화를 나타내고, CUA2는 제1 증가형 룩업 테이블(LUTA2)에 기초하여 보정이 수행된 경우에 계조 변화에 따른 휘도 변화를 나타내고, CUB1은 제2 감소형 룩업 테이블(LUTB1)에 기초하여 보정이 수행된 경우에 계조 변화에 따른 휘도 변화를 나타내고, CUB2는 제2 증가형 룩업 테이블(LUTB2)에 기초하여 보정이 수행된 경우에 계조 변화에 따른 휘도 변화를 나타내고, CUC1은 제3 감소형 룩업 테이블(LUTC1)에 기초하여 보정이 수행된 경우에 계조 변화에 따른 휘도 변화를 나타내며, CUC2는 제3 증가형 룩업 테이블(LUTC2)에 기초하여 보정이 수행된 경우에 계조 변화에 따른 휘도 변화를 나타낸다.
도 15를 참조하면, 보정이 수행되지 않은 경우에는, 서브 픽셀 데이터의 계조가 32G일 때 목표 휘도(TLUM)가 표시될 수 있다. 제1 내지 제3 감소형 룩업 테이블들(LUTA1, LUTB1, LUTC1)에 기초하여 보정이 수행된 경우에는, 서브 픽셀 데이터의 계조가 30G, 28G, 26G일 때 목표 휘도(TLUM)가 각각 표시될 수 있다. 제1 내지 제3 증가형 룩업 테이블들(LUTA2, LUTB2, LUTC2)에 기초하여 보정이 수행된 경우에는, 서브 픽셀 데이터의 계조가 34G, 36G, 38G일 때 목표 휘도(TLUM)가 각각 표시될 수 있다.
이상, 특정 계조 값들에 기초하여 본 발명의 실시예들을 설명하였으나, 본 발명의 실시예들은 임의의 계조 값들을 보정하는 경우에도 적용될 수 있다. 또한, 하나 또는 세 개의 룩업 테이블들에 기초하여 동작하는 것으로 본 발명의 실시예들을 설명하였으나, 본 발명의 실시예들은 임의의 개수의 룩업 테이블들에 기초하여 동작하는 경우에도 적용될 수 있다.
본 발명은 표시 장치 및 이를 포함하는 다양한 장치 및 시스템에 적용될 수 있다. 따라서 본 발명은 휴대폰, 스마트 폰, PDA, PMP, 디지털 카메라, 캠코더, PC, 서버 컴퓨터, 워크스테이션, 노트북, 디지털 TV, 셋-탑 박스, 음악 재생기, 휴대용 게임 콘솔, 네비게이션 시스템, 스마트 카드, 프린터 등과 같은 다양한 전자 기기에 유용하게 이용될 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 것이다.

Claims (20)

  1. 제1 수평 주기 동안에 복수의 데이터 라인들에 인가되는 제1 데이터 전압들에 상응하는 제1 서브 픽셀 데이터들과 관련된 제1 전체(total) 계조를 획득하는 단계;
    상기 제1 수평 주기 이후의 제2 수평 주기 동안에 상기 데이터 라인들에 인가되는 제2 데이터 전압들에 상응하는 제2 서브 픽셀 데이터들과 관련된 제2 전체 계조를 획득하는 단계; 및
    상기 제1 전체 계조와 상기 제2 전체 계조에 기초하여 상기 제2 서브 픽셀 데이터들을 선택적으로 보정하는 단계를 포함하는 표시 패널의 구동 방법.
  2. 제 1 항에 있어서, 상기 제1 전체 계조를 획득하는 단계는,
    상기 제1 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터들의 제1 계조들을 합산하여 제1 합(sum) 계조를 발생하는 단계;
    상기 제1 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터들의 제2 계조들을 합산하여 제2 합 계조를 발생하는 단계; 및
    상기 제1 합 계조에서 상기 제2 합 계조를 감산하여 상기 제1 전체 계조를 발생하는 단계를 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  3. 제 1 항에 있어서, 상기 제2 전체 계조를 획득하는 단계는,
    상기 제2 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터들의 제1 계조들을 합산하여 제1 합 계조를 발생하는 단계;
    상기 제2 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터들의 제2 계조들을 합산하여 제2 합 계조를 발생하는 단계; 및
    상기 제1 합 계조에서 상기 제2 합 계조를 감산하여 상기 제2 전체 계조를 발생하는 단계를 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  4. 제 1 항에 있어서, 상기 제2 서브 픽셀 데이터들을 선택적으로 보정하는 단계는,
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 크거나 같은 경우에, 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하는 단계; 및
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 작은 경우에, 상기 제2 서브 픽셀 데이터들을 유지하는 단계를 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  5. 제 4 항에 있어서, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하는 단계는,
    상기 제1 전체 계조가 상기 제2 전체 계조보다 큰 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터의 제1 계조를 감소시키는 단계; 및
    상기 제1 전체 계조가 상기 제2 전체 계조보다 작은 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제1 계조를 증가시키는 단계를 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  6. 제 5 항에 있어서, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하는 단계는,
    상기 제1 전체 계조가 상기 제2 전체 계조보다 큰 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터의 제2 계조를 증가시키는 단계; 및
    상기 제1 전체 계조가 상기 제2 전체 계조보다 작은 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 계조를 감소시키는 단계를 더 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  7. 제 5 항에 있어서, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하는 단계는,
    상기 제1 계조가 최대 계조 또는 최소 계조에 상응하는 경우에, 상기 제1 계조를 유지하는 단계를 더 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  8. 제 1 항에 있어서, 상기 제2 서브 픽셀 데이터들을 선택적으로 보정하는 단계는,
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 크거나 같고 제2 기준 값보다 작은 경우에, 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하는 단계;
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 상기 제2 기준 값보다 크거나 같고 제3 기준 값보다 작은 경우에, 제2 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하는 단계;
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 상기 제3 기준 값보다 크거나 같은 경우에, 제3 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하는 단계; 및
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 작은 경우에, 상기 제2 서브 픽셀 데이터들을 유지하는 단계를 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  9. 제 8 항에 있어서,
    상기 제2 기준 값은 상기 제1 기준 값보다 크고 상기 제3 기준 값보다 작으며, 상기 제2 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량은 상기 제1 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량보다 크고 상기 제3 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량보다 작은 것을 특징으로 하는 표시 패널의 구동 방법.
  10. 제 1 항에 있어서,
    상기 표시 패널은 복수의 서브 픽셀들 및 상기 복수의 서브 픽셀들과 연결되는 복수의 게이트 라인들을 포함하고,
    상기 복수의 게이트 라인들 중 상기 제2 수평 주기 동안에 활성화되는 제1 게이트 라인은, 상기 제1 게이트 라인과 인접하는 제1 서브 픽셀 행에 배치되는 제1 서브 픽셀들 중 일부 및 상기 제1 게이트 라인과 인접하고 상기 제1 서브 픽셀 행과 다른 제2 서브 픽셀 행에 배치되는 제2 서브 픽셀들 중 일부와 연결되는 것을 특징으로 하는 표시 패널의 구동 방법.
  11. 제 10 항에 있어서,
    상기 복수의 서브 픽셀들 중 동일한 서브 픽셀 행에 배치되고 서로 인접한 적어도 두 개의 서브 픽셀들은 하나의 픽셀을 형성하는 것을 특징으로 하는 표시 패널의 구동 방법.
  12. 복수의 게이트 라인들 및 복수의 데이터 라인들과 연결되는 복수의 서브 픽셀들을 포함하는 표시 패널;
    제1 수평 주기 동안에 제1 서브 픽셀 데이터들을 기초로 제1 데이터 전압들을 발생하여 상기 데이터 라인들에 인가하고, 상기 제1 수평 주기 이후의 제2 수평 주기 동안에 제2 서브 픽셀 데이터들을 기초로 제2 데이터 전압들을 발생하여 상기 데이터 라인들에 인가하는 데이터 구동부; 및
    상기 데이터 구동부를 제어하고, 상기 제1 서브 픽셀 데이터들과 관련된 제1 전체(total) 계조를 획득하고, 상기 제2 서브 픽셀 데이터들과 관련된 제2 전체 계조를 획득하며, 상기 제1 전체 계조와 상기 제2 전체 계조에 기초하여 상기 제2 서브 픽셀 데이터들을 선택적으로 보정하는 타이밍 제어부를 포함하는 표시 장치.
  13. 제 12 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터들의 제1 계조들을 합산하여 제1 합(sum) 계조를 발생하고,
    상기 제1 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터들의 제2 계조들을 합산하여 제2 합 계조를 발생하며,
    상기 제1 합 계조에서 상기 제2 합 계조를 감산하여 상기 제1 전체 계조를 발생하는 것을 특징으로 하는 표시 장치.
  14. 제 12 항에 있어서, 상기 타이밍 제어부는,
    상기 제2 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터들의 제1 계조들을 합산하여 제1 합 계조를 발생하고,
    상기 제2 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터들의 제2 계조들을 합산하여 제2 합 계조를 발생하며,
    상기 제1 합 계조에서 상기 제2 합 계조를 감산하여 상기 제2 전체 계조를 발생하는 것을 특징으로 하는 표시 장치.
  15. 제 12 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 크거나 같은 경우에, 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하고,
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 작은 경우에, 상기 제2 서브 픽셀 데이터들을 유지하는 것을 특징으로 하는 표시 장치.
  16. 제 15 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 전체 계조가 상기 제2 전체 계조보다 큰 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들 중 정극성의 서브 픽셀 데이터의 제1 계조를 감소시키고,
    상기 제1 전체 계조가 상기 제2 전체 계조보다 작은 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제1 계조를 증가시키는 것을 특징으로 하는 표시 장치.
  17. 제 16 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 전체 계조가 상기 제2 전체 계조보다 큰 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들 중 부극성의 서브 픽셀 데이터의 제2 계조를 증가시키고,
    상기 제1 전체 계조가 상기 제2 전체 계조보다 작은 경우에, 상기 제1 룩업 테이블에 기초하여 상기 제2 계조를 감소시키는 것을 특징으로 하는 표시 장치.
  18. 제 16 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 계조가 최소 계조 또는 최대 계조에 상응하는 경우에, 상기 제1 계조를 유지하는 것을 특징으로 하는 표시 장치.
  19. 제 12 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 크거나 같고 제2 기준 값보다 작은 경우에, 제1 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하고,
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 상기 제2 기준 값보다 크거나 같고 제3 기준 값보다 작은 경우에, 제2 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하고,
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 상기 제3 기준 값보다 크거나 같은 경우에, 제3 룩업 테이블에 기초하여 상기 제2 서브 픽셀 데이터들을 보정하며,
    상기 제1 전체 계조와 상기 제2 전체 계조의 차이가 제1 기준 값보다 작은 경우에, 상기 제2 서브 픽셀 데이터들을 유지하는 것을 특징으로 하는 표시 장치.
  20. 제 19 항에 있어서,
    상기 제2 기준 값은 상기 제1 기준 값보다 크고 상기 제3 기준 값보다 작으며, 상기 제2 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량은 상기 제1 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량보다 크고 상기 제3 룩업 테이블에 의한 상기 제2 서브 픽셀 데이터들의 보정량보다 작은 것을 특징으로 하는 표시 장치.
KR1020140155647A 2014-11-10 2014-11-10 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 KR20160055620A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140155647A KR20160055620A (ko) 2014-11-10 2014-11-10 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
US14/688,964 US20160133176A1 (en) 2014-11-10 2015-04-16 Method of operating display panel and display apparatus performing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140155647A KR20160055620A (ko) 2014-11-10 2014-11-10 표시 패널의 구동 방법 및 이를 수행하는 표시 장치

Publications (1)

Publication Number Publication Date
KR20160055620A true KR20160055620A (ko) 2016-05-18

Family

ID=55912671

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140155647A KR20160055620A (ko) 2014-11-10 2014-11-10 표시 패널의 구동 방법 및 이를 수행하는 표시 장치

Country Status (2)

Country Link
US (1) US20160133176A1 (ko)
KR (1) KR20160055620A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10133116B2 (en) 2016-02-03 2018-11-20 Samsung Display Co., Ltd. Liquid crystal display device

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102342685B1 (ko) 2015-03-05 2021-12-24 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
WO2016171069A1 (ja) * 2015-04-24 2016-10-27 シャープ株式会社 表示制御装置、液晶表示装置、表示制御プログラム及び記録媒体
CN106920500B (zh) 2017-05-02 2020-09-11 惠科股份有限公司 显示驱动方法及显示驱动装置
CN108172183B (zh) * 2018-01-02 2020-06-02 京东方科技集团股份有限公司 一种像素补偿方法、像素补偿装置及显示装置
US11017709B2 (en) * 2018-03-02 2021-05-25 Xianyang Caihong Optoelectronics Technology Co., Ltd Driving method for pixel matrix and display device
KR20200139297A (ko) * 2019-06-03 2020-12-14 삼성디스플레이 주식회사 표시 장치
EP3980985A1 (en) * 2019-09-09 2022-04-13 Google LLC Technique for reducing display crosstalk and systems implementing the same

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101388583B1 (ko) * 2007-06-12 2014-04-24 삼성디스플레이 주식회사 구동장치, 이를 갖는 표시장치 및 표시장치의 구동방법
KR20120109805A (ko) * 2011-03-28 2012-10-09 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR101911087B1 (ko) * 2011-11-22 2018-12-31 리쿠아비스타 비.브이. 전기 습윤 표시 패널의 구동 방법 및 이를 수행하는 전기 습윤 표시 장치
KR102015638B1 (ko) * 2012-01-03 2019-08-29 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102048075B1 (ko) * 2013-02-27 2019-11-25 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10133116B2 (en) 2016-02-03 2018-11-20 Samsung Display Co., Ltd. Liquid crystal display device

Also Published As

Publication number Publication date
US20160133176A1 (en) 2016-05-12

Similar Documents

Publication Publication Date Title
KR20160055620A (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR100429521B1 (ko) 액정표시장치 및 그의 구동방법
JP6309777B2 (ja) 表示装置、表示パネルドライバ、及び、表示パネルの駆動方法
KR102015638B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102225280B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR102063313B1 (ko) 표시 장치 및 그 구동 방법
CN106023939B (zh) 液晶显示器及其驱动方法
KR102164701B1 (ko) 표시 장치 및 이의 구동 방법
KR101385469B1 (ko) 액정표시장치 및 이의 구동방법
KR102356647B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR20070009784A (ko) 표시 장치 및 영상 신호 보정 방법
US10152942B2 (en) Display apparatus and method of operating the same
JP2017015751A (ja) 表示パネルドライバ、表示装置及び表示パネルの駆動方法
KR102615990B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
JP6347957B2 (ja) 表示装置、表示パネルドライバ、及び、表示パネルの駆動方法
JP2007178561A (ja) 表示装置およびその駆動方法
KR20120077751A (ko) 데이터 보상 방법, 이를 수행하기 위한 데이터 보상 장치 및 이 데이터 보상 장치를 포함하는 표시 장치
CN110827733B (zh) 用于显示面板的显示方法与显示设备
KR20120128904A (ko) 액정 표시 장치의 구동 장치 및 방법
KR20180112924A (ko) 표시 장치 및 이의 구동 방법
KR20120089081A (ko) 액정 표시 장치, 영상 신호 보정 장치 및 영상 신호 보정 방법
WO2014156402A1 (ja) 液晶表示装置およびその駆動方法
WO2013015209A1 (ja) 液晶表示装置
KR102416343B1 (ko) 표시 장치 및 이의 구동 방법
KR102278396B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid