KR20180037048A - 픽셀 구동 회로 - Google Patents

픽셀 구동 회로 Download PDF

Info

Publication number
KR20180037048A
KR20180037048A KR1020187006540A KR20187006540A KR20180037048A KR 20180037048 A KR20180037048 A KR 20180037048A KR 1020187006540 A KR1020187006540 A KR 1020187006540A KR 20187006540 A KR20187006540 A KR 20187006540A KR 20180037048 A KR20180037048 A KR 20180037048A
Authority
KR
South Korea
Prior art keywords
line
gate scan
goa
charge sharing
pulse signal
Prior art date
Application number
KR1020187006540A
Other languages
English (en)
Other versions
KR102029607B1 (ko
Inventor
썅양 쒸
Original Assignee
센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 filed Critical 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Publication of KR20180037048A publication Critical patent/KR20180037048A/ko
Application granted granted Critical
Publication of KR102029607B1 publication Critical patent/KR102029607B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

픽셀 구동 회로에 있어서, 제n행 픽셀유닛(5)을 대응하여 제n 메인 게이트 스캔라인(G(n))과 전하공유 게이트 스캔라인(GS(n))을 설치하고, 메인 게이트 스캔라인(G(n))을 통해 메인구역 픽셀전극(51)과 서브구역 픽셀전극(52)의 충전을 제어하고, 전하공유 게이트 스캔라인(GS(n))을 통해 서브구역 픽셀전극(52)의 전위를 풀다운 하는 것을 제어하며, 제1 GOA구동모듈(6)과 제2 GOA구동모듈(7)을 설치하여 각각 메인 게이트 스캔 펄스신호와 전하공유 게이트 스캔 펄스신호를 제공하고, 또한, 제1 GOA구동모듈(6)은 제2 GOA구동모듈(7)보다 한 펄스 넓이를 앞서 구동하여, 제n 메인 게이트 스캔라인(G(n))에서 전송된 메인 게이트 스캔 펄스신호가 제n 전하공유 게이트 스캔라인(GS(n))에서 전송된 전하공유 게이트 스캔 펄스신호보다 하나 펄스 넓이만큼 앞서도록 하여, 정 방향 스캔구동과 역 방향 스캔구동 시 모두 색 편차 보상기능을 구현 가능하도록 한다.

Description

픽셀 구동 회로
본 발명은 액정 디스플레이 기술분야에 관한 것이며, 특히 픽셀 구동 회로에 관한 것이다.
액정 디스플레이 장치(Liquid Crystal Display, LCD)는 현재 가장 널리 사용하는 평판 디스플레이 장치 중의 하나다. 액정 패널은 액정 디스플레이 장치의 핵심 구성부분에 속한다. 액정 패널은 일반적으로 컬러 필터 기판(Color Filter, CF), 박막 트랜지스터 어레이 기판(Thin Film Transistor Array Substrate, TFT Array Substrate) 및 두 기판 사이에 배치된 액정층(Liquid Crystal Layer)으로 구성된다. 통상, 어레이 기판, 컬러 필터 기판에는 픽셀전극, 공동전극이 각각 설치된다. 전압이 픽셀전극과 공동전극에 인가된 경우 액정층에서 전기장이 발생하게 된다. 상기 전기장은 액정분자의 방향성을 결정하여, 액정층에 입사된 관선의 편광을 조절하여, 액정 패널이 이미지를 디스플레이 하게 된다.
현재, 업계에서는 고분자 안정화 수직 배향(Polymer Stabilized Vertical Alignment, PSVA)로 불리는 기술이 발전되고 있으며, 이에 따라 PSVA형 액정 패널도 출시되고 있다. PSVA기술은 액정 재료 중에 적정농도의 모노머(Monomer)을 섞어 균일하게 교반 한다. 그 다음, 혼합된 액정 재료를 가열기에 넣어 등방성(Isotropy) 상태까지 가영하고, 온도가 실온으로 떨어지면, 액정 혼합물은 네마틱(Nematic) 상태로 돌아간다. 그 다음, 액정 혼합물을 어레이 기판과 컬러 필터 기판 사이에 주입시키고 전압을 인가한다. 전압이 인가되어 액정분자의 배열이 안정될 경우, 자외선 또는 가열의 방식을 이용하여 모노머를 중합반응을 시켜 폴리머층을 형성한다. 이를 통해 액정분자를 안정적으로 배향하는 목적을 달성한다.
도 1에서 도시된 바와 같이, 시각을 증가하기 위하여, 종래 기술은 일반적으로 픽셀전극을 "米"자형 구조로 설계한다. 픽셀전극은 트립형 수직 트렁크(100)와 트립형 수평 트렁크(200)를 포함하고, 수직 트렁크(100)와 수평 트렁크(200)은 중심 수직 교차된다. 여기서, 중심 수직교차는 수직 트렁크(100)와 수평 트렁크(200)가 서로 수직하는 것이며, 양자는 전체 픽셀전극을 면적이 같은 4개 영역(domain)으로 나눈다. 각 픽셀전극 영역은 모두 수직 트렁크(100) 또는 수평 트렁크(200)와 ±45°, ±135°된 각도의 트립형 브랜치(Slit, 300)를 배치하여 구성된다. 각 트립형 브랜치(300)는 수직 트렁크(100) 및 수평 트렁크(200)와 같은 편면에 위치하며, 도 1에 도시된 상하 및 좌우가 모두 거울 대칭으로 된 "米"자형의 픽셀전극 구조를 형성한다.
이러한 "米"자형 픽셀전극 구조는, 각 픽셀전극 영역 내의 트립형 브랜치(300)가 수직 트렁크(100) 및 수평 트렁크(200)와의 각도가 같으므로, 일정한 시각적 색차(色差) 또는 시각적 색 편차가 존재하여, 액정 패널의 투과율도 떨어진다.
시각적 색차 또는 시각적 색 편차를 개선하기 위하여, 종래 기술은 픽셀유닛을 메인 구역과 서브 구역으로 나누고, 메인 구역 내에 독립된 메인구역 픽셀전극을 설치하고, 서브 구역 내에 독립된 서브구역 픽셀전극을 설치하며, 메인구역 픽셀전극과 서브구역 픽셀전극은 모두 도 1에서 도시된 "米"자형 구조를 갖는다. 도 2에서 도시되 바와 같이, 종래의 TFT 어레이 기판 상에 설치된 픽셀 구동 회로는 어레이로 배치된 복수의 픽셀유닛(500)과, 하에서 상으로 제n행 픽셀유닛에 대응하여 설치된 수평 방향에 따라 연장된 제n 게이트 스캔라인(G(n))과, 좌우로 제m열 픽셀유닛에 대응하여 설치된 수직 방향에 따라 연장된 제m 데이터라인(D(m))를 포함하되, n과 m은 모두 양의 정수이다. 각 픽셀유닛은 모두 제1 박막트랜지스터(T10), 제2 박막트랜지스터(T20), 제3 박막트랜지스터(T30), 메인구역 픽셀전극(501), 서브구역 픽셀전극(502), 및 전하공유 캐패시터(C10)를 포함한다. 제n행제m 열 픽셀유닛(500)에 대하여, 상기 제1 박막트랜지스터(T10)의 게이트는 제n 게이트 스캔라인(G(n))에 전기적으로 연결되고, 소스는 제m 데이터라인(D(m))에 전기적으로 연결되고, 드레인은 메인구역 픽셀전극(501)에 전기적으로 연결된다. 상기 제2 박막트랜지스터(T20)의 게이트는 제n 게이트 스캔라인(G(n))에 전기적으로 연결되고, 소스는 제m 데이터라인(D(m))에 전기적으로 연결되고, 드레인은 서브구역 픽셀전극(502)에 전기적으로 연결된다. 상기 제3 박막트랜지스터(T30)의 게이트는 다음 행의 픽셀유닛(500)에 대응된 제n+1 게이트 스캔라인(G(n+1))에 전기적으로 연결되고, 소스는 서브구역 픽셀전극(502)에 전기적으로 연결되고, 드레인은 전하공유 캐패시터(C1)의 일단에 전기적으로 연결되고, 전하공유 캐패시터(C1)의 타단은 공동전압(Com)을 받는다.
도 2에서 도시된 픽셀 구동 회로는 일 방향 스캔에만 적용되며, 즉, 게이트 스캔 펄스신호가 제1행에서 마지막 행까지 한 행씩 제공되며, 제n행 픽셀유닛(500)까지 스캔 될 경우, 제n 게이트 스캔 펄스신호는 고전위 펄스이고, 제n 게이트 스캔라인(G(n))은 고전위 신호를 전송하며, 제n행 픽셀유닛(500)의 모든 제1 박막트랜지스터(T10)와 제2 박막트랜지스터T(20)는 온 상태 되고, 제3 박막트랜지스터(T30)는 오프 상태이다. 제n행 제m열 픽셀유닛(500) 내의 메인구역 픽셀전극(501)과 서브구역 픽셀전극(502)은 같은 전위 되기까지 충전된다. 이어서, 제n+1행 픽셀유닛(500)까지 스캔 될 경우, 제n+1행 게이트 스캔 펄스신호는 고전위 펄스이고, 제n+1 게이트 스캔라인G(n+1)은 고전위 신호를 전송하며, 제n행 픽셀유닛(500)의 모든 제1 박막트랜지스터(T10)와 제2 박막트랜지스터(T20)는 오프 상태가 되고, 제3 박막트랜지스터(T30)는 온 상태가 된다. 제n행 제m열 픽셀유닛(500) 내의 전하공유 캐패시터(C10)는 서브구역 픽셀전극(502)의 전압을 풀다운 시키고, 메인구역 픽셀전극(501)과 서브구역 픽셀전극(502)의 전압이 서로 다르게 되어, 액정 패널이 시각 차이로 발생된 색 편차 현상을 해소시킨다.
그러나 역 방향 스캔, 즉, 게이트 스캔 펄스신호가 마지막 행에서 제1행으로 한 행씩 제공될 경우, 제n행 제m열 픽셀유닛(500) 내의 메인구역 픽셀전극(501)과 서브구역 픽셀전극(502)은 충전 후 같은 전압을 유지하게 되어 색 편차 보상을 구현 할 수 없다.
본 발명의 목적은, 정 방향 스캔구동과 역 방향 스캔구동 시 색 편차 보상기능을 전부 구현 가능하여 액정 패널의 디스플레이 품질을 향상시키는 픽셀 구동 회로를 제공하는데 있다.
상기 목적을 달성하기 위하여, 본 발명은 어레이로 배치된 복수의 픽셀유닛, 상하로 제n행 픽셀유닛에 대응하여 설치된 수평 방향에 따라 연장된 제n 메인 게이트 스캔라인, 상하로 제n행 픽셀유닛에 대응하여 설치된 수평 방향에 따라 연장된 제n 전하공유 게이트 스캔라인, 및 좌우로 제m열 픽셀유닛에 대응하여 설치된 수직 방향에 따라 연장된 제m 데이터라인을 포함하되, n과 m은 모두 양의 정수이며;
각 픽셀유닛은 모두 제1 박막트랜지스터, 제2 박막트랜지스터, 제3 박막트랜지스터, 메인구역 픽셀전극, 서브구역 픽셀전극, 및 전하공유 캐패시터를 포함하며; 제n행 제m열 픽셀유닛에 대하여, 상기 제1 박막트랜지스터의 게이트는 제n 메인 게이트 스캔라인에 전기적으로 연결되고, 소스는 제m 데이터라인에 전기적으로 연결되고, 드레인은 메인구역 픽셀전극에 전기적으로 연결되며, 상기 제2 박막트랜지스터의 게이트는 제n 메인 게이트 스캔라인에 전기적으로 연결되고, 소스는 제m 데이터라인에 전기적으로 연결되고, 드레인은 서브구역 픽셀전극에 전기적으로 연결되며, 상기 제3 박막트랜지스터의 게이트는 제n 전하공유 게이트 스캔라인에 전기적으로 연결되고, 소스는 서브구역 픽셀전극에 전기적으로 연결되고, 드레인은 전하공유 캐패시터의 일단에 전기적으로 연결되고, 전하공유 캐패시터의 타단은 공동전압을 받으며;
제n 메인 게이트 스캔라인은 제n 메인 게이트 스캔 펄스신호를 전송하고, 제n 전하공유 게이트 스캔라인은 제n 전하공유 게이트 스캔 펄스신호를 전송하되, 상기 제n 메인 게이트 스캔 펄스신호는 제n 전하공유 게이트 스캔 펄스신호보다 한 펄스 넓이만큼 앞서는 것을 특징으로 하는 픽셀 구동 회로를 제공한다.
상기 픽셀 구동 회로는 모든 메인 게이트 스캔라인과 전기적으로 연결되고, 메인 게이트 스캔라인으로 메인 게이트 스캔 펄스신호를 제공하는 제1 GOA구동모듈과, 모든 전하공유 게이트 스캔라인과 전기적으로 연결되고, 전하공유 게이트 스캔라인으로 전하공유 게이트 스캔 펄스신호를 제공하는 제2 GOA구동모듈을 더 포함하며;
상기 제1 GOA구동모듈과 제2 GOA구동모듈은 동시에 정 방향 스캔구동 또는 동시에 역방향 스캔 구동하며; 상기 제1 GOA구동모듈은 제2 GOA구동모듈보다 한 펄스 넓이만큼 먼저 구동한다.
제1 GOA구동모듈로 제1 스캔가동신호를 입력하여 메인 게이트 스캔라인의 한 라인씩 진행하여 스캔을 시작하며; 제2 GOA구동모듈로 제2 스캔가동신호을 입력하여 전하공유 게이트 스캔라인의 한 라인씩 진행하여 스캔을 시작하며; 상기 제1 스캔가동신호는 제2 스캔가동신호보다 한 펄스 넓이만큼 앞선다.
상기 제1 GOA구동모듈과 제2 GOA구동모듈이 동시에 정방향으로 스캔구동 할 경우, 제1 GOA구동모듈은 제1 라인에서 마지막 라인까지의 순서로 메인 게이트 스캔 펄스신호를 제공하며, 메인 게이트 스캔라인은 제1 라인에서 마지막 라인까지의 순서로 상하로 한 라인씩 메인 게이트 스캔 펄스신호를 전송하며, 제2 GOA구동모듈은 제1 라인에서 마지막 라인까지의 순서로 전하공유 게이트 스캔 펄스신호를 제공하고, 전하공유 게이트 스캔라인은 제1 라인에서 마지막 라인까지의 순서로 상하로 한 라인씩 전하공유 게이트 스캔 펄스신호를 전송한다.
상기 제1 GOA구동모듈과 제2 GOA구동모듈이 동시에 역방향으로 스캔구동 할 경우, 제1 GOA구동모듈은 마지막 라인에서 제1 라인까지의 순서로 메인 게이트 스캔 펄스신호를 제공하고, 메인 게이트 스캔라인은 마지막 라인에서 제1 라인까지의 순서로 하에서 상으로 한 라인씩 메인 게이트 스캔 펄스신호를 전송하고, 제2 GOA구동모듈은 마지막 라인에서 제1 라인까지의 순서로 전하공유 게이트 스캔 펄스신호를 제공하고, 전하공유 게이트 스캔라인은 마지막 라인에서 제1 라인까지 순서로 하에서 상으로 한 라인씩 전하공유 게이트 스캔 펄스신호를 전송한다.
상기 메인구역 픽셀전극과 서브구역 픽셀전극은 모두 "米"자형 구조이고, 재료는 모두 ITO이다.
상기 메인 게이트 스캔 펄스신호와 전하공유 게이트 스캔 펄스신호의 펄스 넓이는 서로 같다.
상기 제1 GOA구동모듈과 제2 GOA구동모듈은 각각 상기 어레이로 배치된 복수의 픽셀유닛의 좌우 양변에 설치된다.
한편, 본 발명은 어레이로 배치된 복수의 픽셀유닛, 상하로 제n행 픽셀유닛에 대응하여 설치된 수평 방향에 따라 연장된 제n 메인 게이트 스캔라인, 상하로 제n행 픽셀유닛에 대응하여 설치된 수평 방향에 따라 연장된 제n 전하공유 게이트 스캔라인, 및 좌우로 제m열 픽셀유닛에 대응하여 설치된 수직 방향에 따라 연장된 제m 데이터라인을 포함하되, n과 m은 모두 양의 정수이며;
각 픽셀유닛은 모두 제1 박막트랜지스터, 제2 박막트랜지스터, 제3 박막트랜지스터, 메인구역 픽셀전극, 서브구역 픽셀전극, 및 전하공유 캐패시터를 포함하며; 제n행 제m열 픽셀유닛에 대하여, 상기 제1 박막트랜지스터의 게이트는 제n 메인 게이트 스캔라인에 전기적으로 연결되고, 소스는 제m 데이터라인에 전기적으로 연결되고, 드레인은 메인구역 픽셀전극에 전기적으로 연결되며, 상기 제2 박막트랜지스터의 게이트는 제n 메인 게이트 스캔라인에 전기적으로 연결되고, 소스는 제m 데이터라인에 전기적으로 연결되고, 드레인은 서브구역 픽셀전극에 전기적으로 연결되며, 상기 제3 박막트랜지스터의 게이트는 제n 전하공유 게이트 스캔라인에 전기적으로 연결되고, 소스는 서브구역 픽셀전극에 전기적으로 연결되고, 드레인은 전하공유 캐패시터의 일단에 전기적으로 연결되고, 전하공유 캐패시터의 타단은 공동전압을 받으며;
제n 메인 게이트 스캔라인은 제n 메인 게이트 스캔 펄스신호를 전송하고, 제n 전하공유 게이트 스캔라인은 제n 전하공유 게이트 스캔 펄스신호를 전송하되, 상기 제n 메인 게이트 스캔 펄스신호는 제n 전하공유 게이트 스캔 펄스신호보다 한 펄스 넓이를 앞서며;
모든 메인 게이트 스캔라인과 전기적으로 연결되고, 메인 게이트 스캔라인로 메인 게이트 스캔 펄스신호를 제공하는 제1 GOA구동모듈과, 모든 전하공유 게이트 스캔라인과 전기적으로 연결되고, 전하공유 게이트 스캔라인로 전하공유 게이트 스캔 펄스신호를 제공하는 제2 GOA구동모듈을 더 포함하며;
상기 제1 GOA구동모듈과 제2 GOA구동모듈은 동시에 정 방향 스캔구동 또는 동시에 역방향 스캔 구동하며; 상기 제1 GOA구동모듈은 제2 GOA구동모듈보다 한 펄스 넓이만큼 먼저 구동되며;
여기서, 상기 메인구역 픽셀전극과 서브구역 픽셀전극은 모두 "米"자형 구조이고, 재료는 모두 ITO인 것을 특징으로 하는 픽셀 구동 회로를 제공한다.
본 발명에서 제공된 픽셀 구동 회로는, 제n행 픽셀유닛을 대응하여 제n 메인 게이트 스캔라인과 제n 전하공유 게이트 스캔라인을 설치하고, 메인 게이트 스캔라인을 통해 메인구역 픽셀전극과 서브구역 픽셀전극의 충전을 제어하고, 전하공유 게이트 스캔라인을 통해 서브구역 픽셀전극의 전위 풀다운 하는 것을 제어하며, 제1 GOA구동모듈이 메인 게이트 스캔 펄스신호를 제공하고, 제2 GOA구동모듈이 전하공유 게이트 스캔 펄스신호를 제공하도록 설치하며, 또한 제1 GOA구동모듈이 제2 GOA구동모듈보다 한 펄스 넓이만큼 먼저 구동 시켜, 제n 메인 게이트 스캔라인에서 전송된 제n 메인 게이트 스캔 펄스신호가 제n 전하공유 게이트 스캔라인에서 전송된 제n 전하공유 게이트 스캔 펄스신호보다 한 펄스 넓이를 앞서도록 한다. 이런 경우, 정 방향 스캔구동 또는 역 방향 스캔구동 시, 모두 색 편차 보상 기능을 구현할 수 있어, 액정 패널의 디스플레이 품질을 향상시킨다.
본 발명의 특징 및 기술 내용을 진일보로 이해하기 위하여, 본 발명과 관련된 상세한 설명과 첨부도면을 참조하길 바란다. 그러나, 첨부 도면은 참고용과 설명용으로만 사용될 것이며 본 발명을 한정하는 것으로 사용되지는 않는다.
첨부 도면에서,
도 1은 "米"자형 픽셀전극의 구조 개략도이다.
도 2는 종래의 픽셀 구동 회로의 회로도이다.
도 3은 본 발명의 픽셀 구동 회로의 회로도이다.
도 4는 본 발명의 픽셀 구동 회로의 정 방향 스캔구동 시의 순서도이다.
도 5는 본 발명의 픽셀 구동 회로의 역 방향 스캔구동 시의 순서도이다.
이하, 본 발명에서 사용한 기술수단 및 그 효과를 설명하기 위하여, 본 발명의 바람직한 실시예 및 그 첨부 도면을 결합하여 상세히 설명한다.
도 3, 도 4, 와 도 5를 동시 참조하면, 본 발명은 픽셀 구동 회로를 제공하며, 어레이로 배치된 복수의 픽셀유닛(5), 상하로 제n행 픽셀유닛(5)에 대응하여 설치된 수평 방향에 따라 연장된 제n 메인 게이트 스캔라인(G(n)), 상하로 제n행 픽셀유닛(5)에 대응하여 설치된 수평 방향에 따라 연장된 제n 전하공유 게이트 스캔라인(GS(n)), 및 좌우로 제m열 픽셀유닛(5)에 대응하여 설치된 수직 방향에 따라 연장된 제m 데이터라인(D(m))을 포함하되, n과 m은 모두 양의 정수이다.
도 3에서 도시된 바와 같이, 각 픽셀유닛(5)은 모두 제1 박막트랜지스터(T1), 제2 박막트랜지스터(T2), 제3 박막트랜지스터(T3), 메인구역 픽셀전극(51), 서브구역 픽셀전극(52), 및 전하공유 캐패시터(C1)를 포함하며; 제n행 제m열 픽셀유닛(5)에 대하여, 상기 제1 박막트랜지스터(T1)의 게이트는 제n 메인 게이트 스캔라인(G(n))에 전기적으로 연결되고, 소스는 제m 데이터라인(D(m))에 전기적으로 연결되고, 드레인은 메인구역 픽셀전극(51)에 전기적으로 연결되며, 상기 제2 박막트랜지스터(T2)의 게이트는 제n 메인 게이트 스캔라인(G(n))에 전기적으로 연결되고, 소스는 제m 데이터라인(D(m))에 전기적으로 연결되고, 드레인은 서브구역 픽셀전극(52)에 전기적으로 연결되며, 상기 제3 박막트랜지스터(T3)의 게이트는 제n 전하공유 게이트 스캔라인(GS(n))에 전기적으로 연결되고, 소스는 서브구역 픽셀전극(52)에 전기적으로 연결되고, 드레인은 전하공유 캐패시터(C1)의 일단에 전기적으로 연결되고, 전하공유 캐패시터의 타단은 공동전압을 받는다.
도 4, 도 5에서 도시된 바와 같이, 제n 메인 게이트 스캔라인G(n)은 제n 메인 게이트 스캔 펄스신호를 전송하고, 제n 전하공유 게이트 스캔라인GS(n)은 제n 전하공유 게이트 스캔 펄스신호를 전송하고, 여기서 메인 게이트 스캔라인은 메인구역 픽셀전극(51)과 서브구역 픽셀전극(52)의 충전을 제어하고, 전하공유 게이트 스캔라인은 서브구역 픽셀전극(52)의 전위를 풀다운 하는 것을 제어한다. 정 방향 스캔구동 이든지 아니면 역 방향 스캔구동 이든지, 상기 제n 메인 게이트 스캔 펄스신호는 항상 제n 전하공유 게이트 스캔 펄스신호보다 한 펄스 넓이만큼 앞선다. 즉, 제n행 픽셀유닛(5)에 대하여, 정 방향 스캔구동 이든지 아니면 역 방향 스캔구동 이든지, 상기 제n행 픽셀유닛(5)가 대응한 제n 메인 게이트 스캔 펄스신호는 항상 제n 전하공유스캔 펄스신호보다 한 펄스 넓이 먼저 생성된다. 따라서 상기 제n행 픽셀유닛(5) 내의 모든 제1 박막트랜지스터(T1)와 제2 박막트랜지스터(T2)은 먼저 온 상태 되고, 제n행 제m열 픽셀유닛(5) 내의 메인구역 픽셀전극(51)과 서브구역 픽셀전극(52)은 같은 전위까지 충전되고, 한 펄스 넓이의 충전을 유지한 후, 상기 제n행 픽셀유닛(5) 내의 모든 제1 박막트랜지스터(T1)와 제2 박막트랜지스터(T2) 모두 오프 상태가 되고, 제3 박막트랜지스터(T3)는 온 상태가 되고, 제n행 제m열 픽셀유닛(5) 내의 전하공유 캐패시터(C1)는 서브구역 픽셀전극(52)의 전위를 풀다운 시켜, 서브구역 픽셀전극(52)의 전압이 메인구역 픽셀전극(51)의 전압보다 낮추게 되어, 패널 시각의 차이로 생성된 색 편차를 보상한다.
진일보로, 상기 픽셀 구동 회로는 제1 GOA구동모듈(6)과 제2 GOA구동모듈(7)을 더 포함하며, 상기 제1 GOA구동모듈(6)은 모든 메인 게이트 스캔라인과 전기적으로 연결되고, 메인 게이트 스캔라인으로 메인 게이트 스캔 펄스신호를 제공한다. 제2 GOA구동모듈(7)은 모든 전하공유 게이트 스캔라인과 전기적으로 연결되고, 전하공유 게이트 스캔라인으로 전하공유 게이트 스캔 펄스신호를 제공한다. 상기 제1 GOA구동모듈(6)과 제2 GOA구동모듈(7)은 동시 정 방향 스캔구동 또는 동시에 역 방향 스캔구동을 진행한다. 상기 제1 GOA구동모듈(6)은 제2 GOA구동모듈(7)보다 한 펄스 넓이만큼 먼저 구동하여, 제n 메인 게이트 스캔라인(G(n))에서 전송한 제n 메인 게이트 스캔 펄스신호가 제n 전하공유 게이트 스캔 라인(GS(n))에서 전송한 제n 전하공유 게이트 스캔 펄스신호보다 한 펄스 넓이만큼 먼저 앞서게 된다. 바람직하게는, 상기 제1 GOA구동모듈(6), 제2 GOA구동모듈(7)은 상기 어레이로 배치된 복수의 픽셀유닛(5)의 좌우 양변에 설치된다.
제1 GOA구동모듈(6)로 제1 스캔가동신호(STV1)를 입력하여 메인 게이트 스캔라인의 한 라인씩 스캔을 시작하며; 제2 GOA구동모듈(7)로 제2 스캔가동신호(STV2)을 입력하여 전하공유 게이트 스캔라인의 한 라인씩 스캔을 시작하며; 상기 제1 스캔가동신호(STV1)는 제2 스캔가동신호(STV2)보다 한 펄스 넓이만큼 앞선다.
구체적으로, 도 3과 도 4을 동시 참조하면, 상기 제1 GOA구동모듈(6)과 제2 GOA구동모듈(7)이 동시에 정방향으로 스캔구동 할 경우, 제1 GOA구동모듈(6)은 제1 라인에서 마지막 라인까지의 순서로 메인 게이트 스캔 펄스신호를 제공하며, 메인 게이트 스캔라인은 제1 라인에서 마지막 라인까지의 순서 즉, G(1), G(2), G(3), G(4) …… G(Last)까지 의 순서로 상하로 한 라인씩 메인 게이트 스캔 펄스신호를 전송하며, 제2 GOA구동모듈(7)은 제1 라인에서 마지막 라인까지의 순서로 전하공유 게이트 스캔 펄스신호를 제공하고, 전하공유 게이트 스캔라인은 제1 라인에서 마지막 라인까지의 순서 즉, GS(1), GS(2), GS(3), GS(4) …… GS(Last)까지 의 순서로 상하로 한 라인씩 전하공유 게이트 스캔 펄스신호를 전송하고, 또한, 제n 메인 게이트 스캔라인G(n)에서 전송된 제n 메인 게이트 스캔 펄스신호는 항상 제n 전하공유 게이트 스캔라인GS(n)에서 전송된 제n 전하공유 게이트 스캔 펄스신호보다 한 펄스 넓이를 앞서므로, 상응된 제n행 픽셀유닛(5)가 제1 박막트랜지스터(T1)과 제2 박막트랜지스터(T2)를 먼저 온 상태가 되도록 하여, 메인구역 픽셀전극(51)과 서브구역 픽셀전극(52)을 같은 전위까지 충전시키고, 그 다음에 제3 박막트랜지스터(T3)를 온 상태가 되도록 하여, 전하공유 캐패시터(C1)가 서브구역 픽셀전극(52)의 전위를 풀다운 시키도록 확보한다.
도 3과 도 5을 동시 참조하면, 상기 제1 GOA구동모듈(6)과 제2 GOA구동모듈(7)이 동시에 역 방향으로 스캔구동 할 경우, 제1 GOA구동모듈(6)은 마지막 라인에서 제1 라인까지의 순서로 메인 게이트 스캔 펄스신호를 제공하며, 메인 게이트 스캔라인은 마지막 라인에서 제1 라인까지의 순서 즉, G(Last), G(Last-1), G(Last-2), G(Last-3) …… G(1)까지의 순서로 상하로 한 라인씩 메인 게이트 스캔 펄스신호를 전송하며, 제2 GOA구동모듈(7)은 마지막 라인에서 제1 라인까지의 순서로 전하공유 게이트 스캔 펄스신호를 제공하고, 전하공유 게이트 스캔라인은 마지막 라인에서 제1 라인까지의 순서 즉, GS(Last), GS(Last-1), GS(Last-2), GS(Last-3) …… GS(1)까지 의 순서로 상하로 한 라인씩 전하공유 게이트 스캔 펄스신호를 전송하고, 또한, 제n 메인 게이트 스캔라인G(n)에서 전송된 제n 메인 게이트 스캔 펄스신호는 항상 제n 전하공유 게이트 스캔라인GS(n)에서 전송된 제n 전하공유 게이트 스캔 펄스신호보다 한 펄스 넓이를 앞서므로, 상응된 제n행 픽셀유닛(5)가 제1 박막트랜지스터(T1)과 제2 박막트랜지스터(T2)를 먼저 온 상태가 되도록 하여, 메인구역 픽셀전극(51)과 서브구역 픽셀전극(52)을 같은 전위까지 충전시키고, 그 다음에 제3 박막트랜지스터(T3)를 온 상태가 되도록 하여, 전하공유 캐패시터(C1)가 서브구역 픽셀전극(52)의 전위를 풀다운 시키도록 확보한다.
구체적으로, 상기 메인구역 픽셀전극(51)과 서브구역 픽셀전극(52)은 모두 "米"자형 구조이고, 이는 종래 기술과 같다. 도 1을 참조하면, "米"자형 구조의 메인구역 픽셀전극(51)과 서브구역 픽셀전극(52)은 모두 트립형 수직 트렁크(100)와 트립형 수평 트렁크(200)를 포함하고, 수직 트렁크(100)와 수평 트렁크(200)은 중심 수직 교차한다. 여기서, 중심 수직교차는 수직 트렁크(100)와 수평 트렁크(200)가 서로 수직하는 것이며, 양자는 전체 픽셀전극을 면적이 같은 4개 영역으로 나눈다. 각 픽셀전극 영역은 모두 수직 트렁크(100) 또는 수평 트렁크(200)와 ±45°, ±135°된 각도의 트립형 브랜치(300)를 배치하여 구성된다. 각 트립형 브랜치(300)는 수직 트렁크(100) 및 수평 트렁크(200)와 같은 편면에 위치하며, 도 1에 도시된 상하 및 좌우가 모두 거울 대칭으로 된 "米"자형의 픽셀전극 구조를 형성하여, 서로 다른 영역의 액정이 서로 다른 방향으로 되도록 한다.
상기 메인구역 픽셀전극(51)과 서브구역 픽셀전극(52)의 재료는 모두 인듐주석산화물(Indium Tin Oxide, ITO)박막이다.
상기 내용을 종합하면, 본 발명의 픽셀 구동 회로는, 제n행 픽셀유닛을 대응하여 제n 메인 게이트 스캔라인과 제n 전하공유 게이트 스캔라인을 설치하고, 메인 게이트 스캔라인을 통해 메인구역 픽셀전극과 서브구역 픽셀전극의 충전을 제어하고, 전하공유 게이트 스캔라인을 통해 서브구역 픽셀전극의 전위 풀다운 하는 것을 제어하고, 제1 GOA구동모듈이 메인 게이트 스캔 펄스신호를 제공하고, 제2 GOA구동모듈이 전하공유 게이트 스캔 펄스신호를 제공하는 것을 설치하고, 또한 제1 GOA구동모듈이 제2 GOA구동모듈보다 한 펄스 넓이만큼 먼저 구동 시켜, 제n 메인 게이트 스캔라인에서 전송된 제n 메인 게이트 스캔 펄스신호가 제n 전하공유 게이트 스캔라인에서 전송된 제n 전하공유 게이트 스캔 펄스신호보다 한 펄스 넓이를 앞서도록 한다. 이런 경우, 정 방향 스캔구동 또는 역 방향 스캔구동 시, 모두 색 편차 보상 기능을 구현할 수 있어, 액정 패널의 디스플레이 품질을 향상시킨다.
이상 설명은, 본 기술분야의 당업자에게 있어서, 본 발명의 기술방안 및 기술사상에 의해 다른 다양한 상응된 수정 및 변형이 가능하며, 이러한 수정 및 변형은 모두 본 발명의 특허청구범위에 속해야 한다.

Claims (14)

  1. 어레이로 배치된 복수의 픽셀유닛, 상하로 제n행 픽셀유닛에 대응하여 설치된 수평 방향에 따라 연장된 제n 메인 게이트 스캔라인, 상하로 제n행 픽셀유닛에 대응하여 설치된 수평 방향에 따라 연장된 제n 전하공유 게이트 스캔라인, 및 좌우로 제m열 픽셀유닛에 대응하여 설치된 수직 방향에 따라 연장된 제m 데이터라인을 포함하되, n과 m은 모두 양의 정수이며;
    각 픽셀유닛은 모두 제1 박막트랜지스터, 제2 박막트랜지스터, 제3 박막트랜지스터, 메인구역 픽셀전극, 서브구역 픽셀전극, 및 전하공유 캐패시터를 포함하며; 제n행 제m열 픽셀유닛에 대하여, 상기 제1 박막트랜지스터의 게이트는 제n 메인 게이트 스캔라인에 전기적으로 연결되고, 소스는 제m 데이터라인에 전기적으로 연결되고, 드레인은 메인구역 픽셀전극에 전기적으로 연결되며, 상기 제2 박막트랜지스터의 게이트는 제n 메인 게이트 스캔라인에 전기적으로 연결되고, 소스는 제m 데이터라인에 전기적으로 연결되고, 드레인은 서브구역 픽셀전극에 전기적으로 연결되며, 상기 제3 박막트랜지스터의 게이트는 제n 전하공유 게이트 스캔라인에 전기적으로 연결되고, 소스는 서브구역 픽셀전극에 전기적으로 연결되고, 드레인은 전하공유 캐패시터의 일단에 전기적으로 연결되고, 전하공유 캐패시터의 타단은 공동전압을 받으며;
    제n 메인 게이트 스캔라인은 제n 메인 게이트 스캔 펄스신호를 전송하고, 제n 전하공유 게이트 스캔라인은 제n 전하공유 게이트 스캔 펄스신호를 전송하되, 상기 제n 메인 게이트 스캔 펄스신호는 제n 전하공유 게이트 스캔 펄스신호보다 한 펄스 넓이를 앞서는 것을 특징으로 하는 픽셀 구동 회로.
  2. 청구항 1에 있어서,
    모든 메인 게이트 스캔라인과 전기적으로 연결되고, 메인 게이트 스캔라인으로 메인 게이트 스캔 펄스신호를 제공하는 제1 GOA구동모듈과, 모든 전하공유 게이트 스캔라인과 전기적으로 연결되고, 전하공유 게이트 스캔라인으로 전하공유 게이트 스캔 펄스신호를 제공하는 제2 GOA구동모듈을 더 포함하며;
    상기 제1 GOA구동모듈과 제2 GOA구동모듈은 동시에 정 방향 스캔구동 또는 동시에 역방향 스캔 구동하며; 상기 제1 GOA구동모듈은 제2 GOA구동모듈보다 한 펄스 넓이만큼 먼저 구동하는 것을 특징으로 하는 픽셀 구동 회로.
  3. 청구항 2에 있어서,
    제1 GOA구동모듈로 제1 스캔가동신호를 입력하여 메인 게이트 스캔라인의 한 라인씩 진행하는 스캔을 시작하고; 제2 GOA구동모듈로 제2 스캔가동신호을 입력하여 전하공유 게이트 스캔라인의 한 라인씩 진행하는 스캔을 시작하며; 상기 제1 스캔가동신호는 제2 스캔가동신호보다 한 펄스 넓이만큼 앞서는 것을 특징으로 하는 픽셀 구동 회로.
  4. 청구항 2에 있어서,
    상기 제1 GOA구동모듈과 제2 GOA구동모듈이 동시에 정 방향으로 스캔구동 할 경우, 제1 GOA구동모듈은 제1 라인에서 마지막 라인까지의 순서로 메인 게이트 스캔 펄스신호를 제공하며, 메인 게이트 스캔라인은 제1 라인에서 마지막 라인까지의 순서로 상하로 한 라인씩 메인 게이트 스캔 펄스신호를 전송하며, 제2 GOA구동모듈은 제1 라인에서 마지막 라인까지의 순서로 전하공유 게이트 스캔 펄스신호를 제공하고, 전하공유 게이트 스캔라인은 제1 라인에서 마지막 라인까지의 순서로 상하로 한 라인씩 전하공유 게이트 스캔 펄스신호를 전송하는 것을 특징으로 하는 픽셀 구동 회로.
  5. 청구항 2에 있어서,
    상기 제1 GOA구동모듈과 제2 GOA구동모듈이 동시에 역방향으로 스캔구동 할 경우, 제1 GOA구동모듈은 마지막 라인에서 제1 라인까지의 순서로 메인 게이트 스캔 펄스신호를 제공하고, 메인 게이트 스캔라인은 마지막 라인에서 제1 라인까지의 순서로 하에서 상으로 한 라인씩 메인 게이트 스캔 펄스신호를 전송하고, 제2 GOA구동모듈은 마지막 라인에서 제1 라인까지의 순서로 전하공유 게이트 스캔 펄스신호를 제공하고, 전하공유 게이트 스캔라인은 마지막 라인에서 제1 라인까지 순서로 하에서 상으로 한 라인씩 전하공유 게이트 스캔 펄스신호를 전송하는 것을 특징으로 하는 픽셀 구동 회로.
  6. 청구항 1에 있어서,
    상기 메인구역 픽셀전극과 서브구역 픽셀전극은 모두 "米"자형 구조이고, 재료는 모두 ITO인 것을 특징으로 하는 픽셀 구동 회로.
  7. 청구항 1에 있어서,
    상기 메인 게이트 스캔 펄스신호와 전하공유 게이트 스캔 펄스신호의 펄스 넓이는 서로 같은 것을 특징으로 하는 픽셀 구동 회로.
  8. 청구항 2에 있어서,
    상기 제1 GOA구동모듈과 제2 GOA구동모듈은 각각 상기 어레이로 배치된 복수의 픽셀유닛의 좌우 양변에 설치된 것을 특징으로 하는 픽셀 구동 회로.
  9. 어레이로 배치된 복수의 픽셀유닛, 상하로 제n행 픽셀유닛에 대응하여 설치된 수평 방향에 따라 연장된 제n 메인 게이트 스캔라인, 상하로 제n행 픽셀유닛에 대응하여 설치된 수평 방향에 따라 연장된 제n 전하공유 게이트 스캔라인, 및 좌우로 제m열 픽셀유닛에 대응하여 설치된 수직 방향에 따라 연장된 제m 데이터라인을 포함하되, n과 m은 모두 양의 정수이며;
    각 픽셀유닛은 모두 제1 박막트랜지스터, 제2 박막트랜지스터, 제3 박막트랜지스터, 메인구역 픽셀전극, 서브구역 픽셀전극, 및 전하공유 캐패시터를 포함하며; 제n행 제m열 픽셀유닛에 대하여, 상기 제1 박막트랜지스터의 게이트는 제n 메인 게이트 스캔라인에 전기적으로 연결되고, 소스는 제m 데이터라인에 전기적으로 연결되고, 드레인은 메인구역 픽셀전극에 전기적으로 연결되며, 상기 제2 박막트랜지스터의 게이트는 제n 메인 게이트 스캔라인에 전기적으로 연결되고, 소스는 제m 데이터라인에 전기적으로 연결되고, 드레인은 서브구역 픽셀전극에 전기적으로 연결되며, 상기 제3 박막트랜지스터의 게이트는 제n 전하공유 게이트 스캔라인에 전기적으로 연결되고, 소스는 서브구역 픽셀전극에 전기적으로 연결되고, 드레인은 전하공유 캐패시터의 일단에 전기적으로 연결되고, 전하공유 캐패시터의 타단은 공동전압을 받으며;
    제n 메인 게이트 스캔라인은 제n 메인 게이트 스캔 펄스신호를 전송하고, 제n 전하공유 게이트 스캔라인은 제n 전하공유 게이트 스캔 펄스신호를 전송하되, 상기 제n 메인 게이트 스캔 펄스신호는 제n 전하공유 게이트 스캔 펄스신호보다 한 펄스 넓이를 앞서며;
    모든 메인 게이트 스캔라인과 전기적으로 연결되고, 메인 게이트 스캔라인으로 메인 게이트 스캔 펄스신호를 제공하는 제1 GOA구동모듈과, 모든 전하공유 게이트 스캔라인과 전기적으로 연결되고, 전하공유 게이트 스캔라인으로 전하공유 게이트 스캔 펄스신호를 제공하는 제2 GOA구동모듈을 더 포함하며;
    상기 제1 GOA구동모듈과 제2 GOA구동모듈은 동시에 정 방향 스캔구동 또는 동시에 역방향 스캔 구동하며; 상기 제1 GOA구동모듈은 제2 GOA구동모듈보다 한 펄스 넓이만큼 먼저 구동되며;
    여기서, 상기 메인구역 픽셀전극과 서브구역 픽셀전극은 모두 "米"자형 구조이고, 재료는 모두 ITO인 것을 특징으로 하는 픽셀 구동 회로.
  10. 청구항 9에 있어서,
    제1 GOA구동모듈로 제1 스캔가동신호를 입력하여 메인 게이트 스캔라인의 한 라인씩 진행하여 스캔을 시작하며; 제2 GOA구동모듈로 제2 스캔가동신호을 입력하여 전하공유 게이트 스캔라인의 한 라인씩 진행하여 스캔을 시작하며; 상기 제1 스캔가동신호는 제2 스캔가동신호보다 한 펄스 넓이만큼 앞서는 것을 특징으로 하는 픽셀 구동 회로.
  11. 청구항 9에 있어서,
    상기 제1 GOA구동모듈과 제2 GOA구동모듈이 동시에 정방향으로 스캔구동 할 경우, 제1 GOA구동모듈은 제1 라인에서 마지막 라인까지의 순서로 메인 게이트 스캔 펄스신호를 제공하며, 메인 게이트 스캔라인은 제1 라인에서 마지막 라인까지의 순서로 상하로 한 라인씩 메인 게이트 스캔 펄스신호를 전송하며, 제2 GOA구동모듈은 제1 라인에서 마지막 라인까지의 순서로 전하공유 게이트 스캔 펄스신호를 제공하고, 전하공유 게이트 스캔라인은 제1 라인에서 마지막 라인까지의 순서로 상하로 한 라인씩 전하공유 게이트 스캔 펄스신호를 전송하는 것을 특징으로 하는 픽셀 구동 회로.
  12. 청구항 9에 있어서,
    상기 제1 GOA구동모듈과 제2 GOA구동모듈이 동시에 역방향으로 스캔구동 할 경우, 제1 GOA구동모듈은 마지막 라인에서 제1 라인까지의 순서로 메인 게이트 스캔 펄스신호를 제공하고, 메인 게이트 스캔라인은 마지막 라인에서 제1 라인까지의 순서로 하에서 상으로 한 라인씩 메인 게이트 스캔 펄스신호를 전송하고, 제2 GOA구동모듈은 마지막 라인에서 제1 라인까지의 순서로 전하공유 게이트 스캔 펄스신호를 제공하고, 전하공유 게이트 스캔라인은 마지막 라인에서 제1 라인까지 순서로 하에서 상으로 한 라인씩 전하공유 게이트 스캔 펄스신호를 전송하는 것을 특징으로 하는 픽셀 구동 회로.
  13. 청구항 9에 있어서,
    상기 메인 게이트 스캔 펄스신호와 전하공유 게이트 스캔 펄스신호의 펄스 넓이는 서로 같은 것을 특징으로 하는 픽셀 구동 회로.
  14. 청구항 9에 있어서,
    상기 제1 GOA구동모듈과 제2 GOA구동모듈은 각각 상기 어레이로 배치된 복수의 픽셀유닛의 좌우 양변에 설치된 것을 특징으로 하는 픽셀 구동 회로.
KR1020187006540A 2016-01-28 2016-05-17 픽셀 구동 회로 KR102029607B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201610061785.2A CN105609077B (zh) 2016-01-28 2016-01-28 像素驱动电路
CN201610061785.2 2016-01-28
PCT/CN2016/082412 WO2017128560A1 (zh) 2016-01-28 2016-05-17 像素驱动电路

Publications (2)

Publication Number Publication Date
KR20180037048A true KR20180037048A (ko) 2018-04-10
KR102029607B1 KR102029607B1 (ko) 2019-10-07

Family

ID=55988965

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020187006540A KR102029607B1 (ko) 2016-01-28 2016-05-17 픽셀 구동 회로

Country Status (6)

Country Link
US (1) US20180096663A1 (ko)
JP (1) JP6663488B2 (ko)
KR (1) KR102029607B1 (ko)
CN (1) CN105609077B (ko)
GB (1) GB2556580A (ko)
WO (1) WO2017128560A1 (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106200163A (zh) * 2016-07-25 2016-12-07 深圳市华星光电技术有限公司 阵列基板行驱动电路及液晶显示面板
CN107132709A (zh) * 2017-05-05 2017-09-05 惠科股份有限公司 液晶像素电路及其驱动方法与液晶显示面板
CN107424576B (zh) * 2017-08-02 2019-12-31 惠科股份有限公司 显示面板及其电荷分享控制方法
CN107300815B (zh) * 2017-08-14 2020-06-05 深圳市华星光电技术有限公司 阵列基板、液晶显示面板及其点反转驱动方法
CN107481690A (zh) * 2017-08-25 2017-12-15 惠科股份有限公司 画素结构及其应用于显示面板
CN107515499B (zh) * 2017-09-20 2021-01-12 Tcl华星光电技术有限公司 液晶显示面板
CN107643617A (zh) * 2017-10-25 2018-01-30 惠科股份有限公司 驱动装置及显示装置
CN107818770A (zh) * 2017-10-25 2018-03-20 惠科股份有限公司 显示面板的驱动装置及方法
CN108230981B (zh) * 2018-01-19 2021-06-01 厦门天马微电子有限公司 一种显示面板和显示装置
JP2019133982A (ja) * 2018-01-29 2019-08-08 キヤノン株式会社 撮像装置、撮像システム及び移動体
CN109683411A (zh) * 2019-01-15 2019-04-26 深圳市华星光电技术有限公司 一种像素结构及其显示面板
CN109637428B (zh) * 2019-02-18 2022-10-14 上海中航光电子有限公司 显示面板的驱动方法和显示装置
CN111710273B (zh) * 2019-03-18 2023-12-08 群创光电股份有限公司 显示设备
CN110429124A (zh) * 2019-08-12 2019-11-08 京东方科技集团股份有限公司 一种像素结构、显示面板以及显示装置
CN111308802B (zh) * 2020-03-12 2021-07-06 Tcl华星光电技术有限公司 一种阵列基板、显示面板
US11404449B2 (en) 2020-04-08 2022-08-02 Tcl China Star Optoelectronics Technology Co., Ltd. Display panel
CN111341209A (zh) * 2020-04-08 2020-06-26 Tcl华星光电技术有限公司 显示面板
CN113380211B (zh) * 2021-06-28 2022-10-28 厦门天马微电子有限公司 一种显示面板及其驱动方法、显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070070469A (ko) * 2005-12-29 2007-07-04 삼성전자주식회사 액정 표시 장치 및 이의 구동방법
CN102324224A (zh) * 2011-09-27 2012-01-18 深圳市华星光电技术有限公司 液晶显示装置及其驱动方法
KR20140013936A (ko) * 2012-07-26 2014-02-05 보에 테크놀로지 그룹 컴퍼니 리미티드 어레이 기판, 액정 패널 및 액정 디스플레이 장치
KR20150033024A (ko) * 2013-09-23 2015-04-01 엘지디스플레이 주식회사 표시장치
CN105278192A (zh) * 2015-11-13 2016-01-27 深圳市华星光电技术有限公司 像素驱动电路、阵列基板及液晶面板

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001356739A (ja) * 2000-06-14 2001-12-26 Sony Corp 表示装置およびその駆動方法
JP4571845B2 (ja) * 2004-11-08 2010-10-27 シャープ株式会社 液晶表示装置用基板及びそれを備えた液晶表示装置及びその駆動方法
JP2009145641A (ja) * 2007-12-14 2009-07-02 Epson Imaging Devices Corp 駆動装置、電気光学装置及び電子機器
TWI393973B (zh) * 2009-04-06 2013-04-21 Chunghwa Picture Tubes Ltd 液晶顯示器及相關方法
KR101739574B1 (ko) * 2009-07-14 2017-05-25 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 액정 표시 장치
US20120133576A1 (en) * 2009-10-21 2012-05-31 Sharp Kabushiki Kaisha Liquid crystal display device circuit, liquid crystal display device board, and liquid crystal display device
US20130100105A1 (en) * 2010-06-30 2013-04-25 Sharp Kabushiki Kaisha Signal generator circuit, liquid crystal display device
US8928707B2 (en) * 2011-09-27 2015-01-06 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal display device and driving method thereof
JP5775812B2 (ja) * 2011-12-27 2015-09-09 富士フイルム株式会社 放射線画像検出装置およびその駆動方法
CN103810949A (zh) * 2012-11-06 2014-05-21 群康科技(深圳)有限公司 显示装置
TWI522718B (zh) * 2014-07-31 2016-02-21 友達光電股份有限公司 畫素陣列
CN104360555B (zh) * 2014-11-21 2017-06-06 深圳市华星光电技术有限公司 一种液晶显示面板及其驱动方法、液晶显示装置
CN104808407B (zh) * 2015-05-07 2018-05-01 深圳市华星光电技术有限公司 Tft阵列基板
CN104966480B (zh) * 2015-07-21 2017-08-25 京东方科技集团股份有限公司 阵列基板行驱动电路单元、驱动电路和显示面板
CN105161066B (zh) * 2015-10-10 2018-11-23 深圳市华星光电技术有限公司 Goa驱动电路及其驱动方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070070469A (ko) * 2005-12-29 2007-07-04 삼성전자주식회사 액정 표시 장치 및 이의 구동방법
CN102324224A (zh) * 2011-09-27 2012-01-18 深圳市华星光电技术有限公司 液晶显示装置及其驱动方法
KR20140013936A (ko) * 2012-07-26 2014-02-05 보에 테크놀로지 그룹 컴퍼니 리미티드 어레이 기판, 액정 패널 및 액정 디스플레이 장치
KR20150033024A (ko) * 2013-09-23 2015-04-01 엘지디스플레이 주식회사 표시장치
CN105278192A (zh) * 2015-11-13 2016-01-27 深圳市华星光电技术有限公司 像素驱动电路、阵列基板及液晶面板

Also Published As

Publication number Publication date
WO2017128560A1 (zh) 2017-08-03
JP2018532160A (ja) 2018-11-01
KR102029607B1 (ko) 2019-10-07
GB201802027D0 (en) 2018-03-28
CN105609077A (zh) 2016-05-25
JP6663488B2 (ja) 2020-03-11
GB2556580A (en) 2018-05-30
CN105609077B (zh) 2018-03-30
US20180096663A1 (en) 2018-04-05

Similar Documents

Publication Publication Date Title
KR20180037048A (ko) 픽셀 구동 회로
US9568786B2 (en) Array substrate with multiple common lines, liquid crystal display and control method thereof
US20140218347A1 (en) Liquid crystal display and driving method thereof
US7894007B2 (en) Liquid crystal display device
WO2019075781A1 (zh) 一种具有新型像素设计的液晶显示面板
US9618796B2 (en) Method for aligning liquid crystal of PSVA liquid crystal display device
US10621935B2 (en) HVA wiring method based on GOA circuit
US8648991B2 (en) Liquid crystal display device
KR101264693B1 (ko) 횡전계방식 액정표시장치 및 그 구동방법
CN105278192A (zh) 像素驱动电路、阵列基板及液晶面板
US10297615B2 (en) Display panel, display device and driving method thereof
US20070115240A1 (en) Display device and driving method of the same
WO2021120306A1 (zh) 阵列基板及液晶显示装置
US6597423B1 (en) Liquid crystal display device having electric field in areas with a control window formed thereon
JP2006065330A (ja) Ocbモード液晶表示装置及びその駆動方法
US20050062705A1 (en) Liquid crystal display device and method for driving the same
JP2010002504A (ja) 液晶表示装置
US20180061356A1 (en) Display driver and liquid crystal display device
JP4686260B2 (ja) 液晶表示パネルおよびその駆動方法
JP4861642B2 (ja) 液晶表示パネルの製造方法
CN114167651B (zh) 液晶显示面板
JP2010066717A (ja) 液晶装置
JP2007122030A (ja) 液晶表示装置
JP2009031517A (ja) 液晶表示装置
JP2009003285A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant