CN103810949A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN103810949A
CN103810949A CN201210438317.4A CN201210438317A CN103810949A CN 103810949 A CN103810949 A CN 103810949A CN 201210438317 A CN201210438317 A CN 201210438317A CN 103810949 A CN103810949 A CN 103810949A
Authority
CN
China
Prior art keywords
time
time delay
pixel
polarity data
delay value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201210438317.4A
Other languages
English (en)
Inventor
崔博钦
李茂南
刘同霖
谢耀联
陈建诚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innocom Technology Shenzhen Co Ltd
Innolux Shenzhen Co Ltd
Chi Mei Optoelectronics Corp
Innolux Corp
Original Assignee
Innolux Shenzhen Co Ltd
Chi Mei Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Shenzhen Co Ltd, Chi Mei Optoelectronics Corp filed Critical Innolux Shenzhen Co Ltd
Priority to CN201210438317.4A priority Critical patent/CN103810949A/zh
Publication of CN103810949A publication Critical patent/CN103810949A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提出一种显示装置,包括液晶显示面板、源极驱动器、栅极驱动器及时序控制器,且液晶显示面板包括主扫描线、副扫描线、第一像素及第二像素。时序控制器控制该栅极驱动器于每一帧时间内交错输出一主扫描信号及一副扫描信号,且相邻的该主扫描信号与该副扫描信号的时间差为一延迟时间值,而该主扫描信号控制该第一像素写入该第一极性数据及该第二像素写入该第二极性数据,且该副扫描信号控制该第一像素及该第二像素进行电荷分配;其中,所述帧时间(frame time)具有至少两种不同的该延迟时间值。

Description

显示装置
技术领域
本发明是有关于一种显示装置。
背景技术
请同时参照图11及图12,图11绘示传统液晶显示面板与其像素数据的部分示意图,图12绘示传统液晶面板产生单一线性残影的示意图。液晶显示面板21包括第一极性数据线211、第二极性数据线212、主扫描线213、副扫描线214及像素215(11)~215(16)。像素215(11)~215(16)分别位于液晶显示面板21的第11~16列。像素215(11)、像素215(13)及像素215(15)耦接第一极性数据线211、主扫描线213及副扫描线214,且像素215(12)、像素215(14)及像素215(16)耦接第二极性数据线212、主扫描线213及副扫描线214。第一极性数据线211上的第一极性数据D+大于等于共同电压Vcom,而第二极性数据线212上的第二极性数据D-小于等于共同电压Vcom。
然而,当写入像素215(14)的第一极性数据D+与写入像素215(12)的第一极性数据D+不同,且写入像素215(13)的第二极性数据D-与写入像素215(11)的第二极性数据D-相同时,将产生噪声电压。由于第一极性数据D+及第二极性数据D-分别写入至像素215(13)及像素215(14)时,有其他像素因受控于副扫描线214而开启,因此导致噪声电压写入其他像素。如此一来,将于如图12绘示于液晶显示面板21显示一条线性残影210。
发明内容
本发明所要解决的问题是提供一种显示装置。
本发明为解决上述问题所采用的技术方案提出一种显示装置。显示装置包括液晶显示面板、源极驱动器、栅极驱动器及时序控制器,且液晶显示面板包括第一极性数据线、第二极性数据线、主扫描线、副扫描线、第一像素及第二像素。第一像素耦接第一极性数据线、主扫描线及副扫描线,且第二像素耦接第二极性数据线、主扫描线及副扫描线。源极驱动器输出第一极性数据至第一极性数据线,并输出第二极性数据至第二极性数据线。栅极驱动器耦接主扫描线及副扫描线。时序控制器控制栅极驱动器于每一帧时间内交错输出主扫描信号及副扫描信号,且相邻的主扫描信号与副扫描信号的时间差为延迟时间值。主扫描信号控制第一像素写入第一极性数据及第二像素写入第二极性数据,且副扫描线控制第一像素及第二像素进行电荷分配。
本发明提出另一种显示装置。显示装置包括液晶显示面板、源极驱动器、栅极驱动器及时序控制器,且液晶显示面板包括第一极性数据线、第二极性数据线、主扫描线、副扫描线、第一像素及第二像素。第一像素耦接第一极性数据线、主扫描线及副扫描线,且第二像素耦接第二极性数据线、主扫描线及副扫描线。源极驱动器输出第一极性数据至第一极性数据线,并输出第二极性数据至第二极性数据线。源极驱动器输出第一极性数据至第一极性数据线,并输出第二极性数据至第二极性数据线。栅极驱动器耦接主扫描线及副扫描线。时序控制器控制栅极驱动器于每一帧时间内交错输出主扫描信号及副扫描信号,且相邻的主扫描信号与副扫描信号的时间差为延迟时间值。主扫描信号控制第一像素写入第一极性数据及第二像素写入第二极性数据,且副扫描信号控制第一像素及第二像素进行电荷分配,副扫描信号致能副扫描线的时间大于主扫描信号致能该主扫描线的时间。
附图说明
为让本发明的上述目的、特征和优点能更明显易懂,以下结合附图对本发明的具体实施方式作详细说明,其中:
图1绘示依照第一实施例的一种显示装置的示意图。
图2绘示依照第一实施例的显示面板的部分示意图。
图3绘示依照第一实施例的主扫描信号及副扫描信号于不同帧时间的信号时序图。
图4绘示依照第一实施例将单一线性残影的亮度分成四条线性残影的示意图。
图5绘示施加电压后液晶的穿透率变化示意图。
图6绘示不同电压变化区间的液晶延迟时间T1、稳态时间T2及上升时间T3的示意图。
图7绘示依照第二实施例的主扫描信号及副扫描信号于不同帧时间的信号时序图。
图8绘示依照第三实施例的主扫描信号及副扫描信号于不同帧时间的信号时序图。
图9绘示依照第四实施例的主扫描信号及副扫描信号的信号时序图。
图10绘示依照第五实施例的主扫描信号及副扫描信号的信号时序图。
图11绘示传统液晶显示面板与其像素数据的部分示意图。
图12绘示传统液晶面板产生单一线性残影的示意图。
主要元件符号说明:
1:显示装置
11、21:液晶显示面板
12:栅极驱动器
13:源极驱动器
14:时序控制器
71:曲线
72:电压
110a~110d、210:线性残影
111、211:第一极性数据线
112、212:第二极性数据线
113:主扫描线
114:副扫描线
115:第一像素
116:第二像素
215(11)、215(12)、215(13)、215(14)、215(15)、215(15):像素
CA1:第一液晶电容
CB1:第二液晶电容
CA2:第三液晶电容
CB2:第四液晶电容
CC1:第一暗区电容
CC2:第二暗区电容
第四晶体管TFT4、、第五晶体管TFT5、及第六晶体管TFT6。
D+:第一极性数据
D-:第二极性数据
DT0~DT7:延迟时间值(与△t:延迟时间值择一)
F(n)~F(n+7):帧时间
LCS:副扫描信号
MS:主扫描信号
TFT1:第一晶体管
TFT2:第二晶体管
TFT3:第三晶体管
TFT4:第四晶体管
TFT5:第五晶体管
TFT6:第六晶体管
T1:液晶延迟时间
T2:稳态时间
T3:上升时间
Vcom:共同电压
△t:延迟时间值
具体实施方式
第一实施例
请同时参照图1及图2,图1绘示依照第一实施例的一种显示装置的示意图,图2绘示依照第一实施例的显示面板的部分示意图。显示装置1包括液晶显示面板11、栅极驱动器12、源极驱动器13及时序控制器14。时序控制器14控制栅极驱动器12及源极驱动器13驱动液晶显示面板11。
液晶显示面板11包括第一极性数据线111、第二极性数据线112、主扫描线113、副扫描线114、第一像素115及第二像素116。第一像素115耦接第一极性数据线111、主扫描线113及副扫描线114,且第二像素116耦接第二极性数据线112、主扫描线113及副扫描线114。栅极驱动器12耦接主扫描线113及副扫描线114。源极驱动器13耦接第一极性数据线111及第二极性数据线112。源极驱动器13输出第一极性数据D+至第一极性数据线111,并输出第二极性数据D-至第二极性数据线112。
第一像素115进一步包括第一液晶电容CA1、第一晶体管TFT1、第二液晶电容CB1、第二晶体管TFT2及第一暗区电容CC1。第一晶体管TFT1系受控于主扫描信号MS电性连接第一极性数据线111至第一液晶电容CA1。第二晶体管TFT2系受控于主扫描信号MS电性连接第一极性数据线111至第二液晶电容CB1。第三晶体管TFT3系受控于副扫描信号LCS电性连接第一暗区电容CC1至第二液晶电容CB1以进行电荷分配。
第二像素116包括第三液晶电容CA2、第四晶体管TFT4、第四液晶电容CB2、第五晶体管TFT5、第二暗区电容CC2及第六晶体管TFT6。第四晶体管TFT4系受控于主扫描信号MS电性连接第二极性数据线112至第三液晶电容CA2。第五晶体管TFT5系受控于主扫描信号MS电性连接第二极性数据线112至第四液晶电容CB2。第六晶体管TFT6系受控于副扫描信号LCS电性连接第二暗区电容CC2至第四液晶电容CB2以进行电荷分配。
时序控制器14控制栅极驱动器12于每一帧时间内交错输出主扫描信号MS及副扫描信号LCS,且相邻的主扫描信号MS与副扫描信号的时间差为一延迟时间值。而主扫描信号MS控制第一像素115写入第一极性数据D+至第一液晶电容CA1及第二液晶电容CB1,及控制第二像素116写入第二极性数据D-至第三液晶电容CA2及第四液晶电容CB2。副扫描信号LCS控制第一像素115及第二像素116进行电荷分配。
请同时参照图1、图3及图4,图3绘示依照第一实施例的主扫描信号及副扫描信号于不同帧时间的信号时序图,图4绘示依照第一实施例将单一线性残影分别于四个帧时间显示,因此会被分成四条线性残影而使其亮度也会降低,如此,因为亮度的降低而降低人眼对此线性残影的感觉。每一帧时间内的副扫描信号LCS系于主扫描信号MS输出后经延迟时间值△t输出,所述帧时间(frame time)具有至少两种不同的该延迟时间值。为方便说明起见,图3绘示系以4个帧时间及4个延迟时间值为例说明。延迟时间△t于帧时间F(n)至F(n+3)分别对应至延迟时间值DT0至DT3。延迟时间值DT0至DT3彼此系不相同。
举例来说,延迟时间值△t于帧时间F(n)等于延迟时间值DT0,而延迟时间值DT0例如为5条扫描线开启时间。由于副扫描信号LCS及主扫描信号MS系一次开启两列像素,所以副扫描信号LCS所开启的像素与主扫描信号MS所开启的像素相差10列的扫描线开启时间的值。当液晶显示面板11中第24列的第二像素116于帧时间F(n)受控于主扫描信号MS写入第二极性数据D-时,第13列的第一像素115及第14列的第二像素116于帧时间F(n)受控于副扫描信号LCS进行电荷分配。
接着,延迟时间值△t于帧时间F(n+1)等于延迟时间值DT1,而延迟时间值DT1例如为6条扫描线开启时间。由于副扫描信号LCS及主扫描信号MS系一次开启两列像素,所以副扫描信号LCS所开启的像素与主扫描信号MS所开启的像素相差12列的扫描线开启时间的值。当液晶显示面板11中第24列的第二像素116于帧时间F(n+1)受控于主扫描信号MS写入第二极性数据D-时,第11列的第一像素115及第12列的第二像素116于帧时间F(n+1)受控于副扫描信号LCS进行电荷分配。
跟着,延迟时间值△t于帧时间F(n+2)等于延迟时间值DT2,而延迟时间值DT2例如为7条扫描线开启时间。由于副扫描信号LCS及主扫描信号MS系一次开启两列像素,所以副扫描信号LCS所开启的像素与主扫描信号MS所开启的像素相差14列的扫描线开启时间的值。当液晶显示面板11中第24列的第二像素116于帧时间F(n+2)受控于主扫描信号MS写入第二极性数据D-时,第9列的第一像素115及第10列的第二像素116于帧时间F(n+2)受控于副扫描信号LCS进行电荷分配。
然后,延迟时间值△t于帧时间F(n+3)等于延迟时间值DT3,而延迟时间值DT3例如为8条扫描线开启时间。由于副扫描信号LCS及主扫描信号MS系一次开启两列像素,所以副扫描信号LCS所开启的像素与主扫描信号MS所开启的像素相差16列的扫描线开启时间的值。当液晶显示面板11中第24列的第二像素116于帧时间F(n+3)受控于主扫描信号MS写入第二极性数据D-时,第7列的第一像素115及第8列的第二像素116于帧时间F(n+3)受控于副扫描信号LCS进行电荷分配。
数据耦合效应所产生的噪声电压会在不同的帧时间写入不同的列像素。如此一来,原先的单一线性残影将如第图4绘示扩展为线性残影110a、线性残影110b、线性残影110c及线性残影110d。由于原先单一条线性残影的亮度被均分为四份,使得残影的亮度相对地下降,进而让人眼感受不到残影的存在。
请同时参照图1及图5,图5绘示施加电压后液晶的穿透率变化示意图。当施加电压72于液晶显示面板11,其液晶的穿透率变化如曲线71所绘示。液晶延迟时间T1表示施加电压72于液晶显示面板11后,其液晶的穿透率由0至10%的时间。稳态时间T2表示施加电压72于液晶显示面板11后,其液晶的穿透率由0至90%的时间。上升时间T3表示施加电压72于液晶显示面板11后,其液晶的穿透率由10%至90%的时间。
请同时参照图1、图5、图6及表1,图6绘示不同电压变化区间的液晶延迟时间T1、稳态时间T2及上升时间T3的示意图,表1为不同面板尺寸。稳态时间T2及上升时间T3对应至左侧纵座标,而液晶延迟时间T1对应至右侧纵座标。根据稳态时间T2及上升时间T3可计算出液晶延迟时间T1。当电压变化区间为1V~6V时,液晶延迟时间T1等于3.2毫秒。当电压变化区间为1V~7V时,液晶延迟时间T1等于2毫秒。当电压变化区间为1V~8V时,液晶延迟时间T1等于0.6毫秒。
液晶延迟时间T1’表示液晶的穿透率由0至1%的时间。当电压变化区间为1V~6V时,液晶延迟时间T1’等于320微秒。当电压变化区间为1V~7V时,液晶延迟时间T1’等于200微秒。当电压变化区间为1V~8V时,液晶延迟时间T1等于60微秒。
当液晶显示面板11的帧频率为120Hz时,解析度4K2K、解析度FHD及解析度HD的单一条扫描线开启时间分别为3.5微秒、7微秒及10微秒。当液晶显示面板11的帧频率为60Hz时,解析度4K2K、解析度FHD及解析度HD的单一条扫描线开启时间分别为7微秒、14微秒及20微秒。
前述不同延迟时间值的上限个数取决于液晶显示面板11的上升时间的1%,即液晶延迟时间T1’。举例来说,当液晶显示面板11的解析度为4K2K且帧频率为120Hz,单一条扫描线开启时间约为3.5微秒。320微秒除以3.5微秒约为91,而不同延迟时间值的上限个数即为91。换言之,原先的单一线性残影最多可扩展为91条亮度较暗的线性残影。
Figure BDA00002363767200081
表1
第二实施例
请参照图1及图7,图7绘示依照第二实施例的主扫描信号及副扫描信号于不同帧时间的信号时序图。第二实施例与第一实施例主要不同之处在于时序控制器14控制栅极驱动器12更于帧时间F(n+4)至F(n+7)输出副扫描信号LCS,且帧时间F(n+4)至F(n+7)的副扫描信号LCS分别与帧时间F(n)至F(n+3)的副扫描信号LCS相同。延迟时间值△t于帧时间F(n+4)至F(n+7)分别对应至延迟时间值DT4至DT7。延迟时间值DT4至DT7彼此系不相同,且延迟时间值DT4至DT7分别等于延迟时间值DT0至DT3。
第三实施例
请参照图1及图8,图8绘示依照第三实施例的主扫描信号及副扫描信号于不同帧时间的信号时序图。第三实施例与第二实施例主要不同之处在于延迟时间值△t于帧时间F(n)至F(n+7)分别对应至延迟时间值DT0至DT7。延迟时间值DT0等于延迟时间值DT1,且延迟时间值DT2等于延迟时间值DT3。延迟时间值DT4等于延迟时间值DT5,且延迟时间值DT6等于延迟时间值DT7。延迟时间值DT0、延迟时间值D2、延迟时间值D4至延迟时间值D6彼此系不相同。
第四实施例
请参照图1及图9,图9绘示依照第四实施例的主扫描信号及副扫描信号的信号时序图。第四实施例与第一实施例主要不同之处在于第四实施例的副扫描信号LCS致能(enable)副扫描线114的时间大于主扫描信号MS致能主扫描线113的时间。当主扫描信号MS禁能(disable)主扫描线113时,副扫描信号LCS持续致能副扫描线114。换言之,副扫描线114被致能的时间远大于被禁能的时间。
第五实施例
请参照图1及图10,图10绘示依照第五实施例的主扫描信号及副扫描信号的信号时序图。第五实施例与第四实施例主要不同之处在于第五实施例的副扫描信号LCS包括连续的数个扫描脉冲。由于副扫描信号LCS所包含的扫描脉冲个数多于主扫描信号MS所包含的扫描脉冲个数,因此副扫描信号LCS致能副扫描线114的时间将大于主扫描信号MS致能主扫描线113的时间。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的修改和完善,因此本发明的保护范围当以权利要求书所界定的为准。

Claims (10)

1.一种显示装置,包括:
一液晶显示面板,包括:
多个第一极性数据线;
多个第二极性数据线;
多个主扫描线;
多个副扫描线;
多个第一像素,每一该第一像素耦接该第一极性数据线、该主扫描线及该副扫描线;以及
多个第二像素,每一该第二像素耦接该第二极性数据线、该主扫描线及该副扫描线;
一源极驱动器,用以输出多个第一极性数据至对应的所述第一极性数据线,并输出多个第二极性数据至对应的所述第二极性数据线;
一栅极驱动器,耦接所述主扫描线及所述副扫描线;以及
一时序控制器,用以控制该栅极驱动器于每一帧时间内交错输出一主扫描信号及一副扫描信号,且相邻的该主扫描信号与该副扫描信号的时间差为一延迟时间值,而该主扫描信号控制该第一像素写入该第一极性数据及该第二像素写入该第二极性数据,且该副扫描信号控制该第一像素及该第二像素进行电荷分配;
其中,所述帧时间具有至少两种不同的该延迟时间值。
2.如权利要求1所述的显示装置,其特征在于,所述帧时间包括一第一帧时间及一第二帧时间,所述延迟时间值包括一第一延迟时间值及一第二延迟时间值,该第一帧时间及该第二画框时间分别对应至该第一延迟时间值及该第二延迟时间值,该第一延迟时间值与该第二延迟时间值彼此不同。
3.如权利要求2所述的显示装置,其特征在于,所述帧时间包括一第三帧时间及一第四帧时间,所述延迟时间值包括一第三延迟时间值及一第四延迟时间值,该第三帧时间及该第四帧时间分别对应至该第三延迟时间值及该第四延迟时间值,该第一延迟时间值、该第二延迟时间值、该第三延迟时间值与该第四延迟时间值彼此不同。
4.如权利要求2所述的显示装置,其特征在于,所述帧时间包括一第三帧时间及一第四帧时间,所述延迟时间值包括一第三延迟时间值及一第四延迟时间值,该第三帧时间及该第四帧时间分别对应至该第三延迟时间值及该第四延迟时间值,该第三延迟时间值与该第一延迟时间值相同,且该第四延迟时间值与该第二延迟时间值相同。
5.如权利要求1所述的显示装置,其特征在于,该第一像素,包括:
一第一液晶电容;
一第一晶体管,受控于该主扫描信号电性连接该第一极性数据线至该第一液晶电容;
一第二液晶电容;
一第二晶体管,受控于该主扫描信号电性连接该第一极性数据线至该第二液晶电容;
一第一暗区电容;以及
一第三晶体管,受控于该副扫描信号电性连接该第一暗区电容至该第二液晶电容;
而该第二像素,包括:
一第三液晶电容;
一第四晶体管,受控于该主扫描信号电性连接该第二极性数据线至该第三液晶电容;
一第四液晶电容;
一第五晶体管,受控于该主扫描信号电性连接该第二极性数据线至该第四液晶电容;
一第二暗区电容;以及
一第六晶体管,受控于该副扫描信号电性连接该第二暗区电容至该第四液晶电容。
6.如权利要求1所述的显示装置,其特征在于,该时序控制器根据一帧序号(Frame Number)调整所述延迟时间值。
7.如权利要求1所述的显示装置,其特征在于,所述延迟时间值的上限个数取决于该液晶显示面板的一上升时间的百分之一。
8.如权利要求7所述的显示装置,其特征在于,该上升时间为液晶分子于施加电压后,穿透率由0改变至10%的时间。
9.一种显示装置,包括:
一液晶显示面板,包括:
多个第一极性数据线;
多个第二极性数据线;
多个主扫描线;
多个副扫描线;
多个第一像素,每一该第一像素耦接该第一极性数据线、该主扫描线及该副扫描线:以及
多个第二像素,每一该第二像素耦接该第二极性数据线、该主扫描线及该副扫描线:
一源极驱动器,用以输出多个第一极性数据至对应的所述第一极性数据线,并输出多个第二极性数据至对应的所述第二极性数据线;
一栅极驱动器,耦接所述主扫描线及所述副扫描线;
一时序控制器,用以控制该栅极驱动器于每一帧时间内交错输出一主扫描信号及一副扫描信号,且相邻的该主扫描信号与该副扫描信号的时间差为一延迟时间值,而该主扫描信号控制该第一像素写入该第一极性数据及该第二像素写入该第二极性数据,且该副扫描信号控制该第一像素及该第二像素进行电荷分配,该副扫描信号致能该副扫描线的时间大于该主扫描信号致能该主扫描线的时间。
10.如权利要求9所述的显示装置,其特征在于,当该主扫描信号禁能(disable)该主扫描线时,该副扫描信号致能该副扫描线,且该副扫描信号包括多个扫描脉冲。
CN201210438317.4A 2012-11-06 2012-11-06 显示装置 Pending CN103810949A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210438317.4A CN103810949A (zh) 2012-11-06 2012-11-06 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210438317.4A CN103810949A (zh) 2012-11-06 2012-11-06 显示装置

Publications (1)

Publication Number Publication Date
CN103810949A true CN103810949A (zh) 2014-05-21

Family

ID=50707647

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210438317.4A Pending CN103810949A (zh) 2012-11-06 2012-11-06 显示装置

Country Status (1)

Country Link
CN (1) CN103810949A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017128560A1 (zh) * 2016-01-28 2017-08-03 深圳市华星光电技术有限公司 像素驱动电路
CN109637407A (zh) * 2019-01-09 2019-04-16 惠科股份有限公司 一种修复显示面板的方法、装置和显示面板的驱动方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050253794A1 (en) * 2004-05-14 2005-11-17 Ssu-Ming Lee Impulse driving method and apparatus for liquid crystal device
US20080218465A1 (en) * 2007-03-05 2008-09-11 Chunghwa Picture Tubes, Ltd. Display panel, display apparatus and driving method thereof
CN101667381A (zh) * 2008-09-03 2010-03-10 奇美电子股份有限公司 像素组、平面显示面板及平面显示装置的驱动方法
TW201126501A (en) * 2010-01-29 2011-08-01 Chi Mei Optoelectronics Corp Liquid crystal display apparatus and driving method thereof
CN102149002A (zh) * 2010-02-09 2011-08-10 三星电子株式会社 三维图像显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050253794A1 (en) * 2004-05-14 2005-11-17 Ssu-Ming Lee Impulse driving method and apparatus for liquid crystal device
US20080218465A1 (en) * 2007-03-05 2008-09-11 Chunghwa Picture Tubes, Ltd. Display panel, display apparatus and driving method thereof
CN101667381A (zh) * 2008-09-03 2010-03-10 奇美电子股份有限公司 像素组、平面显示面板及平面显示装置的驱动方法
TW201126501A (en) * 2010-01-29 2011-08-01 Chi Mei Optoelectronics Corp Liquid crystal display apparatus and driving method thereof
CN102149002A (zh) * 2010-02-09 2011-08-10 三星电子株式会社 三维图像显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017128560A1 (zh) * 2016-01-28 2017-08-03 深圳市华星光电技术有限公司 像素驱动电路
GB2556580A (en) * 2016-01-28 2018-05-30 Shenzhen China Star Optoelect Pixel driver circuit
CN109637407A (zh) * 2019-01-09 2019-04-16 惠科股份有限公司 一种修复显示面板的方法、装置和显示面板的驱动方法

Similar Documents

Publication Publication Date Title
US7796115B2 (en) Scrolling function in an electrophoretic display device
CN101196629B (zh) 液晶显示器件及其驱动方法
CN106023917B (zh) 驱动装置和显示装置
CN101315749B (zh) 液晶显示器的驱动方法
CN103137086B (zh) 显示装置
CN103151005B (zh) 液晶显示器的驱动方法
US20120113084A1 (en) Liquid crystal display device and driving method of the same
CN101517628B (zh) 显示装置以及该显示装置的驱动电路和驱动方法
CN100595643C (zh) 液晶显示器件及其驱动方法
CN102725788A (zh) 像素电路和显示装置
CN101241676B (zh) 可改善双重边界问题的显示影像数据的方法和显示装置
CN102498510A (zh) 像素电路和显示装置
CN101114434B (zh) 驱动装置及具有该驱动装置的显示器
CN102243410A (zh) 双稳态显示器及其面板的驱动方法
CN107516500A (zh) Goa电路的驱动方法及驱动装置
CN106098018B (zh) 显示面板控制方法及其驱动电路
CN103488014A (zh) 液晶面板的像素结构、显示装置及过压驱动方法
CN201159982Y (zh) 液晶显示装置
CN103810949A (zh) 显示装置
CN102280082A (zh) 显示装置
CN102243853B (zh) 液晶显示装置及其信号驱动方法
CN101236737B (zh) 可减少栅极驱动电路数量的电路及液晶显示装置
CN201204027Y (zh) 可减少栅极驱动电路数量的电路及液晶显示装置
CN101261411B (zh) 一种液晶单元矩阵及包含该矩阵的液晶显示装置
CN101320177A (zh) 液晶显示面板及其黑画面插入方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20140521