KR20160102285A - 액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법 - Google Patents

액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법 Download PDF

Info

Publication number
KR20160102285A
KR20160102285A KR1020167020080A KR20167020080A KR20160102285A KR 20160102285 A KR20160102285 A KR 20160102285A KR 1020167020080 A KR1020167020080 A KR 1020167020080A KR 20167020080 A KR20167020080 A KR 20167020080A KR 20160102285 A KR20160102285 A KR 20160102285A
Authority
KR
South Korea
Prior art keywords
resistance
data line
value
compensation
resistance value
Prior art date
Application number
KR1020167020080A
Other languages
English (en)
Inventor
샹양 쉬
Original Assignee
센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 filed Critical 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Publication of KR20160102285A publication Critical patent/KR20160102285A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Nonlinear Science (AREA)
  • Liquid Crystal (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Measurement Of Resistance Or Impedance (AREA)

Abstract

본 발명은 액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법을 제공하며, 이는 액정 디스플레이 기술 분야에 속한다. 상기 방법은 메모리와 감산기를 설치하는 설치 단계; 보상할 데이터라인의 저항값을 측정하고, 저항값을 메모리에 입력하는 측정 단계; 감산기를 통해 측정 단계에서 측정된 저항값을 계산하여, 대응되는 데이터라인이 필요로 하는 저항 보상값을 획득하는 계산 단계; 데이터 구동 유닛을 통해 계산 단계에서 획득된 저항 보상값을 독취하고, 저항 보상값에 따라 상응하는 데이터라인에 대해 저항 보상을 실시함으로써 상응하는 데이터라인과 대응되는 부하 총 저항을 획득하는 보상 단계; 를 포함한다. 상기 방법은 균일하고 이상적인 디스플레이 효과를 보장하고, 수직 흑백줄과 색상변이 등 디스플레이 불량 현상을 방지할 수 있다.

Description

액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법{METHOD FOR USE IN COMPENSATING FOR DATA LINE IMPEDANCE OF LIQUID CRYSTAL DISPLAY}
본 발명은 액정 디스플레이 기술분야에 관한 것으로서, 특히 액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법에 관한 것이다.
제조비용을 절감하고 패널 가격을 낮추기 위하여, 데이터 구동 유닛(source IC)의 설계가 이미 대형 패널에 광범위하게 응용되고 있다.
도 1은 박막 트랜지스터 액정 디스플레이의 어레이 기판 구조도를 도식적으로 나타낸 것이다. 도 1을 참조하면, 디스플레이의 데이터라인은 총 2n줄이 설치되며, 즉 도면 중 일측으로부터 타측까지 순서대로 데이터라인의 번호가 매겨져 있다. X1, X2....X(n-1), X(n)....X(2n-1), X(2n)은 각각 액정 디스플레이의 2n줄의 데이터라인을 나타낸다.
도 1은 종래 기술 중 데이터 구동 유닛(source IC)의 패널 구조도이다. 도 1을 참조하면, 대형 패널의 경우, 데이터 구동 유닛(source IC)에 가까운 패널 중간의 데이터라인과 데이터 구동 유닛(source IC)에서 먼 패널 양단의 데이터라인 사이의 저항차이가 비교적 크다.
도 2는 이상적인 상태에서의 데이터라인 저항을 도식적으로 나타낸 것으로서, 그 중 가로 좌표는 데이터라인의 번호를 나타내고, 세로 좌표는 상이한 번호의 데이터라인의 저항값을 나타낸다. 도 2에서, R0은 이상적인 저항(즉 저항 보상 기준값)을 도식적으로 나타낸 것으로, 검정색 실선은 이상적인 상태에서의 상이한 번호의 데이터라인의 저항값을 도식적으로 나타낸 것이고, R1은 이상적인 상태에서의 최소 데이터라인 저항값을 도식적으로 나타낸 것이다. 이상적인 상태에서, 데이터라인의 저항값은 데이터라인 X(1)부터 X(n)까지에 대해 점차 감소하는 등차수열을 보이고, 데이터라인의 저항값은 데이터라인 X(n+1)에서 X(2n)까지에 대해 점차 증가하는 등차수열을 보인다. 그 중 데이터라인 X(n)과 X(n+1)에 대응되는 저항값은 최소이며, 이는 최소 데이터라인의 저항값 R1이다.
도 3은 이상적인 상태에서의 보상 저항을 도식적으로 나타낸 것이다. 그 중 가로 좌표는 데이터라인의 번호를 나타내고, 세로 좌표는 저항 보상값을 나타낸다. 도 3에 도시된 바와 같이, 데이터라인의 위치가 다름으로 인해 저항이 달라지는 것을 보상하기 위하여, 데이터 구동 유닛(source IC)의 내부에서 상이한 데이터라인 간의 저항 차이를 근거로 고정 저항 보상을 실시할 수 있다. 검정색 실선은 이상적인 상태에서의 상이한 번호의 데이터라인의 저항 보상값을 도식적으로 나타낸 것이다. 도 3을 통해 알 수 있듯이, 이상적인 상태에서, 데이터라인의 저항 보상값은 데이터라인 X(l)에서 X(n)까지에 대해 점차 증가하는 등차수열을 보이고, 데이터라인의 저항 보상값은 데이터라인 X(n+1)에서 X(2n)까지에 대해 점차 감소하는 등차수열을 보인다. 그 중 데이터라인 X(n)과 X(n+1)에 대응되는 저항 보상값은 최대로서, 도 1 중의 R0-R1이며, 즉 이상적인 저항값과 최소 데이터라인 저항값의 차이다.
도 4는 이상적인 상태에서의 데이터 구동 유닛의 부하 총 저항을 나타낸 것이다. 이상적인 상태에서 부하의 총 저항의 함수 이미지는 하나의 직선이며, 즉 모든 데이터라인에 대응되는 부하의 총 저항값은 모두 같고, 이상적인 저항값 R0과 같다.
그러나, 도 2, 도 3, 도 4에 도시된 것은 종래 기술 중의 저항 보상 기술방안이 이상적인 상태인 경우의 결과이다. 이하 도 5, 도 6, 도 7을 결합하여 실제 상황 중의 데이터라인 저항 보상 상황을 소개한다.
실제 상황에서는 공정 조건의 제약으로 인해, 실제 액정 패널의 데이터라인 저항 분포가 결코 도 2에 도시된 바와 같지 않고, 도 5에 도시된 바와 같다. 도 5 중의 가로 좌표는 상이한 데이터라인의 번호를 나타내고, 도 5는 실제 상황 중의 상이한 데이터라인의 저항을 나타낸다. 도 2와 비교하여, 실제 상황 중의 데이터라인의 저항 분포는 최소 저항 R1과 기준 저항값 R0 사이가 결코 등차수열을 이루지 않고 일정한 불규칙 파동을 갖는다는 것을 알 수 있다.
도 6은 종래 기술 중의 보상 저항 분포도이다. 도 6의 내용은 도 3의 내용과 일치하며, 즉 종래 기술 중, 실제 조작 시에도 이상적인 상태에서의 보상 방안이 채택된다. 도 6을 참조하면, 검정색 실선은 종래 기술 중 상이한 번호의 데이터라인의 저항 보상값을 나타낸 것이다. 즉, 종래 기술의 데이터라인 보상 방안에서, 데이터라인 저항 보상값은 데이터라인 X(l)에서 X(n)까지에 대하여 점차로 증가하는 등차수열이고, 데이터라인의 저항 보상값은 데이터라인 X(n+1)과 X(2n)에 대하여 점차 감소하는 등차수열이다. 그 중 데이터라인 X(n)과 X(n+1)에 대응되는 저항 보상값은 최대로서, 도 1 중의 R0-R1이며, 즉 이상적인 저항값과 최소 데이터라인 저항값의 차이다.
그러나, 실제 공정에서는 도 5에 도시된 실제 데이터라인의 저항 분포가 도 2에 도시된 이상적인 상태의 데이터라인 저항 분포와 달리 불규칙한 파동 편차를 갖기 때문에, 종래 기술 중의 보상 방안에 따르면, 실제 보상 후의 부하 총 저항은 도 7에 도시된 바와 같다. 도 7 중의 검정색 실선은 종래 기술 중 데이터 구동 유닛의 부하 총 저항을 도식적으로 나타낸 것이다. 도 7을 참조하면, 실제 상황에서는, 공정 조건으로 인한 파동이 개선되지 못하여, 도 7 중의 이미지가 이상적인 도 4의 이미지와 중첩될 수 없음을 볼 수 있다. 공정 조건의 파동 폭이 일정 정도에 도달하면 디스플레이 효과에 영향을 줄 수 있으며, 예를 들어 수직의 흑백줄과 색상변이 등 디스플레이의 불량 현상을 초래할 수 있다.
상기 종래 기술 중의 문제, 즉 데이터라인의 저항값을 보상하기 위한 종래 기술의 방법으로는 실제 공정으로 인한 데이터라인의 저항 파동을 제거할 수 없어, 이상적인 부하 총 저항과 달리 보상 후의 부하 총 저항에 상대적으로 편차가 존재하는 문제에 대하여, 본 발명은 데이터라인의 저항값을 보상하기 위한 개선된 방법을 제공하는 데 그 목적이 있다.
본 발명은 액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법을 제시한다.
상기 방법은 메모리와 감산기를 설치하는 설치 단계; 보상할 데이터라인의 저항값을 측정하고, 상기 저항값을 상기 메모리에 입력하는 측정 단계; 상기 감산기를 통해 측정 단계에서 측정된 저항값을 계산하여, 대응되는 데이터라인에 필요한 저항 보상값을 획득하는 계산 단계; 데이터 구동 유닛을 통해 계산 단계에서 획득된 저항 보상값을 독취하고, 상기 저항 보상값에 따라 상응하는 데이터라인에 대해 저항 보상을 실시함으로써 상응하는 데이터라인과 대응되는 부하 총 저항을 획득하는 보상 단계; 를 포함한다.
본 발명의 방법에 따른 부하 총 저항의 함수 이미지는 하나의 직선이며, 즉 모든 데이터라인에 대응되는 부하 총 저항값은 모두 같다. 이는 본 발명에 따른 방법이 실제 공정으로 인한 데이터라인의 저항값 파동을 효과적으로 보상하였기 때문이다. 균일하고 이상적인 디스플레이 효과를 보장하고, 수직의 흑백줄과 색상변이 등 디스플레이 불량 현상을 방지할 수 있다.
바람직하게는, 상기 설치단계에서, 상기 메모리와 상기 감산기는 상기 액정 디스플레이의 인쇄회로기판에 설치된다. 이와 같이 설치할 경우 패널 공간, 제조 공정 및 제조비용을 유리하게 절약할 수 있다.
바람직하게는, 상기 측정단계에서, 접촉식 측정방법 또는 비접촉식 측정방법을 통해 보상할 데이터라인의 저항값을 측정한다. 이 경우 보상할 데이터라인의 실제 저항값을 정확하고, 간편하게 획득하여, 계산단계와 보상단계를 위한 기초를 정립할 수 있다.
바람직하게는, 어레이 기판의 테스트 공정 중 상기 측정단계를 진행한다. 이러한 조작 방식은 공정 절차를 효과적으로 감소시키고 생산비용을 낮출 수 있다.
바람직하게는, 상기 측정단계에서, 액정 디스플레이의 디스플레이 영역과 비디스플레이 영역에 위치하는 모든 데이터라인의 저항값을 측정한다.
이 경우 한 번에 모든 데이터라인에 대해 보상을 실시할 수 있어 보상효과가 가장 우수하며, 디스플레이 화면이 최적화되어, 어느 영역에서든 수직의 흑백줄 또는 색상변이, 색상 불균일 등의 현상을 방지할 수 있다.
바람직하게는, 상기 계산단계에서, 상기 감산기는 상기 측정단계에서 측정된 데이터라인의 저항값과 기준 저항값 사이의 차이값 획득을 통해 상기 저항 보상값을 획득한다. 이와 같은 획득 방식은 가장 신속하고, 간편하며, 효율적으로 데이터라인의 저항을 정확하게 보상할 수 있어 균등한 부하 총 저항의 출력과 균일한 디스플레이 화면을 획득할 수 있다.
바람직하게는, 상기 기준 저항값은 측정단계에서 측정된 최대 데이터라인의 저항값이다.
바람직하게는, 상기 보상단계 후, 모든 데이터라인에 대응되는 부하 총 저항은 모두 같다. 이와 같이 하면, 데이터라인 저항의 차이가 효과적으로 보상됨으로써, 디스플레이의 디스플레이 화면의 균일성을 보장하고, 색상 불균일 현상과 기타 디스플레이 불량 현상을 방지할 수 있다.
바람직하게는, 상기 부하 총 저항은 상기 측정단계에서 측정된 최대 데이터라인의 저항값과 같다.
바람직하게는, 데이터라인의 설치 수량은 2n줄이고, 일측으로부터 타측까지 순서대로 데이터라인의 번호가 매겨지며, 즉 제 n번째 데이터라인과 제 n+1번째 데이터라인에 대응되는 저항 보상값은 같으면서 또한 획득된 저항 보상값 중의 최대치이고, 및/또는 제 1 데이터라인과 제 2n 데이터라인에 대응되는 저항 보상값은 같으면서 또한 획득된 저항 보상값 중의 최소치이다. 이는 측정단계에서 측정된 데이터라인의 저항값과 매칭 및 상호 보완되어, 마지막의 부하 총 저항 출력의 균일성을 보장할 수 있다.
본 발명에 따른 방법은 실제 공정으로 인한 데이터라인 저항값이 이상적인 이론값의 파동 대비 효과적으로 보상할 수 있다. 균일하고 이상적인 디스플레이 효과를 보장하고, 수직 흑백줄과 색상변이 등 디스플레이 불량 현상을 방지할 수 있다.
상기 기술특징은 본 발명의 목적을 달성할 수만 있다면, 각종 적합한 방식으로 조합하거나 또는 등가의 기술특징으로 대체될 수 있다.
이하 본문 중 비제한적인 실시예에 따라 첨부도면을 참조하여 본 발명에 대해 더욱 상세히 설명한다. 그 중
도 1은 박막 트랜지스터 액정 디스플레이의 어레이 기판의 구조도이다.
도 2는 이상적인 상태에서의 데이터라인 저항 분포도이다.
도 3은 이상적인 상태에서의 보상 저항 분포도이다.
도 4는 이상적인 상태에서의 데이터 구동유닛의 부하 총 저항 분포도이다.
도 5는 종래 기술 중의 실제 데이터라인 저항 분포도이다.
도 6은 종래 기술 중의 보상 저항 분포도이다.
도 7은 종래 기술 중 데이터 구동유닛의 부하 총 저항 분포도이다.
도 8은 본 발명의 실제 데이터라인 저항 분포도이다.
도 9는 본 발명의 보상 저항 분포도이다.
도 10은 본 발명의 데이터 구동유닛의 부하 총 저항분포도이다.
도 11은 본 발명에 따른 방법의 흐름도이다.
도 12는 본 발명에 따른 데이터 구동유닛의 신호 입력, 출력도이다.
도면 중 동일한 구성부재는 동일한 부호로 표시하였다. 도면은 실제 비율에 따라 제작된 것이 아니다.
이하 도면을 참조하여 본 발명을 상세히 소개한다.
도 11은 본 발명에 따른 방법의 흐름도로서, 도 11을 참조하면 이해가 가능할 것이다.
본 발명은 액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법을 제공하며, 이는 이하 단계를 포함한다.
(1) 설치 단계: 메모리와 감산기를 설치하는 단계.
메모리와 감산기를 액정 디스플레이의 인쇄회로기판, 즉 도 1에 도시된 인쇄회로기판(1)의 위치에 설치할 수 있다.
(2) 측정 단계: 보상할 데이터라인의 저항값을 측정하고, 상기 저항값을 상기 메모리에 입력하는 단계.
접촉식 측정방법 또는 비접촉식 측정방법을 통해 보상할 데이터라인의 저항값을 측정한다. 공정 시간과 비용을 절감하기 위하여, 어레이 기판 테스트 공정 중 상기 측정 단계를 실시할 수 있다. 바람직하게는, 액정 디스플레이의 디스플레이 영역과 비디스플레이 영역에 위치하는 모든 데이터라인의 저항값을 측정한다. 이 경우 한 번에 모든 데이터라인을 보상할 수 있어, 보상 효과가 가장 우수하고, 디스플레이 화면이 최적화되어, 어떤 영역에서도 수직 흑백줄 또는 색상변이, 색상 불균일 현상을 방지할 수 있다.
(3) 계산 단계: 상기 감산기를 통해 측정 단계에서 측정된 저항값을 계산하여 대응되는 데이터라인에 필요한 저항 보상값을 획득하는 단계.
감산기는 측정 단계에서 측정된 데이터라인의 저항값과 기준 저항값 간의 차이값 획득을 통해 저항 보상값을 획득할 수 있다. 상기 기준 저항값은 측정 단계에서 측정된 최대 데이터라인의 저항값일 수 있다.
(4) 보상 단계: 데이터 구동유닛을 통해 계산 단계에서 획득된 저항 보상값을 독취하고, 상기 저항 보상값에 따라 대응하는 데이터라인에 대해 저항 보상을 실시하여 상응하는 데이터라인과 대응되는 부하 총 저항을 획득하는 단계.
바람직하게는, 보상을 거친 후, 모든 데이터라인에 대응되는 부하 총 저항은 모두 같다. 상기 부하 총 저항은 예를 들어 상기 측정 단계에서 측정된 최대 데이터라인 저항값과 같을 수 있다.
실시예에서, 데이터라인의 설치 수량은 2n줄이며, 일측에서 타측까지 순서대로 데이터라인의 번호가 매겨진다. 즉, 제 n번째 데이터라인과 제 n+1번째 데이터라인에 대응되는 저항 보상값은 같으면서 획득된 저항 보상값 중의 최대치이이고, 및/또는 제 l번째 데이터라인과 제 2n번째 데이터라인에 대응되는 저항 보상값은 같으면서 획득된 저항 보상값 중의 최소치이다.
이하 도면을 결합하여 본 발명에 따른 방법을 상세히 설명한다.
도 8은 측정 단계에서 측정된 실제 데이터라인의 저항을 도식적으로 나타낸 것이다. 도 8의 내용은 도 5의 내용과 일치하고, 도 2의 내용과는 일치하지 않는다. 이는 실제 공정에서 실제의 데이터라인의 저항 분포가 도 2에 도시된 이상적인 상태의 데이터라인의 저항 분포 대비, 등차수열을 이루는 것이 아니라 불규칙한 파동 편차를 갖기 때문이다.
도 9는 본 발명의 방법에 따른 보상 저항 분포도이다.
본 발명의 방법에 따라 각 데이터라인의 저항값을 단독으로 측정하고, 메모리를 통해 이를 저장한다. 액정 디스플레이가 가동되면, 감산기는 희망하는 기준 저항값과 측정 단계에서 측정된 도 8중의 데이터라인 저항값을 연산하여 양자의 차이값을 획득하고, 상기 차이값을 필요한 저항 보상값으로써 기록한다.
도 9를 참조하면, 본 발명에 따른 데이터라인 보상 방안에서, 데이터라인 저항 보상값은 데이터라인 X(l)부터 X(n)까지에 대하여 파동을 지니며 전체적으로 상승하는 수열이고, 데이터라인 저항 보상값은 데이터라인 X(n+1)부터 X(2n)까지에 대하여 파동을 지니며 전체적으로 하강하는 수열임을 볼 수 있다. 그러나 그 이미지는 결코 직선이 아니고 파동을 갖는다. 도 9에 도시된 저항 보상값의 이미지는 도 8의 저항값의 파동에 대응하여 역시 상호 보완적인 파동을 갖는다. 그 중 데이터라인 X(n)과 X(n+1)에 대응되는 저항 보상값은 최대로서, 도 1 중의 R0-R1이며, 즉 이상적인 저항값과 최소 데이터라인 저항값의 차(差)이다.
도 10은 본 발명의 데이터 구동유닛의 부하 총 저항도이다. 본 발명의 방법에 따른 부하 총 저항의 함수 이미지는 하나의 직선임을 알 수 있으며, 즉 모든 데이터라인에 대응되는 부하 총 저항값은 모두 같고, 이상적인 저항값 RO와 같다. 이는 본 발명에 따른 방법이 실제 공정으로 인한 데이터라인의 저항값 파동을 효과적으로 보상하였기 때문이다. 도 10의 이미지는 이상적인 상황의 도 4의 이미지와 중첩된다. 본 발명은 균일하고 이상적인 디스플레이 효과를 보장하고, 수직 흑백줄과 색상변이 등 디스플레이 불량 현상을 방지할 수 있다.
도 12는 본 발명에 따른 데이터 구동유닛의 신호 입력과 출력도로서, 본 발명의 이해를 도울 수 있다. 보상 단계에서, 데이터 구동유닛은 저항 보상값의 신호를 수신하고, 데이터라인에 대한 부하 총 저항 신호를 출력하는 것을 볼 수 있다.
비록 이미 바람직한 실시예를 참고하여 본 발명을 설명하였으나, 본 발명의 범위를 벗어나지 않는 경우, 각종 개진을 실시할 수 있고 또한 등가물로 그 중의 부품을 대체할 수 있다. 본 발명은 본문에 공개된 실시예에 국한되지 않고, 청구항의 범위 내에 드는 모든 기술방안을 포함한다.

Claims (20)

  1. 메모리와 감산기(減法器)를 설치하는 설치 단계;
    보상할 데이터라인의 저항값을 측정하고, 상기 저항값을 상기 메모리에 입력하는 측정 단계;
    상기 감산기를 통해 측정 단계에서 측정된 저항값을 계산하여, 대응되는 데이터라인에 필요한 저항 보상값을 획득하는 계산 단계;
    데이터 구동 유닛을 통해 계산 단계에서 획득된 저항 보상값을 독취하고, 상기 저항 보상값에 따라 상응하는 데이터라인에 대해 저항 보상을 실시함으로써 상응하는 데이터라인과 대응되는 부하 총 저항을 획득하는 보상 단계; 를 포함하는 액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법.
  2. 제 1항에 있어서,
    상기 설치단계에서, 상기 메모리와 상기 감산기는 상기 액정 디스플레이의 인쇄회로기판에 설치되는 방법.
  3. 제 1항에 있어서,
    상기 측정단계에서, 접촉식 측정방법 또는 비접촉식 측정방법을 통해 보상할 데이터라인의 저항값을 측정하는 방법.
  4. 제 1항에 있어서,
    어레이 기판의 테스트 공정 중 상기 측정단계를 진행하는 방법.
  5. 제 1항에 있어서,
    상기 측정단계에서, 액정 디스플레이의 디스플레이 영역과 비디스플레이 영역에 위치하는 모든 데이터라인의 저항값을 측정하는 방법.
  6. 제 1항에 있어서,
    상기 계산단계에서, 상기 감산기는 상기 측정단계에서 측정된 데이터라인의 저항값과 기준 저항값 사이의 차이값(差値) 획득을 통해 상기 저항 보상값을 획득하는 방법.
  7. 제 4항에 있어서,
    상기 계산단계에서, 상기 감산기는 상기 측정단계에서 측정된 데이터라인의 저항값과 기준 저항값 사이의 차이값 획득을 통해 상기 저항 보상값을 획득하는 방법.
  8. 제 5항에 있어서,
    상기 계산단계에서, 상기 감산기는 상기 측정단계에서 측정된 데이터라인의 저항값과 기준 저항값 사이의 차이값 획득을 통해 상기 저항 보상값을 획득하는 방법.
  9. 제 6항에 있어서,
    상기 기준 저항값은 측정단계에서 측정된 최대 데이터라인의 저항값인 방법.
  10. 제 7항에 있어서,
    상기 기준 저항값은 측정단계에서 측정된 최대 데이터라인의 저항값인 방법.
  11. 제 8항에 있어서,
    상기 기준 저항값은 측정단계에서 측정된 최대 데이터라인의 저항값인 방법.
  12. 제 1항에 있어서,
    상기 보상단계 후, 모든 데이터라인에 대응되는 부하 총 저항은 모두 같은 방법.
  13. 제 4항에 있어서,
    상기 보상단계 후, 모든 데이터라인에 대응되는 부하 총 저항은 모두 같은 방법.
  14. 제 5항에 있어서,
    상기 보상단계 후, 모든 데이터라인에 대응되는 부하 총 저항은 모두 같은 방법.
  15. 제 12항에 있어서,
    상기 부하 총 저항은 상기 측정단계에서 측정된 최대 데이터라인의 저항값과 같은 방법.
  16. 제 13항에 있어서,
    상기 부하 총 저항은 상기 측정단계에서 측정된 최대 데이터라인의 저항값과 같은 방법.
  17. 제 14항에 있어서,
    상기 부하 총 저항은 상기 측정단계에서 측정된 최대 데이터라인의 저항값과 같은 방법.
  18. 제 1항에 있어서,
    데이터라인의 설치 수량은 2n줄이고, 일측으로부터 타측까지 순서대로 데이터라인의 번호가 매겨지며, 즉 제 n번째 데이터라인과 제 n+1번째 데이터라인에 대응되는 저항 보상값은 같으면서 또한 획득된 저항 보상값 중의 최대치이고, 및/또는 제 1 데이터라인과 제 2n 데이터라인에 대응되는 저항 보상값은 같으면서 또한 획득된 저항 보상값 중의 최소치인 방법.
  19. 제 4항에 있어서,
    데이터라인의 설치 수량은 2n줄이고, 일측으로부터 타측까지 순서대로 데이터라인의 번호가 매겨지며, 즉 제 n번째 데이터라인과 제 n+1번째 데이터라인에 대응되는 저항 보상값은 같으면서 또한 획득된 저항 보상값 중의 최대치이고, 및/또는 제 1 데이터라인과 제 2n 데이터라인에 대응되는 저항 보상값은 같으면서 또한 획득된 저항 보상값 중의 최소치인 방법.
  20. 제 5항에 있어서,
    데이터라인의 설치 수량은 2n줄이고, 일측으로부터 타측까지 순서대로 데이터라인의 번호가 매겨지며, 즉 제 n번째 데이터라인과 제 n+1번째 데이터라인에 대응되는 저항 보상값은 같으면서 또한 획득된 저항 보상값 중의 최대치이고, 및/또는 제 1 데이터라인과 제 2n 데이터라인에 대응되는 저항 보상값은 같으면서 또한 획득된 저항 보상값 중의 최소치인 방법.
KR1020167020080A 2013-12-31 2014-01-22 액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법 KR20160102285A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201310751723.0 2013-12-31
CN201310751723.0A CN103761950B (zh) 2013-12-31 2013-12-31 用于补偿液晶显示器的数据线阻抗的方法
PCT/CN2014/071104 WO2015100821A1 (zh) 2013-12-31 2014-01-22 用于补偿液晶显示器的数据线阻抗的方法

Publications (1)

Publication Number Publication Date
KR20160102285A true KR20160102285A (ko) 2016-08-29

Family

ID=50529179

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020167020080A KR20160102285A (ko) 2013-12-31 2014-01-22 액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법

Country Status (7)

Country Link
US (1) US9620069B2 (ko)
JP (1) JP6357237B2 (ko)
KR (1) KR20160102285A (ko)
CN (1) CN103761950B (ko)
GB (1) GB2534817B (ko)
RU (1) RU2651220C2 (ko)
WO (1) WO2015100821A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11049432B2 (en) 2018-12-04 2021-06-29 Samsung Display Co., Ltd. Display apparatus and method of driving display panel using the same

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI576804B (zh) * 2015-11-23 2017-04-01 友達光電股份有限公司 可調整驅動訊號的顯示器及其調整方法
US20180254004A1 (en) * 2017-03-06 2018-09-06 Novatek Microelectronics Corp. Integrated circuit for driving display panel and fan-out compensation method thereof
CN113316851A (zh) * 2019-11-15 2021-08-27 京东方科技集团股份有限公司 阵列基板及显示装置
CN115527496A (zh) * 2022-10-08 2022-12-27 厦门天马显示科技有限公司 一种显示面板的驱动补偿方法、补偿系统和显示设备

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05273284A (ja) * 1992-03-30 1993-10-22 Toshiba Corp 液晶表示装置の抵抗欠陥集計データシステム
JP2848139B2 (ja) * 1992-07-16 1999-01-20 日本電気株式会社 アクティブマトリクス型液晶表示装置とその駆動方法
JPH0950259A (ja) * 1995-08-04 1997-02-18 Sharp Corp 表示装置の駆動回路
FR2764424B1 (fr) * 1997-06-05 1999-07-09 Thomson Lcd Procede de compensation d'un circuit capacitif perturbe et application aux ecrans de visualisation matriciels
JP2001119860A (ja) * 1999-10-19 2001-04-27 Toshiba Corp 電力系統電圧調整方法及び装置
DE60221613T2 (de) * 2001-09-27 2007-12-06 Kabushiki Kaisha Toshiba Tragbares Funkgerät
TW538602B (en) * 2001-10-24 2003-06-21 Realtek Semi Conductor Co Ltd Circuit and method for automatically changing matching resistance
JP2004086093A (ja) * 2002-08-29 2004-03-18 Sharp Corp 液晶駆動装置
JP3619819B2 (ja) * 2002-09-06 2005-02-16 日本電産リード株式会社 基板検査装置及び基板検査方法
KR20040060619A (ko) * 2002-12-30 2004-07-06 삼성전자주식회사 액정 표시 장치
JP2005077527A (ja) * 2003-08-28 2005-03-24 Optrex Corp 画像表示素子の駆動回路
JP2006023589A (ja) * 2004-07-08 2006-01-26 Sanyo Electric Co Ltd 液晶表示装置
JP2007003553A (ja) * 2005-06-21 2007-01-11 Seiko Instruments Inc エリアフォトセンサ付きマトリクス表示装置
DE102005047155B4 (de) * 2005-09-30 2011-05-19 Infineon Technologies Ag Sendeanordnung und Verfahren zur Impedanzanpassung
RU2468450C2 (ru) * 2007-07-11 2012-11-27 Сони Корпорейшн Устройство дисплея и способ управления устройством дисплея
CN101521492B (zh) * 2008-02-29 2013-09-11 瑞昱半导体股份有限公司 阻抗匹配电路及其相关方法
EP2453432B1 (en) * 2009-07-10 2017-02-15 Sharp Kabushiki Kaisha Display device
CN102347745A (zh) * 2010-08-04 2012-02-08 国基电子(上海)有限公司 自适应阻抗匹配电路
US20130141401A1 (en) * 2011-12-02 2013-06-06 Shenzhen China Star Optoelectronics Technology Co., Ltd. Driving circuit of lcd and driving method thereof
CN203300186U (zh) * 2013-05-31 2013-11-20 深圳市华星光电技术有限公司 主动矩阵显示面板及扫描驱动电路
CN103337233B (zh) * 2013-06-09 2016-03-30 京东方科技集团股份有限公司 显示驱动芯片、显示驱动芯片组件、显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11049432B2 (en) 2018-12-04 2021-06-29 Samsung Display Co., Ltd. Display apparatus and method of driving display panel using the same

Also Published As

Publication number Publication date
CN103761950A (zh) 2014-04-30
RU2016125811A (ru) 2018-01-10
JP2017503210A (ja) 2017-01-26
RU2651220C2 (ru) 2018-04-18
US9620069B2 (en) 2017-04-11
GB2534817A (en) 2016-08-03
WO2015100821A1 (zh) 2015-07-09
CN103761950B (zh) 2016-02-24
GB2534817B (en) 2020-08-19
US20150185575A1 (en) 2015-07-02
JP6357237B2 (ja) 2018-07-11
GB201609367D0 (en) 2016-07-13

Similar Documents

Publication Publication Date Title
US10241145B2 (en) Gate driving circuit and method for detecting same, array substrate and display apparatus
KR20160102285A (ko) 액정 디스플레이의 데이터라인 저항을 보상하기 위한 방법
US20160328075A1 (en) Touch display panel, driving method and touch display device
JP4566075B2 (ja) 液晶表示装置およびその駆動方法
WO2016011781A1 (zh) 显示装置
CN102708821B (zh) 一种公共电极电压的设定方法及装置
US10431171B2 (en) Display device and method for driving the same
US10481721B2 (en) Display substrate having touch function, method for driving the same and display apparatus
KR20140144310A (ko) 개선된 이미지 품질을 위한 차동 vcom 저항 또는 정전용량 조정
US20160358579A1 (en) A voltage compensation method, a voltage compensation device and a display device
CN104077989A (zh) 显示面板
CN105609073A (zh) 驱动电路、驱动方法及显示装置
CN113257160A (zh) 显示面板的检测设备和检测方法
US20060125512A1 (en) Method and apparatus for inspecting array substrate
US10446073B2 (en) Driving method for display panel
US20120256885A1 (en) Display device having noise reduction function and noise reduction method
JP2019174774A (ja) 液晶表示装置
US10818220B2 (en) Driving method of display panel
KR20150057751A (ko) 표시 장치
KR20070097172A (ko) 액정패널 구동모드제어회로와 이를 구비한 액정표시장치 및그 액정표시장치의 구동방법
US9159259B2 (en) Testing circuits of liquid crystal display and the testing method thereof
KR20110068036A (ko) 액정표시장치 및 그 제조방법
KR20050048495A (ko) Tft 어레이의 구동 전류 측정 방법 및 장치
WO2021114354A1 (zh) 液晶显示面板的检测方法及检测电路
KR101600392B1 (ko) 액정표시패널의 검사장치 및 검사방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application