KR20150041490A - 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 - Google Patents

기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 Download PDF

Info

Publication number
KR20150041490A
KR20150041490A KR20130120074A KR20130120074A KR20150041490A KR 20150041490 A KR20150041490 A KR 20150041490A KR 20130120074 A KR20130120074 A KR 20130120074A KR 20130120074 A KR20130120074 A KR 20130120074A KR 20150041490 A KR20150041490 A KR 20150041490A
Authority
KR
South Korea
Prior art keywords
multilayer ceramic
terminal electrodes
ceramic electronic
electrodes
surface roughness
Prior art date
Application number
KR20130120074A
Other languages
English (en)
Inventor
이병화
이해준
채은혁
이배근
정진만
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR20130120074A priority Critical patent/KR20150041490A/ko
Priority to JP2014067229A priority patent/JP2015076600A/ja
Priority to US14/269,074 priority patent/US20150098202A1/en
Priority to CN201410449169.5A priority patent/CN104517728A/zh
Publication of KR20150041490A publication Critical patent/KR20150041490A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • H01G4/1209Ceramic dielectrics characterised by the ceramic dielectric material
    • H01G4/1218Ceramic dielectrics characterised by the ceramic dielectric material based on titanium oxides or titanates
    • H01G4/1227Ceramic dielectrics characterised by the ceramic dielectric material based on titanium oxides or titanates based on alkaline earth titanates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10636Leadless chip, e.g. chip capacitor or resistor
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Abstract

본 발명은 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체; 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 복수의 제1 및 제2 내부 전극; 및 상기 세라믹 본체의 양측 단부에 형성된 제1 및 제2 외부전극;을 포함하며, 상기 제1 외부전극은 제1 바탕전극 및 상기 제1 바탕전극 상에 형성된 제1 단자전극을 포함하고, 상기 제2 외부전극은 제2 바탕전극 및 상기 제2 바탕전극 상에 형성된 제2 단자전극을 포함하며, 상기 제1 및 제2 단자전극 중 50μm × 50μm의 영역에서의 표면조도를 Ra라 하면, 400nm ≤ Ra ≤ 600nm를 만족하고, 10μm × 10μm의 영역에서의 표면조도를 Ra'라 하면, 130 nm ≤ Ra' ≤ 400 nm를 만족하는 기판 내장용 적층 세라믹 전자부품을 제공한다.

Description

기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판{EMBEDDED MULTILAYER CERAMIC ELECTRONIC PART AND PRINT CIRCUIT BOARD HAVING EMBEDDED MULTILAYER CERAMIC ELECTRONIC PART}
본 발명은 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판에 관한 것이다.
전자회로가 고밀도화, 고집적화됨에 따라 인쇄회로 기판에 실장되는 수동 소자들의 실장 공간이 부족하게 되고, 이를 해결하기 위해 기판 속에 내장되는 부품, 즉 임베디드 소자(embedded device)를 구현하고자 하는 노력이 진행되고 있다. 특히, 용량성 부품으로 사용되는 적층 세라믹 전자부품을 기판 내부에 내장하는 방안이 다양하게 제시되고 있다.
기판 내에 적층 세라믹 전자부품을 내장하는 방법으로는, 기판 재료 자체를 적층 세라믹 전자부품용 유전체 재료로 사용하고 구리 배선 등을 적층 세라믹 전자부품용 전극으로 사용하는 방법이 있다. 또한, 기판 내장용 적층 세라믹 전자부품을 구현하기 위한 다른 방안으로서, 고유전율의 고분자 시트나 박막의 유전체를 기판 내부에 형성하여 기판 내장용 적층 세라믹 전자부품을 형성하는 방법, 및 적층 세라믹 전자부품을 기판 내에 내장하는 방법 등이 있다.
일반적으로 적층 세라믹 전자부품은 세라믹 재질로 된 복수 개의 유전체층과 이 복수 개의 유전체층 사이에 삽입된 내부 전극을 구비한다. 이러한 적층 세라믹 전자부품을 기판 내부에 배치시킴으로써, 높은 정전용량을 갖는 기판 내장용 적층 세라믹 전자부품을 구현할 수 있다.
기판 내장용 적층 세라믹 전자부품을 구비하는 인쇄회로기판을 제조하기 위해서는 적층 세라믹 전자부품을 코어 기판 내부에 삽입한 후, 기판 배선과 적층 세라믹 전자부품의 외부 전극을 연결하기 위하여 레이저를 이용하여 상부 적층판 및 하부 적층판에 비아홀(via hole)을 뚫어야 한다. 이러한 레이저 가공은 인쇄회로 기판의 제조 비용을 상당히 증가시키는 요인이 된다.
한편, 기판 내장용 적층 세라믹 전자부품은 기판 내 코어 부분에 내장해야 하므로, 기판의 표면에 실장하는 일반적인 적층 세라믹 전자부품과 달리 외부전극 상에 니켈/주석(Ni/Sn) 도금층이 필요치 않게 된다.
즉, 기판 내장용 적층 세라믹 전자부품의 외부전극은 기판 내의 회로와 구리 (Cu) 재질의 비아(via)를 통해 전기적으로 연결되기 때문에, 니켈/주석(Ni/Sn)층 대신 구리(Cu)층이 상기 외부전극 상에 필요하게 된다.
통상 상기 외부전극의 경우에도 구리(Cu)를 주성분으로 하고 있으나, 글라스(glass)가 포함되어 있어 기판 내 비아(via) 형성에 사용되는 레이저 가공시 상기 글라스가 포함하는 성분이 상기 레이저를 흡수함으로써, 비아의 가공 깊이를 조절할 수 없는 문제가 있다.
이러한 이유로, 기판 내장용 적층 세라믹 전자부품의 외부전극 상에는 구리(Cu) 도금층을 별도로 형성하고 있는 실정이다.
한편, 기판 내장용 적층 세라믹 전자부품은 메모리카드, PC 메인보드 및 각종 RF모듈에 사용되는 인쇄회로기판에 내장함으로써 실장형 적층 세라믹 전자부품에 비해, 제품의 크기를 획기적으로 감소시킬 수 있다.
또한, MPU 같은 능동소자의 입력단자와 매우 근접거리에 배치될 수 있으므로, 도선길이로 인한 상호 연결인덕턴스(interconnect inductance)를 저감시킬 수 있다.
그러나, 기판 내장용 적층 세라믹 전자부품을 기판에 임베딩하는 과정에서 에폭시 수지를 경화시키고 금속전극의 결정화를 위한 열처리 공정을 거치게 되는데, 이때, 에폭시 수지, 금속 전극, 적층 세라믹 전자부품의 세라믹 등의 열팽창계수(CTE)의 차이 또는 기판의 열팽창에 의한 기판과 적층 세라믹 전자부품 접착면의 결함이 발생할 수 있다.
이러한 결함은 신뢰성 테스트 과정에서 접착면 들뜸(Delamination)의 불량을 발생시키는 문제점이 있다.
한국공개특허 제2006-0047733호
본 발명은 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판에 관한 것이다.
본 발명의 일 실시형태는 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체; 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 복수의 제1 및 제2 내부 전극; 및 상기 세라믹 본체의 양측 단부에 형성된 제1 및 제2 외부전극;을 포함하며, 상기 제1 외부전극은 제1 바탕전극 및 상기 제1 바탕전극 상에 형성된 제1 단자전극을 포함하고, 상기 제2 외부전극은 제2 바탕전극 및 상기 제2 바탕전극 상에 형성된 제2 단자전극을 포함하며, 상기 제1 및 제2 단자전극 중 50μm × 50μm의 영역에서의 표면조도를 Ra라 하면, 400nm ≤ Ra ≤ 600nm를 만족하고, 10μm × 10μm의 영역에서의 표면조도를 Ra'라 하면, 130 nm ≤ Ra' ≤ 400 nm를 만족하는 기판 내장용 적층 세라믹 전자부품을 제공한다.
상기 세라믹 본체 및 상기 제1, 제2 단자전극 상부에는 실란 코팅층이 형성될 수 있다.
상기 세라믹 본체의 두께를 ts라 하면, ts ≤ 250μm를 만족할 수 있다.
상기 제1 및 제2 단자전극의 두께를 tp라 하면, tp ≥ 5μm 을 만족할 수 있다.
상기 제1 및 제2 단자전극은 구리(Cu)로 이루어질 수 있다.
상기 제1 및 제2 단자전극은 도금으로 형성될 수 있다.
본 발명의 다른 실시형태는 절연기판; 및 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체와 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 복수의 제1 및 제2 내부 전극 및 상기 세라믹 본체의 양측 단부에 형성된 제1 및 제2 외부전극을 포함하며, 상기 제1 외부전극은 제1 바탕전극 및 상기 제1 바탕전극 상에 형성된 제1 단자전극을 포함하고, 상기 제2 외부전극은 제2 바탕전극 및 상기 제2 바탕전극 상에 형성된 제2 단자전극을 포함하며, 상기 제1 및 제2 단자전극 중 50μm × 50μm의 영역에서의 표면조도를 Ra라 하면, 400nm ≤ Ra ≤ 600nm를 만족하고, 10μm × 10μm의 영역에서의 표면조도를 Ra'라 하면, 130 nm ≤ Ra' ≤ 400 nm를 만족하는 기판 내장용 적층 세라믹 전자부품;을 포함하는 적층 세라믹 전자부품 내장형 인쇄회로기판을 제공한다.
상기 세라믹 본체 및 상기 제1, 제2 단자전극 상부에는 실란 코팅층이 형성될 수 있다.
상기 세라믹 본체의 두께를 ts라 하면, ts ≤ 250μm를 만족할 수 있다.
상기 제1 및 제2 단자전극의 두께를 tp라 하면, tp ≥ 5μm 을 만족할 수 있다.
상기 제1 및 제2 단자전극은 구리(Cu)로 이루어질 수 있다.
상기 제1 및 제2 단자전극은 도금으로 형성될 수 있다.
본 발명에 따르면 기판 내장용 적층 세라믹 전자부품의 표면 처리 및 외부전극 상부 도금층의 표면 조도를 조절하여 적층 세라믹 전자부품과 기판 사이의 들뜸 현상을 개선할 수 있는 접착 특성을 향상시킬 수 있다.
도 1은 본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품을 나타내는 사시도이다.
도 2는 도 1의 X-X' 단면도이다.
도 3은 도 1의 C 방향에서 개략적으로 나타내는 평면도이다.
도 4는 도 3의 A 영역의 Y-Y' 단면을 확대한 단면도이다.
도 5는 도 3의 B 영역의 Y-Y' 단면을 확대한 단면도이다.
도 6은 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판을 나타내는 단면도이다.
본 발명의 실시형태는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 이하 설명하는 실시형태로 한정되는 것은 아니다. 또한, 본 발명의 실시형태는 당업계에서 평균적인 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위해서 제공되는 것이다. 따라서, 도면에서의 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있으며, 도면상의 동일한 부호로 표시되는 요소는 동일한 요소이다.
명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하고, 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙이도록 한다.
기판 내장용 적층 세라믹 전자부품
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시형태를 설명한다.
도 1은 본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품을 나타내는 사시도이다.
도 2는 도 1의 X-X' 단면도이다.
도 1 및 도 2를 참조하면, 본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품은 유전체층(11)을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체(10); 상기 유전체층(11)을 사이에 두고 상기 세라믹 본체(10)의 양 단면을 통해 번갈아 노출되도록 형성된 복수의 제1 및 제2 내부 전극(21, 22); 및 상기 세라믹 본체(10)의 양측 단부에 형성된 제1 및 제2 외부전극(31, 32);을 포함하며, 상기 제1 외부전극(31)은 제1 바탕전극(31a) 및 상기 제1 바탕전극(31a) 상에 형성된 제1 단자전극(31b)을 포함하고, 상기 제2 외부전극(32)은 제2 바탕전극(32a) 및 상기 제2 바탕전극(32a) 상에 형성된 제2 단자전극(32b)을 포함할 수 있다.
이하에서는 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품을 설명하되, 특히 적층 세라믹 커패시터로 설명하지만 이에 제한되는 것은 아니다.
본 발명의 일 실시형태에 따른 적층 세라믹 커패시터에 있어서, '길이 방향'은 도 1의 'L' 방향, '폭 방향'은 'W' 방향, '두께 방향'은 'T' 방향으로 정의하기로 한다. 여기서 '두께 방향'은 유전체층을 쌓아 올리는 방향 즉 '적층 방향'과 동일한 개념으로 사용할 수 있다.
본 발명의 일 실시형태에서, 세라믹 본체(10)는 형상에 있어 특별히 제한은 없지만, 도시된 바와 같이 육면체 형상일 수 있다.
본 발명의 일 실시형태에서, 세라믹 본체(10)는 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 가질 수 있으며, 상기 제1 및 제2 주면은 상기 세라믹 본체(10)의 상면 및 하면으로 표현될 수도 있다.
상기 세라믹 본체(10)의 두께(ts)는 250μm 이하일 수 있다.
상기와 같이 세라믹 본체(10)의 두께(ts)가 250μm 이하로 제작함으로써, 기판 내장용 적층 세라믹 커패시터로서 적합할 수 있다.
또한, 상기 세라믹 본체(10)의 두께(ts)는 상기 제1 주면 및 제2 주면 사이의 거리일 수 있다.
본 발명의 일 실시형태에 따르면, 상기 유전체층(11)을 형성하는 원료는 충분한 정전 용량을 얻을 수 있는 한 특별히 제한되지 않으며, 예를 들어, 티탄산바륨(BaTiO3) 분말일 수 있다.
상기 유전체층(11)을 형성하는 재료는 티탄산바륨(BaTiO3) 등의 파우더에 본 발명의 목적에 따라 다양한 세라믹 첨가제, 유기용제, 가소제, 결합제, 분산제 등이 첨가될 수 있다.
상기 유전체층(11) 형성에 사용되는 세라믹 분말의 평균 입경은 특별히 제한되지 않으며, 본 발명의 목적 달성을 위해 조절될 수 있으나, 예를 들어, 400 nm 이하로 조절될 수 있다.
이러한 세라믹 본체(10)는 커패시터의 용량 형성에 기여하는 부분으로서의 액티브층과, 상하 마진부로서 액티브층의 상하부에 각각 형성된 상부 및 하부 커버층으로 구성될 수 있다.
상기 액티브층은 유전체층(11)을 사이에 두고 복수의 제1 및 제2 내부 전극(21, 22)을 반복적으로 적층하여 형성될 수 있다.
상기 상부 및 하부 커버층은 내부 전극을 포함하지 않는 것을 제외하고는 유전체층(11)과 동일한 재질 및 구성을 가질 수 있다.
상기 상부 및 하부 커버층은 단일 유전체층 또는 2 개 이상의 유전체층을 액티브층의 상하면에 각각 상하 방향으로 적층하여 형성할 수 있으며, 기본적으로 물리적 또는 화학적 스트레스에 의한 내부 전극의 손상을 방지하는 역할을 수행할 수 있다.
한편, 상기 제1 및 제2 내부 전극(21, 22)은 서로 다른 극성을 갖는 한 쌍의 전극으로서, 유전체층(11) 상에 소정의 두께로 도전성 금속을 포함하는 도전성 페이스트를 인쇄하여 형성될 수 있다.
또한, 상기 제1 및 제2 내부 전극(21, 22)은 유전체층(11)의 적층 방향을 따라 양 단면을 통해 번갈아 노출되도록 형성될 수 있으며, 중간에 배치된 유전체층(11)에 의해 서로 전기적으로 절연될 수 있다.
즉, 제1 및 제2 내부 전극(21, 22)은 세라믹 본체(10)의 양 단면을 통해 번갈아 노출되는 부분을 통해 제1 및 제2 외부 전극(31, 32)과 각각 전기적으로 연결될 수 있다.
따라서, 제1 및 제2 외부 전극(31, 32)에 전압을 인가하면 서로 대향하는 제1 및 제2 내부 전극(21, 22) 사이에 전하가 축적되고, 이때 적층 세라믹 커패시터의 정전 용량은 제1 및 제2 내부 전극(21, 22)의 서로 중첩되는 영역의 면적과 비례하게 된다.
또한, 상기 제1 및 제2 내부 전극(21, 22)을 형성하는 도전성 페이스트에 포함되는 도전성 금속은 니켈(Ni), 구리(Cu), 팔라듐(Pd), 또는 이들의 합금일 수 있으며, 본 발명이 이에 한정되는 것은 아니다.
또한, 상기 도전성 페이스트의 인쇄 방법은 스크린 인쇄법 또는 그라비아 인쇄법 등을 사용할 수 있으며, 본 발명이 이에 한정되는 것은 아니다.
본 발명의 일 실시형태에 따르면, 상기 세라믹 본체(10)의 양측 단부에는 제1 및 제2 외부전극(31, 32)이 형성될 수 있다.
상기 제1 외부전극(31)은 상기 제1 내부전극(21)과 전기적으로 연결되는 제1 바탕전극(31a)과 상기 제1 바탕전극(31a) 상에 형성되는 제1 단자전극(31b)을 포함할 수 있다.
또한, 상기 제2 외부전극(32)은 상기 제2 내부전극(22)과 전기적으로 연결되는 제2 바탕전극(32a)과 상기 제2 바탕전극(32a) 상에 형성되는 제2 단자전극(32b)을 포함할 수 있다.
이하에서는, 상기 제1 및 제2 외부전극(31, 32)의 구조에 대하여 보다 상세히 설명하도록 한다.
상기 제1 및 제2 바탕전극(31a, 32a)은 제1 도전성 금속 및 글라스를 포함할 수 있다.
정전 용량 형성을 위해 상기 제1 및 제2 외부전극(31, 32)이 상기 세라믹 본체(10)의 양 단면에 형성될 수 있으며, 상기 제1 및 제2 외부전극(31, 32)이 포함하는 상기 제1 및 제2 바탕전극(31a, 32a)이 상기 제1 및 제2 내부전극(21, 22)과 전기적으로 연결될 수 있다.
상기 제1 및 제2 바탕전극(31a, 32a)은 상기 제1 및 제2 내부전극(21, 22)과 동일한 재질의 도전성 물질로 형성될 수 있으나 이에 제한되지는 않으며, 예를 들어, 구리(Cu), 은(Ag), 니켈(Ni) 및 이들의 합금으로 이루어진 군으로부터 선택된 하나 이상인 제1 도전성 금속으로 형성될 수 있다.
상기 제1 및 제2 바탕전극(31a, 32a)은 상기 제1 도전성 금속 분말에 글라스 프릿을 첨가하여 마련된 도전성 페이스트를 도포한 후 소성함으로써 형성될 수 있다.
본 발명의 일 실시형태에 따르면, 상기 제1 및 제2 외부전극(31, 32)은 상기 제1 및 제2 바탕전극(31a, 32a) 상에 형성되는 제1 및 제2 단자전극(31b, 32b)을 포함할 수 있다.
상기 제1 및 제2 단자전극(31b, 32b)은 제2 도전성 금속으로 이루어질 수 있다.
상기 제2 도전성 금속은 특별히 제한되는 것은 아니나, 예를 들어 구리(Cu)일 수 있다.
일반적으로, 적층 세라믹 커패시터는 인쇄회로기판상에 실장되므로, 통상 외부전극 상에 니켈/주석 도금층을 형성한다.
그러나, 본 발명의 일 실시형태에 따른 적층 세라믹 커패시터는 인쇄회로기판 내장용으로서 기판상에 실장을 하지 않으며, 상기 적층 세라믹 커패시터의 상기 제1 외부전극(31) 및 제2 외부전극(32)과 기판의 회로가 구리(Cu) 재질인 비아(via)를 통해 전기적으로 연결된다.
따라서, 본 발명의 일 실시형태에 따르면, 상기 제1 및 제2 단자전극(31b, 32b)은 상기 기판 내의 비아의 재질인 구리(Cu)와 전기적 연결성이 좋은 구리(Cu)로 이루어질 수 있다.
한편, 상기 제1 바탕전극(31a) 및 제2 바탕전극(32a)의 경우에도 구리(Cu)를 주성분으로 하고 있으나, 글라스(glass)가 포함되어 있어 기판 내 비아(via) 형성에 사용되는 레이저 가공시 상기 글라스가 포함하는 성분이 상기 레이저를 흡수함으로써, 비아의 가공 깊이를 조절할 수 없는 문제가 있다.
이러한 이유로, 기판 내장용 적층 세라믹 전자부품의 상기 제1 및 제2 단자전극(31b, 32b)은 구리(Cu)로 이루어질 수 있다.
상기 제1 및 제2 단자전극(31b, 32b)을 형성하는 방법은 특별히 제한되지 않으며, 예를 들어 도금에 의해 형성될 수 있다.
따라서, 소성 후의 상기 제1 및 제2 단자전극(31b, 32b)은 구리(Cu)로만 이루어져 있으며, 글라스 프릿을 포함하지 않기 때문에 기판 내 비아(via) 형성에 사용되는 레이저 가공시 상기 글라스가 포함하는 성분이 상기 레이저를 흡수함으로써, 비아의 가공 깊이를 조절할 수 없는 문제가 발생하지 않는다.
상기 제1 및 제2 단자전극(31b, 32b)의 두께를 tp라 하면, tp ≥ 5μm 을 만족할 수 있다.
상기 제1 및 제2 단자전극(31b, 32b)의 두께(tp)는 tp ≥ 5μm 을 만족할 수 있으나, 이에 제한되는 것은 아니며, 상기 제1 및 제2 단자전극(31b, 32b)의 두께(tp)는 15μm 이하일 수 있다.
상기와 같이 제1 및 제2 단자전극(31b, 32b)의 두께(tp)가 tp ≥ 5μm 을 만족하며, 15μm 이하가 되도록 조절함으로써, 기판 내의 비아 가공이 우수하며, 신뢰성이 우수한 적층 세라믹 커패시터를 구현할 수 있다.
제1 및 제2 단자전극(31b, 32b)의 두께(tp)가 5μm 미만의 경우에는 후술하는 바와 같이 적층 세라믹 전자부품을 인쇄회로기판에 내장할 때 도전성 비아홀의 가공 시 세라믹 본체(10)까지 도전성 비아홀이 연결되는 불량이 발생되는 문제점이 있다.
제1 및 제2 단자전극(31b, 32b)의 두께(tp)가 15μm를 초과하는 경우에는 제1 및 제2 단자전극(31b, 32b)의 응력에 의해 세라믹 본체(10)에 크랙이 발생할 수 있다.
도 3은 도 1의 C 방향에서 개략적으로 나타내는 평면도이다.
도 4는 도 3의 A 영역의 Y-Y' 단면을 확대한 단면도이다.
도 5는 도 3의 B 영역의 Y-Y' 단면을 확대한 단면도이다.
도 3 내지 도 5를 참조하면, 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품은 상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 표면 조도를 Ra라 하면, 400nm ≤ Ra ≤ 600nm를 만족하고, 10μm × 10μm의 영역에서의 표면 조도를 Ra'라 하면, 130 nm ≤ Ra' ≤ 400 nm를 만족할 수 있다.
도 4를 참조하면, 상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 표면 조도(Ra)가 400nm ≤ Ra ≤ 600nm를 만족할 수 있다.
상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 표면 조도(Ra)가 400nm ≤ Ra ≤ 600nm를 만족하도록 조절함으로써, 적층 세라믹 전자부품과 기판 사이의 들뜸 현상을 개선하고 크랙을 방지할 수 있다.
표면 조도란 금속표면을 가공할 때에 표면에 생기는 미세한 요철의 정도를 일컫는 것으로서, 표면 거칠기라고도 한다.
표면 조도는 가공에 사용되는 공구, 가공법의 적부, 표면에 긁힌 흠, 녹 등에 의해서 생기는 것으로, 거칠기의 정도를 나타내는 데 있어서 표면을 그것과 직각인 평면으로 절단하고 그 단면을 보면 어떤 곡선을 이루는데, 이 곡선의 가장 낮은 곳에서 가장 높은 곳까지의 높이를 취하여 이것을 중심선 평균 거칠기라고 하며, Ra로 표시할 수 있다.
본 발명에서는 상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 상기 제1 및 제2 단자전극(31b, 32b)의 중심선 평균 거칠기 혹은 표면 조도를 Ra 라 규정하기로 한다.
상기 표면 조도 혹은 표면 거칠기는 상술한 바와 같이 표면을 그것과 직각인 평면으로 절단하고 그 단면에서 파악될 수 있으며, 도 4에서 점선으로 표시한 부분과 같이 큰 곡선을 이루며 형성될 수 있음을 알 수 있다.
구체적으로, 상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 상기 제1 및 제2 단자전극(31b, 32b)의 표면 조도(Ra)를 산출하는 방법은 도 3 및 도 4에서와 같이, 상기 제1 및 제2 단자전극(31b, 32b)의 일 표면 중 50μm × 50μm의 영역에 형성되어 있는 조도에 대하여 가상의 중심선을 그을 수 있다.
다음으로, 상기 조도의 가상의 중심선을 기준으로 점선으로 표시된 각 곡선까지의 각각의 거리(예를 들어, r1, r2, r3 ... r13)를 측정한 후 아래 식과 같이 각 거리의 평균값을 구하여 산출된 값으로 제1 및 제2 단자전극(31b, 32b)의 표면 조도(Ra)를 산출할 수 있다.
Figure pat00001

상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 표면 조도(Ra)가 400nm ≤ Ra ≤ 600nm의 범위를 만족하도록 조절함으로써, 적층 세라믹 전자부품과 기판 사이의 접착력이 향상된 신뢰성이 우수한 적층 세라믹 전자부품을 구현할 수 있다.
상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 표면 조도(Ra)가 400nm 미만인 경우에는 적층 세라믹 전자부품과 기판 사이의 들뜸 현상이 문제될 수 있다.
한편, 상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 표면 조도(Ra)가 600nm를 초과하는 경우에는 크랙이 발생할 수 있다.
상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 표면 조도(Ra)가 400nm ≤ Ra ≤ 600nm의 범위를 만족하도록 조절하는 방법은 적층 세라믹 커패시터를 제조하는 과정에서 사포를 사용하거나 플라즈마 처리 등의 물리적 방법에 의해 수행될 수 있다.
예를 들어, 사포를 사용하는 방법의 경우에는 P의 값이 100 내지 3000의 범위인 사포를 적용하면 인위적으로 조도를 형성할 수 있으며 상기 제1 및 제2 단자전극(31b, 32b)의 표면에 일부 조도만을 높일 수 있어 적층 세라믹 전자부품의 신뢰성에는 영향을 주지 않고, 제1 및 제2 단자전극(31b, 32b)의 표면 조도를 형성할 수 있다.
상기 사포의 'P'는 FEPA[the European FEPA (Federation of European Producers of Abrasives) "P" grade]의 입자사이즈 표준을 나타내는 기호이다.
도 5를 참조하면, 상기 제1 및 제2 단자전극(31b, 32b) 중 10μm × 10μm의 영역에서의 표면 조도를 Ra'라 하면, 130 nm ≤ Ra' ≤ 400 nm를 만족할 수 있다.
상기 제1 및 제2 단자전극(31b, 32b) 중 10μm × 10μm의 영역에서의 표면 조도(Ra')가 130 nm ≤ Ra' ≤ 400 nm를 만족하도록 조절함으로써, 적층 세라믹 전자부품과 기판 사이의 들뜸 현상을 더욱 효과적으로 개선할 수 있다.
상기 표면 조도는 상술한 설명의 정의와 동일하며, 본 발명에서는 상기 제1 및 제2 단자전극(31b, 32b) 중 10μm × 10μm의 영역에서의 상기 제1 및 제2 단자전극(31b, 32b)의 중심선 평균 거칠기 혹은 표면 조도를 Ra' 라 규정하기로 한다.
상기 표면 조도 혹은 표면 거칠기는 상술한 바와 같이 표면을 그것과 직각인 평면으로 절단하고 그 단면에서 파악될 수 있으며, 도 4 및 도 5에서 실선으로 표시한 부분과 같이 작은 곡선을 이루며 형성될 수 있음을 알 수 있다.
구체적으로, 상기 제1 및 제2 단자전극(31b, 32b) 중 10μm × 10μm의 영역에서의 상기 제1 및 제2 단자전극(31b, 32b)의 표면 조도(Ra')를 산출하는 방법은 도 3 및 도 5에서와 같이, 상기 제1 및 제2 단자전극(31b, 32b)의 일 표면 중 10μm × 10μm의 영역에 형성되어 있는 조도에 대하여 가상의 중심선을 그을 수 있다.
다음으로, 상기 조도의 가상의 중심선을 기준으로 실선으로 표시된 각 곡선까지의 각각의 거리(예를 들어, r1', r2', r3' ... r13')를 측정한 후 아래 식과 같이 각 거리의 평균값을 구하여 산출된 값으로 제1 및 제2 단자전극(31b, 32b)의 표면 조도(Ra)를 산출할 수 있다.
Figure pat00002

상기 제1 및 제2 단자전극(31b, 32b) 중 10μm × 10μm의 영역에서의 표면 조도(Ra')가 130 nm ≤ Ra' ≤ 400 nm의 범위를 만족하도록 조절함으로써, 적층 세라믹 전자부품과 기판 사이의 접착력이 더욱 향상된 신뢰성이 우수한 적층 세라믹 전자부품을 구현할 수 있다.
상기 제1 및 제2 단자전극(31b, 32b) 중 10μm × 10μm의 영역에서의 표면 조도(Ra')가 130 nm 미만인 경우에는 적층 세라믹 전자부품과 기판 사이의 접착력 향상 효과가 없을 수 있다.
한편, 상기 제1 및 제2 단자전극(31b, 32b) 중 10μm × 10μm의 영역에서의 표면 조도(Ra')가 400 nm를 초과하는 경우에는 크랙이 발생할 수 있다.
상기 제1 및 제2 단자전극(31b, 32b) 중 10μm × 10μm의 영역에서의 표면 조도(Ra')가 130 nm ≤ Ra' ≤ 400 nm의 범위를 만족하도록 조절하는 방법은 적층 세라믹 커패시터를 제조하는 과정에서 외부전극이 형성된 세라믹 본체를 에칭액에 넣은 후 회전시킴으로써 수행될 수 있다.
즉, 상기의 표면 조도 형성 방법은 상술한 상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 표면 조도(Ra)의 형성을 위한 물리적인 방법과는 달리 화학적 처리에 의해 수행될 수 있다.
상기와 같이 외부전극이 형성된 세라믹 본체를 에칭액에 담금으로써 화학적 방법에 의해 인위적으로 조도를 형성할 수 있어 상기 물리적인 방법과는 달리 미세한 조도를 형성할 수 있다.
따라서, 상기와 같이 제1 및 제2 단자전극(31b, 32b) 중 10μm × 10μm의 영역에서의 표면 조도(Ra')가 130 nm ≤ Ra' ≤ 400 nm의 범위를 만족하도록 제1 및 제2 단자전극(31b, 32b)의 표면 조도(Ra')를 형성할 수 있다.
상기 에칭액은 구리(Cu)만을 용해시키는 것을 사용함으로써, 적층 세라믹 전자부품의 신뢰성에는 영향을 주지 않고, 제1 및 제2 단자전극(31b, 32b)의 미세한 표면 조도(Ra')를 형성할 수 있다.
한편, 본 발명의 일 실시형태에 따르면, 상기 세라믹 본체(10) 및 상기 제1, 제2 단자전극(31b, 32b) 상부에는 실란 코팅층(41)이 형성될 수 있다.
상기와 같이 세라믹 본체(10) 및 상기 제1, 제2 단자전극(31b, 32b) 상부에는 실란 코팅층(41)이 형성됨으로써, 적층 세라믹 전자부품과 기판 사이의 접착력이 더욱 향상된 신뢰성이 우수한 적층 세라믹 전자부품을 구현할 수 있다.
상기 실란 코팅층(41)은 실리콘을 함유한 것이라면 특별히 제한되지 않으며, 예를 들어 실리콘을 중심 원자로 하여 일측 말단기는 에폭시기가 결합되고, 타측 말단기는 알킬기가 결합된 형태일 수 있다.
이하에서는 본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품의 제조방법에 대하여 설명하나, 이에 제한되는 것은 아니다.
본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품의 제조 방법은 우선, 티탄산바륨(BaTiO3) 등의 파우더를 포함하여 형성된 슬러리를 캐리어 필름(carrier film)상에 도포 및 건조하여 복수 개의 세라믹 그린 시트를 마련하며, 이로써 유전체 층을 형성할 수 있다.
상기 세라믹 그린시트는 세라믹 분말, 바인더, 용제를 혼합하여 슬러리를 제조하고, 상기 슬러리를 닥터 블레이드 법으로 수 μm의 두께를 갖는 시트(sheet)형으로 제작할 수 있다.
다음으로, 니켈 입자 평균 크기가 0.1 내지 0.2 μm이며, 40 내지 50 중량부의 니켈 분말을 포함하는 내부전극용 도전성 페이스트를 마련할 수 있다.
상기 그린시트 상에 상기 내부전극용 도전성 페이스트를 스크린 인쇄공법으로 도포하여 내부전극을 형성한 후 400 내지 500층 적층하여 세라믹 본체(10)를 제작할 수 있다.
본 발명의 일 실시형태에 따른 적층 세라믹 커패시터에 있어서 상기 제1 및 제2 내부전극(21, 22)은 상기 세라믹 본체(10)의 양 단면으로 각각 노출되도록 형성될 수 있다.
다음으로, 상기 세라믹 본체(10)의 단부에 제1 도전성 금속 및 글라스를 포함하는 제1 바탕전극 및 제2 바탕전극을 형성할 수 있다.
상기 제1 도전성 금속은 특별히 제한되는 것은 아니나, 예를 들어 구리(Cu), 은(Ag), 니켈(Ni) 및 이들의 합금으로 이루어진 군으로부터 선택된 하나 이상일 수 있다.
상기 글라스는 특별히 제한되는 것은 아니며, 일반적인 적층 세라믹 커패시터의 외부전극 제작에 사용되는 글라스와 동일한 조성의 물질이 사용될 수 있다.
상기 제1 및 제2 바탕전극은 상기 세라믹 본체의 단부에 형성됨으로써, 상기 제1 및 제2 내부전극과 각각 전기적으로 연결될 수 있다.
다음으로, 상기 제1 바탕전극 및 제2 바탕전극 상에 제2 도전성 금속으로 이루어진 도금층을 형성할 수 있다.
상기 제2 도전성 금속은 특별히 제한되는 것은 아니나, 예를 들어 구리(Cu)일 수 있다.
상기 도금층은 제1 및 제2 단자전극으로 형성될 수 있다.
상기 제1 및 제2 단자전극에 대하여 상술한 바와 같이 사포 또는 플라즈마 처리에 의해 큰 표면 조도를 형성하고, 상기 제1 및 제2 단자전극에 큰 표면 조도가 형성된 상태로 에칭액에 투입하여 미세한 표면 조도를 형성할 수 있다.
그 외 상술한 본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품의 특징과 동일한 부분에 대해서는 여기서 생략하도록 한다.
이하, 실시예를 들어 본 발명을 더욱 상세히 설명하지만, 본 발명이 이에 의해 제한되는 것은 아니다.
실시예 1)
본 발명의 실시 형태에 따라 기판 내장용 적층 세라믹 전자부품의 제1 및 제2 단자전극(31b, 32b)의 두께에 따른 비아 가공 불량 발생 여부와 제1 및 제2 단자전극 중 50μm × 50μm의 영역에서의 표면조도(Ra)와 10μm × 10μm의 영역에서의 표면조도(Ra')에 따른 접착면 들뜸 발생 빈도를 확인하기 위하여 적층 세라믹 전자부품이 내장된 기판에 대하여 각각의 실험을 수행하여 조사하였다.
아래 표 1에서는 제1 및 제2 단자전극(31b, 32b)의 두께에 따른 비아 가공 불량 발생 여부를 나타내었다.
제1 및 제2 단자전극의 두께
(μm )
판 정
1 미만 ×
1 ~ 2 ×
2 ~ 3 ×
3 ~ 4
4 ~ 5
5 ~ 6
6 이상
×: 불량율 50% 이상
△: 불량율 10%~50%
○: 불량율 0.01%~10%
◎: 불량율 0.01% 미만
상기 표 1을 참조하면, 상기 제1 및 제2 단자전극(31b, 32b)의 두께가 5μm 이상의 경우에 기판 내의 비아 가공이 우수하며, 신뢰성이 우수한 적층 세라믹 커패시터를 구현할 수 있음을 알 수 있다.
반면, 상기 제1 및 제2 단자전극(31b, 32b)의 두께가 5μm 미만의 경우에는 기판 내의 비아 가공시 불량이 발생할 수 있음을 알 수 있다.
아래 표 2에서는 제1 및 제2 단자전극 중 50μm × 50μm의 영역에서의 표면조도(Ra)에 따른 접착면 들뜸 발생 빈도 여부를 나타내었다.
제1 및 제2 단자전극 중 50μm × 50μm의 영역에서의 표면 조도(Ra)
(nm )
판 정
400 미만 ×
400
460
520
600
600 이상
×: 불량율 50% 이상
△: 불량율 10%~50%
○: 불량율 0.01%~10%
◎: 불량율 0.01% 미만
상기 표 3을 참조하면, 상기 제1 및 제2 단자전극(31b, 32b)의 표면조도가 400 nm 이상의 경우에 접착면 들뜸 발생 빈도가 적어, 신뢰성이 우수한 적층 세라믹 커패시터를 구현할 수 있음을 알 수 있다.
반면, 상기 제1 및 제2 단자전극(31b, 32b)의 표면조도가 400 nm 미만의 경우에는 접착면 들뜸 발생 빈도가 증가하여 신뢰성에 문제가 있음을 알 수 있다.
아래 표 3에서는 제1 및 제2 단자전극 중 10μm × 10μm의 영역에서의 표면조도(Ra')에 따른 접착면 들뜸 발생 빈도 여부를 나타내었다.
제1 및 제2 단자전극 중 10μm × 10μm의 영역에서의 표면조도(Ra')
(nm )
판 정
130 미만 ×
130
150
200
300
400 이상
×: 불량율 50% 이상
△: 불량율 10%~50%
○: 불량율 0.01%~10%
◎: 불량율 0.01% 미만
상기 표 3을 참조하면, 상기 제1 및 제2 단자전극(31b, 32b)의 표면조도가 130 nm 이상의 경우에 접착면 들뜸 발생 빈도가 적어, 신뢰성이 우수한 적층 세라믹 커패시터를 구현할 수 있음을 알 수 있다.
반면, 상기 제1 및 제2 단자전극(31b, 32b)의 표면조도가 130 nm 미만의 경우에는 적층 세라믹 전자부품과 기판 사이의 접착력 향상 효과가 없음을 알 수 있다.
적층 세라믹 전자부품 내장형 인쇄회로기판
도 6은 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판을 나타내는 단면도이다.
도 6을 참조하면, 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판(100)은 절연기판(110); 및 유전체층(11)을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체(10); 상기 유전체층(11)을 사이에 두고 상기 세라믹 본체(10)의 양 단면을 통해 번갈아 노출되도록 형성된 복수의 제1 및 제2 내부 전극(21, 22); 및 상기 세라믹 본체(10)의 양측 단부에 형성된 제1 및 제2 외부전극(31, 32);을 포함하며, 상기 제1 외부전극(31)은 제1 바탕전극(31a) 및 상기 제1 바탕전극(31a) 상에 형성된 제1 단자전극(31b)을 포함하고, 상기 제2 외부전극(32)은 제2 바탕전극(32a) 및 상기 제2 바탕전극(32a) 상에 형성된 제2 단자전극(32b)을 포함하며, 상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 표면 조도를 Ra라 하면, 400nm ≤ Ra ≤ 600nm를 만족하고, 10μm × 10μm의 영역에서의 표면 조도를 Ra'라 하면, 130 nm ≤ Ra' ≤ 400 nm를 만족하는 기판 내장용 적층 세라믹 전자부품;을 포함할 수 있다.
상기 절연기판(110)은 절연층(120)이 포함된 구조로 이루어지며, 필요에 따라 도 6에 예시된 바와 같이 다양한 형태의 층간회로를 구성하는 도전성 패턴(130) 및 도전성 비아홀(140)을 포함할 수 있다. 이러한 절연 기판(110)은, 내부에 적층 세라믹 전자부품을 포함하는 인쇄회로기판(100)일 수 있다.
상기 적층 세라믹 전자부품은 인쇄회로기판(100)에 삽입된 후 인쇄회로기판(100)의 열처리 등과 같은 후공정 진행 중의 여러 가혹환경을 동일하게 경험하게 된다.
특히 열처리 공정에서 인쇄회로기판(100)의 수축 및 팽창은 인쇄회로기판(100) 내부에 삽입된 적층 세라믹 전자부품에 직접적으로 전달되어 적층 세라믹 전자부품과 인쇄회로기판(100)의 접착면에 스트레스를 가하게 된다.
적층 세라믹 전자부품과 인쇄회로기판(100)의 접착면에 인가된 스트레스가 접착강도보다 높을 경우 접착면이 떨어지는 들뜸 불량을 발생시키게 된다.
적층 세라믹 전자부품과 인쇄회로기판(100) 사이의 접착강도는 적층 세라믹 전자부품과 인쇄회로기판(100)의 전기화학적 결합력과 접착면의 유효표면적에 비례하는데, 적층 세라믹 전자부품과 인쇄회로기판(100) 사이 접착면의 유효표면적을 향상시키기 위해 적층 세라믹 전자부품의 표면조도를 제어하여 적층 세라믹 전자부품과 인쇄회로기판(100) 사이의 들뜸 현상을 개선할 수 있다.
또한, 인쇄회로기판(100) 내장용 적층 세라믹 전자부품의 표면조도에 따른 인쇄회로기판(100)과의 접착면 들뜸 발생 빈도를 확인할 수 있다.
즉, 상기 제1 및 제2 단자전극(31b, 32b) 중 50μm × 50μm의 영역에서의 표면 조도(Ra)가 400nm ≤ Ra ≤ 600nm를 만족하고, 10μm × 10μm의 영역에서의 표면 조도(Ra')가 130 nm ≤ Ra' ≤ 400 nm를 만족하도록 조절함으로써, 적층 세라믹 전자부품과 기판 사이의 들뜸 현상을 개선할 수 있는 접착 특성을 향상시킬 수 있다.
그 외의 특징은 상술한 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판의 특징과 동일하므로 여기서는 생략하도록 한다.
본 발명은 상술한 실시형태 및 첨부된 도면에 의해 한정되는 것이 아니며, 첨부된 청구범위에 의해 한정하고자 한다. 따라서, 청구범위에 기재된 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 당 기술분야의 통상의 지식을 가진 자에 의해 다양한 형태의 치환, 변형 및 변경이 가능할 것이며, 이 또한 본 발명의 범위에 속한다고 할 것이다.
10: 세라믹 본체
11: 유전체층
21, 22: 제1 및 제2 내부전극
31, 32: 제1, 제2 외부전극
31a, 32a: 제1, 제2 바탕전극
31b, 32b: 제1, 제2 단자전극
41: 실란 코팅층
100: 인쇄회로기판
110: 절연기판
120: 절연층
130: 도전성 패턴
140: 도전성 비아홀

Claims (12)

  1. 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체;
    상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 복수의 제1 및 제2 내부 전극; 및
    상기 세라믹 본체의 양측 단부에 형성된 제1 및 제2 외부전극;을 포함하며,
    상기 제1 외부전극은 제1 바탕전극 및 상기 제1 바탕전극 상에 형성된 제1 단자전극을 포함하고, 상기 제2 외부전극은 제2 바탕전극 및 상기 제2 바탕전극 상에 형성된 제2 단자전극을 포함하며, 상기 제1 및 제2 단자전극 중 50μm × 50μm의 영역에서의 표면조도를 Ra라 하면, 400nm ≤ Ra ≤ 600nm를 만족하고, 10μm × 10μm의 영역에서의 표면조도를 Ra'라 하면, 130 nm ≤ Ra' ≤ 400 nm를 만족하는 기판 내장용 적층 세라믹 전자부품.
  2. 제1항에 있어서,
    상기 세라믹 본체 및 상기 제1, 제2 단자전극 상부에는 실란 코팅층이 형성된 기판 내장용 적층 세라믹 전자부품.
  3. 제1항에 있어서,
    상기 세라믹 본체의 두께를 ts라 하면, ts ≤ 250μm를 만족하는 기판 내장용 적층 세라믹 전자부품.
  4. 제1항에 있어서,
    상기 제1 및 제2 단자전극의 두께를 tp라 하면, tp ≥ 5μm 을 만족하는 기판 내장용 적층 세라믹 전자부품.
  5. 제1항에 있어서,
    상기 제1 및 제2 단자전극은 구리(Cu)로 이루어진 기판 내장용 적층 세라믹 전자부품.
  6. 제1항에 있어서,
    상기 제1 및 제2 단자전극은 도금으로 형성된 기판 내장용 적층 세라믹 전자부품.
  7. 절연기판; 및
    유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체와 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 복수의 제1 및 제2 내부 전극 및 상기 세라믹 본체의 양측 단부에 형성된 제1 및 제2 외부전극을 포함하며, 상기 제1 외부전극은 제1 바탕전극 및 상기 제1 바탕전극 상에 형성된 제1 단자전극을 포함하고, 상기 제2 외부전극은 제2 바탕전극 및 상기 제2 바탕전극 상에 형성된 제2 단자전극을 포함하며, 상기 제1 및 제2 단자전극 중 50μm × 50μm의 영역에서의 표면조도를 Ra라 하면, 400nm ≤ Ra ≤ 600nm를 만족하고, 10μm × 10μm의 영역에서의 표면조도를 Ra'라 하면, 130 nm ≤ Ra' ≤ 400 nm를 만족하는 기판 내장용 적층 세라믹 전자부품;
    을 포함하는 적층 세라믹 전자부품 내장형 인쇄회로기판.
  8. 제7항에 있어서,
    상기 세라믹 본체 및 상기 제1, 제2 단자전극 상부에는 실란 코팅층이 형성된 적층 세라믹 전자부품 내장형 인쇄회로기판.
  9. 제7항에 있어서,
    상기 세라믹 본체의 두께를 ts라 하면, ts ≤ 250μm를 만족하는 적층 세라믹 전자부품 내장형 인쇄회로기판.
  10. 제7항에 있어서,
    상기 제1 및 제2 단자전극의 두께를 tp라 하면, tp ≥ 5μm 을 만족하는 적층 세라믹 전자부품 내장형 인쇄회로기판.
  11. 제7항에 있어서,
    상기 제1 및 제2 단자전극은 구리(Cu)로 이루어진 적층 세라믹 전자부품 내장형 인쇄회로기판.
  12. 제7항에 있어서,
    상기 제1 및 제2 단자전극은 도금으로 형성된 적층 세라믹 전자부품 내장형 인쇄회로기판.
KR20130120074A 2013-10-08 2013-10-08 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 KR20150041490A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR20130120074A KR20150041490A (ko) 2013-10-08 2013-10-08 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
JP2014067229A JP2015076600A (ja) 2013-10-08 2014-03-27 基板内蔵用積層セラミック電子部品及び積層セラミック電子部品内蔵型印刷回路基板
US14/269,074 US20150098202A1 (en) 2013-10-08 2014-05-02 Embedded multilayer ceramic electronic component and printed circuit board having the same
CN201410449169.5A CN104517728A (zh) 2013-10-08 2014-09-04 嵌入式多层陶瓷电子组件以及具有其的印刷电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20130120074A KR20150041490A (ko) 2013-10-08 2013-10-08 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판

Publications (1)

Publication Number Publication Date
KR20150041490A true KR20150041490A (ko) 2015-04-16

Family

ID=52776781

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20130120074A KR20150041490A (ko) 2013-10-08 2013-10-08 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판

Country Status (4)

Country Link
US (1) US20150098202A1 (ko)
JP (1) JP2015076600A (ko)
KR (1) KR20150041490A (ko)
CN (1) CN104517728A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102295458B1 (ko) * 2020-04-08 2021-08-30 삼화콘덴서공업주식회사 적층 세라믹 전자부품 및 그의 제조방법
WO2023191507A1 (ko) * 2022-03-30 2023-10-05 엘지이노텍 주식회사 회로 기판

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016181663A (ja) * 2015-03-25 2016-10-13 Tdk株式会社 積層コンデンサ
JP7019946B2 (ja) * 2016-12-05 2022-02-16 株式会社村田製作所 積層コンデンサ内蔵基板
JP7034613B2 (ja) * 2017-06-29 2022-03-14 太陽誘電株式会社 セラミック電子部品及びその製造方法、並びに電子部品実装基板
KR102068804B1 (ko) * 2018-11-16 2020-01-22 삼성전기주식회사 적층 세라믹 전자부품
KR20210033132A (ko) * 2019-09-18 2021-03-26 삼성전기주식회사 적층형 전자 부품
KR20190116177A (ko) 2019-09-19 2019-10-14 삼성전기주식회사 적층 세라믹 전자부품

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06112085A (ja) * 1991-05-29 1994-04-22 Kyocera Corp 積層セラミックコンデンサ及びその製造方法
JP2001217135A (ja) * 2000-02-03 2001-08-10 Murata Mfg Co Ltd 積層セラミック電子部品およびその製造方法
JP4753470B2 (ja) * 2000-12-27 2011-08-24 イビデン株式会社 コンデンサ、多層プリント配線板および多層プリント配線板の製造方法
JPWO2005036571A1 (ja) * 2003-10-08 2007-11-22 Tdk株式会社 電極ペースト、セラミック電子部品及びその製造方法
JP4983102B2 (ja) * 2006-06-06 2012-07-25 Tdk株式会社 誘電体素子
JP5181807B2 (ja) * 2008-04-28 2013-04-10 株式会社村田製作所 セラミック電子部品、およびセラミック電子部品の製造方法
JP5211970B2 (ja) * 2008-09-17 2013-06-12 株式会社村田製作所 セラミック電子部品の製造方法
JP5777302B2 (ja) * 2010-07-21 2015-09-09 株式会社村田製作所 セラミック電子部品の製造方法、セラミック電子部品及び配線基板
KR101452079B1 (ko) * 2012-12-28 2014-10-16 삼성전기주식회사 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102295458B1 (ko) * 2020-04-08 2021-08-30 삼화콘덴서공업주식회사 적층 세라믹 전자부품 및 그의 제조방법
WO2023191507A1 (ko) * 2022-03-30 2023-10-05 엘지이노텍 주식회사 회로 기판

Also Published As

Publication number Publication date
US20150098202A1 (en) 2015-04-09
CN104517728A (zh) 2015-04-15
JP2015076600A (ja) 2015-04-20

Similar Documents

Publication Publication Date Title
KR101452079B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR101452131B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR101422938B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 이의 제조방법, 기판 내장용 적층 세라믹 전자부품을 구비하는 인쇄회로기판
KR101462767B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR101508540B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR101452128B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR101548804B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR101659146B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR20150011268A (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR20150041490A (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR101499721B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR101525667B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR102067177B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR102004767B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR101912273B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR101508541B1 (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR20180037166A (ko) 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR20210009747A (ko) 내장용 특수 재질 전자부품을 이용한 인쇄회로기판 및 이의 제조방법

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid