KR20140030437A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20140030437A
KR20140030437A KR1020120094798A KR20120094798A KR20140030437A KR 20140030437 A KR20140030437 A KR 20140030437A KR 1020120094798 A KR1020120094798 A KR 1020120094798A KR 20120094798 A KR20120094798 A KR 20120094798A KR 20140030437 A KR20140030437 A KR 20140030437A
Authority
KR
South Korea
Prior art keywords
data
circuit chip
driving circuit
dummy
data driving
Prior art date
Application number
KR1020120094798A
Other languages
English (en)
Other versions
KR101922686B1 (ko
Inventor
백광현
이범
이상길
이소연
임규훈
최재진
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020120094798A priority Critical patent/KR101922686B1/ko
Priority to US13/692,360 priority patent/US9196182B2/en
Publication of KR20140030437A publication Critical patent/KR20140030437A/ko
Application granted granted Critical
Publication of KR101922686B1 publication Critical patent/KR101922686B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 표시 장치에 관한 것이다. 본 발명의 한 실시예에 따른 표시 장치는 복수의 데이터선을 포함하는 표시판, 상기 복수의 데이터선에 데이터 신호를 전달하는 적어도 하나의 데이터 구동 회로 칩을 포함하는 데이터 구동부, 그리고 상기 적어도 하나의 데이터 구동 회로 칩의 제1 데이터 구동 회로 칩에 더미 제어 신호 및 출력 영상 신호를 전달하는 신호 제어부를 포함하고, 상기 제1 데이터 구동 회로 칩은 상기 데이터선과 연결되어 있지 않은 0개 이상의 더미 채널을 포함하고, 상기 더미 제어 신호는 상기 제1 데이터 구동 회로 칩이 포함하는 상기 더미 채널의 위치에 대한 정보 및 상기 더미 채널의 수에 대한 정보를 포함한다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
현재 널리 사용되는 표시 장치로서 액정 표시 장치(liquid crystal display), 유기 발광 표시 장치(organic light emitting display), 전기 영동 표시 장치(electrophoretic display) 등이 있다.
표시 장치는 복수의 화소와 복수의 표시 신호선을 포함한다. 각 화소는 스위칭 소자 및 이에 연결된 화소 전극을 포함하며, 스위칭 소자는 표시 신호선과 연결되어 있다. 표시 신호선은 게이트 신호를 전달하는 게이트선 및 데이터 신호를 전달하는 데이터선을 포함한다. 화소 전극은 박막 트랜지스터 등의 스위칭 소자를 통해 게이트 신호에 따른 데이터 신호를 인가 받는다. 게이트 신호는 신호 제어부의 제어에 따라 게이트 구동부에서 생성되어 복수의 게이트선으로 출력되며, 데이터 신호는 데이터 구동부가 신호 제어부로부터 디지털 영상 신호를 받아 이를 데이터 전압으로 변환함으로써 얻어질 수 있다.
이러한 화소 전극 및 스위칭 소자 등은 표시판에 형성될 수 있다. 신호 제어부는 통상 표시판 바깥에 위치하며 표시판과 연결되어 있는 인쇄 회로 기판(printed circuit board, PCB)에 구비될 수 있다. 또한 데이터 구동부는 적어도 하나의 집적 회로 칩의 형태로 표시판 위에 직접 장착되거나(chip on glass, COG), 가요성 인쇄 회로막(flexible printed circuit film, FPC) 위에 장착되어 TCP(tape carrier package)의 형태로 표시판에 부착될 수 있다(chip on FPC, COF). COF의 경우 가요성 인쇄 회로막은 인쇄 회로 기판(PCB)과 표시판의 사이에 위치할 수 있다.
데이터 구동부가 포함하는 적어도 하나의 데이터 구동 회로 칩은 데이터 신호를 출력할 수 있는 복수의 채널을 포함한다. 표시판에 형성된 데이터선의 수와 전체 데이터 구동 회로 칩이 포함하는 전체 채널의 수가 동일하지 않을 경우 데이터 구동 회로 칩의 채널 중 실질적으로 데이터 신호를 출력하지 않는 더미 채널이 존재할 수 있다.
한편, 최근 표시판의 영상이 표시되는 표시 영역 주변에 위치하는 주변 영역이 작은 표시 장치에 대한 요구가 커지고 있다. 하나의 표시 장치에 사용되는 데이터 구동 회로 칩이 모두 동일하게 정해져 있는 더미 채널 수를 가지면 데이터 구동 회로 칩의 배치에 제약이 생기고 이로 인해 표시판의 주변 영역이 커질 수 있다.
본 발명이 해결하고자 하는 과제는 데이터 구동 회로 칩의 배치의 자유도를 높이고, 이에 따라 표시판의 주변 영역의 크기를 최소화하는 것이다.
본 발명이 해결하고자 하는 또 다른 과제는 표시판의 크기 등의 설계의 자유도를 높이는 것이다.
본 발명이 해결하고자 하는 또 다른 과제는 표시 장치에서 사용되는 데이터 구동 회로 칩의 종류를 최소화하는 것이다.
본 발명의 한 실시예에 따른 표시 장치는 복수의 데이터선을 포함하는 표시판, 상기 복수의 데이터선에 데이터 신호를 전달하는 적어도 하나의 데이터 구동 회로 칩을 포함하는 데이터 구동부, 그리고 상기 적어도 하나의 데이터 구동 회로 칩의 제1 데이터 구동 회로 칩에 더미 제어 신호 및 출력 영상 신호를 전달하는 신호 제어부를 포함하고, 상기 제1 데이터 구동 회로 칩은 상기 데이터선과 연결되어 있지 않은 0개 이상의 더미 채널을 포함하고, 상기 더미 제어 신호는 상기 제1 데이터 구동 회로 칩이 포함하는 상기 더미 채널의 위치에 대한 정보 및 상기 더미 채널의 수에 대한 정보를 포함한다.
상기 신호 제어부에서 상기 더미 제어 신호를 생성하는 바탕이 되는 더미 데이터를 저장하는 메모리를 더 포함할 수 있다.
상기 더미 채널의 위치에 대한 정보는 상기 더미 채널의 위치를 상기 제1 데이터 구동 회로 칩의 중앙, 상기 제1 데이터 구동 회로 칩의 제1측, 상기 제1 데이터 구동 회로 칩의 상기 제1측과 반대측의 제2측, 그리고 상기 제1 데이터 구동 회로 칩의 양측 중 어느 하나로 지정할 수 있다.
상기 더미 채널이 상기 제1 데이터 구동 회로 칩의 중앙에 위치할 때, 상기 제1 데이터 구동 회로 칩과 연결된 상기 데이터선이 위치하는 제1 표시 영역의 중앙과 상기 더미 채널의 영역의 중앙은 실질적으로 일치할 수 있다.
상기 더미 채널이 상기 제1 데이터 구동 회로 칩의 상기 제1측 또는 상기 제2측에 위치할 때, 상기 제1 데이터 구동 회로 칩과 연결된 데이터선이 위치하는 제1 표시 영역의 중앙과 상기 데이터선과 연결되어 있는 상기 제1 데이터 구동 회로 칩의 출력 채널의 영역의 중앙은 실질적으로 일치할 수 있다.
상기 더미 채널이 상기 제1 데이터 구동 회로 칩의 양측에 위치할 때, 상기 제1 데이터 구동 회로 칩과 연결된 데이터선이 위치하는 제1 표시 영역의 중앙과 상기 데이터선과 연결되어 있는 상기 제1 데이터 구동 회로 칩의 출력 채널의 영역의 중앙은 실질적으로 일치할 수 있다.
상기 더미 채널의 수에 대한 정보는 M비트수와 N배수(N은 자연수)로 정해질 수 있다.
상기 제1 데이터 구동 회로 칩이 포함하는 상기 더미 채널의 수는 N*2^M 이하일 수 있다.
상기 데이터 구동부가 복수의 상기 데이터 구동 회로 칩을 포함할 때, 상기 복수의 데이터 구동 회로 칩 중 적어도 두 데이터 구동 회로 칩에 대해 상기 더미 채널의 위치 및 수 중 적어도 하나는 서로 다를 수 있다.
본 발명의 실시예에 따르면 표시 장치의 데이터 구동 회로 칩의 배치에 있어서의 자유도를 높이고, 이에 따라 표시판의 주변 영역의 크기를 최소화할 수 있다. 또한 표시판의 크기 등의 설계 자유도를 높일 수 있으며, 표시 장치에서 사용되는 데이터 구동 회로 칩의 종류를 최소화할 수 있다.
도 1은 본 발명의 한 실시예에 따른 표시 장치의 블록도이고,
도 2는 본 발명의 한 실시예에 따른 표시 장치 일부의 블록도이고,
도 3은 본 발명의 한 실시예에 따른 표시 장치의 데이터 구동 회로 칩의 더미 채널의 위치에 대한 정보를 나타낸 표이고,
도 4, 도 5, 도 6 및 도 7은 각각 도 3에 도시한 표에 따라 본 발명의 한 실시예에 따른 표시 장치의 데이터 구동 회로 칩의 더미 채널의 위치를 나타낸 도면이고,
도 8은 본 발명의 한 실시예에 따른 표시 장치가 포함하는 두 데이터 구동 회로 칩의 더미 채널을 나타낸 도면이고,
도 9 및 도 10은 각각 본 발명의 한 실시예에 따른 표시 장치의 블록도이다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
이제 본 발명의 한 실시예에 따른 표시 장치 및 그 구동 방법에 대하여 도면을 참고하여 상세하게 설명한다.
먼저, 도 1 및 도 2를 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다.
도 1은 본 발명의 한 실시예에 따른 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 표시 장치 일부의 블록도이다.
도 1을 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 표시판(display panel)(300), 표시판(300)에 연결된 게이트 구동부(400) 및 데이터 구동부(500), 게이트 구동부(400) 및 데이터 구동부(500)를 제어하는 신호 제어부(600), 그리고 신호 제어부(600)와 연결된 메모리(650)를 포함한다.
표시판(300)은 등가 회로로 볼 때 복수의 신호선과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(PX)를 포함한다. 본 발명의 한 실시예에 따른 표시 장치가 액정 표시 장치인 경우 표시판(300)은 단면 구조로 보면, 서로 마주 보는 하부 및 상부 표시판(도시하지 않음)과 둘 사이에 들어 있는 액정층(도시하지 않음)을 포함할 수 있다.
신호선은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1-Gi)(i는 자연수)과 데이터 전압을 전달하는 복수의 데이터선(D1-Dj)(j는 자연수)을 포함한다. 복수의 데이터선(D1-Dj)은 행 방향인 제1 방향(Dr1)으로 차례대로 배열될 수 있고, 각 데이터선(D1-Dj)은 열 방향인 제2 방향(Dr2)으로 뻗을 수 있다.
한 화소(PX)는 적어도 한 데이터선(D1-Dj) 및 적어도 한 게이트선(G1-Gi)에 연결되어 있는 적어도 하나의 스위칭 소자 및 이에 연결된 적어도 하나의 화소 전극을 포함할 수 있다. 스위칭 소자는 적어도 하나의 박막 트랜지스터를 포함할 수 있고, 게이트선(G1-Gi)이 전달하는 게이트 신호에 따라 제어되어 데이터선(D1-Dj)이 전달하는 데이터 전압을 화소 전극에 전달할 수 있다.
게이트 구동부(400)는 게이트선(G1-Gi)에 연결되어 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gi)에 인가한다.
데이터 구동부(500)는 데이터선(D1-Dj)과 연결되어 있으며, 계조 전압 생성부(도시하지 않음)로부터의 계조 전압을 선택하고 이를 데이터 전압으로서 데이터선(D1-Dj)에 인가한다. 그러나 계조 전압 생성부가 계조 전압을 모두 제공하는 것이 아니라 한정된 수효의 기준 계조 전압만을 제공하는 경우에, 데이터 구동부(500)는 기준 계조 전압을 분압하여 전체 계조에 대한 계조 전압을 생성하고 이 중에서 데이터 전압을 선택할 수도 있다.
도 1 및 도 2를 참조하면, 본 발명의 한 실시예에 따른 데이터 구동부(500)는 적어도 하나의 데이터 구동 회로 칩(DIC1, DIC2, ···, DICn)(n은 자연수)을 포함한다. 각 데이터 구동 회로 칩(DIC1-DICn)은 데이터 신호를 출력할 수 있는 복수의 채널을 포함한다. 하나의 데이터 구동 회로 칩(DIC1-DICn)이 포함하는 복수의 채널의 수는 전체 데이터 구동 회로 칩(DIC1-DICn)에 대해 일정할 수도 있고 적어도 두 데이터 구동 회로 칩(DIC1-DICn)에 대해 서로 다를 수도 있다. 각 데이터 구동 회로 칩(DIC1-DICn)이 포함하는 채널의 간격은 실질적으로 일정할 수 있다.
각 데이터 구동 회로 칩(DIC1-DICn)의 채널은 데이터선(D1-Dj)과 연결되어 데이터 신호를 실질적으로 출력하는 적어도 하나의 출력 채널(출력 핀이라고도 함)과 0개 이상의 더미 채널을 포함한다.
더미 채널은 표시판(300)의 데이터선(D1-Dj)과 연결되어 있지 않은 채널로서 실질적으로 데이터 신호를 출력하지 않는다. 각 데이터 구동 회로 칩(DIC1-DICn)이 포함하는 더미 채널의 수 및 더미 채널을 포함하는 데이터 구동 회로 칩(DIC1-DICn)의 더미 채널의 위치는 신호 제어부(600)를 통해 자유롭게 설정될 수 있다.
데이터 구동 회로 칩(DIC1-DICn)은 표시판(300) 위에 장착되어 데이터선(D1-Dj)과 연결될 수 있다.
본 발명의 다른 실시예에 따르면 데이터 구동 회로 칩(DIC1-DICn)은 가요성 인쇄 회로막(flexible printed circuit film, FPC film) 등의 TCP(tape carrier package) 또는 인쇄 회로 기판(printed circuit board, PCB) 위에 장착되어 표시판(300)과 연결될 수도 있다.
데이터 구동 회로 칩(DIC1-DICn)은 제1 방향(Dr1)을 따라 배열될 수 있다.
신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등의 동작을 제어한다. 신호 제어부(600)는 인쇄 회로 기판(PCB) 위에 장착될 수 있다. 인쇄 회로 기판은 가요성 인쇄 회로막 등을 통하여 표시판(300)과 전기적으로 연결될 수 있고, 게이트 구동부(400) 및 데이트 구동부(500)에 여러 구동 신호와 영상 데이터 등을 전달할 수 있다.
메모리(650)는 신호 제어부(600)와 연결되어 더미 데이터를 기억하고 있다가 신호 제어부(600)로 내보낸다. 더미 데이터는 각 데이터 구동 회로 칩(DIC1-DICn)이 포함하는 더미 채널의 수 및 더미 채널을 포함하는 데이터 구동 회로 칩(DIC1-DICn)의 더미 채널의 위치에 대한 정보를 포함한다.
그러면 이러한 표시 장치의 표시 동작에 대하여 앞에서 설명한 도 1 및 2를 참조하여 설명한다.
신호 제어부(600)는 외부로부터 입력 영상 신호(IDAT) 및 이의 표시를 제어하는 입력 제어 신호(ICON)를 수신한다. 입력 영상 신호(IDAT)는 각 화소(PX)의 휘도(luminance) 정보를 담고 있으며 휘도는 정해진 수효의 계조(gray)를 가지고 있다. 입력 제어 신호(ICON)의 예로는 수직 동기 신호와 수평 동기 신호, 메인 클록 신호, 데이터 인에이블 신호 등이 있다.
신호 제어부(600)는 한 프레임에 대한 입력 영상 신호(IDAT)와 입력 제어 신호(ICON)를 기초로 입력 영상 신호(IDAT)를 처리하여 출력 영상 신호(DAT)로 변환하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2)를 생성한다. 신호 제어부(600)는 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2) 및 출력 영상 신호(DAT)를 데이터 구동부(500)로 내보낸다.
신호 제어부(600)는 메모리(650)에 저장된 더미 데이터를 기초로 더미 제어 신호(DUMM)를 생성하여 데이터 구동부(500)에 전달한다. 더미 제어 신호(DUMM)는 데이터 구동부(500)의 데이터 구동 회로 칩(DIC1-DICn)이 포함하는 더미 채널의 수에 대한 정보 및 더미 채널의 위치에 대한 정보를 포함한다.
신호 제어부(600)는 더미 제어 신호(DUMM)를 바탕으로 출력 영상 신호(DAT)를 재배열하여 데이터 구동부(500)에 전달할 수 있다.
도 2를 참조하면, 더미 제어 신호(DUMM)는 각 데이터 구동 회로 칩(DIC1-DICn)에 전달되는 복수의 더미 제어 신호(DUMM1, DUMM2, ···, DUMMn)를 포함할 수 있다. 구체적으로 데이터 구동부(500)의 제1 데이터 구동 회로 칩(DIC1)은 제1 더미 제어 신호(DUMM1)를 입력받고, 제2 데이터 구동 회로 칩(DIC2)은 제2 더미 제어 신호(DUMM2)를 입력받고, 마찬가지로 제n 데이터 구동 회로 칩(DICn)은 제n 더미 제어 신호(DUMMn)를 입력받을 수 있다. 각 데이터 구동 회로 칩(DIC1-DICn)은 각각의 출력 영상 신호(DAT)와 함께 각각의 더미 제어 신호(DUMM1-DUMMn)를 입력받을 수 있다.
다시 도 1을 참조하면, 데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호(CONT2) 및 더미 제어 신호(DUMM)에 따라 한 행의 화소(PX)에 대한 출력 영상 신호(DAT)를 수신하고, 각 출력 영상 신호(DAT)에 대응하는 계조 전압을 선택함으로써 출력 영상 신호(DAT)를 아날로그 데이터 전압으로 변환한 다음, 이를 해당 데이터선(D1-Dj)에 인가한다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선(G1-Gi)에 인가하여 이 게이트선(G1-Gi)에 연결된 스위칭 소자를 턴온시킨다. 그러면, 데이터선(D1-Dj)에 인가된 데이터 전압이 턴온된 스위칭 소자를 통하여 해당 화소(PX)에 인가된다. 화소(PX)에 데이터 전압이 인가되면 화소(PX)는 다양한 광학 변환 소자를 통해 데이터 전압에 대응하는 휘도를 표시할 수 있다. 예를 들어 액정 표시 장치의 경우 액정층의 액정 분자들의 기울어진 정도를 제어하여 빛의 편광을 조절하여 입력 영상 신호(IDAT)의 계조에 대응하는 휘도를 표시할 수 있다.
1 수평 주기["1H"라고도 쓰며, 수평 동기 신호(Hsync) 및 데이터 인에이블 신호(DE)의 한 주기와 동일함]를 단위로 하여 이러한 과정을 되풀이함으로써, 모든 게이트선(G1-Gi)에 대하여 차례로 게이트 온 전압(Von)을 인가하고 모든 화소(PX)에 데이터 전압을 인가하여 한 프레임(frame)의 영상을 표시한다.
그러면, 앞에서 설명한 실시예와 함께 도 3 내지 도 7을 참조하여 본 발명의 한 실시예에 따른 표시 장치의 데이터 구동 회로 칩의 더미 채널의 위치의 설정 방법에 대해 설명한다.
도 3은 본 발명의 한 실시예에 따른 표시 장치의 데이터 구동 회로 칩의 더미 채널의 위치에 대한 정보를 나타낸 표이고, 도 4, 도 5, 도 6 및 도 7은 각각 도 3에 도시한 표에 따라 본 발명의 한 실시예에 따른 표시 장치의 데이터 구동 회로 칩의 더미 채널의 위치를 나타낸 도면이다.
메모리(650)에 저장된 더미 데이터 또는 각 데이터 구동 회로 칩(DIC1-DICn)으로 전달되는 더미 제어 신호(DUMM1-DUMMn)는 각 데이터 구동 회로 칩(DIC1-DICn)의 더미 채널의 위치에 대한 정보를 포함한다. 더미 채널의 위치에 대한 정보는 더미 채널의 위치 종류에 따라 다양한 비트수를 가질 수 있다.
도 3은 더미 채널의 위치에 대한 정보의 비트수가 2인 예를 도시한다. 예를 들어, 비트 값이 “00”일 때 더미 채널의 위치를 데이터 구동 회로 칩(DIC1-DICn)의 중앙으로 설정하고, 비트 값이 “01”일 때 더미 채널의 위치를 데이터 구동 회로 칩(DIC1-DICn)의 제1측(예를 들어 오른쪽)으로 설정하고, 비트 값이 “10”일 때 더미 채널의 위치를 데이터 구동 회로 칩(DIC1-DICn)의 제1측의 반대측인 제2측(예를 들어 왼쪽)으로 설정하고, 비트 값이 “11”일 때 더미 채널의 위치를 데이터 구동 회로 칩(DIC1-DICn)의 양측인 제1측 및 제2측으로 설정할 수 있다.
도 4는 한 데이터 구동 회로 칩(DICk)(k=1, 2, ···, n)에서 더미 채널(Ch_d)의 위치가 데이터 구동 회로 칩(DICk)의 중앙인 예를 도시한다. 더미 채널(Ch_d)의 양쪽 각각에는 적어도 하나의 출력 채널(Ch_o)이 위치할 수 있다. 더미 채널(Ch_d)의 양쪽에 위치하는 출력 채널(Ch_o)의 수는 대략 동일할 수 있다.
표시판(300)의 표시 영역 중 데이터 구동 회로 칩(DICk)에 대응하는 표시 영역(DAk)에는 데이터 구동 회로 칩(DICk)의 출력 채널(Ch_o)과 연결되어 있는 데이터선(De, Df)이 위치한다. 데이터 구동 회로 칩(DICk)의 중앙과 해당 표시 영역(DAk)의 중앙은 점선으로 도시한 바와 같이 실질적으로 일치할 수 있다. 도 4에 도시한 실시예에 따르면 데이터 구동 회로 칩(DICk)의 중앙에 위치하는 더미 채널(Ch_d)의 중앙이 해당 표시 영역(DAk)의 중앙과 실질적으로 일치할 수 있다. 여기서 더미 채널(Ch_d)의 중앙이라 함은 적어도 하나의 더미 채널(Ch_d)이 위치하는 영역의 중앙을 의미한다.
따라서 데이터 구동 회로 칩(DICk)의 양측의 끝에 위치하는 두 데이터선의 팬아웃부(Fout)에서의 직선 거리는 서로 실질적으로 동일할 수 있다. 여기서 팬아웃부(Fout)란 표시 영역(DAk)과 데이터 구동 회로 칩(DICk) 사이에 위치하는 데이터선(De, Df)의 부분으로서 전체적으로 부채꼴을 이룰 수 있다.
도 5는 한 데이터 구동 회로 칩(DICk)(k=1, 2, ···, n)에서 더미 채널(Ch_d)이 데이터 구동 회로 칩(DICk)의 제1측(예를 들어 오른쪽)에 위치하는 예를 도시한다. 데이터 구동 회로 칩(DICk)의 적어도 하나의 출력 채널(Ch_o)은 데이터 구동 회로 칩(DICk)의 제1측의 반대측인 제2측(예를 들어 왼쪽)에 위치한다.
데이터 구동 회로 칩(DICk)에 대응하는 표시 영역(DAk)에는 데이터 구동 회로 칩(DICk)의 출력 채널(Ch_o)과 연결되어 있는 데이터선(De)이 위치한다. 데이터 구동 회로 칩(DICk)의 중앙과 해당 표시 영역(DAk)의 중앙은 실질적으로 일치하지 않을 수 있다. 도 5에 도시한 실시예에 따르면 점선으로 도시한 바와 같이 데이터 구동 회로 칩(DICk)의 출력 채널(Ch_o)의 중앙이 해당 표시 영역(DAk)의 중앙과 실질적으로 일치할 수 있다. 여기서 출력 채널(Ch_o)의 중앙이라 함은 출력 채널(Ch_o)이 위치하는 영역의 중앙을 의미한다. 따라서 데이터 구동 회로 칩(DICk)의 적어도 하나의 출력 채널(Ch_o)의 양 끝에 위치하는 두 데이터선의 팬아웃부(Fout)에서의 직선 거리는 서로 실질적으로 동일할 수 있다.
도 6은 한 데이터 구동 회로 칩(DICk)(k=1, 2, ···, n)에서 더미 채널(Ch_d)이 데이터 구동 회로 칩(DICk)의 제2측(예를 들어 왼쪽)에 위치하는 예를 도시한다. 데이터 구동 회로 칩(DICk)의 적어도 하나의 출력 채널(Ch_o)은 데이터 구동 회로 칩(DICk)의 제2측의 반대측인 제1측(예를 들어 오른쪽)에 위치한다.
데이터 구동 회로 칩(DICk)에 대응하는 표시 영역(DAk)에는 데이터 구동 회로 칩(DICk)의 출력 채널(Ch_o)과 연결되어 있는 데이터선(De)이 위치한다. 데이터 구동 회로 칩(DICk)의 중앙과 해당 표시 영역(DAk)의 중앙은 실질적으로 일치하지 않을 수 있다. 도 6에 도시한 실시예에 따르면 점선으로 도시한 바와 같이 데이터 구동 회로 칩(DICk)의 출력 채널(Ch_o)의 중앙이 해당 표시 영역(DAk)의 중앙과 실질적으로 일치할 수 있다. 따라서 데이터 구동 회로 칩(DICk)의 적어도 하나의 출력 채널(Ch_o)의 양 끝에 위치하는 두 데이터선의 팬아웃부(Fout)에서의 직선 거리는 서로 실질적으로 동일할 수 있다.
도 7은 한 데이터 구동 회로 칩(DICk)(k=1, 2, ···, n)에서 더미 채널(Ch_d)이 양측인 제1측 및 제2측에 위치하는 예를 도시한다. 데이터 구동 회로 칩(DICk)의 적어도 하나의 출력 채널(Ch_o)은 데이터 구동 회로 칩(DICk)의 양측에 위치하는 더미 채널(Ch_d)의 사이에 위치한다.
데이터 구동 회로 칩(DICk)에 대응하는 표시 영역(DAk)에는 데이터 구동 회로 칩(DICk)의 출력 채널(Ch_o)과 연결되어 있는 데이터선(De)이 위치한다. 데이터 구동 회로 칩(DICk)의 출력 채널(Ch_o)을 중심으로 양쪽에 위치하는 더미 채널(Ch_d)의 개수는 서로 동일할 수도 있고 다를 수도 있다. 양쪽에 위치하는 더미 채널(Ch_d)의 개수가 서로 동일한 경우 데이터 구동 회로 칩(DICk)의 중앙과 해당 표시 영역(DAk)의 중앙은 실질적으로 일치할 수 있다.
도 7에 도시한 실시예에 따르면 점선으로 도시한 바와 같이 데이터 구동 회로 칩(DICk)의 출력 채널(Ch_o)의 중앙이 해당 표시 영역(DAk)의 중앙과 실질적으로 일치할 수 있다. 따라서 데이터 구동 회로 칩(DICk)의 적어도 하나의 출력 채널(Ch_o)의 양 끝에 위치하는 두 데이터선의 팬아웃부(Fout)에서의 직선 거리는 서로 실질적으로 동일할 수 있다.
그러면, 앞에서 설명한 실시예와 함께 도 8을 참조하여 본 발명의 한 실시예에 따른 표시 장치의 데이터 구동 회로 칩의 더미 채널의 위치 및 더미 채널의 수의 설정 방법에 대해 설명한다.
도 8은 본 발명의 한 실시예에 따른 표시 장치가 포함하는 두 데이터 구동 회로 칩(DICk, DICl)의 채널을 나타낸 도면이다.
한 표시 장치에서 한 데이터 구동 회로 칩(DICk)의 더미 채널(Ch_dk)의 위치와 다른 한 데이터 구동 회로 칩(DICl)의 더미 채널(Ch_dl)의 위치는 서로 같을 수도 있고 도 8에 도시한 바와 같이 서로 다를 수도 있다. 데이터 구동 회로 칩(DICk)의 출력 채널(Ch_ok)은 표시판(300)의 복수의 데이터선(Dk)과 연결되어 데이터 신호를 출력하고, 데이터 구동 회로 칩(DICl)의 출력 채널(Ch_ol)은 표시판(300)의 복수의 데이터선(Dl)과 연결되어 데이터 신호를 출력할 수 있다.
데이터 구동 회로 칩(DICk)의 더미 채널(Ch_dk)의 수와 데이터 구동 회로 칩(DICl)의 더미 채널(Ch_dl)의 수는 메모리(650)에 저장된 더미 데이터 또는 더미 제어 신호(DUMM)에 따라 각각 설정될 수 있다.
메모리(650)에 저장된 더미 데이터 또는 각 데이터 구동 회로 칩(DIC1-DICn)으로 전달되는 더미 제어 신호(DUMM1-DUMMn)는 각 데이터 구동 회로 칩(DIC1-DICn)에서 더미 채널의 수에 대한 정보를 포함한다. 더미 채널의 수에 대한 정보는 데이터 구동 회로 칩(DIC1-DICn)의 최대 채널 수를 고려한 다양한 비트수를 가질 수 있으며, 효율적인 비트수 사용과 메모리(650)의 효율적 사용을 위해 N배수(N은 자연수)로 설정할 수 있다. 이러한 더미 채널의 수 설정은 각 데이터 구동 회로 칩(DIC1-DICn) 별로 이루어질 수 있다.
예를 들어, 더미 채널의 수에 대한 정보가 2배수 및 10비트로 설정되는 경우 각 데이터 구동 회로 칩(DIC1-DICn)의 더미 채널의 수는 2 * 2^10 = 2048개까지 설정될 수 있으며, 이 경우 데이터 구동 회로 칩(DIC1-DICn)의 최대 채널 수는 2048개일 수 있다. 더미 채널 수에 대한 정보에 사용되는 N배수의 값을 크게 하면 더미 채널의 수에 대한 정보의 비트수를 줄일 수 있고 더미 데이터를 저장하는 메모리(650)를 효율적으로 사용할 수 있다.
이와 같이 신호 제어부(600)로부터의 더미 제어 신호(DUMM)에 따라 데이터 구동부(500)의 데이터 구동 회로 칩(DIC1-DICn)의 더미 채널의 위치 및 더미 채널의 수를 각각 자유롭게 설정할 수 있게 하면 데이터 구동 회로 칩(DIC1-DICn)의 배치에 자유도가 높아져 표시판(300) 설계 역시 자유로워지고 표시판의 주변 영역의 크기를 최소화할 수 있다.
이러한 본 발명의 여러 실시예에 따른 효과에 대해 도 9 및 도 10을 참조하여 설명한다.
도 9는 본 발명의 한 실시예에 따른 표시 장치의 블록도이다.
도 9를 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 표시판(300)과 적어도 하나의 데이터 구동 회로 칩(DIC1-DICn)을 포함한다.
표시판(300)은 영상을 표시하는 표시 영역(DA) 및 그 주변의 주변 영역(PA)을 포함한다. 주변 영역(PA)은 서로 이웃하는 제1 영역(A1), 제2 영역(A2), 그리고 제3 영역(A3)을 포함할 수 있다.
표시 영역(DA)에는 복수의 데이터선(D1-Dj)이 위치한다. 복수의 데이터선(D1-Dj)은 주변 영역(PA)의 제1 영역(A1)으로 연장되어 부채꼴 모양으로 좁아져 팬아웃부를 형성하고 제1 영역(A1)의 바깥쪽에 위치하는 제2 영역(A2)에서 데이터 구동부와의 접속을 위한 패드부를 이룰 수 있다.
데이터 구동 회로 칩(DIC1-DICn)은 제2 영역(A2)에서 데이터선(D1-Dj)의 패드부와 연결될 수 있다. 각 데이터 구동 회로 칩(DIC1-DICn)과 연결된 데이터선(D1-Dj)의 수는 각 데이터 구동 회로 칩(DIC1-DICn)에 대해 설정된 더미 채널의 수 및 전체 채널의 수에 따라 결정될 수 있다.
이웃한 데이터 구동 회로 칩(DIC1-DICn) 사이의 거리(Ds1, Ds2, ···, Ds(n-1))는 각 데이터 구동 회로 칩(DIC1-DICn)에 대해 설정된 더미 채널의 수 및 위치에 따라 자유롭게 정할 수 있다. 다시 말하면, 설계자가 표시판(300)의 설계상 필요에 따라 데이터 구동 회로 칩(DIC1-DICn)의 배치 또는 데이터 구동 회로 칩(DIC1-DICn) 사이의 거리를 자유롭게 정할 수 있도록 본 발명이 한 실시예에 따라 데이터 구동 회로 칩(DIC1-DICn)의 더미 채널의 수 및 위치를 설정할 수 있다.
이와 같이 설계자가 데이터 구동 회로 칩(DIC1-DICn)의 위치를 자유롭게 변경할 수 있으므로 사용되는 데이터 구동 회로 칩(DIC1-DICn)의 종류에 있어서의 제한을 줄일 수 있고, 사용되는 데이터 구동 회로 칩(DIC1-DICn)의 종류를 최소화할 수더 있다.
신호 제어부(600) 등의 다양한 제어 회로는 인쇄 회로 기판(PCB)(도시하지 않음)에 장착되어 가요성 인쇄 회로막 등을 통해 표시판(300)과 연결될 수 있다. 인쇄 회로 기판과 연결된 가요성 인쇄 회로막은 표시판(300)의 제3 영역(A3)에 형성된 접속 패드(540P)와 접속할 수 있다.
본 발명의 한 실시예에 따르면 데이터 구동 회로 칩(DIC1-DICn)의 위치를 자유롭게 설계할 수 있으므로 접속 패드(540P)와 데이터 구동 회로 칩(DIC1-DICn)가 데이터선(D1-Dj)이 뻗는 제2 방향(Dr2)을 따라 중첩(overlap)하지 않도록 설계할 수 있다. 즉, 접속 패드(540P)와 데이터 구동 회로 칩(DIC1-DICn)의 제1 방향(Dr1)의 간격(Da)이 0 이상일 수 있도록 설계할 수 있다.
이와 같이 데이터 구동 회로 칩(DIC1-DICn) 사이의 공간에 대응하는 영역에 접속 패드(540P)가 위치하도록 함으로써 제3 영역(A3)의 면적을 최소화하면서 데이터 구동 회로 칩(DIC1-DICn)과 접속 패드(540P) 사이를 연결하는 배선을 형성할 수 있는 공간을 충분히 확보할 수 있다. 따라서 표시판(300)의 주변 영역(PA)의 크기를 줄일 수 있다. 또한 표시판(300)의 설계 요소에 따라 표시판(300)의 크기를 자유롭게 설계할 수 있다.
도 10은 본 발명의 한 실시예에 따른 표시 장치의 블록도이다.
도 10에 도시한 실시예에 따른 표시 장치는 도 9에 도시한 실시예와 대부분 동일하다.
그러나 본 실시예에서 데이터 구동 회로 칩(DIC1-DICn)은 가요성 인쇄 회로막(FPC film)(540) 위에 장착될 수 있다. 가요성 인쇄 회로막(540)은 데이터 구동 회로 칩(DIC1-DICn)과 연결되어 있는 복수의 데이터 전달선(도시하지 않음)을 포함할 수 있고, 데이터 전달선은 표시판(300)에 형성된 데이터선(D1-Dj)의 패드부와 접속하여 데이터 구동 회로 칩(DIC1-DICn)으로부터의 데이터 신호를 데이터선(D1-Dj)에 전달할 수 있다.
가요성 인쇄 회로막(540)은 신호 제어부(600)가 장착된 인쇄 회로 기판(560)과 연결되어 신호 제어부(600)로부터의 여러 제어 신호 및 구동 신호를 데이터 구동 회로 칩(DIC1-DICn) 등에 전달할 수 있다.
본 실시예에서도 데이터 구동 회로 칩(DIC1-DICn)의 위치를 설계할 때 더미 채널의 위치와 수를 자유롭게 할당함으로써 가요성 인쇄 회로막(540) 위에 위치하는 데이터 구동 회로 칩(DIC1-DICn)의 위치 및 배치를 자유롭게 설계할 수 있다. 따라서 표시판(300)의 설계 요소에 따라 표시판(300)의 크기를 자유롭게 설계할 수 있다. 또한 데이터 구동 회로 칩(DIC1-DICn)의 종류에 있어서의 제한을 줄일 수 있고, 사용되는 데이터 구동 회로 칩(DIC1-DICn)의 종류를 최소화할 수도 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
300: 표시판 400: 게이트 구동부
500: 데이터 구동부 600: 신호 제어부
650: 메모리 Ch_d: 더미 채널
Ch_o: 출력 채널 DA: 표시 영역
DIC1-DICn: 데이터 구동 회로 칩
D1-Dj: 데이터선 Fout: 팬아웃부

Claims (20)

  1. 복수의 데이터선을 포함하는 표시판,
    상기 복수의 데이터선에 데이터 신호를 전달하는 적어도 하나의 데이터 구동 회로 칩을 포함하는 데이터 구동부, 그리고
    상기 적어도 하나의 데이터 구동 회로 칩의 제1 데이터 구동 회로 칩에 더미 제어 신호 및 출력 영상 신호를 전달하는 신호 제어부
    를 포함하고,
    상기 제1 데이터 구동 회로 칩은 상기 데이터선과 연결되어 있지 않은 0개 이상의 더미 채널을 포함하고,
    상기 더미 제어 신호는 상기 제1 데이터 구동 회로 칩이 포함하는 상기 더미 채널의 위치에 대한 정보 및 상기 더미 채널의 수에 대한 정보를 포함하는
    표시 장치.
  2. 제1항에서,
    상기 신호 제어부에서 상기 더미 제어 신호를 생성하는 바탕이 되는 더미 데이터를 저장하는 메모리를 더 포함하는 표시 장치.
  3. 제2항에서,
    상기 더미 채널의 위치에 대한 정보는 상기 더미 채널의 위치를 상기 제1 데이터 구동 회로 칩의 중앙, 상기 제1 데이터 구동 회로 칩의 제1측, 상기 제1 데이터 구동 회로 칩의 상기 제1측과 반대측의 제2측, 그리고 상기 제1 데이터 구동 회로 칩의 양측 중 어느 하나로 지정하는 표시 장치.
  4. 제3항에서,
    상기 더미 채널이 상기 제1 데이터 구동 회로 칩의 중앙에 위치할 때, 상기 제1 데이터 구동 회로 칩과 연결된 상기 데이터선이 위치하는 제1 표시 영역의 중앙과 상기 더미 채널의 영역의 중앙은 실질적으로 일치하는 표시 장치.
  5. 제3항에서,
    상기 더미 채널이 상기 제1 데이터 구동 회로 칩의 상기 제1측 또는 상기 제2측에 위치할 때, 상기 제1 데이터 구동 회로 칩과 연결된 데이터선이 위치하는 제1 표시 영역의 중앙과 상기 데이터선과 연결되어 있는 상기 제1 데이터 구동 회로 칩의 출력 채널의 영역의 중앙은 실질적으로 일치하는 표시 장치.
  6. 제3항에서,
    상기 더미 채널이 상기 제1 데이터 구동 회로 칩의 양측에 위치할 때, 상기 제1 데이터 구동 회로 칩과 연결된 데이터선이 위치하는 제1 표시 영역의 중앙과 상기 데이터선과 연결되어 있는 상기 제1 데이터 구동 회로 칩의 출력 채널의 영역의 중앙은 실질적으로 일치하는 표시 장치.
  7. 제3항에서,
    상기 더미 채널의 수에 대한 정보는 M비트수와 N배수(N은 자연수)로 정해지는 표시 장치.
  8. 제7항에서,
    상기 제1 데이터 구동 회로 칩이 포함하는 상기 더미 채널의 수는 N*2^M 이하인 표시 장치.
  9. 제8항에서,
    상기 데이터 구동부가 복수의 상기 데이터 구동 회로 칩을 포함할 때, 상기 복수의 데이터 구동 회로 칩 중 적어도 두 데이터 구동 회로 칩에 대해 상기 더미 채널의 위치 및 수 중 적어도 하나는 서로 다른 표시 장치.
  10. 제1항에서,
    상기 더미 채널의 위치에 대한 정보는 상기 더미 채널의 위치를 상기 제1 데이터 구동 회로 칩의 중앙, 상기 제1 데이터 구동 회로 칩의 제1측, 상기 제1 데이터 구동 회로 칩의 상기 제1측과 반대측의 제2측, 그리고 상기 제1 데이터 구동 회로 칩의 양측 중 어느 하나로 지정하는 표시 장치.
  11. 제10항에서,
    상기 더미 채널이 상기 제1 데이터 구동 회로 칩의 중앙에 위치할 때, 상기 제1 데이터 구동 회로 칩과 연결된 데이터선이 위치하는 제1 표시 영역의 중앙과 상기 더미 채널의 영역의 중앙은 실질적으로 일치하는 표시 장치.
  12. 제10항에서,
    상기 더미 채널이 상기 제1 데이터 구동 회로 칩의 상기 제1측 또는 상기 제2측에 위치할 때, 상기 제1 데이터 구동 회로 칩과 연결된 데이터선이 위치하는 제1 표시 영역의 중앙과 상기 데이터선과 연결되어 있는 상기 제1 데이터 구동 회로 칩의 출력 채널의 영역의 중앙은 실질적으로 일치하는 표시 장치.
  13. 제10항에서,
    상기 더미 채널이 상기 제1 데이터 구동 회로 칩의 양측에 위치할 때, 상기 제1 데이터 구동 회로 칩과 연결된 데이터선이 위치하는 제1 표시 영역의 중앙과 상기 데이터선과 연결되어 있는 상기 제1 데이터 구동 회로 칩의 출력 채널의 영역의 중앙은 실질적으로 일치하는 표시 장치.
  14. 제10항에서,
    상기 더미 채널의 수에 대한 정보는 M비트수와 N배수(N은 자연수)로 정해지는 표시 장치.
  15. 제14항에서,
    상기 제1 데이터 구동 회로 칩이 포함하는 상기 더미 채널의 수는 N*2^M 이하인 표시 장치.
  16. 제15항에서,
    상기 데이터 구동부가 복수의 상기 데이터 구동 회로 칩을 포함할 때, 상기 복수의 데이터 구동 회로 칩 중 적어도 두 데이터 구동 회로 칩에 대해 상기 더미 채널의 위치 및 수 중 적어도 하나는 서로 다른 표시 장치.
  17. 제1항에서,
    상기 더미 채널의 수에 대한 정보는 M비트수와 N배수(N은 자연수)로 정해지는 표시 장치.
  18. 제17항에서,
    상기 제1 데이터 구동 회로 칩이 포함하는 상기 더미 채널의 수는 N*2^M 이하인 표시 장치.
  19. 제18항에서,
    상기 데이터 구동부가 복수의 상기 데이터 구동 회로 칩을 포함할 때, 상기 복수의 데이터 구동 회로 칩 중 적어도 두 데이터 구동 회로 칩에 대해 상기 더미 채널의 위치 및 수 중 적어도 하나는 서로 다른 표시 장치.
  20. 제1항에서,
    상기 데이터 구동부가 복수의 상기 데이터 구동 회로 칩을 포함할 때, 상기 복수의 데이터 구동 회로 칩 중 적어도 두 데이터 구동 회로 칩에 대해 상기 더미 채널의 위치 및 수 중 적어도 하나는 서로 다른 표시 장치.
KR1020120094798A 2012-08-29 2012-08-29 표시 장치 KR101922686B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020120094798A KR101922686B1 (ko) 2012-08-29 2012-08-29 표시 장치
US13/692,360 US9196182B2 (en) 2012-08-29 2012-12-03 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120094798A KR101922686B1 (ko) 2012-08-29 2012-08-29 표시 장치

Publications (2)

Publication Number Publication Date
KR20140030437A true KR20140030437A (ko) 2014-03-12
KR101922686B1 KR101922686B1 (ko) 2018-11-28

Family

ID=50186910

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120094798A KR101922686B1 (ko) 2012-08-29 2012-08-29 표시 장치

Country Status (2)

Country Link
US (1) US9196182B2 (ko)
KR (1) KR101922686B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200040600A (ko) * 2018-10-10 2020-04-20 엘지디스플레이 주식회사 채널 제어 장치와 이를 이용한 표시장치
CN115985238A (zh) * 2023-03-22 2023-04-18 成都利普芯微电子有限公司 一种数据处理方法、电路及驱动芯片

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150083669A (ko) * 2014-01-10 2015-07-20 삼성디스플레이 주식회사 표시장치 및 그것의 구동 방법
KR20150108994A (ko) * 2014-03-18 2015-10-01 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US10388243B2 (en) 2014-05-06 2019-08-20 Novatek Microelectronics Corp. Driving system and method for driving display panel and display device thereof
CN104914606A (zh) * 2015-06-16 2015-09-16 深圳市华星光电技术有限公司 一种触控面板及其驱动方法
CN105161059B (zh) * 2015-06-30 2018-09-07 京东方科技集团股份有限公司 显示驱动方法、显示面板及其制作方法、显示装置
KR102368079B1 (ko) * 2015-09-25 2022-02-25 삼성디스플레이 주식회사 데이터 구동 장치 및 이를 이용한 표시 장치
CN106571116A (zh) * 2015-10-13 2017-04-19 中华映管股份有限公司 显示面板
KR102492104B1 (ko) * 2015-12-10 2023-01-27 삼성디스플레이 주식회사 인쇄회로기판 및 이를 포함하는 표시 장치
KR20180018889A (ko) * 2016-08-09 2018-02-22 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102555212B1 (ko) * 2017-12-29 2023-07-12 엘지디스플레이 주식회사 발광 표시 장치
CN109637473B (zh) * 2018-12-12 2021-04-06 惠科股份有限公司 阵列基板、显示面板及显示装置
KR20220113185A (ko) * 2021-02-05 2022-08-12 주식회사 엘엑스세미콘 픽셀 보상을 위한 멀티 채널의 전압 센싱 회로

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002278492A (ja) * 2001-03-16 2002-09-27 Nec Corp ディジタルディスプレイの信号処理回路及び信号処理方法
JP3636148B2 (ja) 2002-03-07 2005-04-06 セイコーエプソン株式会社 表示ドライバ、電気光学装置、及び表示ドライバのパラメータ設定方法
JP4139719B2 (ja) 2003-03-31 2008-08-27 シャープ株式会社 液晶表示装置
EP1513059A1 (en) 2003-09-08 2005-03-09 Barco N.V. A pixel module for use in a large-area display
JP4152934B2 (ja) 2003-11-25 2008-09-17 シャープ株式会社 表示装置及びその駆動方法
US7586474B2 (en) * 2003-12-11 2009-09-08 Lg Display Co., Ltd. Liquid crystal display and method of driving the same
KR100767583B1 (ko) 2003-12-29 2007-10-17 엘지.필립스 엘시디 주식회사 액정표시장치 구동회로
KR101096712B1 (ko) * 2004-12-28 2011-12-22 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
KR101163604B1 (ko) 2005-11-09 2012-07-09 엘지디스플레이 주식회사 액정표시장치
KR20080043515A (ko) 2006-11-14 2008-05-19 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR101676608B1 (ko) 2009-12-29 2016-11-16 엘지디스플레이 주식회사 액정 표시장치 및 그의 구동방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200040600A (ko) * 2018-10-10 2020-04-20 엘지디스플레이 주식회사 채널 제어 장치와 이를 이용한 표시장치
US11521556B2 (en) 2018-10-10 2022-12-06 Lg Display Co., Ltd. Channel controller and display device using the same
CN115985238A (zh) * 2023-03-22 2023-04-18 成都利普芯微电子有限公司 一种数据处理方法、电路及驱动芯片

Also Published As

Publication number Publication date
US20140063023A1 (en) 2014-03-06
US9196182B2 (en) 2015-11-24
KR101922686B1 (ko) 2018-11-28

Similar Documents

Publication Publication Date Title
KR101922686B1 (ko) 표시 장치
KR102489592B1 (ko) 플렉서블 표시장치
KR102430821B1 (ko) 표시장치
US10755648B2 (en) Display device
CN108231831B (zh) 有机发光显示面板和有机发光显示装置
KR20150116015A (ko) 표시 장치
KR20160110840A (ko) 표시 장치
KR20150139136A (ko) 표시장치
KR20160002511A (ko) 표시장치
KR20090103190A (ko) 표시장치
KR20200022063A (ko) 표시 장치
US10403197B2 (en) Gate driver IC, chip-on-film substrate, and display apparatus
KR101469036B1 (ko) 표시 장치 및 이를 포함하는 전자 장치
US9953577B2 (en) Gate drive integrated circuit used in image display device, image display device, and organic EL display
US11222601B2 (en) Display device
KR20070115020A (ko) 표시장치
JP4538712B2 (ja) 表示装置
JP6354355B2 (ja) 電気光学装置、電子機器、及び電気光学装置の制御方法
CN114072918A (zh) 显示面板及其驱动方法、显示装置
KR102262407B1 (ko) 제어회로장치 및 이를 포함한 표시장치
US10199002B2 (en) Electrooptical device, electronic apparatus, and method for driving electrooptical device
KR20100129628A (ko) 액정표시장치
JP2018017792A (ja) 電気光学装置、電子機器、および電気光学装置の駆動方法
KR102332279B1 (ko) 게이트 구동회로와 그를 포함한 표시장치
US20180033390A1 (en) Electrooptical device, electronic apparatus, and method for driving electrooptical device

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant