JP2018017792A - 電気光学装置、電子機器、および電気光学装置の駆動方法 - Google Patents
電気光学装置、電子機器、および電気光学装置の駆動方法 Download PDFInfo
- Publication number
- JP2018017792A JP2018017792A JP2016146026A JP2016146026A JP2018017792A JP 2018017792 A JP2018017792 A JP 2018017792A JP 2016146026 A JP2016146026 A JP 2016146026A JP 2016146026 A JP2016146026 A JP 2016146026A JP 2018017792 A JP2018017792 A JP 2018017792A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- selection
- unit
- selection signal
- data signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
【課題】信号線に供給される信号のばらつきを低減する。【解決手段】第1供給回路200aは、データ信号VID[jodd]を奇数番目の分配回路21[jodd]に出力し、第2供給回路200bは、データ信号VID[jeven]を偶数番目の分配回路21[jeven]に出力する。合成回路400aおよび400bは、第1供給回路200aが出力した選択信号SEL1[1]〜SEL1[K]と、第2供給回路200bが出力した選択信号SEL2[1]〜SEL2[K]とを合成して選択信号SEL3[1]〜SEL3[K]を生成する。奇数番目の分配回路21[jodd]は、選択信号SEL3[1]〜SEL3[K]を用いて、データ信号VID[jodd]を信号線14に分配する。偶数番目の分配回路21[jeven]は、選択信号SEL3[1]〜SEL3[K]を用いて、データ信号VID[jeven]を信号線14に分配する。【選択図】図3
Description
本発明は、電気光学装置および電子機器に関する。
高精細な電気光学装置(例えば、液晶表示装置)では、1個の駆動回路のみでデータ信号を出力する場合、その1個の駆動回路に大きな負担がかかる。この負担を低減できる手法として、複数個(2個)の駆動回路を用いてデータ信号を出力する手法が知られている(特許文献1参照)。
ところで、電気光学装置が、駆動回路の出力するデータ信号を選択信号に応じて複数の信号線に分配するデマルチプレクサー等の分配回路を有する場合がある。ここで、各駆動回路が、データ信号に加えて分配回路用の選択信号を出力することも可能である。この場合、複数の駆動回路のいずれかが出力した選択信号のみを用いて分配回路を制御するケースが考えられる。
しかしながら、このケースでは、駆動回路間で、選択信号を分配回路に供給するか否かという動作条件の違いが生じてしまう。選択信号を分配回路に供給しない駆動回路では、選択信号の出力に伴う電源電圧の変動は生じないが、選択信号を分配回路に供給する駆動回路では、選択信号の出力に伴って電源電圧が変動(例えば、選択信号の立下りに伴って電源電圧が電圧の低い側へ変動)する。この電源電圧の変動の違いは、各駆動回路間でデータ信号のばらつきを引き起こし、画質の低下を引き起こすおそれがある。
しかしながら、このケースでは、駆動回路間で、選択信号を分配回路に供給するか否かという動作条件の違いが生じてしまう。選択信号を分配回路に供給しない駆動回路では、選択信号の出力に伴う電源電圧の変動は生じないが、選択信号を分配回路に供給する駆動回路では、選択信号の出力に伴って電源電圧が変動(例えば、選択信号の立下りに伴って電源電圧が電圧の低い側へ変動)する。この電源電圧の変動の違いは、各駆動回路間でデータ信号のばらつきを引き起こし、画質の低下を引き起こすおそれがある。
本発明は上述した事情に鑑みてなされたものであり、データ信号のばらつきに起因する画質の低下を抑制し、高精細で高品質な表示を行うことを解決課題とする。
本発明の電気光学装置の一態様は、第1信号線群に属する複数の第1信号線と複数の走査線との各交差に対応して配置され前記走査線の選択時に前記第1信号線に供給される第1データ信号に応じた階調を表示する複数の第1画素と、第2信号線群に属する複数の第2信号線と前記複数の走査線との各交差に対応して配置され前記走査線の選択時に前記第2信号線に供給される第2データ信号に応じた階調を表示する複数の第2画素と、前記第1データ信号と第1選択信号を供給する第1供給部と、前記第2データ信号と第2選択信号を供給する第2供給部と、前記第1選択信号および前記第2選択信号に応じて前記第1データ信号を前記第1信号線に分配する第1分配部と、前記第1選択信号および前記第2選択信号に応じて前記第2データ信号を前記第2信号線に分配する第2分配部と、を含み、前記第1選択信号および前記第2選択信号は同じタイミングの波形であり、第3選択信号を形成することを特徴とする。
この態様によれば、第1分配部と第2分配部の各々は、第1選択信号および第2選択信号を用いて信号の分配を行う。このため、第1供給部と第2供給部のいずれか一方から出力された選択信号のみが第1分配部および第2分配部に供給される場合に比べて、第1供給部と第2供給部との間の負荷の差が小さくなる。よって、第1供給部からの第1データが供給される第1画素と第2供給部からの第2データ信号が供給される第2画素との間の輝度等のばらつきを低減可能となる。
この態様によれば、第1分配部と第2分配部の各々は、第1選択信号および第2選択信号を用いて信号の分配を行う。このため、第1供給部と第2供給部のいずれか一方から出力された選択信号のみが第1分配部および第2分配部に供給される場合に比べて、第1供給部と第2供給部との間の負荷の差が小さくなる。よって、第1供給部からの第1データが供給される第1画素と第2供給部からの第2データ信号が供給される第2画素との間の輝度等のばらつきを低減可能となる。
また、本発明の電気光学装置の一態様は、複数の走査線と、複数の第1信号線と、複数の第2信号線と、前記複数の走査線と前記複数の第1信号線との交差の各々に対応して設けられ前記走査線の選択時に前記第1信号線に供給された第1データ信号に応じた表示を実行する複数の第1画素と、前記複数の走査線と前記複数の第2信号線との交差の各々に対応して設けられ前記走査線の選択時に前記第2信号線に供給された第2データ信号に応じた表示を実行する複数の第2画素と、前記複数の走査線の各々を順次に選択する走査線駆動部と、前記第1データ信号の前記複数の第1信号線への分配および前記第2データ信号の前記複数の第2信号線への分配を制御する複数の第1選択信号と、前記第1データ信号とを出力する第1供給部と、前記複数の第1選択信号と1対1で対応し前記第1データ信号の前記複数の第1信号線への分配および前記第2データ信号の前記複数の第2信号線への分配を制御する複数の第2選択信号と、前記第2データ信号とを出力する第2供給部と、前記第1選択信号ごとに、当該第1選択信号を当該第1選択信号に対応する前記第2選択信号と合成して第3選択信号を生成する合成部と、複数の前記第3選択信号を用いて、前記第1データ信号を前記複数の第1信号線へ分配する第1分配部と、複数の前記第3選択信号を用いて、前記第2データ信号を前記複数の第2信号線へ分配する第2分配部と、を備えることを特徴とする。
この態様によれば、第1分配部と第2分配部の各々は、第1選択信号と第2選択信号とを合成して生成された第3選択信号を用いて信号の分配を行う。つまり、第1選択信号と第2選択信号との両方が第1分配部と第2分配部とを駆動するために使用されることになる。このため、第1供給部と第2供給部のいずれか一方から出力された選択信号のみが第1分配部および第2分配部に供給される場合に比べて、第1供給部と第2供給部との間の負荷の差が小さくなる。よって、第1供給部と第2供給部との間の負荷の相違に起因する第1データ信号と第2データ信号との間のばらつきを低減でき、画質の低下を抑制可能となる。
この態様によれば、第1分配部と第2分配部の各々は、第1選択信号と第2選択信号とを合成して生成された第3選択信号を用いて信号の分配を行う。つまり、第1選択信号と第2選択信号との両方が第1分配部と第2分配部とを駆動するために使用されることになる。このため、第1供給部と第2供給部のいずれか一方から出力された選択信号のみが第1分配部および第2分配部に供給される場合に比べて、第1供給部と第2供給部との間の負荷の差が小さくなる。よって、第1供給部と第2供給部との間の負荷の相違に起因する第1データ信号と第2データ信号との間のばらつきを低減でき、画質の低下を抑制可能となる。
上述した電気光学装置において、前記第1供給部から前記第1データ信号および前記複数の第1選択信号を受ける第1入力部と、前記第2供給部から前記第2でーた信号および前記複数の第2選択信号を受ける第2入力部とが設けられた電気光学パネルを備え、前記複数の走査線と、前記複数の第1信号線と、前記複数の第2信号線と、前記複数の第1画素と、前記複数の第2画素と、前記走査線駆動部と、前記第1分配部と、前記第2分配部と、前記合成部は、前記電気光学パネルに設けられ、前記合成部は、前記第1入力部を介して前記複数の第1選択信号を受け、前記第2入力部を介して前記複数の第2選択信号を受け、前記第1分配部は、前記第1入力部を介して前記第1データ信号を受け、前記合成部から前記複数の第3選択信号を受け、前記第2分配部は、前記第2入力部を介して前記第2データ信号を受け、前記合成部から前記複数の第3選択信号を受け、前記第1入力部と前記第2入力部とは、前記第1信号線の長さ方向に並んでいることが望ましい。
この態様によれば、第1入力部と第2入力部との並び方向が、第1信号線の長さ方向に直交する方向(以下「特定方向」と称する)と一致するに比べて、第1入力部と第2入力部とを並べた構成における特定方向の長さを短くできる。
この態様によれば、第1入力部と第2入力部との並び方向が、第1信号線の長さ方向に直交する方向(以下「特定方向」と称する)と一致するに比べて、第1入力部と第2入力部とを並べた構成における特定方向の長さを短くできる。
上述した電気光学装置において、前記第1入力部は、前記第2入力部よりも、前記第1分配部側および前記第2分配部側に設けられており、前記電気光学パネルは、前記複数の第3選択信号と1対1で対応する複数の配線を備え、前記複数の配線は、前記第1入力部と前記第1分配部との間および前記第1入力部と前記第2分配部との間に設けられ、前記合成部は、前記第1入力部と前記複数の配線との間に設けられ、前記配線は、対応する前記第3選択信号を、前記合成部から前記第1分配部および前記第2分配部に伝送することが望ましい。
この態様によれば、第1選択信号と第2選択信号とが複数の配線に到達する前に、第1選択信号と第2選択信号とを合成できる。
このため、第1選択信号が複数の配線に直接供給され、かつ、第2選択信号が複数の配線に直接供給される場合に比べて、第1選択信号のみを伝送する配線の長さ、および第2選択信号のみを伝送する配線の長さを短くできる。
この態様によれば、第1選択信号と第2選択信号とが複数の配線に到達する前に、第1選択信号と第2選択信号とを合成できる。
このため、第1選択信号が複数の配線に直接供給され、かつ、第2選択信号が複数の配線に直接供給される場合に比べて、第1選択信号のみを伝送する配線の長さ、および第2選択信号のみを伝送する配線の長さを短くできる。
上述した電気光学装置において、前記第1入力部は、前記複数の第1選択信号と1対1で対応する複数の第1選択信号入力部を備え、前記第2入力部は、前記複数の第2選択信号と1対1で対応する複数の第2選択信号入力部を備え、前記電気光学パネルは、前記複数の第1選択信号と1対1で対応する複数の第1配線と、前記複数の第2選択信号と1対1で対応する複数の第2配線と、を備え、前記第1選択信号入力部には、対応する前記第1選択信号が入力され、前記第2選択信号入力部には、対応する前記第2選択信号が入力され、前記第1配線は、対応する前記第1選択信号が入力される前記第1選択信号入力部と接続され、前記第2配線は、対応する前記第2選択信号が入力される前記第2選択信号入力部と接続され、前記合成部は、前記第1配線ごとに、当該第1配線と、当該第1配線を通る前記第1選択信号と対応する前記第2選択分配信号が通る前記第2配線と、を接続する接続部を備え、前記第1配線は、当該第1配線を通る前記第1選択信号と対応する前記第2選択信号が通る前記第2配線と隣り合っていることが望ましい。
この態様によれば、第1配線は、該第1配線を通る第1選択信号と対応する第2選択信号が通る第2配線と隣り合っているので、この2つの配線が隣り合っていない場合に比べて、この2つの配線を合成するために必要となる配線を短くできる。
この態様によれば、第1配線は、該第1配線を通る第1選択信号と対応する第2選択信号が通る第2配線と隣り合っているので、この2つの配線が隣り合っていない場合に比べて、この2つの配線を合成するために必要となる配線を短くできる。
上述した電気光学装置において、前記複数の走査線と、前記複数の第1信号線と、前記複数の第2信号線と、前記複数の第1画素と、前記複数の第2画素と、前記走査線駆動部と、前記第1分配部と、前記第2分配部と、前記合成部とが設けられた電気光学パネルをさらに備え、前記合成部は、前記複数の第1選択信号と1対1で対応する複数の接続パッドを備え、前記複数の接続パッドの各々には、対応する前記第1選択信号と、当該第1選択信号に対応する前記第2選択信号とが入力されることが望ましい。
この態様によれば、接続パッドで第1選択信号と第2選択信号とを合成することが可能になる。
この態様によれば、接続パッドで第1選択信号と第2選択信号とを合成することが可能になる。
本発明の電子機器の一態様は、上述した電気光学装置を備える。そのような電気光学装置は、画質の低下を抑制可能になる。
本発明の電気光学装置の駆動方法の一態様は、第1供給部は、第1データ信号と第1選択信号を供給し、第2供給部は、第2データ信号と第2選択信号を供給し、第1分配部は、前記第1選択信号および前記第2選択信号を用いて前記第1データ信号を第1信号線に分配し、第2分配部は、前記第1選択信号および前記第2選択信号を用いて前記第2データ信号を第2信号線に分配し、前記第1信号線と走査線との各交差に対応して配置された第1画素は、前記走査線の選択時に前記第1信号線に供給された前記第1データ信号に応じた階調を表示し、前記第2信号線と前記走査線との各交差に対応して配置された第2画素は、前記走査線の選択時に前記第2信号線に供給された前記第2データ信号に応じた階調を表示し、前記第1選択信号および前記第2選択信号は同じタイミングの波形であり、第3選択信号を形成する、ことを特徴とする。
この態様によれば、第1分配部と第2分配部の各々は、第1選択信号および第2選択信号を用いて信号の分配を行う。このため、第1供給部と第2供給部のいずれか一方から出力された選択信号のみが第1分配部および第2分配部に供給される場合に比べて、第1供給部と第2供給部との間の負荷の差が小さくなる。よって、第1供給部からの第1データが供給される第1画素と第2供給部からの第2データ信号が供給される第2画素との間の輝度等のばらつきを低減可能となる。
この態様によれば、第1分配部と第2分配部の各々は、第1選択信号および第2選択信号を用いて信号の分配を行う。このため、第1供給部と第2供給部のいずれか一方から出力された選択信号のみが第1分配部および第2分配部に供給される場合に比べて、第1供給部と第2供給部との間の負荷の差が小さくなる。よって、第1供給部からの第1データが供給される第1画素と第2供給部からの第2データ信号が供給される第2画素との間の輝度等のばらつきを低減可能となる。
以下、図面を参照しながら本発明に係る実施の形態を説明する。なお、図面において各部の寸法や縮尺は実際のものと適宜異なる。また、以下に記載する実施の形態は、本発明の好適な具体例であるから技術的に好ましい種々の限定が付されているが、本発明の範囲は、以下の説明において特に本発明を限定する旨の記載がない限り、これらの形態に限られるものではない。
<第1実施形態>
図1は、本発明の一実施形態である電気光学装置1の信号伝送系の構成を示す図である。電気光学装置1は、電気光学パネル100と、第1供給回路200aと、第2供給回路200bと、第1配線基板としてのフレキシブル(Flexible Printed Circuits)回路基板300aおよび第2配線基板としてのフレキシブル回路基板300bと、を備えている。なお、この電気光学装置1は、例えば、フルハイビジョンの画素数を縦2倍、横2倍とし、3840×2160の画素数を有するものであってもよい。また、第1供給回路200aと第2供給回路200bとの各々は、例えば、駆動用集積回路である。
図2は、本発明を採用した第1実施形態に係る電気光学装置1の構成例を示す斜視図である。図2は、図1の主要部の反対面の斜視図である。
<電気光学装置1の概略>
電気光学装置1は、電気光学パネル100の一辺にフレキシブル回路基板300aおよび300bが接続された構成である。
図1は、本発明の一実施形態である電気光学装置1の信号伝送系の構成を示す図である。電気光学装置1は、電気光学パネル100と、第1供給回路200aと、第2供給回路200bと、第1配線基板としてのフレキシブル(Flexible Printed Circuits)回路基板300aおよび第2配線基板としてのフレキシブル回路基板300bと、を備えている。なお、この電気光学装置1は、例えば、フルハイビジョンの画素数を縦2倍、横2倍とし、3840×2160の画素数を有するものであってもよい。また、第1供給回路200aと第2供給回路200bとの各々は、例えば、駆動用集積回路である。
図2は、本発明を採用した第1実施形態に係る電気光学装置1の構成例を示す斜視図である。図2は、図1の主要部の反対面の斜視図である。
<電気光学装置1の概略>
電気光学装置1は、電気光学パネル100の一辺にフレキシブル回路基板300aおよび300bが接続された構成である。
第1供給回路200aは、フレキシブル回路基板300aにCOF(Chip On Film)技術によって実装されている。第2供給回路200bは、フレキシブル回路基板300bにCOF技術によって実装されている。フレキシブル回路基板300aは、フレキシブル回路基板300bに積層されている。第1供給回路200aは、第2供給回路200bに積層されている。このように本実施形態では、フレキシブル回路基板300aとフレキシブル回路基板300bは、電気光学パネル100の表示面に垂直な方向(z方向)において一部が重なるように取り付けられる。
電気光学パネル100は、第1入力部110aと、第2入力部110bと、合成回路400aおよび400b(図3参照)と、を備えている。
第1入力部110aは入力端子群である。第1入力部110aは、例えば、第1供給回路200aが出力した各種信号を、フレキシブル回路基板300aを介して受ける。第2入力部110bは入力端子群である。第2入力部110bは、例えば、第2供給回路200bが出力した各種信号を、フレキシブル回路基板300bを介して受ける。電気光学パネル100は、第1入力部110aが受けた各種信号と、第2入力部110bが受けた各種信号と、に基づいて駆動する。
フレキシブル回路基板300aおよび300bには、信号を伝送するための配線(図1、2では省略)が設けられている。
フレキシブル回路基板300aの配線の一方の端部(接続端子300a1)は、電気光学パネル100の第1入力部110aに接続されている。フレキシブル回路基板300aの配線の他方の端部は、制御回路500(図3参照)が設けられている制御基板(不図示)に接続されている。第1供給回路200aは、フレキシブル回路基板300aの配線を介して、電気光学パネル100と制御回路500とに電気的に接続されている。
フレキシブル回路基板300bの配線の一方の端部(接続端子300b1)は、電気光学パネル100の第2入力部110bに接続されている。フレキシブル回路基板300bの配線の他方の端部は、制御回路500が設けられている制御基板(不図示)に接続されている。第2供給回路200bは、フレキシブル回路基板300bの配線を介して、電気光学パネル100と制御回路500とに電気的に接続されている。
第1供給回路200aは、制御回路500から、デジタルデータ信号D−VID、および駆動制御のための各種の信号(例えば、複数の選択信号SEL、垂直同期信号VSYNCおよび水平同期信号HSYNC)を受信する。デジタルデータ信号D−VIDは、電気光学パネル100内の画素PIX(図3参照)の階調を時分割で指定するデジタル信号である。第1供給回路200aは、デジタルデータ信号D−VIDが時分割で指定した電位を含むデータ信号VIDを生成する。
複数の選択信号SELは、データ信号VIDを信号線14(図3参照)に分配するために使用される。
第1供給回路200aは、データ信号VIDと複数の選択信号SELとを電気光学パネル100に出力する。
複数の選択信号SELは、データ信号VIDを信号線14(図3参照)に分配するために使用される。
第1供給回路200aは、データ信号VIDと複数の選択信号SELとを電気光学パネル100に出力する。
第2供給回路200bは、制御回路500から、デジタルデータ信号D−VIDおよび駆動制御のための各種の信号(例えば、複数の選択信号SEL、垂直同期信号VSYNCおよび水平同期信号HSYNC)を受信する。第2供給回路200bは、デジタルデータ信号D−VIDが時分割で指定した電位を含むデータ信号VIDを生成する。第2供給回路200bは、データ信号VIDと複数の選択信号SELとを電気光学パネル100に出力する。
合成回路400aおよび400bは、第1供給回路200aが出力した複数の選択信号SELと、第2供給回路200bが出力した複数の選択信号SELと、を合成して、新たな選択信号SELを生成する。合成回路400aおよび400bでの合成の手法の詳細については後述する。
電気光学パネル100は、合成回路400aおよび400bで生成された新たな選択信号SELを用いて、データ信号VIDを信号線14に分配する。
電気光学パネル100は、合成回路400aおよび400bで生成された新たな選択信号SELを用いて、データ信号VIDを信号線14に分配する。
<電気光学装置1の詳細>
図3は、電気光学装置1の構成を模式的に示す図である。
電気光学装置1は、制御回路500によって制御される。
電気光学パネル100は、複数の画素PIXが行列状に配列された画素部10と、走査線駆動回路20と、分配回路群21と、合成回路400aおよび400bと、を備えている。
図3は、電気光学装置1の構成を模式的に示す図である。
電気光学装置1は、制御回路500によって制御される。
電気光学パネル100は、複数の画素PIXが行列状に配列された画素部10と、走査線駆動回路20と、分配回路群21と、合成回路400aおよび400bと、を備えている。
<画素部10>
画素部10には、走査線駆動回路20から行方向(x方向)に沿って延びるM(Mは2以上の自然数)本の走査線12と、分配回路群21から列方向(y方向)に沿って延びるN(Nは2K(Kは2以上の自然数))本の信号線14とが形成されている。M本の走査線12は、複数の走査線の一例である。M本の走査線12とN本の信号線14は、絶縁層を介して互いに交差している。
画素部10には、走査線駆動回路20から行方向(x方向)に沿って延びるM(Mは2以上の自然数)本の走査線12と、分配回路群21から列方向(y方向)に沿って延びるN(Nは2K(Kは2以上の自然数))本の信号線14とが形成されている。M本の走査線12は、複数の走査線の一例である。M本の走査線12とN本の信号線14は、絶縁層を介して互いに交差している。
複数の画素PIXは、各走査線12と各信号線14との交差の各々に対応して設けられている。このため、複数の画素PIXは、縦M行×横N行の行列状に配列されている。各画素PIXは、走査線12の選択時の信号線14の電位に応じた階調を表示する。
画素部10は、全領域を表示有効領域としてもよいが、周辺部の一部を非表示領域として、周辺部の走査線12、信号線14、画素PIXをダミー走査線、ダミー信号線、ダミー画素として配置してもよい。
画素部10は、全領域を表示有効領域としてもよいが、周辺部の一部を非表示領域として、周辺部の走査線12、信号線14、画素PIXをダミー走査線、ダミー信号線、ダミー画素として配置してもよい。
図4は、画素PIXの回路図である。各画素PIXは、液晶素子42と選択スイッチ44とを含んで構成されている。
液晶素子42は、電気光学素子の一例である。液晶素子42は、相対向する画素電極421および共通電極423と、画素電極421と共通電極423との間に介在する液晶425とを含んで構成されている。液晶425の透過率は、画素電極421と共通電極423との間の印加電圧に応じて変化する。なお、以下の説明では便宜的に、画素電極421が共通電極423よりも高電位である場合の液晶素子42の印加電圧を「正極性」と称し、画素電極421が共通電極423よりも低電位である場合の印加電圧を「負極性」と称する。
選択スイッチ44は、例えば、走査線12にゲートが接続されたNチャネル型の薄膜トランジスターで構成されている。選択スイッチ44は、液晶素子42(画素電極421)と信号線14との間に介在して両者の電気的な接続(導通/非導通)を制御する。画素PIX(液晶素子42)は、選択スイッチ44がオン状態に制御されたときの信号線14の電位に応じた階調を表示する。なお、液晶素子42に対して並列に接続される補助容量等の図示は省略されている。また、画素PIXの構成は適宜に変更され得る。
説明を図3に戻す。N本の信号線14は、K本を1単位としてJ個の配線群(ブロック)B[j](jは、1≦j≦Jの自然数、J=N/K)に区分されている。すなわち、信号線14は配線群ブロックB毎にグループ化される。J個の配線群B[1]〜B[J]は、J個のデータ線16[1]〜16[J]と1対1で対応する。データ線16[1]〜16[J]には、それぞれ、データ信号VID [1]〜VID[J]が供給される。本実施形態では、Jは2以上の偶数であり、1単位のK本の信号線14は相隣接(連続配置)するため、奇数番目の配線群B[jodd]と偶数番目の配線群B[jeven]とが、交互に配置されている。データ信号VID [1]〜VID[J]は、データ信号VID [jodd]およびデータ信号VID [jeven]を含む。
J個の配線群B[1]〜B[J]のうち奇数番目の配線群B[jodd]に属する信号線14は、複数の第1信号線の一例である。配線群B[jodd]は、奇数番目の配線群B[1]、B[3]・・・B[J−1]を含む。joddは、「1、3・・・J−1」を意味する。
第1供給回路200aは、配線群B[jodd]に属するK本の信号線14に供給する電位を時分割で含むデータ信号VID[jodd]を、第1入力部110aを介して配線群B[jodd]に対応するデータ線16[jodd]に出力する。
第1供給回路200aは、配線群B[jodd]に属するK本の信号線14に供給する電位を時分割で含むデータ信号VID[jodd]を、第1入力部110aを介して配線群B[jodd]に対応するデータ線16[jodd]に出力する。
J個の配線群B[1]〜B[J]のうち偶数番目の配線群B[jeven]に属する信号線14は、複数の第2信号線の一例である。配線群B[jeven]は、偶数番目の配線群B[2]、B[4]・・・B[J]を含む。jevenは、「2、4・・・J」を意味する。
第2供給回路200bは、配線群B[jeven]に属するK本の信号線14に供給する電位を時分割で含むデータ信号VID[jeven]を、第2入力部110bを介して配線群B[jeven]に対応するデータ線16[jeven]に出力する。
第2供給回路200bは、配線群B[jeven]に属するK本の信号線14に供給する電位を時分割で含むデータ信号VID[jeven]を、第2入力部110bを介して配線群B[jeven]に対応するデータ線16[jeven]に出力する。
<制御回路500>
制御回路500は、同期信号を含む各種の信号を用いて、走査線駆動回路20と、第1供給回路200aと、第2供給回路200bとを制御する。制御回路500は、第1供給回路200a部と第2供給回路200bとを制御する制御部の一例である。以下、制御回路500が有する機能の例を説明する。
制御回路500は、同期信号を含む各種の信号を用いて、走査線駆動回路20と、第1供給回路200aと、第2供給回路200bとを制御する。制御回路500は、第1供給回路200a部と第2供給回路200bとを制御する制御部の一例である。以下、制御回路500が有する機能の例を説明する。
制御回路500は、図5に示すような、垂直走査期間Vを規定する垂直同期信号VSYNCと、水平走査期間を規定する水平同期信号HSYNCを、走査線駆動回路20と、第1供給回路200aと、第2供給回路200bとに出力する。
制御回路500は、M本の走査線12と奇数番目の配線群B[jodd]に属する信号線14との交差の各々に対応して設けられた複数の画素(複数の第1画素)PIXの階調を時分割で指定するデジタルデータ信号D−VID[jodd]を、第1供給回路200aに出力する。制御回路500は、図5に示すように、データ信号VID[jodd](図4に示した液晶素子42の印加電圧)の極性が垂直走査期間Vごとに反転するように設定されたデジタルデータ信号D−VID[jodd]を、第1供給回路200aに出力する。第1供給回路200aは、デジタルデータ信号D−VID[jodd]を元にしてデータ信号VID[iodd]を生成する。
ここで、制御回路500が出力するデジタルデータ信号D−VID[jodd]と、第1供給回路200aが出力するデータ信号VID[jodd]との関係を説明する。
デジタルデータ信号D−VID[jodd]は、複数の第1画素PIXの階調を時分割で指定する。一方、データ信号VID[jodd]は、デジタルデータ信号D−VID[jodd]が時分割で指定した階調に応じた電位を時分割で含む。データ信号VID[jodd]は、第1データ信号の一例である。
ここで、制御回路500が出力するデジタルデータ信号D−VID[jodd]と、第1供給回路200aが出力するデータ信号VID[jodd]との関係を説明する。
デジタルデータ信号D−VID[jodd]は、複数の第1画素PIXの階調を時分割で指定する。一方、データ信号VID[jodd]は、デジタルデータ信号D−VID[jodd]が時分割で指定した階調に応じた電位を時分割で含む。データ信号VID[jodd]は、第1データ信号の一例である。
制御回路500は、M本の走査線12と偶数番目の配線群B[jeven]に属する信号線14との交差の各々に対応して設けられた複数の画素(複数の第2画素)PIXの階調を時分割で指定するデジタルデータ信号D−VID[jeven]を、第2供給回路200bに出力する。制御回路500は、図5に示すように、データ信号VID[jeven](図4に示した液晶素子42の印加電圧)の極性が垂直走査期間Vごとに反転するように設定されたデジタルデータ信号D−VID[jeven]を、第2供給回路200bに出力する。第2供給回路200bは、デジタルデータ信号D−VID[ieven]を元にしてデータ信号VID[ieven]を生成する。
ここで、制御回路500が出力するデジタルデータ信号D−VID[jeven]と、第2供給回路200bが出力するデータ信号VID[jeven]との関係を説明する。
デジタルデータ信号D−VID[jeven]は、複数の第2画素PIXの階調を時分割で指定する。一方、データ信号VID[jeven]は、デジタルデータ信号D−VID[jeven]が時分割で指定した階調に応じた電位を時分割で含む。データ信号VID[jeven]は、第2データ信号の一例である。
ここで、制御回路500が出力するデジタルデータ信号D−VID[jeven]と、第2供給回路200bが出力するデータ信号VID[jeven]との関係を説明する。
デジタルデータ信号D−VID[jeven]は、複数の第2画素PIXの階調を時分割で指定する。一方、データ信号VID[jeven]は、デジタルデータ信号D−VID[jeven]が時分割で指定した階調に応じた電位を時分割で含む。データ信号VID[jeven]は、第2データ信号の一例である。
第1データ信号および第2データ信号は、いわゆるデータ信号であり、画像の表示に応じた異なる波形の信号であり、例えば、アナログ信号である。
また、制御回路500は、各配線群B[j] (j=1〜J)内の信号線14の本数(K本)に相当するK系統の選択信号SEL[1]〜SEL[K]を生成する。制御回路500は、選択信号SEL[1]〜SEL[K]を、第1供給回路200aと第2供給回路200bに出力する。
制御回路500は、例えば、LVDS(Low Voltage Differential Signaling;小振幅差動信号方式)で、垂直同期信号VSYNCと、水平同期信号HSYNCと、デジタルデータ信号D−VID[jodd]と、選択信号SEL[1]〜SEL[K]とを、第1供給回路200aに出力する。なお、制御回路500は、LVDSとは異なる方式で、垂直同期信号VSYNCと、水平同期信号HSYNCと、デジタルデータ信号D−VID[jodd]と、選択信号SEL[1]〜SEL[K]とを、第1供給回路200aに出力してもよい。
また、制御回路500は、例えば、LVDSで、垂直同期信号VSYNCと、水平同期信号HSYNCと、デジタルデータ信号D−VID[jeven]と、選択信号SEL[1]〜SEL[K]とを、第2供給回路200bに出力する。なお、制御回路500は、LVDSとは異なる方式で、垂直同期信号VSYNCと、水平同期信号HSYNCと、デジタルデータ信号D−VID[jeven]と、選択信号SEL[1]〜SEL[K]とを、第2供給回路200bに出力してもよい。
また、制御回路500は、例えば、LVDSで、垂直同期信号VSYNCと、水平同期信号HSYNCと、デジタルデータ信号D−VID[jeven]と、選択信号SEL[1]〜SEL[K]とを、第2供給回路200bに出力する。なお、制御回路500は、LVDSとは異なる方式で、垂直同期信号VSYNCと、水平同期信号HSYNCと、デジタルデータ信号D−VID[jeven]と、選択信号SEL[1]〜SEL[K]とを、第2供給回路200bに出力してもよい。
<走査線駆動回路20>
走査線駆動回路20は、走査線駆動部の一例である。走査線駆動回路20は、図5に示すように、水平同期信号HSYNCに応じて、走査信号G[1]〜G[M]をM本の走査線12の各々に単位期間Uごとに順次出力して、M本の走査線12の各々を順次選択する。単位期間Uは、水平同期信号HSYNCの1周期の時間長(水平走査期間(1H))に設定される。
走査線駆動回路20は、走査線駆動部の一例である。走査線駆動回路20は、図5に示すように、水平同期信号HSYNCに応じて、走査信号G[1]〜G[M]をM本の走査線12の各々に単位期間Uごとに順次出力して、M本の走査線12の各々を順次選択する。単位期間Uは、水平同期信号HSYNCの1周期の時間長(水平走査期間(1H))に設定される。
図5に示すように、走査線駆動回路20は、第m行(第mライン)の走査線12に供給される走査信号G[m]を、各垂直走査期間V内のM個の単位期間Uのうち第m番目の単位期間U内にてハイレベル(走査線12の選択を意味する電位)に設定する。走査線12が選択される期間はライン期間とも呼ばれ、本実施形態では、ほぼ、単位期間Uに相当する。
走査線駆動回路20が第m行の走査線12を選択すると、第m行のN個の画素PIXの各選択スイッチ44がオン状態に遷移する。
図5に示すように、単位期間Uは、プリチャージ期間TPREと書込期間TWRTとを含んでいる。
プリチャージ期間TPREは、書込期間TWRTの開始前に設けられている。なお、図5では、書込期間TWRTの前に1つのプリチャージ期間TPREが設けられているが、書込期間TWRTの前に複数(例えば2つ)のプリチャージ期間TPREが設けられてもよい。
書込期間TWRTでは、各画素PIXの指定階調に応じたデータ信号VID(電位)が、各信号線14に供給される。プリチャージ期間TPREでは、所定のプリチャージ電位VPRE(VPREa、VPREb)が、各信号線14に供給される。
プリチャージ期間TPREは、書込期間TWRTの開始前に設けられている。なお、図5では、書込期間TWRTの前に1つのプリチャージ期間TPREが設けられているが、書込期間TWRTの前に複数(例えば2つ)のプリチャージ期間TPREが設けられてもよい。
書込期間TWRTでは、各画素PIXの指定階調に応じたデータ信号VID(電位)が、各信号線14に供給される。プリチャージ期間TPREでは、所定のプリチャージ電位VPRE(VPREa、VPREb)が、各信号線14に供給される。
<分配回路群21>
説明を図3に戻す。分配回路群21は、J個の分配回路21[1]〜21[J]を備えている。分配回路21[1]〜21[J]は、配線群B[1]〜B[J]に1対1で対応する。分配回路21[1]〜21[J]の各々として、例えば、デマルチプレクサーが用いられる。
説明を図3に戻す。分配回路群21は、J個の分配回路21[1]〜21[J]を備えている。分配回路21[1]〜21[J]は、配線群B[1]〜B[J]に1対1で対応する。分配回路21[1]〜21[J]の各々として、例えば、デマルチプレクサーが用いられる。
図6は、分配回路21[1]〜21[J]と、第1供給回路200aと、第2供給回路200bと、合成回路400aおよび400bとの一例を示した図である。
第j(j=1〜J)番目の分配回路21[j]は、第j番目の配線群B[j]のK本の信号線14に対応するK個のスイッチ40[1]〜40[K]を含んで構成される。スイッチ40[1]〜40[K]の各々としては、例えば、トランジスターが用いられる。
分配回路21[j]内の第k番目(k=1〜K)のスイッチ40[k]は、配線群B[j]のK本の信号線14のうち第k列目の信号線14と、J本のデータ線16[1]〜16[J]のうち第j番目のデータ線16[j]との間に介在して、両者間の電気的な接続(導通/非導通)を制御する。
奇数番目の分配回路21[jodd]は、第1分配部の一例である。奇数番目の分配回路21[jodd]は、奇数番目のデータ線16[jodd] および第1入力部110aを介して、第1供給回路200aと接続されている。第1供給回路200aは、第1入力部110aおよび奇数番目のデータ線16[jodd]を介して、奇数番目の分配回路21[jodd]にデータ信号VID[jodd]を出力する。
奇数番目の分配回路21[jodd]は、K本の選択信号線60a[1]〜60a[K]を含む選択信号線群60aおよび第1入力部110aを介して、合成回路400aおよび400bと接続されている。選択信号線60a[1]〜60a[K]は、電気光学パネル100に設けられた複数の配線の一例である。選択信号線60a[1]〜60a[K]は、第1入力部110aと分配回路21[j]との間に設けられている。
偶数番目の分配回路21[jeven]は、第2分配部の一例である。偶数番目の分配回路21[jeven]は、偶数番目のデータ線16[jeven] および第2入力部110bを介して、第2供給回路200bと接続されている。第2供給回路200bは、第2入力部110bおよび偶数番目のデータ線16[jeven]を介して、偶数番目の分配回路21[jeven]にデータ信号VID[jeven]を出力する。
偶数番目の分配回路21[jeven]は、選択信号線群60aを介して、合成回路400aおよび400bと接続されている。
第1供給回路200aが出力する第1データ信号(データ信号VID[jodd])は、第1入力部110aおよび奇数番目のデータ線16[jodd] を介して、奇数番目の分配回路21 [jodd]に供給される。第2供給回路200bが出力する第2データ信号(データ信号VID[jeven])は、第2入力部110bおよび偶数番目のデータ線16[jeven] を介して、偶数番目の分配回路21 [jeven]に供給される。データ線16[jodd]と、データ線16[jeven]は交互に並ぶように配置される。第1入力部110aと第2入力部110bとは、電気光学パネル100の縦方向(y方向)に間隔を空けて並んで配置されている。
この場合、データ線16[j]のピッチを、データ線16[jodd]のピッチおよびデータ線16[jeven]のピッチよりも小さくできる。また、第1データ信号が供給される画素群(複数の第1画素)と第2データ信号が供給される画素群(複数の第2画素)とを交互に配置しやすくなる。このような画素群の配置が行われると、画素群間の画質の違いを目立ちにくくできる。また、電気光学パネル100の横方向(x方向)のサイズを大きくすることなく、高精細な画像を表示することが可能となる。
この場合、データ線16[j]のピッチを、データ線16[jodd]のピッチおよびデータ線16[jeven]のピッチよりも小さくできる。また、第1データ信号が供給される画素群(複数の第1画素)と第2データ信号が供給される画素群(複数の第2画素)とを交互に配置しやすくなる。このような画素群の配置が行われると、画素群間の画質の違いを目立ちにくくできる。また、電気光学パネル100の横方向(x方向)のサイズを大きくすることなく、高精細な画像を表示することが可能となる。
<第1供給回路200a>
第1供給回路200aは、第1供給部の一例である。第1供給回路200aは、データ信号VID[jodd]を出力する第1出力部200a1と第1選択信号SEL1[1]〜SEL1[K]を出力する第2出力部200a2および第3出力部200a3を備えている。第1出力部200a1は、第2出力部200a2と第3出力部200a3との間に設けられている。
第1選択信号SEL1[1]〜SEL1[K]は、第1供給回路200aが出力する選択信号SEL[1]〜SEL[K]であり、複数の第1選択信号の一例である。第1選択信号は、配線群B[jodd]に属する信号線14へのデータ信号VID[jodd]の分配と、配線群B[jeven]に属する信号線14へのデータ信号VID[jeven]の分配と、を制御する信号である。
第1供給回路200aは、第1供給部の一例である。第1供給回路200aは、データ信号VID[jodd]を出力する第1出力部200a1と第1選択信号SEL1[1]〜SEL1[K]を出力する第2出力部200a2および第3出力部200a3を備えている。第1出力部200a1は、第2出力部200a2と第3出力部200a3との間に設けられている。
第1選択信号SEL1[1]〜SEL1[K]は、第1供給回路200aが出力する選択信号SEL[1]〜SEL[K]であり、複数の第1選択信号の一例である。第1選択信号は、配線群B[jodd]に属する信号線14へのデータ信号VID[jodd]の分配と、配線群B[jeven]に属する信号線14へのデータ信号VID[jeven]の分配と、を制御する信号である。
図3に示すように、第1供給回路200aは、制御回路500から、垂直同期信号VSYNCと、水平同期信号HSYNCと、デジタルデータ信号D−VID[jodd]と、選択信号SEL[1]〜SEL[K]とを受信する。
第1供給回路200aは、デジタルデータ信号D−VID[jodd]からデータ信号VID[jodd]を生成する。第1供給回路200aは、垂直同期信号VSYNCと水平同期信号HSYNCとに応じたタイミングで、データ信号VID[jodd]を第1出力部200a1からデータ線16[jodd]に出力し、第1選択信号SEL1[1]〜SEL1[K]を第2出力部200a2から合成回路400aに出力し、第1選択信号SEL1[1]〜SEL1[K]を第3出力部200a3から合成回路400bに出力する。
第1供給回路200aは、デジタルデータ信号D−VID[jodd]からデータ信号VID[jodd]を生成する。第1供給回路200aは、垂直同期信号VSYNCと水平同期信号HSYNCとに応じたタイミングで、データ信号VID[jodd]を第1出力部200a1からデータ線16[jodd]に出力し、第1選択信号SEL1[1]〜SEL1[K]を第2出力部200a2から合成回路400aに出力し、第1選択信号SEL1[1]〜SEL1[K]を第3出力部200a3から合成回路400bに出力する。
<第2供給回路200b>
第2供給回路200bは、第2供給部の一例である。第2供給回路200bは、データ信号VID[jeven]を出力する第4出力部200b1と、第2選択信号SEL2[1]〜SEL2[K]を出力する第5出力部200b2および第6出力部200b3を備えている。第4出力部200b1は、第5出力部200b2と第6出力部200b3との間に設けられている。
第2選択信号SEL2[1]〜SEL2[K]は、第1選択信号SEL1[1]〜SEL1[K]と1対1で対応している。第2選択信号SEL2[1]〜SEL2[K]は、それぞれ、第1選択信号SEL1[1]〜SEL1[K]と同じタイミングのタイミング信号である。第2選択信号SEL2[1]〜SEL2[K]は、第2供給回路200bが出力する選択信号SEL[1]〜SEL[K]であり、複数の第2選択信号の一例である。第2選択信号は、配線群B[jodd]に属する信号線14へのデータ信号VID[jodd]の分配と、配線群B[jeven]に属する信号線14へのデータ信号VID[jeven]の分配と、を制御する信号である。
第2供給回路200bは、第2供給部の一例である。第2供給回路200bは、データ信号VID[jeven]を出力する第4出力部200b1と、第2選択信号SEL2[1]〜SEL2[K]を出力する第5出力部200b2および第6出力部200b3を備えている。第4出力部200b1は、第5出力部200b2と第6出力部200b3との間に設けられている。
第2選択信号SEL2[1]〜SEL2[K]は、第1選択信号SEL1[1]〜SEL1[K]と1対1で対応している。第2選択信号SEL2[1]〜SEL2[K]は、それぞれ、第1選択信号SEL1[1]〜SEL1[K]と同じタイミングのタイミング信号である。第2選択信号SEL2[1]〜SEL2[K]は、第2供給回路200bが出力する選択信号SEL[1]〜SEL[K]であり、複数の第2選択信号の一例である。第2選択信号は、配線群B[jodd]に属する信号線14へのデータ信号VID[jodd]の分配と、配線群B[jeven]に属する信号線14へのデータ信号VID[jeven]の分配と、を制御する信号である。
図3に示すように、第2供給回路200bは、制御回路500から、垂直同期信号VSYNCと、水平同期信号HSYNCと、デジタルデータ信号D−VID[jeven]と、選択信号SEL[1]〜SEL[K]とを受信する。
第2供給回路200bは、デジタルデータ信号D−VID[jeven]からデータ信号VID[jeven]を生成する。第2供給回路200bは、垂直同期信号VSYNCと水平同期信号HSYNCとに応じたタイミングで、データ信号VID[jeven]を第4出力部200b1からデータ線16[jeven]に出力し、第2選択信号SEL2[1]〜SEL2[K]を第5出力部200b2から合成回路400aに出力し、第2選択信号SEL2[1]〜SEL2[K]を第6出力部200b3から合成回路400bに出力に出力する。
第2供給回路200bは、デジタルデータ信号D−VID[jeven]からデータ信号VID[jeven]を生成する。第2供給回路200bは、垂直同期信号VSYNCと水平同期信号HSYNCとに応じたタイミングで、データ信号VID[jeven]を第4出力部200b1からデータ線16[jeven]に出力し、第2選択信号SEL2[1]〜SEL2[K]を第5出力部200b2から合成回路400aに出力し、第2選択信号SEL2[1]〜SEL2[K]を第6出力部200b3から合成回路400bに出力に出力する。
<合成回路400a>
合成回路400aは、合成部の一例である。合成回路400aは、第2出力部200a2から出力された第1選択信号SEL1[k]と、第5出力部200b2から出力された第2選択信号SEL2[k]と、を合成して第3選択信号SEL3[k]、つまり第3選択信号SEL3[1]〜SEL3[K]を生成する。第3選択信号SEL3[1]〜SEL3[K]は、第3選択信号の一例である。合成回路400aは、第3選択信号SEL3[k]を選択信号線60a[k]に出力する。選択信号線60a[1]〜60a[K]は、第3選択信号SEL3[1]〜SEL3[K]と1対1で対応する複数の配線の一例である。選択信号線60a[k]は、対応する第3選択信号SEL3[k]を、合成回路400aから各分配回路21[j]に伝送する。
合成回路400aは、合成部の一例である。合成回路400aは、第2出力部200a2から出力された第1選択信号SEL1[k]と、第5出力部200b2から出力された第2選択信号SEL2[k]と、を合成して第3選択信号SEL3[k]、つまり第3選択信号SEL3[1]〜SEL3[K]を生成する。第3選択信号SEL3[1]〜SEL3[K]は、第3選択信号の一例である。合成回路400aは、第3選択信号SEL3[k]を選択信号線60a[k]に出力する。選択信号線60a[1]〜60a[K]は、第3選択信号SEL3[1]〜SEL3[K]と1対1で対応する複数の配線の一例である。選択信号線60a[k]は、対応する第3選択信号SEL3[k]を、合成回路400aから各分配回路21[j]に伝送する。
<合成回路400b>
合成回路400bは、合成部の一例である。合成回路400bは、第3出力部200a3から出力された第1選択信号SEL1[k]と、第6出力部200b3から出力された第2選択信号SEL2[k]と、を合成して第3選択信号SEL3[k](選択信号SEL3[1]〜SEL3[K])を生成する。合成回路400bは、第3選択信号SEL3[k]を選択信号線60a[k]に出力する。
合成回路400bは、合成部の一例である。合成回路400bは、第3出力部200a3から出力された第1選択信号SEL1[k]と、第6出力部200b3から出力された第2選択信号SEL2[k]と、を合成して第3選択信号SEL3[k](選択信号SEL3[1]〜SEL3[K])を生成する。合成回路400bは、第3選択信号SEL3[k]を選択信号線60a[k]に出力する。
<合成回路400aおよび400bの一例>
図7は、合成回路400aおよび400bの一例を示した図である。図7において、図6に示したものと同一構成のものには同一符号を付してある。
第1入力部110aは、第1入力端子1a1[1]〜1a1[K]と、第3入力端子1a2[1]〜1a2[K]と、を備えている。
第2入力部110bは、第2入力端子1b1[1]〜1b1[K]と、第4入力端子1b2[1]〜1b2[K]と、を備えている。
図7は、合成回路400aおよび400bの一例を示した図である。図7において、図6に示したものと同一構成のものには同一符号を付してある。
第1入力部110aは、第1入力端子1a1[1]〜1a1[K]と、第3入力端子1a2[1]〜1a2[K]と、を備えている。
第2入力部110bは、第2入力端子1b1[1]〜1b1[K]と、第4入力端子1b2[1]〜1b2[K]と、を備えている。
第1入力端子1a1[1]〜1a1[K]は、複数の第1選択信号入力部の一例である。第1入力端子1a1[1]〜1a1[K]は、第1選択信号SEL1[1]〜SEL1[K]と1対1で対応する。第1入力端子1a1[k]には、第1供給回路200aの第2出力部200a2から出力された第1選択信号SEL1[1]〜SEL1[K]のうち、対応する第1選択信号SEL1[k]が入力される。
第2入力端子1b1[1]〜1b1[K]は、複数の第2選択信号入力部の一例である。第2入力端子1b1[1]〜1b1[K]は、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。第2入力端子1b1[k]には、第2供給回路200bの第5出力部200b2から出力された第1選択信号SEL2[1]〜SEL2[K]のうち、対応する第2選択信号SEL2[k]が入力される。
第1入力端子1a1[k]には、第1配線2a1[k]が接続されている。第1配線2a1[1]〜2a1[K]は、第1選択信号SEL1[1]〜SEL1[K]と1対1で対応する。
第2入力端子1b1[k]には、第2配線2b1[k]が接続されている。第2配線2b1[1]〜2b1[K]は、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。
図7に示すように、第1配線2a1[k]は、第2配線2b1[k]と隣り合っている。
第2入力端子1b1[k]には、第2配線2b1[k]が接続されている。第2配線2b1[1]〜2b1[K]は、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。
図7に示すように、第1配線2a1[k]は、第2配線2b1[k]と隣り合っている。
合成回路400aは、接続部31[1]〜31[K]を備えている。
接続部31[k]は、第1配線2a1[k]と第2配線2b1[k]とを接続する。このため、第1入力端子1a1[k]および第1配線2a1[k]を介して接続部31[k]に到達した第1選択信号SEL1[k]と、第2入力端子1b1[k]および第2配線2b1[k]を介して接続部31[k]に到達した第2選択信号SEL2[k]は、接続部31[k]で合成され、その合成結果が第3選択信号SEL3[k]として選択信号線60a[k]に出力される。
また、第1配線2a1[k]と第2配線2b1[k]とは互いに隣り合っているため、第1配線2a1[k]と第2配線2b1[k]とを接続部31[k]で接続するために必要な配線の引き回しを短くできる。
接続部31[k]は、第1配線2a1[k]と第2配線2b1[k]とを接続する。このため、第1入力端子1a1[k]および第1配線2a1[k]を介して接続部31[k]に到達した第1選択信号SEL1[k]と、第2入力端子1b1[k]および第2配線2b1[k]を介して接続部31[k]に到達した第2選択信号SEL2[k]は、接続部31[k]で合成され、その合成結果が第3選択信号SEL3[k]として選択信号線60a[k]に出力される。
また、第1配線2a1[k]と第2配線2b1[k]とは互いに隣り合っているため、第1配線2a1[k]と第2配線2b1[k]とを接続部31[k]で接続するために必要な配線の引き回しを短くできる。
また、第1入力端子1a2[1]〜1a2[K]は、複数の第1選択信号入力部の一例である。第1入力端子1a2[1]〜1a2[K]は、第1選択信号SEL1[1]〜SEL1[K]と1対1で対応する。第1入力端子1a2[k]には、第1供給回路200aの第3出力部200a3から出力された第1選択信号SEL1[1]〜SEL1[K]のうち、対応する第1選択信号SEL1[k]が入力される。
第2入力端子1b2[1]〜1b2[K]は、複数の第2選択信号入力部の一例である。第2入力端子1b2[1]〜1b2[K]は、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。第2入力端子1b2[k]には、第2供給回路200bの第6出力部200b3から出力された第2選択信号SEL2[1]〜SEL2[K]のうち、対応する第2選択信号SEL2[k]が入力される。
第1入力端子1a2[k]には、第1配線2a2[k]が接続されている。第1配線2a2[1]〜2a2[K]は、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。
第2入力端子1b2[k]には、第2配線2b2[k]が接続されている。第2配線2b2[1]〜2b2[K]は、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。
図7に示すように、第1配線2a2[k]は、第2配線2b2[k]と隣り合っている。
第2入力端子1b2[k]には、第2配線2b2[k]が接続されている。第2配線2b2[1]〜2b2[K]は、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。
図7に示すように、第1配線2a2[k]は、第2配線2b2[k]と隣り合っている。
合成回路400bは、接続部32[1]〜32[K]を備えている。
接続部32[k]は、第1配線2a2[k]と第2配線2b2[k]とを接続する。このため、第1入力端子1a2[k]および第1配線2a2[k]を介して接続部32[k]に到達した第1選択信号SEL1[k]と、第2入力端子1b2[k]および第2配線2b2[k]を介して接続部32[k]に到達した第2選択信号SEL2[k]は、接続部32[k]で合成され、その合成結果が第3選択信号SEL3[k]として選択信号線60a[k]に出力される。
また、第1配線2a2[k]と第2配線2b2[k]とは互いに隣り合っているため、第1配線2a2[k]と第2配線2b2[k]とを接続部32[k]で接続するために必要な配線の引き回しを短くできる。
接続部32[k]は、第1配線2a2[k]と第2配線2b2[k]とを接続する。このため、第1入力端子1a2[k]および第1配線2a2[k]を介して接続部32[k]に到達した第1選択信号SEL1[k]と、第2入力端子1b2[k]および第2配線2b2[k]を介して接続部32[k]に到達した第2選択信号SEL2[k]は、接続部32[k]で合成され、その合成結果が第3選択信号SEL3[k]として選択信号線60a[k]に出力される。
また、第1配線2a2[k]と第2配線2b2[k]とは互いに隣り合っているため、第1配線2a2[k]と第2配線2b2[k]とを接続部32[k]で接続するために必要な配線の引き回しを短くできる。
本実施形態では、第1選択信号SEL1[1]〜SEL1[K]および第2選択信号SEL2[1]〜SEL2[K]は、同じ波形の信号として出力され、分配回路21[j]内のスイッチ40[k]を所定時間オンとするパルス信号である。
本実施形態では、上記説明のように、第1供給回路200aは、データ信号VID[jodd]を奇数番目の分配回路21[jodd]に出力する。また、第1供給回路200aは、第1選択信号SEL1[k]を出力する。一方、第2供給回路200bは、データ信号VID[jeven]を偶数番目の分配回路21[jeven]に出力する。また、第2供給回路200bは、第2選択信号SEL2[k]を出力する。奇数番目の分配回路21[joddに]は、第3選択信号SEL[k]を用いて、配線群B[jodd]に属するK本の信号線14へのデータ信号VID[jodd]の分配を行う。また、偶数番目の分配回路21[jeven]は、第3選択信号SELを用いて、配線群B[jeven]に属するK本の信号線14へのデータ信号VID[jeven]の分配を行う。第3選択信号SEL[k]は、第1選択信号SEL1[k]および 第2選択信号SEL2[k]に基づくものである。
すなわち、第1供給回路は、第1データ信号と第1選択信号を第1分配回路に出力し、第2供給回路は、第2データ信号と第2選択信号を第2分配回路に出力する。第1分配回路は、第3選択信号を用いて第1データを第1信号線に分配し、第2分配回路は、第3選択信号を用いて第2データ信号を第2信号線に分配する。第3選択信号は、第1選択信号および第2選択信号に基づき、形成される。
すなわち、第1供給回路は、第1データ信号と第1選択信号を第1分配回路に出力し、第2供給回路は、第2データ信号と第2選択信号を第2分配回路に出力する。第1分配回路は、第3選択信号を用いて第1データを第1信号線に分配し、第2分配回路は、第3選択信号を用いて第2データ信号を第2信号線に分配する。第3選択信号は、第1選択信号および第2選択信号に基づき、形成される。
<動作の概要>
次に、電気光学装置1の動作の概要を説明する。
第1供給回路200aは、データ信号VID[jodd](第1データ信号)を、第1出力部200a1からデータ線16[jodd]に出力する。第1供給回路200aは、さらに、第1選択信号SEL1[1]〜SEL1[K]を第2出力部200a2から合成回路400aに出力し、第1選択信号SEL1[1]〜SEL1[K]を第3出力部200a3から合成回路400bに出力する。
次に、電気光学装置1の動作の概要を説明する。
第1供給回路200aは、データ信号VID[jodd](第1データ信号)を、第1出力部200a1からデータ線16[jodd]に出力する。第1供給回路200aは、さらに、第1選択信号SEL1[1]〜SEL1[K]を第2出力部200a2から合成回路400aに出力し、第1選択信号SEL1[1]〜SEL1[K]を第3出力部200a3から合成回路400bに出力する。
第2供給回路200bは、データ信号VID[jeven](第2データ信号)を、第4出力部200b1からデータ線16[jeven]に出力する。第2供給回路200bは、さらに、第2選択信号SEL2[1]〜SEL2[K]を第5出力部200b2から合成回路400aに出力し、第2選択信号SEL2[1]〜SEL2[K]を第6出力部200b3から合成回路400bに出力する。
合成回路400aは、第2出力部200a2から出力された第1選択信号SEL1[k]と、第5出力部200b2から出力された第2選択信号SEL2[k]と、を合成して第3選択信号SEL3[k](第3選択信号SEL3[1]〜SEL3[K])を生成する。
また、合成回路400bは、第3出力部200a3から出力された第1選択信号SEL1[k]と、第6出力部200b3から出力された第2選択信号SEL2[k]と、を合成して第3選択信号SEL3[k](選択信号SEL3[1]〜SEL3[K])を生成する。
また、合成回路400bは、第3出力部200a3から出力された第1選択信号SEL1[k]と、第6出力部200b3から出力された第2選択信号SEL2[k]と、を合成して第3選択信号SEL3[k](選択信号SEL3[1]〜SEL3[K])を生成する。
分配回路21[jodd]は、合成回路400aおよび400bが生成した第3選択信号SEL3[1]〜SEL3[K]を用いて、データ信号VID[jodd]を配線群B[jodd]内のK本の信号線14に分配する。
分配回路21[jeven]は、合成回路400aおよび400bが生成した第3選択信号SEL3[1]〜SEL3[K]を用いて、データ信号VID[jeven]を配線群B[jeven]内のK本の信号線14に分配する。
分配回路21[jeven]は、合成回路400aおよび400bが生成した第3選択信号SEL3[1]〜SEL3[K]を用いて、データ信号VID[jeven]を配線群B[jeven]内のK本の信号線14に分配する。
このように、分配回路21[1]〜21[J]は、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]とを合成して生成された第3選択信号SEL3[1]〜SEL3[K]を用いてデータ信号VIDの分配を行う。つまり、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]との両方が、分配回路21[1]〜21[J]を駆動するために使用される。
このため、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]のいずれか一方のみが分配回路21[1]〜21[J]で使用される場合に比べて、第1供給回路200aと第2供給回路200bとの間の負荷の差が小さくなる。よって、第1供給回路200aと第2供給回路200bとの間の負荷の相違に起因するデータ信号VID[jodd]とデータ信号VID[jeven]との間のばらつきを低減可能になる。したがって、画質の低下を抑制可能となる。
このため、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]のいずれか一方のみが分配回路21[1]〜21[J]で使用される場合に比べて、第1供給回路200aと第2供給回路200bとの間の負荷の差が小さくなる。よって、第1供給回路200aと第2供給回路200bとの間の負荷の相違に起因するデータ信号VID[jodd]とデータ信号VID[jeven]との間のばらつきを低減可能になる。したがって、画質の低下を抑制可能となる。
<動作の詳細な説明>
<1.プリチャージ動作>
まず、プリチャージ動作について説明する。
<1.プリチャージ動作>
まず、プリチャージ動作について説明する。
第1供給回路200aは、図5に示すように、プリチャージ期間TPREでは、データ信号VID[jodd]をプリチャージ電位VPRE(VPREaとVPREbとのいずれか)に設定する。プリチャージ電位VPREは、所定の基準電位VREF(例えばデータ信号VIDの振幅中心に相当する電位)に対して負極性の電位に設定される。
図5に示すように、データ信号VID[jodd]の電位が基準電位VREFに対して正極性に設定される書込期間TWRTの直前のプリチャージ期間TPREでは、第1供給回路200aは、データ信号VID[jodd]を、プリチャージ電位VPREaに設定する。
一方、データ信号VID[jodd]の電位が基準電位VREFに対して負極性に設定される書込期間TWRTの直前のプリチャージ期間TPREでは、第1供給回路200aは、データ信号VID[jodd]を、プリチャージ電位VPREbに設定する。
なお、プリチャージ電位VPREaは、プリチャージ電位VPREbよりも低い電位である。さらに言えば、プリチャージ電位VPREaと基準電位VREFとの差は、プリチャージ電位VPREbと基準電位VREFとの差よりも大きい。
一方、データ信号VID[jodd]の電位が基準電位VREFに対して負極性に設定される書込期間TWRTの直前のプリチャージ期間TPREでは、第1供給回路200aは、データ信号VID[jodd]を、プリチャージ電位VPREbに設定する。
なお、プリチャージ電位VPREaは、プリチャージ電位VPREbよりも低い電位である。さらに言えば、プリチャージ電位VPREaと基準電位VREFとの差は、プリチャージ電位VPREbと基準電位VREFとの差よりも大きい。
そして、第1供給回路200aは、プリチャージ期間TPREの間、第1選択信号SEL1[1]〜SEL1[K]を一斉にアクティブレベル(スイッチ40[k]をオン状態に遷移させる電位)に設定する。
第2供給回路200bは、図5に示すように、プリチャージ期間TPREでは、データ信号VID[jeven]をプリチャージ電位VPRE(VPREaとVPREbとのいずれか)に設定する。
データ信号VID[jodd]と同様に、データ信号VID[jeven]の電位が基準電位VREFに対して正極性に設定される書込期間TWRTの直前のプリチャージ期間TPREでは、第2供給回路200bは、データ信号VID[jeven]を、プリチャージ電位VPREaに設定する。
一方、データ信号VID[jeven]の電位が基準電位VREFに対して負極性に設定される書込期間TWRTの直前のプリチャージ期間TPREでは、第2供給回路200bは、データ信号VID[jeven]を、プリチャージ電位VPREbに設定する。
一方、データ信号VID[jeven]の電位が基準電位VREFに対して負極性に設定される書込期間TWRTの直前のプリチャージ期間TPREでは、第2供給回路200bは、データ信号VID[jeven]を、プリチャージ電位VPREbに設定する。
そして、第2供給回路200bは、プリチャージ期間TPREの間、第2選択信号SEL2[1]〜SEL2[K]を一斉にアクティブレベルに設定する。
合成回路400aは、第2出力部200a2から出力された第1選択信号SEL1[k]と第5出力部200b2から出力された第2選択信号SEL2[k]とを合成して第3選択信号SEL3[k](選択信号SEL3[1]〜SEL3[K])を生成する(図5のSEL3[1]〜SEL3[K]参照)。
また、合成回路400bは、第3出力部200a3から出力された第1選択信号SEL1[k]と第6出力部200b3から出力された第2選択信号SEL2[k]とを合成して第3選択信号SEL3[k](選択信号SEL3[1]〜SEL3[K])を生成する(図5のSEL3[1]〜SEL3[K]参照)。
そして、合成回路400aが生成した第3選択信号SEL3[k]と、合成回路400bが生成した第3選択信号SEL3[k]は、選択信号線60a[k]を介して、分配回路21[1]〜21[J]に供給される。
また、合成回路400bは、第3出力部200a3から出力された第1選択信号SEL1[k]と第6出力部200b3から出力された第2選択信号SEL2[k]とを合成して第3選択信号SEL3[k](選択信号SEL3[1]〜SEL3[K])を生成する(図5のSEL3[1]〜SEL3[K]参照)。
そして、合成回路400aが生成した第3選択信号SEL3[k]と、合成回路400bが生成した第3選択信号SEL3[k]は、選択信号線60a[k]を介して、分配回路21[1]〜21[J]に供給される。
このため、プリチャージ期間TPREでは、合成回路400aおよび400bが生成した第3選択信号SEL3[1]〜SEL3[K]によって、分配回路群21内のすべてのスイッチ40[k]はオン状態に遷移し、分配回路群21と接続する信号線14の各々(さらには各画素PIX内の画素電極421)に対して並列にプリチャージ電位VPREが供給される。
よって、プリチャージ期間TPREにおいても、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]のいずれか一方のみが分配回路21[1]〜21[J]で使用される場合に比べて、第1供給回路200aと第2供給回路200bとの間で、負荷の差が小さくなり、選択信号の出力に伴う電源電圧の変動の差が小さくなる。このため、データ信号VID[jodd]とデータ信号VID[jeven]との間のばらつきを低減でき、プリチャージの効果のばらつきが低減可能になる。したがって、画質の低下を抑制可能となる。
よって、プリチャージ期間TPREにおいても、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]のいずれか一方のみが分配回路21[1]〜21[J]で使用される場合に比べて、第1供給回路200aと第2供給回路200bとの間で、負荷の差が小さくなり、選択信号の出力に伴う電源電圧の変動の差が小さくなる。このため、データ信号VID[jodd]とデータ信号VID[jeven]との間のばらつきを低減でき、プリチャージの効果のばらつきが低減可能になる。したがって、画質の低下を抑制可能となる。
<2.書込み動作>
次に、書込み動作について説明する。
次に、書込み動作について説明する。
第1供給回路200aは、第m行の走査線12の選択期間内の書込期間TWRTでは、データ信号VID[jodd]の電位を、第m行の走査線12と配線群B[jodd]内の信号線14との各交差に対応する画素PIXの指定階調に応じた電位に時分割で設定する。各画素PIXの指定階調は、制御回路500から供給されるデジタルデータ信号D−VID[jodd]で規定されている。
第1供給回路200aは、いわゆる焼き付きを防止するため、基準電位VREFに対するデータ信号VID[jodd]の電位の極性を、周期的(例えば垂直走査期間Vごと)に順次に反転する。
第1供給回路200aは、いわゆる焼き付きを防止するため、基準電位VREFに対するデータ信号VID[jodd]の電位の極性を、周期的(例えば垂直走査期間Vごと)に順次に反転する。
また、第1供給回路200aは、書込期間TWRTでは、第1選択信号SEL1[1]〜SEL1[K]を、K個の選択期間S[1]〜S[K](図5参照)にて、順番にアクティブレベルに設定する。
第2供給回路200bは、第m行の走査線12の選択期間内の書込期間TWRTでは、データ信号VID[jeven]の電位を、第m行の走査線12と配線群B[jeven]内の信号線14との各交差に対応する画素PIXの指定階調に応じた電位に時分割で設定する。各画素PIXの指定階調は、制御回路500から供給されるデジタルデータ信号D−VID[jeven]で規定されている。
また、第2供給回路200bは、基準電位VREFに対するデータ信号VID[jeven]の電位の極性を、周期的(例えば垂直走査期間Vごと)に順次に反転する。
また、第2供給回路200bは、基準電位VREFに対するデータ信号VID[jeven]の電位の極性を、周期的(例えば垂直走査期間Vごと)に順次に反転する。
また、第2供給回路200bは、書込期間TWRTでは、第2選択信号SEL2[1]〜SEL2[K]を、K個の選択期間S[1]〜S[K](図5参照)にて、順番にアクティブレベルに設定する。
合成回路400aおよび400bの各々は、第1選択信号SEL1[k]と第2選択信号SEL2[k]とを合成して第3選択信号SEL3[k](第3選択信号SEL3[1]〜SEL3[K])を生成する。
そして、合成回路400aが生成した第3選択信号SEL3[k]と、合成回路400bが生成した第3選択信号SEL3[k]は、選択信号線60a[k]を介して、分配回路21[1]〜21[J]に供給される。
そして、合成回路400aが生成した第3選択信号SEL3[k]と、合成回路400bが生成した第3選択信号SEL3[k]は、選択信号線60a[k]を介して、分配回路21[1]〜21[J]に供給される。
第m行の走査線12が選択された期間において、選択期間S[k]では、分配回路21[1]〜21[J]の各々におけるK個のスイッチ40[1]〜40[K]のうち第k番目のスイッチ40[k](合計J個のスイッチ40[k])は、合成回路400aおよび400bが生成した第3選択信号SEL3[k]によって、オン状態に遷移する。これにより、各配線群B[j]の第k列目の信号線14に、データ信号VID[j]の電位が供給される。
すなわち、各単位期間U内の書込期間TWRTでは、J個の配線群B[1]〜B[J]の各々において、配線群B[j]内のK本の信号線14に、データ信号VID[j]の電位が時分割で供給される。そして、第m行の走査線12と配線群B[j]内の第k列目の信号線14との各交差に対応する画素PIXに指定階調に応じた電位が書き込まれる。
すなわち、各単位期間U内の書込期間TWRTでは、J個の配線群B[1]〜B[J]の各々において、配線群B[j]内のK本の信号線14に、データ信号VID[j]の電位が時分割で供給される。そして、第m行の走査線12と配線群B[j]内の第k列目の信号線14との各交差に対応する画素PIXに指定階調に応じた電位が書き込まれる。
このように、書込期間TWRTにおいても、合成回路400aおよび400bが生成した第3選択信号SEL3[1]〜SEL3[K]によって、分配回路群21内のすべてのスイッチ40[k]が制御される。このため、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]のいずれか一方のみが分配回路21[1]〜21[J]で使用される場合に比べて、第1供給回路200aと第2供給回路200bとの間で、負荷の差が小さくなり、選択信号の出力に伴う電源電圧の変動の差が小さくなる。よって、データ信号VID[jodd]とデータ信号VID[jeven]との間のばらつきを低減可能になる。したがって、画質の低下を抑制可能となる。
<分配回路21[j]の配列方向と第1入力部110aと第2入力部110bの配列方向>
図8は、分配回路21[1]〜21[J]の配列方向と、第1入力部110aと第2入力部110bの配列方向との一例を示した図である。なお、図8では、説明の簡略化のために、電気光学装置1から第1供給回路200aとフレキシブル回路基板300aとを省略している。
分配回路21[1]〜21[J]は、走査線12の延びる行方向(x方向)に配列している。第1入力部110aの各入力端子および第2入力部110bの各入力端子は、それぞれ、行方向に配列している。一方、第1入力部110aと第2入力部110bは、信号線14の延びる列方向(y方向)に沿って配列している。第1入力部110aの各入力端子および第2入力部110bの各入力端子は、対応して、それぞれ、行方向に配置している。
このため、第1入力部110aと第2入力部110bとの配列方向が、行方向に配列する場合に比べて、電気光学装置1の横方向(x方向)のサイズ(幅)を小さくできる。行方向は、走査線12の長さ方向であり、列方向である信号線14の長さ方向と直交している。
図8は、分配回路21[1]〜21[J]の配列方向と、第1入力部110aと第2入力部110bの配列方向との一例を示した図である。なお、図8では、説明の簡略化のために、電気光学装置1から第1供給回路200aとフレキシブル回路基板300aとを省略している。
分配回路21[1]〜21[J]は、走査線12の延びる行方向(x方向)に配列している。第1入力部110aの各入力端子および第2入力部110bの各入力端子は、それぞれ、行方向に配列している。一方、第1入力部110aと第2入力部110bは、信号線14の延びる列方向(y方向)に沿って配列している。第1入力部110aの各入力端子および第2入力部110bの各入力端子は、対応して、それぞれ、行方向に配置している。
このため、第1入力部110aと第2入力部110bとの配列方向が、行方向に配列する場合に比べて、電気光学装置1の横方向(x方向)のサイズ(幅)を小さくできる。行方向は、走査線12の長さ方向であり、列方向である信号線14の長さ方向と直交している。
なお、第1入力部110aは、第1供給回路200aからデータ信号VID[jodd]と第1選択信号SEL1[1]〜SEL1[K]とを受ける。第2入力部110bは、第2供給回路200bからデータ信号VID[jeven]と第2選択信号SEL2[1]〜SEL2[K]とを受ける。合成回路400aおよび400bの各々は、第1入力部110aを介して第1選択信号SEL1[1]〜SEL1[K]を受け、第2入力部110bを介して第2選択信号SEL2[1]〜SEL2[K]を受ける。分配回路21[jodd]は、第1入力部110aを介してデータ信号VID[jodd]を受け、合成回路400aおよび400bから第3選択信号SEL3[1]〜SEL3[K]を受ける。分配回路21[jeven]は、第2入力部110bを介してデータ信号VID[jeven]を受け、合成回路400aおよび400bから第3選択信号SEL3[1]〜SEL3[K]を受ける。
本実施形態では、第1入力部110aは、第2入力部110bよりも、分配回路21[1]〜21[J]側に設けられている。また、選択信号線60a[1]〜60a[K]は、第1入力部110aと分配回路21[1]〜21[J]との間に設けられている。そして、合成回路400aおよび400bは、第1入力部110aと選択信号線60a[1]〜60a[K]との間に設けられている。
このため、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]とが選択信号線60a[1]〜60a[K]に到達する前に、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]とを合成できる。よって、第1選択信号SEL1[1]〜SEL1[K]が選択信号線60a[1]〜60a[K]に直接供給され、かつ、第2選択信号SEL2[1]〜SEL2[K]が選択信号線60a[1]〜60a[K]に直接供給される場合に比べて、第1選択信号SEL1[1]〜SEL1[K]のみを伝送する配線の長さ、および第2選択信号SEL2[1]〜SEL2[K]のみを伝送する配線の長さを短くできる。
このため、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]とが選択信号線60a[1]〜60a[K]に到達する前に、第1選択信号SEL1[1]〜SEL1[K]と第2選択信号SEL2[1]〜SEL2[K]とを合成できる。よって、第1選択信号SEL1[1]〜SEL1[K]が選択信号線60a[1]〜60a[K]に直接供給され、かつ、第2選択信号SEL2[1]〜SEL2[K]が選択信号線60a[1]〜60a[K]に直接供給される場合に比べて、第1選択信号SEL1[1]〜SEL1[K]のみを伝送する配線の長さ、および第2選択信号SEL2[1]〜SEL2[K]のみを伝送する配線の長さを短くできる。
本実施形態では、N本の信号線14は、横方向に連続配置するK本を1単位としてJ個の配線群B[j]に区分されていたが、横方向に連続配置しないK本を1単位としてJ個の配線群B[j]に区分されてもよい。例えば、配線群B[jodd]に属する信号線14と配線群B[jeven]に属する信号線14が交互に配置されてもよい。奇数番目の信号線14が配線群B[jodd]に属し、偶数番目の信号線14が配線群B[jeven]に属する。この場合でも、配線群B[jodd]と配線群B[jeven]は、奇数番目の配線群と偶数番目の配線群とも言える。また、第1画素および第2画素は、それぞれ、第1供給回路200aおよび第2供給回路200bから信号が供給される。
第1データ信号および第1選択信号は、第1供給回路200aが供給する信号であり、第1信号線は、第1供給回路200aから信号が供給される配線である。また、第2データ信号および第2選択信号は、第2供給回路200bが供給する信号であり、第2信号線は、第2供給回路200bから信号が供給される配線である。また、第1分配部および第2分配部は、それぞれ、第1供給回路200aおよび第2供給回路200bからの信号を分配する。
第1データ信号および第1選択信号は、第1供給回路200aが供給する信号であり、第1信号線は、第1供給回路200aから信号が供給される配線である。また、第2データ信号および第2選択信号は、第2供給回路200bが供給する信号であり、第2信号線は、第2供給回路200bから信号が供給される配線である。また、第1分配部および第2分配部は、それぞれ、第1供給回路200aおよび第2供給回路200bからの信号を分配する。
<第2実施形態>
本発明を採用した第2実施形態に係る電気光学装置は、図6に示された合成回路400aおよび400bとして、第1選択信号SEL1[k]と第2選択信号SEL2[k]とを受ける接続パットを用いる点で、第1実施形態に係る電気光学装置1と相違する。以下、本発明の第2実施形態について、第1実施形態と異なる点を中心に説明する。
本発明を採用した第2実施形態に係る電気光学装置は、図6に示された合成回路400aおよび400bとして、第1選択信号SEL1[k]と第2選択信号SEL2[k]とを受ける接続パットを用いる点で、第1実施形態に係る電気光学装置1と相違する。以下、本発明の第2実施形態について、第1実施形態と異なる点を中心に説明する。
図9は、本実施形態で採用する合成回路400aおよび400bの一例を示した図である。
合成回路400aは、接続パッド4a[1]〜4a[K]を有する。
接続パッド4a[1]〜4a[K]は、第1選択信号SEL1[1]〜SEL1[K]と1対1で対応し、かつ、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。
接続パッド4a[k]には、第2出力部200a2が出力した第1選択信号SEL1[1]〜SEL1[K]のうち対応する第1選択信号SEL1[k]と、第5出力部200b2が出力した第2選択信号SEL2[1]〜SEL2[K]のうち対応する第2選択信号SEL2[k]とが入力される。このため、接続パッド4a[k]で、第1選択信号SEL1[k]と第2選択信号SEL2[k]とが合成され、第3選択信号SEL3[k]が生成される。
合成回路400aは、接続パッド4a[1]〜4a[K]を有する。
接続パッド4a[1]〜4a[K]は、第1選択信号SEL1[1]〜SEL1[K]と1対1で対応し、かつ、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。
接続パッド4a[k]には、第2出力部200a2が出力した第1選択信号SEL1[1]〜SEL1[K]のうち対応する第1選択信号SEL1[k]と、第5出力部200b2が出力した第2選択信号SEL2[1]〜SEL2[K]のうち対応する第2選択信号SEL2[k]とが入力される。このため、接続パッド4a[k]で、第1選択信号SEL1[k]と第2選択信号SEL2[k]とが合成され、第3選択信号SEL3[k]が生成される。
合成回路400bは、接続パッド4b[1]〜4b[K]を有する。
接続パッド4b[1]〜4b[K]は、第1選択信号SEL1[1]〜SEL1[K]と1対1で対応し、かつ、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。
接続パッド4b[k]には、第3出力部200a3が出力した第1選択信号SEL1[1]〜SEL1[K]のうち対応する第1選択信号SEL1[k]と、第6出力部200b3が出力した第2選択信号SEL2[1]〜SEL2[K]のうち対応する第2選択信号SEL2[k]とが入力される。このため、接続パッド4b[k]で、第1選択信号SEL1[k]と第2選択信号SEL2[k]とが合成され、第3選択信号SEL3[k]が生成される。
接続パッド4b[1]〜4b[K]は、第1選択信号SEL1[1]〜SEL1[K]と1対1で対応し、かつ、第2選択信号SEL2[1]〜SEL2[K]と1対1で対応する。
接続パッド4b[k]には、第3出力部200a3が出力した第1選択信号SEL1[1]〜SEL1[K]のうち対応する第1選択信号SEL1[k]と、第6出力部200b3が出力した第2選択信号SEL2[1]〜SEL2[K]のうち対応する第2選択信号SEL2[k]とが入力される。このため、接続パッド4b[k]で、第1選択信号SEL1[k]と第2選択信号SEL2[k]とが合成され、第3選択信号SEL3[k]が生成される。
本実施形態によれば、接続パッドで第1選択信号SEL1[k]と第2選択信号SEL2[k]とを合成できるので、第1実施形態で必要であった、第1配線2a1[k]および2a2[k]と、第2配線2b1[k]および2b2[k]と、接続部31[k]および32[k]とを省略でき、構成の簡略化を図ることが可能になる。
<変形例>
以上の各形態は多様に変形され得る。具体的な変形の態様を以下に例示する。以下の例示から任意に選択された2以上の態様は相矛盾しない限り適宜に併合され得る。
以上の各形態は多様に変形され得る。具体的な変形の態様を以下に例示する。以下の例示から任意に選択された2以上の態様は相矛盾しない限り適宜に併合され得る。
<変形例1>
合成回路400aと合成回路400bとのいずれか一方が省略されてもよい。
合成回路400aと合成回路400bとのいずれか一方が省略されてもよい。
<変形例2>
上述した実施形態では、図1、2に示すように、フレキシブル回路基板300aとフレキシブル回路基板300bとを、電気光学パネル100の表示方向(z方向)から見て重なるように取り付けられた構成について説明した。しかし、本発明はこのような構成に限定されるものではない。例えば、電気光学パネル100に、フレキシブル回路基板300aとの接続端子300a1およびフレキシブル回路基板300bとの接続端子300b1を電気光学パネル100の横方向(x方向)に並べて配置してもよい。この場合、フレキシブル回路基板300aとフレキシブル回路基板300bの電気光学パネル100への実装は容易となる。しかし、この例では、図1、2の接続端子300a1と接続端子300b1が縦方向(y方向)に配置される構成と比較して、画素部10に対してフレキシブル回路基板300aおよびフレキシブル回路基板300bの実装領域が大きくなる場合や、画素部10と実装領域とを接続する配線が長くなる場合がある。
上述した実施形態では、図1、2に示すように、フレキシブル回路基板300aとフレキシブル回路基板300bとを、電気光学パネル100の表示方向(z方向)から見て重なるように取り付けられた構成について説明した。しかし、本発明はこのような構成に限定されるものではない。例えば、電気光学パネル100に、フレキシブル回路基板300aとの接続端子300a1およびフレキシブル回路基板300bとの接続端子300b1を電気光学パネル100の横方向(x方向)に並べて配置してもよい。この場合、フレキシブル回路基板300aとフレキシブル回路基板300bの電気光学パネル100への実装は容易となる。しかし、この例では、図1、2の接続端子300a1と接続端子300b1が縦方向(y方向)に配置される構成と比較して、画素部10に対してフレキシブル回路基板300aおよびフレキシブル回路基板300bの実装領域が大きくなる場合や、画素部10と実装領域とを接続する配線が長くなる場合がある。
<変形例3>
第1供給回路200aが分配回路21[1]〜21[J/2]までを駆動し、第2供給回路200bが分配回路21[(J/2)+1]〜21[J]までを駆動してもよい。この場合、分配回路21[1]〜21[J/2]と分配回路21[(J/2)+1]〜21[J]は、位置的に容易に分けられるので、分配回路21[1]〜21[J]と、第1供給回路200aおよび第2供給回路200bとの配線を単純化することが可能になる。
第1供給回路200aが分配回路21[1]〜21[J/2]までを駆動し、第2供給回路200bが分配回路21[(J/2)+1]〜21[J]までを駆動してもよい。この場合、分配回路21[1]〜21[J/2]と分配回路21[(J/2)+1]〜21[J]は、位置的に容易に分けられるので、分配回路21[1]〜21[J]と、第1供給回路200aおよび第2供給回路200bとの配線を単純化することが可能になる。
<変形例4>
電気光学装置として液晶装置が用いられたが、電気光学装置は、電気的なエネルギーで光学的な性質が変化する電気光学物質を有する装置であればよい。なお、電気光学物質には、液晶や有機EL(electro luminescence)などが該当する。
電気光学装置として液晶装置が用いられたが、電気光学装置は、電気的なエネルギーで光学的な性質が変化する電気光学物質を有する装置であればよい。なお、電気光学物質には、液晶や有機EL(electro luminescence)などが該当する。
<変形例5>
電気光学パネル100と接続される配線基板の数は2つに限定されない。3つ以上の配線基板が電気光学パネル100に接合されてもよい。例えば、3つ以上の配線基板が用いられる場合においても、少なくとも2つの配線基板の供給回路が選択信号を出力し、それらの選択信号が合成されてもよい。
電気光学パネル100と接続される配線基板の数は2つに限定されない。3つ以上の配線基板が電気光学パネル100に接合されてもよい。例えば、3つ以上の配線基板が用いられる場合においても、少なくとも2つの配線基板の供給回路が選択信号を出力し、それらの選択信号が合成されてもよい。
<応用例>
以上の各形態や変形例に例示した電気光学装置は、各種の電子機器に利用され得る。図10には、上述した電気光学装置を採用した電子機器の具体的な形態が例示されている。
以上の各形態や変形例に例示した電気光学装置は、各種の電子機器に利用され得る。図10には、上述した電気光学装置を採用した電子機器の具体的な形態が例示されている。
図10は、上述した電気光学装置を適用した投射型表示装置(3板式のプロジェクタ)4000の模式図である。投射型表示装置4000は、相異なる表示色(赤色,緑色,青色)に対応する3個の電気光学装置1(1R,1G,1B)を含んで構成される。照明光学系4001は、照明装置(光源)4002からの出射光のうち赤色成分rを電気光学装置1Rに供給し、緑色成分gを電気光学装置1Gに供給し、青色成分bを電気光学装置1Bに供給する。各電気光学装置1は、照明光学系4001から供給される各単色光を表示画像に応じて変調する光変調器(ライトバルブ)として機能する。投射光学系4003は、各電気光学装置1からの出射光を合成して投射面4004に投射する。上述した電気光学装置1を適用することにより、高精細表示が可能な小型の投射型表示装置4000が容易に実現できる。
なお、本発明に係る電気光学装置が適用される電子機器としては、図10に例示した機器のほか、可搬型のパーソナルコンピューター、携帯情報端末(PDA:Personal Digital Assistants),デジタルスチルカメラ,テレビ,ビデオカメラ,カーナビゲーション装置が挙げられる。さらに、該電子機器としては、車載用の表示器(インパネ),電子手帳,電子ペーパー,電卓,ワードプロセッサ,ワークステーション,テレビ電話,POS端末,プリンタ,スキャナ,複写機,ビデオプレーヤ,タッチパネルを備えた機器等などが挙げられる。
1…電気光学装置、10…画素部、12…走査線、14…信号線、20…走査線駆動回路、21[1]〜21[K]…分配回路、200a…第1供給回路、200b…第2供給回路、400a,400b…合成回路、500…制御回路。
Claims (8)
- 第1信号線群に属する複数の第1信号線と複数の走査線との各交差に対応して配置され前記走査線の選択時に前記第1信号線に供給される第1データ信号に応じた階調を表示する複数の第1画素と、
第2信号線群に属する複数の第2信号線と前記複数の走査線との各交差に対応して配置され前記走査線の選択時に前記第2信号線に供給される第2データ信号に応じた階調を表示する複数の第2画素と、
前記第1データ信号と第1選択信号を供給する第1供給部と、
前記第2データ信号と第2選択信号を供給する第2供給部と、
前記第1選択信号および前記第2選択信号に応じて前記第1データ信号を前記第1信号線に分配する第1分配部と、
前記第1選択信号および前記第2選択信号に応じて前記第2データ信号を前記第2信号線に分配する第2分配部と、
を含み、
前記第1選択信号および前記第2選択信号は同じタイミングの波形であり、第3選択信号を形成する
ことを特徴とする電気光学装置。 - 複数の走査線と、
複数の第1信号線と、
複数の第2信号線と、
前記複数の走査線と前記複数の第1信号線との交差の各々に対応して設けられ前記走査線の選択時に前記第1信号線に供給された第1データ信号に応じた表示を実行する複数の第1画素と、
前記複数の走査線と前記複数の第2信号線との交差の各々に対応して設けられ前記走査線の選択時に前記第2信号線に供給された第2データ信号に応じた表示を実行する複数の第2画素と、
前記複数の走査線の各々を順次に選択する走査線駆動部と、
前記第1データ信号の前記複数の第1信号線への分配および前記第2データ信号の前記複数の第2信号線への分配を制御する複数の第1選択信号と、前記第1データ信号とを出力する第1供給部と、
前記複数の第1選択信号と1対1で対応し前記第1データ信号の前記複数の第1信号線への分配および前記第2データ信号の前記複数の第2信号線への分配を制御する複数の第2選択信号と、前記第2データ信号とを出力する第2供給部と、
前記第1選択信号ごとに、当該第1選択信号を当該第1選択信号に対応する前記第2選択信号と合成して第3選択信号を生成する合成部と、
複数の前記第3選択信号を用いて、前記第1データ信号を前記複数の第1信号線へ分配する第1分配部と、
複数の前記第3選択信号を用いて、前記第2データ信号を前記複数の第2信号線へ分配する第2分配部と、
を備えることを特徴とする電気光学装置。 - 前記第1供給部から前記第1データ信号および前記複数の第1選択信号を受ける第1入力部と、
前記第2供給部から前記第2データ信号および前記複数の第2選択信号を受ける第2入力部とが設けられた電気光学パネルを備え、
前記複数の走査線と、前記複数の第1信号線と、前記複数の第2信号線と、前記複数の第1画素と、前記複数の第2画素と、前記走査線駆動部と、前記第1分配部と、前記第2分配部と、前記合成部は、前記電気光学パネルに設けられ、
前記合成部は、前記第1入力部を介して前記複数の第1選択信号を受け、前記第2入力部を介して前記複数の第2選択信号を受け、
前記第1分配部は、前記第1入力部を介して前記第1データ信号を受け、前記合成部から前記複数の第3選択信号を受け、
前記第2分配部は、前記第2入力部を介して前記第2データ信号を受け、前記合成部から前記複数の第3選択信号を受け、
前記第1入力部と前記第2入力部とは、前記第1信号線の長さ方向に並んでいる、
ことを特徴とする請求項2に記載の電気光学装置。 - 前記第1入力部は、前記第2入力部よりも、前記第1分配部側および前記第2分配部側に設けられており、
前記電気光学パネルは、前記複数の第3選択信号と1対1で対応する複数の配線を備え、
前記複数の配線は、前記第1入力部と前記第1分配部との間および前記第1入力部と前記第2分配部との間に設けられ、
前記合成部は、前記第1入力部と前記複数の配線との間に設けられ、
前記配線は、対応する前記第3選択信号を、前記合成部から前記第1分配部および前記第2分配部に伝送する、
ことを特徴とする請求項3に記載の電気光学装置。 - 前記第1入力部は、前記複数の第1選択信号と1対1で対応する複数の第1選択信号入力部を備え、
前記第2入力部は、前記複数の第2選択信号と1対1で対応する複数の第2選択信号入力部を備え、
前記電気光学パネルは、
前記複数の第1選択信号と1対1で対応する複数の第1配線と、
前記複数の第2選択信号と1対1で対応する複数の第2配線と、を備え、
前記第1選択信号入力部には、対応する前記第1選択信号が入力され、
前記第2選択信号入力部には、対応する前記第2選択信号が入力され、
前記第1配線は、対応する前記第1選択信号が入力される前記第1選択信号入力部と接続され、
前記第2配線は、対応する前記第2選択信号が入力される前記第2選択信号入力部と接続され、
前記合成部は、前記第1配線ごとに、当該第1配線と、当該第1配線を通る前記第1選択信号と対応する前記第2選択信号が通る前記第2配線と、を接続する接続部を備え、
前記第1配線は、当該第1配線を通る前記第1選択信号と対応する前記第2選択信号が通る前記第2配線と隣り合っている、
ことを特徴とする請求項4に記載の電気光学装置。 - 前記複数の走査線と、前記複数の第1信号線と、前記複数の第2信号線と、前記複数の第1画素と、前記複数の第2画素と、前記走査線駆動部と、前記第1分配部と、前記第2分配部と、前記合成部とが設けられた電気光学パネルをさらに備え、
前記合成部は、前記複数の第1選択信号と1対1で対応する複数の接続パッドを備え、
前記複数の接続パッドの各々には、対応する前記第1選択信号と、当該第1選択信号に対応する前記第2選択信号とが入力される、
ことを特徴とする請求項2に記載の電気光学装置。 - 請求項1から6いずれか1項に記載の電気光学装置を備えることを特徴とする電子機器。
- 第1供給部は、第1データ信号と第1選択信号を供給し、
第2供給部は、第2データ信号と第2選択信号を供給し、
第1分配部は、前記第1選択信号および前記第2選択信号を用いて前記第1データ信号を第1信号線に分配し、
第2分配部は、前記第1選択信号および前記第2選択信号を用いて前記第2データ信号を第2信号線に分配し、
前記第1信号線と走査線との交差に対応して配置された第1画素は、前記走査線の選択時に前記第1信号線に供給された前記第1データ信号に応じた階調を表示し、
前記第2信号線と前記走査線との交差に対応して配置された第2画素は、前記走査線の選択時に前記第2信号線に供給された前記第2データ信号に応じた階調を表示し、
前記第1選択信号および前記第2選択信号は同じタイミングの波形であり、第3選択信号を形成する
ことを特徴とする電気光学装置の駆動方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016146026A JP2018017792A (ja) | 2016-07-26 | 2016-07-26 | 電気光学装置、電子機器、および電気光学装置の駆動方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016146026A JP2018017792A (ja) | 2016-07-26 | 2016-07-26 | 電気光学装置、電子機器、および電気光学装置の駆動方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2018017792A true JP2018017792A (ja) | 2018-02-01 |
Family
ID=61075951
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016146026A Pending JP2018017792A (ja) | 2016-07-26 | 2016-07-26 | 電気光学装置、電子機器、および電気光学装置の駆動方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2018017792A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020016763A (ja) * | 2018-07-26 | 2020-01-30 | セイコーエプソン株式会社 | 電気光学装置 |
JP7501062B2 (ja) | 2020-04-08 | 2024-06-18 | セイコーエプソン株式会社 | 電気光学装置、及び電子機器 |
-
2016
- 2016-07-26 JP JP2016146026A patent/JP2018017792A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020016763A (ja) * | 2018-07-26 | 2020-01-30 | セイコーエプソン株式会社 | 電気光学装置 |
JP7501062B2 (ja) | 2020-04-08 | 2024-06-18 | セイコーエプソン株式会社 | 電気光学装置、及び電子機器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10529298B1 (en) | Electro-optical device and electronic device | |
JP4168339B2 (ja) | 表示駆動装置及びその駆動制御方法並びに表示装置 | |
KR20160071422A (ko) | 전기 광학 장치, 전기 광학 장치의 구동 방법 및 전자 기기 | |
KR20160094469A (ko) | 표시장치 | |
US20130307839A1 (en) | Liquid crystal display device having drive circuits with master/slave control | |
US10297224B2 (en) | Electrooptical device, control method of electrooptical device, and electronic device | |
JP2018072653A (ja) | 電気光学装置、電子機器および駆動方法 | |
JP2012037827A (ja) | 電気光学装置および電子機器 | |
JP2018036542A (ja) | 電気光学装置、電子機器、及び電気光学装置の制御方法 | |
US10290278B2 (en) | Electrooptical device, electronic device, and control method of electrooptical device | |
KR101469036B1 (ko) | 표시 장치 및 이를 포함하는 전자 장치 | |
JP2018017792A (ja) | 電気光学装置、電子機器、および電気光学装置の駆動方法 | |
US10199002B2 (en) | Electrooptical device, electronic apparatus, and method for driving electrooptical device | |
JP2018017793A (ja) | 電気光学装置および電子機器 | |
JP6354355B2 (ja) | 電気光学装置、電子機器、及び電気光学装置の制御方法 | |
JP5035165B2 (ja) | 表示駆動装置及び表示装置 | |
JP2015087459A (ja) | 電気光学装置、及び、電子機器 | |
US10109231B2 (en) | Electrooptical device, method for controlling electrooptical device, and electronic apparatus | |
US20180033390A1 (en) | Electrooptical device, electronic apparatus, and method for driving electrooptical device | |
US10199001B2 (en) | Electrooptical device, control method of electrooptical device, and electronic device | |
KR20170115807A (ko) | 구동부 실장 기판 및 이를 이용한 양면형 표시장치 | |
JP2008158385A (ja) | 電気光学装置、その駆動方法および電子機器 | |
KR20130143335A (ko) | 액정표시장치 | |
JP4784620B2 (ja) | 表示駆動装置及びその駆動制御方法並びに表示装置 | |
JP2018017788A (ja) | 電気光学装置、電気光学装置の制御方法および電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD05 | Notification of revocation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7425 Effective date: 20180906 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20181119 |