KR20140004778A - 등화 장치, 수신 장치 및 등화 방법 - Google Patents

등화 장치, 수신 장치 및 등화 방법 Download PDF

Info

Publication number
KR20140004778A
KR20140004778A KR1020137030731A KR20137030731A KR20140004778A KR 20140004778 A KR20140004778 A KR 20140004778A KR 1020137030731 A KR1020137030731 A KR 1020137030731A KR 20137030731 A KR20137030731 A KR 20137030731A KR 20140004778 A KR20140004778 A KR 20140004778A
Authority
KR
South Korea
Prior art keywords
filter
signal
filter coefficient
real
unit
Prior art date
Application number
KR1020137030731A
Other languages
English (en)
Other versions
KR101503207B1 (ko
Inventor
나오스케 이토
쥰 이도
Original Assignee
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시덴키 가부시키가이샤 filed Critical 미쓰비시덴키 가부시키가이샤
Publication of KR20140004778A publication Critical patent/KR20140004778A/ko
Application granted granted Critical
Publication of KR101503207B1 publication Critical patent/KR101503207B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/04Control of transmission; Equalising
    • H04B3/10Control of transmission; Equalising by pilot signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/01Equalisers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0212Channel estimation of impulse response
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/005Control of transmission; Equalising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03159Arrangements for removing intersymbol interference operating in the frequency domain

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

수신 신호의 위상이 기지 신호의 위상과 크게 다른 경우 및 전송로의 시간 변동이 큰 경우에도, 회로 규모를 억제하면서, 고속으로 CIR을 검출하고, 주파수축 등화를 효율적으로 행할 수 있는 등화 장치 및 방법으로서, 참조 신호 추출부(112)는, 수신 신호로부터, 기지 신호가 포함되어 있는 부분의 실부 성분 및 허부 성분을 각각 추출하고, CIR 검출 필터부(120)는, 기지 신호에 필터 처리를 실시하여 제 1 처리 신호 및 제 2 처리 신호를 생성하고, 이 제 1 처리 신호가 실부 성분에 수속하도록 기지 신호에 필터 처리를 실시할 때의 제 1 필터 계수를 갱신함으로써 실부 필터 계수를 검출하고, 또한, 이 제 2 처리 신호가 허부 성분에 수속하도록 기지 신호에 필터 처리를 실시함으로써 허부 필터 계수를 검출하고, CIR 출력부(140)는, 실부 필터 계수 및 허부 필터 계수의 어느 한쪽을 이용하여, 채널 임펄스 응답을 특정한다.

Description

등화 장치, 수신 장치 및 등화 방법{EQUALIZATION DEVICE, RECEPTION DEVICE AND EQUALIZATION METHOD}
본 발명은, 수신 신호를 등화하는 등화 장치, 그 등화 장치를 구비하는 수신 장치 및 수신 신호를 등화하는 등화 방법에 관한 것이다.
다치 VSB(Vestigial SideBand) 변조 신호를 복조할 때, 전송로 왜곡 및 페이딩을 보상하기 위해, 수신 신호의 위상 및 진폭을 보정(이하, 「등화」라고 한다)할 필요가 있다. 특히, 전송로 왜곡이 큰 경우나 전송로 특성의 시간 변동이 큰 경우에는, 등화 정확도를 향상시키는 기술 및 전송로의 급격한 변동으로의 추종을 보증하는 기술이 요구된다.
일반적으로, 등화에는, 시간축 등화와 주파수축 등화가 있다. 시간축 등화는, 수신 신호를 적응 필터에 입력하고, 필터 계수를 적응 알고리즘에 의해 최적화하면서 수신 신호의 왜곡을 보상하는 등화 방법이다. 주파수축 등화는, 수신 신호를 바탕으로 시간축에서 CIR(Channel Impulse Response : 채널 임펄스 응답)을 검출하고, 그 검출 결과를 푸리에 변환하여 주파수축에서 파형 등화를 행하는 등화 방법이다. 예컨대, 북미 등에서 채용되고 있는 VSB 변조를 이용한 방송 규격의 ATSC(Advanced Television Systems Committee)에서는, 규정된 데이터 프레임에 PN 부호의 기지 신호인 필드 동기 신호를 삽입하고 있기 때문에, 이것을 참조 신호로 하여 CIR 검출을 행하여 주파수축 등화를 행하는 방법이 알려져 있다(예컨대, 특허 문헌 1 참조).
(선행 기술 문헌)
(특허 문헌)
(특허 문헌 1) 미국 특허 제 7180552호 명세서
CIR의 검출 방법으로서, 기지 신호와 수신 신호의 상호 상관 벡터 및 수신 신호의 자기 상관 행렬의 역행렬을 구하고, 그들의 곱으로부터 CIR을 산출하는 LS(Least Squares) 알고리즘이 알려져 있다. 이 방법은, 기지 신호의 처리 결과와 수신 신호의 오차를 최소로 한다고 하는 의미에서 최적이지만, 역행렬 연산이 포함되어 있기 때문에 연산 규모가 커진다. 또한, LS 알고리즘을 발전시킨 RLS(Recursive Least Squares) 알고리즘은, 역행렬 연산을 필요로 하지 않지만, 여전히 회로 규모 및 연산 규모가 커진다.
한편, CIR 검출에 따르는 연산 규모를 줄이기 위해, 기지 신호를 필터에 입력하고, 이 필터의 출력과 수신 신호가 같아지도록 필터 계수를 구함으로써, 이 필터를 전송로로 식별하는 CIR 검출 방법이 알려져 있다. 이 방법에 있어서, 필터 계수는, 축차 수정을 행하는 축차 수정 알고리즘에 의해 구해진다. 축차 수정 알고리즘으로서, 예컨대 LMS(Least Mean Square) 알고리즘이 알려져 있다.
LMS 알고리즘에 의한 계수 갱신식은, 예컨대, 이하의 (1)식이다.
Figure pct00001
(1)식에 있어서, Cm(n)은, n회째의 계수 갱신시에 있어서의 제 m 탭의 계수이다. Xm(n)은, n회째의 계수 갱신시에 있어서의 제 m 탭의 입력이다. μ는, 1회의 갱신에 있어서의 수정량을 결정하는 수정 계수이다. E(n)은, n회째의 계수 갱신시에 있어서의 필터 출력과 수신 신호의 오차 신호이고, 필터 출력으로부터 수신 신호를 감산한 것이다. LMS 알고리즘에서는, 입력 신호 Xm과 오차 신호 E가 이용되어, 계수가 축차 수정된다.
LMS 알고리즘을 일례로 하는 축차 수정 알고리즘은, LS 알고리즘 및 RLS 알고리즘에 비하여 회로 규모가 작고, 또한, 연산량이 적기 때문에 실장에 있어서 유리하다. 그러나, 필터 계수가 수속하기에는 많은 샘플이 필요하기 때문에, 일반적으로 수속 속도의 고속화가 과제가 된다. 특히, 수신 신호의 위상이 기지 신호와 크게 다른 경우 및 전송로의 시간 변동이 큰 경우에는, 수속에 요하는 시간이 길어져, 소망하는 시간 내에 수속하지 않게 됨으로써 복조 성능이 현저하게 열화한다고 하는 문제가 있다.
이 때문에, 특허 문헌 1에 기재된 기술은, 주파수축에서 등화한 후, 시간축에서 더 등화함으로써, 시간 변동이 큰 페이딩의 영향을 경감하고 있다. 그러나, 2종류의 등화기가 필요하게 되어, 회로 규모가 커진다고 하는 문제가 남는다.
그래서, 본 발명은, 이상과 같은 과제를 해결하기 위해 이루어진 것으로, 수신 신호의 위상이 기지 신호의 위상과 크게 다른 경우 및 전송로의 시간 변동이 큰 경우에도, 회로 규모를 억제하면서, 고속으로 CIR을 검출하고, 주파수축 등화를 효율적으로 행하는 것을 목적으로 한다.
본 발명의 한 형태에 따른 등화 장치는, 기지 신호가 포함된 수신 신호를 푸리에 변환함으로써, 주파수 영역 신호를 생성하는 제 1 푸리에 변환부와, 상기 수신 신호로부터, 상기 기지 신호가 포함되어 있는 부분의 실부(實部) 성분 및 허부(虛部) 성분을 각각 추출하는 참조 신호 추출부와, 상기 기지 신호에 필터 처리를 실시하여 제 1 처리 신호를 생성하고, 그 제 1 처리 신호가 상기 실부 성분에 수속하도록, 상기 기지 신호에 필터 처리를 실시할 때의 제 1 필터 계수를 갱신하고, 그 갱신 후의 제 1 필터 계수로부터 실부 필터 계수를 선택하고, 또한, 상기 기지 신호에 필터 처리를 실시하여 제 2 처리 신호를 생성하고, 그 제 2 처리 신호가 상기 허부 성분에 수속하도록, 상기 기지 신호에 필터 처리를 실시할 때의 제 2 필터 계수를 갱신하고, 그 갱신 후의 제 2 필터 계수로부터 허부 필터 계수를 선택하는 검출 필터부와, 상기 실부 필터 계수 및 상기 허부 필터 계수의 어느 한쪽을 이용하여, 채널 임펄스 응답을 특정하는 출력부와, 상기 채널 임펄스 응답을 푸리에 변환함으로써, 전송로 추정 신호를 생성하는 제 2 푸리에 변환부와, 상기 전송로 추정 신호에 근거하여, 상기 주파수 영역 신호를 보정함으로써, 등화 신호를 생성하는 등화부와, 상기 등화 신호를 역 푸리에 변환함으로써, 복조 신호를 생성하는 역 푸리에 변환부를 구비하는 것을 특징으로 한다.
본 발명의 한 형태에 의하면, 수신 신호의 위상이 기지 신호의 위상과 크게 다른 경우 및 전송로의 시간 변동이 큰 경우에도, 회로 규모를 억제하면서, 고속으로 CIR을 검출하고, 주파수축 등화를 효율적으로 행할 수 있다.
도 1은 실시의 형태 1에 따른 수신 장치의 구성을 개략적으로 나타내는 블록도이다.
도 2는 실시의 형태 1에 있어서의 등화 장치의 구성을 개략적으로 나타내는 블록도이다.
도 3은 실시의 형태 1에 있어서의 CIR 검출 필터부의 구성을 개략적으로 나타내는 블록도이다.
도 4는 실시의 형태 1에 있어서의 CIR 출력부의 구성을 개략적으로 나타내는 블록도이다.
도 5는 실시의 형태 1에 있어서의 실부 필터 계수의 일례를 나타내는 개략도이다.
도 6은 실시의 형태 1에 있어서의 허부 필터 계수의 일례를 나타내는 개략도이다.
도 7은 실시의 형태 2에 있어서의 CIR 검출 필터부의 구성을 개략적으로 나타내는 블록도이다.
도 8은 실시의 형태 2에 있어서의 CIR 출력부의 구성을 개략적으로 나타내는 블록도이다.
도 9는 실시의 형태 3에 있어서의 CIR 검출 필터부의 구성을 개략적으로 나타내는 블록도이다.
실시의 형태 1.
도 1은 실시의 형태 1에 따른 수신 장치(100)의 구성을 개략적으로 나타내는 블록도이다. 수신 장치(100)는, 신호 처리 장치(101)와, 등화 장치(110)와, 오류 정정 장치(104)와, 기억 장치(105)를 구비한다. 또, 도 1에 있어서의 괄호 내의 부호는, 실시의 형태 2 또는 3의 구성이다.
신호 처리 장치(101)는, 안테나(106)에서 수신된 방송파의 신호(본 실시의 형태에서는, VSB 신호)를 소정의 주파수대로 변환하는 것에 의해, 수신 신호를 생성한다. 신호 처리 장치(101)는, 튜너(102)와, 동기 처리 장치(103)를 구비한다.
튜너(102)는, 안테나(106)에서 수신된 VSB 신호 VS의 주파수를 변환하여, IF(Intermediate Frequency) 신호 IS를 생성하고, 이 IF 신호 IS를 동기 처리 장치(103)에 준다.
동기 처리 장치(103)는, IF 신호 IS를 동기 검파함으로써, 베이스밴드 신호 BS를 생성하고, 이 베이스밴드 신호 BS를 등화 장치(110)에 준다.
등화 장치(110)는, 베이스밴드 신호 BS에 등화 처리를 행함으로써, 복조 신호 DS를 생성하고, 이 복조 신호 DS를 오류 정정 장치(104)에 준다.
오류 정정 장치(104)는, 복조 신호 DS에 오류 정정 처리를 행함으로써, 출력 신호 OS를 생성하고, 이 출력 신호 OS를 출력한다.
기억 장치(105)는, 수신 장치(100)에서의 처리에 필요한 정보를 기억한다. 예컨대, 본 실시의 형태에 있어서는, 기억 장치(105)는, 기지 신호 KS를 기억한다.
도 2는 등화 장치(110)의 구성을 개략적으로 나타내는 블록도이다. 등화 장치(110)는, 제 1 푸리에 변환부(111)와, 참조 신호 추출부(112)와, CIR 검출 필터부(120)와, CIR 출력부(140)와, 제 2 푸리에 변환부(113)와, 등화부(114)와, 역 푸리에 변환부(115)를 구비한다. 또, 도 2의 괄호 내의 부호는, 실시의 형태 2 또는 3의 구성이다.
제 1 푸리에 변환부(111)는, 다치 VSB 변조되어 있는 VSB 신호를 소정의 주파수 대역으로 변환한 수신 신호인 베이스밴드 신호 BS를 입력으로 하고, 이 베이스밴드 신호 BS를 소정 구간에 있어서 푸리에 변환하는 것에 의해, 주파수 영역의 신호(주파수 영역 신호)를 생성한다. 그리고, 제 1 푸리에 변환부(111)는, 이 주파수 영역 신호를 등화부(114)에 준다.
참조 신호 추출부(112)는, 베이스밴드 신호 BS에 있어서 기지 신호가 중첩되어 있는 구간의 신호로부터, I 성분(실부 성분) 및 Q 성분(허부 성분)을 추출한다. 그리고, 참조 신호 추출부(112)는, 추출된 I 성분의 신호를 실부 참조 신호 IRS로 하고, 또한, 추출된 Q 성분의 신호를 허부 참조 신호 QRS로 하여, CIR 검출 필터부(120)에 준다. 예컨대, 미국의 지상 디지털 방송 방식에서는, 기지 신호로서 의사 랜덤 신호가 일정 주기로 송신 데이터 계열에 삽입되어 있다. 이 때문에, 참조 신호 추출부(112)는, 이 기지 신호가 삽입되어 있는 구간의 타이밍을 검출하고, 실부 참조 신호 IRS 및 허부 참조 신호 QRS를 추출한다.
CIR 검출 필터부(120)는, 기지 신호 KS, 실부 참조 신호 IRS 및 허부 참조 신호 QRS를 입력으로 하고, 실부 참조 신호 IRS 및 허부 참조 신호 QRS의 각각에 따라, 기지 신호 KS에 대하여 실수의 필터 계수를 이용한 필터 처리를 행하고, 실부 참조 신호 IRS 및 허부 참조 신호 QRS에 대응하는 각각의 필터 계수를 특정한다. 여기서, 실부 참조 신호 IRS에 근거하여 특정된 필터 계수는, 실부 필터 계수 IFC로 하고, 허부 참조 신호 QRS에 근거하여 특정된 필터 계수는, 허부 필터 계수 QFC로 한다. 또한, 실수의 필터 계수를 이용한 필터 처리는, 복소 필터와 구별하기 위해, 이하, 실필터 처리라고 한다. 그리고, CIR 검출 필터부(120)는, 실부 필터 계수 IFC 및 허부 필터 계수 QFC를 CIR 출력부(140)에 준다. 또, 기지 신호 KS는, 도 1에 나타나 있는 기억 장치(105)로부터 얻어진다.
도 3은 CIR 검출 필터부(120)의 구성을 개략적으로 나타내는 블록도이다. CIR 검출 필터부(120)는, 제 1 필터 처리부(121)와, 제 2 필터 처리부(125)를 구비한다.
제 1 필터 처리부(121)는, 실부 참조 신호 IRS에 수속하도록 기지 신호 KS에 필터 처리를 실시함으로써 검출되는 제 1 필터 계수로부터 실부 필터 계수 IFC를 선택하여, 이 실부 필터 계수 IFC를 출력한다. 제 1 필터 처리부(121)는, 제 1 필터부(122)와, 제 1 필터 계수 갱신부(123)와, 제 1 필터 계수 선택부(124)를 구비한다.
제 1 필터부(122)는, 기지 신호 KS를 실필터 처리하고, 처리 결과인 제 1 처리 신호를 제 1 필터 계수 갱신부(123)에 준다. 예컨대, 실필터 처리는, 기지 신호 KS에, 추정되는 변조시의 필터 및 전송로에서의 파형 왜곡을 가하고, 추정되는 수신 신호를 출력하는 처리이다. 실필터 처리에서는, FIR(Finite Impulse Response) 등의 필터가 이용된다. 또, 제 1 필터부(122)가 이용하는 필터의 필터 계수(제 1 필터 계수)는, 제 1 필터 계수 갱신부(123)로부터 주어진다.
제 1 필터 계수 갱신부(123)는, 기지 신호 KS와, 실부 참조 신호 IRS와, 제 1 필터부(122)의 출력인 제 1 처리 신호를 이용하여, 제 1 처리 신호가 실부 참조 신호 IRS에 접근하여, 제 1 처리 신호와 실부 참조 신호 IRS가 일치하도록, 제 1 필터 계수를 갱신한다. 그리고, 제 1 필터 계수 갱신부(123)는, 갱신 후의 제 1 필터 계수를 제 1 필터부(122) 및 제 1 필터 계수 선택부(124)에 준다. 또, 실부 참조 신호 IRS와, 제 1 처리 신호가 일치한 경우, 제 1 필터부(122)는, 수신 신호가 지나간 전송로에 대응하고, 제 1 필터 계수 갱신부(123)의 출력인 제 1 필터 계수는, 전송로의 임펄스 응답을 나타낸다.
제 1 필터 계수 선택부(124)는, 기지 신호 도래 후의 필터 갱신 개시로부터, 소정 시간이 경과한 후에, 또는, 제 1 필터 계수가 소정의 횟수 갱신된 후에, 제 1 필터 계수 갱신부(123)의 출력인 제 1 필터 계수를 선택하고, 선택된 제 1 필터 계수를 실부 필터 계수 IFC로서, CIR 출력부(140)에 준다. 또, 소정의 시간 및 소정의 횟수는, 소망하는 정확도로, CIR을 검출할 수 있는 시간 및 횟수로서 미리 정해져 있는 것으로 한다.
제 2 필터 처리부(125)는, 허부 참조 신호 QRS에 수속하도록 기지 신호 KS에 필터 처리를 실시함으로써 검출되는 제 2 필터 계수로부터 허부 필터 계수 QFC를 선택하여, 이 허부 필터 계수 QFC를 출력한다. 제 2 필터 처리부(125)는, 제 2 필터부(126)와, 제 2 필터 계수 갱신부(127)와, 제 2 필터 계수 선택부(128)를 구비한다.
제 2 필터부(126)는, 기지 신호 KS를 실필터 처리하고, 처리 결과인 제 2 처리 신호를 제 2 필터 계수 갱신부(127)에 준다. 예컨대, 실필터 처리에서는, FIR 등의 필터가 이용된다. 또, 제 2 필터부(126)가 이용하는 필터의 필터 계수(제 2 필터 계수)는, 제 2 필터 계수 갱신부(127)로부터 주어진다.
제 2 필터 계수 갱신부(127)는, 기지 신호 KS와, 허부 참조 신호 QRS와, 제 2 필터부(126)의 출력인 제 2 처리 신호를 이용하여, 제 2 처리 신호가 허부 참조 신호 QRS에 접근하여, 제 2 처리 신호와 허부 참조 신호 QRS가 일치하도록, 제 2 필터 계수를 갱신한다. 그리고, 제 2 필터 계수 갱신부(127)는, 갱신 후의 제 2 필터 계수를 제 2 필터부(126) 및 제 2 필터 계수 선택부(128)에 준다. 또, 허부 참조 신호 QRS와, 제 2 처리 신호가 일치한 경우, 제 2 필터부(126)는, 수신 신호가 지나간 전송로에 대응하고, 제 2 필터 계수 갱신부(127)의 출력인 제 2 필터 계수에 허수를 곱한 것은, 전송로의 임펄스 응답을 나타낸다. 여기서, 허수를 곱하는 이유는, 제 2 필터부(126)의 출력과, 허부 참조 신호 QRS를 비교할 때, 수신 신호로부터 추출된 참조 신호가 90° 위상 회전하고 있는 것을 가정하고 있고, 이 가정한 위상 회전을 보정하기 위해서이다.
제 2 필터 계수 선택부(128)는, 기지 신호 도래 후의 필터 갱신 개시로부터, 소정 시간이 경과한 후에, 또는, 제 2 필터 계수가 소정의 횟수 갱신된 후에, 제 2 필터 계수 갱신부(127)의 출력인 제 2 필터 계수를 선택하고, 선택된 제 2 필터 계수를 허부 필터 계수 QFC로서, CIR 출력부(140)에 준다.
일반적으로, 필터 계수의 갱신에는 LMS(Least Mean Square Error) 알고리즘 및 CMA(Constant Modules Algorithm) 등의 축차 갱신 알고리즘이 이용된다. 본 실시의 형태에 있어서는, 제 1 필터 계수 갱신부(123) 및 제 2 필터 계수 갱신부(127)로부터 출력되는 제 1 필터 계수 및 제 2 필터 계수를 얻기 위한 알고리즘 및 수단은 임의이고, 종래 기술이기 때문에, 여기서의 상세한 설명은 생략한다.
도 2의 설명으로 되돌아가서, CIR 출력부(140)는, 실부 필터 계수 IFC 및 허부 필터 계수 QFC를 입력으로 하고, CIR을 검출한다. 그리고, CIR 출력부(140)는, 검출된 CIR을 제 2 푸리에 변환부(133)에 준다.
도 4는 CIR 출력부(140)의 구성을 개략적으로 나타내는 블록도이다. CIR 출력부(140)는, 비교 판정부(141)와, 선택부(142)를 구비한다.
비교 판정부(141)는, 실부 필터 계수 IFC 및 허부 필터 계수 QFC를 입력으로 하고, 소정의 탭 구간에 있어서의 실부 필터 계수 IFC의 총합의 절대치를 제 1 판정치로서 계산하고, 또한, 소정의 탭 구간에 있어서의 허부 필터 계수 QFC의 총합의 절대치를 제 2 판정치로서 계산한다. 그리고, 비교 판정부(141)는, 제 1 판정치와, 제 2 판정치의 대소를 판정하여, 그 판정 결과를 선택부(142)에 준다. 여기서, 소정의 탭 구간은, 실부 필터 계수 IFC 및 허부 필터 계수 QFC의 피크치가 포함되도록, 미리 정해져 있는 것으로 한다. 예컨대, 실부 필터 계수 IFC 및 허부 필터 계수 QFC의 피크치에 대응하는 탭 번호는 전송로에 의해 거의 정해지기 때문에, 이 피크치에 대응하는 탭 번호를 중심으로 하여, 미리 정해진 범위를 소정의 탭 구간으로 하면 된다. 또, 전송로의 상태에 따라, 바꿔 말하면, 입력되는 필터 계수의 패턴에 따라, 탭 구간을 동적으로 변동시키는 것도 가능하다. 예컨대, 반사파 등의 다른 신호의 영향으로, 피크치가 복수 포함되는 경우에는, 1개의 피크치에 대응한 구간에 있어서 필터 계수의 총합을 산출하기 위해, 다른 피크치가 포함되지 않도록, 비교 판정부(141)는, 미리 정해진 탭 구간보다 짧은 구간에서 총합을 산출하더라도 좋다. 한편, 피크치가 1개밖에 없는 경우에는, 노이즈의 영향을 저감하기 위해, 비교 판정부(141)는, 미리 정해진 탭 구간보다 긴 구간에서 총합을 계산하더라도 좋다.
선택부(142)는, 비교 판정부(141)의 출력에 따라, 실부 필터 계수 IFC 및 허부 필터 계수 QFC의 어느 하나를 선택하고, 선택된 필터 계수로부터 CIR을 특정한다. 그리고, 선택부(142)는, 특정된 CIR을, 도 2에 나타나 있는 제 2 푸리에 변환부(113)에 준다.
예컨대, 선택부(142)는, 비교 판정부(141)로부터 출력되는 판정 신호가, 제 1 판정치가 제 2 판정치보다 큰 것을 나타내는 경우에는, 제 1 필터 계수 선택부(124)로부터 출력되는 필터 계수를 실부로 하고, 허부를 「0」의 값으로 하는 복소 신호를 생성한다. 한편, 선택부(142)는, 비교 판정부(141)로부터 출력되는 판정 신호가, 제 2 판정치가 제 1 판정치보다 큰 것을 나타내는 경우에는, 제 2 필터 계수 선택부(128)로부터 출력되는 필터 계수를 허부로 하고, 실부를 「0」의 값으로 하는 복소 신호를 생성한다. 그리고, 선택부(142)는, 생성된 복소 신호를, CIR로 한다. 또, 제 1 판정치와 제 2 판정치가 같은 경우에는, 선택부(142)는, 제 1 필터 계수 선택부(124)로부터 출력되는 필터 계수를 실부로 하고, 허부를 「0」의 값으로 하는 복소 신호를 생성하더라도 좋고, 제 2 필터 계수 선택부(128)로부터 출력되는 필터 계수를 허부로 하고, 실부를 「0」의 값으로 하는 복소 신호를 생성하더라도 좋다. 따라서, 선택부(142)는, 실부 참조 신호 및 허부 참조 신호 내에, 기지 신호에 대응하는 정보가 보다 많이 포함되어 있는 쪽의 신호(기지 신호에 대응하는 정보를 보다 많이 반영하고 있는 쪽의 신호)에 근거하여 산출된 필터 계수에 근거하여, CIR을 생성하고 있는 것이 된다.
여기서, 제 1 판정치 및 제 2 판정치의 대소 비교에 대하여 설명한다. 전송로를 통과한 신호에 중첩되어 있는 기지 신호는, 위상이 회전하고 있다. 여기서는, 예컨대, 전송로에 의해 위상이 90° 회전한 VSB 변조 신호를 수신하는 경우를 예로 설명한다. 도 5는 이와 같은 경우에 있어서의, 어느 시점에 있어서의 실부 필터 계수 IFC의 일례를 나타내는 개략도이다. 또한, 도 6은 이와 같은 경우에 있어서의, 어느 시점에 있어서의 허부 필터 계수 QFC의 일례를 나타내는 개략도이다. 이상적인 CIR에 대응하는 필터 계수는, 실부의 모든 탭이 「0」의 값이 되고, 허부 중 어느 1탭이 「1」의 값, 그 밖의 탭이 「0」의 값이 된다. 그러나, 일반적으로, 수신 신호의 위상이 90°나 회전한 경우와 같이, 수신 신호의 위상이 기지 신호 KS의 위상과 크게 다른 경우에는, 이상적인 필터 계수에 수속될 때까지 긴 시간이 걸린다. 또한, 전송로의 시간 변동이 큰 경우도 마찬가지로, 이상적인 필터 계수에 수속될 때까지 긴 시간이 걸린다. 도 5 및 도 6에 나타나 있는 예에서는, 실부 필터 계수 IFC의 수속이 늦다.
도 5에 나타나 있는 실부 필터 계수 IFC는, VSB 변조의 특성에서, 어느 탭을 중심으로 기대칭성(奇對稱性)을 갖기 때문에, 실부 필터 계수 IFC의 총합이 「0」에 접근한다. 한편, 도 6에 나타나 있는 허부 필터 계수 QFC는, 어느 탭에 피크를 갖기 때문에, 허부 필터 계수 QFC의 총합이 「0」이 아닌 값을 갖는다. 이상과 같은 특성에 의해, VSB 변조에 있어서는, 실부 필터 계수 IFC의 총합의 절대치와 허부 필터 계수 QFC의 총합의 절대치를 비교함으로써, 위상 회전이 90°로 큰 경우에도, 어느 한쪽의 필터 계수를 CIR에 이용할 수 있고, 또한, 수속이 빠른 실부 필터 계수 IFC 또는 허부 필터 계수 QFC를 선택할 수 있다. 또한, 위상이 90° 이외의 위상 회전을 갖는 경우도, 제 1 판정치와 제 2 판정치의 비교에 의해, 기지 신호의 정보를 보다 많이 반영하고, 또한, 보다 수속이 빠른 실부 필터 계수 IFC 또는 허부 필터 계수 QFC를 선택할 수 있다.
통상, VSB 변조에 있어서는, I 성분에는, 기지 신호와 선형의 대응을 갖는 정보가 유지되고, Q 성분에는, VSB 변조에 이용하는 송신 필터에 의해, 기지 신호가 일정한 규칙으로 분산되어 버린다. 그리고, IQ 평면에 있어서, 위상이 90° 회전한 경우에는, 정보를 갖는 축(성분)이 변하고, 기지 신호와 선형의 대응을 갖는 정보는, Q 성분으로부터 추출된다. 그 때문에, 실부 성분을 이용한 필터 처리의 결과로서, 도 5에 나타나는 바와 같은 실부 필터 계수 IFC가 얻어지고, 허부 성분을 이용한 필터 처리의 결과로서, 도 6에 나타나는 바와 같은 허부 필터 계수 QFC가 얻어진다.
또한, 실부 필터 계수 IFC 및 허부 필터 계수 QFC의 비교 판정에, 소정의 탭 구간의 값을 이용함으로써, 소규모의 회로 또는 적은 연산으로 CIR을 고속으로 검출할 수 있다.
또한, CIR 검출의 허부 또는 실부에 「0」의 값을 이용함으로써, CIR의 검출에 있어서, 중첩되는 잡음의 영향을 억제할 수 있다.
도 2의 설명으로 되돌아가서, 제 2 푸리에 변환부(113)는, 등화부(114)에서 주파수축 등화 처리를 행하기 때문에, CIR 출력부(140)로부터 주어지는 CIR을 푸리에 변환함으로써, 전송로 추정 신호를 생성한다. 그리고, 제 2 푸리에 변환부(113)는, 이 전송로 추정 신호를 등화부(114)에 준다.
등화부(114)는, 제 2 푸리에 변환부(113)로부터 받은 전송로 추정 신호를 바탕으로, 제 1 푸리에 변환부(111)로부터 받은 주파수 영역 신호에 대하여 주파수축 등화를 실시함으로써, 등화 신호를 생성한다. 그리고, 등화부(114)는, 이 등화 신호를 역 푸리에 변환부(115)에 준다.
역 푸리에 변환부(115)는, 등화부(114)로부터 받은 등화 신호를, 역 푸리에 변환에 의해 시간축 신호로 변환함으로써, 전송로에서 생긴 수신 신호의 왜곡을 보정한 복조 신호를 생성한다. 그리고, 역 푸리에 변환부(115)는, 이 복조 신호를 출력한다.
이상과 같이, 수신 신호에 중첩되어 있는 기지 신호를 이용하여, 2개의 필터 계수를 비교 판정하고, CIR의 검출에 사용함으로써, 주파수축 등화를 고속화할 수 있다. 또한, 2개의 필터 계수의 비교 판정에, 소정의 탭 구간의 값을 이용함으로써, 비교적 간이한 연산이 가능하게 되고, CIR 검출을 고속화할 수 있다. 또한, CIR 검출의 허부 또는 실부에 「0」의 값을 이용함으로써, 잡음의 영향을 억제할 수 있다.
실시의 형태 2.
실시의 형태 1에서는, 도 3에 나타나 있는 제 1 필터 계수 선택부(124) 및 제 2 필터 계수 선택부(128)는, 기지 신호 도래 후의 필터 갱신 개시로부터, 소정 시간이 경과한 후에, 또는, 제 2 필터 계수가 소정의 횟수 갱신된 후에, 실부 필터 계수 IFC 및 허부 필터 계수 QFC를 출력하고 있다. 이것에 비하여, 실시의 형태 2에서는, 실필터 처리 후의 처리 신호가 기지 신호에 수속한 타이밍에, 실부 필터 계수 IFC 및 허부 필터 계수 QFC가 출력되는 예를 나타낸다. 또한, 실시의 형태 1에서는, 도 4에 나타나 있는 비교 판정부(141)는, 미리 정해진 탭 구간의 필터 계수의 값을 비교 판정에 이용하고 있다. 이것에 비하여, 실시의 형태 2에서는, 필터 계수의 절대치의 피크 위치에 따라, 비교 판정에 이용하는 탭 구간이 설정되는 예를 나타낸다.
도 1에 나타나 있는 바와 같이, 실시의 형태 2에 따른 수신 장치(200)는, 신호 처리 장치(101)와, 등화 장치(210)와, 오류 정정 장치(104)와, 기억 장치(105)를 구비한다. 실시의 형태 2에 따른 수신 장치(200)는, 등화 장치(210)에 있어서, 실시의 형태 1에 따른 수신 장치(100)와 다르다.
도 2에 나타나 있는 바와 같이, 실시의 형태 2에 있어서의 등화 장치(210)는, 제 1 푸리에 변환부(111)와, 참조 신호 추출부(112)와, CIR 검출 필터부(220)와, CIR 출력부(240)와, 제 2 푸리에 변환부(113)와, 등화부(114)와, 역 푸리에 변환부(115)를 구비한다. 실시의 형태 2에 있어서의 등화 장치(210)는, CIR 검출 필터부(220) 및 CIR 출력부(240)에 있어서, 실시의 형태 1에 있어서의 등화 장치(110)와 다르다.
도 7은 CIR 검출 필터부(220)의 구성을 개략적으로 나타내는 블록도이다. CIR 검출 필터부(220)는, 제 1 필터 처리부(221)와, 제 2 필터 처리부(225)와, 필터 계수 수속 판정부(230)를 구비한다. 제 1 필터 처리부(221)는, 제 1 필터부(222)와, 제 1 필터 계수 갱신부(123)와, 제 1 필터 계수 선택부(224)를 구비한다. 실시의 형태 2에 있어서의 제 1 필터 처리부(221)는, 제 1 필터부(222) 및 제 1 필터 계수 선택부(224)에 있어서, 실시의 형태 1에 있어서의 제 1 필터 처리부(121)와 다르다. 제 2 필터 처리부(225)는, 제 2 필터부(226)와, 제 2 필터 계수 갱신부(127)와, 제 2 필터 계수 선택부(228)를 구비한다. 실시의 형태 2에 있어서의 제 2 필터 처리부(225)는, 제 2 필터부(226) 및 제 2 필터 계수 선택부(228)에 있어서, 실시의 형태 1에 있어서의 제 2 필터 처리부(125)와 다르다.
제 1 필터부(222)는, 실시의 형태 1과 같은 처리를 행하는 외에, 기지 신호 KS를 실필터 처리함으로써 생성된 제 1 처리 신호를 제 1 수속 판정부(231)에도 준다.
제 1 필터 계수 선택부(224)는, 수속 타이밍 결정부(233)로부터 수속 판정 결과가 입력될 때마다, 제 1 필터 계수 갱신부(123)의 출력인 수속 판정 후의 제 1 필터 계수를 선택하고, 선택된 제 1 필터 계수를 실부 필터 계수 IFC로서, CIR 출력부(240)에 준다.
제 2 필터부(226)는, 실시의 형태 1과 같은 처리를 행하는 외에, 기지 신호 KS를 실필터 처리함으로써 생성된 제 2 처리 신호를 제 2 수속 판정부(232)에도 준다.
제 2 필터 계수 선택부(228)는, 수속 타이밍 결정부(233)로부터 수속 판정 결과가 입력될 때마다, 제 2 필터 계수 갱신부(127)의 출력인 수속 판정 후의 제 2 필터 계수를 선택하고, 선택된 제 2 필터 계수를 실부 필터 계수 IFC로서, CIR 출력부(240)에 준다.
필터 계수 수속 판정부(230)는, 실부 참조 신호 IRS, 허부 참조 신호 QRS, 제 1 필터부(222)로부터 출력된 제 1 처리 신호 및 제 2 필터부(226)로부터 출력된 제 2 처리 신호를 입력으로 하고, 제 1 필터부(222)에 있어서의 제 1 필터 계수의 수속 및 제 2 필터부(226)에 있어서의 제 2 필터 계수의 수속을 판정하고, 그 수속 판정 결과를 출력한다. 필터 계수 수속 판정부(230)는, 제 1 수속 판정부(231)와, 제 2 수속 판정부(232)와, 수속 타이밍 판정부(233)를 구비한다.
제 1 수속 판정부(231)는, 제 1 필터부(222)로부터 출력된 제 1 처리 신호 및 실부 참조 신호 IRS를 입력으로 하여, 제 1 필터부(222)로부터 출력된 제 1 처리 신호가 실부 참조 신호 IRS에 수속했는지 여부를 판정하고, 수속한 경우에는, 수속한 것을 나타내는 제 1 판정 결과를 수속 타이밍 판정부(233)에 출력한다.
제 2 수속 판정부(232)는, 제 2 필터부(226)로부터 출력된 제 2 처리 신호 및 허부 참조 신호 QRS를 입력으로 하여, 제 2 필터부(226)로부터 출력된 제 2 처리 신호가 허부 참조 신호 QRS에 수속했는지 여부를 판정하고, 수속한 경우에는, 수속한 것을 나타내는 제 2 판정 결과를 수속 타이밍 판정부(233)에 준다.
또, 제 1 수속 판정부(231) 및 제 2 수속 판정부(232)는, 각각의 입력의 차분의 제곱 평균이 소정의 임계치 이하인 경우에 수속했다고 판단하면 된다. 또한, 제 1 수속 판정부(231) 및 제 2 수속 판정부(232)는, 각각의 입력의 차분의 절대치의 총합이, 소정의 임계치 이하인 경우에 수속했다고 판단하더라도 좋다. 또한, 제 1 수속 판정부(231) 및 제 2 수속 판정부(232)는, 각각의 입력의 차분의 하중 제곱 평균이 소정의 임계치 이하인 경우에 수속했다고 판단하더라도 좋다.
수속 타이밍 판정부(233)는, 제 1 수속 판정부(231)로부터 출력되는 제 1 판정 결과 및 제 2 수속 판정부(232)로부터 출력되는 제 2 판정 결과를 입력으로 하여, 제 1 필터부(222)에 있어서의 제 1 필터 계수 및 제 2 필터부(226)에 있어서의 제 2 필터 계수의 적어도 어느 한쪽이 수속한 것을 판정하여, 수속한 것을 나타내는 수속 판정 결과를 제 1 필터 계수 선택부(224) 및 제 2 필터 계수 선택부(228)에 준다. 이와 같이, 2개의 필터 처리에서 갱신되는 필터 계수에 대하여 수속 판정을 한 뒤에, CIR이 검출되기 때문에, CIR 검출의 고속화와 정확도 향상을 도모할 수 있다.
다음으로, 실시의 형태 2에 있어서의 CIR 출력부(240)에 대하여, 도 8을 이용하여 설명한다. 도 8은 CIR 출력부(240)의 구성을 개략적으로 나타내는 블록도이다. CIR 출력부(240)는, 비교 판정부(241)와, 선택부(142)와, 탭 구간 특정부(243)를 구비한다. 실시의 형태 2에 있어서의 CIR 출력부(240)는, 비교 판정부(241)에서의 처리 및 탭 구간 특정부(243)가 마련되어 있는 점에 있어서, 실시의 형태 1에 있어서의 CIR 출력부(140)와 다르다.
탭 구간 특정부(243)는, 실부 필터 계수 IFC에 있어서의 피크치의 탭 위치 및 허부 필터 계수 QFC에 있어서의 피크치의 탭 위치의 어느 한쪽의 위치를 선택하고, 이 선택된 위치의 전후 소정의 수의 탭을 포함하는 구간을 탭 구간으로서 특정한다. 여기서, 탭 구간 특정부(243)는, 제 1 필터 계수 절대치 검출부(244)와, 제 1 피크 검출부(245)와, 제 2 필터 계수 절대치 검출부(246)와, 제 2 피크 검출부(247)와, 비교 탭 구간 판정부(248)를 구비한다.
제 1 필터 계수 절대치 검출부(244)는, 실부 필터 계수 IFC를 입력으로 하여, 입력된 실부 필터 계수 IFC의 절대치를 산출하고, 산출된 절대치를 제 1 피크 검출부(245)에 준다.
제 1 피크 검출부(245)는, 제 1 필터 계수 절대치 검출부(244)로부터 출력된 절대치를 입력으로 하여, 실부 필터 계수 IFC의 피크치 및 이 피크치에 대응하는 탭 위치를 검출하고, 이 피크치 및 이 피크치에 대응하는 탭 위치를 나타내는 실부 피크 정보를 비교 탭 구간 판정부(248)에 준다. 또, 예컨대, 탭 번호가 작은 것으로부터 차례로 절대치가 입력되는 것에 의해, 제 1 피크 검출부(245)는, 피크치에 대응하는 탭 위치를 특정할 수 있다.
제 2 필터 계수 절대치 검출부(246)는, 허부 필터 계수 QFC를 입력으로 하여, 입력된 허부 필터 계수 QFC의 절대치를 산출하고, 산출된 절대치를 제 2 피크 검출부(247)에 준다.
제 2 피크 검출부(247)는, 제 2 필터 계수 절대치 검출부(246)로부터 출력된 절대치를 입력으로 하여, 허부 필터 계수 QFC의 피크치 및 이 피크치에 대응하는 탭 위치를 검출하고, 이 피크치 및 이 피크치에 대응하는 탭 위치를 나타내는 허부 피크 정보를 비교 탭 구간 판정부(248)에 준다. 또, 예컨대, 탭 번호가 작은 것으로부터 차례로 절대치가 입력되는 것에 의해, 제 2 피크 검출부(247)는, 피크치에 대응하는 탭 위치를 특정할 수 있다.
비교 탭 구간 판정부(248)는, 제 1 피크 검출부(245)로부터 출력된 실부 피크 정보 및 제 2 피크 검출부(406)로부터 출력된 허부 피크 정보에 의해, 양쪽에서 나타나는 각각의 피크치를 비교함으로써 탭 위치를 선택하고, 이 선택된 탭 위치의 전후 소정의 수의 탭을 포함하는 구간을 탭 구간으로서 특정한다. 그리고, 비교 탭 구간 판정부(248)는, 특정된 탭 구간을 나타내는 정보를 비교 판정부(241)에 준다.
비교 판정부(241)는, 비교 탭 구간 판정부(248)로부터 출력된 정보에서 나타나는 탭 구간을 이용하여, 실시의 형태 1과 마찬가지로 제 1 판정치 및 제 2 판정치를 계산하고, 제 1 판정치와, 제 2 판정치의 대소를 판정하여, 그 판정 결과를 선택부(142)에 준다.
또, 실시의 형태 2에 있어서의 CIR 검출 필터부(220)는, 실시의 형태 1에 있어서의 CIR 검출 필터부(120)와 치환되더라도 좋다. 또한, 실시의 형태 2에 있어서의 CIR 출력부(240)는, 실시의 형태 1에 있어서의 CIR 출력부(140)와 치환되더라도 좋다.
이상과 같이, 실시의 형태 2에서는, 2개의 필터 처리에서 갱신되는 필터 계수에 대하여 수속 판정을 한 뒤에 CIR을 검출하므로, CIR 검출의 고속화와 정확도 향상을 도모할 수 있다. 또한, 필터 계수의 비교 판정에 필터 계수의 피크치를 이용함으로써, 주파(主波)가 변동하는 전송로에 있어서도 CIR 검출을 행할 수 있다.
실시의 형태 3.
실시의 형태 1 및 2에서는, 제 1 필터 처리부(121, 221)가 실부 필터 계수 IFC를 생성하고, 제 2 필터 처리부(125, 225)가 허부 필터 계수 QFC를 생성하고 있다. 이것에 비하여, 실시의 형태 3에서는, 실부 참조 신호 IRS 및 허부 참조 신호 QRS에 대하여 필터 처리를 시분할로 실행함으로써, 1개의 필터 처리부가 실부 필터 계수 IFC 및 허부 필터 계수 QFC를 생성하는 예를 나타낸다.
도 1에 나타나 있는 바와 같이, 실시의 형태 3에 따른 수신 장치(300)는, 신호 처리 장치(101)와, 등화 장치(310)와, 오류 정정 장치(104)와, 기억 장치(105)를 구비한다. 실시의 형태 3에 따른 수신 장치(300)는, 등화 장치(310)에 있어서, 실시의 형태 1에 따른 수신 장치(100)와 다르다.
도 2에 나타나 있는 바와 같이, 실시의 형태 3에 있어서의 등화 장치(310)는, 제 1 푸리에 변환부(111)와, 참조 신호 추출부(112)와, CIR 검출 필터부(320)와, CIR 출력부(140)와, 제 2 푸리에 변환부(113)와, 등화부(114)와, 역 푸리에 변환부(115)를 구비한다. 실시의 형태 3에 있어서의 등화 장치(310)는, CIR 검출 필터부(320)에 있어서, 실시의 형태 1에 있어서의 등화 장치(110)와 다르다.
도 9는 CIR 검출 필터부(320)의 구성을 개략적으로 나타내는 블록도이다. 필터 처리부(321)와, 필터 입력 선택부(335)와, 출력 필터 계수 버퍼부(336)를 구비한다. 필터 처리부(321)는, 필터부(322)와, 필터 계수 갱신부(323)와, 필터 계수 선택부(324)를 구비한다.
필터 입력 선택부(335)는, 실부 참조 신호 IRS 및 허부 참조 신호 QRS를 입력으로 하고, 한쪽을 메모리(335A)에 기억시키고, 다른 쪽을 필터 처리부(321)에 준다. 그리고, 필터 입력 선택부(335)는, 소정의 시간 후, 또는 필터 처리부(321)에서의 필터 처리 종료 후, 메모리(335A)에 기억시킨 한쪽을, 다른 쪽과 바꾸어, 필터 처리부(321)에 준다. 이상과 같이, 필터 입력 선택부(335)는, 실부 참조 신호 IRS 및 허부 참조 신호 QRS를, 교대로 필터 처리부(321)에 출력한다.
필터 처리부(321)는, 실시의 형태 1에 있어서의 제 1 필터 처리부(121) 및 제 2 필터 처리부(125)와 같은 처리를 행한다.
필터부(322)는, 기지 신호 KS를 실필터 처리하고, 처리 결과인 처리 신호를 필터 계수 갱신부(323)에 준다.
필터 계수 갱신부(323)는, 기지 신호 KS와, 실부 참조 신호 IRS 또는 허부 참조 신호 QRS와, 필터부(322)로부터 출력되는 처리 신호의 입력을 받고, 이 처리 신호가, 실부 참조 신호 IRS 또는 허부 참조 신호 QRS에 접근하여, 이 처리 신호가, 실부 참조 신호 IRS 또는 허부 참조 신호 QRS와 일치하도록, 제 1 필터 계수 또는 제 2 필터 계수를 갱신한다. 그리고, 필터 계수 갱신부(323)는, 갱신 후의 제 1 필터 계수 또는 제 2 필터 계수를 필터부(322) 및 필터 계수 선택부(324)에 준다.
필터 계수 선택부(124)는, 기지 신호 도래 후의 필터 갱신 개시로부터, 소정 시간이 경과한 후에, 또는, 제 1 필터 계수 또는 제 2 필터 계수가 소정의 횟수 갱신된 후에, 필터 계수 갱신부(323)의 출력인 최신의 제 1 필터 계수 또는 제 2 필터 계수를 선택하고, 선택된 제 1 필터 계수를 실부 필터 계수 IFC로서, 또는, 선택된 제 2 필터 계수를 허부 필터 계수 QFC로서, 출력 필터 계수 버퍼부(336)에 준다.
출력 필터 계수 버퍼부(336)는, 필터 계수 선택부(324)의 출력인 실부 필터 계수 IFC 및 허부 필터 계수 QFC를 입력으로 하고, 버퍼링하는 기억부이다. 그리고, 출력 필터 계수 버퍼부(336)는, 소정의 타이밍에 이 2개의 계수를 CIR 출력부(140)에 준다. 또, 버퍼를 이용하지 않고서, CIR 출력부(140)가, 실부 필터 계수 IFC 및 허부 필터 계수 QFC를 기억하여 기억부로부터, 이들을 읽어내도록 하더라도 좋다.
또, 필터 처리부(321)는, 전회의 CIR을 검출할 때의 실부 필터 계수 IFC 또는 허부 필터 계수 QFC를, 도시하고 있지 않은 기억부에 유지하여 둠으로써, 필터 계수를 갱신할 때의 초기치로서 유지된 필터 계수를 이용하더라도 좋다. 또한, 필터 처리부(321)는, 출력 필터 계수 버퍼부(336)에서 유지되는, 전회의 CIR을 검출할 때의 실부 필터 계수 IFC 또는 허부 필터 계수 QFC를, 필터 계수 갱신의 초기치로서 이용하더라도 좋다. 이 경우, 필터 계수를 갱신할 때의 초기치로서, 전회의 필터 계수를 이용할 수 있으므로, CIR 검출의 고속화와 정확도 향상을 도모할 수 있다.
또한, 필터 처리부(321)는, 실시의 형태 2에서 나타나 있는 필터 계수 수속 판정부(230)와 같은 부분을 구비하고, 필터부(322)에 설정되는 필터 계수가 수속한 타이밍에, 실부 필터 계수 IFC 또는 허부 필터 계수 QFC를 필터 계수 선택부(324)가 출력하도록 구성되어 있더라도 좋다. 이 경우, 필터 입력 선택부(335)는, 필터부(322)에 설정되는 필터 계수가 수속한 타이밍에, 실부 참조 신호 IRS 및 허부 참조 신호 QRS의 출력을 바꾸더라도 좋다. 이 경우, 수속 판정을 한 뒤에 CIR이 검출되기 때문에, CIR 검출의 고속화와 정확도 향상을 도모할 수 있다.
이상과 같이, 실시의 형태 3에 의하면, CIR 검출에 이용하는 2개의 필터 처리를, 시분할하여 1개의 필터 처리부(321)에서 행함으로써, 비교적 소규모의 회로에서 CIR을 검출할 수 있다.
실시의 형태 3에 있어서의 등화 장치(310)는, 실시의 형태 1에 있어서의 CIR 출력부(140) 대신에, 실시의 형태 2에 있어서의 CIR 출력부(240)를 구비할 수도 있다.
이상에 기재한 실시의 형태에 있어서는, VSB 변조를 전제로 기재하고 있지만, 예컨대, VSB 변조와 마찬가지로, 송신되는 신호의 I 성분 및 Q 성분의 어느 한쪽에, 기지 신호와 선형의 대응을 갖는 정보가 유지되는 것이면, 수신 신호의 I 성분 또는 Q 성분의 어느 한쪽으로부터, CIR을 특정함으로써, 효율적으로 주파수축 등화를 행할 수 있다. 또한, 그 다른 쪽이, 정보를 유지하고 있지 않음으로써, 수신 신호의 I 성분에 대응하는 실부 필터 계수와, 수신 신호의 Q 성분에 대응하는 허부 필터 계수의 대소를 비교하는 것에 의해, 어느 성분에 기지 신호가 보다 많이 반영되어 있는지를 검출할 수 있다.
100, 200, 300 : 수신 장치 101 : 신호 처리 장치
102 : 튜너 103 : 동기 처리 장치
104 : 오류 정정 장치 105 : 기억 장치
110, 210, 310 : 등화 장치 111:제 1 푸리에 변환부
112 : 참조 신호 추출부 113 : 제 2 푸리에 변환부
114 : 등화부 115 : 역 푸리에 변환부
120, 220, 320 : CIR 검출 필터부 121, 221 : 제 1 필터 처리부
122, 222 : 제 1 필터부 123 : 제 1 필터 계수 갱신부
124, 224 : 제 1 필터 계수 선택부 125 : 제 2 필터 처리부
126, 226 : 제 2 필터부 127 : 제 2 필터 계수 갱신부
128, 228 : 제 2 필터 계수 선택부 230 : 필터 계수 수속 판정부
231 : 제 1 수속 판정부 232 : 제 2 수속 판정부
233 : 수속 타이밍 판정부 140, 240 : CIR 출력부
141 : 비교 판정부 142 : 선택부
243 : 탭 구간 특정부 244 : 제 1 필터 계수 절대치 검출부
245 : 제 1 피크 검출부 246 : 제 2 필터 계수 절대치 검출부
247 : 제 2 피크 검출부 248 : 비교 탭 구간 판정부
321 : 필터 처리부 322 : 필터부
323 : 필터 계수 갱신부 324 : 필터 계수 선택부
335 : 필터 입력 선택부 336 : 출력 필터 계수 버퍼부

Claims (21)

  1. 기지(旣知) 신호가 포함된 수신 신호를 푸리에 변환함으로써, 주파수 영역 신호를 생성하는 제 1 푸리에 변환부와,
    상기 수신 신호로부터, 상기 기지 신호가 포함되어 있는 부분의 실부(實部) 성분 및 허부(虛部) 성분을 각각 추출하는 참조 신호 추출부와,
    상기 기지 신호에 필터 처리를 실시하여 제 1 처리 신호를 생성하고, 상기 제 1 처리 신호가 상기 실부 성분에 수속하도록, 상기 기지 신호에 필터 처리를 실시할 때의 제 1 필터 계수를 갱신하고, 그 갱신 후의 제 1 필터 계수로부터 실부 필터 계수를 선택하고, 또한, 상기 기지 신호에 필터 처리를 실시하여 제 2 처리 신호를 생성하고, 상기 제 2 처리 신호가 상기 허부 성분에 수속하도록, 상기 기지 신호에 필터 처리를 실시할 때의 제 2 필터 계수를 갱신하고, 그 갱신 후의 제 2 필터 계수로부터 허부 필터 계수를 선택하는 검출 필터부와,
    상기 실부 필터 계수 및 상기 허부 필터 계수의 어느 한쪽을 이용하여, 채널 임펄스 응답을 특정하는 출력부와,
    상기 채널 임펄스 응답을 푸리에 변환함으로써, 전송로 추정 신호를 생성하는 제 2 푸리에 변환부와,
    상기 전송로 추정 신호에 근거하여, 상기 주파수 영역 신호를 보정함으로써, 등화 신호를 생성하는 등화부와,
    상기 등화 신호를 역 푸리에 변환함으로써, 복조 신호를 생성하는 역 푸리에 변환부
    를 구비하는 것을 특징으로 하는 등화 장치.
  2. 제 1 항에 있어서,
    상기 출력부는,
    특정한 탭 구간에 있어서의 상기 실부 필터 계수의 총합의 절대치를 제 1 판정치로서 산출하고, 상기 특정한 탭 구간에 있어서의 상기 허부 필터 계수의 총합의 절대치를 제 2 판정치로서 산출하고, 상기 제 1 판정치와 상기 제 2 판정치의 대소를 비교하는 비교 판정부와,
    상기 제 1 판정치가 상기 제 2 판정치보다 큰 경우에는, 상기 실부 필터 계수를 이용하여 상기 채널 임펄스 응답을 특정하고, 상기 제 2 판정치가 상기 제 1 판정치보다 큰 경우에는, 상기 허부 필터 계수를 이용하여 상기 채널 임펄스 응답을 특정하는 선택부
    를 구비하는 것을 특징으로 하는 등화 장치.
  3. 제 2 항에 있어서,
    상기 선택부는, 상기 제 1 판정치가 상기 제 2 판정치보다 큰 경우에는, 상기 실부 필터 계수의 값을 실부로 하고, 0의 값을 허부로 하는 복소 신호를 상기 채널 임펄스 응답으로서 특정하고, 또한, 상기 제 2 판정치가 상기 제 1 판정치보다 큰 경우에는, 상기 허부 필터 계수의 값을 허부로 하고, 0의 값을 실부로 하는 복소 신호를 상기 채널 임펄스 응답으로서 특정하는 것을 특징으로 하는 등화 장치.
  4. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 검출 필터부는,
    상기 제 1 필터 계수를 설정하여, 상기 기지 신호에 대하여 필터 처리를 실시하고, 제 1 처리 신호를 생성하는 제 1 필터부와,
    상기 제 1 처리 신호가 상기 실부 성분에 수속하도록, 상기 제 1 필터 계수를 갱신하고, 그 갱신 후의 제 1 필터 계수를 상기 제 1 필터부에 설정시키는 제 1 필터 계수 갱신부와,
    상기 실부 필터 계수로서, 상기 갱신 후의 제 1 필터 계수를 1개 선택하는 제 1 필터 계수 선택부와,
    상기 제 2 필터 계수를 설정하여, 상기 기지 신호에 대하여 필터 처리를 실시하고, 제 2 처리 신호를 생성하는 제 2 필터부와,
    상기 제 2 처리 신호가 상기 허부 성분에 수속하도록, 상기 제 2 필터 계수를 갱신하고, 그 갱신 후의 제 2 필터 계수를 상기 제 2 필터부에 설정시키는 제 2 필터 계수 갱신부와,
    상기 허부 필터 계수로서, 상기 갱신 후의 제 2 필터 계수를 1개 선택하는 제 2 필터 계수 선택부
    를 구비하는 것을 특징으로 하는 등화 장치.
  5. 제 4 항에 있어서,
    상기 제 1 필터 계수 선택부는, 제 1 필터 계수의 갱신 개시로부터, 소정 시간이 경과한 후에, 또는, 제 1 필터 계수가 소정의 횟수 갱신된 후에, 상기 실부 필터 계수로서, 최신의 상기 갱신 후의 제 1 필터 계수를 선택하고,
    상기 제 2 필터 계수 선택부는, 제 2 필터 계수의 갱신 개시로부터, 소정 시간이 경과한 후에, 또는, 제 2 필터 계수가 소정의 횟수 갱신된 후에, 상기 허부 필터 계수로서, 최신의 상기 갱신 후의 제 2 필터 계수를 선택하는
    것을 특징으로 하는 등화 장치.
  6. 제 4 항에 있어서,
    상기 검출 필터부는, 상기 제 1 처리 신호와 상기 실부 성분의 차분으로부터, 상기 제 1 처리 신호가 상기 실부 성분에 수속했는지 여부를 판단하고, 또한, 상기 제 2 처리 신호와 상기 허부 성분의 차분으로부터, 상기 제 2 처리 신호가 상기 허부 성분에 수속했는지 여부를 판단하는 필터 계수 수속 판정부를 더 구비하고,
    상기 제 1 필터 계수 선택부는, 상기 필터 계수 수속 판정부가 상기 제 1 처리 신호 및 상기 제 2 처리 신호의 적어도 어느 한쪽이 수속했다고 판단했을 때에, 상기 실부 필터 계수로서, 최신의 상기 갱신 후의 제 1 필터 계수를 선택하고,
    상기 제 2 필터 계수 선택부는, 상기 필타 계수 수속 판정부가 상기 제 1 처리 신호 및 상기 제 2 처리 신호의 적어도 어느 한쪽이 수속했다고 판단했을 때에, 상기 허부 필터 계수로서, 최신의 상기 갱신 후의 제 2 필터 계수를 선택하는
    것을 특징으로 하는 등화 장치.
  7. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 검출 필터부는,
    상기 참조 신호 추출부로부터 상기 실부 성분 및 상기 허부 성분의 입력을 받고, 상기 실부 성분 및 상기 허부 성분을 교대로 출력하는 필터 입력 선택부와,
    상기 필터 입력 선택부가 상기 실부 성분을 출력한 경우에는, 상기 제 1 필터 계수를 설정하고, 상기 기지 신호에 대하여 필터 처리를 실시하여, 상기 제 1 처리 신호를 생성하고, 또한, 상기 필터 입력 선택부가 상기 허부 성분을 출력한 경우에는, 상기 제 2 필터 계수를 설정하고, 상기 기지 신호에 대하여 필터 처리를 실시하여, 상기 제 2 처리 신호를 생성하는 필터부와,
    상기 필터 입력 선택부가 상기 실부 성분을 출력한 경우에는, 상기 제 1 처리 신호가 상기 실부 성분에 수속하도록, 상기 제 1 필터 계수를 갱신하고, 그 갱신 후의 제 1 필터 계수를 상기 필터부에 설정시키고, 또한, 상기 필터 입력 선택부가 상기 허부 성분을 출력한 경우에는, 상기 제 2 처리 신호가 상기 허부 성분에 수속하도록, 상기 제 2 필터 계수를 갱신하고, 그 갱신 후의 제 2 필터 계수를 상기 필터부에 설정시키는 필터 계수 갱신부와,
    상기 필터 입력 선택부가 상기 실부 성분을 출력한 경우에는, 상기 실부 필터 계수로서, 상기 갱신 후의 제 1 필터 계수를 1개 선택하고, 또한, 상기 필터 입력 선택부가 상기 허부 성분을 출력한 경우에는, 상기 허부 필터 계수로서, 상기 갱신 후의 제 2 필터 계수를 1개 선택하는 필터 계수 선택부
    를 구비하는 것을 특징으로 하는 등화 장치.
  8. 제 2 항 또는 제 3 항에 있어서,
    상기 특정한 탭 구간은, 미리 정해진 탭 구간인 것을 특징으로 하는 등화 장치.
  9. 제 2 항 또는 제 3 항에 있어서,
    상기 출력부는, 상기 실부 필터 계수에 있어서의 피크치의 탭 위치 및 상기 허부 필터 계수에 있어서의 피크치의 탭 위치의 어느 한쪽의 위치를 선택하고, 그 선택된 위치의 전후 소정의 수의 탭이 포함되는 구간을 탭 구간으로서 특정하는 탭 구간 특정부를 더 구비하고,
    상기 특정한 탭 구간은, 상기 탭 구간 특정부에 의해 특정된 탭 구간인
    것을 특징으로 하는 등화 장치.
  10. 제 1 항 내지 제 9 항 중 어느 한 항에 있어서,
    상기 수신 신호는, 상기 기지 신호를 포함하는 송신 데이터를 다치 VSB 변조 방식으로 변조한 VSB 신호를 소정의 주파수대로 변환한 것인 것을 특징으로 하는 등화 장치.
  11. 제 1 항 내지 제 10 항 중 어느 한 항에 있어서,
    방송파의 신호를 소정의 주파수대로 변환하는 것에 의해, 수신 신호를 생성하는 신호 처리 장치와,
    상기 기지 신호를 기억하는 기억 장치와,
    청구항 1 내지 청구항 10 중 어느 한 항에 기재된 등화 장치
    를 구비하는 것을 특징으로 하는 수신 장치.
  12. 기지 신호가 포함된 수신 신호를 푸리에 변환함으로써, 주파수 영역 신호를 생성하는 제 1 푸리에 변환 공정과,
    상기 수신 신호로부터, 상기 기지 신호가 포함되어 있는 부분의 실부 성분 및 허부 성분을 각각 추출하는 참조 신호 추출 공정과,
    상기 기지 신호에 필터 처리를 실시하여 제 1 처리 신호를 생성하고, 상기 제 1 처리 신호가 상기 실부 성분에 수속하도록, 상기 기지 신호에 필터 처리를 실시할 때의 제 1 필터 계수를 갱신하고, 그 갱신 후의 제 1 필터 계수로부터 실부 필터 계수를 선택하고, 또한, 상기 기지 신호에 필터 처리를 실시하여 제 2 처리 신호를 생성하고, 상기 제 2 처리 신호가 상기 허부 성분에 수속하도록, 상기 기지 신호에 필터 처리를 실시할 때의 제 2 필터 계수를 갱신하고, 그 갱신 후의 제 2 필터 계수로부터 허부 필터 계수를 선택하는 검출 필터 공정과,
    상기 실부 필터 계수 및 상기 허부 필터 계수의 어느 한쪽을 이용하여, 채널 임펄스 응답을 특정하는 출력 공정과,
    상기 채널 임펄스 응답을 푸리에 변환함으로써, 전송로 추정 신호를 생성하는 제 2 푸리에 변환 공정과,
    상기 전송로 추정 신호에 근거하여, 상기 주파수 영역 신호를 보정함으로써, 등화 신호를 생성하는 등화 공정과,
    상기 등화 신호를 역 푸리에 변환함으로써, 복조 신호를 생성하는 역 푸리에 변환 공정
    을 갖는 것을 특징으로 하는 등화 방법.
  13. 제 12 항에 있어서,
    상기 출력 공정은,
    특정한 탭 구간에 있어서의 상기 실부 필터 계수의 총합의 절대치를 제 1 판정치로서 산출하고, 상기 특정한 탭 구간에 있어서의 상기 허부 필터 계수의 총합의 절대치를 제 2 판정치로서 산출하고, 상기 제 1 판정치와 상기 제 2 판정치의 대소를 비교하는 비교 판정 공정과,
    상기 제 1 판정치가 상기 제 2 판정치보다 큰 경우에는, 상기 실부 필터 계수를 이용하여 상기 채널 임펄스 응답을 특정하고, 상기 제 2 판정치가 상기 제 1 판정치보다 큰 경우에는, 상기 허부 필터 계수를 이용하여 상기 채널 임펄스 응답을 특정하는 선택 공정
    을 갖는 것을 특징으로 하는 등화 방법.
  14. 제 13 항에 있어서,
    상기 선택 공정은, 상기 제 1 판정치가 상기 제 2 판정치보다 큰 경우에는, 상기 실부 필터 계수의 값을 실부로 하고, 0의 값을 허부로 하는 복소 신호를 상기 채널 임펄스 응답으로서 특정하고, 또한, 상기 제 2 판정치가 상기 제 1 판정치보다 큰 경우에는, 상기 허부 필터 계수의 값을 허부로 하고, 0의 값을 실부로 하는 복소 신호를 상기 채널 임펄스 응답으로서 특정하는 것을 특징으로 하는 등화 방법.
  15. 제 12 항 내지 제 14 항 중 어느 한 항에 있어서,
    상기 검출 필터 공정은,
    상기 제 1 필터 계수를 설정하여, 상기 기지 신호에 대하여 필터 처리를 실시하고, 제 1 처리 신호를 생성하는 제 1 필터 공정과,
    상기 제 1 처리 신호가 상기 실부 성분에 수속하도록, 상기 제 1 필터 계수를 갱신하고, 그 갱신 후의 제 1 필터 계수를 설정시켜 상기 제 1 필터 공정을 행하게 하는 제 1 필터 계수 갱신 공정과,
    상기 실부 필터 계수로서, 상기 갱신 후의 제 1 필터 계수를 1개 선택하는 제 1 필터 계수 선택 공정과,
    상기 제 2 필터 계수를 설정하여, 상기 기지 신호에 대하여 필터 처리를 실시하고, 제 2 처리 신호를 생성하는 제 2 필터 공정과,
    상기 제 2 처리 신호가 상기 허부 성분에 수속하도록, 상기 제 2 필터 계수를 갱신하고, 그 갱신 후의 제 2 필터 계수를 설정시켜 상기 제 2 필터 공정을 행하게 하는 제 2 필터 계수 갱신 공정과,
    상기 허부 필터 계수로서, 상기 갱신 후의 제 2 필터 계수를 1개 선택하는 제 2 필터 계수 선택 공정
    을 갖는 것을 특징으로 하는 등화 방법.
  16. 제 15 항에 있어서,
    상기 제 1 필터 계수 선택 공정은, 제 1 필터 계수의 갱신 개시로부터, 소정 시간이 경과한 후에, 또는, 제 1 필터 계수가 소정의 횟수 갱신된 후에, 상기 실부 필터 계수로서, 최신의 상기 갱신 후의 제 1 필터 계수를 선택하고,
    상기 제 2 필터 계수 선택 공정은, 제 2 필터 계수의 갱신 개시로부터, 소정 시간이 경과한 후에, 또는, 제 2 필터 계수가 소정의 횟수 갱신된 후에, 상기 허부 필터 계수로서, 최신의 상기 갱신 후의 제 2 필터 계수를 선택하는
    것을 특징으로 하는 등화 방법.
  17. 제 15 항에 있어서,
    상기 검출 필터 공정은, 상기 제 1 처리 신호와 상기 실부 성분의 차분으로부터, 상기 제 1 처리 신호가 상기 실부 성분에 수속했는지 여부를 판단하고, 또한, 상기 제 2 처리 신호와 상기 허부 성분의 차분으로부터, 상기 제 2 처리 신호가 상기 허부 성분에 수속했는지 여부를 판단하는 필터 계수 수속 판정 공정을 더 갖고,
    상기 제 1 필터 계수 선택 공정은, 상기 필터 계수 수속 판정 공정에 있어서 상기 제 1 처리 신호 및 상기 제 2 처리 신호의 적어도 어느 한쪽이 수속했다고 판단되었을 때에, 상기 실부 필터 계수로서, 최신의 상기 갱신 후의 제 1 필터 계수를 선택하고,
    상기 제 2 필터 계수 선택 공정은, 상기 필타 계수 수속 판정 공정에 있어서 상기 제 1 처리 신호 및 상기 제 2 처리 신호의 적어도 어느 한쪽이 수속했다고 판단되었을 때에, 상기 허부 필터 계수로서, 최신의 상기 갱신 후의 제 2 필터 계수를 선택하는
    것을 특징으로 하는 등화 방법.
  18. 제 12 항 내지 제 14 항 중 어느 한 항에 있어서,
    상기 검출 필터 공정은,
    상기 참조 신호 추출 공정으로부터, 상기 실부 성분 및 상기 허부 성분의 입력을 받고, 상기 실부 성분 및 상기 허부 성분을 교대로 출력하는 필터 입력 선택 공정과,
    상기 필터 입력 선택 공정에 있어서 상기 실부 성분이 출력된 경우에는, 상기 제 1 필터 계수를 설정하고, 상기 기지 신호에 대하여 필터 처리를 실시하여, 상기 제 1 처리 신호를 생성하고, 또한, 상기 필터 입력 선택 공정에 있어서 상기 허부 성분이 출력된 경우에는, 상기 제 2 필터 계수를 설정하고, 상기 기지 신호에 대하여 필터 처리를 실시하여, 상기 제 2 처리 신호를 생성하는 필터 공정과,
    상기 필터 입력 선택 공정에 있어서 상기 실부 성분이 출력된 경우에는, 상기 제 1 처리 신호가 상기 실부 성분에 수속하도록, 상기 제 1 필터 계수를 갱신하고, 그 갱신 후의 제 1 필터 계수를 설정시켜 상기 필터 공정을 행하게 하고, 또한, 상기 필터 입력 선택 공정에 있어서 상기 허부 성분이 출력된 경우에는, 상기 제 2 처리 신호가 상기 허부 성분에 수속하도록, 상기 제 2 필터 계수를 갱신하고, 그 갱신 후의 제 2 필터 계수를 설정시켜 상기 필터 공정을 행하게 하는 필터 계수 갱신 공정과,
    상기 필터 입력 선택 공정에 있어서 상기 실부 성분이 출력된 경우에는, 상기 실부 필터 계수로서, 상기 갱신 후의 제 1 필터 계수를 1개 선택하고, 또한, 상기 필터 입력 선택 공정에 있어서 상기 허부 성분이 출력된 경우에는, 상기 허부 필터 계수로서, 상기 갱신 후의 제 2 필터 계수를 1개 선택하는 필터 계수 선택 공정
    을 갖는 것을 특징으로 하는 등화 방법.
  19. 제 13 항 또는 제 14 항에 있어서,
    상기 특정한 탭 구간은, 미리 정해진 탭 구간인 것을 특징으로 하는 등화 방법.
  20. 제 13 항 또는 제 14 항에 있어서,
    상기 출력 공정은, 상기 실부 필터 계수에 있어서의 피크치의 탭 위치 및 상기 허부 필터 계수에 있어서의 피크치의 탭 위치의 어느 한쪽의 위치를 선택하고, 그 선택된 위치의 전후 소정의 수의 탭이 포함되는 구간을 탭 구간으로서 특정하는 탭 구간 특정 공정을 더 구비하고,
    상기 특정한 탭 구간은, 상기 탭 구간 특정 공정에 있어서 특정된 탭 구간인
    것을 특징으로 하는 등화 방법.
  21. 제 12 항 내지 제 20 항 중 어느 한 항에 있어서,
    상기 수신 신호는, 상기 기지 신호를 포함하는 송신 데이터를 다치 VSB 변조 방식으로 변조한 VSB 신호를 소정의 주파수대로 변환한 것인 것을 특징으로 하는 등화 방법.
KR1020137030731A 2011-07-11 2011-11-18 등화 장치, 수신 장치 및 등화 방법 KR101503207B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2011152598 2011-07-11
JPJP-P-2011-152598 2011-07-11
PCT/JP2011/076661 WO2013008347A1 (ja) 2011-07-11 2011-11-18 等化装置、受信装置及び等化方法

Publications (2)

Publication Number Publication Date
KR20140004778A true KR20140004778A (ko) 2014-01-13
KR101503207B1 KR101503207B1 (ko) 2015-03-16

Family

ID=47505665

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020137030731A KR101503207B1 (ko) 2011-07-11 2011-11-18 등화 장치, 수신 장치 및 등화 방법

Country Status (4)

Country Link
US (1) US8855185B2 (ko)
JP (1) JP5602307B2 (ko)
KR (1) KR101503207B1 (ko)
WO (1) WO2013008347A1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5595599B2 (ja) 2011-10-14 2014-09-24 三菱電機株式会社 等化装置、受信装置及び等化方法
JP6215527B2 (ja) * 2012-02-02 2017-10-18 旭化成エレクトロニクス株式会社 物理量計測装置及び物理量計測方法
WO2013128724A1 (ja) 2012-03-01 2013-09-06 三菱電機株式会社 受信装置及び受信方法
US9350487B2 (en) 2013-03-15 2016-05-24 Analog Devices, Inc. System and method quadrature error detection and correction
US9281907B2 (en) 2013-03-15 2016-03-08 Analog Devices, Inc. Quadrature error correction using polynomial models in tone calibration
JP6380398B2 (ja) * 2013-09-04 2018-08-29 日本電気株式会社 デジタル処理装置及びデジタル処理方法
US9479360B2 (en) 2014-06-27 2016-10-25 Samsung Electronics Co., Ltd Receiver apparatus and reception method in wireless communication system
CN105874721B (zh) 2014-12-11 2018-08-17 华为技术有限公司 抵抗干扰的方法和装置
CN112347413A (zh) * 2020-11-06 2021-02-09 哲库科技(北京)有限公司 信号处理方法、信号处理器、设备及存储介质
CN115842740A (zh) * 2021-08-13 2023-03-24 华为技术有限公司 均衡器的调整方法、调整装置和接收机

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0821888B2 (ja) 1990-03-28 1996-03-04 松下電器産業株式会社 データ受信装置
KR0165507B1 (ko) 1996-01-09 1999-03-20 김광호 기준신호를 이용한 등화방법과 등화기
US6275554B1 (en) 1999-07-09 2001-08-14 Thomson Licensing S.A. Digital symbol timing recovery network
US20020168001A1 (en) * 2001-05-09 2002-11-14 Jeffrey Ramsey Systems and method for determining the phase angle response in a CATV system
KR100451750B1 (ko) 2002-10-31 2004-10-08 엘지전자 주식회사 디지털 텔레비전 수신기의 채널 등화 장치
US8279953B2 (en) 2005-01-20 2012-10-02 Panasonic Corporation Transmitting apparatus, receiving apparatus, and wireless communication method
US7406120B1 (en) * 2005-04-01 2008-07-29 Bae Systems Information And Electronic Systems Integration Inc. Transmission channel impulse response estimation using fast algorithms
TW200705913A (en) * 2005-05-27 2007-02-01 Mediaphy Corp Adaptive interpolator for channel estimation
EP1906528A4 (en) 2005-07-15 2012-11-28 Nec Corp DIGITAL ADAPTIVE FILTER, FM RECEIVER, SIGNAL PROCESSING METHOD, AND PROGRAM
US8707390B2 (en) 2007-07-26 2014-04-22 Ca, Inc. System and method for secure access control in a wireless network
JP4433032B2 (ja) 2007-10-18 2010-03-17 ソニー株式会社 擬似エコーキャンセル処理装置、擬似エコーキャンセル方法及びデジタル放送受信装置
JP5198212B2 (ja) 2008-10-15 2013-05-15 日本放送協会 マルチキャリヤ変調信号受信装置
US8233524B2 (en) * 2009-03-12 2012-07-31 Freescale Semiconductor, Inc. Radio transmitter IQ imbalance measurement and correction methods and apparatus

Also Published As

Publication number Publication date
KR101503207B1 (ko) 2015-03-16
JPWO2013008347A1 (ja) 2015-02-23
US8855185B2 (en) 2014-10-07
JP5602307B2 (ja) 2014-10-08
WO2013008347A1 (ja) 2013-01-17
US20140036983A1 (en) 2014-02-06

Similar Documents

Publication Publication Date Title
JP5602307B2 (ja) 等化装置、受信装置及び等化方法
KR100447201B1 (ko) 채널 등화 장치 및 이를 이용한 디지털 tv 수신기
US8325790B2 (en) Equalization for OFDM communication
CA2560497A1 (en) Hybrid domain block equalizer
CA2471626A1 (en) Adaptive thresholding algorithm for the noise due to unknown symbols in correlation based channel impulse response (cir) estimate
JP4433032B2 (ja) 擬似エコーキャンセル処理装置、擬似エコーキャンセル方法及びデジタル放送受信装置
JP5595599B2 (ja) 等化装置、受信装置及び等化方法
JP4921360B2 (ja) シンボルタイミングの曖昧さ訂正
JP4895311B2 (ja) 放送チャネル推定器
JP4729564B2 (ja) キャリア位相不定性の補正
JP6192879B1 (ja) 最尤系列推定回路、受信装置および最尤系列推定方法
CN105939301B (zh) 接收器单元和接收方法
JP5881453B2 (ja) 等化装置、受信装置及び等化方法
JP6092687B2 (ja) 受信装置
WO2024012164A1 (zh) 信号处理方法、电子设备及存储介质
KR100565625B1 (ko) 주파수영역 적응 등화 장치 및 그 방법
JP6289598B2 (ja) 受信装置
JP6374476B2 (ja) 受信装置
EP2953306B1 (en) Method for cancelling intersymbol and intercarrier interference in ofdm
JP5783889B2 (ja) 受信装置及び方法
KR100747583B1 (ko) 다매체 디지털 방송 수신기의 채널 등화 장치
KR100519317B1 (ko) 주파수영역 적응 등화 방법
JP2007124412A (ja) 無線通信装置及びその信号処理方法
KR20010028767A (ko) 채널등화기와 채널등화방법
JP2017077022A (ja) 受信装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180220

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee