KR20130030813A - 플라스마 디스플레이 장치 및 플라스마 디스플레이 패널의 구동 방법 - Google Patents

플라스마 디스플레이 장치 및 플라스마 디스플레이 패널의 구동 방법 Download PDF

Info

Publication number
KR20130030813A
KR20130030813A KR1020137001535A KR20137001535A KR20130030813A KR 20130030813 A KR20130030813 A KR 20130030813A KR 1020137001535 A KR1020137001535 A KR 1020137001535A KR 20137001535 A KR20137001535 A KR 20137001535A KR 20130030813 A KR20130030813 A KR 20130030813A
Authority
KR
South Korea
Prior art keywords
voltage
discharge
potential
scan electrode
electrode
Prior art date
Application number
KR1020137001535A
Other languages
English (en)
Inventor
다카히코 오리구치
히데히코 쇼지
유야 시오자키
아유히코 사이토
Original Assignee
파나소닉 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 주식회사 filed Critical 파나소닉 주식회사
Publication of KR20130030813A publication Critical patent/KR20130030813A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

고정밀화된 플라스마 디스플레이 패널에 있어서도, 벽 전하의 조정을 적정하게 행하여 안정된 기입 동작을 행하여, 플라스마 디스플레이 장치에 있어서의 화상 표시 품질을 높인다. 그를 위해, 플라스마 디스플레이 장치는, 복수의 주사 전극을 갖는 플라스마 디스플레이 패널과, 초기화 기간과 기입 기간과 유지 기간을 갖는 서브필드를 1 필드 내에 복수 마련하여 계조 표시하는 서브필드법에 따른 구동 전압을 발생하여 주사 전극에 인가하는 주사 전극 구동 회로를 구비한다. 주사 전극 구동 회로는, 유지 기간의 최후에, 베이스 전위로부터 제 1 전위까지 상승하는 제 1 경사 파형 전압을 주사 전극에 인가하고, 계속해서 주사 전극의 전위를 제 1 전위 이하의 제 2 전위로 하며, 계속해서 제 2 전위로부터 제 1 전위보다 높은 제 3 전위까지 상승하는 제 2 경사 파형 전압을 주사 전극에 인가한다.

Description

플라스마 디스플레이 장치 및 플라스마 디스플레이 패널의 구동 방법{PLASMA DISPLAY APPARATUS AND PLASMA DISPLAY PANEL DRIVING METHOD}
본 발명은, 벽걸이 TV나 대형 모니터에 이용되는 플라스마 디스플레이 장치 및 플라스마 디스플레이 패널의 구동 방법에 관한 것이다.
표시 디바이스로서 대표적인 플라스마 디스플레이 패널(이하, 「패널」이라고 약기함)은, 대향 배치된 전면 기판과 배면 기판의 사이에 다수의 방전 셀이 형성되어 있다. 전면 기판은, 1 쌍의 주사 전극과 유지 전극으로 이루어지는 표시 전극 쌍이 전면측의 유리 기판상에 서로 평행하게 복수 쌍 형성되어 있다. 그리고, 그들 표시 전극 쌍을 덮도록 유전체층 및 보호층이 형성되어 있다.
배면 기판은, 배면측의 유리 기판상에 복수의 평행한 데이터 전극이 형성되고, 그들 데이터 전극을 덮도록 유전체층이 형성되고, 또한 그 위에 데이터 전극과 평행하게 복수의 격벽이 형성되어 있다. 그리고, 유전체층의 표면과 격벽의 측면에 형광체층이 형성되어 있다.
그리고, 표시 전극 쌍과 데이터 전극이 입체 교차하도록, 전면 기판과 배면 기판을 대향 배치하여 밀봉한다. 밀봉된 내부의 방전 공간에는, 예를 들면, 분압비로 5%의 크세논을 포함하는 방전 가스를 봉입하여, 표시 전극 쌍과 데이터 전극이 대향하는 부분에 방전 셀을 형성한다. 이러한 구성의 패널에 있어서, 각 방전 셀 내에서 가스 방전에 의해 자외선을 발생하고, 이 자외선으로 적색(R), 녹색(G) 및 청색(B)의 각 색의 형광체를 여기 발광하여 컬러의 화상 표시를 행한다.
패널을 구동하는 방법으로서는 일반적으로 서브필드법이 이용되고 있다. 서브필드법에서는, 1 필드를 복수의 서브필드로 분할하여, 각각의 서브필드에서 각 방전 셀의 발광과 비발광을 제어한다. 그리고, 1 필드에 발생하는 발광의 횟수를 제어함으로써 계조 표시를 행한다.
각 서브필드는, 초기화 기간, 기입 기간 및 유지 기간을 갖는다.
초기화 기간에서는, 각 주사 전극에 초기화 파형을 인가하여, 각 방전 셀에서 초기화 방전을 발생한다. 이에 의해, 각 방전 셀에 있어서, 계속되는 기입 동작을 위해서 필요한 벽 전하를 형성함과 아울러, 기입 방전을 안정하게 발생하기 위한 프라이밍 입자(방전을 발생시키기 위한 여기 입자)를 발생한다.
기입 기간에서는, 주사 전극에는 주사 펄스를 순차적으로 인가하고, 데이터 전극에는 표시해야 할 화상 신호에 근거하여 선택적으로 기입 펄스를 인가한다. 이에 의해, 발광을 행해야 할 방전 셀의 주사 전극과 데이터 전극의 사이에 기입 방전을 발생하여, 그 방전 셀 내에 벽 전하를 형성한다(이하, 이 동작을 「기입」이라고도 기재함).
유지 기간에서는, 주사 전극과 유지 전극으로 이루어지는 표시 전극 쌍에, 서브필드마다 정해진 수의 유지 펄스를 교대로 인가한다. 이에 의해, 기입 방전을 발생한 방전 셀에서 유지 방전을 발생하여, 그 방전 셀의 형광체층을 발광시킨다(이하, 방전 셀을 유지 방전에 의해 발광시키는 것을 「점등」, 발광시키지 않는 것을 「비점등」이라고도 기재함). 이에 의해, 각 방전 셀을, 서브필드마다 정해진 휘도 가중치에 따른 휘도로 발광시킨다. 이와 같이 하여, 패널의 각 방전 셀을 화상 신호의 계조 값에 따른 휘도로 발광시켜, 패널의 화상 표시 영역에 화상을 표시한다.
패널에 표시되는 화상의 품질을 높이는데 있어서 중요한 요인의 하나로 콘트라스트의 향상이 있다. 그리고, 서브필드법에 따른 패널의 구동 방법의 하나로서, 계조 표시에 관계하지 않는 발광을 가능한 한 저감하여, 패널에 표시되는 화상의 콘트라스트를 향상하는 구동 방법이 개시되어 있다.
이 구동 방법에서는, 1 필드를 구성하는 복수의 서브필드 중, 1개의 서브필드의 초기화 기간에서는, 패널의 화상 표시 영역 내의 모든 방전 셀에 초기화 방전을 발생하는 초기화 동작을 행한다. 또한, 다른 서브필드의 초기화 기간에서는, 직전의 서브필드의 유지 기간에 유지 방전을 발생한 방전 셀에 있어서 선택적으로 초기화 방전을 발생하는 초기화 동작을 행한다.
이하, 직전의 서브필드의 동작에 관계없이, 화상 표시 영역 내의 모든 방전 셀에 초기화 방전을 발생하는 초기화 동작을 「전체 셀 초기화 동작」이라고 지칭한다. 또한, 직전의 서브필드의 유지 기간에서 유지 방전을 발생한 방전 셀에 있어서 선택적으로 초기화 방전을 발생하는 초기화 동작을 「선택 초기화 동작」이라고 지칭한다.
유지 방전을 발생하지 않는 흑색 표시 영역의 휘도(이하, 「흑색 휘도」라고 약기함)는, 계조 값의 크기에 관계없이 생기는 발광에 의해 변화한다. 이 발광에는, 예를 들면, 초기화 방전에 의해 생기는 발광이 있다. 상술의 구동 방법에서는, 흑색 표시 영역에 있어서의 발광은, 모든 방전 셀에서 초기화 방전을 발생하는 초기화 동작을 행할 때의 미약 발광으로만 된다. 이에 의해, 패널에 표시되는 화상의 흑색 휘도를 저감하여, 콘트라스트가 높은 화상을 패널에 표시하는 것이 가능해진다(예를 들면, 특허 문헌 1 참조).
또한, 전압이 서서히 증가하는 완만한 경사 부분을 갖는 상승부와, 전압이 서서히 감소하는 완만한 경사 부분을 갖는 하강부를 갖는 초기화 파형을 주사 전극에 인가하여, 직전의 서브필드의 유지 기간에서 유지 방전을 발생한 방전 셀에 초기화 방전을 발생하는 초기화 기간을 마련하고, 또한, 1 필드의 임의의 초기화 기간의 직전에, 모든 방전 셀을 대상으로 하여 유지 전극과 주사 전극의 사이에 미약 방전을 발생하는 기간을 마련하는 구동 방법이 개시되어 있다(예를 들면, 특허 문헌 2 참조). 이 구동 방법에서는, 패널에 표시되는 화상의 흑색 휘도를 저감하여, 흑색의 시인성을 향상할 수 있다.
최근, 패널의 고정밀화에 따라, 방전 셀의 새로운 미세화가 진행되고 있다. 이 미세화된 방전 셀에서는, 초기화 방전에 의해 방전 셀 내에 형성된 벽 전하가, 인접하는 방전 셀에 발생하는 기입 방전이나 유지 방전의 영향을 받아 변화하기 쉬운 것이 확인되고 있다.
즉, 유지 방전을 발생하지 않는 방전 셀과 유지 방전을 발생하는 방전 셀이 서로 인접하면, 유지 방전을 발생하지 않는 방전 셀의 벽 전하는, 인접하는 방전 셀에 발생하는 유지 방전의 영향을 받아 변화하기 쉽다. 그리고, 유지 기간에 발생하는 유지 펄스의 수가 많은 서브필드에서는, 그 영향이 커지는 것도 확인되고 있다.
방전 셀에 불필요한 벽 전하가 과잉으로 축적하면, 예를 들면, 기입 방전을 발생해야 하는 것이 아닌 방전 셀에 잘못된 기입 방전이 발생할 우려가 있다. 이하, 이와 같이 잘못하여 발생하는 방전을 「오방전」이라고도 기재한다. 그리고, 오방전은, 플라스마 디스플레이 장치에 있어서의 화상 표시 품질의 열화의 원인으로 된다.
플라스마 디스플레이 장치에 있어서는, 패널의 대화면화, 고정밀화에 따라, 화상 표시 품질의 새로운 향상이 요구된다.
(선행 기술 문헌)
(특허 문헌)
특허 문헌 1 : 일본 특개 제2000-242224호 공보
특허 문헌 2 : 일본 특개 제2004-37883호 공보
본 발명의 플라스마 디스플레이 장치는, 복수의 주사 전극을 갖는 패널과, 초기화 기간과 기입 기간과 유지 기간을 갖는 서브필드를 1 필드 내에 복수 마련하여 계조 표시하는 서브필드법에 따른 구동 전압을 발생하여 주사 전극에 인가하는 주사 전극 구동 회로를 구비한다. 주사 전극 구동 회로는, 유지 기간의 최후에, 베이스 전위로부터 제 1 전위까지 상승하는 제 1 경사 파형 전압을 주사 전극에 인가하고, 계속해서 주사 전극의 전위를 제 1 전위 이하의 제 2 전위로 하며, 계속해서 제 2 전위로부터 제 1 전위보다 높은 제 3 전위까지 상승하는 제 2 경사 파형 전압을 주사 전극에 인가한다.
이에 의해, 각 방전 셀에서, 1회째의 소거 방전을 발생할 때의 방전 개시 전압에 차이가 있어, 1회째의 소거 방전의 방전 발생량에 편차가 생겼다고 해도, 2번째의 소거 방전을 발생함으로써, 1회째의 소거 방전에 2번째의 소거 방전을 가했을 때의 방전 발생량을 서로 거의 동등하게 할 수 있다. 따라서, 고정밀화에 의해 미세화된 방전 셀을 갖는 패널에 있어서도, 소거 방전의 방전 발생량을, 각 방전 셀에서, 서로 거의 동등하게 할 수 있어, 소거 동작 이후의 초기화 동작 및 기입 동작을 안정하게 행하는 것이 가능해진다.
또한, 본 발명의 플라스마 디스플레이 장치에 있어서, 주사 전극 구동 회로는, 제 1 경사 파형 전압이 제 1 전위에 도달한 후, 주사 전극의 전위를 일단 베이스 전위로 하고, 그 후, 주사 전극의 전위를 베이스 전위로부터 제 2 전위로 하며, 계속해서 제 2 전위로부터 제 3 전위까지 상승하는 제 2 경사 파형 전압을 주사 전극에 인가해도 좋다.
본 발명의 패널의 구동 방법은, 복수의 주사 전극을 갖는 패널을, 초기화 기간과 기입 기간과 유지 기간을 갖는 서브필드를 1 필드 내에 복수 마련하여 계조 표시하는 서브필드법에 의해 구동한다. 그리고, 유지 기간의 최후에, 베이스 전위로부터 제 1 전위까지 상승하는 제 1 경사 파형 전압을 주사 전극에 인가하고, 계속해서 주사 전극의 전위를 제 1 전위 이하의 제 2 전위로 하며, 계속해서 제 2 전위로부터 제 1 전위보다 높은 제 3 전위까지 상승하는 제 2 경사 파형 전압을 주사 전극에 인가한다.
이에 의해, 각 방전 셀에서, 1회째의 소거 방전을 발생할 때의 방전 개시 전압에 차이가 있어, 1회째의 소거 방전의 방전 발생량에 편차가 생겼다고 해도, 2번째의 소거 방전을 발생함으로써, 1회째의 소거 방전에 2번째의 소거 방전을 더했을 때의 방전 발생량을 서로 거의 동등하게 할 수 있다. 따라서, 고정밀화에 의해 미세화된 방전 셀을 갖는 패널에 있어서도, 소거 방전의 방전 발생량을, 각 방전 셀에서, 서로 거의 동등하게 할 수 있어, 소거 동작 이후의 초기화 동작 및 기입 동작을 안정하게 행하는 것이 가능해진다.
또한, 본 발명의 패널의 구동 방법에서는, 제 1 경사 파형 전압이 제 1 전위에 도달한 후, 주사 전극의 전위를 일단 베이스 전위로 하고, 그 후, 주사 전극의 전위를 베이스 전위로부터 제 2 전위로 하며, 계속해서 제 2 전위로부터 제 3 전위까지 상승하는 제 2 경사 파형 전압을 주사 전극에 인가해도 좋다.
도 1은, 본 발명의 일 실시 형태에 있어서의 플라스마 디스플레이 장치에 이용하는 패널의 구조를 나타내는 분해 사시도이다.
도 2는, 본 발명의 일 실시 형태에 있어서의 플라스마 디스플레이 장치에 이용하는 패널의 전극 배열도이다.
도 3은, 본 발명의 일 실시 형태에 있어서의 플라스마 디스플레이 장치에 이용하는 패널의 각 전극에 인가하는 구동 전압 파형의 일례를 나타내는 파형도이다.
도 4는, 본 발명의 일 실시 형태에 있어서의 플라스마 디스플레이 장치의 회로 블럭도이다.
도 5는, 본 발명의 일 실시 형태에 있어서의 주사 전극 구동 회로의 일 구성예를 나타내는 회로도이다.
도 6은, 본 발명의 일 실시 형태에 있어서의 유지 기간의 최후 기간 및 선택 초기화 기간의 주사 전극 구동 회로의 동작의 일례를 설명하기 위한 타이밍 차트이다.
도 7은, 본 발명의 일 실시 형태에 있어서의 전압 Vr2와 기입 펄스(진폭)의 관계를 나타내는 특성도이다.
도 8은, 본 발명의 일 실시 형태에 있어서의 전압 Vr2와 흑색 휘도의 관계를 나타내는 특성도이다.
이하, 본 발명의 실시 형태에 있어서의 플라스마 디스플레이 장치에 대해서, 도면을 이용하여 설명한다.
(실시 형태)
도 1은, 본 발명의 일 실시 형태에 있어서의 플라스마 디스플레이 장치에 이용하는 패널(10)의 구조를 나타내는 분해 사시도이다. 유리제의 전면 기판(21)상에는, 주사 전극(22)과 유지 전극(23)으로 이루어지는 표시 전극 쌍(24)이 복수 형성되어 있다. 그리고, 주사 전극(22)와 유지 전극(23)을 덮도록 유전체층(25)이 형성되고, 그 유전체층(25)상에 보호층(26)이 형성되어 있다.
이 보호층(26)은, 방전 셀에 있어서의 방전 개시 전압을 낮추기 위해서, 패널의 재료로서 사용 실적이 있고, 네온(Ne) 및 크세논(Xe) 가스를 봉입했을 경우에 2차 전자 방출 계수가 크고, 또한 내구성이 우수한 산화 마그네슘(MgO)을 주성분으로 하는 재료로 형성되어 있다.
배면 기판(31)상에는 데이터 전극(32)이 복수 형성되고, 데이터 전극(32)을 덮도록 유전체층(33)이 형성되고, 또한 그 위에 우물 정자의 그물 형상의 격벽(34)이 형성되어 있다. 그리고, 격벽(34)의 측면 및 유전체층(33)상에는 적색(R), 녹색(G) 및 청색(B)의 각 색으로 발광하는 형광체층(35)이 설치되어 있다.
이들 전면 기판(21)과 배면 기판(31)을, 미소한 방전 공간을 사이에 두고 표시 전극 쌍(24)과 데이터 전극(32)이 교차하도록 대향 배치한다. 그리고, 그 외주부를 글래스 프릿(glass frit) 등의 봉합재에 의해 봉합한다. 그리고, 그 내부의 방전 공간에는, 예를 들면, 네온과 크세논의 혼합 가스를 방전 가스로서 봉입한다. 또한, 본 실시 형태에서는, 방전 셀에 있어서의 발광 효율을 향상하기 위해서, 크세논 분압을 약 10%로 한 방전 가스를 이용하고 있다.
방전 공간은 격벽(34)에 의해 복수의 구획으로 구분되어 있고, 표시 전극 쌍(24)과 데이터 전극(32)이 교차하는 부분에 방전 셀이 형성되어 있다. 이렇게 하여, 패널(10)에는 복수의 방전 셀이 형성된다.
그리고, 이들 방전 셀에서 방전을 발생하여, 방전 셀의 형광체층(35)을 발광(방전 셀을 점등)함으로써, 패널(10)에 컬러의 화상을 표시한다.
또한, 패널(10)에 있어서는, 표시 전극 쌍(24)이 연장하는 방향으로 배열된 연속하는 3개의 방전 셀, 즉, 적색(R)으로 발광하는 방전 셀과, 녹색(G)으로 발광하는 방전 셀과, 청색(B)으로 발광하는 방전 셀의 3개의 방전 셀로 1개의 화소가 구성된다.
또한, 패널(10)의 구조는 상술한 것에 한정되는 것은 아니며, 예를 들면, 격벽이 수직 방향(열 방향)으로만 배치되는 스트라이프 형상의 격벽을 구비한 것이어도 좋다. 또한, 방전 가스의 혼합 비율도 상술한 수치에 한정되는 것은 아니며, 그 외의 혼합 비율이어도 좋다.
도 2는, 본 발명의 일 실시 형태에 있어서의 플라스마 디스플레이 장치에 이용하는 패널(10)의 전극 배열도이다. 패널(10)에는, 수평 방향(행 방향)으로 연장된 n개의 주사 전극 SC1~주사 전극 SCn(도 1의 주사 전극(22)) 및 n개의 유지 전극 SU1~유지 전극 SUn(도 1의 유지 전극(23))이 배열되어 있고, 수직 방향(열 방향)으로 연장된 m개의 데이터 전극 D1~데이터 전극 Dm(도 1의 데이터 전극(32))이 배열되어 있다.
그리고, 1 쌍의 주사 전극 SCi(i=1~n) 및 유지 전극 SUi와 1개의 데이터 전극 Dk(k=1~m)가 교차한 부분에 방전 셀이 형성된다. 즉, 1 쌍의 표시 전극 쌍(24)상에는, m개의 방전 셀이 형성되고, m/3개의 화소가 형성된다. 그리고, 방전 셀은 방전 공간 내에 m×n개 형성되고, m×n개의 방전 셀이 형성된 영역이 패널(10)의 화상 표시 영역으로 된다. 예를 들면, 화소 수가 1920×1080개의 패널에서는, m=1920×3이 되고, n=1080이 된다.
다음에, 패널(10)을 구동하기 위한 구동 전압 파형과 그 동작의 개요에 대해 설명한다.
또한, 본 실시 형태에 있어서의 플라스마 디스플레이 장치는, 서브필드법에 따라 패널(10)에 계조를 표시한다. 서브필드법에서는, 1 필드를 시간축상에서 복수의 서브필드로 분할하여, 각 서브필드에 각각 휘도 가중치를 설정한다. 각각의 서브필드는 초기화 기간, 기입 기간 및 유지 기간을 갖는다.
초기화 기간에서는, 방전 셀에 초기화 방전을 발생하여, 계속되는 기입 기간에 있어서의 기입 방전에 필요한 벽 전하를 각 전극상에 형성하는 초기화 동작을 행한다. 본 실시 형태에서는, 초기화 기간에 있어서 「전체 셀 초기화 동작」과 「선택 초기화 동작」이라는 2개의 초기화 동작 중 어느 한쪽을 행한다. 전체 셀 초기화 동작이란, 직전의 서브필드의 동작에 관계없이 화상 표시 영역 내의 모든 방전 셀에 초기화 방전을 발생하는 초기화 동작이다. 또한, 선택 초기화 동작이란, 직전의 서브필드의 유지 기간에 유지 방전을 발생한 방전 셀에만 초기화 방전을 발생하는 초기화 동작이다.
예를 들면, 1 필드의 선두 서브필드(서브필드 SF1)의 초기화 기간에 있어서는, 「전체 셀 초기화 동작」을 행하고, 다른 서브필드의 초기화 기간에 있어서는 선택 초기화 동작을 행한다. 이 경우, 1 필드의 선두 서브필드(서브필드 SF1)의 초기화 기간에 있어서는, 전체 셀 초기화 동작을 행하기 위한 전체 셀 초기화 파형을 방전 셀에 인가하고, 그 외의 서브필드의 초기화 기간에 있어서는, 선택 초기화 동작을 행하기 위한 선택 초기화 파형을 방전 셀에 인가한다. 이에 의해, 계조 표시에 관계하지 않는 발광을 가능한 한 저감하여, 패널(10)에 표시하는 화상의 콘트라스트비를 향상하는 것이 가능하다.
이하, 전체 셀 초기화 동작을 행하는 초기화 기간을 「전체 셀 초기화 기간」이라고 지칭하고, 전체 셀 초기화 기간을 갖는 서브필드를 「전체 셀 초기화 서브필드」라고 지칭한다. 또한, 선택 초기화 동작을 행하는 초기화 기간을 「선택 초기화 기간」이라고 지칭하고, 선택 초기화 기간을 갖는 서브필드를 「선택 초기화 서브필드」라고 지칭한다.
기입 기간에서는, 발광해야 할 방전 셀에 기입 방전을 발생함으로써, 서브필드마다 각 방전 셀의 발광·비발광을 제어한다.
유지 기간에서는, 각각의 서브필드의 휘도 가중치에 소정의 휘도 배율을 곱한 수의 유지 펄스를 표시 전극 쌍(24)의 각각에 인가한다. 그리고, 서브필드마다 각 방전 셀의 발광·비발광을 제어하는 것에 의해 패널(10)에 화상을 표시한다.
휘도 가중치란, 각 서브필드로 표시하는 휘도의 크기의 비를 나타내는 것으로, 각 서브필드에서는 휘도 가중치에 따른 수의 유지 펄스를 유지 기간에 발생한다. 그 때문에, 예를 들면, 휘도 가중치 「8」의 서브필드는, 휘도 가중치 「1」의 서브필드의 약 8배의 휘도로 발광하고, 휘도 가중치 「2」의 서브필드의 약 4배의 휘도로 발광한다. 따라서, 화상 신호에 따른 조합으로 각 서브필드를 선택적으로 발광하는 것에 의해 패널(10)에 각종 계조를 표시하여, 패널(10)에 화상을 표시할 수 있다.
또한, 본 실시 형태에서는, 1 필드를 서브필드 SF1로부터 서브필드 SF8까지의 8개의 서브필드로 구성하여, 서브필드 SF1로부터 서브필드 SF8까지의 각 서브필드에는 각각 (1, 2, 4, 8, 16, 32, 64, 128)의 휘도 가중치를 설정하는 예를 설명한다.
그리고, 본 실시 형태에서는, 서브필드 SF1을 전체 셀 초기화 서브필드로 하고, 서브필드 SF2로부터 서브필드 SF8를 선택 초기화 서브필드로 한다. 이에 의해, 화상의 표시에 관계가 없는 발광은 서브필드 SF1에 있어서의 전체 셀 초기화 동작의 방전에 따른 발광으로만 되어, 유지 방전을 발생하지 않는 흑색 표시 영역의 휘도인 흑색 휘도는 전체 셀 초기화 동작에 있어서의 미약 발광으로만 되어, 콘트라스트가 높은 화상을 패널(10)에 표시하는 것이 가능해진다.
그러나, 본 실시 형태는, 서브필드 수나 각 서브필드의 휘도 가중치가 상기의 값으로 한정되는 것은 아니다. 또한, 화상 신호 등에 근거하여 서브필드의 구성을 전환하는 구성이어도 좋다.
또한, 본 실시 형태에서는, 유지 기간의 최후에, 상승하는 경사 파형 전압을 2개 연속하여 발생하고 있다. 이에 의해, 계속되는 서브필드의 초기화 기간에 있어서의 초기화 동작 및 기입 기간에 있어서의 기입 동작의 안정화를 도모하고 있다. 이하, 우선 구동 전압 파형의 개요에 대해 설명하며, 계속해서 구동 회로의 구성에 대해 설명한다.
도 3은, 본 발명의 일 실시 형태에 있어서의 플라스마 디스플레이 장치에 이용하는 패널(10)의 각 전극에 인가하는 구동 전압 파형의 일례를 나타내는 파형도이다. 도 3에는, 기입 기간에 있어서 최초로 기입 동작을 행하는 주사 전극 SC1, 기입 기간에 있어서 최후에 기입 동작을 행하는 주사 전극 SCn(예를 들면, 주사 전극 SC1080), 유지 전극 SU1~유지 전극 SUn, 및 데이터 전극 D1~데이터 전극 Dm의 각각에 인가하는 구동 전압 파형을 나타낸다.
또한, 도 3에서는, 초기화 기간에 있어서 전체 셀 초기화 동작을 행하는 「서브필드 SF1」와, 초기화 기간에 있어서 선택 초기화 동작을 행하는 「서브필드 SF2」라고 하는 2개의 서브필드를, 예로 들어, 패널(10)에 인가하는 구동 전압의 파형을 설명한다.
또한, 서브필드 SF3으로부터 서브필드 SF8까지는 도시하고 있지 않지만, 본 실시 형태에 있어서, 서브필드 SF1을 제외한 각 서브필드는 선택 초기화 서브필드이며, 유지 펄스의 발생수를 제외하고, 각 기간에서 거의 마찬가지의 구동 전압 파형을 발생한다. 따라서, 서브필드 SF1과, 서브필드 SF2로부터 서브필드 SF8까지는, 초기화 기간에 주사 전극(22)에 인가하는 구동 전압의 파형 형상이 상이하다.
또한, 이하에 있어서의 주사 전극 SCi, 유지 전극 SUi, 데이터 전극 Dk는, 각 전극 중에서 서브필드 데이터(서브필드마다의 발광·비발광을 나타내는 데이터)에 근거하여 선택된 전극을 나타낸다.
우선, 전체 셀 초기화 서브필드인 서브필드 SF1에 대해 설명한다.
서브필드 SF1의 초기화 기간 전반부에서는, 데이터 전극 D1~데이터 전극 Dm, 유지 전극 SU1~유지 전극 SUn에는, 각각 전압 0(V)을 인가한다. 주사 전극 SC1~주사 전극 SCn에는, 전압 0(V)을 인가한 후, 전압 Vi1을 인가하고, 또한 전압 Vi1로부터 전압 Vi2를 향해 완만하게(예를 들면, 약 1.3 V/sec의 기울기로) 상승하는 경사 파형 전압(이하, 「상승 램프 전압 L1」이라고 지칭함)을 인가한다. 이 때, 전압 Vi1은, 유지 전극 SU1~유지 전극 SUn에 대해서 방전 개시 전압 미만의 전압으로 설정하고, 전압 Vi2는 유지 전극 SU1~유지 전극 SUn에 대해서 방전 개시 전압을 넘는 전압으로 설정한다.
이 상승 램프 전압 L1이 상승하는 동안에, 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn의 사이에, 및 주사 전극 SC1~주사 전극 SCn과 데이터 전극 D1~데이터 전극 Dm의 사이에, 각각 미약한 초기화 방전이 지속하여 발생한다. 그리고, 주사 전극 SC1~주사 전극 SCn상에 부극성의 벽 전압이 축적되고, 유지 전극 SU1~유지 전극 SUn상에, 및 주사 전극 SC1~주사 전극 SCn과 교차하는 데이터 전극 D1~데이터 전극 Dm상에는 정극성의 벽 전압이 축적된다. 이 전극상의 벽 전압이란, 전극을 덮는 유전체층(25), 보호층(26), 형광체층(35)상에 축적된 벽 전하에 의해 생기는 전압을 나타낸다.
서브필드 SF1의 초기화 기간 후반부에서는, 주사 전극 SC1~주사 전극 SCn에 인가하는 전압을, 전압 Vi2로부터 전압 Vi2보다 낮은 전압인 전압 Vi3으로 낮춘다. 또한, 유지 전극 SU1~유지 전극 SUn에는 정극성의 전압 Ve1을 인가하고, 데이터 전극 D1~데이터 전극 Dm에는 전압 0(V)을 인가한다. 그리고, 주사 전극 SC1~주사 전극 SCn에, 전압 Vi3으로부터 부극성의 전압 Vi4를 향해 완만하게(예를 들면, 약 -2.5 V/sec의 기울기로) 하강하는 경사 파형 전압(이하, 「하강 램프 전압 L2」라고 지칭함)을 인가한다. 이 때, 전압 Vi3은, 유지 전극 SU1~유지 전극 SUn에 대해서 방전 개시 전압 미만의 전압으로 설정하고, 전압 Vi4는, 유지 전극 SU1~유지 전극 SUn에 대해서 방전 개시 전압을 넘는 전압으로 설정한다.
이 하강 램프 전압 L2를 주사 전극 SC1~주사 전극 SCn에 인가하는 동안에, 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn의 사이에, 및 주사 전극 SC1~주사 전극 SCn과 데이터 전극 D1~데이터 전극 Dm의 사이에, 각각 미약한 초기화 방전이 발생한다. 그리고, 주사 전극 SC1~주사 전극 SCn상의 부극성의 벽 전압 및 유지 전극 SU1~유지 전극 SUn상의 정극성의 벽 전압이 약해지고, 주사 전극 SC1~주사 전극 SCn과 교차하는 데이터 전극 D1~데이터 전극 Dm상의 정극성의 벽 전압은 기입 기간에서의 기입 동작에 적절한 값으로 조정된다.
이상의 전압 파형이, 직전의 서브필드의 동작에 관계없이 방전 셀에 초기화 방전을 발생하는 전체 셀 초기화 파형이다. 그리고, 전체 셀 초기화 파형을 주사 전극(22)에 인가하는 동작이 전체 셀 초기화 동작이다.
이상에 의해, 전체 셀 초기화 서브필드인 서브필드 SF1에 있어서의 전체 셀 초기화 동작이 종료한다.
계속되는 기입 기간에서는, 주사 전극 SC1~주사 전극 SCn에는 순차적으로 주사 펄스를 인가하고, 데이터 전극 D1~데이터 전극 Dm에는 발광해야 할 방전 셀에 대응하는 데이터 전극 Dk에 기입 펄스를 인가한다. 이렇게 하여, 발광해야 할 방전 셀에만 선택적으로 기입 방전을 발생하고, 계속되는 유지 기간에 유지 방전을 발생하기 위해서 필요한 벽 전하를 방전 셀 내에 형성한다. 이하, 이들 동작을 「기입 동작」이라고도 기재한다.
서브필드 SF1의 기입 기간에서는, 유지 전극 SU1~유지 전극 SUn에는 전압 Ve2를 인가하고, 주사 전극 SC1~주사 전극 SCn에는 전압 Vcc(예를 들면, Vcc=Va+Vsc)를 인가한다.
다음에, 배치적으로 보아 위로부터 1번째 (1행째)의 주사 전극 SC1에 부극성의 전압 Va의 주사 펄스를 인가함과 아울러, 데이터 전극 D1~데이터 전극 Dm 중 1행째에 있어서 발광해야 할 방전 셀의 데이터 전극 Dk에 정극성의 전압 Vd의 기입 펄스를 인가한다.
전압 Vd의 기입 펄스를 인가한 방전 셀의 데이터 전극 Dk와 주사 전극 SC1의 교차부의 전압차이는, 외부 인가 전압의 차이(전압 Vd-전압 Va)에 데이터 전극 Dk상의 벽 전압과 주사 전극 SC1상의 벽 전압의 차이가 가산된 것으로 된다. 이에 의해 데이터 전극 Dk와 주사 전극 SC1의 전압차이가 방전 개시 전압을 넘어, 데이터 전극 Dk와 주사 전극 SC1의 사이에 방전이 발생한다.
또한, 유지 전극 SU1~유지 전극 SUn에 전압 Ve2를 인가하고 있기 때문에, 유지 전극 SU1과 주사 전극 SC1의 전압차이는, 외부 인가 전압의 차이인 (전압 Ve2-전압 Va)에 유지 전극 SU1상의 벽 전압과 주사 전극 SC1상의 벽 전압의 차이가 가산된 것으로 된다. 이 때, 전압 Ve2를, 방전 개시 전압을 약간 하회하는 정도의 전압치로 설정함으로써, 유지 전극 SU1과 주사 전극 SC1의 사이를, 방전에는 이르지 않지만 방전이 발생하기 쉬운 상태로 할 수 있다.
이에 의해, 데이터 전극 Dk와 주사 전극 SC1의 사이에 발생하는 방전을 트리거하여, 데이터 전극 Dk와 교차하는 영역에 있는 유지 전극 SU1과 주사 전극 SC1의 사이에 방전을 발생할 수 있다. 이렇게 하여, 발광해야 할 방전 셀에 기입 방전이 발생하여, 주사 전극 SC1상에 정극성의 벽 전압이 축적되고, 유지 전극 SU1상에 부극성의 벽 전압이 축적되며, 데이터 전극 Dk상에도 부극성의 벽 전압이 축적된다.
이와 같이 하여, 1행째에 있어서 발광해야 할 방전 셀에서 기입 방전을 발생하여 각 전극상에 벽 전압을 축적하는 기입 동작을 행한다. 한편, 기입 펄스를 인가하지 않았던 데이터 전극(32)과 주사 전극 SC1의 교차부의 전압은 방전 개시 전압을 넘지 않기 때문에, 기입 방전은 발생하지 않는다.
이상의 기입 동작을, 주사 전극 SC2, 주사 전극 SC3,···, 주사 전극 SCn이라고 하는 순서로, n행째의 방전 셀에 이를 때까지 순차적으로 행하여, 서브필드 SF1의 기입 기간이 종료한다. 이와 같이 하여, 기입 기간에서는, 발광해야 할 방전 셀에 선택적으로 기입 방전을 발생하여, 그 방전 셀에 벽 전하를 형성한다.
계속되는 유지 기간에서는, 각각의 서브필드의 휘도 가중치에 소정의 비례 정수를 곱한 수의 유지 펄스를 주사 전극(22) 및 유지 전극(23)에 교대로 인가하고, 직전의 기입 기간에 기입 방전을 발생한 방전 셀에서 유지 방전을 발생하여, 그 방전 셀을 발광하는 유지 동작을 행한다.
이 비례 정수가 휘도 배율이다. 예를 들면, 휘도 배율이 2배인 때, 휘도 가중치 「2」의 서브필드의 유지 기간에서는, 주사 전극(22)과 유지 전극(23)에 각각 4회씩 유지 펄스를 인가한다. 그 때문에, 그 유지 기간에 발생하는 유지 펄스의 수는 8이 된다.
서브필드 SF1의 유지 기간에서는, 유지 전극 SU1~유지 전극 SUn에 베이스 전위로 되는 전압 0(V)을 인가함과 아울러 주사 전극 SC1~주사 전극 SCn에 정극성의 전압 Vs의 유지 펄스를 인가한다. 기입 방전을 발생한 방전 셀에서는, 주사 전극 SCi와 유지 전극 SUi의 전압차이가, 유지 펄스의 전압 Vs에 주사 전극 SCi상의 벽 전압과 유지 전극 SUi상의 벽 전압의 차이가 가산된 것으로 된다.
이에 의해, 주사 전극 SCi와 유지 전극 SUi의 전압차이가 방전 개시 전압을 넘어, 주사 전극 SCi와 유지 전극 SUi의 사이에 유지 방전이 발생한다. 그리고, 이 방전에 의해 발생한 자외선에 의해 형광체층(35)이 발광한다. 또한, 이 방전에 의해, 주사 전극 SCi상에 부극성의 벽 전압이 축적되고, 유지 전극 SUi상에 정극성의 벽 전압이 축적된다. 또한, 데이터 전극 Dk상에도 정극성의 벽 전압이 축적된다. 기입 기간에 있어서 기입 방전이 발생하지 않았던 방전 셀에서는 유지 방전은 발생하지 않고, 초기화 기간의 종료 시에 있어서의 벽 전압이 유지된다.
계속해서, 주사 전극 SC1~주사 전극 SCn에는 전압 0(V)을 인가하고, 유지 전극 SU1~유지 전극 SUn에는 전압 Vs의 유지 펄스를 인가한다. 유지 방전을 발생한 방전 셀에서는, 유지 전극 SUi와 주사 전극 SCi의 전압차이가 방전 개시 전압을 넘는다. 이에 의해, 재차 유지 전극 SUi와 주사 전극 SCi의 사이에 유지 방전이 발생하여, 유지 전극 SUi상에 부극성의 벽 전압이 축적되고, 주사 전극 SCi상에 정극성의 벽 전압이 축적된다.
이후 마찬가지로, 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn에, 휘도 가중치에 소정의 휘도 배율을 곱한 수의 유지 펄스를 교대로 인가한다. 이렇게 하여 표시 전극 쌍(24)의 전극간에 전위차를 인가함으로써, 기입 기간에 있어서 기입 방전을 발생한 방전 셀에서 유지 방전이 계속해서 발생한다.
그리고, 유지 기간에 있어서의 유지 펄스의 발생 후(유지 기간의 최후)에, 유지 전극 SU1~유지 전극 SUn 및 데이터 전극 D1~데이터 전극 Dm에는 전압 0(V)을 인가한 채로, 주사 전극 SC1~주사 전극 SCn에는, 베이스 전위인 전압 0(V)으로부터 제 1 전위인 전압 Vers까지 완만하게(예를 들면, 약 10 V/sec의 기울기로) 상승하는 제 1 경사 파형 전압(이하, 「소거 램프 전압 L3」이라고 지칭함)을 인가한다.
전압 Vers를 방전 개시 전압을 넘는 전압치로 설정함으로써, 주사 전극 SC1~주사 전극 SCn에 인가하는 소거 램프 전압 L3가 방전 개시 전압을 넘어 상승하는 동안에, 유지 방전을 발생한 방전 셀의 유지 전극 SUi와 주사 전극 SCi의 사이에, 미약한 방전이 지속하여 발생한다. 이 미약한 방전으로 발생한 하전 입자는, 유지 전극 SUi와 주사 전극 SCi의 사이의 전압차이를 완화하도록, 유지 전극 SUi 및 주사 전극 SCi상에서 벽 전하로 되어 축적되어 간다.
이에 의해, 데이터 전극 Dk상의 정극성의 벽 전압을 남긴 채로, 주사 전극 SCi상의 벽 전압 및 유지 전극 SUi상의 벽 전압은, 주사 전극 SCi에 인가한 전압과 방전 개시 전압의 차이, 예를 들면 (전압 Vers-방전 개시 전압)의 정도까지 약해진다. 이하, 이 방전을 「소거 방전」이라고 기재한다. 소거 방전은, 방전 셀 내에 있어서의 불필요한 벽 전하의 일부를 소거하는 방전이다.
주사 전극 SC1~주사 전극 SCn에 인가하는 전압이 전압 Vers에 도달하면, 주사 전극 SC1~주사 전극 SCn으로의 인가 전압을 전압 0(V)까지 하강한다.
주사 전극 SC1~주사 전극 SCn에는, 전압 0(V)을 인가한 후, 제 2 전위인 전압 Vsc를 인가한다. 이 때, 전압 Vsc는, 전압 Vers 이하의 전압치로 설정한다. 이에 의해, 주사 전극 SC1~주사 전극 SCn에 전압 Vsc를 인가해도, 방전 셀에 방전은 발생하지 않는다.
그리고, 유지 전극 SU1~유지 전극 SUn 및 데이터 전극 D1~데이터 전극 Dm에는 전압 0(V)을 인가한 채로, 주사 전극 SC1~주사 전극 SCn에는, 제 2 전위인 전압 Vsc로부터 제 3 전위인 전압 Vr2까지, 소거 램프 전압 L3와 동일한 기울기로 (예를 들면, 약 10 V/sec의 기울기로) 상승하는 제 2 경사 파형 전압(이하, 「소거 램프 전압 L5」라고 지칭함)을 인가한다.
전압 Vr2는 전압 Vers보다 높은 전압치로 설정한다. 따라서, 주사 전극 SC1~주사 전극 SCn에 인가하는 소거 램프 전압 L5가 전압 Vers를 넘어 상승하는 동안에, 소거 램프 전압 L3에 의해 소거 방전을 발생한 방전 셀에, 재차, 미약한 소거 방전이 지속하여 발생한다.
본 실시 형태에서는, 유지 방전을 발생한 방전 셀에, 소거 램프 전압 L3에 의한 소거 방전과 소거 램프 전압 L5에 의한 소거 방전의 2회의 소거 방전을 발생한다. 따라서, 소거 램프 전압 L3만으로 소거 방전을 발생하는 구성과 비교하여, 방전 셀 내의 벽 전하를 보다 안정하게 소거할 수 있다. 이에 의해, 고정밀화에 의해 미세화된 방전 셀을 갖는 패널(10)에 있어서도, 소거 동작 이후의 초기화 동작 및 기입 동작을 안정하게 행하는 것이 가능해진다.
주사 전극 SC1~주사 전극 SCn에 인가하는 전압이 전압 Vr2에 도달하면, 주사 전극 SC1~주사 전극 SCn으로의 인가 전압을 전압 0(V)까지 하강한다. 이렇게 하여, 서브필드 SF1의 유지 기간에 있어서의 유지 동작이 종료한다.
이상에 의해, 서브필드 SF1의 구동 동작이 종료한다.
다음에, 선택 초기화 서브필드에 대해 서브필드 SF2를 예로 들어 설명한다.
서브필드 SF2의 초기화 기간에서는, 선택 초기화 파형을 모든 주사 전극(22)에 인가한다. 이 선택 초기화 파형은, 전체 셀 초기화 파형의 전반부를 생략한 구동 전압 파형이다. 구체적으로는, 유지 전극 SU1~유지 전극 SUn에는 전압 Ve1을 인가하고, 데이터 전극 D1~데이터 전극 Dm에는 전압 0(V)을 인가한다. 주사 전극 SC1~주사 전극 SCn에는 방전 개시 전압 미만이 되는 전압(예를 들면, 전압 0(V))으로부터 방전 개시 전압을 넘는 부극성의 전압 Vi4를 향해, 하강 램프 전압 L2와 동일한 기울기로 하강하는 하강 램프 전압 L4를 인가한다.
이에 의해, 직전의 서브필드(도 3에서는, 서브필드 SF1)의 유지 기간에 유지 방전을 발생한 방전 셀에서는 미약한 초기화 방전이 발생한다. 그리고, 주사 전극 SCi상 및 유지 전극 SUi상의 벽 전압이 약해진다. 또한, 데이터 전극 Dk상에는, 직전의 유지 기간에 발생한 유지 방전에 의해 충분한 정극성의 벽 전압이 축적되어 있으므로, 이 벽 전압의 과잉인 부분이 방전되어, 데이터 전극 Dk상의 벽 전압은 기입 동작에 적절한 벽 전압으로 조정된다.
한편, 직전의 서브필드(도 3에서는, 서브필드 SF1)의 유지 기간에 유지 방전을 발생하지 않았던 방전 셀에서는, 초기화 방전은 발생하지 않고, 직전의 서브필드의 초기화 기간 종료 시에 있어서의 벽 전하가 그대로 유지된다.
이상의 파형이, 직전의 서브필드의 유지 기간에 유지 방전을 발생한 방전 셀에만 초기화 방전을 발생하는 선택 초기화 파형이다. 그리고, 선택 초기화 파형을 주사 전극(22)에 인가하는 동작이 선택 초기화 동작이다.
이상에 의해, 선택 초기화 서브필드의 초기화 기간에 있어서의 선택 초기화 동작이 종료한다.
서브필드 SF2의 기입 기간에서는, 서브필드 SF1의 기입 기간과 마찬가지의 구동 전압 파형을 각 전극에 인가하여, 발광해야 할 방전 셀의 각 전극상에 벽 전압을 축적하는 기입 동작을 행한다.
서브필드 SF2의 유지 기간도, 서브필드 SF1의 유지 기간과 마찬가지로, 휘도 가중치에 따른 수의 유지 펄스를 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn에 교대로 인가하여, 기입 기간에 있어서 기입 방전을 발생한 방전 셀에 유지 방전을 발생한다.
서브필드 SF3 이후의 각 서브필드의 초기화 기간 및 기입 기간에서는, 각 전극에 대해서 서브필드 SF2의 초기화 기간 및 기입 기간과 마찬가지의 구동 전압 파형을 인가한다. 또한, 서브필드 SF3 이후의 각 서브필드의 유지 기간에서는, 유지 펄스의 발생 수를 제외하고, 서브필드 SF2와 마찬가지의 구동 전압 파형을 각 전극에 인가한다.
이상이, 본 실시 형태에 있어서 패널(10)의 각 전극에 인가하는 구동 전압 파형의 개요이다.
또한, 본 실시 형태에 있어서 각 전극에 인가하는 전압치는, 예를 들면, 전압 Vi1=145(V), 전압 Vi2=360(V), 전압 Vi3=190(V), 전압 Vi4=-160(V), 전압 Ve1=125(V), 전압 Ve2=130(V), 전압 Vers=190(V), 전압 Vsc=145(V), 전압 Vs=190(V), 전압 Va=-180(V), 전압 Vd=60(V), 전압 Vr2=255(V)이다. 또한, 전압 Vcc는 부극성의 전압 Va=-180(V)에 정극성의 전압 Vsc=145(V)를 중첩(Vcc=Va+Vsc)함으로써 발생할 수 있고, 그 경우, 전압 Vcc=-35(V)로 된다.
단, 상술한 전압치나 기울기의 구체적인 수치는 단순한 일례에 지나지 않고, 본 발명은, 각 전압치나 기울기가 상술한 수치로 한정되는 것은 아니다. 각 전압치나 기울기 등은, 패널의 방전 특성이나 플라스마 디스플레이 장치의 사양 등에 근거하여 최적으로 설정하는 것이 바람직하다.
다음에, 본 실시 형태에 있어서의 플라스마 디스플레이 장치의 구성에 대해 설명한다.
도 4는, 본 발명의 일 실시 형태에 있어서의 플라스마 디스플레이 장치(1)의 회로 블럭도이다. 플라스마 디스플레이 장치(1)는, 패널(10)과 구동 회로를 구비하고 있다.
구동 회로는, 화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43), 유지 전극 구동 회로(44), 제어 신호 발생 회로(45), 및 각 회로 블록에 필요한 전원을 공급하는 전원 회로(도시하지 않음)를 구비하고 있다.
화상 신호 처리 회로(41)는, 패널(10)의 화소 수 및 입력된 화상 신호 sig에 근거하여, 각 방전 셀에 계조 값을 할당한다. 그리고, 그 계조 값을, 서브필드마다의 발광·비발광을 나타내는 서브필드 데이터(발광·비발광을 디지털 신호의 「1」, 「0」에 대응시킨 데이터)로 변환한다. 즉, 화상 신호 처리 회로(41)는, 1 필드마다의 화상 신호를 서브필드마다의 발광·비발광을 나타내는 서브필드 데이터로 변환한다.
예를 들면, 입력된 화상 신호가 R 신호, G 신호, B 신호를 포함하는 때에는, 그 R 신호, G 신호, B 신호에 근거하여, 각 방전 셀에 R, G, B의 각 계조치를 할당한다. 혹은, 입력된 화상 신호가 휘도 신호(Y 신호) 및 채도 신호(C 신호, 또는 R-Y 신호 및 B-Y 신호, 또는 u 신호 및 v 신호 등)를 포함하는 때에는, 그 휘도 신호 및 채도 신호에 근거하여 R 신호, G 신호, B 신호를 산출하고, 그 후, 각 방전 셀에 R, G, B의 각 계조치(1 필드로 표현되는 계조 값)를 할당한다. 그리고, 각 방전 셀에 할당한 R, G, B의 계조 값을, 서브필드마다의 발광·비발광을 나타내는 서브필드 데이터로 변환한다.
제어 신호 발생 회로(45)는, 수평 동기 신호 H 및 수직 동기 신호 V에 근거하여, 각 회로 블록의 동작을 제어하는 각종의 제어 신호를 발생한다. 그리고, 발생한 제어 신호를, 각각의 회로 블록(화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43), 유지 전극 구동 회로(44) 등)에 공급한다.
데이터 전극 구동 회로(42)는, 서브필드마다의 서브필드 데이터를, 각 데이터 전극 D1~데이터 전극 Dm에 대응하는 신호로 변환한다. 그리고, 그 신호, 및 제어 신호 발생 회로(45)로부터 공급되는 제어 신호에 근거하여, 각 데이터 전극 D1~데이터 전극 Dm을 구동한다. 기입 기간에서는 기입 펄스를 발생하여, 각 데이터 전극 D1~데이터 전극 Dm에 인가한다.
주사 전극 구동 회로(43)는, 초기화 파형 발생 회로, 유지 펄스 발생 회로, 주사 펄스 발생 회로(도 4에는 도시하지 않음)를 구비한다. 그리고, 제어 신호 발생 회로(45)로부터 공급되는 제어 신호에 근거하여 구동 전압 파형을 작성하고, 주사 전극 SC1~주사 전극 SCn의 각각에 인가한다.
초기화 파형 발생 회로는, 초기화 기간에, 주사 전극 SC1~주사 전극 SCn에 인가하는 초기화 파형을 제어 신호에 근거하여 발생한다.
유지 펄스 발생 회로는, 유지 기간에, 주사 전극 SC1~주사 전극 SCn에 인가하는 유지 펄스를 제어 신호에 근거하여 발생한다.
주사 펄스 발생 회로는, 복수의 주사 전극 구동 IC(이하, 「주사 IC」라고 약기함)를 구비하며, 기입 기간에, 주사 전극 SC1~주사 전극 SCn에 인가하는 주사 펄스를 제어 신호에 근거하여 발생한다.
유지 전극 구동 회로(44)는, 유지 펄스 발생 회로 및 전압 Ve1, 전압 Ve2를 발생하는 회로를 구비하고(도 4에는 도시하지 않음), 제어 신호 발생 회로(45)로부터 공급되는 제어 신호에 근거하여 구동 전압 파형을 작성하고, 유지 전극 SU1~유지 전극 SUn의 각각에 인가한다. 유지 기간에서는, 제어 신호에 근거하여 유지 펄스를 발생하여, 유지 전극 SU1~유지 전극 SUn에 인가한다.
다음에, 주사 전극 구동 회로(43)의 상세와 그 동작에 대해 설명한다.
도 5는, 본 발명의 일 실시 형태에 있어서의 주사 전극 구동 회로(43)의 일 구성예를 나타내는 회로도이다.
주사 전극 구동 회로(43)는, 유지 펄스를 발생하는 유지 펄스 발생 회로(50)와, 초기화 파형을 발생하는 초기화 파형 발생 회로(51)와, 주사 펄스를 발생하는 주사 펄스 발생 회로(52)를 구비한다. 그리고, 주사 펄스 발생 회로(52)의 각 출력 단자는, 패널(10)의 주사 전극 SC1~주사 전극 SCn의 각각에 접속되어 있다.
또한, 본 실시 형태에서는, 주사 펄스 발생 회로(52)에 입력되는 전압을 「기준 전위 A」라고 기재한다. 또한, 이하의 설명에 있어서 스위칭 소자를 도통하는 동작을 「온」, 차단하는 동작을 「오프」라고 표기하고, 스위칭 소자를 온으로 하는 신호를 「Hi」, 오프로 하는 신호를 「Lo」라고 표기한다. 또한, 도 5에서는, 각 회로에 입력되는 제어 신호(제어 신호 발생 회로(45)로부터 공급되는 제어 신호)의 신호 경로의 상세한 것은 생략한다.
또한, 도 5에는, 부극성의 전압 Va를 이용한 회로(예를 들면, 미러 적분 회로(54))가 동작하고 있을 때, 그 회로와, 유지 펄스 발생 회로(50), 전압 Vr를 이용한 회로(예를 들면, 미러 적분 회로(53)), 및 전압 Vers를 이용한 회로(예를 들면, 미러 적분 회로(55))를 전기적으로 분리하기 위한 스위칭 소자 Q4를 이용한 분리 회로를 나타낸다. 또한, 전압 Vr를 이용한 회로(예를 들면, 미러 적분 회로(53))가 동작하고 있을 때, 그 회로와, 전압 Vr보다 낮은 전압의 전압 Vers를 이용한 회로(예를 들면, 미러 적분 회로(55))를 전기적으로 분리하기 위한 스위칭 소자 Q6를 이용한 분리 회로를 나타낸다.
유지 펄스 발생 회로(50)는, 일반적으로 이용되고 있는 전력 회수 회로(도시하지 않음)와 클램프 회로(도시하지 않음)를 구비한다.
전력 회수 회로는, 전력 회수용의 콘덴서나 공진용의 인덕터 등을 갖는다. 그리고, 패널(10)의 전극간 용량 Cp와 공진용의 인덕터를 공진시킴으로써, 전력 회수용의 콘덴서에 축적된 전력을 주사 전극 SC1~주사 전극 SCn에 공급하거나, 혹은, 전극간 용량 Cp에 축적된 전력을 전력 회수용의 콘덴서로 회수한다.
클램프 회로는, 주사 전극 SC1~주사 전극 SCn을 전압 Vs로 클램프하거나, 혹은, 주사 전극 SC1~주사 전극 SCn을 전압 0(V)로 클램프한다.
그리고, 유지 펄스 발생 회로(50)는, 제어 신호 발생 회로(45)로부터 출력되는 제어 신호에 근거하여, 내부에 구비한 각 스위칭 소자를 전환함으로써 전력 회수 회로와 클램프 회로를 전환하면서 동작하여, 유지 펄스를 발생한다.
주사 펄스 발생 회로(52)는, n개의 주사 전극 SC1~주사 전극 SCn의 각각에 주사 펄스를 인가하기 위한 스위칭 소자 QH1~스위칭 소자 QHn 및 스위칭 소자 QL1~스위칭 소자 QLn을 구비하고 있다. 스위칭 소자 QHj(j=1~n)의 한쪽의 단자와 스위칭 소자 QLj의 한쪽의 단자는 서로 접속되어 있고, 그 접속 개소가 주사 펄스 발생 회로(52)의 출력 단자로 되어, 주사 전극 SCj에 접속되어 있다. 또한, 스위칭 소자 QHj의 한쪽의 단자는 입력 단자 INb이며, 스위칭 소자 QLj의 한쪽의 단자는 입력 단자 INa이다.
또한, 스위칭 소자 QH1~스위칭 소자 QHn, 스위칭 소자 QL1~스위칭 소자 QLn은 복수의 출력마다 통합하여 IC화되어 있다. 이 IC가 주사 IC이다.
또한, 주사 펄스 발생 회로(52)는, 기입 기간에 있어서 기준 전위 A를 부극성의 전압 Va에 접속하기 위한 스위칭 소자 Q5와, 전압 Vsc를 발생하여 기준 전위 A에 전압 Vsc를 중첩하는 전원 VSC와, 기준 전위 A에 전압 Vsc를 중첩하여 발생한 전압 Vc를 입력 단자 INb에 인가하기 위한 다이오드 Di31 및 콘덴서 C31을 구비하고 있다. 그리고, 스위칭 소자 QH1~스위칭 소자 QHn의 입력 단자 INb에는 전압 Vc를 입력하고, 스위칭 소자 QL1~스위칭 소자 QLn의 입력 단자 INa에는 기준 전위 A를 입력한다.
이와 같이 구성된 주사 펄스 발생 회로(52)에서는, 기입 기간에 있어서는, 스위칭 소자 Q5를 온으로 하여 기준 전위 A를 부극성의 전압 Va에 동일하게 하고, 입력 단자 INa에는 부극성의 전압 Va를 인가하여, 입력 단자 INb에는 전압 Va+전압 Vsc로 된 전압 Vcc를 인가한다.
그리고, 서브필드 데이터에 근거하여, 주사 펄스를 인가하는 주사 전극 SCi에 있어서는, 스위칭 소자 QHi를 오프, 스위칭 소자 QLi를 온으로 함으로써, 스위칭 소자 QLi를 경유하여 주사 전극 SCi에 부극성의 전압 Va의 주사 펄스를 인가한다.
주사 펄스를 인가하지 않는 주사 전극 SCh(h는, 1~n 중 i를 제외한 것)에 대해서는, 스위칭 소자 QLh를 오프, 스위칭 소자 QHh를 온으로 함으로써, 스위칭 소자 QHh를 경유하여 주사 전극 SCh에 전압 Va+전압 Vsc(=전압 Vcc)를 인가한다.
또한, 주사 펄스 발생 회로(52)는, 초기화 기간에서는 초기화 파형 발생 회로(51)의 전압 파형을 출력하고, 유지 기간에서는 유지 펄스 발생 회로(50)의 전압 파형을 출력하도록, 제어 신호 발생 회로(45)에 의해 제어된다.
초기화 파형 발생 회로(51)는, 미러 적분 회로(53)와, 미러 적분 회로(54)와, 미러 적분 회로(55)를 갖는다. 도 5에는, 미러 적분 회로(53)의 입력 단자를 입력 단자 IN1, 미러 적분 회로(54)의 입력 단자를 입력 단자 IN2, 미러 적분 회로(55)의 입력 단자를 입력 단자 IN3으로 나타내고 있다. 또한, 미러 적분 회로(53) 및 미러 적분 회로(55)는 상승하는 경사 파형 전압을 발생하는 경사 전압 발생 회로이며, 미러 적분 회로(54)는 하강하는 경사 파형 전압을 발생하는 경사 전압 발생 회로이다.
미러 적분 회로(53)는, 스위칭 소자 Q1과 콘덴서 C1과 저항 R1을 갖고, 전체 셀 초기화 동작 시에, 주사 전극 구동 회로(43)의 기준 전위 A를 전압 Vr까지 램프 형상으로 완만하게(예를 들면, 1.3 V/sec로) 상승한다. 또한, 전체 셀 초기화 동작 시에는, 스위칭 소자 QH1~스위칭 소자 QHn을 온으로 하고, 스위칭 소자 QL1~스위칭 소자 QLn을 오프로 한다. 따라서, 기준 전위 A는 전압 0(V)으로부터 전압 Vr까지 램프 형상으로 상승하여, 주사 전극 SC1~주사 전극 SCn에는, 기준 전위 A에 전압 Vsc를 중첩한 전압이 인가된다. 이렇게 하여, 전체 셀 초기화 동작 시에는, 전압 Vsc(본 실시 형태에서는, 전압 Vi1=전압 Vsc)로부터 전압 Vsc+전압 Vr(본 실시 형태에서는, 전압 Vi2=전압 Vsc+전압 Vr)까지 상승하는 상승 램프 전압 L1을 발생하여, 주사 전극 SC1~주사 전극 SCn에 인가한다.
미러 적분 회로(55)는, 스위칭 소자 Q3와 콘덴서 C3와 저항 R3을 갖고, 유지 기간의 최후에, 기준 전위 A를 상승 램프 전압 L1보다 급준한 기울기(예를 들면, 10 V/sec)로 전압 0(V)으로부터 전압 Vers까지 상승하여 소거 램프 전압 L3을 발생해서, 주사 전극 SC1~주사 전극 SCn에 인가한다. 또한, 미러 적분 회로(55)는, 소거 램프 전압 L5를 발생한다. 본 실시 형태에서는, 소거 램프 전압 L5를 발생하는 기간, 스위칭 소자 QH1~스위칭 소자 QHn을 온으로 하고, 스위칭 소자 QL1~스위칭 소자 QLn을 오프로 한다. 따라서, 그 기간, 주사 전극 SC1~주사 전극 SCn에는, 미러 적분 회로(55)에 의해 램프 형상으로 상승하는 경사 파형 전압에 전압 Vsc를 중첩한 전압이 인가된다. 이렇게 하여, 주사 전극 구동 회로(43)는 소거 램프 전압 L5를 발생하여, 주사 전극 SC1~주사 전극 SCn에 인가한다.
미러 적분 회로(54)는, 스위칭 소자 Q2와 콘덴서 C2와 저항 R2를 갖고, 초기화 동작 시에, 기준 전위 A를 전압 0(V)으로부터 전압 Vi4까지 램프 형상으로 완만하게(예를 들면, -2.5 V/sec의 기울기로) 하강하여 하강 램프 전압 L2, 하강 램프 전압 L4를 발생하여, 주사 전극 SC1~주사 전극 SCn에 인가한다.
다음에, 유지 기간의 최후 기간에 있어서 소거 램프 전압 L3 및 소거 램프 전압 L5를 발생하고, 선택 초기화 기간에 있어서 하강 램프 전압 L4를 발생하는 동작을, 도 6을 이용하여 설명한다.
도 6은, 본 발명의 일 실시 형태에 있어서의 유지 기간의 최후 기간 및 선택 초기화 기간의 주사 전극 구동 회로(43)의 동작의 일례를 설명하기 위한 타이밍 차트이다.
도 6에서는, 유지 기간의 최후 기간을 기간 T1~기간 T6로 나타내는 6개의 기간으로 분할하여, 선택 초기화 기간을 기간 T7로서 나타내고, 각각의 기간에 대해 설명한다. 또한, 이하, 전압 Vers는 전압 Vs와 동일하고, 전압 Vsc는 전압 Vers보다 낮고, 전압 Vr2는 전압 Vers보다 높고, 전압 Vi4는 부극성의 전압 Va에 동일한 것으로 하여 설명한다. 또한, 도면에는 스위칭 소자를 온하는 신호를 「Hi」, 오프하는 신호를 「Lo」라고 표기한다.
또한, 도 6에는, 전압 Vsc를 전압 Vers보다 낮은 전압치로 설정하고, 전압 Vr2를 전압 Vers보다 높은 전압치로 설정한 예를 나타내고 있지만, 본 실시 형태에 있어서는, 전압 Vsc≤전압 Vers<전압 Vr2로 되도록 각 전압치를 설정한다. 즉, 제 2 전위는 제 1 전위 이하의 전위로 설정하고, 제 3 전위는 제 1 전위보다 높은 전위로 설정한다.
이하, 유지 기간의 최후 기간에 있어서의 소거 램프 전압 L3, 소거 램프 전압 L5, 다음에, 선택 초기화 기간에 있어서의 하강 램프 전압 L4의 순서로 설명한다. 또한, 기간 T1에 들어가기 전에 유지 펄스의 발생은 종료하고 있다.
우선, 기간 T1에 들어가기 전에, 유지 펄스 발생 회로(50)의 클램프 회로에 의해, 기준 전위 A를 전압 0(V)으로 한다. 그리고, 스위칭 소자 QH1~스위칭 소자 QHn을 오프로 하고, 스위칭 소자 QL1~스위칭 소자 QLn을 온으로 하여, 주사 전극 SC1~주사 전극 SCn에 기준 전위 A, 즉, 전압 0(V)을 인가한다.
(기간 T1)
기간 T1에서는, 스위칭 소자 QH1~스위칭 소자 QHn을 오프로 하고, 스위칭 소자 QL1~스위칭 소자 QLn을 온으로 한 상태를 유지한다.
그리고, 도시하고 있지 않지만, 스위칭 소자 Q6를 온으로 하여, 미러 적분 회로(55)를 기준 전위 A에 전기적으로 접속한다. 또한, 유지 펄스 발생 회로(50)의 각 스위칭 소자를 오프로 하고, 유지 펄스 발생 회로(50)를 미러 적분 회로(55)와 전기적으로 분리한 상태로 한다.
다음에, 미러 적분 회로(55)의 입력 단자 IN3을 「Hi」로 한다. 구체적으로는, 입력 단자 IN3에 소정의 정전류를 입력한다. 이에 의해, 콘덴서 C3을 향해 일정한 전류가 흘러, 스위칭 소자 Q3의 소스 전압이 램프 형상으로 상승하기 시작한다. 이에 의해, 기준 전위 A는 전압 0(V)으로부터 램프 형상으로 상승하고, 주사 전극 구동 회로(43)의 출력 전압은 램프 형상으로 상승한다. 이 전압 상승은, 입력 단자 IN3을 「Hi」로 하고 있는 기간, 혹은, 기준 전위 A가 전압 Vers에 도달할 때까지 계속한다.
이 때, 경사 파형 전압의 기울기가 소망한 값(예를 들면, 10 V/sec)으로 되도록, 입력 단자 IN3에 입력하는 정전류를 발생한다. 이렇게 하여, 전압 0(V)으로부터 전압 Vers를 향해 상승하는 소거 램프 전압 L3을 발생하여, 주사 전극 SC1~주사 전극 SCn에 인가한다.
전압 Vers를 방전 개시 전압을 넘는 전압치로 설정함으로써, 주사 전극 SC1~주사 전극 SCn에 인가하는 소거 램프 전압 L3가 상승하는 동안에, 유지 방전을 발생한 방전 셀의 유지 전극 SUi와 주사 전극 SCi의 사이의 전압차이는 방전 개시 전압을 넘는다. 이에 의해, 주사 전극 SCi와 유지 전극 SUi의 사이에 미약한 소거 방전이 발생한다. 이 소거 방전은, 소거 램프 전압 L3가 상승하는 기간, 계속해서 발생한다.
또한, 본 실시 형태에 있어서, 소거 램프 전압 L3에 의해 발생하는 방전은, 1회째의 소거 방전이다.
또한, 도 6에는 도시하지 않지만, 이 때 데이터 전극 D1~데이터 전극 Dm은 0(V)으로 유지되어 있으므로, 소거 방전을 발생한 방전 셀에 대응하는 데이터 전극 Dk상에는 정의 벽 전압이 형성된다.
또한, 방전 개시 전압이 비교적 낮은 방전 셀에서는, 기간 T1의 비교적 빠른 시기에 방전이 개시하고, 방전 개시 전압이 비교적 높은 방전 셀에서는, 기간 T1의 비교적 늦은 시기에 방전이 개시한다. 따라서, 기간 T1, 전압 Vers, 소거 램프 전압 L3의 기울기 등은, 그러한 방전 개시 전압의 편차를 고려하여, 방전 개시 전압이 비교적 높은 방전 셀에 있어서도 소거 방전이 발생하는 수치로 설정한다.
또한, 전압 Vers는 전압 Vs 이상의 전압이어도 좋고, 혹은 전압 Vs 이하의 전압이어도 좋다.
(기간 T2)
소거 램프 전압 L3가 전압 Vers에 도달한 후에는, 입력 단자 IN3을 「Lo」로 한다. 구체적으로는, 입력 단자 IN3으로의 정전류 입력을 정지한다. 이렇게 하여, 미러 적분 회로(55)의 동작을 정지한다.
기간 T2에서는, 스위칭 소자 QH1~스위칭 소자 QHn, 스위칭 소자 QL1~스위칭 소자 QLn은, 기간 T1과 동일한 상태를 유지한다. 그리고, 도시하고 있지 않지만, 유지 펄스 발생 회로(50)의 클램프 회로에 의해, 기준 전위 A를 전압 0(V)으로 한다. 이에 의해, 주사 전극 SC1~주사 전극 SCn의 전압은 베이스 전위인 전압 0(V)까지 저하한다.
이렇게 하여, 기간 T1에서 소거 램프 전압 L3에 의해 발생한 소거 방전은, 일단 정지한다.
(기간 T3)
기간 T3에서는, 유지 펄스 발생 회로(50)의 클램프 회로에 의해 기준 전위 A를 전압 0(V)으로 유지한 채로, 스위칭 소자 QH1~스위칭 소자 QHn을 온으로 하고, 스위칭 소자 QL1~스위칭 소자 QLn을 오프로 한다. 이에 의해, 기준 전위 A에 전압 Vsc를 중첩한 전압을, 주사 전극 SC1~주사 전극 SCn에 인가한다. 이 때 기준 전위 A는 전압 0(V)이므로, 주사 전극 SC1~주사 전극 SCn에는 전압 Vsc가 인가된다.
본 실시 형태에 있어서, 전압 Vsc는 전압 Vers 이하의 전압치로 설정되어 있다. 따라서, 소거 램프 전압 L3에 의해 소거 방전을 발생한 방전 셀에 있어서도, 기간 T3에서 방전이 발생하지 않는다.
(기간 T4)
기간 T4에서는, 스위칭 소자 QH1~스위칭 소자 QHn을 온으로 하고, 스위칭 소자 QL1~스위칭 소자 QLn을 오프로 한 상태를 유지한다.
그리고, 도시하고 있지 않지만, 스위칭 소자 Q6를 온으로 하여, 미러 적분 회로(55)를 기준 전위 A에 전기적으로 접속한다. 또한, 유지 펄스 발생 회로(50)의 각 스위칭 소자를 오프로 하여, 유지 펄스 발생 회로(50)를 미러 적분 회로(55)와 전기적으로 분리한 상태로 한다.
다음에, 미러 적분 회로(55)의 입력 단자 IN3을 「Hi」로 한다. 구체적으로는, 입력 단자 IN3에 소정의 정전류를 입력한다. 이에 의해, 콘덴서 C3을 향해 일정한 전류가 흘러, 스위칭 소자 Q3의 소스 전압이 램프 형상으로 상승하고, 기준 전위 A는 전압 0(V)으로부터 램프 형상으로 상승하기 시작한다. 이 때, 경사 파형 전압의 기울기가 소망한 값(예를 들면, 10 V/sec)으로 되도록, 입력 단자 IN3에 입력하는 정전류를 발생한다. 이 전압 상승은, 기간 T1에 있어서의 설명과 마찬가지로, 입력 단자 IN3을 「Hi」로 하고 있는 기간, 혹은, 기준 전위 A가 전압 Vers에 도달할 때까지 계속한다.
기간 T4에서는, 주사 전극 구동 회로(43)의 출력 전압은, 기준 전위 A에 전압 Vsc를 중첩한 전압이다. 따라서, 주사 전극 구동 회로(43)로부터는, 전압 Vsc로부터, 예를 들면, 소거 램프 전압 L3와 동일한 기울기로 상승하는 경사 파형 전압이 출력된다.
이렇게 하여, 주사 전극 구동 회로(43)는, 기간 T4에 있어서, 전압 Vsc로부터 전압 Vr2를 향해 상승하는 소거 램프 전압 L5를 발생하여, 주사 전극 SC1~주사 전극 SCn에 인가한다.
전압 Vr2를 전압 Vers보다 높은 전압치로 설정함으로써, 주사 전극 SC1~주사 전극 SCn에 인가하는 소거 램프 전압 L5가 전압 Vers를 넘어 상승하는 동안에, 소거 램프 전압 L3에 의해 소거 방전을 발생한 방전 셀에서는, 유지 전극 SUi와 주사 전극 SCi의 사이의 전압차이가 방전 개시 전압을 넘는다. 이에 의해, 소거 램프 전압 L3에 의해 소거 방전을 발생한 방전 셀에, 재차, 미약한 소거 방전이 발생한다.
즉, 본 실시 형태에 있어서, 소거 램프 전압 L5에 의해 발생하는 방전은, 2번째의 소거 방전이다.
여기서, 본원 발명자는, 소거 램프 전압 L3에 의해 발생한 소거 방전(1회째의 소거 방전)의 방전 발생량(방전의 지속 시간)이 상대적으로 많은 방전 셀에서는, 2번째의 소거 방전을 발생할 때의 방전 개시 전압이 상대적으로 높아지고, 1회째의 소거 방전의 방전 발생량이 상대적으로 적은 방전 셀에서는, 2번째의 소거 방전을 발생할 때의 방전 개시 전압이 상대적으로 낮아지는 것을, 실험에 의해 확인했다.
즉, 2번째의 소거 방전의 방전 발생량은, 1회째의 소거 방전의 방전 발생량에 의해 변화하여, 1회째의 소거 방전의 방전 발생량이 상대적으로 많은 방전 셀에서는, 1회째의 소거 방전의 방전 발생량이 상대적으로 적은 방전 셀보다, 2번째의 소거 방전을 개시하는 타이밍이 늦어진다.
이것은, 1회째의 소거 방전의 방전 발생량이 상대적으로 많은 방전 셀에서는, 1회째의 소거 방전의 방전 발생량이 상대적으로 적은 방전 셀보다 소거 방전에 의해 소거되는 벽 전하가 많아지기 때문에, 그 결과, 2번째의 소거 방전을 발생할 때의 방전 개시 전압이 상대적으로 높아지는 것이 이유라고 생각된다.
이에 의해, 1회째의 소거 방전을 발생할 때의 방전 개시 전압이 상대적으로 높은 방전 셀에서는, 1회째의 소거 방전의 방전 발생량이 상대적으로 적어지고, 그 결과, 2번째의 소거 방전의 방전 발생량이 상대적으로 많아진다. 반대로, 1회째의 소거 방전을 발생할 때의 방전 개시 전압이 상대적으로 낮은 방전 셀에서는, 1회째의 소거 방전의 방전 발생량이 상대적으로 많아지고, 그 결과, 2번째의 소거 방전의 방전 발생량이 상대적으로 적어진다.
즉, 1회째의 소거 방전의 방전 발생량과 2번째의 소거 방전의 방전 발생량을 합한 방전 발생량은, 1회째의 소거 방전을 발생할 때의 방전 개시 전압이 상대적으로 높은 방전 셀과 1회째의 소거 방전을 발생할 때의 방전 개시 전압이 상대적으로 낮은 방전 셀에서, 실질적으로 동등하게 된다.
따라서, 본 실시 형태에서는, 각 방전 셀에서, 1회째의 소거 방전을 발생할 때의 방전 개시 전압에 차이가 있어, 1회째의 소거 방전의 방전 발생량에 편차가 생겼다고 해도, 2번째의 소거 방전을 발생함으로써, 1회째의 소거 방전에 2번째의 소거 방전을 가했을 때의 방전 발생량을 서로 거의 동등하게 할 수 있다.
방전 셀에 있어서의 방전 개시 전압은, 그때까지 표시된 화상의 패턴이나, 주변의 방전 셀에 있어서의 방전의 유무 등에 의해 변동한다. 그리고, 고정밀화에 의해 미세화된 방전 셀을 갖는 패널(10)에서는, 각 방전 셀에 있어서의 방전 개시 전압이, 이러한 영향을 보다 받기 쉽다.
그러나, 본 실시 형태에 의하면, 그러한 패널(10)이더라도, 소거 방전의 방전 발생량을, 각 방전 셀에서, 서로 거의 동등하게 할 수 있어, 소거 동작을 적정하게 행하여 벽 전하의 조정을 적정하게 행할 수 있으므로, 소거 동작 이후의 초기화 동작 및 기입 동작을 안정하게 행하는 것이 가능해진다.
(기간 T5)
소거 램프 전압 L5가 전압 Vr2에 도달한 후에는, 입력 단자 IN3을 「Lo」로 한다. 구체적으로는, 입력 단자 IN3으로의 정전류 입력을 정지한다. 이렇게 하여, 미러 적분 회로(55)의 동작을 정지한다.
또한, 예를 들면, 전압 Vr2를 255(V)로 할 때에는, 전압 Vsc가 145(V)이면, 기준 전위 A가 전압 110(V)에 도달한 시점에서 입력 단자 IN3을 「Lo」로 한다. 이에 의해, 주사 전극 SC1~주사 전극 SCn으로의 인가 전압은, 전압 Vsc의 145(V)에 기준 전위 A의 전압 110(V)이 중첩된 255(V)로 된 시점에서 지금까지의 전압 상승이 정지하여, 소거 램프 전압 L5의 전압 Vr2는 255(V)로 된다.
기간 T5에서는, 스위칭 소자 QH1~스위칭 소자 QHn, 스위칭 소자 QL1~스위칭 소자 QLn은, 기간 T4와 동일한 상태를 유지한다. 그리고, 도시하고 있지 않지만, 유지 펄스 발생 회로(50)의 클램프 회로에 의해, 기준 전위 A를 전압 0(V)으로 한다. 주사 전극 SC1~주사 전극 SCn에 인가되는 전압은, 기준 전위 A에 전압 Vsc를 중첩한 전압이므로, 이에 의해, 주사 전극 SC1~주사 전극 SCn에 인가되는 전압은 전압 Vsc까지 저하한다.
(기간 T6)
기간 T6에서는, 도시하고 있지 않지만, 유지 펄스 발생 회로(50)의 클램프 회로에 의해, 기준 전위 A는 전압 0(V)으로 유지한다. 그리고, 스위칭 소자 QH1~스위칭 소자 QHn을 오프로 하고, 스위칭 소자 QL1~스위칭 소자 QLn을 온으로 한다. 이에 의해, 주사 전극 SC1~주사 전극 SCn의 전압은 베이스 전위인 전압 0(V)까지 저하한다.
(기간 T7)
선택 초기화 기간인 기간 T7에서는, 스위칭 소자 QH1~스위칭 소자 QHn, 스위칭 소자 QL1~스위칭 소자 QLn은, 기간 T6과 동일한 상태를 유지한다. 또한, 도시하고 있지 않지만, 스위칭 소자 Q4를 오프로 하고, 미러 적분 회로(53), 미러 적분 회로(55) 및 유지 펄스 발생 회로(50)를 기준 전위 A로부터 전기적으로 분리한다.
다음에, 하강 램프 전압 L4를 발생하는 미러 적분 회로(54)의 입력 단자 IN2를 「Hi」로 한다. 구체적으로는, 입력 단자 IN2에 소정의 정전류를 입력한다. 이에 의해, 콘덴서 C2를 향해 일정한 전류가 흘러, 스위칭 소자 Q2의 드레인 전압이 램프 형상으로 하강하기 시작하고 주사 전극 구동 회로(43)의 출력 전압도, 부극성의 전압 Vi4를 향해 램프 형상으로 하강하기 시작한다. 이 전압 하강은, 입력 단자 IN2를 「Hi」로 하고 있는 기간, 혹은, 기준 전위 A가 전압 Va에 도달할 때까지 계속한다.
이 때, 경사 파형 전압의 기울기가 소망한 값(예를 들면, -2.5 V/sec)으로 되도록, 입력 단자 IN2에 입력하는 정전류를 발생한다. 이렇게 하여, 베이스 전위인 전압 0(V)으로부터 부극성의 전압 Vi4를 향해 하강하는 하강 램프 전압 L4를 발생하여, 주사 전극 SC1~주사 전극 SCn에 인가한다.
하강 램프 전압 L4가 부극성의 전압 Vi4에 도달하면, 입력 단자 IN2를 「Lo」로 한다. 구체적으로는, 입력 단자 IN2로의 정전류 입력을 정지한다. 이렇게 하여, 미러 적분 회로(54)의 동작을 정지한다. 또한, 도시하고 있지 않지만, 스위칭 소자 Q4를 온으로 함과 아울러, 유지 펄스 발생 회로의 클램프 회로에 의해 기준 전위 A를 0(V)에 접속한다. 이에 의해, 주사 전극 SC1~주사 전극 SCn의 전압은 베이스 전위인 전압 0(V)까지 상승한다.
또한, 서브필드 SF1에 있어서 하강 램프 전압 L2를 발생할 때의 주사 전극 구동 회로(43)의 동작에 대해서는 설명을 생략하지만, 하강 램프 전압 L2를 발생하는 동작은, 도 6에 나타내는 하강 램프 전압 L4를 발생하는 동작과 거의 마찬가지이다.
또한, 서브필드 SF1에 있어서 상승 램프 전압 L1을 발생할 때의 주사 전극 구동 회로(43)의 동작에 대해서도 상세한 설명을 생략하지만, 상승 램프 전압 L1을 발생할 때에는, 스위칭 소자 Q6를 오프로 하고, 미러 적분 회로(55)를 기준 전위 A로부터 전기적으로 분리한다. 그리고, 스위칭 소자 QH1~스위칭 소자 QHn을 온으로 하고, 스위칭 소자 QL1~스위칭 소자 QLn을 오프로 하여, 기준 전위 A에 전압 Vsc를 중첩한 전압을, 주사 전극 SC1~주사 전극 SCn에 인가한다. 그 후, 미러 적분 회로(53)를 동작시켜, 상승 램프 전압 L1을 발생한다. 미러 적분 회로(53)를 동작할 때의 순서는, 미러 적분 회로(55)를 동작할 때의 순서와 거의 마찬가지이다.
또한, 본 실시 형태에 있어서는, 상술한 바와 같이, 전압 Vsc≤전압 Vers<전압 Vr2로 되도록 각 전압치를 설정한다. 이것은, 전압 Vr2가 전압 Vsc보다 낮으면 2번째의 소거 방전이 발생하지 않고, 전압 Vers가 전압 Vsc보다 낮으면, 기간 T3에서 전압 Vsc를 주사 전극 SC1~주사 전극 SCn에 인가하는 타이밍에서 방전 셀에 강방전이 발생하여, 방전 셀 내의 벽 전하가 과잉으로 소거되고, 그 이후의 방전이 정상적으로 발생하지 않게 될 가능성이 생기기 때문이다.
또한, 본 실시 형태에 의하면, 기입 기간에 있어서, 안정된 기입 방전을 발생시키기 위해서 필요한 기입 펄스의 진폭을 저감할 수 있는 효과를 얻을 수 있다.
도 7은, 본 발명의 일 실시 형태에 있어서의 전압 Vr2와 기입 펄스(진폭)의 관계를 나타내는 특성도이다. 도 7에 있어서, 가로축은, 전압 Vr2를 나타내고, 세로축은, 안정된 기입 방전을 발생하기 위해서 필요한 기입 펄스(진폭)의 크기를 나타낸다.
또한, 도 7에 나타내는 특성을 얻기 위한 실험은, 전압 Vers를 전압 190(V)으로 설정하여 행했다. 따라서, 도 7에 나타내는 전압 Vr2를 전압 190(V)으로 했을 때의 기입 펄스(진폭)의 크기는, 소거 램프 전압 L5를 발생하지 않고 측정한 결과를 나타내고 있다.
도 7에 나타낸 바와 같이, 전압 Vr2를 크게 해 가면, 안정된 기입 방전을 발생하기 위해서 필요한 기입 펄스(진폭)의 크기를 저감할 수 있다. 예를 들면, 도 7에 나타낸 실험 결과에서는, 전압 Vr2를 전압 190(V)으로 했을 때의 기입 펄스(진폭)의 크기는 약 65(V)이지만, 전압 Vr2를 전압 220(V)으로 설정했을 때의 기입 펄스(진폭)의 크기는 약 56(V)이다. 따라서, 실험에 이용한 플라스마 디스플레이 장치에서는, 전압 Vr2를 전압 220(V)으로 설정함으로써, 전압 Vr2를 전압 190(V)으로 할 때보다, 기입 펄스(진폭)를 약 9(V) 저감할 수 있는 것을 알 수 있다.
이것은, 1회째의 소거 방전에 부가하여 2번째의 소거 방전을 발생함으로써, 방전 셀간에, 1회째의 소거 방전을 발생할 때의 방전 개시 전압에 차이가 있어, 1회째의 소거 방전의 방전 발생량에 편차가 생겼다고 해도, 각 방전 셀에서, 1회째의 소거 방전에 2번째의 소거 방전을 가했을 때의 방전 발생량을 서로 거의 동등하게 할 수 있어, 소거 동작 이후의 초기화 동작 및 기입 동작을 안정하게 행하는 것이 가능해지기 때문이라고 생각된다.
따라서, 안정된 기입 방전을 발생하기 위해서 필요한 기입 펄스(진폭)의 크기를 저감하는 것만을 목적으로 한다면, 전압 Vr2를 보다 큰 전압치로 설정하면 좋다. 그러나, 전압 Vr2를 크게 하면, 유지 방전을 발생하고 있지 않음에도 불구하고 소거 방전이 발생하는 방전 셀이 생길 우려가 있다.
도 8은, 본 발명의 일 실시 형태에 있어서의 전압 Vr2와 흑색 휘도의 관계를 나타내는 특성도이다. 도 8에 있어서, 가로축은, 전압 Vr2를 나타내고, 세로축은, 흑색 휘도의 밝기를 나타낸다.
또한, 도 8에 나타내는 특성을 얻기 위한 실험은, 전압 Vers를 전압 190(V)으로 설정하여 행했다. 따라서, 도 8에 나타내는 전압 Vr2를 전압 190(V)으로 했을 때의 흑색 휘도는, 소거 램프 전압 L5를 발생하지 않고 측정한 결과를 나타내고 있다.
도 8에 나타내는 실험 결과에서는, 전압 Vr2가 전압 210(V) 이하 때에는 흑색 휘도에 변화는 없지만, 전압 Vr2가 전압 220(V)로 되면 흑색 휘도가 상승하고 있다. 이것은, 실험에 이용한 플라스마 디스플레이 장치에서는, 전압 Vr2를 전압 220(V)으로 설정하면, 유지 방전을 발생하고 있지 않음에도 불구하고 소거 방전이 발생하는 방전 셀이 생기고 있는 것을 나타낸다.
그리고, 유지 방전을 발생하고 있지 않음에도 불구하고 소거 방전이 발생하는 방전 셀이 생기면, 저 계조를 표시하는 방전 셀의 휘도가 상승하여 패널(10)에 표시하는 화상의 콘트라스트가 손상된다.
따라서, 실험에 이용한 플라스마 디스플레이 장치에 관해서는, 소거 방전이 잘못하여 발생하는 것(오발생)을 방지하기 위해서는, 전압 Vr2를 전압 210(V) 이하로 설정하는 것이 바람직하다.
즉, 실험에 이용한 플라스마 디스플레이 장치에 관해서는, 전압 Vr2를 전압 210(V)으로 설정함으로써, 안정된 기입 방전을 발생하기 위해서 필요한 기입 펄스(진폭)의 크기를 저감하면서, 소거 방전의 오발생을 방지하여 양호한 콘트라스트의 화상을 패널에 표시할 수 있다.
이상과 같이, 전압 Vr2는, 도 7을 이용하여 설명한 바와 같이, 안정된 기입 방전을 발생하기 위해서 필요한 기입 펄스(진폭)의 크기를 저감함으로써, 도 8을 이용하여 설명한 바와 같이, 소거 방전의 오발생을 방지함으로써 쌍방을 고려하여 설정하는 것이 바람직하다. 이에 의해, 안정된 기입 방전을 발생하기 위해서 필요한 기입 펄스(진폭)의 크기를 저감하면서, 소거 방전의 오발생을 방지하여 양호한 콘트라스트의 화상을 패널에 표시하는 것이 가능해진다.
이상 설명한 바와 같이, 본 실시 형태에서는, 유지 펄스의 발생이 종료한 후의 유지 기간의 최후 기간에 있어서, 베이스 전위로부터 제 1 전위까지 상승하는 제 1 경사 파형 전압을 주사 전극 SC1~주사 전극 SCn에 인가하고, 제 1 경사 파형 전압이 제 1 전위에 도달한 후에는, 일단, 주사 전극 SC1~주사 전극 SCn의 전위를 베이스 전위로 하며, 계속해서, 주사 전극 SC1~주사 전극 SCn의 전위를 제 2 전위로 하고, 계속해서, 제 2 전위로부터 제 3 전위까지 상승하는 제 2 경사 파형 전압을 주사 전극 SC1~주사 전극 SCn에 인가한다.
즉, 상술한 설명에서는, 유지 펄스의 발생이 종료한 후의 유지 기간의 최후 기간에 있어서, 전압 0(V)으로부터 전압 Vers까지 상승하는 소거 램프 전압 L3을 주사 전극 SC1~주사 전극 SCn에 인가하고, 계속해서, 주사 전극 SC1~주사 전극 SCn의 전위를 베이스 전위로 하며, 계속해서, 전압 Vsc를 주사 전극 SC1~주사 전극 SCn에 인가하고, 계속해서, 전압 Vsc로부터 전압 Vr2까지 상승하는 소거 램프 전압 L5를 주사 전극 SC1~주사 전극 SCn에 인가한다.
그리고, 본 실시 형태에서는, 제 2 전위는 제 1 전위 이하의 전위로 설정하고, 제 3 전위는 제 1 전위보다 높은 전위로 설정한다.
즉, 상술한 설명에서는, 전압 Vsc≤전압 Vers<전압 Vr2로 한다.
이에 의해, 각 방전 셀에서, 1회째의 소거 방전을 발생할 때의 방전 개시 전압에 차이가 있어, 1회째의 소거 방전의 방전 발생량에 편차가 생겼다고 해도, 2번째의 소거 방전을 발생함으로써, 1회째의 소거 방전에 2번째의 소거 방전을 가했을 때의 방전 발생량을 서로 거의 동등하게 할 수 있다. 따라서, 고정밀화에 의해 미세화된 방전 셀을 갖는 패널(10)에 있어서도, 소거 방전의 방전 발생량을, 각 방전 셀에서, 서로 거의 동등하게 할 수 있고, 소거 동작을 적정하게 행하여 벽 전하의 조정을 적정하게 행할 수 있으므로, 소거 동작 이후의 초기화 동작 및 기입 동작을 안정하게 헹하는 것이 가능해진다.
또한, 전압 Vr2를 적절한 전압치로 설정함으로써, 안정된 기입 방전을 발생하기 위해서 필요한 기입 펄스(진폭)의 크기를 저감하면서, 양호한 콘트라스트의 화상을 패널(10)에 표시하여, 플라스마 디스플레이 장치에 있어서의 화상 표시 품질을 향상하는 것이 가능해진다.
또한, 본 실시 형태에서는, 베이스 전위를 0(V)으로 하는 구성을 설명했지만, 본 발명에 있어서 베이스 전위는 0(V)으로 한정되는 것은 아니다. 본 발명에 있어서, 베이스 전위는, 구동 전압을 패널(10)에 인가할 때의 기준이 되는 전위이다.
또한, 본 실시 형태에서는, 제 1 경사 파형 전압이 제 1 전위에 도달한 후, 주사 전극 SC1~주사 전극 SCn의 전위를 일단 베이스 전위까지 낮추는 구성을 설명했지만, 본 발명은 하등 이 구성으로 한정되는 것은 아니다. 예를 들면, 제 1 경사 파형 전압이 제 1 전위에 도달한 후, 주사 전극 SC1~주사 전극 SCn의 전위를 제 1 전위로부터 제 2 전위까지 저하하고, 그 후, 제 2 경사 파형 전압을 인가하는 구성이어도 좋다.
또한, 본 발명에 있어서의 전체 셀 초기화 파형은, 하등 실시 형태에 나타낸 파형으로 한정되는 것은 아니다. 전체 셀 초기화 파형은, 직전의 서브필드의 동작에 관계없이 방전 셀에 초기화 방전을 발생하는 파형이면 어떠한 파형이어도 상관없다.
또한, 본 실시 형태에서는, 선택 초기화 기간에 발생하는 선택 초기화 파형(하강 램프 전압 L4)을 모두 동일한 기울기로 발생하는 구성을 설명했지만, 본 발명은, 선택 초기화 파형을 하등 이 파형 형상으로 한정하는 것은 아니다. 선택 초기화 파형은, 직전의 유지 기간에 유지 방전을 발생한 방전 셀에만 초기화 방전을 발생하는 파형이면 어떠한 파형 형상이어도 상관없다. 예를 들면, 선택 초기화 파형을 복수의 기간으로 분할하여, 각 기간에서 기울기를 변경하여 선택 초기화 파형을 발생해도 좋다.
예를 들면, 주사 전극(22)로의 인가 전압을, 방전이 발생할 때까지(예를 들면, 전압 0(V)으로부터 -100(V)) 까지)은 비교적 급준한 기울기(예를 들면, -8 V/sec)로 하강하고, 그 이후(예를 들면, -100(V)으로부터 -135(V)까지)에는 약간 완만하게(예를 들면, -2.5 V/sec의 기울기로) 하강하며, 최후에(예를 들면, -135(V)로부터 -160(V)까지)는 비교적 완만한 기울기(예를 들면, -1.0 V/sec)로 하강하여 선택 초기화 파형을 발생해도 좋다. 이러한 구성이어도, 상술한 바와 같은 효과를 얻을 수 있다. 또한, 이 구성에서는, 선택 초기화 파형의 발생에 필요로 하는 기간을 하강 램프 전압 L4를 발생할 때와 비교하여 단축할 수 있다고 하는 효과도 얻을 수 있다.
또한, 본 실시 형태에서는, 1 필드의 선두 서브필드(서브필드 SF1)를 전체 셀 초기화 서브필드로 하고, 그 이후의 서브필드(예를 들면, 서브필드 SF2~서브필드 SF8)를 선택 초기화 서브필드로 하는 구성을 설명했지만, 본 발명은 하등 이 구성으로 한정되는 것은 아니다. 전체 셀 초기화 서브필드는 서브필드 SF2, 혹은 그 이후의 서브필드이어도 좋다.
또한, 도 6에 나타낸 타이밍 차트는 본 발명의 실시 형태에 있어서의 일례를 나타낸 것에 지나지 않고, 본 발명은 하등 이들 타이밍 차트로 한정되는 것은 아니다.
또한, 본 실시 형태에 있어서는, 1개의 필드를 8개의 서브필드로 구성하는 예를 설명했다. 그러나, 본 발명은 1 필드를 구성하는 서브필드의 수가 하등 상기의 수로 한정되는 것은 아니다. 예를 들면, 서브필드의 수를 8보다 많게 함으로써, 패널(10)에 표시할 수 있는 계조의 수를 더 증가할 수 있다.
또한, 본 실시 형태에 있어서는, 서브필드의 휘도 가중치를 「2」의 멱승으로 하여, 서브필드 SF1로부터 서브필드 SF8의 각 서브필드의 휘도 가중치를 (1, 2, 4, 8, 16, 32, 64, 128)로 설정하는 예를 설명했다. 그러나, 각 서브필드로 설정하는 휘도 가중치는, 하등 상기의 수치로 한정되는 것은 아니다. 예를 들면, (1, 2, 3, 7, 12, 31, 50, 98) 등으로 하여 계조를 결정하는 서브필드의 조합에 리던던시를 갖게 함으로써, 동영상 의사 윤곽의 발생을 억제한 코딩이 가능해진다. 1 필드를 구성하는 서브필드의 수나, 각 서브필드의 휘도 가중치 등은, 패널(10)의 특성이나 플라스마 디스플레이 장치(1)의 사양 등에 따라 적절히 설정하면 좋다.
또한, 본 발명에 있어서의 실시 형태에 나타낸 각 회로 블록은, 실시 형태에 나타낸 각 동작을 행하는 전기 회로로서 구성되어도 좋고, 혹은, 마찬가지의 동작을 하도록 프로그래밍된 마이크로컴퓨터 등을 이용하여 구성되어도 좋다.
또한, 본 실시 형태에서는, 1 화소를 R, G, B의 3색의 방전 셀로 구성하는 예를 설명했지만, 1 화소를 4색 혹은 그 이상의 색의 방전 셀로 구성하는 패널에 있어서도, 본 실시 형태에 나타낸 구성을 적용하는 것은 가능하고, 마찬가지의 효과를 얻을 수 있다.
또한, 상술한 구동 회로는 일례를 나타낸 것으로, 구동 회로의 구성은 상술한 구성으로 한정되는 것은 아니다.
또한, 본 발명에 있어서의 실시 형태는, 주사 전극 SC1~주사 전극 SCn을 제 1 주사 전극 그룹과 제 2 주사 전극 그룹으로 분할하여, 기입 기간을, 제 1 주사 전극 그룹에 속하는 주사 전극의 각각 주사 펄스를 인가하는 제 1 기입 기간과 제 2 주사 전극 그룹에 속하는 주사 전극의 각각에 주사 펄스를 인가하는 제 2 기입 기간으로 구성하는, 이른바 2상 구동에 의한 패널의 구동 방법에도 적용시킬 수 있다.
또한, 본 발명에 있어서의 실시 형태는, 주사 전극과 주사 전극이 서로 인접하게 되고, 유지 전극과 유지 전극이 서로 인접하게 되는 전극 구조, 즉, 전면판에 설치되는 전극의 배열이, 「···, 주사 전극, 주사 전극, 유지 전극, 유지 전극, 주사 전극, 주사 전극,···」으로 되는 전극 구조의 패널에 있어서도 유효하다.
또한, 본 실시 형태에 있어서 나타낸 구체적인 각 수치, 예를 들면, 상승 램프 전압 L1, 하강 램프 전압 L2, 소거 램프 전압 L3, 하강 램프 전압 L4, 소거 램프 전압 L5의 각 경사 파형 전압의 기울기 등은, 화면 사이즈가 50 인치, 표시 전극 쌍(24)의 수가 1024인 패널(10)의 특성에 근거하여 설정한 것이며, 단지 실시 형태에 있어서의 일례를 나타낸 것에 지나지 않는다. 본 발명은 이러한 수치에 하등 한정되는 것은 아니며, 각 수치는 패널의 특성이나 플라스마 디스플레이 장치의 사양 등에 맞추어 최적으로 설정하는 것이 바람직하다. 또한, 이들 각 수치는, 상술한 효과를 얻을 수 있는 범위에서의 편차를 허용하는 것으로 한다. 또한, 서브필드 수나 각 서브필드의 휘도 가중치 등도 본 발명에 있어서의 실시 형태에 나타낸 값으로 한정되는 것은 아니며, 또한, 화상 신호 등에 근거하여 서브필드 구성을 전환하는 구성이어도 좋다.
(산업상의 이용 가능성)
본 발명은, 고정밀화된 패널에 있어서도, 벽 전하의 조정을 적정하게 행하여 안정된 기입 동작을 행하여, 화상 표시 품질을 향상할 수 있으므로, 플라스마 디스플레이 장치 및 패널의 구동 방법으로서 유용하다.
1 : 플라스마 디스플레이 장치 10 : 패널
21 : 전면 기판 22 : 주사 전극
23 : 유지 전극 24 : 표시 전극 쌍
25, 33 : 유전체층 26 : 보호층
31 : 배면 기판 32 : 데이터 전극
34 : 격벽 35 : 형광체층
41 : 화상 신호 처리 회로 42 : 데이터 전극 구동 회로
43 : 주사 전극 구동 회로 44 : 유지 전극 구동 회로
45 : 제어 신호 발생 회로 50 : 유지 펄스 발생 회로
51 : 초기화 파형 발생 회로 52 : 주사 펄스 발생 회로
53, 54, 55 : 미러 적분 회로
Q1, Q2, Q3, Q4, Q5, Q6, QH1~QHn, QL1~QLn : 스위칭 소자
C1, C2, C3, C31 : 콘덴서 Di31 : 다이오드
R1, R2, R3 : 저항 L1 : 상승 램프 전압
L2, L4 : 하강 램프 전압 L3, L5 : 소거 램프 전압

Claims (4)

  1. 복수의 주사 전극을 갖는 플라스마 디스플레이 패널과,
    초기화 기간과 기입 기간과 유지 기간을 갖는 서브필드를 1 필드 내에 복수 마련하여 계조 표시하는 서브필드법에 따른 구동 전압을 발생하여 상기 주사 전극에 인가하는 주사 전극 구동 회로를 구비하며,
    상기 주사 전극 구동 회로는,
    상기 유지 기간의 최후에, 베이스 전위로부터 제 1 전위까지 상승하는 제 1 경사 파형 전압을 상기 주사 전극에 인가하고,
    계속해서 상기 주사 전극의 전위를 상기 제 1 전위 이하의 제 2 전위로 하며,
    계속해서 상기 제 2 전위로부터 상기 제 1 전위보다 높은 제 3 전위까지 상승하는 제 2 경사 파형 전압을 상기 주사 전극에 인가하는
    것을 특징으로 하는 플라스마 디스플레이 장치.
  2. 제 1 항에 있어서,
    상기 주사 전극 구동 회로는, 상기 제 1 경사 파형 전압이 상기 제 1 전위에 도달한 후, 상기 주사 전극의 전위를 일단 상기 베이스 전위로 하고, 그 후, 상기 주사 전극의 전위를 상기 베이스 전위로부터 상기 제 2 전위로 하며, 계속해서 상기 제 2 전위로부터 상기 제 3 전위까지 상승하는 상기 제 2 경사 파형 전압을 상기 주사 전극에 인가하는 것을 특징으로 하는 플라스마 디스플레이 장치.
  3. 복수의 주사 전극을 갖는 플라스마 디스플레이 패널을, 초기화 기간과 기입 기간과 유지 기간을 갖는 서브필드를 1 필드 내에 복수 마련하여 계조 표시하는 서브필드법에 의해 구동하는 플라스마 디스플레이 패널의 구동 방법으로서,
    상기 유지 기간의 최후에, 베이스 전위로부터 제 1 전위까지 상승하는 제 1 경사 파형 전압을 상기 주사 전극에 인가하고,
    계속해서 상기 주사 전극의 전위를 상기 제 1 전위 이하의 제 2 전위로 하며,
    계속해서 상기 제 2 전위로부터 상기 제 1 전위보다 높은 제 3 전위까지 상승하는 제 2 경사 파형 전압을 상기 주사 전극에 인가하는
    것을 특징으로 하는 플라스마 디스플레이 패널의 구동 방법.
  4. 제 3 항에 있어서,
    상기 제 1 경사 파형 전압이 상기 제 1 전위에 도달한 후, 상기 주사 전극의 전위를 일단 상기 베이스 전위로 하고, 그 후, 상기 주사 전극의 전위를 상기 베이스 전위로부터 상기 제 2 전위로 하며, 계속해서 상기 제 2 전위로부터 상기 제 3 전위까지 상승하는 상기 제 2 경사 파형 전압을 상기 주사 전극에 인가하는 것을 특징으로 하는 플라스마 디스플레이 패널의 구동 방법.
KR1020137001535A 2010-08-02 2011-07-29 플라스마 디스플레이 장치 및 플라스마 디스플레이 패널의 구동 방법 KR20130030813A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2010173353 2010-08-02
JPJP-P-2010-173353 2010-08-02
PCT/JP2011/004311 WO2012017633A1 (ja) 2010-08-02 2011-07-29 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Publications (1)

Publication Number Publication Date
KR20130030813A true KR20130030813A (ko) 2013-03-27

Family

ID=45559155

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020137001535A KR20130030813A (ko) 2010-08-02 2011-07-29 플라스마 디스플레이 장치 및 플라스마 디스플레이 패널의 구동 방법

Country Status (5)

Country Link
US (1) US20130222358A1 (ko)
JP (1) JPWO2012017633A1 (ko)
KR (1) KR20130030813A (ko)
CN (1) CN103038810A (ko)
WO (1) WO2012017633A1 (ko)

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4349501B2 (ja) * 1999-06-25 2009-10-21 株式会社日立プラズマパテントライセンシング プラズマディスプレイパネルの駆動方法
JP2001350447A (ja) * 2000-06-06 2001-12-21 Pioneer Electronic Corp プラズマディスプレイパネルの駆動方法
JP2002351383A (ja) * 2001-05-28 2002-12-06 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP4061927B2 (ja) * 2002-03-11 2008-03-19 松下電器産業株式会社 プラズマディスプレイ装置
KR100590047B1 (ko) * 2004-10-19 2006-06-14 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100606418B1 (ko) * 2004-12-18 2006-07-31 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100705807B1 (ko) * 2005-06-13 2007-04-09 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100811603B1 (ko) * 2005-10-18 2008-03-11 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동방법
KR100917531B1 (ko) * 2006-02-28 2009-09-16 파나소닉 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
CN101375325B (zh) * 2006-11-15 2010-09-22 松下电器产业株式会社 等离子显示面板的驱动方法和等离子显示装置
JP2010107547A (ja) * 2008-10-28 2010-05-13 Panasonic Corp プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Also Published As

Publication number Publication date
US20130222358A1 (en) 2013-08-29
JPWO2012017633A1 (ja) 2013-10-03
WO2012017633A1 (ja) 2012-02-09
CN103038810A (zh) 2013-04-10

Similar Documents

Publication Publication Date Title
KR100963713B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법
KR101187476B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR101141115B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
KR20110033957A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
KR101196124B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
JP5310876B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR101185635B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
KR101019777B1 (ko) 플라즈마 디스플레이 패널 표시 장치와 그 구동 방법
KR101193753B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR20130030813A (ko) 플라스마 디스플레이 장치 및 플라스마 디스플레이 패널의 구동 방법
KR20120028378A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR20120011873A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
WO2012073516A1 (ja) プラズマディスプレイ装置の駆動方法およびプラズマディスプレイ装置
JP5263450B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012090451A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5252095B2 (ja) プラズマディスプレイ装置
JP2010266652A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2011085649A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2011059551A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2010019960A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application