KR20120011873A - 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20120011873A
KR20120011873A KR1020117026776A KR20117026776A KR20120011873A KR 20120011873 A KR20120011873 A KR 20120011873A KR 1020117026776 A KR1020117026776 A KR 1020117026776A KR 20117026776 A KR20117026776 A KR 20117026776A KR 20120011873 A KR20120011873 A KR 20120011873A
Authority
KR
South Korea
Prior art keywords
voltage
electrode
sustain
initialization
discharge
Prior art date
Application number
KR1020117026776A
Other languages
English (en)
Inventor
유이치 사카이
겐지 오가와
유타카 요시하마
게이지 아카마츠
Original Assignee
파나소닉 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 주식회사 filed Critical 파나소닉 주식회사
Publication of KR20120011873A publication Critical patent/KR20120011873A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames

Abstract

초기화 동작할 때에 방전셀 내에 불필요한 방전이 발생하는 것을 방지하고, 표시 화상의 흑휘도의 저감과 기입 방전의 안정화를 양립하여 화상 표시 품질을 높인다. 그것을 위해, 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍 및 데이터 전극을 갖는 방전셀을 복수 구비한 플라즈마 디스플레이 패널을, 초기화 기간과 기입 기간과 유지 기간을 갖는 서브필드를 1필드 내에 복수 마련하여 계조 표시하는 플라즈마 디스플레이 패널의 구동 방법에 있어서, 소정의 서브필드의 기입 기간에 있어서, 주사 펄스를 모든 주사 전극에 인가하는 것을 끝낸 후에, 제 1 전압으로부터 완만하게 하강하는 경사 전압을 유지 전극에 인가하고, 유지 전극에 하강하는 경사 전압을 인가하는 기간에, 제 2 전압을 데이터 전극에 인가한다.

Description

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치{METHOD FOR DRIVING PLASMA DISPLAY PANEL AND PLASMA DISPLAY DEVICE}
본 발명은, 벽걸이 텔레비전이나 대형 모니터에 이용되는 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치에 관한 것이다.
플라즈마 디스플레이 패널(이하, 「패널」이라고 약기한다)로서 대표적인 교류면 방전형 패널은, 대향 배치된 전면판과 배면판의 사이에 다수의 방전셀이 형성되어 있다. 전면판은, 1쌍의 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍이 전면 유리 기판 위에 서로 평행하게 복수 쌍 형성되어 있다. 그리고, 그들 표시 전극쌍을 덮도록 유전체층 및 보호층이 형성되어 있다. 배면판은, 배면 유리 기판 위에 복수의 평행한 데이터 전극이 형성되고, 그들 데이터 전극을 덮도록 유전체층이 형성되고, 그 위에 데이터 전극과 평행하게 복수의 격벽이 형성되어 있다. 그리고, 유전체층의 표면과 격벽의 측면에 형광체층이 형성되어 있다. 그리고, 표시 전극쌍과 데이터 전극이 입체 교차하도록 전면판과 배면판이 대향 배치되어 밀봉되어 있다. 밀봉된 내부의 방전 공간에는, 예컨대 분압비 5%의 제논을 포함하는 방전 가스가 봉입되어 있다. 여기서 표시 전극쌍과 데이터 전극이 대향하는 부분에 방전셀이 형성된다. 이러한 구성의 패널에 있어서, 각 방전셀 내에서 가스 방전에 의해 자외선을 발생시키고, 이 자외선으로 적색(R), 녹색(G) 및 청색(B)의 각 색의 형광체를 여기 발광시켜 컬러 표시를 행하고 있다.
패널을 구동하는 방법으로서는 일반적으로 서브필드법이 이용되고 있다. 서브필드법에서는, 1필드를 복수의 서브필드로 분할하고, 각각의 서브필드에서 각 방전셀의 발광과 비발광을 제어한다. 그리고, 1필드에 발생하는 발광의 횟수를 제어하는 것에 의해 계조 표시를 행한다.
각 서브필드는, 초기화 기간, 기입 기간 및 유지 기간을 갖는다. 초기화 기간에는, 각 주사 전극에 초기화 파형을 인가하여, 각 방전셀에서 초기화 방전을 발생시킨다. 이에 의해, 계속되는 기입 동작을 위해 필요한 벽전하를 각 방전셀에 형성함과 아울러, 기입 방전을 안정하게 발생시키기 위한 프라이밍 입자(기입 방전을 발생시키기 위한 여기 입자)를 발생시킨다.
기입 기간에는, 주사 전극에는 주사 펄스를 순차적으로 인가하고, 데이터 전극에는 표시해야 할 화상 신호에 대응한 기입 펄스를 선택적으로 인가한다. 이에 의해, 발광해야 할 방전셀에 있어서, 주사 전극과 데이터 전극의 사이에 기입 방전을 발생시켜, 벽전하를 형성한다(이하, 이 동작을 「기입」이라고도 적는다).
유지 기간에는, 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍에, 서브필드마다 정해진 횟수의 유지 펄스를 교대로 인가한다. 이에 의해, 기입 방전에 의한 벽전하 형성이 행해진 방전셀에서 유지 방전을 발생시켜, 그 방전셀의 형광체층이 발광한다. 이렇게 하여, 패널의 화상 표시 영역에 화상을 표시한다.
패널에 있어서의 화상 표시 품질을 높이는 데에 있어서 중요한 요인의 하나로 콘트라스트의 향상이 있다. 그리고, 서브필드법의 하나로서, 계조 표시에 관계하지 않는 발광을 가능한 한 줄여 콘트라스트비를 향상시키는 구동 방법이 개시되어 있다.
이 구동 방법에서는, 1필드를 구성하는 복수의 서브필드 중, 하나의 서브필드의 초기화 기간에는 모든 방전셀에 초기화 방전을 발생시키는 초기화 동작을 행한다. 또한, 다른 서브필드의 초기화 기간에는 직전의 유지 기간에 유지 방전을 행한 방전셀에 대하여 선택적으로 초기화 방전을 행하는 초기화 동작을 행한다.
유지 방전이 발생하지 않는 흑표시 영역의 휘도(이하, 「흑휘도」라고 약기한다)는 화상의 표시에 관계가 없는 발광에 의해 변화한다. 이 발광은, 예컨대, 초기화 방전에 의해 생기는 발광 등이다. 그러나, 상술한 구동 방법에서는, 흑표시 영역에서의 발광은 모든 방전셀에 초기화 동작을 행할 때의 미약 발광만이 된다. 이에 의해, 흑휘도를 저감하여 콘트라스트가 높은 화상 표시가 가능해진다(예컨대, 특허 문헌 1 참조).
최근에는, 패널의 대화면화, 고해상도화에 따라 화상 표시 품질의 향상이 더욱더 요구되고 있다.
그 때문에, 예컨대, 모든 방전셀에 초기화 방전을 발생시키는 초기화 동작을 행할 때의 초기화 파형의 최대 전압을 낮춰 초기화 방전시의 발광 휘도를 저감하여, 표시 화상의 흑휘도를 더욱 낮춘다고 하는 시도가 이루어지고 있다.
그러나, 초기화 파형의 최대 전압을 낮추면, 초기화 방전의 지속 시간이 짧아져, 각 전극상에 충분한 벽전하가 형성되지 않게 될 우려가 있다.
그래서, 초기화 방전을 발생시킬 때에, 데이터 전극에 정의 전압을 인가하고, 주사 전극-데이터 전극 사이에서 방전이 발생하는 것보다 먼저, 주사 전극-유지 전극 사이에서 방전을 발생시켜, 초기화 방전을 안정하게 발생시키는 시도도 이루어지고 있다(예컨대, 특허 문헌 2 참조).
그러나, 특허 문헌 2에 기재된 종래 기술에 있어서는, 데이터 전극에 정의 전압을 인가할 때에 유지 전극-데이터 전극 사이에 불필요한 방전이 발생하는 경우가 있다. 그와 같은 경우, 방전셀 내의 프라이밍 입자나 벽전하가 감소하여, 기입 방전이 정상적으로 발생하지 않는 경우가 있다. 이하, 기입 방전이 정상적으로 발생하지 않는 것을 「기입 불량」이라고도 적는다.
(선행 기술 문헌)
(특허 문헌)
(특허 문헌 1) 일본 특허 공개 제 2000-242224호 공보
(특허 문헌 2) 국제 공개 제 2008/018527호 공보
본 발명의 패널의 구동 방법은, 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍 및 데이터 전극을 갖는 방전셀을 복수 구비한 패널을, 주사 전극에 초기화 파형을 인가하여 방전셀에 초기화 방전을 발생시키는 초기화 기간과, 주사 전극에는 주사 펄스를 인가하고 유지 전극에는 제 1 전압을 인가하고 데이터 전극에는 선택적으로 기입 펄스를 인가하여 발광해야 할 방전셀에 기입 방전을 발생시키는 기입 기간과, 표시 전극쌍에 교대로 유지 펄스를 인가하여 기입 방전을 발생시킨 방전셀에 유지 방전을 발생시키는 유지 기간을 갖는 서브필드를 1필드 내에 복수 마련하여 계조 표시하는 패널의 구동 방법으로서, 소정의 서브필드에 있어서, 주사 펄스를 모든 주사 전극에 인가하는 것을 끝낸 후이면서, 또한 유지 펄스를 표시 전극쌍에 인가하기 전에, 제 1 전압으로부터 완만하게 하강하는 경사 전압을 유지 전극에 인가하고, 유지 전극에 그 하강하는 경사 전압을 인가하는 기간에, 제 2 전압을 데이터 전극에 인가하는 것을 특징으로 한다.
이에 의해, 데이터 전극에 정의 전압을 인가하여 초기화 동작할 때에, 방전셀 내에 불필요한 방전이 발생하는 것을 방지하고, 표시 화상의 흑휘도의 저감과 기입 방전의 안정화를 양립하여, 화상 표시 품질을 높이는 것이 가능해진다.
도 1은 본 발명의 실시의 형태 1에 있어서의 패널의 구조를 나타내는 분해 사시도이다.
도 2는 본 발명의 실시의 형태 1에 있어서의 패널의 전극 배열도이다.
도 3은 본 발명의 실시의 형태 1에 있어서의 패널의 각 전극에 인가하는 구동 전압 파형의 일례를 나타내는 파형도이다.
도 4는 본 발명의 실시의 형태 1에 있어서의 플라즈마 디스플레이 장치의 회로 블록도이다.
도 5는 본 발명의 실시의 형태 1에 있어서의 플라즈마 디스플레이 장치의 주사 전극 구동 회로의 한 구성예를 나타내는 회로도이다.
도 6은 본 발명의 실시의 형태 1에 있어서의 플라즈마 디스플레이 장치의 유지 전극 구동 회로의 한 구성예를 나타내는 회로도이다.
도 7은 본 발명의 실시의 형태 1에 있어서의 플라즈마 디스플레이 장치의 데이터 전극 구동 회로의 한 구성예를 나타내는 회로도이다.
도 8은 본 발명의 실시의 형태 1에 있어서의 특정셀 초기화 서브필드의 초기화 기간의 주사 전극 구동 회로의 동작의 일례를 설명하기 위한 타이밍 차트이다.
도 9는 본 발명의 실시의 형태 1에 있어서의 강제 초기화 파형 및 비초기화 파형의 발생 패턴의 일례를 나타내는 도면이다.
도 10은 본 발명의 실시의 형태 2에 있어서의 패널의 각 전극에 인가하는 구동 전압 파형의 일례를 나타내는 파형도이다.
도 11은 본 발명의 실시의 형태 2에 있어서의 플라즈마 디스플레이 장치의 유지 전극 구동 회로의 한 구성예를 나타내는 회로도이다.
도 12는 본 발명의 실시의 형태 3에 있어서의 패널의 각 전극에 인가하는 구동 전압 파형의 일례를 나타내는 파형도이다.
도 13은 본 발명의 실시의 형태 3에 있어서의 패널의 각 전극에 인가하는 구동 전압 파형의 다른 일례를 나타내는 파형도이다.
도 14는 본 발명의 실시의 형태 3에 있어서의 패널의 각 전극에 인가하는 구동 전압 파형의 또 다른 일례를 나타내는 파형도이다.
이하, 본 발명의 실시의 형태에 있어서의 플라즈마 디스플레이 장치에 대하여, 도면을 이용하여 설명한다.
(실시의 형태 1)
도 1은 본 발명의 실시의 형태 1에 있어서의 패널(10)의 구조를 나타내는 분해 사시도이다. 유리제의 전면판(21)상에는, 주사 전극(22)과 유지 전극(23)으로 이루어지는 표시 전극쌍(24)이 복수 형성되어 있다. 그리고 주사 전극(22)과 유지 전극(23)을 덮도록 유전체층(25)이 형성되고, 그 유전체층(25)상에 보호층(26)이 형성되어 있다. 또한, 보호층(26)은, 2차 전자 방출 계수가 크고, 또한 내구성이 우수한 산화마그네슘(MgO)을 주성분으로 하는 재료로 형성되어 있다.
배면판(31)상에는 데이터 전극(32)이 복수 형성되고, 데이터 전극(32)을 덮도록 유전체층(33)이 형성되고, 그 위에 우물정자(井) 형상의 격벽(34)이 형성되어 있다. 그리고, 격벽(34)의 측면 및 유전체층(33)상에는 적색(R), 녹색(G) 및 청색(B)의 각 색으로 발광하는 형광체층(35)이 마련되어 있다.
이들 전면판(21)과 배면판(31)은, 미소한 방전 공간을 사이에 두고 표시 전극쌍(24)과 데이터 전극(32)이 교차하도록 대향 배치되어 있다. 그리고, 그 외주부가 유리 프릿(glass frit) 등의 봉착재에 의해 봉착되어 있다. 그리고, 그 내부의 방전 공간에는, 네온과 제논의 혼합 가스가 방전 가스로서 봉입되어 있다. 또, 본 실시의 형태에서는, 발광 효율을 향상시키기 위해 제논 분압을 약 10%로 한 방전 가스를 이용하고 있다. 방전 공간은 격벽(34)에 의해 복수의 구획으로 나누어져 있고, 표시 전극쌍(24)과 데이터 전극(32)이 교차하는 부분에 방전셀이 형성되어 있다. 그리고 이들 방전셀이 방전, 발광하는 것에 의해 화상이 표시된다.
또, 패널(10)의 구조는 상술한 것에 한정되는 것은 아니고, 예컨대 스트라이프 형상의 격벽을 구비한 것이더라도 좋다. 또한, 방전 가스의 혼합 비율도 상술한 수치에 한정되는 것은 아니고, 그 밖의 혼합 비율이더라도 좋다.
도 2는 본 발명의 실시의 형태 1에 있어서의 패널(10)의 전극 배열도이다. 패널(10)에는, 행 방향으로 긴 n개의 주사 전극 SC1~주사 전극 SCn(도 1의 주사 전극(22)) 및 n개의 유지 전극 SU1~유지 전극 SUn(도 1의 유지 전극(23))이 배열되어 있다. 그리고, 열 방향으로 긴 m개의 데이터 전극 D1~데이터 전극 Dm(도 1의 데이터 전극(32))이 배열되어 있다. 그리고, 1쌍의 주사 전극 SCi(i=1~n) 및 유지 전극 SUi와 하나의 데이터 전극 Dk(k=1~m)가 교차한 부분에 방전셀이 형성되어 있다. 따라서, 방전셀은 방전 공간 내에 m×n개 형성되어 있다. 그리고, m×n개의 방전셀이 형성된 영역이 패널(10)의 표시 영역이 된다.
다음으로, 패널(10)을 구동하기 위한 구동 전압 파형과 그 동작의 개요에 대하여 설명한다. 또, 본 실시의 형태에 있어서의 플라즈마 디스플레이 장치는, 서브필드법에 의해 패널(10)을 구동하는 것으로 한다. 이 서브필드법에서는, 1필드를 시간축상에서 복수의 서브필드로 분할하고, 각 서브필드에 휘도 가중치를 각각 설정하여, 서브필드마다 각 방전셀의 발광ㆍ비발광을 제어함으로써 계조 표시를 행한다.
이 서브필드법에서는, 예컨대, 1필드를 8개의 서브필드(제 1 SF, 제 2 SF, …, 제 8 SF)로 구성하고, 각 서브필드는 각각 1, 2, 4, 8, 16, 32, 64, 128의 휘도 가중치를 갖는 구성으로 할 수 있다. 그리고, 각 서브필드의 유지 기간에 있어서는, 각각의 서브필드의 휘도 가중치에 소정의 휘도 배율을 곱한 수의 유지 펄스를 표시 전극쌍(24)의 각각에 인가한다.
또, 본 실시의 형태에서는, 초기화 기간에, 「강제 초기화 동작」을 포함하는 복수의 초기화 동작 중 어느 하나의 초기화 동작을 선택적으로 행한다. 이 복수의 초기화 동작이란, 예컨대, 「강제 초기화 동작」, 「비초기화 동작」, 「선택 초기화 동작」이다. 그리고, 복수의 서브필드 중, 하나의 서브필드의 초기화 기간에 있어서는, 「강제 초기화 동작」과 「비초기화 동작」을 선택적으로 행하는 초기화 동작을 행하고, 다른 서브필드의 초기화 기간에 있어서는 「선택 초기화 동작」을 행한다. 이렇게 하는 것에 의해, 계조 표시에 관계하지 않는 발광을 가능한 한 줄여, 표시 화상의 콘트라스트비를 향상시키는 것이 가능하다. 또, 이 「강제 초기화 동작」이란, 후술하는 강제 초기화 파형을 주사 전극(22)에 인가하고, 직전의 서브필드의 동작에 관계없이 방전셀에 초기화 방전을 발생시키는 초기화 동작이다. 또한, 「비초기화 동작」이란, 후술하는 상승 램프 전압 L1에 의한 초기화 방전을 방전셀에 발생시키지 않는 초기화 동작이다. 또한, 「선택 초기화 동작」이란, 직전의 서브필드의 유지 기간에 유지 방전을 발생시킨 방전셀에만 초기화 방전을 발생시키는 초기화 동작이다. 또한, 이하, 하나의 서브필드의 초기화 기간에 있어서 강제 초기화 동작과 비초기화 동작을 선택적으로 행하는 초기화 동작을 「특정셀 초기화 동작」이라고 호칭한다. 또한, 초기화 기간에 특정셀 초기화 동작을 행하는 서브필드를 「특정셀 초기화 서브필드」라고 호칭하고, 초기화 기간에 선택 초기화 동작을 행하는 서브필드를 「선택 초기화 서브필드」라고 호칭한다.
또, 본 실시의 형태에서는, 상술한 특정셀 초기화 서브필드 및 선택 초기화 서브필드에 더하여, 초기화 기간에 모든 방전셀에서 비초기화 동작을 행하는 비초기화 서브필드를 발생시키는 구성으로 하고 있다. 즉, 비초기화 서브필드는, 후술하는 상승 램프 전압 L1에 의한 초기화 방전을 모든 방전셀에서 발생시키지 않는 서브필드이다.
그리고, 본 실시의 형태에서는, 1필드를 8개의 서브필드(제 1 SF, 제 2 SF, …, 제 8 SF)로 구성하고, 제 1 SF는 특정셀 초기화 서브필드와 비초기화 서브필드 중 하나로 하고, 제 2 SF~제 8 SF는 선택 초기화 서브필드로 한다. 그리고, 각각의 방전셀에 있어서 강제 초기화 동작을 행하는 빈도가 복수의 필드에 1회가 되도록, 강제 초기화 동작을 행하는 방전셀을 필드마다 변경한다. 또, 본 실시의 형태에서는, 각각의 방전셀에 있어서 강제 초기화 동작을 행하는 빈도를 6필드에 1회로 하는 예를 설명한다.
이에 의해, 각각의 방전셀에서는, 강제 초기화 동작을 행하는 빈도가 복수의 필드에 1회가 된다. 예컨대, 본 실시의 형태에 나타내는 예에서는, 이 빈도는 6필드에 1회가 된다. 따라서, 매 필드에 1회의 비율로 강제 초기화 동작을 행하는 구성과 비교하여, 강제 초기화 동작을 행하는 빈도를 줄일 수 있다. 유지 방전을 발생시키지 않는 흑표시 영역의 휘도인 흑휘도는, 강제 초기화 동작의 빈도에 따라 변화한다. 따라서, 강제 초기화 동작의 빈도를 저감하는 것에 의해, 표시 화상에 있어서의 흑휘도를 저감하여, 콘트라스트를 높일 수 있다.
또, 이하, 특정셀 초기화 서브필드(예컨대, 제 1 SF로 한다)와 복수의 선택 초기화 서브필드(예컨대, 제 2 SF~제 8 SF로 한다)를 갖는 필드를 「특정셀 초기화 필드」라고 호칭하고, 비초기화 서브필드(예컨대, 제 1 SF로 한다)와 복수의 선택 초기화 서브필드(예컨대, 제 2 SF~제 8 SF로 한다)를 갖는 필드를 「비초기화 필드」라고 호칭한다.
그러나, 본 실시의 형태는, 서브필드의 수나 각 서브필드의 휘도 가중치가 상기 값에 한정되는 것이 아니다. 또한, 화상 신호 등에 근거하여 서브필드 구성을 전환하는 구성이더라도 좋다.
다음으로, 특정셀 초기화 필드를 예로 들어 구동 전압 파형을 설명한다.
도 3은 본 발명의 실시의 형태 1에 있어서의 패널(10)의 각 전극에 인가하는 구동 전압 파형의 일례를 나타내는 파형도이다. 도 3에는, 기입 기간에 있어서 최초로 기입 동작을 행하는 주사 전극 SC1, 기입 기간에 있어서 2번째로 기입 동작을 행하는 주사 전극 SC2, 기입 기간에 있어서 최후로 기입 동작을 행하는 주사 전극 SCn(예컨대, 주사 전극 SC1080), 유지 전극 SU1~유지 전극 SUn 및 데이터 전극 D1~데이터 전극 Dm의 구동 전압 파형을 나타낸다.
또한, 도 3에는, 2개의 서브필드의 구동 전압 파형을 나타낸다. 즉, 비초기화 필드의 최종 서브필드(제 8 SF)와, 특정셀 초기화 필드의 제 1 서브필드(제 1 SF)를 나타낸다. 본 실시의 형태에 있어서는, 특정셀 초기화 필드의 제 1 SF는 특정셀 초기화 서브필드이며, 특정셀 초기화 필드 및 비초기화 필드는 모두 제 1 SF를 제외한 서브필드는 선택 초기화 서브필드이다.
또한, 이하에 있어서의 주사 전극 SCi, 유지 전극 SUi, 데이터 전극 Dk는, 각 전극 중에서 서브필드 데이터에 근거하여 선택된 전극을 나타낸다. 이 서브필드 데이터란, 서브필드마다의 발광ㆍ비발광을 나타내는 데이터이다.
또, 도 3에는, 배치적으로 보아 위에서 (1+3×N)번째(N은 정수)의 주사 전극 SC(1+3×N)에는 강제 초기화 파형을 인가하고, 그 이외의 주사 전극(22)에는 비초기화 파형을 인가하는 예를 나타낸다. 이 강제 초기화 파형이란, 강제 초기화 동작을 행하기 위한 초기화 파형, 즉, 직전의 서브필드의 동작에 관계없이 방전셀에 초기화 방전을 발생시키는 초기화 파형이다. 또한, 비초기화 파형이란, 비초기화 동작을 행하기 위한 초기화 파형, 즉, 후술하는 상승 램프 전압 L1에 의한 초기화 방전을 방전셀에 발생시키지 않는 초기화 파형이다.
우선, 특정셀 초기화 필드인 제 1 SF에 대하여 설명한다.
제 1 SF의 초기화 기간 전반부에는, 유지 전극 SU1~유지 전극 SUn에는 0(V)을 인가하고, 데이터 전극 D1~데이터 전극 Dm에는 제 3 전압인 정의 전압 Vd를 인가한다. 그리고, 주사 전극 SC(1+3×N)에는, 전압 Vi1을 인가하고, 전압 Vi1로부터 전압 Vi2를 향하여 완만하게(예컨대, 약 0.5V/μsec의 기울기로) 상승하는 경사 전압(이하, 「상승 램프 전압 L1」이라고 호칭한다)을 인가한다. 이때, 전압 Vi1은, 유지 전극 SU(1+3×N)에 대하여 방전 개시 전압 미만의 전압으로 하고, 전압 Vi2는 유지 전극 SU(1+3×N)에 대하여 방전 개시 전압을 넘는 전압으로 한다.
이 상향 램프 전압 L1이 상승하는 사이에, 주사 전극 SC(1+3×N)과 유지 전극 SU(1+3×N)의 사이, 및 주사 전극 SC(1+3×N)과 데이터 전극 D1~데이터 전극 Dm의 사이에서 각각 미약한 초기화 방전이 지속하여 일어난다. 그리고, 주사 전극 SC(1+3×N) 상부에 부의 벽전압이 축적됨과 아울러, 주사 전극 SC(1+3×N)과 교차하는 데이터 전극 D1~데이터 전극 Dm 상부 및 유지 전극 SU(1+3×N) 상부에는 정의 벽전압이 축적된다. 이 전극 상부의 벽전압이란, 전극을 덮는 유전체층상, 보호층상, 형광체층상 등에 축적된 벽전하에 의해 생기는 전압을 나타낸다.
초기화 기간 후반부에는, 주사 전극 SC(1+3×N)의 인가 전압을, 전압 Vi2로부터 전압 Vi2보다 낮은 전압 Vi3으로 하강한다. 유지 전극 SU1~유지 전극 SUn에는 정의 전압 Ve를 인가하고, 데이터 전극 D1~데이터 전극 Dm에는 0(V)을 인가한다. 그리고, 주사 전극 SC(1+3×N)에, 전압 Vi3으로부터 부의 전압 Vi4를 향하여 완만하게(예컨대, 약 -0.5V/μsec의 기울기로) 하강하는 경사 전압(이하, 「하강 램프 전압 L2」라고 호칭한다)을 인가한다. 이때, 전압 Vi3은, 유지 전극 SU(1+3×N)에 대하여 방전 개시 전압 미만의 전압으로 하고, 전압 Vi4는 유지 전극 SU(1+3×N)에 대하여 방전 개시 전압을 넘는 전압으로 한다.
이 사이에, 주사 전극 SC(1+3×N)과 유지 전극 SU(1+3×N)의 사이, 및 주사 전극 SC(1+3×N)과 데이터 전극 D1~데이터 전극 Dm의 사이에서, 각각 미약한 초기화 방전이 일어난다. 그리고, 주사 전극 SC(1+3×N) 상부의 부의 벽전압 및 유지 전극 SU(1+3×N) 상부의 정의 벽전압이 약해지고, 주사 전극 SC(1+3×N)과 교차하는 데이터 전극 D1~데이터 전극 Dm 상부의 정의 벽전압은 기입 동작에 적합한 값으로 조정된다.
이상의 파형이, 직전의 서브필드의 동작에 관계없이 방전셀에 초기화 방전을 발생시키는 강제 초기화 파형이다. 그리고, 강제 초기화 파형을 주사 전극(22)에 인가하여 행하는 상술한 동작이 강제 초기화 동작이다.
한편, 주사 전극 SC(1+3×N) 이외의 주사 전극(22)은, 제 1 SF의 초기화 기간 전반부에는, 전압 Vi1을 인가하지 않고, 0(V)이 유지되고, 0(V)으로부터 전압 Vi2'를 향하여 완만하게 상승하는 상승 램프 전압 L1'를 인가한다. 이 상향 램프 전압 L1'는, 상승 램프 전압 L1과 같은 기울기로, 상승 램프 전압 L1과 같은 시간만큼 상승을 계속하는 것으로 한다. 따라서, 전압 Vi2'는 전압 Vi2로부터 전압 Vi1을 뺀 전압과 같은 전압이 된다. 이때, 전압 Vi2'는 유지 전극(23)에 대하여 방전 개시 전압 미만의 전압이 되도록 각 전압 및 상승 램프 전압 L1'를 설정한다. 이에 의해, 상승 램프 전압 L1'를 인가한 방전셀에서는, 상승 램프 전압 L1을 인가할 때와 같은 방전은 실질적으로 발생하지 않는다.
초기화 기간 후반부에는, 주사 전극 SC(1+3×N) 이외의 주사 전극(22)에도, 주사 전극 SC(1+3×N)과 같이, 하강 램프 전압 L2를 인가한다.
이상의 파형이, 비초기화 파형이다. 그리고, 비초기화 파형을 주사 전극(22)에 인가하여 행하는 상술한 동작이 비초기화 동작이다.
또, 강제 초기화 동작에 있어서는, 상승 램프 전압 L1의 최대 전압인 전압 Vi2의 크기에 따라 초기화 방전의 지속 시간이 변화한다. 따라서, 전압 Vi2를 작게 하면, 초기화 방전의 지속 시간을 짧게 할 수 있다. 그리고, 흑휘도는, 강제 초기화 동작에 의한 발광에 따라 변화하기 때문에, 초기화 방전의 지속 시간을 짧게 하는 것에 의해, 강제 초기화 동작시의 발광을 저감하여, 표시 화상의 흑휘도를 더욱 저감할 수 있다.
그러나, 초기화 방전의 지속 시간을 짧게 하면, 그만큼, 초기화 방전으로 형성하는 벽전하나 프라이밍 입자의 양이 적어진다. 그러면, 벽전하나 프라이밍 입자가 불충분한 상태로 다음 특정셀 초기화 필드에 있어서의 강제 초기화 동작을 행하지 않으면 안 되는 방전셀이 발생한다. 이러한 방전셀에서는, 강제 초기화 동작시에, 벽전하나 프라이밍 입자가 부족한 상태로 무리하게 방전하고자 하기 때문에, 강방전이 발생하여 버린다.
이 강방전은 다음과 같은 이유에 의해 발생한다고 생각된다.
상술한 바와 같이, 주사 전극(22), 유지 전극(23)의 상부는, 2차 전자 방출 계수가 큰 MgO를 주성분으로 하는 재료로 이루어지는 보호층(26)으로 덮여 있다. 한편, 데이터 전극(32)의 상부는 보호층(26)과 비교하여 2차 전자 방출 계수가 작은 형광체층(35)으로 덮여 있다. 그 때문에, 초기화 동작을 행할 때에는, 주사 전극(22)-데이터 전극(32) 사이보다 먼저, 주사 전극(22)-유지 전극(23) 사이에서 방전을 발생시키는 쪽이, 초기화 방전을 안정하게 발생시킬 수 있다.
그러나, 전압 Vi2를 작게 하면, 주사 전극(22)-유지 전극(23) 사이의 전위차가, 전압 Vi2가 클 때와 비교하여 작아져 버린다. 그 때문에, 주사 전극(22)-유지 전극(23) 사이에서 방전이 발생하는 것보다 먼저 주사 전극(22)-데이터 전극(32) 사이에서 방전이 발생할 가능성이 높아진다. 이때, 방전셀 내의 벽전하나 프라이밍이 적으면, 방전이 무리하게 발생하고자 하여, 강방전이 발생하는 것으로 생각된다.
상승 램프 전압 L1을 인가했을 때에 강방전이 발생한 방전셀에서는, 같은 강방전이 하강 램프 전압 L2의 인가시에도 발생하기 쉬운 것이 확인되어 있다. 그리고, 이러한 강방전이 발생한 방전셀은, 기입이 이루어진 것과 같은 벽전하 상태가 되는 경우가 있다. 이러한 경우, 그 방전셀에서는, 기입 동작의 유무에 관계없이 유지 방전이 발생하여 버린다. 이하, 이러한 현상에 의해 기입 동작의 유무에 관계없이 방전셀에 유지 방전이 발생하여 발광이 생기는 것을 「초기화 휘점」이라고 호칭한다.
또한, 벽전하나 프라이밍 입자는 시간의 경과와 함께 감소한다. 따라서, 각각의 방전셀에서 복수 필드에 1회의 비율로밖에 강제 초기화 동작을 행하지 않는 구성에서는, 매 필드에 1회의 비율로 강제 초기화 동작을 행하는 구성과 비교하여, 강제 초기화 동작을 행하는 간격이 길어져, 벽전하나 프라이밍 입자가 부족하기 쉬워진다. 그 때문에, 그와 같은 패널 구동을 행할 때에는 강방전이 발생하기 쉽고, 초기화 휘점도 발생하기 쉽다.
이 강방전은, 상술한 바와 같이, 주사 전극(22)-유지 전극(23) 사이보다 먼저 주사 전극(22)-데이터 전극(32) 사이에서 방전이 발생하는 것이 원인으로 발생한다고 생각된다. 따라서, 주사 전극(22)-데이터 전극(32) 사이보다 먼저, 주사 전극(22)-유지 전극(23) 사이에서 방전을 발생시킬 수 있으면, 강방전의 발생을 억제할 수 있다.
그것을 위해서는, 도 3에 나타내는 바와 같이, 상승 램프 전압 L1을 주사 전극(22)에 인가하는 기간에, 데이터 전극(32)에 정의 전압 Vd를 인가하면 된다. 이에 의해, 전압 Vd를 인가한 만큼 주사 전극(22)-데이터 전극(32) 사이의 전위차가 작아져, 주사 전극(22)-데이터 전극(32) 사이보다 먼저 주사 전극(22)-유지 전극(23) 사이에서 방전이 발생하기 쉬워진다. 이렇게 해서, 강방전의 발생을 억제할 수 있다.
또, 방전셀 내에 잔존하는 프라이밍 입자가 부족하면, 상승 램프 전압 L1을 주사 전극(22)에 인가하더라도 초기화 방전이 발생하지 않는 경우도 있다. 초기화 방전이 발생하지 않는 방전셀에서는, 계속되는 기입에 있어서 벽전하의 부족에 의한 기입 불량이 생겨, 유지 방전이 발생하지 않게 된다. 이하, 기입 동작의 유무에 관계없이 유지 방전이 발생하지 않는 방전셀을 「비점등셀」이라고 호칭한다. 그러나, 상승 램프 전압 L1을 인가하는 기간에, 데이터 전극(32)에 정의 전압 Vd를 인가하면, 초기화 방전을 안정하게 발생시킬 수 있기 때문에, 비점등셀의 발생을 방지하는 것도 가능해진다.
또, 본 발명에 있어서의 강제 초기화 파형은, 조금도 상술한 파형에 한정되는 것이 아니다. 강제 초기화 파형은, 직전의 서브필드의 동작에 관계없이 방전셀에 초기화 방전을 발생시키는 파형이면 어떠한 파형이더라도 괜찮다. 또한, 본 발명에 있어서의 비초기화 파형도, 조금도 상술한 파형에 한정되는 것이 아니다. 본 실시의 형태에 나타내는 비초기화 파형은, 초기화 기간의 전반부에 방전셀에 초기화 방전이 발생하지 않는 파형의 일례를 나타낸 것에 지나지 않고, 예컨대, 초기화 기간의 전반부를 0(V)에 클램프하는 파형 등, 초기화 기간의 전반부에 초기화 방전이 발생하지 않으면 어떠한 파형이더라도 괜찮다.
이상에 의해, 소정의 주사 전극(22)(예컨대, 주사 전극 SC(1+3×N))에 강제 초기화 파형을 인가하고, 다른 주사 전극(22)에 비초기화 파형을 인가하여, 특정한 방전셀에서 강제 초기화 동작을 행하고, 다른 방전셀에서 비초기화 동작을 행하는 특정셀 초기화 서브필드의 초기화 기간에 있어서의 특정셀 초기화 동작이 종료된다.
계속되는 기입 기간에는, 주사 전극 SC1~주사 전극 SCn에 대해서는 주사 펄스 전압 Va를 순차적으로 인가하고, 데이터 전극 D1~데이터 전극 Dm에 대해서는 발광시켜야 할 방전셀에 대응하는 데이터 전극 Dk(k=1~m)에 정의 기입 펄스 전압 Vd를 인가하여, 각 방전셀에 선택적으로 기입 방전을 발생시킨다.
구체적으로는, 우선 유지 전극 SU1~유지 전극 SUn에 제 1 전압인 정의 전압 Ve를, 주사 전극 SC1~주사 전극 SCn에 전압 Vcc를 인가한다.
그리고, 배치적으로 보아 위에서 1번째(1행째)의 주사 전극 SC1에 부의 주사 펄스 전압 Va를 인가함과 아울러, 데이터 전극 D1~데이터 전극 Dm 중 1행째에 발광시켜야 할 방전셀의 데이터 전극 Dk(k=1~m)에 정의 기입 펄스 전압 Vd를 인가한다. 이때 데이터 전극 Dk상과 주사 전극 SC1상의 교차부의 전압 차이는, 외부 인가 전압의 차이 (전압 Vd-전압 Va)에 데이터 전극 Dk상의 벽전압과 주사 전극 SC1상의 벽전압의 차이가 가산된 것이 되어 방전 개시 전압을 넘는다. 이에 의해, 데이터 전극 Dk와 주사 전극 SC1의 사이에 방전이 발생한다.
또한, 유지 전극 SU1~유지 전극 SUn에 전압 Ve를 인가하고 있기 때문에, 유지 전극 SU1상과 주사 전극 SC1상의 전압 차이는, 외부 인가 전압의 차이 (전압 Ve-전압 Va)에 유지 전극 SU1상의 벽전압과 주사 전극 SC1상의 벽전압의 차이가 가산된 것이 된다. 이때, 전압 Ve를, 방전 개시 전압을 약간 하회하는 정도의 전압값으로 설정하는 것에 의해, 유지 전극 SU1과 주사 전극 SC1의 사이를, 방전에는 이르지 않지만 방전이 발생하기 쉬운 상태로 할 수 있다. 이에 의해, 데이터 전극 Dk와 주사 전극 SC1의 사이에 발생하는 방전을 트리거로 하여, 데이터 전극 Dk와 교차하는 영역에 있는 유지 전극 SU1과 주사 전극 SC1의 사이에 방전을 발생시킬 수 있다.
이렇게 해서, 발광시켜야 할 방전셀에 기입 방전이 일어나, 주사 전극 SC1상에 정의 벽전압이 축적되고, 유지 전극 SU1상에 부의 벽전압이 축적되고, 데이터 전극 Dk상에도 부의 벽전압이 축적된다.
이렇게 하여, 1행째에 발광시켜야 할 방전셀에서 기입 방전을 일으켜 각 전극상에 벽전압을 축적한다. 한편, 기입 펄스 전압 Vd를 인가하지 않은 데이터 전극 D1~데이터 전극 Dm과 주사 전극 SC1의 교차부의 전압은 방전 개시 전압을 넘지 않기 때문에, 기입 방전은 발생하지 않는다. 이상의 기입 동작을 n행째의 방전셀에 이를 때까지 순차적으로 행하여, 기입 기간이 종료된다.
계속되는 유지 기간에는, 휘도 가중치에 소정의 휘도 배율을 곱한 수의 유지 펄스를 표시 전극쌍(24)에 교대로 인가한다. 그리고, 기입 방전을 발생시킨 방전셀에 유지 방전을 발생시켜, 그 방전셀을 발광시킨다.
구체적으로는, 우선 주사 전극 SC1~주사 전극 SCn에 정의 유지 펄스 전압 Vs를 인가함과 아울러 유지 전극 SU1~유지 전극 SUn에 베이스 전위가 되는 접지 전위, 즉 0(V)을 인가한다. 그러면 기입 방전을 일으킨 방전셀에서는, 주사 전극 SCi상과 유지 전극 SUi상의 전압 차이가, 유지 펄스 전압 Vs에, 주사 전극 SCi상의 벽전압과 유지 전극 SUi상의 벽전압의 차이가 가산된 것이 되어, 방전 개시 전압을 넘는다.
그리고, 주사 전극 SCi와 유지 전극 SUi의 사이에 유지 방전이 일어나고, 이때 발생한 자외선에 의해 형광체층(35)이 발광한다. 그리고 주사 전극 SCi상에 부의 벽전압이 축적되고, 유지 전극 SUi상에 정의 벽전압이 축적된다. 또한 데이터 전극 Dk상에도 정의 벽전압이 축적된다. 기입 기간에 있어서 기입 방전이 일어나지 않은 방전셀에서는 유지 방전은 발생하지 않는다.
계속해서, 주사 전극 SC1~주사 전극 SCn에는 베이스 전위가 되는 0(V)을, 유지 전극 SU1~유지 전극 SUn에는 유지 펄스 전압 Vs를 각각 인가한다. 그러면, 유지 방전을 일으킨 방전셀에서는, 유지 전극 SUi상과 주사 전극 SCi상의 전압 차이가 방전 개시 전압을 넘기 때문에, 다시 유지 전극 SUi와 주사 전극 SCi의 사이에 유지 방전이 일어나, 유지 전극 SUi상에 부의 벽전압이 축적되고, 주사 전극 SCi상에 정의 벽전압이 축적된다. 이후 마찬가지로, 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn에, 휘도 가중치에 휘도 배율을 곱한 수의 유지 펄스를 교대로 인가하여, 표시 전극쌍(24)의 전극 사이에 전위차를 준다. 이에 의해, 기입 기간에 있어서 기입 방전을 일으킨 방전셀에서 유지 방전이 계속하여 발생한다.
그리고, 유지 기간에 있어서의 유지 펄스의 발생 후에, 유지 전극 SU1~유지 전극 SUn 및 데이터 전극 D1~데이터 전극 Dm에는 0(V)을 인가한 채로, 주사 전극 SC1~주사 전극 SCn에, 0(V)으로부터 방전 개시 전압을 넘는 전압 Vers를 향하여 완만하게(예컨대, 약 10V/μsec의 기울기로) 상승하는 경사 전압(이하, 「소거 램프 전압 L3」이라고 호칭한다)을 인가한다. 이에 의해, 유지 방전을 일으킨 방전셀의 유지 전극 SUi와 주사 전극 SCi의 사이에, 미약한 방전이 지속하여 발생한다. 그리고, 이 미약한 방전으로 발생한 하전(荷電) 입자는, 유지 전극 SUi와 주사 전극 SCi의 사이의 전압 차이를 완화하도록, 유지 전극 SUi상 및 주사 전극 SCi상에 벽전하가 되어 축적되어 간다. 이에 의해, 데이터 전극 Dk상의 정의 벽전압을 남긴 채로, 주사 전극 SCi상의 벽전압 및 유지 전극 SUi상의 벽전압은, 주사 전극 SCi에 인가한 전압과 방전 개시 전압의 차이, 예컨대 (전압 Vers-방전 개시 전압)의 정도까지 약해진다.
그 후, 주사 전극 SC1~주사 전극 SCn에 인가하는 전압을 0(V)으로 되돌리고, 유지 기간에 있어서의 유지 동작이 종료된다.
다음으로, 선택 초기화 서브필드인 제 2 SF에 대하여 설명한다.
제 2 SF의 초기화 기간에는, 선택 초기화 파형을 모든 주사 전극(22)에 인가한다. 본 실시의 형태에 있어서의 선택 초기화 파형은, 강제 초기화 파형의 전반부를 생략한 구동 전압 파형이다. 구체적으로는, 유지 전극 SU1~유지 전극 SUn에는 전압 Ve를, 데이터 전극 D1~데이터 전극 Dm에는 0(V)을 각각 인가한다. 그리고, 주사 전극 SC1~주사 전극 SCn에는 방전 개시 전압 미만이 되는 전압(예컨대, 0(V))으로부터 부의 전압 Vi4를 향하여, 하강 램프 전압 L2와 같은 기울기로 하강하는 하강 램프 전압 L4를 인가한다.
이에 의해 직전의 서브필드(도 3에서는, 제 1 SF)의 유지 기간에 유지 방전을 일으킨 방전셀에서는 미약한 초기화 방전이 발생하여, 주사 전극 SCi 상부 및 유지 전극 SUi 상부의 벽전압이 약해지고, 데이터 전극 Dk(k=1~m) 상부의 벽전압도 기입 동작에 적합한 값으로 조정된다.
이상의 파형이, 직전의 서브필드의 유지 기간에 유지 방전을 발생시킨 방전셀에만 초기화 방전을 발생시키는 선택 초기화 파형이다. 그리고, 선택 초기화 파형을 모든 주사 전극(22)에 인가하여 행하는 상술한 동작이 선택 초기화 동작이다.
이상에 의해, 선택 초기화 서브필드의 초기화 기간에 있어서의 선택 초기화 동작이 종료된다.
또, 본 발명에 있어서의 선택 초기화 파형은, 조금도 상술한 파형에 한정되는 것이 아니다. 선택 초기화 파형은, 직전의 서브필드의 유지 기간에 유지 방전을 발생시킨 방전셀에만 초기화 방전을 발생시키는 파형이면 어떠한 파형이더라도 괜찮다. 예컨대, 본 실시의 형태에서는, 하강 램프 전압 L4를 모두 같은 기울기로 발생시키는 구성을 설명했지만, 하강 램프 전압 L4를 복수의 기간으로 나눠, 각 기간에 기울기를 바꿔 하강 램프 전압 L4를 발생시키는 구성으로 하더라도 좋다.
제 2 SF의 기입 기간에는, 제 1 SF의 기입 기간과 같은 구동 전압 파형을 각 전극에 인가한다. 또한, 제 2 SF의 유지 기간에는, 유지 펄스의 발생수를 제외하고, 제 1 SF의 유지 기간과 같은 구동 전압 파형을 각 전극에 인가한다.
또한, 제 3 SF 이후의 서브필드에서는, 유지 기간에 있어서의 유지 펄스의 발생수를 제외하고, 제 2 SF와 같은 구동 전압 파형을 각 전극에 인가한다.
또, 전압 Vd의 전압값을 크게 하면, 상승 램프 전압 L1을 주사 전극(22)에 인가하여 행하는 초기화 동작을 보다 안정하게 하여, 초기화 휘점 및 비점등셀의 발생을 방지하는 효과를 높일 수 있다. 그 때문에, 전압 Vd의 전압값은 가능한 한 높게 하는 것이 바람직하다.
그러나, 전압 Vd의 전압값을 높게 하면, 전압 Vd를 인가할 때에, 방전셀 내에 불필요한 방전이 발생하는 경우가 있다. 그리고, 전압 Vd의 전압값을 높게 할수록, 이 불필요한 방전이 발생할 가능성은 높아진다.
이 불필요한 방전은, 방전셀 내에 잔류하는 벽전하를 크게 감소시킨다. 또한, 비초기화 동작을 행하는 방전셀(도 3에 나타내는 예에서는, 예컨대 주사 전극 SC2, 주사 전극 SCn상에 형성되는 방전셀)에서는 강제 초기화 동작이 행해지지 않기 때문에, 상술한 벽전하가, 초기화되지 않는 채로, 계속되는 기입 동작에 사용되는 경우가 있다. 따라서, 비초기화 동작을 행하는 방전셀에서 이 불필요한 방전이 발생하면, 기입 동작에 필요한 벽전하가 크게 감소한 상태에서, 계속되는 기입 동작(예컨대, 제 1 SF의 기입 기간에 있어서의 기입 동작)이 행해지게 된다. 그 때문에, 그 방전셀에서는, 벽전하가 부족한 채로 기입 동작이 행해지게 되어, 기입 불량이 발생하여 비점등셀이 될 우려가 있다.
그래서, 본 실시의 형태에서는, 전압 Vd를 데이터 전극(32)에 인가할 때에, 불필요한 방전을 발생시키지 않도록, 소정의 서브필드에 있어서, 즉, 상승 램프 전압 L1에 의한 강제 초기화 동작을 행하는 서브필드의 직전의 서브필드에 있어서, 유지 전극(23)-데이터 전극(32) 사이에 미약한 방전을 발생시키는 것으로 한다.
구체적으로는, 특정셀 초기화 서브필드(본 실시의 형태에서는, 제 1 SF)의 직전의 서브필드(본 실시의 형태에서는, 제 8 SF)에 있어서, 주사 펄스를 모든 주사 전극(22)에 인가하는 것을 끝낸 후이면서, 또한 유지 펄스를 표시 전극쌍(24)에 인가하기 전에, 주사 전극 SC1~주사 전극 SCn에 0(V)을 인가하고, 유지 전극 SU1~유지 전극 SUn에는 제 1 전압인 정의 전압 Ve로부터 베이스 전위인 접지 전위까지 완만하게(예컨대, 약 -2.5V/μsec의 기울기로) 하강하는 하강 램프 전압 L5를 인가하는 것으로 한다. 그리고, 유지 전극 SU1~유지 전극 SUn에 하강 램프 전압 L5를 인가하는 기간에, 데이터 전극 D1~데이터 전극 Dm에는 제 2 전압인 정의 전압 Vd를 인가하는 것으로 한다.
이에 의해, 유지 전극 SU1~유지 전극 SUn과 데이터 전극 D1~데이터 전극 Dm의 사이에서 미약한 방전이 일어난다. 그리고, 이 미약한 방전에 의해, 유지 전극 SU1~유지 전극 SUn과 데이터 전극 D1~데이터 전극 Dm의 사이의 전위차를 상쇄하도록 데이터 전극 D1~데이터 전극 Dm 상부에 부의 벽전압이 축적된다.
따라서, 계속되는 특정셀 초기화 서브필드의 초기화 기간에 있어서 전압 Vd를 데이터 전극 D1~데이터 전극 Dm에 인가할 때에, 데이터 전극 D1~데이터 전극 Dm 상부의 전압은, 거기에 축적된 부의 벽전압만큼 저하되게 된다. 이에 의해, 전압 Vd를 데이터 전극 D1~데이터 전극 Dm에 인가할 때에 발생하는 불필요한 방전을 억제하는 것이 가능해진다.
이상이, 본 실시의 형태에 있어서의 패널(10)의 각 전극에 인가하는 구동 전압 파형의 개요이다.
또, 본 실시의 형태에서는, 제 2 전압과 제 3 전압이 서로 같은 전압(전압 Vd)인 구성을 설명했지만, 제 2 전압과 제 3 전압은 서로 다른 전압이더라도 좋다.
다음으로, 본 실시의 형태에 있어서의 플라즈마 디스플레이 장치의 구성에 대하여 설명한다. 도 4는 본 발명의 실시의 형태 1에 있어서의 플라즈마 디스플레이 장치(1)의 회로 블록도이다. 플라즈마 디스플레이 장치(1)는, 패널(10), 화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43), 유지 전극 구동 회로(44), 타이밍 발생 회로(45) 및 각 회로 블록에 필요한 전원을 공급하는 전원 회로(도시하지 않음)를 구비하고 있다.
화상 신호 처리 회로(41)는, 패널(10)의 화소수에 따라, 입력된 화상 신호 sig를 서브필드마다의 발광ㆍ비발광을 나타내는 서브필드 데이터로 변환한다.
타이밍 발생 회로(45)는, 수평 동기 신호 H 및 수직 동기 신호 V에 근거하여, 각 회로 블록의 동작을 제어하는 각종 타이밍 신호를 발생시켜, 각각의 회로 블록(화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43) 및 유지 전극 구동 회로(44))에 공급한다.
데이터 전극 구동 회로(42)는, 서브필드마다의 서브필드 데이터를 각 데이터 전극 D1~데이터 전극 Dm에 대응하는 신호로 변환하고, 타이밍 발생 회로(45)로부터 공급되는 타이밍 신호에 근거하여 각 데이터 전극 D1~데이터 전극 Dm을 구동한다.
주사 전극 구동 회로(43)는, 초기화 기간에 있어서 주사 전극 SC1~주사 전극 SCn에 인가하는 초기화 파형을 발생시키는 초기화 파형 발생 회로, 유지 기간에 있어서 주사 전극 SC1~주사 전극 SCn에 인가하는 유지 펄스를 발생시키는 유지 펄스 발생 회로, 복수의 주사 전극 구동 IC(이하, 「주사 IC」라고 약기한다)를 구비하여 기입 기간에 있어서 주사 전극 SC1~주사 전극 SCn에 인가하는 주사 펄스를 발생시키는 주사 펄스 발생 회로를 갖는다. 그리고, 타이밍 발생 회로(45)로부터 공급되는 타이밍 신호에 근거하여 각 주사 전극 SC1~주사 전극 SCn을 구동한다.
유지 전극 구동 회로(44)는, 유지 펄스 발생 회로 및 전압 Ve를 발생시키는 회로를 구비하고, 타이밍 발생 회로(45)로부터 공급되는 타이밍 신호에 근거하여 유지 전극 SU1~유지 전극 SUn을 구동한다.
다음으로, 주사 전극 구동 회로(43)의 상세와 그 동작에 대하여 설명한다.
도 5는 본 발명의 실시의 형태 1에 있어서의 플라즈마 디스플레이 장치(1)의 주사 전극 구동 회로(43)의 한 구성예를 나타내는 회로도이다. 주사 전극 구동 회로(43)는, 유지 펄스를 발생시키는 유지 펄스 발생 회로(50), 초기화 파형을 발생시키는 초기화 파형 발생 회로(51), 주사 펄스를 발생시키는 주사 펄스 발생 회로(52)를 구비한다. 주사 펄스 발생 회로(52)의 각 출력 단자는 패널(10)의 주사 전극 SC1~주사 전극 SCn의 각각에 접속되어 있다. 또, 본 실시의 형태에서는, 주사 펄스 발생 회로(52)에 입력되는 전압을 「기준 전위 A」라고 적는다. 또한, 이하의 설명에 있어서, 스위칭 소자를 도통하는 동작을 「온」, 차단하는 동작을 「오프」라고 표기하고, 스위칭 소자를 온하는 신호를 「Hi」, 오프하는 신호를 「Lo」라고 표기한다.
또한, 도 5에는, 부의 전압 Va를 이용한 회로(예컨대, 밀러 적분 회로(54))를 동작시키고 있을 때에, 그 회로와, 유지 펄스 발생 회로(50), 전압 Vr을 이용한 회로(예컨대, 밀러 적분 회로(53)) 및 전압 Vers를 이용한 회로(예컨대, 밀러 적분 회로(55))를 전기적으로 분리하기 위한 스위칭 소자 Q7을 이용한 분리 회로를 나타내고 있다. 또한, 전압 Vr을 이용한 회로(예컨대, 밀러 적분 회로(53))를 동작시키고 있을 때에, 그 회로와, 전압 Vr보다 낮은 전압의 전압 Vers를 이용한 회로(예컨대, 밀러 적분 회로(55))를 전기적으로 분리하기 위한 스위칭 소자 Q6을 이용한 분리 회로를 나타내고 있다.
유지 펄스 발생 회로(50)는, 일반적으로 이용되고 있는 전력 회수 회로와 클램프 회로를 구비한다. 그리고, 타이밍 발생 회로(45)로부터 출력되는 타이밍 신호에 근거하여, 내부에 구비한 각 스위칭 소자를 전환하여 유지 펄스를 발생시킨다. 또, 도 5에서는, 타이밍 신호의 신호 경로의 상세는 생략한다.
주사 펄스 발생 회로(52)는, n개의 주사 전극 SC1~주사 전극 SCn의 각각에 주사 펄스를 인가하기 위한 스위칭 소자 QH1~스위칭 소자 QHn 및 스위칭 소자 QL1~스위칭 소자 QLn을 구비하고 있다. 스위칭 소자 QHj(j=1~n)의 한쪽의 단자와 스위칭 소자 QLj의 한쪽의 단자는 서로 접속되어 있고, 그 접속 부분이 주사 펄스 발생 회로(52)의 출력 단자가 되어, 주사 전극 SCj에 접속되어 있다. 또한, 스위칭 소자 QHj의 다른 쪽의 단자는 입력 단자 INb가 되어 있고, 스위칭 소자 QLj의 다른 쪽의 단자는 입력 단자 INa가 되어 있다. 또, 스위칭 소자 QH1~스위칭 소자 QHn, 스위칭 소자 QL1~스위칭 소자 QLn은 복수의 출력마다 합쳐져 IC화되어 있다. 이 IC가 주사 IC이다.
또한, 주사 펄스 발생 회로(52)는, 기입 기간에 있어서 기준 전위 A를 부의 전압 Va에 접속하기 위한 스위칭 소자 Q5와, 기준 전위 A에 전압 Vsc를 중첩한 전압 Vc를 발생시키기 위한 전원 VSC, 다이오드 Di31, 콘덴서 C31을 구비하고 있다. 그리고, 스위칭 소자 QH1~스위칭 소자 QHn의 입력 단자 INb에는 전압 Vc가 접속되고, 스위칭 소자 QL1~스위칭 소자 QLn의 입력 단자 INa에는 기준 전위 A가 접속되어 있다.
이와 같이 구성된 주사 펄스 발생 회로(52)에서는, 기입 기간에 있어서는, 스위칭 소자 Q5를 온으로 하여 기준 전위 A를 부의 전압 Va와 같게 하여, 입력 단자 INa에는 부의 전압 Va를 인가한다. 또한, 입력 단자 INb에는, 전압 Va+전압 Vsc가 된 전압 Vc(도 3에 나타내는 전압 Vcc)를 인가한다. 그리고, 서브필드 데이터에 근거하여, 주사 펄스를 인가하는 주사 전극 SCi에 대해서는, 스위칭 소자 QHi를 오프, 스위칭 소자 QLi를 온으로 하는 것에 의해, 스위칭 소자 QLi를 경유하여 주사 전극 SCi에 부의 주사 펄스 전압 Va를 인가한다. 주사 펄스를 인가하지 않는 주사 전극 SCh(h는, 1~n 중 i를 제외한 것)에 대해서는, 스위칭 소자 QLh를 오프, 스위칭 소자 QHh를 온으로 하는 것에 의해, 스위칭 소자 QHh를 경유하여 주사 전극 SCh에 전압 Va+전압 Vsc를 인가한다.
또한, 주사 펄스 발생 회로(52)는, 유지 기간에 있어서는, 유지 펄스 발생 회로(50)의 전압 파형을 출력하도록 타이밍 발생 회로(45)에 의해 제어되는 것으로 한다.
또, 주사 펄스 발생 회로(52)의 초기화 기간에 있어서의 동작의 상세는 후술한다.
초기화 파형 발생 회로(51)는, 밀러 적분 회로(53), 밀러 적분 회로(54) 및 밀러 적분 회로(55)를 갖는다. 도 5에는, 밀러 적분 회로(53)의 입력 단자를 입력 단자 IN1, 밀러 적분 회로(54)의 입력 단자를 입력 단자 IN2, 밀러 적분 회로(55)의 입력 단자를 입력 단자 IN3으로서 나타내고 있다. 또, 밀러 적분 회로(53) 및 밀러 적분 회로(55)는 상승하는 경사 전압을 발생시키는 경사 전압 발생 회로이며, 밀러 적분 회로(54)는 하강하는 경사 전압을 발생시키는 경사 전압 발생 회로이다.
밀러 적분 회로(53)는, 스위칭 소자 Q1과 콘덴서 C1과 저항 R1을 갖는다. 그리고, 초기화 동작시에, 주사 전극 구동 회로(43)의 기준 전위 A를 전압 Vi2'까지 램프 형상으로 완만하게(예컨대, 0.5V/μsec로) 상승시켜 상승 램프 전압 L1'를 발생시킨다.
밀러 적분 회로(55)는, 스위칭 소자 Q3과 콘덴서 C3과 저항 R3을 갖는다. 그리고, 유지 기간의 최후에, 기준 전위 A를 상승 램프 전압 L1보다 급한 기울기(예컨대, 10V/μsec)로 전압 Vers까지 상승시켜 소거 램프 전압 L3을 발생시킨다.
밀러 적분 회로(54)는, 스위칭 소자 Q2와 콘덴서 C2와 저항 R2를 갖는다. 그리고, 초기화 동작시에, 기준 전위 A를 전압 Vi4까지 램프 형상으로 완만하게(예컨대, -0.5V/μsec의 기울기로) 하강시켜 하강 램프 전압 L2 및 하강 램프 전압 L4를 발생시킨다.
도 6은 본 발명의 실시의 형태 1에 있어서의 플라즈마 디스플레이 장치(1)의 유지 전극 구동 회로(44)의 한 구성예를 나타내는 회로도이다. 또, 도 6에는 패널(10)의 전극간 용량을 Cp로서 나타내고, 주사 전극 구동 회로(43)의 회로도는 생략하고 있다.
유지 전극 구동 회로(44)는, 유지 펄스 발생 회로(50)와 거의 같은 구성의 유지 펄스 발생 회로(80)를 구비하고, 패널(10)의 유지 전극 SU1~유지 전극 SUn에 접속되어 있다. 그리고, 유지 펄스 발생 회로(80)는, 타이밍 발생 회로(45)로부터 출력되는 타이밍 신호에 근거하여, 내부에 구비한 각 스위칭 소자를 전환하여 유지 펄스를 발생시킨다. 또, 도 6에서는, 타이밍 신호의 신호 경로의 상세는 생략한다.
또한, 유지 전극 구동 회로(44)는, 전압 Ve를 발생시키는 전원 VE와, 전압 Ve를 유지 전극 SU1~유지 전극 SUn에 인가하기 위한 스위칭 소자 Q26 및 스위칭 소자 Q27과, 역류 방지용 다이오드 Di30을 갖는다.
또한, 유지 전극 구동 회로(44)는, 하강하는 경사 전압을 발생시키는 경사 전압 발생 회로인 밀러 적분 회로(56)를 갖는다. 도 6에는, 밀러 적분 회로(56)의 입력 단자를 입력 단자 IN4로서 나타내고 있다. 밀러 적분 회로(56)는, 스위칭 소자 Q4와 콘덴서 C4와 저항 R4를 갖는다.
그리고, 유지 전극 구동 회로(44)는, 타이밍 신호에 근거하여, 주사 펄스를 주사 전극 SC1~주사 전극 SCn에 인가하는 기간은 스위칭 소자 Q26 및 스위칭 소자 Q27을 온으로 하여, 제 1 전압인 전압 Ve를 유지 전극 SU1~유지 전극 SUn에 인가한다.
주사 펄스를 주사 전극 SC1~주사 전극 SCn의 모두에 인가하는 것을 끝낸 후는, 스위칭 소자 Q26 및 스위칭 소자 Q27을 오프로 함과 아울러 밀러 적분 회로(56)의 입력 단자 IN4를 「Hi」로 한다. 구체적으로는 입력 단자 IN4에, 소정의 정전류를 입력한다. 이때, 경사 전압의 기울기가 소망하는 값(예컨대, -2.5V/μsec)이 되도록, 입력 단자 IN4에 입력하는 정전류를 발생시킨다. 이에 의해, 콘덴서 C4를 향하여 일정한 전류가 흘러, 스위칭 소자 Q4의 드레인 전압이 램프 형상으로 하강하기 시작하고, 유지 전극 SU1~유지 전극 SUn의 전압이, 전압 Ve로부터 베이스 전위인 접지 전위를 향하여 램프 형상으로(예컨대, -2.5V/μsec의 기울기로) 하강하기 시작한다. 그리고, 유지 전극 SU1~유지 전극 SUn의 전압이 접지 전위에 도달할 때까지 입력 단자 IN4를 「Hi」로 유지하고, 이 전압의 하강을 계속한다. 본 실시의 형태에서는, 이렇게 하여, 하강 램프 전압 L5를 발생시킨다.
또, 하강 램프 전압 L5를 발생시키는 구성은, 조금도 도 6에 나타내는 구성에 한정되는 것이 아니다. 유지 전극 SU1~유지 전극 SUn에 인가하는 전압을 소망하는 기울기로 램프 형상으로 하강시킬 수 있으면, 어떠한 구성이더라도 괜찮다.
도 7은 본 발명의 실시의 형태 1에 있어서의 플라즈마 디스플레이 장치(1)의 데이터 전극 구동 회로(42)의 한 구성예를 나타내는 회로도이다.
데이터 전극 구동 회로(42)는, 스위칭 소자 Q1D1~스위칭 소자 Q1Dm 및 스위칭 소자 Q2D1~스위칭 소자 Q2Dm을 갖고 있다. 스위칭 소자 Q1Dg(g=1~m)의 한쪽의 단자와 스위칭 소자 Q2Dg의 한쪽의 단자는 서로 접속되어 있고, 그 접속 부분이 데이터 전극 구동 회로(42)의 출력 단자가 되어, 데이터 전극 Dg에 접속되어 있다. 그리고, 스위칭 소자 Q1Dg의 다른 쪽의 단자는 전압 Vd를 발생시키는 전원 VD에 접속되고, 스위칭 소자 Q2Dg의 다른 쪽의 단자는 접지 전위에 접속되어 있다. 또, 도 7에는, 스위칭 소자 Q1Dg와 스위칭 소자 Q2Dg의 각각에 공통한 입력 단자를 단자 INDg로서 나타내고 있다. 또한, 도 7에서는, 타이밍 신호의 신호 경로의 상세는 생략한다.
그리고, 데이터 전극 구동 회로(42)는, 타이밍 신호에 근거하여, 기입 기간에 있어서는, 스위칭 소자 Q1Dk를 온으로 하고, 스위칭 소자 Q2Dk를 오프로 하여, 데이터 전극 Dk에 기입 펄스 전압 Vd를 인가한다. 또한, 하강 램프 전압 L5를 유지 전극 SU1~유지 전극 SUn에 인가하는 기간은, 스위칭 소자 Q1D1~스위칭 소자 Q1Dm을 온으로 하고, 스위칭 소자 Q2D1~스위칭 소자 Q2Dm을 오프로 하여, 데이터 전극 D1~데이터 전극 Dm에 전압 Vd를 인가한다.
다음으로, 특정셀 초기화 서브필드의 초기화 기간에 있어서, 강제 초기화 파형 및 비초기화 파형을 발생시키는 동작을 도 8을 이용하여 설명한다.
도 8은 본 발명의 실시의 형태 1에 있어서의 특정셀 초기화 서브필드의 초기화 기간의 주사 전극 구동 회로(43)의 동작의 일례를 설명하기 위한 타이밍 차트이다. 또, 이 도면에서는, 강제 초기화 파형을 인가하는 주사 전극(22)을 「주사 전극 SCx」라고 나타내고, 비초기화 파형을 인가하는 주사 전극(22)을 「주사 전극 SCy」라고 나타낸다.
또, 선택 초기화 서브필드에 있어서 선택 초기화 파형을 발생시킬 때의 주사 전극 구동 회로(43)의 동작에 대해서는 설명을 생략하지만, 선택 초기화 파형인 하강 램프 전압 L4를 발생시키는 동작은, 도 8에 나타내는 하강 램프 전압 L2를 발생시키는 동작과 같다. 또한, 비초기화 서브필드에 있어서의 비초기화 동작은, 초기화 기간에 비초기화 파형을 발생시켜 모든 주사 전극(22)에 인가하는 동작이기 때문에, 비초기화 서브필드의 초기화 기간에 있어서의 주사 전극 구동 회로(43)의 동작에 대해서도 설명을 생략한다.
또한, 도 8에서는, 초기화 기간을 기간 T1~기간 T4로 나타내는 4개의 기간으로 분할하고, 각각의 기간에 대하여 설명한다. 또한, 이하, 전압 Vi1은 전압 Vsc와 같은 것으로 하고, 전압 Vi2는 전압 Vsc+전압 Vr과 같은 것으로 하고, 전압 Vi2'는 전압 Vr과 같은 것으로 하고, 전압 Vi3은 유지 펄스를 발생시킬 때에 이용하는 전압 Vs와 같은 것으로 하고, 전압 Vi4는 부의 전압 Va와 같은 것으로 하여 설명한다. 또한, 도면에는 스위칭 소자를 온하는 신호를 「Hi」, 오프하는 신호를 「Lo」라고 표기한다.
또, 도 8에는, 전압 Vs가 전압 Vsc보다 높은 전압값으로 설정된 예를 나타내고 있지만, 전압 Vs와 전압 Vsc가 서로 같은 전압값이더라도 좋고, 혹은, 전압 Vs 쪽이 전압 Vsc보다 낮은 전압값이더라도 괜찮다.
우선, 기간 T1에 들어가기 전에 유지 펄스 발생 회로(50)의 클램프 회로를 동작시켜 기준 전위 A를 0(V)으로 하여 두고, 스위칭 소자 QH1~스위칭 소자 QHn을 오프, 스위칭 소자 QL1~스위칭 소자 QLn을 온으로 하여, 주사 전극 SC1~주사 전극 SCn에 기준 전위 A, 즉 0(V)을 인가한다.
(기간 T1)
기간 T1에는, 주사 전극 SCx에 접속된 스위칭 소자 QHx를 온으로 하고, 스위칭 소자 QLx를 오프로 한다. 이에 의해, 강제 초기화 파형을 인가하는 주사 전극 SCx에는, 기준 전위 A(이때, 0(V))에 전압 Vsc를 중첩한 전압 Vc(즉, 전압 Vc=전압 Vsc)를 인가한다.
한편, 주사 전극 SCy에 접속된 스위칭 소자 QHy는 오프를, 스위칭 소자 QLy는 온을 각각 유지한 채로 한다. 이에 의해, 비초기화 파형을 인가하는 주사 전극 SCy에는, 기준 전위 A, 즉 0(V)을 인가한다.
(기간 T2)
기간 T2에는, 스위칭 소자 QH1~스위칭 소자 QHn, 스위칭 소자 QL1~스위칭 소자 QLn은, 기간 T1과 같은 상태를 유지한다. 즉, 주사 전극 SCx에 접속된 스위칭 소자 QHx는 온을, 스위칭 소자 QLx는 오프를 각각 유지하고, 주사 전극 SCy에 접속된 스위칭 소자 QHy는 오프를, 스위칭 소자 QLy는 온을 각각 유지한다.
다음으로, 상승 램프 전압 L1'를 발생시키는 밀러 적분 회로(53)의 입력 단자 IN1을 「Hi」로 한다. 구체적으로는 입력 단자 IN1에, 소정의 정전류를 입력한다. 이에 의해, 콘덴서 C1을 향하여 일정한 전류가 흘러, 스위칭 소자 Q1의 소스 전압이 램프 형상으로 상승하고, 기준 전위 A가 0(V)으로부터 램프 형상으로 상승하기 시작한다. 이 전압 상승은, 입력 단자 IN1을 「Hi」로 하고 있는 기간, 또는, 기준 전위 A가 전압 Vr에 도달할 때까지 계속시킬 수 있다.
이때, 경사 전압의 기울기가 소망하는 값(예컨대, 0.5V/μsec)이 되도록, 입력 단자 IN1에 입력하는 정전류를 발생시킨다. 이렇게 해서, 0(V)으로부터 전압 Vi2'(본 실시의 형태에서는, 전압 Vr과 같다)를 향하여 상승하는 상승 램프 전압 L1'를 발생시킨다.
스위칭 소자 QHy는 오프, 스위칭 소자 QLy는 온이기 때문에, 주사 전극 SCy에는, 이 상향 램프 전압 L1'가 그대로 인가된다.
한편, 스위칭 소자 QHx는 온, 스위칭 소자 QLx는 오프이기 때문에, 주사 전극 SCx에는, 이 상향 램프 전압 L1'에 전압 Vsc가 중첩된 전압, 즉 전압 Vi1(본 실시의 형태에서는, 전압 Vsc와 같다)로부터 전압 Vi2(본 실시의 형태에서는, 전압 Vsc+전압 Vr과 같다)를 향하여 상승하는 상승 램프 전압 L1이 인가된다.
(기간 T3)
기간 T3에는 입력 단자 IN1을 「Lo」로 한다. 구체적으로는, 입력 단자 IN1로의 정전류 입력을 정지한다. 이렇게 해서, 밀러 적분 회로(53)의 동작을 정지시킨다. 또한, 스위칭 소자 QH1~스위칭 소자 QHn을 오프, 스위칭 소자 QL1~스위칭 소자 QLn을 온으로 하여, 기준 전위 A를 주사 전극 SC1~주사 전극 SCn에 인가한다. 또한, 유지 펄스 발생 회로(50)의 클램프 회로를 동작시켜 기준 전위 A를 전압 Vs로 한다. 이에 의해, 주사 전극 SC1~주사 전극 SCn의 전압은 전압 Vi3(본 실시의 형태에서는, 전압 Vs와 같다)까지 저하된다.
(기간 T4)
기간 T4에는, 스위칭 소자 QH1~스위칭 소자 QHn, 스위칭 소자 QL1~스위칭 소자 QLn은, 기간 T3과 같은 상태를 유지한다.
다음으로, 하강 램프 전압 L2를 발생시키는 밀러 적분 회로(54)의 입력 단자 IN2를 「Hi」로 한다. 구체적으로는 입력 단자 IN2에, 소정의 정전류를 입력한다. 이에 의해, 콘덴서 C2를 향하여 일정한 전류가 흘러, 스위칭 소자 Q2의 드레인 전압이 램프 형상으로 하강하기 시작하고, 주사 전극 구동 회로(43)의 출력 전압도, 부의 전압 Vi4를 향하여 램프 형상으로 하강하기 시작한다. 이 전압 하강은, 입력 단자 IN2를 「Hi」로 하고 있는 기간, 또는, 기준 전위 A가 전압 Va에 도달할 때까지 계속시킬 수 있다.
이때, 경사 전압의 기울기가 소망하는 값(예컨대, -0.5V/μsec)이 되도록, 입력 단자 IN2에 입력하는 정전류를 발생시킨다.
그리고, 주사 전극 구동 회로(43)의 출력 전압이 부의 전압 Vi4(본 실시의 형태에서는, 전압 Va와 같다)에 도달하면, 입력 단자 IN2를 「Lo」로 한다. 구체적으로는, 입력 단자 IN2로의 정전류 입력을 정지한다. 이렇게 해서, 밀러 적분 회로(54)의 동작을 정지시킨다.
이렇게 해서, 전압 Vi3(본 실시의 형태에서는, 전압 Vs와 같다)으로부터 부의 전압 Vi4를 향하여 하강하는 하강 램프 전압 L2를 발생시켜, 주사 전극 SC1~주사 전극 SCn에 인가한다.
또, 입력 단자 IN2를 「Lo」로 하여 밀러 적분 회로(54)의 동작을 정지시키면, 스위칭 소자 Q5를 온으로 하여, 기준 전위 A를 전압 Va로 한다. 또한, 스위칭 소자 QH1~스위칭 소자 QHn을 온, 스위칭 소자 QL1~스위칭 소자 QLn을 오프로 한다. 이렇게 해서, 기준 전위 A에 전압 Vsc를 중첩한 전압 Vc, 즉, 전압 Vcc(본 실시의 형태에서는, 전압 Va+전압 Vsc와 같다)를 주사 전극 SC1~주사 전극 SCn에 인가하고, 계속되는 기입 기간에 대비한다.
본 실시의 형태에서는, 이렇게 하여, 특정셀 초기화 서브필드의 초기화 기간에 있어서, 강제 초기화 파형 및 비초기화 파형을 발생시킨다. 그리고, 스위칭 소자 QH1~스위칭 소자 QHn과, 스위칭 소자 QL1~스위칭 소자 QLn을 제어하는 것에 의해, 강제 초기화 파형을 주사 전극 SCx에 인가하고, 비초기화 파형을 주사 전극 SCy에 인가한다고 하는 것처럼, 강제 초기화 파형 및 비초기화 파형을 선택적으로 주사 전극(22)에 인가할 수 있다. 또한, 마찬가지로 하여, 비초기화 서브필드의 초기화 기간에 있어서는 비초기화 파형만을 발생시켜 모든 주사 전극(22)에 인가할 수 있다.
또, 하강 램프 전압 L2, 하강 램프 전압 L4는, 도 8에 나타내는 바와 같이 전압 Va까지 하강하는 구성이더라도 좋지만, 예컨대, 하강하는 전압이, 전압 Va에 전압 Vset2를 중첩한 전압에 도달한 시점에, 하강을 정지하는 구성으로 하더라도 좋다. 또한, 하강 램프 전압 L2 및 하강 램프 전압 L4는, 미리 설정된 전압에 도달한 후, 즉시 상승하는 구성이더라도 좋지만, 예컨대, 하강하는 전압이, 미리 설정된 저전압에 도달하면, 그 후, 그 전압을 일정 기간 유지하는 구성이더라도 좋다.
도 9는 본 발명의 실시의 형태 1에 있어서의 강제 초기화 파형 및 비초기화 파형의 발생 패턴의 일례를 나타내는 도면이다. 도 9에는, 각 방전셀에서 강제 초기화 동작을 행하는 빈도를 6필드에 1회로 할 때의 강제 초기화 파형 및 비초기화 파형의 발생 패턴의 일례를 나타낸다. 도 9에 있어서, 가로축은 필드를, 세로축은 주사 전극(22)을 나타낸다. 또한, 도 9에 나타내는 예에서는, 제 1 SF를 상술한 특정셀 초기화 서브필드 또는 비초기화 서브필드로 하고, 나머지의 서브필드(제 2 SF~제 8 SF)를, 상술한 선택 초기화 서브필드로 한다.
또한, 도 9에 나타내는 「○」는, 제 1 SF의 초기화 기간에 있어서 강제 초기화 동작을 행하는 것을 나타낸다. 즉, 도 8에 나타낸 상승 램프 전압 L1과 하강 램프 전압 L2를 갖는 강제 초기화 파형을 주사 전극(22)에 인가하는 것을 나타낸다. 도 9에 나타내는 「×」는, 제 1 SF의 초기화 기간에 있어서 상술한 비초기화 동작을 행하는 것을 나타낸다. 즉, 도 8에 나타낸 상승 램프 전압 L1'와 하강 램프 전압 L2를 갖는 비초기화 파형을 주사 전극(22)에 인가하는 것을 나타낸다.
이하, 주사 전극 SCi~주사 전극 SCi+2 및 j필드~j+5필드를 예로 들어 설명을 행한다.
우선, j필드의 제 1 SF에서는, 주사 전극 SCi에 강제 초기화 파형을 인가하고, 주사 전극 SCi+1 및 주사 전극 SCi+2에는 비초기화 파형을 인가한다.
계속되는 j+1필드의 제 1 SF에서는, 모든 주사 전극(22)에 비초기화 파형을 인가한다.
계속되는 j+2필드의 제 1 SF에서는, 주사 전극 SCi+1에 강제 초기화 파형을 인가하고, 주사 전극 SCi 및 주사 전극 SCi+2에는 비초기화 파형을 인가한다.
계속되는 j+3필드의 제 1 SF에서는, 모든 주사 전극(22)에 비초기화 파형을 인가한다.
계속되는 j+4필드의 제 1 SF에서는, 주사 전극 SCi+2에 강제 초기화 파형을 인가하고, 주사 전극 SCi 및 주사 전극 SCi+1에는 비초기화 파형을 인가한다.
계속되는 j+5필드의 제 1 SF에서는, 모든 주사 전극(22)에 비초기화 파형을 인가한다.
이렇게 해서, 주사 전극 SCi~주사 전극 SCi+2에 있어서의 반복 동작의 하나를 종료한다. 다른 주사 전극(22)에 대해서도, 상술한 바와 같은 동작을 행하고, 이 이후에 있어서도, 각 필드에서 상술한 바와 같은 동작을 반복한다. 또, 도 9에 나타내는 구성에 있어서는, j필드, j+2필드, j+4필드, …는 특정셀 초기화 필드가 되고, j+1필드, j+3필드, j+5필드, …는 비초기화 필드가 된다.
이와 같이, 도 9에 나타내는 예에서는, 각 방전셀에서 강제 초기화 동작을 행하는 횟수가, 6필드에 1회가 되도록 강제 초기화 파형 및 비초기화 파형을 선택적으로 발생시켜 패널(10)을 구동한다. 이에 의해, 필드마다 모든 방전셀에서 강제 초기화 동작을 행하는 구성과 비교하여, 각 방전셀에서 강제 초기화 동작을 행하는 빈도를 저감할 수 있다. 도 9에 나타내는 예에서는, 6분의 1로 저감할 수 있다. 이에 의해, 표시 화상의 흑휘도를 저감할 수 있다.
또한, 도 9에 나타내는 구성, 즉, 강제 초기화 파형을 인가하는 주사 전극(22)의 수가 각각의 특정셀 초기화 서브필드에서 서로 같아지도록 강제 초기화 파형을 발생시키는 구성에서는, 예컨대, 6필드 중 1개의 필드에서는 모든 방전셀에 강제 초기화 동작을 행하고, 나머지 5개의 필드에서는 모든 방전셀에 비초기화 동작을 행하는 구성과 비교하여, 「플리커」라고 불리는 미세한 깜박거림이 표시 화상에 발생하는 것을 저감할 수 있다.
6필드 중 1개의 필드에서는 모든 방전셀에 강제 초기화 동작을 행하고, 나머지 5개의 필드에서는 모든 방전셀에 비초기화 동작을 행하는 구성에서도, 각 방전셀에서 강제 초기화 동작을 행하는 빈도는 6필드에 1회가 된다. 그러나, 이 구성에서는, 패널(10)의 모든 방전셀이, 강제 초기화 동작에 의한 방전에 의해, 6필드에 1회씩 발광하게 된다. 그 때문에, 예컨대, 60필드/초의 주기로 갱신되는 화상을 패널(10)에 표시하면, 패널(10)의 화상 표시면에서, 10필드/초의 주기의 휘도의 변화가 발생하게 된다. 이 주기적인 휘도의 변화는, 표시 화상에 있어서의 미세한 깜박거림, 즉 플리커로서 사용자에게 인식될 우려가 있다.
그러나, 본 실시의 형태에서는, 강제 초기화 파형을 인가하는 주사 전극(22)의 수가 각각의 특정셀 초기화 서브필드에서 서로 같아지도록 강제 초기화 파형을 발생시키고 있다. 그 때문에, 강제 초기화 동작에 의한 초기화 방전을 각 필드에 분산시킬 수 있다. 이에 의해, 표시 화상에 있어서의 플리커의 발생을 저감할 수 있다.
또, 상술한 「같아지도록」이라고 하는 표현은, 엄밀하게 같은 것을 의미하는 것은 아니고, 실질적으로 「같다」는 것을 나타내고 있고, 다소의 격차는 허용되는 것으로 한다.
이상 나타낸 바와 같이, 본 실시의 형태에서는, 주사 펄스를 모든 주사 전극(22)에 인가하는 것을 끝낸 후, 제 1 전압인 정의 전압 Ve로부터 베이스 전위인 접지 전위까지 완만하게 하강하는 하강 램프 전압 L5를 유지 전극(23)에 인가하고, 유지 전극(23)에 하강 램프 전압 L5를 인가하는 기간에, 제 2 전압인 정의 전압 Vd를 데이터 전극(32)에 인가하는 것으로 한다.
이에 의해, 예컨대, 다음과 같은 구성, 즉, 흑휘도를 저감하기 위해 상승 램프 전압 L1의 최대 전압(전압 Vi2)을 낮춰 강제 초기화 동작을 행할 때에, 초기화 방전을 안정하게 발생시키기 위해, 상승 램프 전압 L1을 주사 전극(22)에 인가하는 기간에, 정의 전압 Vd를 데이터 전극(32)에 인가하는 구성이더라도, 정의 전압 Vd를 데이터 전극(32)에 인가할 때에 방전셀에 불필요한 방전이 발생하는 것을 방지할 수 있다. 따라서, 각 방전셀에서 강제 초기화 동작을 행하는 빈도를 복수의 필드에 1회로 하는 것에 의해 흑휘도를 더욱 저감하는 구성이더라도, 초기화 휘점이나 비점등셀의 발생을 방지하여 기입 방전을 안정하게 발생시킬 수 있다.
이와 같이, 본 실시의 형태에 의하면, 데이터 전극(32)에 정의 전압을 인가하여 초기화 동작할 때에 방전셀 내에 불필요한 방전이 발생하는 것을 방지하고, 기입 방전을 안정하게 발생시켜 플라즈마 디스플레이 장치(1)에 있어서의 화상 표시 품질을 높이는 것이 가능해진다.
또, 본 발명은, 필드를 구성하는 서브필드가, 상술한 특정셀 초기화 서브필드, 비초기화 서브필드, 선택 초기화 서브필드의 3종류의 서브필드에 한정되는 것이 아니다. 예컨대, 초기화 기간에 모든 방전셀에 강제 초기화 동작을 행하는 전체셀 초기화 서브필드를 더 마련하고, 상술한 2종류의 필드(특정셀 초기화 필드, 비초기화 필드)에 더하여 새로운 필드(예컨대, 제 1 SF를 전체셀 초기화 서브필드로 하고, 다른 서브필드를 선택 초기화 서브필드로 하는 전체셀 초기화 필드)를 마련하는 구성으로 하더라도 좋다.
또, 본 실시의 형태에 나타낸 특정셀 초기화 서브필드에 있어서의 강제 초기화 파형 및 비초기화 파형의 발생 패턴은, 단순한 한 실시예를 나타낸 것에 지나지 않고, 본 발명은, 조금도 이들 구성에 한정되는 것이 아니다. 강제 초기화 파형의 발생 빈도를 변경할 수 있는 구성이면, 본 실시의 형태에 나타낸 이외의 구성이더라도 괜찮다.
또, 도 8에 나타낸 타이밍 차트는 본 발명의 실시의 형태에 있어서의 일례를 나타낸 것에 지나지 않고, 본 발명은 조금도 이들 타이밍 차트에 한정되는 것이 아니다.
(실시의 형태 2)
실시의 형태 1에서는, 하강 램프 전압 L5를 일정한 기울기로 하강하는 파형 형상으로서 나타냈지만, 본 발명은, 하강 램프 전압이 조금도 그 파형 형상에 한정되는 것이 아니다. 예컨대, 하강 램프 전압을 서로 기울기가 다른 2개의 경사 영역을 갖는 파형 형상으로 하더라도 좋다.
도 10은 본 발명의 실시의 형태 2에 있어서의 패널(10)의 각 전극에 인가하는 구동 전압 파형의 일례를 나타내는 파형도이다. 도 10에 나타내는 구동 전압 파형이 도 3에 나타낸 구동 전압 파형과 다른 점은, 하강 램프 전압 L5 대신에, 서로 기울기가 다른 2개의 경사 영역을 갖는 파형 형상의 하강 램프 전압 L5'로 한 점이다.
본 실시의 형태에서는, 유지 전극(23)에 인가하는 하강 램프 전압 L5'를, 방전셀에 방전이 발생할 때까지는 급하게 하강하고, 방전셀에 방전이 발생하고 나서는 완만하게 하강하는 파형 형상으로 하여 발생시킨다. 이에 의해, 하강 램프 전압 L5를 발생시켰을 때와 같은 효과를 유지하면서, 하강 램프 전압 L5를 발생시키는 경우와 비교하여, 패널(10)의 구동에 요하는 시간을 단축하는 것이 가능해진다.
도 11은 본 발명의 실시의 형태 2에 있어서의 플라즈마 디스플레이 장치(1)의 유지 전극 구동 회로(441)의 한 구성예를 나타내는 회로도이다. 또, 도 11에 나타내는 유지 전극 구동 회로(441)는, 하강 램프 전압 L5'를 발생시키기 위해, 도 6에 나타낸 유지 전극 구동 회로(44)와는, 하강하는 경사 전압을 발생시키는 밀러 적분 회로의 구성을 바꾸고 있다.
도 11에 나타내는 바와 같이 유지 전극 구동 회로(441)는, 하강 램프 전압 L5'를 발생시키기 위한 밀러 적분 회로(57)를 갖는다. 밀러 적분 회로(57)는, 밀러 적분 회로(56)와 같은 스위칭 소자 Q4와 콘덴서 C4와 저항 R4를 갖고, 또한, 콘덴서 C4에 직렬로 접속된 제너 다이오드 Di4를 갖는다. 또, 도 11에는, 밀러 적분 회로(57)의 입력 단자를 입력 단자 IN41로서 나타내고 있다.
제너 다이오드 Di4는, 입력 단자 IN41로부터 밀러 적분 회로(57)에 입력되는 정전류에 대하여 순방향으로 마련되고, 제너 전압(예컨대, 80(V))만큼 유지 전극(23)의 전압을 급하게 하강시키는 기능을 갖는다.
그리고, 본 실시의 형태에서는, 도 6에 나타낸 밀러 적분 회로(56)를 이용하여 하강 램프 전압 L5를 발생시킬 때와 같이, 주사 펄스를 주사 전극 SC1~주사 전극 SCn의 모두에 인가하는 것을 끝낸 후, 스위칭 소자 Q26 및 스위칭 소자 Q27을 오프로 함과 아울러 밀러 적분 회로(57)의 입력 단자 IN41에 소정의 정전류를 입력하여 입력 단자 IN41을 「Hi」로 한다.
이에 의해, 유지 전극(23)의 전압은, 제너 다이오드 Di4의 제너 전압만큼 급하게 하강한다. 이때, 이 제너 전압을 방전 개시 전압을 약간 하회하는 정도의 전압으로 설정하는 것에 의해, 방전셀에 인가하는 전압을, 방전이 발생하기 직전의 전압까지 급하게에 하강시킬 수 있다.
유지 전극(23)의 전압이 제너 전압만큼 급하게 하강한 후는, 밀러 적분 회로(56)와 같이, 콘덴서 C4를 향하여 일정한 전류가 흘러, 스위칭 소자 Q4의 드레인 전압이 램프 형상으로 하강하기 시작하고, 유지 전극(23)의 전압은 베이스 전위인 접지 전위를 향하여 램프 형상으로(예컨대, -2.5V/μsec의 기울기로) 하강하기 시작한다. 본 실시의 형태에서는, 이렇게 하여, 하강 램프 전압 L5'를 발생시키고 있다.
이상 나타낸 바와 같이, 본 실시의 형태에 의하면, 유지 전극(23)에 인가하는 하강 램프 전압 L5'를, 방전셀에 방전이 발생할 때까지는 급하게 하강하고, 방전셀에 방전이 발생하고 나서는 완만하게 하강하는 파형 형상으로 하는 것에 의해, 하강 램프 전압 L5와 비교하여, 패널(10)의 구동에 요하는 시간을 단축하는 것이 가능해진다.
또, 하강 램프 전압 L5'를 발생시키는 구성은, 조금도 도 11에 나타내는 구성에 한정되는 것이 아니다. 유지 전극 SU1~유지 전극 SUn에 인가하는 전압을 소망하는 기울기로 하강하고, 또한 서로 기울기가 다른 2개의 경사 영역을 갖는 파형 형상으로서 발생시킬 수 있으면, 어떠한 구성이더라도 괜찮다.
또, 본 실시의 형태에서는, 하강 램프 전압 L5'를, 서로 기울기가 다른 2개의 경사 영역을 갖는 파형 형상으로서 나타냈지만, 하강 램프 전압 L5'는 서로 기울기가 다른 3개 혹은 그 이상의 경사 영역을 갖는 파형 형상이더라도 좋다.
(실시의 형태 3)
실시의 형태 1에서는, 각각의 방전셀에 있어서 복수의 필드에 1회만 강제 초기화 동작을 행하는 구성을 예로 들어, 강제 초기화가 행해지지 않는 방전셀의 기입 동작을 안정하게 하는 효과를 얻을 수 있는 것을 설명했다. 그러나, 본 발명은 조금도 이 구성에 한정되는 것이 아니라, 다른 서브필드 구성에 이용하는 것도 가능하다.
도 12는 본 발명의 실시의 형태 3에 있어서의 패널(10)의 각 전극에 인가하는 구동 전압 파형의 일례를 나타내는 파형도이다. 도 12에 나타내는 구동 전압 파형에서는, 제 1 SF를 모든 방전셀에 강제 초기화 동작을 행하는 전체셀 초기화 서브필드로 하고 있다. 예컨대, 이러한 경우이더라도, 데이터 전극(32)에 정의 전압 Vd를 인가할 때에 방전셀에 불필요한 방전이 발생하는 것을 방지하여, 제 1 SF에서의 강제 초기화 동작을 안정하게 한다고 하는 효과를 얻을 수 있다.
도 13은 본 발명의 실시의 형태 3에 있어서의 패널(10)의 각 전극에 인가하는 구동 전압 파형의 다른 일례를 나타내는 파형도이다. 도 13에 나타내는 구동 전압 파형에서는, 특정셀 초기화 필드의 구성을, 제 2 SF를 특정셀 초기화 서브필드로 하고, 제 1 SF 및 제 3 SF~제 9 SF를 선택 초기화 서브필드로 하고 있다. 그리고, 제 1 SF의 유지 기간에는, 유지 펄스를 발생시키지 않고, 소거 램프 전압 L3만을 발생시키고, 유지 펄스에 의한 발광보다 발광 휘도를 저감하여, 휘도 가중치 「1」보다 더 작은 휘도 가중치(예컨대, 휘도 가중치 「0.25」)를 실현할 수 있는 구성으로 하고 있다. 즉, 1필드를 9개의 서브필드(제 1 SF, 제 2 SF, …, 제 9 SF)로 구성하고, 각 서브필드는 각각 0.25, 1, 2, 4, 8, 16, 32, 64, 128의 휘도 가중치를 갖는 구성으로 하고 있다.
그리고, 소정의 서브필드에 있어서, 즉, 상승 램프 전압 L1에 의한 강제 초기화 동작을 행하는 제 2 SF의 직전의 서브필드인 제 1 SF에서, 하강 램프 전압 L5를 발생시켜, 유지 전극(23)-데이터 전극(32) 사이에 미약한 방전을 발생시키고 있다. 예컨대, 이러한 경우이더라도, 데이터 전극(32)에 정의 전압 Vd를 인가할 때에 방전셀에 불필요한 방전이 발생하는 것을 방지하여 초기화 휘점이나 비점등셀의 발생을 방지하고, 기입 방전을 안정하게 발생시킬 수 있다.
도 14는 본 발명의 실시의 형태 3에 있어서의 패널(10)의 각 전극에 인가하는 구동 전압 파형의 또 다른 일례를 나타내는 파형도이다. 도 14에 나타내는 구동 전압 파형에서는, 도 13에 나타내는 구동 전압 파형에 더하여, 제 1 SF의 유지 기간에, 즉 소거 램프 전압 L3만을 발생시키는 유지 기간의 사이에, 데이터 전극(32)에 정의 전압 Vd를 더 인가하는 구성으로 하고 있다. 예컨대, 이 경우에도, 데이터 전극(32)에 정의 전압 Vd를 인가할 때에 방전셀에 불필요한 방전이 발생하는 것을 방지하여 초기화 휘점이나 비점등셀의 발생을 방지하고, 기입 방전을 안정하게 발생시킬 수 있다.
또, 유지 기간에 유지 펄스를 표시 전극쌍에 인가할 때에, 데이터 전극에 제 2 전압을 인가하면, 오방전을 유발할 우려가 있다. 따라서, 그러한 오방전의 발생을 방지하기 위해, 본 발명에 있어서는, 표시 전극쌍에 유지 펄스를 인가하는 기간은, 데이터 전극을 제 2 전압인 전압 Vd보다 낮은 베이스 전위(접지 전위)로 하는 것이 바람직하다.
또, 본 실시의 형태에서는, 하강 램프 전압 L5를 제 1 전압으로부터 베이스 전위까지 하강하는 파형 형상으로 하는 구성을 설명했지만, 본 발명은 조금도 이 구성에 한정되는 것이 아니다. 하강 램프 전압 L5는, 제 1 전압으로부터 제 1 전압보다 낮은 전압이고 또한 방전셀 내에 미약 방전을 발생시킬 수 있는 전위까지 하강하는 파형 형상이면 좋고, 그 전압은 0(V)보다 높은 전압이더라도 좋다. 혹은, 0(V)보다 낮은 전위이더라도 좋다.
또, 본 발명에 있어서의 실시의 형태는, 주사 전극 SC1~주사 전극 SCn을 제 1 주사 전극 그룹과 제 2 주사 전극 그룹으로 분할하고, 기입 기간을, 제 1 주사 전극 그룹에 속하는 주사 전극의 각각에 주사 펄스를 인가하는 제 1 기입 기간과, 제 2 주사 전극 그룹에 속하는 주사 전극의 각각에 주사 펄스를 인가하는 제 2 기입 기간으로 구성하는, 이른바 2상 구동에 의한 패널의 구동 방법에도 적용시킬 수 있다.
또, 본 발명에 있어서의 실시의 형태는, 주사 전극과 주사 전극이 이웃하고, 유지 전극과 유지 전극이 이웃하는 전극 구조, 즉 전면판에 마련되는 전극의 배열이, 「…, 주사 전극, 주사 전극, 유지 전극, 유지 전극, 주사 전극, 주사 전극, …」이 되는 전극 구조의 패널에 있어서도 유효하다.
또, 본 발명의 실시의 형태에 있어서 나타낸 구체적인 각 수치, 예컨대, 상승 램프 전압 L1, 하강 램프 전압 L2, 소거 램프 전압 L3, 하강 램프 전압 L5, 하강 램프 전압 L5'의 각 경사 전압의 기울기 등은 표시 전극쌍수 1080의 50인치의 패널의 특성에 근거하여 설정한 것으로, 단지 실시의 형태의 일례를 나타낸 것에 불과하다. 본 발명은 이들 수치에 조금도 한정되는 것이 아니라, 패널의 특성이나 플라즈마 디스플레이 장치의 사양 등에 맞춰 최적으로 설정하는 것이 바람직하다. 또한, 이들 각 수치는, 상술한 효과를 얻을 수 있는 범위에서의 격차를 허용하는 것으로 한다.
(산업상이용가능성)
본 발명은, 데이터 전극에 정의 전압을 인가하여 초기화 동작할 때에 방전셀 내에 불필요한 방전이 발생하는 것을 방지하고, 표시 화상의 흑휘도의 저감과 기입 방전의 안정화를 양립하여 화상 표시 품질을 높일 수 있기 때문에, 패널의 구동 방법 및 플라즈마 디스플레이 장치로서 유용하다.
1 : 플라즈마 디스플레이 장치 10 : 패널(플라즈마 디스플레이 패널)
21 : 전면판 22 : 주사 전극
23 : 유지 전극 24 : 표시 전극쌍
25, 33 : 유전체층 26 : 보호층
31 : 배면판 32 : 데이터 전극
34 : 격벽 35 : 형광체층
41 : 화상 신호 처리 회로 42 : 데이터 전극 구동 회로
43 : 주사 전극 구동 회로 44, 441 : 유지 전극 구동 회로
45 : 타이밍 발생 회로 50, 80 : 유지 펄스 발생 회로
51 : 초기화 파형 발생 회로 52 : 주사 펄스 발생 회로
53, 54, 55, 56, 57 : 밀러 적분 회로
Q1, Q2, Q3, Q4, Q5, Q6, Q7, Q26, Q27, QH1~QHn, QL1~QLn, Q1D1~Q1Dm, Q2D1~Q2Dm : 스위칭 소자
C1, C2, C3, C4, C31 : 콘덴서 Di30, Di31 : 다이오드
Di4 : 제너 다이오드 R1, R2, R3, R4 : 저항
L1 : 상승 램프 전압 L2, L4, L5, L5' : 하강 램프 전압
L3 : 소거 램프 전압

Claims (6)

  1. 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍 및 데이터 전극을 갖는 방전셀을 복수 구비한 플라즈마 디스플레이 패널을, 상기 주사 전극에 초기화 파형을 인가하여 상기 방전셀에 초기화 방전을 발생시키는 초기화 기간과, 상기 주사 전극에는 주사 펄스를 인가하고 상기 유지 전극에는 제 1 전압을 인가하고 상기 데이터 전극에는 선택적으로 기입 펄스를 인가하여 발광해야 할 상기 방전셀에 기입 방전을 발생시키는 기입 기간과, 상기 표시 전극쌍에 교대로 유지 펄스를 인가하여 상기 기입 방전을 발생시킨 상기 방전셀에 유지 방전을 발생시키는 유지 기간을 갖는 서브필드를 1필드 내에 복수 마련하여 계조 표시하는 플라즈마 디스플레이 패널의 구동 방법으로서,
    소정의 서브필드에 있어서, 상기 주사 펄스를 모든 상기 주사 전극에 인가하는 것을 끝낸 후이면서, 또한 상기 유지 펄스를 상기 표시 전극쌍에 인가하기 전에, 상기 제 1 전압으로부터 완만하게 하강하는 경사 전압을 상기 유지 전극에 인가하고, 상기 유지 전극에 상기 하강하는 경사 전압을 인가하는 기간에, 제 2 전압을 상기 데이터 전극에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  2. 제 1 항에 있어서,
    상기 하강하는 경사 전압은, 서로 기울기가 다른 적어도 2개의 경사 영역을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 초기화 기간에는, 강제 초기화 파형을 상기 주사 전극에 인가하여 상기 방전셀에 초기화 방전을 발생시키는 강제 초기화 동작을 포함하는 복수의 초기화 동작 중 어느 하나의 초기화 동작을 선택적으로 행하고,
    상기 소정의 서브필드는, 상기 강제 초기화 동작을 행하는 방전셀이 존재하는 초기화 기간을 갖는 서브필드의 직전의 서브필드인
    것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  4. 제 3 항에 있어서,
    완만하게 상승하는 경사 전압을 상기 주사 전극에 인가하여 상기 강제 초기화 동작을 행하고,
    상기 상승하는 경사 전압을 상기 주사 전극에 인가하는 기간에, 상기 데이터 전극에 제 3 전압을 인가하는
    것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  5. 제 1 항에 있어서,
    상기 표시 전극쌍에 상기 유지 펄스를 인가하는 기간은, 상기 데이터 전극을 상기 제 2 전압보다 낮은 베이스 전위로 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  6. 초기화 기간과 기입 기간과 유지 기간을 갖는 서브필드를 1필드 내에 복수 마련하여 계조 표시하는 서브필드법으로 구동하고, 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍 및 데이터 전극을 갖는 방전셀을 복수 구비한 플라즈마 디스플레이 패널과,
    상기 초기화 기간에는 상기 방전셀에 초기화 방전을 발생시키는 초기화 파형을 상기 주사 전극에 인가하고, 상기 기입 기간에는 주사 펄스를 상기 주사 전극에 인가하고, 상기 유지 기간에는 유지 펄스를 상기 주사 전극에 인가하는 주사 전극 구동 회로와,
    상기 기입 기간에는 상기 유지 전극에 제 1 전압을 인가하고, 상기 유지 기간에는 상기 유지 전극에 유지 펄스를 인가하는 유지 전극 구동 회로와,
    상기 기입 기간에, 상기 데이터 전극에 선택적으로 기입 펄스를 인가하는 데이터 전극 구동 회로
    를 구비하고,
    상기 유지 전극 구동 회로는, 소정의 서브필드에 있어서, 상기 주사 전극 구동 회로가 상기 주사 펄스를 모든 상기 주사 전극에 인가하는 것을 끝낸 후이면서, 또한 상기 주사 전극 구동 회로 또는 상기 유지 전극 구동 회로가 상기 유지 펄스를 상기 표시 전극쌍에 인가하기 전에, 상기 제 1 전압으로부터 완만하게 하강하는 경사 전압을 상기 유지 전극에 인가하고,
    상기 데이터 전극 구동 회로는, 상기 유지 전극 구동 회로가 상기 하강하는 경사 전압을 상기 유지 전극에 인가하는 기간에, 제 2 전압을 상기 데이터 전극에 인가하는
    것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020117026776A 2009-05-14 2010-05-13 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치 KR20120011873A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JPJP-P-2009-117464 2009-05-14
JP2009117464 2009-05-14
PCT/JP2010/003230 WO2010131466A1 (ja) 2009-05-14 2010-05-13 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Publications (1)

Publication Number Publication Date
KR20120011873A true KR20120011873A (ko) 2012-02-08

Family

ID=43084851

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020117026776A KR20120011873A (ko) 2009-05-14 2010-05-13 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치

Country Status (5)

Country Link
US (1) US20120050253A1 (ko)
JP (1) JPWO2010131466A1 (ko)
KR (1) KR20120011873A (ko)
CN (1) CN102422340A (ko)
WO (1) WO2010131466A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010016233A1 (ja) * 2008-08-07 2010-02-11 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003157042A (ja) * 2001-11-22 2003-05-30 Nec Corp Ac型プラズマディスプレイパネルの駆動方法
KR100458569B1 (ko) * 2002-02-15 2004-12-03 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
JP2003330411A (ja) * 2002-05-03 2003-11-19 Lg Electronics Inc プラズマディスプレイパネルの駆動方法及び装置
JP4232400B2 (ja) * 2002-07-04 2009-03-04 パナソニック株式会社 プラズマディスプレイの駆動方法
CN100470614C (zh) * 2002-12-13 2009-03-18 松下电器产业株式会社 等离子体显示面板的驱动方法
JP4992195B2 (ja) * 2005-04-13 2012-08-08 パナソニック株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR100658356B1 (ko) * 2005-07-01 2006-12-15 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
KR100612371B1 (ko) * 2005-07-27 2006-08-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
WO2008087805A1 (ja) * 2007-01-15 2008-07-24 Panasonic Corporation プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5023791B2 (ja) * 2007-04-25 2012-09-12 パナソニック株式会社 プラズマディスプレイ装置
US8508437B2 (en) * 2008-04-16 2013-08-13 Panasonic Corporation Plasma display device having a protective layer including a base protective layer and a particle layer

Also Published As

Publication number Publication date
JPWO2010131466A1 (ja) 2012-11-01
WO2010131466A1 (ja) 2010-11-18
US20120050253A1 (en) 2012-03-01
CN102422340A (zh) 2012-04-18

Similar Documents

Publication Publication Date Title
KR20090056964A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
KR100963713B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법
KR101187476B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR101196124B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR20100119822A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
KR20120011873A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR101193753B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR101185635B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
KR20120086330A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR20120028378A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR20120012483A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
JP5263450B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012073516A1 (ja) プラズマディスプレイ装置の駆動方法およびプラズマディスプレイ装置
JP2010266652A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR20130073970A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR101019777B1 (ko) 플라즈마 디스플레이 패널 표시 장치와 그 구동 방법
JP2011085649A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2010175772A (ja) プラズマディスプレイパネルの駆動方法
KR20120027336A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
WO2012017633A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2011059551A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2011033964A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2011022259A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JPWO2012102031A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application