KR20100124659A - 정보 처리 장치, 부호화 방법 및 프레임 동기화 방법 - Google Patents

정보 처리 장치, 부호화 방법 및 프레임 동기화 방법 Download PDF

Info

Publication number
KR20100124659A
KR20100124659A KR1020100044091A KR20100044091A KR20100124659A KR 20100124659 A KR20100124659 A KR 20100124659A KR 1020100044091 A KR1020100044091 A KR 1020100044091A KR 20100044091 A KR20100044091 A KR 20100044091A KR 20100124659 A KR20100124659 A KR 20100124659A
Authority
KR
South Korea
Prior art keywords
data
encoding
header
transmission
signal
Prior art date
Application number
KR1020100044091A
Other languages
English (en)
Inventor
다께시 마에다
Original Assignee
소니 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 주식회사 filed Critical 소니 주식회사
Publication of KR20100124659A publication Critical patent/KR20100124659A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4917Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4904Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using self-synchronising codes, e.g. split-phase codes

Landscapes

  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Dc Digital Transmission (AREA)

Abstract

데이터에 데이터의 선두 위치를 나타내는 헤더를 부가함으로써 프레임을 생성하는 프레임 생성부, 프레임 생성부에 의해 생성된 프레임을 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트로 표현되는 부호화 데이터를 생성하는 부호화부, 부호화부를 제어함으로써 헤더 구간에서의 부호화 주기를 변경하는 주기 변경부 및 부호화부에 의해 생성된 부호화 데이터에 대해 전송로 부호화를 실행하고, 연속적으로 동일한 레벨이 발생하지 않도록 제1 비트를 복수의 제1 레벨의 형태로 표현하고 제2 비트를 제1 레벨과는 다른 복수의 제2 레벨의 형태로 표현하며, 클럭의 반주기마다 레벨의 극성이 반전하는 부호화 신호를 생성하는 전송로 부호화부를 포함하는 정보 처리 장치가 제공된다.

Description

정보 처리 장치, 부호화 방법 및 프레임 동기화 방법{INFORMATION PROCESSING APPARATUS, ENCODING METHOD AND FRAME SYNCHRONIZATION METHOD}
본 발명은 정보 처리 장치, 부호화 방법 및 프레임 동기화 방법에 관한 것이다.
휴대 전화와 노트북형 퍼스널 컴퓨터(이하, 노트북 PC)와 같은 대부분의 정보 처리 장치는, 사용자가 조작하는 본체와 정보가 디스플레이되는 디스플레이부를 연결하는 힌지부에 가동 부재(movable member)를 사용한다. 그러나, 많은 수의 신호선과 전력선이 힌지부를 통과하여, 배선의 신뢰성을 유지하는 방법이 요구된다. 우선, 생각되는 것이 힌지부를 통과하는 신호선의 수를 감소시키는 것이다. 따라서, 본체와 디스플레이부 사이의 데이터 전송 처리는 병렬 전송 방식 대신에, 직렬 전송 방식을 사용하여 실행된다. 직렬 전송 방식이 사용될 경우, 신호선의 개수가 감소되고, 또한 전자 방해(EMI)가 저감되는 효과도 얻을 수 있다.
직렬 전송 방식의 경우, 데이터는 부호화된 후, 전송된다. 이 때, 예를 들어, 비 제로 복귀(NRZ) 부호화 방식, 맨체스터 부호화 방식, AMI(Alternate Mask Inversion) 부호화 방식 등이 부호화 방식으로서 사용된다. 예를 들어, 특허 문헌(JP-A-1991-109843)에는, 바이폴라(bipolar) 부호의 대표예인 AMI 부호를 사용하여 데이터를 전송하는 기술이 개시되어 있다. 또한, 이 특허 문헌에는, 데이터 클럭을 신호 레벨의 중간 값으로 표현한 뒤 전송하고, 수신측에서 신호 레벨에 기초하여 데이터 클럭을 재생하는 기술도 개시되어 있다. 또한, 특허 문헌(JP-A-2008-148221)에는 직렬화기(serializer)로부터 역직렬화기(deserializer)에 전송된 신호를 수신측에서 프레임 동기화하는 기술이 개시되어 있다. 특히, 이 특허 문헌에는, 송신 프레임에 동기화 부호를 부가한 후 전송하고, 동기화 확립을 위한 수신측의 처리 부하를 저감시키는 기술이 개시되어 있다.
그러나, 노트북 PC와 같은 정보 처리 장치에 있어서는, 위의 부호를 사용하는 직렬 전송 방식을 사용한다 하더라도, 여전히 힌지부에 배선되는 신호선의 개수가 많다. 예를 들어, 노트북 PC의 경우, 디스플레이부에 전송되는 비디오 신호에 추가하여 LCD를 조명하기 위한 LED 백라이트에 관련된 배선이 존재하므로, 따라서 이러한 신호선을 포함한 수 십개 정도의 신호선이 힌지부에 배선된다. LCD는 액정 디스플레이(Liquid Crystal Display)의 축약어이고, LED는 발광 다이오드(Light Emitting Diode)의 축약어이다.
이러한 문제점을 감안하여, 직류 성분을 포함하지 않고, 또한, 수신 신호로부터 클럭 성분을 용이하게 추출하는 것이 가능한 부호화 방식(이하, 신방식)가 개발되었다. 이러한 신방식에 기초하여 생성된 전송 신호는 DC 성분을 포함하지 않기 때문에, DC 전원에 중첩됨으로써 전송될 수 있다. 또한, 전송 신호의 극성 반전 주기를 검출함으로써, 수신측에서 PLL을 사용하지 않고도 클럭을 재생할 수 있다. 따라서, 복수의 신호선을 통합할 수 있고, 그로 인해 신호선의 개수를 감소시킬 수 있고, 또한 소비 전력 및 회로 규모를 감소시킬 수 있다. PLL은 위상 동기 루프(Phase Locked Loop)의 축약어이다.
이러한 신방식에 따른 다치 부호(multilevel code)를 사용한 고속 데이터 전송 방식을 사용하는 경우라도, 정확하게 데이터를 복호하기 위해서는 수신측에서 프레임 동기화를 확립할 필요가 있다. 예를 들어, 위에서 설명된 특허 문헌(JP-A-2008-148221)에는, 프레임의 선두에 부가된 헤더부에 K 부호나 콤마(comma) 부호와 같은 동기화 부호를 제공하고, 동기화 부호를 사용함으로써 수신측에서 프레임 동기화를 확립하는 방법이 개시되어 있다. 그러나, 이러한 방법을 사용할 경우, 동기화 부호에 대한 검출 정밀도는 헤더부에서의 기존 비트 열(bit sequence)의 길이에 의존할 것이고, 이에 따라, 헤더부가 충분한 길이로 설정되어 있지 않으면 오동기(false synchronization)가 발생한다. 예를 들어, 기존 비트 열의 길이가 8비트의 경우, 1/28=1/256의 비율로 오동기가 발생한다. 한편, 오동기의 확률을 저감시키기 위해서 기존 비트 열의 길이를 연장하면, 1 프레임 내 헤더부의 비율이 증가하여, 전송 효율이 저하된다.
상기 문제를 감안하여, 전송 효율을 저하시키지 않으면서도 보다 확실하게 프레임 동기화를 확립하는 것이 가능한, 신규의 개량된 정보 처리 장치, 부호화 방법 및 프레임 동기화 방법을 제공하고자 한다.
본 발명의 일 실시예에 따르면, 송신 데이터에 송신 데이터의 선두 위치를 나타내는 헤더를 부가함으로써 송신 프레임을 생성하는 프레임 생성부; 프레임 생성부에 의해 생성된 송신 프레임을 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 부호화부; 부호화부를 제어함으로써 헤더 구간에서의 부호화 주기를 변경하는 주기 변경부; 및 부호화부에 의해 생성된 부호화 데이터에 대해 전송로 부호화(line coding)를 실행하고, 연속적으로 동일한 진폭 레벨이 발생하지 않도록 상기 제1 비트 값을 복수의 제1 진폭 레벨의 형태로 표현하고 상기 제2 비트 값을 상기 제1 진폭 레벨과는 다른 복수의 제2 진폭 레벨의 형태로 표현하며, 클럭의 반주기마다 진폭 레벨의 극성이 반전하는 부호화 신호를 생성하는 전송로 부호화부를 포함하는 정보 처리 장치가 제공된다.
또한, 프레임 생성부는 송신 데이터의 비트 길이에 관계없이 소정의 비트 길이를 갖는 헤더를 송신 데이터에 부가함으로써 송신 프레임을 생성하도록 구성될 수 있다.
또한, 정보 처리 장치는 전송로 부호화부에 의해 생성된 부호화 신호를 송신하는 신호 송신부; 신호 송신부에 의해 송신된 부호화 신호를 수신하는 신호 수신부; 신호 수신부에 의해 수신된 부호화 신호의 진폭 레벨을 검출하는 진폭 검출부; 진폭 검출부에 의한 검출 결과로부터 소정의 부호화 방식에서의 부호화 규칙 위반(coding rule violation)에 대응하는 진폭 패턴을 검출하는 부호화 규칙 위반 검출부; 및 부호화 규칙 위반 검출부에 의해 검출된 진폭 패턴의 위치에 기초하여 송신 데이터의 선두 위치를 검출하는 헤더 검출부를 더 포함할 수 있다.
또한, 정보 처리 장치는 소정의 부호화 방식의 부호화 규칙에 기초한 부호화 신호에 대해 복호 처리를 실행함으로써 진폭 검출부에 의한 검출 결과로부터 복호 데이터를 생성하는 복호부; 및 헤더 검출부에 의해 검출된 송신 데이터의 선두 위치를 참조함으로써 복호부에 의해 생성된 복호 데이터로부터 송신 데이터에 대응하는 구간의 데이터를 추출하는 데이터 추출부를 더 포함할 수 있다.
또한, 정보 처리 장치는, 프레임 생성부, 부호화부, 주기 변경부, 전송로 부호화부 및 신호 송신부를 포함하고, 병렬 데이터를 직렬 데이터로 변환하여 송신 데이터로서 부호화부에 전송하고 주기 변경부의 제어 하에 부호화부에 의해 생성된 부호화 데이터를 전송로 부호화부에 입력하고, 전송로 부호화부에 의해 생성된 부호화 신호를 신호 송신부에 의해 송신하는 직렬화기; 및 소정의 신호 선로를 통해 직렬화기에 연결되어, 신호 수신부, 진폭 검출부, 부호화 규칙 위반 검출부, 헤더 검출부, 복호부 및 데이터 추출부를 포함하고, 소정의 신호 선로를 통해 전송된 전송 신호를 신호 수신부에 의해 수신하고, 진폭 검출부에서 신호 수신부에 의해 수신된 전송 신호로부터 진폭 레벨을 검출하고, 검출 결과에 기초하여 부호화 규칙 위반 검출부에 의해 부호화 규칙 위반을 검출하고, 복호부에 의해 복호 데이터를 생성하고, 부호화 규칙 위반의 검출 결과에 기초하여 헤더 검출부에 의해 송신 데이터의 선두 위치를 검출하고, 검출 결과를 사용하여 데이터 추출부에 의해 복호 데이터로부터 대응하는 송신 데이터를 추출하고, 데이터를 병렬화하여 출력하는 역직렬화기를 더 포함할 수 있다.
또한, 부호화 데이터는 바이폴라 부호, 듀티(duty) 100%의 AMI 부호 또는 부분 응답(partial response) 부호일 수 있다.
본 발명의 다른 실시예에 따르면, 송신 데이터에 데이터의 선두 위치를 나타내는 헤더를 부가하는 헤더 부가부; 헤더 부가부에 의해 헤더가 부가된 송신 데이터를 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 부호화부; 부호화부를 제어함으로써 헤더 구간에서의 부호화 주기를 변경하는 주기 변경부; 및 주기 변경부의 제어 하에 부호화부에 의해 생성된 부호화 데이터를 송신하는 부호화 데이터 송신부를 포함하는 정보 처리 장치가 제공된다.
또한, 정보 처리 장치는, 부호화 데이터 송신부에 의해 송신된 부호화 데이터를 수신하는 부호화 데이터 수신부; 부호화 데이터 수신부에 의해 수신된 부호화 데이터로부터 소정의 부호화 방식에서의 부호화 규칙 위반을 검출하는 부호화 규칙 위반 검출부; 및 부호화 규칙 위반 검출부에 의해 검출된 부호화 규칙 위반의 위치에 기초하여 헤더의 위치를 검출하는 헤더 검출부를 더 포함할 수 있다.
본 발명의 다른 실시예에 따르면, 송신 데이터에 송신 데이터의 선두 위치를 나타내는 헤더를 부가함으로써 송신 프레임을 생성하는 단계; 헤더 구간과 송신 데이터의 구간 사이에서 부호화 주기를 변경하면서, 송신 프레임 생성 단계에서 생성된 송신 프레임을 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 단계; 부호화 단계에서 생성된 부호화 데이터에 대해 전송로 부호화를 실행하고, 연속적으로 동일한 진폭 레벨이 발생하지 않도록 제1 비트 값을 복수의 제1 진폭 레벨의 형태로 표현하고 제2 비트 값을 제1 진폭 레벨과는 다른 복수의 제2 진폭 레벨의 형태로 표현하며, 클럭의 반주기마다 진폭 레벨의 극성이 반전하는 부호화 신호를 생성하는 단계를 포함하는 부호화 방법이 제공된다.
본 발명의 다른 실시예에 따르면, 송신 데이터에 데이터의 선두 위치를 나타내는 헤더를 부가하는 단계; 및 헤더 구간과 송신 데이터의 구간 사이에 부호화 주기를 변경하면서, 헤더 부가 단계에서 헤더가 부가된 송신 데이터를 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 단계를 포함하는 부호화 방법이 제공된다.
본 발명의 다른 실시예에 따르면, 송신 데이터에 데이터의 선두 위치를 나타내는 헤더를 부가하는 단계; 헤더 구간과 송신 데이터의 구간 사이에 부호화 주기를 변경하면서 헤더 부가 단계에서 헤더가 부가된 송신 데이터를 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 단계; 부호화 단계에서 생성된 부호화 데이터를 송신하는 단계; 송신 단계에서 송신된 부호화 데이터를 수신하는 단계; 수신 단계에서 수신된 부호화 데이터로부터 소정의 부호화 방식에서의 부호화 규칙 위반을 검출하는 단계; 부호화 규칙 위반 검출 단계에서 검출된 부호화 규칙 위반의 위치에 기초하여 헤더의 위치를 검출하는 단계를 포함하는 프레임 동기화 방법이 제공된다.
위에서 설명한 바와 같은 본 발명의 실시예에 따르면, 전송 효율을 저하시키지 않으면서도, 보다 확실하게 프레임 동기화를 확립하는 것이 가능하다.
도 1은 병렬 전송 방식을 채용한 휴대 단말기의 구성예를 나타내는 예시도이다.
도 2는 직렬 전송 방식을 채용한 휴대 단말기의 구성예를 나타내는 예시도이다.
도 3은 본 발명의 실시예에 따른 휴대 단말기의 기능적 구성예를 나타내는 예시도이다.
도 4는 본 실시예에 따른 전송로 부호화 방법의 일례를 나타내는 예시도이다.
도 5는 본 실시예에 따른 프레임 생성부 및 부호화기의 기능적 구성을 더욱 상세하게 나타내는 예시도이다.
도 6은 본 실시예에 따른 전송로 부호화 방법 및 헤더부의 부호화 방법의 일례를 나타내는 예시도이다.
도 7은 AMI 부호화 규칙에 기초하는 본 실시예에 따른 전송로 부호화 규칙의 일례를 나타내는 예시도이다.
도 8은 AMI 부호화 규칙에 기초하는 본 실시예에 따른 전송로 부호화 방법의 일례를 나타내는 예시도이다.
도 9는 본 실시예에 따른 복호화기 및 프레임 동기화부의 기능적 구성을 보다 상세하게 나타내는 예시도이다.
도 10은 본 실시예에 따른 복호 방법 및 프레임 동기화 방법의 일례를 나타내는 예시도이다.
도 11은 본 실시예에 따른 동기 패턴의 검출 방법의 일례를 나타내는 예시도이다.
도 12는 본 실시예의 변형예에 따른 전송로 부호화 방법의 일례를 나타내는 예시도이다.
도 13은 본 실시예의 변형예에 따른 복호 방법 및 프레임 동기화 방법의 일례를 나타내는 예시도이다.
이하, 첨부 도면을 참조하여, 본 발명의 양호한 실시예에 대해서 상세하게 설명한다. 또한, 본 명세서 및 첨부된 도면에서는, 실질적으로 동일한 기능 및 구성을 갖는 구성 요소에 대해서는, 동일한 참조 부호를 부여하여 이러한 구성 요소의 중복 설명을 생략한다.
<설명의 흐름>
이하에 설명하는 본 발명의 실시예의 설명의 흐름에 대해서 간략하게 언급한다. 우선, 도 1을 참조하여, 병렬 전송 방식을 채용한 휴대 단말기(100)의 장치 구성을 간략하게 설명한다. 본원에서는, 병렬 전송 방식에 관한 단점을 지적할 것이다. 그 후, 도 2를 참조하여, 직렬 전송 방식을 채용한 휴대 단말기(130)의 장치 구성을 간략하게 설명한다.
그 후, 도 3을 참조하여, 본 발명의 실시예에 따른 휴대 단말기(130)의 기능적 구성을 설명한다. 본원에서, 도 4를 참조하여, 본 실시예에 따른 전송로 부호화 방법을 설명한다. 또한, 도 5를 참조하여, 본 실시예에 따른 휴대 단말기(130)의 구성 요소인 전송로 부호화부(154)의 기능을 상세하게 설명한다. 또한, 도 6 및 도 7을 참조하여, 본 실시예에 따른 동기화 부호의 부호화 방법을 설명한다.
또한, 도 8 및 도 9를 참조하여, 본 실시예에 따른 휴대 단말기(130)의 구성 요소인 전송로 복호부(176)의 기능적 구성을 상세하게 설명한다. 또한, 도 10 및 도 11을 참조하여, 본 실시예에 따른 동기화 부호의 검출 방법을 설명한다. 그 후, 도 12를 참조하여, 본 실시예에 따른 동기화 부호의 부호화 방법에 대해 변형예를 참조함으로써 보충 설명한다. 또한, 도 13을 참조하여, 본 실시예에 따른 동기화 부호의 검출 방법에 대해서 변형예를 참조함으로써 보충 설명한다. 마지막으로, 실시예의 기술적 사상을 요약하고, 기술적 사상에 의해 얻어지는 작용 효과를 간략하게 설명한다.
(설명 항목)
1: 서론
1-1: 병렬 전송 방식을 채용한 휴대 단말기(100)의 장치 구성
1-2: 직렬 전송 방식을 채용한 휴대 단말기(130)의 장치 구성
2: 실시예
2-1: 휴대 단말기(130)의 기능적 구성
2-1-1: 전체적인 기능적 구성
2-1-2: 송신측의 상세한 기능적 구성
2-1-3: 수신측의 상세한 기능적 구성
2-2: 부호화 방법
2-3: 프레임 동기화 방법
2-4: 변형예(부호화 방법, 프레임 동기화 방법)
3: 결론
<1: 서론>
우선, 본 발명의 실시예에 따른 기술에 대해 상세하게 설명하기에 앞서, 본 실시예가 해결하려는 문제점을 간략하게 요약한다.
(1-1: 병렬 전송 방식을 채용한 휴대 단말기(100)의 장치 구성)
우선, 도 1을 참조하여, 병렬 전송 방식을 채용한 휴대 단말기(100)의 장치 구성을 간략하게 설명한다. 도 1은 병렬 전송 방식을 채용한 휴대 단말기(100)의 장치 구성의 일례를 나타내는 예시도이다. 도 1에는, 휴대 단말기(100)의 일례로서 휴대 전화가 개략적으로 도시되어 있다. 그러나, 이하 설명된 기술의 적용 범위는 휴대 전화에 한정되지 않는다. 예를 들어, 노트북 PC 등의 정보 처리 장치나 각종 휴대형 전자 기기에도 적용될 수 있다.
도 1에 나타낸 바와 같이, 휴대 단말기(100)는 주로 디스플레이부(102), 액정부(104, LCD), 연결부(106), 조작부(108), 베이스밴드 프로세서(110, BBP) 및 병렬 신호 선로(112)를 포함한다. 단, LCD는 액정 디스플레이의 축약어이다. 또한, 디스플레이부(102)와 조작부(108)를 각각 디스플레이측과 본체측으로 칭할 수 있다. 또한, 설명을 위해서, 병렬 신호 선로(112)를 통해서 영상 신호가 전송되는 경우를 예로 들어 설명한다. 물론, 병렬 신호 선로(112)을 통해서 전송되는 신호의 종류는 이것에 한정되지 않고, 예를 들어, 제어 신호나 음성 신호 등일 수도 있다.
도 1에 나타낸 바와 같이, 디스플레이부(102) 상에는, 액정부(104)가 제공된다. 액정부(104)에는 병렬 신호 선로(112)를 통해서 전송된 영상 신호가 입력된다. 액정부(104)는 입력된 영상 신호에 기초하여 영상을 디스플레이한다. 또한, 연결부(106)는 디스플레이부(102)와 조작부(108)를 연결하는 부재이다. 연결부(106)를 형성하는 연결 부재는, 예를 들어, 디스플레이부(102)를 Z-Y 평면 내에서 180도 회전시킬 수 있는 구조를 갖는다. 연결 부재는 또한 디스플레이부(102)가 X-Z 평면 내에서 회전할 수 있도록 형성될 수도 있다. 이러한 경우에, 휴대 단말기(100)는 접을 수 있는 구조를 갖게 된다. 또한, 연결 부재는 디스플레이부(102)가 어떤 방향으로든 자유롭게 움직일 수 있도록 하는 구조를 가질 수도 있다.
베이스밴드 프로세서(110)는 휴대 단말기(100)에 통신 제어 기능 및 애플리케이션 실행 기능을 제공하는 연산 처리부이다. 베이스밴드 프로세서(110)로부터 출력된 병렬 신호는 병렬 신호 선로(112)를 통해서 디스플레이부(102)의 액정부(104)에 전송된다. 병렬 신호 선로(112)에는 복수의 신호선이 제공된다. 휴대 전화의 경우, 예를 들어, 신호선의 수 n은 대략 50 개이다. 영상 신호의 전송 속도는, 액정부(104)의 해상도가 QVGA일 경우, 대략 130Mbps이다. 병렬 신호 선로(112)는 연결부(106)를 통과하도록 배선되어 있다.
즉, 연결부(106)에는 병렬 신호 선로(112)를 형성하는 복수의 신호선이 제공된다. 위에서 설명된 바와 같이, 연결부(106)의 가동 범위를 확장하면, 움직임에 의해 병렬 신호 선로(112) 상에 손상이 가해질 위험성이 증가된다. 이것은 병렬 신호 선로(112)의 신뢰성에 손상을 가져온다. 한편, 병렬 신호 선로(112)의 신뢰성을 유지할 경우, 연결부(106)의 가동 범위가 제약된다. 이러한 이유로 인해, 연결부(106)를 형성하는 가동 부재의 자유도를 증가시키면서 병렬 신호 선로(112)의 신뢰성 또한 유지하기 위해, 직렬 전송 방식이 휴대 전화 등에서 널리 사용되고 있다. 전자 방해(EMI)의 관점에서도, 전송 선로에 대한 직렬 전송 방식로의 변화가 촉진되고 있다.
(1-2:직렬 전송 방식을 채용한 휴대 단말기(130)의 장치 구성)
이제, 도 2를 참조하여, 직렬 전송 방식을 채용한 휴대 단말기(130)의 장치 구성을 간략하게 설명한다. 도 2는 직렬 전송 방식을 채용한 휴대 단말기(130)의 장치 구성의 일례를 나타내는 예시도이다. 도 2에는, 휴대 단말기(130)의 일례로서 휴대 전화가 개략적으로 도시되어 있다. 그러나, 이하 설명되는 기술의 적용 범위는 휴대 전화에 한정되지 않는다. 예를 들어, 노트북 PC 등의 정보 처리 장치나 각종 휴대형 전자 기기에 적용 가능하다. 또한, 도 1에 나타낸 병렬 전송 방식의 휴대 단말기(100)의 기능과 실질적으로 동일한 기능을 갖는 구성 요소에는 동일한 참조 부호를 부여하고 이러한 구성 요소의 상세한 설명을 생략한다.
도 2에 나타낸 바와 같이, 휴대 단말기(130)는 주로, 디스플레이부(102), 액정부(104, LCD), 연결부(106) 및 조작부(108)를 포함한다. 또한, 휴대 단말기(130)는 베이스밴드 프로세서(110, BBP), 병렬 신호 선로(132 및 136), 직렬 신호 선로(134), 직렬화기(150) 및 역직렬화기(170)를 포함한다.
위에서 설명된 휴대 단말기(100)와는 다르게, 휴대 단말기(130)는 연결부(106)를 통해서 배선된 직렬 신호 선로(134)를 통해서 직렬 전송 방식에 의해 영상 신호를 전송한다. 따라서, 조작부(108)에는, 베이스밴드 프로세서(110)로부터 출력된 병렬 신호를 직렬화하기 위한 직렬화기(150)가 제공된다. 한편, 디스플레이부(102)에는, 직렬 신호 선로(134)를 통해서 전송되는 직렬 신호를 병렬화하기 위한 역직렬화기(170)가 제공된다.
직렬화기(150)는 베이스밴드 프로세서(110)로부터 출력되어 병렬 신호 선로(132)를 통해서 입력된 병렬 신호를 직렬 신호로 변환한다. 직렬화기(150)에 의해 변환된 직렬 신호는, 직렬 신호 선로(134)를 통해서 역직렬화기(170)에 입력된다. 직렬 신호가 입력되면, 역직렬화기(170)는 입력된 직렬 신호로부터 원래의 병렬 신호를 복원한다. 그 후, 역직렬화기(170)는 병렬 신호 선로(136)를 통해서 병렬 신호를 액정부(104)에 입력한다.
직렬 신호 선로(134)에는, NRZ 데이터가, 예를 들어, 단독으로 전송되거나 대안적으로 데이터 신호와 클럭 신호가 함께 전송될 수 있다. 직렬 신호 선로(134)의 배선수 k는 도 1의 휴대 단말기(100)의 병렬 신호 선로(112)에서의 배선수 n보다 상당히 적다(1≤k≪n). 예를 들어, 배선수 k는 단지 몇 개의 선으로까지 줄일 수 있다. 따라서, 직렬 신호 선로(134)가 통과하는 연결부(106)의 가동 범위에 관한 자유도는, 병렬 신호 선로(112)가 통과하는 연결부(106)의 자유도 보다 매우 크다고 할 수 있다. 이 때, 직렬 신호 선로(134)의 신뢰성은 높다고 할 수도 있다. 또한, 직렬 신호 선로(134)를 통하여 흐르는 직렬 신호에는 통상 LVDS 등과 같은 차동 신호가 사용된다. LVDS는 저전압 차동 신호의 축약어이다.
이상, 휴대 단말기(130)의 장치 구성을 간략하게 설명했다. 직렬 전송 방식을 채용한 휴대 단말기(130)의 전체적인 장치 구성은 대략적으로 위에서 설명된 바와 같다. 그러나, 접속부(106)의 신호선의 개수를 얼마나 저감시킬 수 있을지는 직렬 신호 선로(134)에 흐르는 신호의 형태에 의존한다. 직렬화기(150) 및 역직렬화기(170)는 이러한 신호의 형태를 결정한다. 직렬화기(150) 및 역직렬화기(170)의 구성에 중점을 두면서, 휴대 단말기(130)의 기능을 상세하게 후술하겠다. 그러나, 우선 종래 기술에 따른 기기 내에서의 데이터 전송의 단점을 요약한다.
(문제점 1의 요약)
설명된 바와 같이, 기기 내에서의 데이터 전송의 단점들 중의 하나는, 연결부(106)에서의 배선수가 많으면, 가동 부재의 움직임이 제한되거나, 단선의 위험성이 증가하여 신뢰성이 손상될 것이라는 점에 있다. 이러한 단점을 제거하기 위해서, 우선, 위에서 설명된 바와 같이 직렬 전송 방식이 채용되었다. 그러나, 직렬 전송 방식을 채용해도, 전원선 등을 연결부(106)에 제공해야 하고, 따라서 여전히 배선수는 많다. 또한, 위에서 설명된 휴대 단말기(130)와 같은 소형의 전자 기기의 경우, 소비 전력량을 최대한 저감하는 것이 요구된다. 지금까지, 수신측에서 클럭을 재생할 때, PLL이 사용되었다. 그러나, 소형의 전자 기기에서는 PLL을 구동하기 위한 소비 전력량이 너무 커서 무시할 수 없다. 이에 따라, 이러한 문제점을 해결하기 위하여 위에서 설명된 신방식의 부호화 방법이 제안되었다.
신방식에 따른 이러한 부호화 방법에 기초하여 생성된 신호는, 직류 성분을 거의 포함하지 않고, 클럭의 반주기마다 극성이 반전되고, 1개의 비트 값을 복수의 진폭 레벨로 표현하는 다치(multilevel) 신호이다. 이러한 신호는 DC 전원상에 중첩되어 전송될 수 있다. 또한, 이러한 신호를 사용하면, 수신측에서 PLL을 사용하지 않고 클럭을 재생하는 것이 가능하다. 이에 따라, PLL을 사용할 필요 없고, 소비 전력을 저레벨 정도로 유지할 수 있다. 또한, 접속부(106)에서의 신호선의 개수를 저감시킬 수 있다. 신방식에 따른 부호화 방법을 채용함으로써 현저한 효과를 얻는 것이 가능하게 된다.
그러나, 신방식에 따른 다치 부호를 사용한 고속 데이터 전송 방식에 있어서도, 데이터를 정확하게 복호하기 위해서는 수신측에서 프레임 동기화를 확립해야 한다. 통상, 프레임의 선두에 부가되는 헤더부에 K 부호나 콤마 부호 등의 동기화 부호를 제공하고, 이러한 동기화 부호를 사용함으로써 수신측에서 프레임 동기화를 확립하는 방법이 사용된다. 그러나, 이러한 방법을 사용할 경우, 동기화 부호의 검출 정밀도가 헤더부에서의 기존 비트 열의 길이에 의존하고, 따라서, 헤더부를 충분한 길이로 설정하지 않으면 오동기(false synchronization)가 발생한다. 예를 들어, 기존 비트 열의 길이가 8비트인 경우, 1/28=1/256의 확률로 오동기가 발생한다. 한편, 오동기의 확률을 저감시키기 위해서 기존 비트 열의 길이를 연장하면, 1 프레임 내의 헤더부의 비율이 증가하고, 전송 효율이 저감된다.
이러한 문제점을 감안하여, 본 발명의 발명자는 전송 효율을 저하시키지 않으면서도, 보다 확실하게 프레임 동기화를 확립하는 것이 가능한 프레임 동기화 방법을 고안했다. 이하에서, 프레임 동기화 방법에 관한 실시예의 일례로서, 휴대 단말기(130)에 프레임 동기화 방법을 적용하는 경우를 설명하고, 이러한 경우의 직렬화기(150) 및 역직렬화기(170)의 기능적 구성을 상세하게 설명한다. 또한, 이하에서는 AMI 부호화 규칙에 기초하는 신방식 부호화 방법을 구체예로서 사용함으로써, 본 실시예에 따른 프레임 동기화 방법을 설명한다. 그러나, 본 실시예에 따른 프레임 동기화의 적용 범위는, 신방식의 부호화 방법에 한정되지 않고, 예를 들어, 바이폴라 부호, 부분 응답 방식에 따른 부호 등과 같이 극성 반전을 사용하는 부호 형식에 널리 적용될 수 있다.
<2: 실시예>
본 발명의 일 실시예를 설명한다. 본 실시예는, 부호화 규칙 위반을 동기화 부호와 관련지어 이용함으로써, 전송 효율을 저하시키지 않고, 보다 확실하게 프레임 동기화를 확립할 수 있는 프레임 동기화 방법에 관한 것이다. 이하에서, 휴대 단말기(130)에 프레임 동기화 방법을 적용한 경우를 예로서 설명하고, 본 실시예에 따른 구체적인 기술적 내용에 대해서 상세하게 설명한다.
[2-1: 휴대 단말기(130)의 기능적 구성]
이제, 도 3, 도 5 및 도 9를 참조하여, 본 실시예에 따른 휴대 단말기(130)의 기능적 구성에 대해서 설명한다. 우선, 도 3을 참조하여 휴대 단말기(130)의 전체적인 기능적 구성을 설명한다. 그 후, 휴대 단말기(130)에 포함되는 송신측의 구성 요소에 대해서, 도 5 내지 도 7을 참조하여 보충 설명한다. 또한, 휴대 단말기(130)에 포함되는 수신측의 구성 요소에 대하여, 도 9 내지 도 11을 참조하여 보충 설명한다. 본원에서는, 부호화 방법, 복호 방법, 동기화 부호의 검출 방법 등 본 실시예의 프레임 동기화 방법에 관한 각 방법도 설명한다.
(2-1-1: 전체적인 기능적 구성)
우선, 도 3을 참조하여, 본 실시예에 따른 휴대 단말기(130)의 전체적인 기능적 구성을 설명한다. 도 3은 본 실시예에 따른 휴대 단말기(130)의 전체적인 기능적 구성의 일례를 나타내는 예시도이다. 도 3은 주로 직렬화기(150) 및 역직렬화기(170)의 기능적 구성을 나타내는 예시도이며, 다른 구성 요소에 관한 기재를 생략하고 있음을 주목한다.
도 3에 나타낸 바와 같이, 휴대 단말기(130)는 직렬화기(150) 및 역직렬화기(170)를 포함한다. 설명된 바와 같이, 병렬 데이터 및 병렬 데이터 클럭은 베이스밴드 프로세서(110)로부터 병렬 신호 선로(132)를 통해 직렬화기(150)에 입력된다. 직렬화기(150)에 입력된 병렬 데이터는 병렬 데이터 클럭에 기초하여 직렬화된 후, 전송로 부호화되어서 역직렬화기(170)에 전송된다. 역직렬화기(170)는 수신된 직렬 신호로부터 직렬 데이터를 복호한다.
이때, 수신된 직렬 신호로부터 클럭 성분이 추출되어, 추출된 클럭 성분에 기초하여 직렬 데이터 클럭이 재생된다. 역직렬화기(170)에 의해 복호된 직렬 데이터는 병렬 데이터로 변환되어서 액정부(104) 등에 입력된다. 이러한 방식으로, 휴대 단말기(130)에서는, 신호는 직렬화되어서 직렬화기(150)로부터 역직렬화기(170)에 전송된다. 또한, 수신된 직렬 신호로부터 클럭 성분이 추출되고, 추출된 클럭 성분에 기초하여 병렬 데이터 클럭이 재생된다.
이하에서는, 직렬화기(150) 및 역직렬화기(170)의 기능적 구성을 설명함과 함께, 전체적인 처리 과정에서의 직렬화기(150) 및 역직렬화기(170)에서 실행되는 신호 처리나 정보 처리 등의 내용을 상세하게 설명한다.
(직렬화기(150))
우선, 직렬화기(150)의 기능적 구성을 설명한다. 도 3에 나타낸 바와 같이, 직렬화기(150)는 주로, P/S 변환부(152), 전송로 부호화부(154), PLL부(156), 타이밍 제어부(158) 및 드라이버(160)를 포함한다. 또한, 전송로 부호화부(154)는 프레임 생성부(162) 및 부호화기(164)를 포함한다.
위에서 설명된 바와 같이, 우선, 병렬 데이터(P-DATA) 및 병렬 데이터 클럭(P-CLK)은 베이스밴드 프로세서(110)로부터 직렬화기(150)에 입력된다. 직렬화기(150)에 입력된 병렬 데이터는 P/S 변환부(152)에 의해 직렬화 데이터로 변환된다. P/S 변환부(152)에 의해 변환된 직렬 데이터는 전송로 부호화부(154)에 입력된다. 전송로 부호화부(154)는 프레임 생성부에 의해 헤더 등을 직렬 데이터에 부가하여, 송신 프레임을 생성한다. 또한, 전송로 부호화부(154)는 부호화기(164)에 의해 신방식의 부호화 방법으로 송신 프레임을 부호화하여, 직렬 신호를 생성한다.
전송로 부호화부(154)에 의해 생성된 직렬 신호는 드라이버(160)에 입력된다. 드라이버(160)는, 예를 들어, LVDS에 따른 차동 전송 방식에 의해 직렬 신호를 역직렬화기(170)에 전송한다. 전송로 부호화부(154)의 부호화 방법은 후술한다. 한편, 직렬화기(150)에 입력된 병렬 데이터 클럭은 PLL부(156)에 입력된다. PLL부(156)는 병렬 데이터 클럭으로부터 직렬 데이터 클럭을 생성하여 그것을 P/S 변환부(152), 전송로 부호화부(154) 및 타이밍 제어부(158)에 입력한다. 입력된 직렬 신호용 클럭은, P/S 변환부(152)에 의한 변환 처리, 전송로 부호화부(154)에 의한 부호화 처리 및 타이밍 제어부(158)에 의한 타이밍 제어 처리에 사용된다. 이들 처리에 대해서는 본 실시예에 따른 부호화 방법의 설명에서 설명한다.
(역직렬화기(170))
다음으로, 역직렬화기(170)의 기능적 구성을 설명한다.
도 3에 나타낸 바와 같이, 역직렬화기(170)는, 주로, 수신기(172), 클럭 검출부(174), 전송로 복호부(176), S/P 변환부(178) 및 타이밍 제어부(180)를 포함한다. 또한, 전송로 복호부(176)는 복호화기(182) 및 프레임 동기화부(184)를 포함한다.
위에서 설명된 바와 같이, 우선, 직렬 신호가 LVDS에 따른 차동 전송 방식에 의해 직렬화기(150)로부터 역직렬화기(170)에 전송된다. 직렬 신호는 수신기(172)에서 수신된다. 수신기(172)에서 수신된 직렬 신호는, 전송로 복호부(176) 및 클럭 검출부(174)에 입력된다. 직렬 신호가 입력되면, 전송로 복호부(176)는 복호화기(182)에 의해 직렬 신호로부터 송신 프레임을 복호한다. 또한, 전송로 복호부(176)는, 송신 프레임 내의 헤더부를 프레임 동기화부(184)에 의해 검출하고, 프레임 동기화를 확립하고, 데이터의 선두부를 검출하여 직렬 데이터를 추출한다. 전송로 복호부(176)의 복호 방법 및 프레임 동기화 방법은 후술한다.
전송로 복호부(176)에 의해 복호된 직렬 데이터는 S/P 변환부(178)에 입력된다. S/P 변환부(178)는 입력된 직렬 데이터를 병렬 데이터(P-DATA)로 변환한다. S/P 변환부(178)로부터 출력된 병렬 데이터는 액정부(104) 쪽으로 출력된다. 한쪽에서, 클럭 검출부(174)는 수신기(172)에 의해 입력된 직렬 신호로부터 클럭 성분을 검출하고, 직렬 데이터 클럭을 재생한다. 이때, 클럭 검출부(174)는 직렬 신호의 진폭 레벨이 제로 크로스하는 타이밍을 검출하고, 검출 결과에 기초하여 직렬 데이터 클럭을 재생한다.
클럭 검출부(174)에서 재생된 직렬 데이터 클럭은 전송로 복호부(176) 및 타이밍 제어부(180)에 입력된다. 직렬 데이터 클럭은 전송로 복호부(176)에 의한 복호 처리 및 타이밍 제어부(180)에 의한 타이밍 제어 처리에 사용된다. 또한, 타이밍 제어부(180)에 입력된 직렬 데이터 클럭은 병렬 데이터 클럭(P-CLK)으로 변환되어 액정부(104)에 출력된다.
이상, 본 실시예에 따른 휴대 단말기(130)의 전체적인 기능적 구성을 설명했다. 본 실시예에 따른 부호화 방법, 복호 방법 및 프레임 동기화 방법에 대한 상세한 설명이 위의 설명에서는 생략되었음을 알 수 있다. 이러한 방법들은 도 4 내지 도 11을 참조하여 이하 상세하게 설명한다.
(2-1-2: 송신측의 상세한 기능적 구성)
우선, 도 3 내지 도 7을 참조하여, 직렬 신호의 송신측에 대응하는 직렬화기(150)의 상세한 기능적 구성을 설명한다. 그러나, 직렬화기(150)의 기능적 구성은 이미 대략적으로 설명했으므로, 여기에서는 본 실시예에 따른 주요 기술적 특징부인 전송로 부호화부(154)의 기능을 상세하게 설명한다. 설명된 바와 같이, 전송로 부호화부(154)는 프레임 생성부(162) 및 부호화기(164)로 구성된다(도 3 참조).
(프레임 생성부(162))
프레임 생성부(162)는 P/S 변환부(152)로부터 입력된 직렬 데이터에 헤더 등을 부가해서 직렬 신호용 프레임을 생성하는 수단이다. 예를 들어, 도 4에 나타낸 바와 같이, P/S 변환부(152)로부터 입력된 직렬 데이터(S-DATA) "#A(T1), #B(T1), …, #D(TN)" 가 입력되면, 프레임 생성부(162)는 입력된 직렬 데이터를 직렬 신호용 프레임의 데이터부에 설정한다. 그 후, 프레임 생성부(162)는 설정된 데이터부 앞에 비트 값 1을 갖는 소정 길이의 비트 열(sequence)을 헤더부로서 부가하고, 직렬 신호용 프레임을 생성한다.
(부호화기(164))
프레임 생성부(162)에 의해 생성된 직렬 신호용 프레임은 부호화기(164)에 입력된다. 부호화기(164)는 직렬 신호용 프레임을 전송로 부호화하는 수단이다. 부호화기(164)에 입력된 직렬 신호용 프레임은 신방식의 부호화 방법에 기초하여 부호화된다. 그 후, 전송로 부호화 후의 직렬 신호가 도 4에 나타낸 바와 같이 생성된다. 도 4에 나타낸 바와 같이, 부호화기(164)에 의해 생성된 직렬 신호는 직렬 데이터용 클럭의 반주기마다 극성이 반전하고, 연속적으로 동일한 진폭 레벨을 발생하지 않는 신호 파형을 갖는다. 이에 따라, PLL을 사용하지 않고도 이러한 신호로부터 클럭 성분을 추출할 수 있다.
(상세한 기능적 구성)
여기에서, 도 5를 참조하여 프레임 생성부(162) 및 부호화기(164)의 상세한 기능적 구성을 설명하고, 또한, 본 실시예에 따른 전송로 부호화의 요점(point)을 설명한다. 도 5는 본 실시예에 따른 프레임 생성부(162) 및 부호화기(164)의 상세한 기능적 구성을 나타내는 예시도이다. 또한, 도 5의 예에서는, 본 실시예의 AMI 부호화 규칙에 기초하는 전송로 부호화가 전제로 되어 있다. 물론, 본 실시예에 따른 전송로 부호화 방법은 AMI 부호화 규칙에 기초하는 것에 한정되지 않고, 본 실시예는 예를 들어, 바이폴라 부호화 규칙이나 부분 응답 부호화 규칙에도 적용 가능하다.
도 5에 나타낸 바와 같이, 프레임 생성부(162)는 버퍼(202), 헤더 타이밍 제어부(204) 및 헤더 부가부(206)로 구성된다. 또한, 부호화기(164)는 주기 전환부(212), AMI 부호화부(214) 및 클럭 중첩부(216)로 구성된다. 또한, PLL부(156)에 의해 생성된 직렬 데이터 클럭(S-CLK)은 버퍼(202), 헤더 타이밍 제어부(204), 헤더 부가부(206), AMI 부호화부(214) 및 클럭 중첩부(216)에 입력된다.
우선, PLL부(156)에 의해 생성된 직렬 데이터 클럭 및 직렬 데이터(S-DATA)가 버퍼(202)에 입력된다. 입력된 직렬 데이터는 버퍼(202)에 일시 저장된다. 버퍼(202)에 일시 저장된 직렬 데이터는 직렬 데이터 클럭과 동일한 타이밍에서 헤더 부가부(206)에 입력된다. 헤더 부가부(206)에서는, 버퍼(202)로부터 입력된 직렬 데이터의 선두에 헤더가 부가되어, 직렬 신호용 프레임이 생성된다.
이때, 예를 들어, 비트 값 1로 구성되는 소정 길이의 비트 열가 헤더로서 사용된다. 예를 들어, 헤더 부가부(206)에 의해 생성되는 직렬 신호용 프레임은 도 6에 "직렬 데이터"로서 나타낸 비트 열가 된다. 도 6의 예에서, 구간 2 및 구간 4는 헤더 구간으로서 설정된다. 이에 따라, 구간 2 및 구간 4에 비트 값 1을 갖는 비트 열가 삽입되어 있다. 이러한 방식으로 헤더 부가부(206)에 의해 생성된 직렬 신호용 프레임은 부호화기(164)의 AMI 부호화부(214)에 입력된다.
또한, 헤더 타이밍 제어부(204)에는, 헤더 구간 길이를 나타내는 타이밍 신호가 생성된다. 헤더 타이밍 제어부(204)에 의해 생성된 타이밍 신호는, 예를 들어, 도 6에 나타낸 "헤더 타이밍 제어 신호"가 된다. 도 6의 예에서 구간 2 및 구간 4에 헤더가 부가되기 때문에, 헤더 타이밍 제어 신호는 구간 2 및 구간 4에서 H 레벨이 되고, 구간 1, 구간 3 및 구간 5에서 L 레벨이 된다. 헤더 타이밍 제어부(204)에 의해 생성된 헤더 타이밍 제어 신호는 부호화기(164)의 주기 전환부(212)에 입력된다.
위에서 설명된 바와 같이, 부호화기(164)의 주기 전환부(212)에는 헤더 타이밍 제어부(204)에 의해 생성된 헤더 타이밍 제어 신호가 입력되고, 부호화기(164)의 AMI 부호화부(214)에는 헤더 부가부(206)에 의해 생성된 직렬 신호용 프레임이 입력된다. 주기 전환부(212)는 헤더 타이밍 제어부(204)로부터 입력된 헤더 타이밍 제어 신호에 기초하여, AMI 부호화부(214)에서 실행되는 AMI 부호화의 부호화 주기를 전환한다. 설명된 바와 같이, 헤더 타이밍 제어 신호는 직렬 신호용 프레임에 포함되는 헤더 구간에서는 H 레벨이 되고, 다른 구간에서는 L 레벨이 되는 파형을 갖는다.
이에 따라, 헤더 타이밍 제어 신호가 L 레벨인 구간에서의 부호화 주기를 T라고 했을 경우, 주기 전환부(212)는 H 레벨의 구간에서의 부호화 주기를 2*T로 전환한다. 이러한 방식으로, 헤더 타이밍 제어 신호의 진폭 레벨에 따라 주기 전환부(212)에 의해 전환되는 부호화 주기에 대한 정보는 AMI 부호화부(214)에 제어 신호로서 입력된다. 따라서, AMI 부호화부(214)에서 실행되는 부호화 처리는 주기 전환부(212)에 의해 전환되는 부호화 주기에 기초하여 실행된다. AMI 부호화부(214)는 AMI 부호화 규칙에 따른 직렬 신호용 프레임을 부호화하는 수단이다.
AMI 부호화 규칙은 비트 값 1을 표현하는데 진폭 레벨 A 또는 -A (예를 들어, A=1)을 사용하고 비트 값 0을 표현하는데 진폭 레벨 0을 사용한다. AMI 부호화 규칙의 특징은 비트 값 1이 나타날 때마다 진폭 레벨의 극성을 반전시키는 점에 있다. 예를 들어, 비트 열 "1, 0, 1, 0, 0, 1"이 입력되었을 경우, AMI 부호의 진폭 레벨은 "1, 0, -1, 0, 0, 1"로서 표현된다. 이에 따라, 부호화가 AMI 부호화 규칙에 따라 정확하게 실행되면, AMI 부호의 진폭 레벨이 연속적으로 1이 되지 않는다. 이와 같이, 부호화 규칙에 따라서는 가능하지 않는 이러한 패턴을 부호화 규칙 위반(coding rule violation)이라 칭한다.
본 실시예는 AMI 부호에서의 부호화 규칙 위반을 적극적으로 사용하고, 부호화 규칙 위반을 사용하여 프레임 동기화를 확립하는 방법을 제안한다. 구체적으로는 직렬 신호용 프레임의 헤더부에 부호화 규칙 위반을 포함시켜, 부호화 규칙 위반을 검출함으로써 수신측에서 프레임 동기화를 실행하는 방법을 제안한다. AMI 부호화 규칙의 경우에, 2비트의 비트 열에 있어서 부호화 규칙 위반이 되는 패턴은 (1, 1) 및 (-1,-1)의 2 가지이다. 본 실시예는 이러한 부호 패턴을 생성하는 방법으로서 부호화 주기를 전환하는 방법을 사용한다. 부호화 주기의 전환 제어는 위에서 설명된 주기 전환부(212)의 기능에 의해 실현된다.
여기에서, 도 6을 참조하여, AMI 부호화부(214)에 의한 부호화 처리를 구체적으로 설명한다. AMI 부호화부(214)에는, 헤더가 부가된 직렬 데이터(직렬 신호용 프레임)와 헤더 타이밍 제어 신호에 따라 전환되는 부호화 주기(T→2*T, 2*T→T)를 나타내는 정보가 입력된다.
우선, 구간 1에 주목한다. 구간 1은 직렬 신호용 프레임의 데이터부이다. AMI 부호화부(214)는 데이터부인 구간 1에서의 비트 열 "1, 0, 1, 1, 0, 1" 에 대하여 AMI 부호화 규칙에 기초하는 부호화 처리를 실행하여 AMI 부호화 신호를 생성한다. 이때, AMI 부호화부(214)는 직렬 데이터 클럭의 반주기 T와 동일한 부호화 주기 T로 AMI 부호화 신호를 생성한다. 그 결과, 구간 1의 AMI 부호화 신호의 진폭 레벨은 "1, 0, -1, 1, 0, -1" 이 된다. 이러한 경우에, 구간 1의 AMI 부호화 신호에는 부호화 규칙 위반이 포함되지 않는다. 또한, 직렬 신호용 프레임의 데이터부에 대응하는 구간 3 및 구간 5에 대해서도 동일하다.
다음으로, 구간 2에 주목한다. 구간 2는 직렬 신호용 프레임의 헤더부이다. 먼저 설명한 대로, 헤더부에는 비트 값 1을 갖는 소정 길이의 비트 열가 부가된다. 도 6의 예에서는, 데이터부의 비트 길이보다 긴 비트 열가 부가된다. AMI 부호화부(214)는 헤더부인 구간 2의 비트 열 "1, 1, 1, 1, 1, 1, 1, 1" 에 대하여, AMI 부호화 규칙에 기초하는 부호화 처리를 실행하여 AMI 부호화 신호를 생성한다. 또한, AMI 부호화부(214)는 직렬 데이터 클럭의 반주기 T의 2배인 부호화 주기 2*T로 AMI 부호화 신호를 생성한다. 그 결과, 구간 2의 AMI 부호화 신호의 진폭 레벨은 "(1, 1), (-1,-1), (1, 1), (-1,-1)" 이 된다.
또한, 부호화 주기 2*T의 단위에 기초하여 부호화가 실행된 것을 나타내는데 (…)이라는 표현이 사용된다. 실제로는, 구간 2에서의 비트 열를 2비트 단위로 참조하고, 비트 열 "1, 1, 1, 1" 을 AMI 부호화 신호의 진폭 레벨 "1,-1, 1,-1" 로 변환하는 처리가 실행된다. 도시된 바와 같이, 2 비트 단위로 볼 경우 진폭 레벨 "1,-1, 1,-1" 에는 부호화 규칙 위반이 포함되지 않는다. 그러나, 부호화 주기 T를 참조할 경우, 구간 2에서의 AMI 부호화 신호의 진폭 레벨은 "(1, 1), (-1,-1), (1, 1), (-1,-1)" 이 된다. 따라서, 구간 2에는 부호화 규칙 위반이 되는 패턴(1, 1), (-1,-1)이 포함된다. 또한, 직렬 신호용 프레임의 헤더부에 대응하는 구간 4에 대해서도 동일하다고 할 수 있다.
설명된 바와 같이, AMI 부호화부(214)는 주기 전환부(212)에 의해 제어되고, 직렬 신호용 프레임의 헤더부와 데이터부 사이에서 부호화 주기를 전환하면서 AMI 부호화 신호를 생성한다. 그 결과, 헤더부에 AMI 부호화 규칙의 부호화 규칙 위반이 포함된 AMI 부호화 신호가 생성된다. 다시 도 5를 참조한다. 설명된 바와 같은 방식으로 AMI 부호화부(214)에 의해 생성된 AMI 부호화 신호는 클럭 중첩부(216)에 입력된다. 클럭 중첩부(216)에는 AMI 부호화 신호와 함께 직렬 데이터 클럭이 입력된다.
AMI 부호화부(214)에 의해 생성된 AMI 부호화 신호에 직렬 데이터 클럭이 클럭 중첩부(216)에서 중첩된다. 이때, AMI 부호화 신호와 직렬 데이터용 클럭은 그것들의 에지(edge)를 정렬시켜서 동기적으로 가산된다. 또한, AMI 부호화 신호의 최대 진폭 레벨의 절대치보다도 진폭 레벨의 절대치가 큰 직렬 데이터 클럭이 사용된다. 클럭 중첩부(216)에 의해 중첩 처리가 실행되면, 도 6에 나타내는 것 같은 전송로 부호화 신호가 생성된다. 전송로 부호화 신호는 직렬 데이터 클럭의 반주기마다 극성을 반전하고, 1개의 비트 값을 복수의 진폭 레벨로 표현한 다치 신호의 파형을 갖는다.
도 6의 예로부터 이해되는 바와 같이, 직렬 데이터 클럭의 반주기 T를 단위로 할 경우에, AMI 부호화 주기를 반주기 T의 2배로 하여 헤더부에서 AMI 부호화 신호를 생성할 경우, AMI 부호화 신호의 헤더부에 연속적으로 동일한 진폭 레벨이 발생되는 구간이 반드시 나타난다. 또한, 비트 값 0이 연속하는 구간이 데이터부에 대응하는 구간에 나타나면, AMI 부호화 신호의 진폭 레벨에 연속적으로 0이 되는 구간이 나타난다. 동일한 진폭 레벨이 연속적으로 발생하는 구간이 존재하면, 수신측에서 PLL을 사용하지 않으면서 클럭 성분을 추출하고 직렬 데이터 클럭을 재생하는 것이 곤란해진다.
그러나, 설명된 바와 같은 방식으로 직렬 데이터 클럭을 중첩함으로써, 헤더부에서 부호화 주기를 변경하더라도, 직렬 데이터 클럭의 반주기마다 진폭 레벨의 극성이 반전하는 방식으로 신호 파형이 형성된다. 즉, 헤더부의 부호화 주기를 변경한 전송로 부호화 신호로부터도 수신측에서 PLL을 사용하지 않고 클럭 성분을 추출할 수 있다.
여기에서, 도 7을 참조하여 AMI 부호화 신호를 생성하기 위한 부호화 규칙 및 전송로 부호화 신호를 생성하기 위한 부호화 규칙을 간략히 설명한다. 도 7은 본 실시예에 따른 AMI 부호화 신호 및 전송로 부호화 신호의 생성 방법을 나타내는 예시도이다. 도 7에 나타낸 표에서, "비트 열" 컬럼은 직렬 신호용 프레임에 포함되는 연속한 2 비트(Bit(T), Bit(2T))의 조합 패턴을 도시한다. 그러나, 헤더부에서는 AMI 부호화 규칙 위반에 대응하는 부호화가 실행되고, 따라서, 도 7의 표에는 "N/A" 라고 표기되어 있다.
또한, "AMI 부호화 후" 컬럼은 "비트 열" 컬럼에 설명된 패턴을 AMI 부호화 규칙에 기초하여 부호화했을 때에 얻어지는 AMI 부호화 신호의 진폭 패턴을 나타낸다. AMI 부호에 의한 부호화 규칙 위반에 대응하는 AMI 부호화 신호의 진폭 패턴은 "비트 열" 컬럼에서의 "N/A"의 부분에 나타난다. 또한, "전송로 부호화 후" 컬럼은 "AMI 부호화 후" 컬럼에 설명된 패턴 상에 직렬 데이터 클럭을 중첩함으로써 얻어지는 전송로 부호화 신호의 진폭 패턴을 나타낸다. 도 7에 나타낸 표에서, AMI 부호화 규칙에 기초하는 부호화 처리에 의해 얻어지는 패턴을 패턴 A로 표현한다. 또한, AMI 부호화 규칙 위반에 대응하는 패턴을 패턴 B로 표현한다.
우선, 패턴 A의 부분에 주목한다. 위에서 설명된 바와 같이, 패턴 A는 AMI 부호화 규칙에 따라 AMI 부호화 신호 및 전송로 부호화 신호의 부호화 방법을 나타낸다. 또한, 도 7의 예에서는, 직렬 데이터 클럭의 진폭 레벨을 +1.5 및 -1.5로 설정한다. 또한, AMI 부호화 신호의 진폭 레벨은 +1, 0 및 -1로 설정되는 것이 가능하다. 이에 따라, 비트 열(0, 0)는 AMI 부호화 신호의 진폭 패턴(0, 0)으로 변환되고, 또한 전송로 부호화 신호의 진폭 패턴(1.5,-1.5)으로 변환된다.
마찬가지로, 비트 열(0, 1)는 AMI 부호화 신호의 진폭 패턴(0, 1)또는 (0,-1)로 변환되고, 또한 전송로 부호화 신호의 진폭 패턴(1.5,-0.5) 또는 (1.5,-2.5)로 변환된다. 또한, 비트 열(1, 0)는 AMI 부호화 신호의 진폭 패턴(1, 0)또는 (-1, 0)로 변환되고, 또한 전송로 부호화 신호의 진폭 패턴 (2.5,-1.5) 또는 (0.5,-1.5)로 변환된다. 또한, 비트 열(1, 1)는 AMI 부호화 신호의 진폭 패턴 (1,-1) 또는 (-1, 1)로 변환되고, 또한 전송로 부호화 신호의 진폭 패턴 (2.5,-2.5) 또는 (0.5,-0.5)로 변환된다.
다음으로, 패턴 B의 부분에 주목한다. 위에서 설명된 바와 같이, 패턴 B는 AMI 부호화 규칙 위반에 기초하는 AMI 부호화 신호 및 전송로 부호화 신호의 생성 방법을 나타낸다. 여기에서는 비트 열의 패턴에 대해서 언급하지 않지만, 도 6에 도시된 바와 같이, 비트 값 1로 구성되는 헤더부에 적용된다. 도 7에 나타낸 바와 같이, 헤더부 ("N/A")에서는, 비트 열가 AMI 부호화 신호의 진폭 패턴(1, 1) 또는 (-1,-1)로 변환되고, 또한 전송로 부호화 신호의 진폭 패턴 (2.5,-0.5) 또는 (0.5,-2.5)로 변환된다.
위에서 설명된 바와 같이, 직렬 신호용 프레임의 데이터부에는 패턴 A의 부호화 처리가 실행되고, 헤더부에는 패턴 B의 부호화 처리가 실행된다. AMI 부호화 후에 직렬 데이터 클럭을 동기 가산함으로써 전송로 부호화 신호를 생성하는 방법이 위에서 설명되었다. 하지만, 예를 들어, 도 7에 나타낸 "비트 열" 과 "전송로 부호화 후" 사이의 대응 관계에 기초하여 직렬 신호용 프레임으로부터 직접적으로 전송로 부호화 신호를 생성하는 방법도 생각해 볼 수 있다. 물론, 이러한 전송로 부호화 신호의 생성 방법에 관한 변형예도 본 실시예의 기술적 범위에 속한다.
(2-1-3: 수신측의 상세한 기능적 구성)
다음으로 도 8 내지 도 11을 참조하여, 직렬 신호의 수신측에 연관된 역직렬화기(170)의 상세한 기능적 구성을 설명한다. 그러나, 역직렬화기(170)의 기능적 구성을 이미 대략적으로 설명했으므로, 여기에서는 본 실시예의 기술적 특징의 주요부인 전송로 복호부(176)의 보다 상세한 기능적 구성을 설명함과 함께 구체적인 회로 구성을 설명한다. 설명된 바와 같이, 전송로 복호부(176)는 복호화기(182) 및 프레임 동기화부(184)로 구성된다 (도 3 참조).
(복호화기(182))
도 3에 나타낸 바와 같이, 복호화기(182)에는 수신기(172)에서 수신된 직렬 신호(전송로 부호화 신호)가 입력된다. 수신기(172)에서 수신된 전송로 부호화 신호의 아이 패턴(eye pattern)은 도 8에 나타낸 바와 같다. 도 8은 직렬 데이터 클럭, 비트 열 및 AMI 부호화 신호와 연관된 전송로 부호화 신호의 아이 패턴을 나타낸다. 위에서 설명된 바와 같이, 전송로 부호화 신호는 가능한 진폭 레벨이 1, 0, -1인 AMI 부호화 신호 상에 진폭 레벨 1.5, -1.5을 취하는 직렬 데이터 클럭을 중첩함으로써 얻어진다. 이에 따라, 전송로 부호화 신호는 진폭 레벨로서 2.5, 1.5, 0.5, -0.5, -1.5 및 -2.5의 6개 값을 진폭 레벨로서 취할 수 있다.
후술하는 바와 같이, 각각의 이들 진폭 레벨은 소정의 임계 레벨이 설정된 복수의 비교기를 사용하여 검출된다. 그리고, 직렬 신호용 프레임은 검출된 진폭 레벨에 기초하여 복호된다. 수신된 전송로 부호화 신호의 진폭 레벨을 검출하는 처리 및 검출 결과에 기초하여 직렬 신호용 프레임을 복호하는 처리는 복호화기(182)에 의해 실행된다. 또한, 전송로 부호화 신호의 진폭 레벨에 기초하는 직렬 신호용 프레임의 복호는 도 7에 나타낸 전송로 부호화 규칙의 패턴 A를 역으로 사용함으로써 실현된다. 그러나, 복호화기(182)에서 헤더부는 정확하게 복호되지 않는다. 이에 따라, 진폭 레벨의 검출 결과는 후술하는 프레임 동기화부(184)에 입력되어, 헤더부의 검출 처리가 실행된다.
(프레임 동기화부(184))
위에서 설명된 바와 같이, 프레임 동기화부(184)에는 복호화기(182)에 의해 검출된 전송로 부호화 신호의 진폭 레벨이 입력된다. 따라서, 프레임 동기화부(184)는 전송로 부호화 신호의 진폭 패턴을 참조하고, 부호화 규칙 위반이 되는 2비트의 진폭 패턴을 검출한다. 전송로 부호화 규칙의 부호화 규칙 위반의 진폭 패턴은 도 7의 패턴 B에 나타낸 (2.5,-0.5) 또는 (0.5,-2.5)의 2 가지다. 프레임 동기화부(184)는 이러한 부호 규칙 위반의 진폭 패턴을 검출하면, 프레임 동기화부(184)는 검출 타이밍에 기초하여 헤더부를 식별하는 프레임 동기화 신호를 출력한다. 프레임 동기화부(184)로부터 출력된 프레임 동기 신호에 따라 복호화기(182)에서 복호된 직렬 신호용 프레임의 데이터부를 추출함으로써, 정확하게 직렬 데이터를 복원할 수 있다.
(구체적인 회로 구성)
여기에서, 도 9를 참조하여, 복호화기(182) 및 프레임 동기화부(184)의 구체적인 회로 구성을 설명한다. 도 9는 본 실시예에 따른 복호화기(182) 및 프레임 동기화부(184)의 구체적인 회로 구성을 나타내는 예시도이다. 또한, 도 9에 나타낸 회로 구성은 일례일 뿐이며, 본 실시예의 기술적 사상의 범위를 일탈하지 않는 한 임의로 대체가 가능하다. 이러한 대체에 의해 얻어지는 구성도 본 실시예의 기술적 범위에 속한다.
도 9에 나타낸 바와 같이, 복호화기(182)는 복수의 비교기(232, 234, 236, 238), 지연 회로(240), XOR 회로(242, 244) 및 데이터 추출 회로(246)로 구성된다. 또한, 프레임 동기화부(184)는 헤더 검출부(252) 및 헤더 제어부(254)로 구성된다. 또한, 헤더 검출부(252)는 XOR 회로(256, 258) 및 AND 회로(260)로 구성된다. 또한, 복호화기(182)에는 클럭 검출부(174)에서 재생된 직렬 데이터 클럭 및 수신기(172)에서 수신된 전송로 부호화 신호(수신 신호:R (t))가 입력된다.
복호화기(182)에 입력된 직렬 데이터 클럭은 지연 회로(240) 및 데이터 추출 회로(246)에 입력된다. 또한, 복호화기(182)에 입력된 전송로 부호화 신호는 복수의 비교기(232, 234, 236, 238)에 입력된다. 또한, 비교기(232)에는 임계 레벨 C+H이 설정되고, 비교기(234)에는 임계 레벨 C+L이 설정되고, 비교기(236)에는 임계 레벨 C-L이 설정되고, 비교기(238)에는 임계 레벨 C-H가 설정된다. 임계 레벨 C+H, C+L, C-L, C-H에는, 하기의 수학식 1에 나타나 있는 조건이 부여된다(진폭 레벨 L1, L2, …, L6에 대해서는 도 9 참조). 이에 따라, 하기의 수학식 2에서 나타나는 출력치는 각 비교기(232, 234, 236, 238)로부터 얻어진다(이하, 임계 판정 결과).
Figure pat00001
Figure pat00002
예를 들어, 각 비교기(232, 234, 236, 238)로부터의 임계 판정 결과로서 도 10에 나타낸 펄스 신호가 출력된다. 비교기(232, 234)로부터 출력된 펄스 신호는, 전송로 부호화 신호의 진폭 레벨이 각 임계 레벨을 밑에서부터 위쪽으로 교차하는 타이밍에서 상승되고, 진폭 레벨이 각 임계 레벨을 위에서부터 밑쪽으로 교차하는 타이밍에서 하강되는 펄스로 구성된다. 한편, 비교기(236, 238)로부터 출력되는 펄스 신호는 전송로 부호화 신호의 진폭 레벨이 각 임계 레벨을 위에서부터 밑쪽으로 교차하는 타이밍에서 상승되고, 진폭 레벨이 각 임계 레벨을 밑에서부터 위쪽으로 교차하는 타이밍에서 하강되는 펄스로 구성된다. 이러한 방식으로, 임계 레벨의 교차하는 타이밍을 나타내는 펄스 신호가 각 비교기(232, 234, 236, 238)로부터의 임계 판정 결과로서 출력된다.
펄스 신호들은 지연 회로(240)에 입력된다. 지연 회로(240)에서는 각 비교기(232, 234, 236, 238)로부터 출력된 펄스 신호의 에지와 클럭 검출부(174)에 의해 검출된 직렬 데이터 클럭의 에지가 정렬되도록 임의의 신호가 지연된다. 이때, 비교기(232, 234)로부터 출력된 펄스 신호는 직렬 데이터 클럭의 상승 타이밍에 동기된다. 한편, 비교기(236, 238)부터 출력된 펄스 신호는 직렬 데이터 클럭의 하강하는 타이밍에 동기된다. 따라서, 비교기(236, 238)의 출력은 비교기(232, 234)의 출력보다 반 클럭 만큼 지연된다. 또한, 지연 회로(240)는, 예를 들어, 플립 플롭 회로 등의 지연 소자를 사용하여 구성된다.
비교기(232, 234)의 출력에 대응하는 지연 회로(240)의 출력 신호는 XOR 회로(242)에 입력된다. 또한, 비교기(236, 238)의 출력에 대응하는 지연 회로(240)의 출력 신호는 XOR 회로(244)에 입력된다. 또한, 비교기(232, 238)의 출력에 대응하는 지연 회로(240)의 출력 신호는 프레임 동기화부(184)의 헤더 검출부(252)에 제공된 XOR 회로(256)에 입력된다. 또한, 비교기(234, 236)의 출력에 대응하는 지연 회로(240)의 출력 신호는 프레임 동기화부(184)의 헤더 검출부(252)에 제공된 XOR 회로(258)에 입력된다.
XOR 회로(242)에서는, 진폭 레벨 L이 C+L<L<C+H의 경우에 L 레벨이 출력되고, 그 이외의 경우에 H 레벨이 출력된다. 마찬가지로, XOR 회로(244)에서는, 진폭 레벨 L이 C-H<L<C-L의 경우에 L 레벨이 출력되고, 그 이외의 경우에 H 레벨이 출력된다. 이에 따라, XOR 회로(242, 244)의 논리 연산에 의해 진폭 레벨이 L2 또는 L5인 구간에서 L 레벨이 되고, 진폭 레벨이 L1, L3, L4, 또는 L6인 구간에서 H 레벨이 되는 신호 출력이 얻어진다. 이러한 신호 출력은 데이터 추출 회로(246)에 입력된다.
데이터 추출 회로(246)는 클럭 검출부(174)에 의해 검출된 직렬 데이터용 클럭의 상승 또는 하강 타이밍에 동기하여 위에서 설명된 신호 출력의 레벨 값을 샘플링하고, H 레벨의 경우에 비트 값 1을 출력하고, L 레벨의 경우에 비트 값 0을 출력한다. 데이터 추출 회로(246)의 출력은 도 7의 패턴 A에 대응하는 복호 처리를 전송로 부호화 신호에 대해 실행함으로써 얻어지는 직렬 신호용 프레임의 복호 결과에 대응한다. 이에 따라, 직렬 신호용 프레임의 헤더부는 정확하게 복호되지 않는다.
따라서, 전송로 복호부(176)에서는 이후에 데이터 추출 회로(246)의 출력으로부터 데이터부를 추출하는 처리가 실행된다. 이때, 복호화기(182)는 직렬 신호용 프레임의 헤더부와 데이터부 사이의 타이밍을 알 필요가 있다. 즉, 데이터부의 추출 처리를 실현하기 위해서, 직렬 신호용 프레임의 헤더부를 검출하기 위해서 데이터부의 선두 위치에 대응하는 타이밍이 필요하게 된다. 이러한 헤더부의 검출은 프레임 동기화부(184)에서 실행된다.
위에서 설명된 바와 같이, 프레임 동기화부(184)에는 각 비교기(232, 234, 236, 238)의 출력에 대응하는 지연 회로(240)의 출력 신호가 입력된다. 보다 상세하게는, 프레임 동기화부(184)를 구성하는 헤더 검출부(252)의 XOR 회로(256, 258)에 지연 회로(240)의 출력 신호가 입력된다.
XOR 회로(256)에는 비교기(232, 238)의 출력에 대응하는 지연 회로(240)의 출력 신호가 입력된다. 비교기(232)의 출력은 전송로 부호화 신호의 진폭 레벨 L이 L>C+H의 경우에 H 레벨이 된다. 또한, 비교기(238)의 출력은 전송로 부호화 신호의 진폭 레벨 L이 L<C-H의 경우에 H 레벨이 된다. 이에 따라, XOR 회로(256)의 출력은 연속하는 2비트의 구간에서 전송로 부호화 신호의 진폭 레벨의 조합이 (L1, L4), (L1, L5), (L2, L6), (L3, L6)인 기간에만 H 레벨이 되고, 그 이외의 기간에는 L 레벨이 된다.
또한, XOR 회로(258)에는 비교기(234, 236)의 출력에 대응하는 지연 회로(240)의 출력 신호가 입력된다. 비교기(234)의 출력은 전송로 부호화 신호의 진폭 레벨 L이 L>C+L의 경우에 H 레벨이 된다. 또한, 비교기(236)의 출력은 전송로 부호화 신호의 진폭 레벨 L이 L <C-L의 경우에 H 레벨이 된다. 이에 따라, XOR 회로(258)의 출력은 연속하는 2비트의 구간에서 전송로 부호화 신호의 진폭 레벨의 조합이 (L1, L4), (L2, L4), (L3, L5), (L3, L6)인 기간에만 H 레벨이 되고, 그 이외의 기간에는 L 레벨이 된다.
이러한 방식으로 얻어지는 XOR 회로(256, 258)의 출력은 ADD 회로(260)에 입력된다. ADD 회로(260)는 XOR 회로(256, 258) 모두가 H 레벨인 진폭 레벨의 조합의 기간에만 H 레벨을 출력하고, 그 이외의 기간에는 L 레벨을 출력한다. XOR 회로(256, 258)이 모두 H 레벨인 진폭 레벨의 조합은 (L1, L4), (L3, L6)의 2가지를 포함한다. 도 7을 참조하면, 이러한 2가지의 조합 (L1, L4) 및 (L3, L6)은 각각 (2.5, -0.5) 및 (0.5, -2.5)에 대응하므로, 패턴 B에 대응한다. 즉, ADD 회로(260)의 출력은 전송로 부호화 규칙에 관한 부호화 규칙 위반의 검출 결과 이외의 것은 없다.
또한, 연속하는 2비트의 구간 t=T, 2T에 대해서 전송로 부호화 신호의 각 진폭 레벨의 조합 R(T), R(2T)과 비교기(232, 234, 236, 238)의 출력 패턴 사이의 대응 관계를 요약하면 도 11과 같다. 도 11의 패턴 1 및 패턴 2는 도 7의 패턴 B에 대응한다. 위의 설명은 매 순간 전송로 부호화 신호의 진폭 패턴을 참조함으로써 부호화 규칙 위반을 검출하는 과정에 대한 것이었다. 실제로는, 도 10에 나타낸 바와 같이 신호 처리를 거쳐 ADD 회로(260)의 출력 형태로 도 11의 패턴 1 및 패턴 2가 검출된다.
또한, 도 10에 나타낸 예는 도 6에 나타낸 전송로 부호화 신호에 대한 신호 처리 과정을 구체적으로 나타낸다. 예를 들어, 비교기(232, 234, 236, 238)의 출력 결과에 대한 XOR 회로(256, 258)의 출력 결과는 도 10에 나타낸 헤더 검출부 출력 결과 XOR1, XOR2이다. XOR1은 XOR 회로(256)의 출력에 대응하고, XOR2은 XOR 회로(258)의 출력에 대응한다. 또한, ADD 회로(260)의 출력은 도 10에 나타낸 헤더 검출부 출력 결과 AND이다. 또한, 도 10에 나타낸 XOR1, XOR2, ADD의 논리 연산은 하기의 식 3과 같이 표현될 수 있다. 또한, 도 11의 패턴 1 또는 패턴 2의 경우에 하기 수학식 3의 연산 결과는 f(T, 2T)=1이 되고, 그 이외의 경우에 f(T, 2T)=0이 된다.
Figure pat00003
단, 기호
Figure pat00004
는 XOR 연산을 나타낸다. 또한, 기호 "+" 는 논리곱 연산을 나타낸다. 또한, 식 3에서의 C+H, C-H, C+L, C-L 각각은 각각의 임계 레벨에 대응하는 비교기 출력을 나타낸다.
도 10에 나타낸 구체예로부터 명백해진 바와 같이, 복호화기(182), 헤더 검출부(252)에 의한 신호 처리의 결과로서, 헤더부에 대응하는 구간 2 및 구간 4의 타이밍이 ADD 회로(260)의 출력(헤더 출력 플래그)로서 얻어진다. 도 9에 나타낸 바와 같이, ADD 회로(260)의 출력은 헤더 제어부(254)에 입력된다. 헤더 제어부(254)는 ADD 회로(260)로부터 출력된 헤더 출력 플래그에 기초하여 프레임 동기화 신호(도 10을 참조)를 출력한다. 그 후, 전송로 복호부(176)는 프레임 동기화 신호에 기초하여 복호화기(182)의 출력 데이터로부터 직렬 신호용 프레임의 데이터부를 추출한다. 또한, 프레임 동기화 신호의 출력 타이밍에 관해서는, 예를 들어, 도 10에 나타내는 바와 같이 헤더 출력 플래그의 수를 세고, 그 수가 소정 수를 상회하는 타이밍에 프레임 동기화 신호를 출력할 수 있다.
이상, 복호화기(182), 프레임 동기화부(184)의 회로 구성을 상세하게 설명했다. 이러한 방식으로, 본 실시예에 따른 프레임 동기화부(184)의 회로 구성을 사용함으로써, 본 실시예에 따른 전송로 부호화 규칙의 부호화 규칙 위반을 검출할 수 있고, 확실하게 프레임 동기를 확립할 수 있다.
위에서 설명한 바와 같이, 본 실시예에 따른 휴대 단말기(130)는 송신측에서 AMI 부호의 부호화 주기를 전환함으로써 직렬 신호용 프레임의 헤더부에 부호화 규칙 위반을 생성한다. 그 후, 수신측에서, 휴대 단말기(130)는 복수의 비교기의 출력으로부터 부호화 규칙 위반을 검출하고, 헤더부의 선두을 나타내는 프레임 동기화 신호를 생성하고, 프레임 동기화 신호에 기초하여 직렬 신호용 프레임의 프레임 동기화를 확립하여 확실하게 데이터부를 추출한다. 이러한 구성은 수신측에서 비교적 간단한 회로 구성에 의해 헤더를 검출하는 것을 가능하게 해준다. 또한, 헤더 검출에 특별한 비트 열를 필요로 하지 않기 때문에, 비트 패턴에 의존하는 프레임의 오검출을 피할 수 있다.
(2-2: 부호화 방법)
여기에서, 본 실시예에 따른 부호화 방법을 간략하게 설명한다. 위에서 설명된 바와 같이, 본 실시예에 따른 부호화 방법의 특징은 직렬 신호용 프레임의 헤더부에서 부호화 주기를 변경하는 점에 있다. 예를 들어, 도 6에 나타낸 부호화 방법과 같이, 직렬 신호용 프레임(S-DATA)이 AMI 부호화 신호로 변환될 때 데이터부는 직렬 데이터 클럭의 반주기 T와 동일한 부호화 주기 T로 부호화된다. 한편, 헤더부는 직렬 데이터 클럭의 1 주기(2*T)와 동일한 부호화 주기 2*T로 부호화된다. 이러한 방식으로 부호화 주기를 변경함으로써, AMI 부호화 신호 중, 부분에 대응하는 부분에 AMI 부호화 규칙 위반이 형성된다. 여기에서 말하는 AMI 부호화 규칙 위반은 데이터부의 부호화 주기 T로 복호할 때 나타나는 AMI 부호화 규칙에 따라서는 가능하지 않은 패턴을 의미한다.
또한, 본 실시예에 따른 부호화 방법에서, 부호화 주기를 변경하면서 AMI 부호 규칙에 따라 생성된 AMI 부호화 신호에 직렬 데이터 클럭을 중첩함으로써 전송로 부호화 신호를 생성한다. 이러한 전송로 부호화 방법을 사용함으로써, 도 6에 나타낸 직렬 데이터 클럭의 반주기마다 극성이 반전하는 다치 신호가 생성된다. 다치 신호를 사용함으로써, 수신측에서 PLL을 사용하지 않고 직렬 데이터 클럭을 재생할 수 있다. 또한, 위에서 설명된 바와 같이 AMI 부호화 규칙의 부호화 규칙 위반을 검출함으로써 헤더부에 대응하는 구간을 비교적 간단한 회로 구성으로 검출할 수 있다. 또한, 부호화 규칙 위반의 검출 정밀도는 헤더부의 길이에 의존하지 않기 때문에, 전송 효율을 저하시키지 않고 오동기의 확률을 크게 저감시킬 수 있다.
(2-3:프레임 동기화 방법)
여기에서, 본 실시예에 따른 프레임 동기화 방법을 간략하게 설명한다. 위에서 설명된 바와 같이, 본 실시예에 따른 프레임 동기화 방법의 특징은 직렬 신호용 프레임의 헤더부에서 부호화 규칙 위반을 검출하고, 검출 결과에 기초하여 프레임 동기화를 확립하는 점에 있다. 부호화 규칙 위반은 전송로 부호화 신호의 진폭 패턴들 가운데 부호화 규칙 위반에 대응하는 진폭 패턴을 검출함으로써 얻을 수 있다. 부호화 규칙 위반의 검출 처리는, 예를 들어, 도 9에 나타낸 헤더 검출부(252)의 회로 구성에 의해 실현된다. 그러나, 연속하는 2비트의 진폭 패턴이 사용되기 때문에 복호화기(182)에 제공된 지연 회로(240)도 필요하다. 헤더 검출부(252)는 2개의 XOR 회로(256, 258)와 1개의 ADD 회로(260)으로 구성되는 비교적 간단한 것이다. 설명된 바와 같이, 프레임 동기화 검출에 부호화 규칙을 이용하면, 동기화 처리에 사용되는 수신측의 회로 구성을 간단하게 할 수 있다. 따라서, 수신측에서 회로 규모와 소비 전력량을 저감할 수 있다.
(2-4: 변형예(부호화 방법, 프레임 동기화 방법))
이미 설명된 바와 같이, 본 실시예에 따른 부호화 방법 및 프레임 동기화 방법을 사용할 경우, 전송 효율을 저하시키지 않고 오동기의 확률을 크게 저감시킬 수 있다. 이는, 본 실시예의 방법을 사용할 경우, 헤더부를 검출하기 위한 특수한 부호를 사용할 필요가 없기 때문이다. 종전의 방법에서는, 프레임의 선두에 K 코드나 콤마 부호 등의 특수한 동기화 부호가 사용되었다. 이러한 방법을 따라, 수신측에서 특수한 동기화 부호를 검출하고, 동기화 부호가 검출된 부분을 헤더로서 인식하였다. 이에 따라, 동기화 부호와 동일한 동기 패턴이 데이터부에 나타나면, 오동기가 발생한다. 따라서, 종전의 방법에서, 데이터부에 동기화 부호가 나타나는 확률을 충분히 저감시키기 위해서, 충분한 길이를 갖는 동기화 부호를 사용할 필요가 있었다. 그 결과, 1 프레임에서의 동기화 부호의 비율이 증가하여, 전송 효율이 저하되었다.
그러나, 종전의 방법과는 상이하게, 본 실시예는 특수한 동기화 부호의 대신에 부호화 규칙 위반을 사용한다. 그 원리로서, 정확하게 부호화된 데이터부에는 원칙으로서 부호화 규칙 위반이 발생하지 않는다. 따라서, 전송 오류 등의 발생에 의해 부호화 규칙 위반이 발생하지 않는 한, 확실하게 헤더부를 검출할 수 있다. 또한, 전송 품질이 높은 전송로를 사용할 경우, 헤더부의 길이는, 예를 들어, 도 12에 나타낸 바와 같이 2비트까지 저감시킬 수 있다. 즉, 부호화 규칙 위반을 생성하는 것을 허용하는 최소의 길이까지 헤더부를 축소할 수 있다. 또한, 본 실시예의 방법을 적용할 경우, 1 프레임의 데이터 길이가 증가해도, 오검출의 확률 자체는 변경되지 않는다. 따라서, 1 프레임의 데이터 길이에 관계없이, 예상되는 전송 오류율 등에 따라 적절히 헤더부의 길이를 축소할 수 있다.
도 12에 나타낸 바와 같이 헤더부의 길이를 2비트로 할 경우, 도 13에 나타낸 처리 과정에서, 수신측은 헤더부에서 부호화 규칙 위반을 검출하고, 프레임 동기화 신호를 출력한다. 또한, 헤더부의 길이가 축소되어도, 복호화기(182) 및 헤더 검출부(252)의 회로 구성은 도 9에 나타낸 것으로부터 변경되지 않는다. 또한, 도 12에 나타낸 예와 같이, 헤더부의 길이가 2비트일 경우, 헤더부에 대응하는 구간 2 및 구간 4에서 전송로 부호화 신호에 DC 성분이 포함될 우려가 있다. 그러나, 데이터부에 대응하는 구간 3, 구간 5 등을 고려하면서 평균화할 경우, 이러한 DC 성분은 무시할 수 있게 되므로, 이러한 우려는 불식된다. 설명된 바와 같이, 본 실시예에 따른 부호화 방법 및 프레임 동기화 방법을 사용할 경우, 전송 효율을 저하시키지 않고 오검출의 확률을 대폭으로 저감시킬 수 있다.
<3: 결론>
마지막으로, 본 실시예에 따른 정보 처리 장치의 기능적 구성과 기능적 구성에 의해 얻어지는 효과를 간략하게 요약한다. 또한, 이러한 정보 처리 장치는, 예를 들어, 위에서 설명된 휴대 단말기(130)와 같은 휴대 전화, 휴대 게임기, 노트북 PC, 휴대 정보 단말기 등에 탑재될 수 있다. 또한, 직렬화기(150) 및 역직렬화기(170)에 각각 대응하는 송신부 및 수신부 등의 구성 요소를 포함하며 그들 사이에서 데이터 전송을 실행하는 구성을 포함하는 전자 기기에서 적절하게 사용된다.
위에서 설명된 정보 처리 장치의 기능적 구성은 다음과 같이 표현될 수 있다. 정보 처리 장치는 다음에 설명되는 프레임 생성부, 부호화부, 주기 변경부 및 전송로 부호화부를 포함한다. 프레임 생성부는 송신 데이터의 선두 위치를 나타내는 헤더를 송신 데이터에 부가함으로써 송신 프레임을 생성한다. 프레임 생성부에 의해 부가되는 헤더는 송신 데이터의 패턴으로부터 구별될 수 있는 특수한 패턴을 갖는 동기화 부호일 필요는 없음을 주목한다. 또한, 헤더의 비트 길이는 송신 데이터의 길이에 관계없이, 소정의 부호화 방식에서 부호화 규칙 위반을 형성하는 것을 허용하는 최소의 길이까지 축소될 수 있다.
또한, 부호화부는 프레임 생성부에 의해 생성된 송신 프레임을 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 것이다. 부호화부는 이하 설명될 주기 변경부에 의해 제어됨을 주목하자. 주기 변경부는 부호화부를 제어함으로써 헤더 구간에서 부호화 주기를 변경하는 것이다. 즉, 부호화부가 주기 변경부에 의해 제어됨으로써, 부호화부의 부호화 처리에 의해 헤더 구간에서만 부호화 주기가 변경되는 부호화 데이터가 생성된다. 이와 같이, 송신 데이터와 다른 부호화 주기로 부호화된 헤더 구간에는, 송신 데이터의 부호화 주기가 기준으로서 참조되는 경우의 부호화 규칙 위반이 포함된다. 따라서, 부호화 규칙 위반을 검출함으로써, 헤더 구간을 구별할 수 있다.
또한, 전송로 부호화부는 부호화부에 의해 생성된 부호화 데이터에 대해 전송로 부호화를 실행하고, 제1 비트 값을 복수의 제1 진폭 레벨의 형태로 표현하고 제2 비트 값을 제1 진폭 레벨과는 다른 제2 진폭 레벨의 형태로 표현하여, 연속적으로 동일한 진폭 레벨이 발생하지 않고 클럭의 반주기마다 진폭 레벨의 극성이 반전하도록 하는 부호화 신호를 생성한다. 이와 같이, 클럭의 반주기마다 진폭 레벨이 극성 반전하도록 전송로 부호화를 실행함으로써, 수신측에서 PLL을 사용하지 않고 클럭을 추출할 수 있다. 그 결과, 수신측에 PLL이 제공될 필요가 없고, 회로 규모 및 소비 전력량을 어느 정도까지 저감시킬 수 있다.
또한, 정보 처리 장치는, 또한 다음에 설명되는 신호 송신부, 신호 수신부, 진폭 검출부, 부호 규칙 위반 검출부 및 헤더 검출부를 포함한다. 신호 송신부는 전송로 부호화부에 의해 생성된 부호화 신호를 송신하는 것이다. 또한, 신호 수신부는 신호 송신부에 의해 송신된 부호화 신호를 수신하는 것이다. 이와 같이, 본 실시예에 따른 기술은, 예를 들어, 장치 내 데이터 전송을 위한 정보 처리 장치에 의해 사용된다. 진폭 검출부는 신호 수신부에 의해 수신된 부호화 신호의 진폭 레벨을 검출하는 것이다. 부호화 신호의 진폭 레벨은 소정의 임계 레벨이 설정된 비교기를 사용함으로써 검출될 수 있다. 그 후, 부호화 규칙 위반 검출부에 의해, 진폭 검출부에 의한 검출 결과로부터 소정의 부호화 방식에서의 부호화 규칙 위반에 대응하는 진폭 패턴을 검출할 수 있다.
위에서 설명된 바와 같이, 본 실시예에 따르면, 부호화 규칙 위반은 헤더 구간의 검출에 사용된다. 송신측에서는 헤더 구간에 대해서 부호화 주기를 변경함으로써 부호화 규칙 위반을 생성한다. 한편, 수신측에서는 부호화 규칙 위반 검출부에 의해 부호화 규칙 위반을 검출한다. 그 후, 헤더 검출부에 의해, 부호화 규칙 위반 검출부에 의해 검출된 진폭 패턴의 위치에 기초해서 송신 데이터의 선두 위치가 검출된다. 이와 같이, 부호화 규칙 위반을 검출하고 검출 결과에 기초하여 헤더를 검출함으로써, 전송 효율을 저하시키지 않고 오검출의 확률을 크게 저감시킬 수 있다. 전송 오류 등과 같은 부호화 규칙 위반의 유발 요인을 고려하지 않는다면, 본 실시예의 기술을 적용함으로써 확실하게 헤더를 검출할 수 있다.
또한, 정보 처리 장치는 다음에 설명될 복호부, 데이터 추출부를 더 포함한다. 복호부는 진폭 검출부에 의한 검출 결과로부터 부호화 신호에 대하여 소정의 부호화 방식의 부호화 규칙에 기초하는 복호 처리를 실행해서 복호 데이터를 생성한다. 이와 같이, 소정의 부호화 방식의 부호화 규칙에 따라 부호화 신호를 복호할 경우, 송신 데이터의 구간은 정확하게 복호된다. 한편, 헤더 구간은 부호화 주기를 변경하지 않으면, 정확하게 복호되지 않는다. 그러나, 복호부에 의해 생성된 복호 데이터로부터 송신 데이터의 부분을 정확하게 추출하면, 송신 데이터가 정확하게 복호되었다 할 수 있다. 따라서, 데이터 추출부는 복호부에 의해 생성된 복호 데이터로부터 헤더 검출부에 의해 검출된 송신 데이터의 선두 위치를 참조함으로써 송신 데이터에 대응하는 구간의 데이터를 추출한다. 이러한 구성에 따라, 전송 효율을 저하시키지 않고 프레임 동기화를 확립하고, 보다 확실하게 송신 데이터를 추출할 수 있다.
또한, 부호화 데이터로서는 바이폴라 부호, 듀티 100%의 AMI 부호, 부분 응답 부호 등이 사용된다.
또한, 정보 처리 장치에 따른 기술적 사상의 주요 부분은 다음과 같이 표현된다. 정보 처리 장치는 송신 데이터에 데이터의 선두 위치를 나타내는 헤더를 부가하는 헤더 부가부, 헤더 부가부에 의해 헤더가 부가된 송신 데이터를 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 부호화부, 부호화부를 제어함으로써 헤더 구간에서 부호화 주기를 변경하는 주기 변경부 및 주기 변경부의 제어 하에서 부호화부에 의해 생성된 부호화 데이터를 송신하는 부호화 데이터 송신부로 구성된다. 이전에 나타낸 표현에서는, 다치 신호를 가정한다. 그러나, 여기에 나타낸 표현은 신호의 형태가 보다 일반화되고, 본 실시예의 기술적 특징이 명확해지도록 대체된다. 그러나, 위에서 설명된 다치 신호를 사용하는 형태가 회로 규모와 소비 전력의 면에서 보다 우수한 효과를 얻을 수 있다.
(비고)
부호화기(164)는 부호화부, 주기 변경부 및 전송로 부호화부의 일례다. 또한 드라이버(160)는 신호 송신부, 부호화 데이터 송신부의 일례다. 그리고, 수신기(172)는 신호 수신부 및 부호화 데이터 수신부의 일례다. 또한, 복호화기(182)는 진폭 검출부 및 복호부의 일례다. 또한, 프레임 동기화부(184)는 부호화 규칙 위반 검출부 및 헤더 검출부의 일례다. 또한, 전송로 복호부(176)는 데이터 추출부의 일례다. 또한, 프레임 생성부(162)는 헤더 부가부의 일례다.
당업자라면 설계 요건 및 다른 요소들이 청구된 청구 범위 또는 그 등가물의 범위 내에 있는 한, 그에 따른 다양한 변경, 조합, 서브-조합 및 대체가 일어날 수 있음을 이해해야한다.
예를 들어, 위의 설명에서는 AMI 부호가 베이스로서 기능하는 신방식의 다치 부호를 예로서 들었다. 그러나, AMI 부호와 동일한 형태의 특성을 갖는 부분 응답 부호가 베이스로서 기능하는 다치 부호에 본 실시예의 기술을 적용할 수 있다. 또한, PR(1, -1), PR (1, 0, -1), PR(1, 0, 0, -1), PR(1, 0,…, 0, -1)등으로 표현되는 다양한 부분 응답 부호에 적용할 수도 있다.
본 출원은 2009년 5월 19일자로 일본 특허청에 출원된 일본 우선권 특허 출원 JP 2009-120712호에 개시된 요지를 포함하며, 그 전체 내용은 본원에 참조로서 원용된다.
164: 부호화기
170: 역직렬화기
172: 수신기
174: 클럭 검출부
176: 전송로 복호부
178: S/P 변환부

Claims (11)

  1. 정보 처리 장치로서,
    송신 데이터에 상기 송신 데이터의 선두 위치를 나타내는 헤더를 부가함으로써 송신 프레임을 생성하는 프레임 생성부;
    상기 프레임 생성부에 의해 생성된 송신 프레임을 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 부호화부;
    상기 부호화부를 제어함으로써 헤더 구간에서의 부호화 주기를 변경하는 주기 변경부; 및
    상기 부호화부에 의해 생성된 부호화 데이터에 대해 전송로 부호화(line coding)를 실행하고, 연속적으로 동일한 진폭 레벨이 발생하지 않도록 상기 제1 비트 값을 복수의 제1 진폭 레벨의 형태로 표현하고 상기 제2 비트 값을 상기 제1 진폭 레벨과는 다른 복수의 제2 진폭 레벨의 형태로 표현하며, 클럭의 반주기마다 진폭 레벨의 극성이 반전하는 부호화 신호를 생성하는 전송로 부호화부
    를 포함하는, 정보 처리 장치.
  2. 제1항에 있어서,
    상기 프레임 생성부는 상기 송신 데이터의 비트 길이에 관계없이 소정의 비트 길이를 갖는 헤더를 상기 송신 데이터에 부가함으로써 송신 프레임을 생성하는, 정보 처리 장치.
  3. 제1항에 있어서,
    상기 전송로 부호화부에 의해 생성된 상기 부호화 신호를 송신하는 신호 송신부;
    상기 신호 송신부에 의해 송신된 상기 부호화 신호를 수신하는 신호 수신부;
    상기 신호 수신부에 의해 수신된 상기 부호화 신호의 진폭 레벨을 검출하는 진폭 검출부;
    상기 진폭 검출부에 의한 검출 결과로부터 상기 소정의 부호화 방식에서의 부호화 규칙 위반(coding rule violation)에 대응하는 진폭 패턴을 검출하는 부호화 규칙 위반 검출부; 및
    상기 부호화 규칙 위반 검출부에 의해 검출된 진폭 패턴의 위치에 기초하여 상기 송신 데이터의 선두 위치를 검출하는 헤더 검출부
    를 더 포함하는, 정보 처리 장치.
  4. 제3항에 있어서,
    상기 소정의 부호화 방식의 부호화 규칙에 기초한 상기 부호화 신호에 대해 복호 처리를 실행함으로써 상기 진폭 검출부에 의한 검출 결과로부터 복호 데이터를 생성하는 복호부; 및
    상기 헤더 검출부에 의해 검출된 상기 송신 데이터의 선두 위치를 참조함으로써 상기 복호부에 의해 생성된 상기 복호 데이터로부터 상기 송신 데이터에 대응하는 구간의 데이터를 추출하는 데이터 추출부
    를 더 포함하는, 정보 처리 장치.
  5. 제4항에 있어서,
    상기 프레임 생성부, 상기 부호화부, 상기 주기 변경부, 상기 전송로 부호화부 및 상기 신호 송신부를 포함하고, 병렬 데이터를 직렬 데이터로 변환하여 상기 송신 데이터로서 상기 부호화부에 전송하고, 상기 주기 변경부의 제어 하에 상기 부호화부에 의해 생성된 상기 부호화 데이터를 상기 전송로 부호화부에 입력하고, 상기 전송로 부호화부에 의해 생성된 상기 부호화 신호를 상기 신호 송신부에 의해 송신하는 직렬화기; 및
    소정의 신호 선로를 통해 상기 직렬화기에 연결되어, 상기 신호 수신부, 상기 진폭 검출부, 상기 부호화 규칙 위반 검출부, 상기 헤더 검출부, 상기 복호부 및 상기 데이터 추출부를 포함하고, 상기 소정의 신호 선로를 통해 전송된 전송 신호를 상기 신호 수신부에 의해 수신하고, 상기 진폭 검출부에 의해 상기 신호 수신부에 의해 수신한 상기 전송 신호로부터 진폭 레벨을 검출하고, 검출 결과에 기초하여 상기 부호화 규칙 위반 검출부에 의해 부호화 규칙 위반을 검출하고, 상기 복호부에 의해 복호 데이터를 생성하고, 상기 부호화 규칙 위반의 검출 결과에 기초하여 상기 헤더 검출부에 의해 상기 송신 데이터의 선두 위치를 검출하고, 검출 결과를 사용하여 상기 데이터 추출부에 의해 상기 복호 데이터로부터 상기 송신 데이터에 대응하는 데이터를 추출하고, 상기 데이터를 병렬화하여 출력하는 역직렬화기;
    를 포함하는, 정보 처리 장치.
  6. 제5항에 있어서,
    상기 부호화 데이터는 바이폴라 부호, 듀티 100 %의 AMI(Alternate Mask Inversion) 부호 또는 부분 응답 부호인, 정보 처리 장치.
  7. 정보 처리 장치로서,
    송신 데이터에 데이터의 선두 위치를 나타내는 헤더를 부가하는 헤더 부가부;
    상기 헤더 부가부에 의해 헤더가 부가된 상기 송신 데이터를 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 부호화부;
    상기 부호화부를 제어함으로써 상기 헤더 구간의 부호화 주기를 변경하는 주기 변경부; 및
    상기 주기 변경부의 제어 하에 상기 부호화부에 의해 생성된 상기 부호화 데이터를 송신하는 부호화 데이터 송신부;
    를 포함하는, 정보 처리 장치.
  8. 제7항에 있어서,
    상기 부호화 데이터 송신부에 의해 송신된 상기 부호화 데이터를 수신하는 부호화 데이터 수신부;
    상기 부호화 데이터 수신부에 의해 수신된 상기 부호화 데이터로부터 상기 소정의 부호화 방식에서의 부호화 규칙 위반을 검출하는 부호화 규칙 위반 검출부; 및
    상기 부호화 규칙 위반 검출부에 의해 검출된 부호화 규칙 위반의 위치에 기초하여 상기 헤더의 위치를 검출하는 헤더 검출부
    를 더 포함하는, 정보 처리 장치.
  9. 부호화 방법으로서,
    송신 데이터에 송신 데이터의 선두 위치를 나타내는 헤더를 부가함으로써 송신 프레임을 생성하는 단계;
    상기 헤더 구간과 상기 송신 데이터의 구간 사이에서 부호화 주기를 변경하면서, 상기 송신 프레임 생성 단계에서 생성된 상기 송신 프레임을 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 단계; 및
    상기 부호화 단계에서 생성된 상기 부호화 데이터에 대해 전송로 부호화를 실행하고, 연속적으로 동일한 진폭 레벨이 발생하지 않도록 상기 제1 비트 값을 복수의 제1 진폭 레벨의 형태로 표현하고 상기 제2 비트 값을 상기 제1 진폭 레벨과는 다른 복수의 제2 진폭 레벨의 형태로 표현하며, 클럭의 반주기마다 진폭 레벨의 극성이 반전하는 부호화 신호를 생성하는 단계
    를 포함하는, 부호화 방법.
  10. 부호화 방법으로서,
    송신 데이터에 데이터의 선두 위치를 나타내는 헤더를 부가하는 단계; 및
    상기 헤더 구간과 상기 송신 데이터의 구간 사이에서 부호화 주기를 변경하면서, 상기 헤더 부가 단계에서 상기 헤더가 부가된 상기 송신 데이터를 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 단계
    를 포함하는, 부호화 방법.
  11. 프레임 동기화 방법으로서,
    송신 데이터에 데이터의 선두 위치를 나타내는 헤더를 부가하는 단계;
    상기 헤더 구간과 상기 송신 데이터의 구간 사이에서 부호화 주기를 변경하면서, 상기 헤더 부가 단계에서 상기 헤더가 부가된 상기 송신 데이터를 소정의 부호화 방식에 따라 부호화하여, 서로 다른 제1 및 제2 비트 값으로 표현되는 부호화 데이터를 생성하는 단계;
    상기 부호화 단계에서 생성된 상기 부호화 데이터를 송신하는 단계;
    상기 송신 단계에서 송신된 상기 부호화 데이터를 수신하는 단계;
    상기 수신 단계에서 수신된 상기 부호화 데이터로부터 상기 소정의 부호화 방식에서의 부호화 규칙 위반을 검출하는 단계; 및
    상기 부호화 규칙 위반 검출 단계에서 검출된 부호화 규칙 위반의 위치에 기초하여 상기 헤더의 위치를 검출하는 단계
    를 포함하는, 프레임 동기화 방법.
KR1020100044091A 2009-05-19 2010-05-11 정보 처리 장치, 부호화 방법 및 프레임 동기화 방법 KR20100124659A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009120712A JP2010272925A (ja) 2009-05-19 2009-05-19 情報処理装置、符号化方法、及びフレーム同期方法
JPJP-P-2009-120712 2009-05-19

Publications (1)

Publication Number Publication Date
KR20100124659A true KR20100124659A (ko) 2010-11-29

Family

ID=42358687

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100044091A KR20100124659A (ko) 2009-05-19 2010-05-11 정보 처리 장치, 부호화 방법 및 프레임 동기화 방법

Country Status (5)

Country Link
US (1) US8831112B2 (ko)
EP (1) EP2254296A2 (ko)
JP (1) JP2010272925A (ko)
KR (1) KR20100124659A (ko)
CN (1) CN101895371B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160026765A (ko) * 2014-08-27 2016-03-09 삼성디스플레이 주식회사 송신기 및 이를 포함하는 디스플레이 및 시스템

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010258985A (ja) * 2009-04-28 2010-11-11 Sony Corp 信号処理装置、及び誤り訂正方法
US20110013078A1 (en) 2009-07-15 2011-01-20 Hiroshi Shinozaki Head-separated camera device
WO2012073809A1 (ja) * 2010-12-02 2012-06-07 シャープ株式会社 データ伝送方法および表示装置
JP2012134848A (ja) * 2010-12-22 2012-07-12 Sony Corp 信号処理装置、及び信号処理方法
JP2012138681A (ja) * 2010-12-24 2012-07-19 Sony Corp データ入出力装置、情報処理装置、及びデータ入出力方法
KR101931566B1 (ko) * 2012-06-07 2018-12-21 삼성전자주식회사 인터페이스 회로, 이를 포함하는 인터페이스 시스템 및 인터페이싱 방법
CN103365814B (zh) * 2013-06-27 2016-08-17 深圳市汇顶科技股份有限公司 一种串行数据传输方法及其系统
US9525852B2 (en) 2013-08-02 2016-12-20 General Electric Company Systems and methods for embedded imaging clocking
US9270415B2 (en) * 2014-02-03 2016-02-23 Valens Semiconductor Ltd. Encoding payloads according to data types while maintaining running disparity
KR101921119B1 (ko) * 2016-07-19 2018-12-06 주식회사 지엠케이 비동기 디지털 통신 모듈
CN113260488A (zh) * 2019-02-01 2021-08-13 索尼集团公司 解码装置、解码方法和程序
CN113568850A (zh) * 2020-04-29 2021-10-29 杭州海康威视数字技术股份有限公司 数据传输方法、装置、电子设备及存储介质

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03109843A (ja) 1989-09-25 1991-05-09 Ricoh Co Ltd Oa機器間の信号伝送方法
US5742135A (en) * 1996-06-28 1998-04-21 Tandem Computers Incorporated System for maintaining polarity synchronization during AMI data transfer
US6295318B1 (en) * 1997-11-03 2001-09-25 Peter F. Wingard Method and system for increasing the data rate over twisted copper pairs and other bandwidth-limited dedicated communications facilities
JP4012907B2 (ja) * 2003-01-15 2007-11-28 富士通株式会社 非同期伝送方法及びその回路
JP2005175827A (ja) * 2003-12-10 2005-06-30 Matsushita Electric Ind Co Ltd 通信装置
JP4165587B2 (ja) * 2006-08-03 2008-10-15 ソニー株式会社 信号処理装置及び信号処理方法
JP2008148221A (ja) 2006-12-13 2008-06-26 Fujitsu Ltd シリアライザ・デシリアライザを用いた伝送装置
JP2009232406A (ja) * 2008-03-25 2009-10-08 Fujitsu Ltd クロックインタフェース、クロック信号設定方法および通信装置
JP4548508B2 (ja) * 2008-04-23 2010-09-22 ソニー株式会社 情報処理装置、及び信号伝送方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160026765A (ko) * 2014-08-27 2016-03-09 삼성디스플레이 주식회사 송신기 및 이를 포함하는 디스플레이 및 시스템

Also Published As

Publication number Publication date
US20100296589A1 (en) 2010-11-25
US8831112B2 (en) 2014-09-09
CN101895371B (zh) 2014-06-25
CN101895371A (zh) 2010-11-24
EP2254296A2 (en) 2010-11-24
JP2010272925A (ja) 2010-12-02

Similar Documents

Publication Publication Date Title
KR20100124659A (ko) 정보 처리 장치, 부호화 방법 및 프레임 동기화 방법
US8390482B2 (en) Encoding apparatus, information processing apparatus, encoding method, and data transmission method
US8625706B2 (en) Signal processing apparatus, information processing apparatus, multilevel coding method, and data transmission method
JP4877312B2 (ja) 情報処理装置、及び全二重伝送方法
US8402355B2 (en) Signal processing device and error correction method
CN101753269B (zh) 信息处理装置和信号传输方法
JP5564896B2 (ja) 符号化装置、符号化方法、及びプログラム
US8619899B2 (en) Information processing apparatus and signal determination method
CN101640707B (zh) 信息处理设备、信号处理方法和信号传输方法
US8488713B2 (en) Information processing apparatus, encoding method and signal transmission method
US8520765B2 (en) Information processing apparatus, signal transmission method and decoding method
US8223041B2 (en) Information processing apparatus, and signal processing method
KR20090124976A (ko) 신호 처리 장치, 신호 처리 시스템, 및 신호 처리 방법
US8619898B2 (en) Information processing apparatus, decoding processing method and signal transmission method
JP2010268385A (ja) 信号処理装置、タイミング同期回路、信号処理方法、及びタイミング同期方法
JP2011101308A (ja) 信号処理装置、信号伝送方法、及びデータ復元方法
JP2011002957A (ja) 情報処理装置、データ多重装置、信号処理方法、及びデータ多重方法
JP2010114636A (ja) 情報処理装置、及びモード切り替え方法
JP2010263495A (ja) 情報処理装置、及び多値符号データの生成方法

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid