KR20100104329A - 펄스 앰프 제어 및 보호 시스템 - Google Patents

펄스 앰프 제어 및 보호 시스템 Download PDF

Info

Publication number
KR20100104329A
KR20100104329A KR1020090022668A KR20090022668A KR20100104329A KR 20100104329 A KR20100104329 A KR 20100104329A KR 1020090022668 A KR1020090022668 A KR 1020090022668A KR 20090022668 A KR20090022668 A KR 20090022668A KR 20100104329 A KR20100104329 A KR 20100104329A
Authority
KR
South Korea
Prior art keywords
pulse
amplifier
mcu
pld
protection
Prior art date
Application number
KR1020090022668A
Other languages
English (en)
Other versions
KR101096775B1 (ko
Inventor
박수영
정현
Original Assignee
주식회사 피플웍스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 피플웍스 filed Critical 주식회사 피플웍스
Priority to KR1020090022668A priority Critical patent/KR101096775B1/ko
Publication of KR20100104329A publication Critical patent/KR20100104329A/ko
Application granted granted Critical
Publication of KR101096775B1 publication Critical patent/KR101096775B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/52Circuit arrangements for protecting such amplifiers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R29/00Arrangements for measuring or indicating electric quantities not covered by groups G01R19/00 - G01R27/00
    • G01R29/02Measuring characteristics of individual pulses, e.g. deviation from pulse flatness, rise time or duration
    • G01R29/027Indicating that a pulse characteristic is either above or below a predetermined value or within or beyond a predetermined range of values
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 입력받은 시스템 동작 및 펄스 관련 정보를 사용하여 앰프 보호 및 제어 신호를 출력하는 MCU와, 입력받은 펄스의 길이 및 듀티비를 내부의 카운터로 측정한 후, 측정한 펄스의 길이 및 듀티비에 따라 가변되는 앰프 보호 및 제어 신호를 출력하는 PLD, MCU에서 출력하는 앰프 보호 및 제어 신호와, PLD에서 출력하는 앰프 보호 및 제어 신호 중 어느 하나의 신호를 앰프로 출력하는 OR-게이트를 포함하여 이루어진 펄스 앰프 제어 시스템에 관한 것으로, 시스템 상태와 온도 점검 중에도 앰프를 보호할 수 있고, 통신의 오류와 이상으로 인해 정보가 잘못되더라도 펄스의 출력 값 측정을 원활히 이행할 수 있으며, 아울러 펄스 검출 시 시간적 딜레이를 줄일 수 있는 효과가 있다.
MCU, PLD, 펄스, 앰프, 보호

Description

펄스 앰프 제어 및 보호 시스템{Pulse Amp Control and Protection System}
본 발명은 MCU(Micro Controller Unit)와 PLD(Programmable Logic Device)를 함께 사용하여 이중으로 앰프를 보호하고, 폭과 주기가 가변적인 시스템에서 안정적으로 출력을 제어하는 펄스 앰프 제어 및 보호 시스템에 관한 것이다.
종래의 펄스 앰프 제어 및 보호 시스템은 MCU 하나만을 사용하여 주기적으로 시스템의 상태를 점검하게 되는데, 상태 점검 중에는 앰프를 보호할 수 없게 되어 오류 발생시 즉각적인 앰프 보호가 어렵고, 통신오류로 인한 오작동을 막을 수 없다.
또한, 펄스의 길이에 대한 정보를 이용하여 펄스의 출력 값을 측정할 수 있지만 통신의 오류와 이상으로 인해 정보가 잘못될 경우 펄스의 출력 값 측정을 제대로 이행할 수 없는 문제점이 발생된다.
아울러, 미분기와 비교기, 플릿플랍 등을 사용하여 펄스를 검출하도록 되어 있어 회로가 복잡해지고 각각의 소자들을 거치면서 시간적 딜레이가 생기게 되는 문제점도 발생된다.
본 발명은 상기한 문제점을 해결하기 위해 개발된 것으로,
첫 번째 목적은 시스템 상태와 온도 점검 중에도 앰프를 보호할 수 있는 펄스 앰프 제어 및 보호 시스템을 제공하는데 있고,
두 번째 목적은 통신의 오류와 이상으로 인해 정보가 잘못되더라도 펄스의 출력 값 측정을 원활히 이행할 수 있는 펄스 앰프 제어 및 보호 시스템을 제공하는데 있으며,
세 번째 목적은 펄스 검출시 시간적 딜레이를 줄일 수 있는 펄스 앰프 제어 및 보호 시스템을 제공하는데 있다.
이러한 목적을 달성하기 위한 본 발명에 따른 펄스 앰프 제어 및 보호 시스템은
소정의 펄스를 출력하는 펄스 검출부, 시스템 동작 및 펄스 관련 정보를 입력받고, 입력받은 정보를 사용하여 앰프 보호 및 제어 신호를 출력하는 MCU, 상기 펄스 검출부로부터 펄스를 입력받고, 입력받은 펄스의 길이 및 듀티비를 내부의 카운터로 측정한 후, 측정한 펄스의 길이 및 듀티비에 따라 가변되는 앰프 보호 및 제어 신호를 출력하는 PLD, 상기 MCU에서 출력하는 앰프 보호 및 제어 신호와, 상기 PLD에서 출력하는 앰프 보호 및 제어 신호 중 어느 하나의 신호를 앰프로 출력 하는 OR-게이트를 포함하여 이루어진 것을 특징으로 한다.
또 다른 목적을 달성하기 위한 본 발명에 따른 펄스 앰프 제어 및 보호 시스템은
소정의 펄스를 출력하는 펄스 검출부, 상기 펄스 검출부가 출력하는 펄스의 유무를 확인한 후, 확인한 결과를 전기적인 신호로 알려주는 PLD, 상기 PLD로부터 펄스가 있음을 확인한 신호가 입력되는 경우 상기 펄스 검출부에서 출력하는 펄스의 진폭 값을 측정하는 작업을 개시하고, 측정한 진폭 값을 출력하는 MCU, MCU에서 측정한 펄스의 진폭 값과 미리 설정된 기준 값을 비교하여 나온 수정된 진폭제어 값을 앰프로 출력하는 진폭제어값 출력부를 포함하여 이루어진 것을 특징으로 한다.
바람직하게는, 상기 펄스 검출부는 펄스가 입력되는 경우 소정의 레벨로 증폭하는 신호 증폭용 제1 OP-amp, 싱기 신호 증폭용 OP-amp에서 증폭한 펄스의 진폭 레벨을 쉬프트시키는 레벨 쉬프트용 제2 OP-amp, 상기 레벨 쉬프트용 제2 OP-amp에서 쉬프트된 펄스의 전압과 기준 전압을 비교하는 비교용 제3 OP-amp를 포함하여 이루어진 것을 특징으로 한다.
본 발명은 주기와 폭이 가변인 펄스 시스템에서 용이하게 펄스를 검출할 수 있으며, PLD소자를 통해 펄스를 측정함으로써 MCU만을 이용하여 앰프를 제어하고 보호하는 종래에 비해 좀 더 즉각적이고 안정적인 이중의 앰프 보호가 가능하며, 출력 펄스의 측정 및 진폭 제어 시점을 명확히 하여 시스템의 불필요한 동작을 줄여 시스템의 성능을 향상시키는 효과가 있다.
이하, 첨부된 도면을 참조하여 본 발명을 설명한다.
도 1의 이중 보호 펄스 시스템은 본 발명에 따른 제1 실시예로 펄스 검출부(101), MCU(Micro Controller Unit)(102), PLD(Programmable Logic Device)(103), OR-게이트(104)로 된 것이다.
즉, 소정의 펄스를 출력하는 펄스 검출부(101), 시스템 동작 및 펄스 관련 정보를 입력받고, 입력받은 정보를 사용하여 앰프 보호 및 제어 신호를 출력하는 MCU(102), 상기 펄스 검출부로부터 펄스를 입력받고, 입력받은 펄스의 길이 및 듀티비를 내부의 카운터로 측정한 후, 측정한 펄스의 길이 및 듀티비에 따라 가변되는 앰프 보호 및 제어 신호를 출력하는 PLD(103), 상기 MCU(102)에서 출력하는 앰프 보호 및 제어 신호와, 상기 PLD(103)에서 출력하는 앰프 보호 및 제어 신호 중 어느 하나의 신호를 앰프로 출력하는 OR-게이트(104)로 된 것이다.
상기 MCU(102)는 앰프의 출력제어 및 보호 기능을 담당하는 것으로, 시스템 동작 및 펄스관련 정보를 통신을 통해 입력받고, 입력받은 정보를 사용하여 구한 앰프 보호 및 제어 신호를 출력한다.
상기 PLD(103)는 펄스를 입력받고, 내부의 카운터로 펄스의 길이 및 듀티비를 측정한 후, 측정한 펄스의 길이 및 듀티비에 따라 가변되는앰프 보호 및 제어 신호를 출력한다
상기 OR-게이트(104)는 앰프를 제어하는 신호를 최종적으로 출력하는 소자로 상호의 정보는 데이터 버스 라인을 통해 공유한다.
이러한 본 발명에 따른 이중 보호 펄스 시스템의 동작은 다음과 같다.
먼저, MCU(102)는 시스템 동작 및 펄스 관련 정보를 입력받는다.
다음, 입력받은 시스템 동작 및 펄스 관련 정보를 사용해 앰프 보호 및 제어 신호를 구한다.
그런 후, 온도와 상태 점검을 실시하지 않는 동안 앰프 보호 및 제어 신호를 OR게이트(104)를 통해 앰프로 출력한다.
반면, PLD(103)는 펄스를 입력받고, 입력받은 펄스의 길이 및 듀티비를 측정한다.
그런 후, MCU(102)의 제어하에 MCU(102)가 온도와 상태 점검을 실시하는 동안, PLD(103)에서 펄스의 길이 및 듀티비에 따라 가변되는 앰프 보호 및 제어 신호를 OR게이트(104)를 통해 앰프로 출력한다.
그 결과, 앰프의 출력은 입력되는 펄스를 기준으로 MCU(102)와 PLD소자(103)를 통해 이중으로 보호된다.
도 2의 진폭 제어 시스템은 본 발명에 따른 제2 실시예로 펄스 검출부(201), PLD(202), MCU(203), 진폭제어값 출력부(204)로 된 것이다.
즉, 소정의 펄스를 출력하는 펄스 검출부(201), 펄스 검출부(201)가 출력하는 펄스의 유무를 확인한 후, 확인한 결과를 전기적인 신호로 알려주는 PLD(202), 상기 PLD(202)로부터 펄스가 있음을 확인한 신호가 입력되는 경우 상기 펄스 검출부(201)에서 출력하는 펄스의 진폭 값을 측정하는 작업을 개시하고, 측정한 진폭 값을 출력하는 MCU(203), MCU(203)에서 측정한 펄스의 진폭 값과 미리 설정된 기준 값을 비교하여 나온 수정된 진폭제어 값을 앰프로 출력하는 진폭제어값 출력부(204)로 된 것이다.
상기 PLD(202)는 펄스 검출부(201)로부터 입력받은 펄스를 이용하여 펄스의 유무를 확인하고, MCU에 알려준다.
상기 MCU(203)는 ADC값을 통해 얻어진 펄스의 진폭 값을 측정하는 역할을 담당한다. PLD(202)로부터 펄스가 검출됨을 알려주는 신호가 입력되는 경우 출력 펄스의 진폭 값을 측정하는 작업을 개시한다.
상기 진폭제어값 출력부(204)는 MCU(203) 내부에서 측정한 출력 펄스의 진폭 값과, 기준 값을 비교하여 나온 수정된 진폭제어 값이며, 기존 하드웨어로 구성되었던 부분을 MCU(203) 내부에서 계산하여 적용한 것이다.
이러한 본 발명의 펄스 앰프 제어 시스템의 동작은 다음과 같다.
먼저, PLD(202)는 펄스 검출부(201)로부터 입력받은 펄스를 이용하여 펄스의 유무를 확인한 후, MCU(203)에 알려준다.
다음, MCU(203)는 PLD(202)로부터 펄스가 검출됨을 알려주는 신호가 입력되는 경우 출력 펄스의 진폭 값을 측정하는 작업을 개시하고, 진폭 제어값 출력부(204)로 출력한다.
이어, 진폭제어값 출력부(204)는 MCU(203) 내부에서 측정한 출력 펄스의 진폭 값과, 기준 값을 비교하여 나온 수정된 진폭제어 값을 앰프로 출력한다.
그 결과, 앰프는 다음번째 펄스가 들어오기 전에 수정된 진폭 제어 값을 펄스 출력에 반영하여 펄스 출력을 일정하게 유지시키게 된다.
이와 같이 본 발명은 펄스의 검출을 바탕으로 하여 펄스가 검출될 경우 펄스의 검출 신호를 PLD(202)에서 MCU(203)로 전달하고, MCU(203)에서 출력 진폭을 측정하는 방법으로 하여 시스템의 효율성을 개선하게 된다
아울러, 펄스가 검출된 이후의 시점에서 진폭 제어 값을 수정하고 적용함으로써 펄스 폭과 주기가 가변되는 시스템에서 수정된 진폭 제어 값이 다음 펄스에 바로 적용되도록 한다.
도 3의 펄스 검출부는 신호 증폭용 제1 OP-amp(301), 레벨 쉬프트용 제2 OP-amp(302), 비교용 제3 OP-amp(303)로 된 것이다.
상기 신호 증폭용 제1 OP-amp(301)는 펄스가 입력되는 경우 진폭이 작은 미세한 펄스도 검출할 수 있는 레벨로 증폭한다.
상기 레벨 쉬프트용 제2 OP-amp(302)는 진폭의 레벨을 쉬프트시키는 작업을 통해 펄스의 대역을 조정한다. 포지티브 펄스의 경우는 상기 신호 증폭용 제1 OP- amp(301)를 사용하지 않고 펄스의 증폭과 레벨을 레벨 쉬프트용 제2 OP-amp(302)를 통해서 조절한다. 반대의 경우에도 출력되는 펄스의 극성을 결정함에 있어서, 제1 OP-amp(301)의 사용에 따라 극성의 반전이 이루어지게 된다.
상기 비교용 제3 OP-amp(303)는 상기 신호 증폭용 제1 OP-amp(301)와 레벨 쉬프트용 제2 OP-amp(302)를 통해 얻어진 펄스의 증폭 신호를 기준 전압과 비교하여 기준 전압 이상의 값만을 펄스의 온(on) 구간으로 인식하게 한다.
도 1은 본 발명에 따른 펄스 앰프 제어 및 보호 시스템의 제1 실시예를 도시한 블록구성도
도 2는 본 발명에 따른 펄스 앰프 제어 및 보호 시스템의 제2 실시예를 도시한 블록구성도
도 3은 본 발명에 따른 펄스 검출부를 도시한 회로도
* 도면의 주요 부분에 대한 부호의 설명 *
101, 201 : 펄스 검출부      102, 203 : MCU
103, 202 : PLD              104 : OR 게이트
204 : 진폭제어값 출력부

Claims (3)

  1. 소정의 펄스를 출력하는 펄스 검출부;
    시스템 동작 및 펄스 관련 정보를 입력받고, 입력받은 정보를 사용하여 앰프 보호 및 제어 신호를 출력하는 MCU;
    상기 펄스 검출부로부터 입력받은 펄스의 길이 및 듀티비를 내부의 카운터로 측정한 후, 측정한 펄스의 길이 및 듀티비에 따라 가변되는 앰프 보호 및 제어 신호를 출력하는 PLD;
    상기 MCU에서 출력하는 앰프 보호 및 제어 신호와, 상기 PLD에서 출력하는 앰프 보호 및 제어 신호 중 어느 하나의 신호를 앰프로 출력하는 OR-게이트를 포함하여 이루어진 펄스 앰프 제어 및 보호 시스템.
  2. 소정의 펄스를 출력하는 펄스 검출부
    상기 펄스 검출부가 출력하는 펄스의 유무를 확인한 후, 확인한 결과를 전기적인 신호로 알려주는 PLD;
    상기 PLD로부터 펄스가 있음을 확인한 신호가 입력되는 경우 상기 펄스 검출부에서 출력하는 펄스의 진폭 값을 측정하는 작업을 개시하고, 측정한 진폭 값을 출력하는 MCU;
    MCU에서 측정한 펄스의 진폭 값과 미리 설정된 기준 값을 비교하여 나온 수정된 진폭제어 값을 앰프로 출력하는 진폭제어값 출력부를 포함하여 이루어진 펄스 앰프 제어 및 보호 시스템.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 펄스 검출부는
    펄스가 입력되는 경우 소정의 레벨로 증폭하는 신호 증폭용 제1 OP-amp;
    싱기 신호 증폭용 OP-amp에서 증폭한 펄스의 진폭 레벨을 쉬프트시키는 레벨 쉬프트용 제2 OP-amp;
    상기 레벨 쉬프트용 제2 OP-amp에서 쉬프트된 펄스의 전압과 기준 전압을 비교하는 비교용 제3 OP-amp를 포함하여 이루어진 펄스 앰프 제어 및 보호 시스템
KR1020090022668A 2009-03-17 2009-03-17 펄스 앰프 제어 및 보호 시스템 KR101096775B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090022668A KR101096775B1 (ko) 2009-03-17 2009-03-17 펄스 앰프 제어 및 보호 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090022668A KR101096775B1 (ko) 2009-03-17 2009-03-17 펄스 앰프 제어 및 보호 시스템

Publications (2)

Publication Number Publication Date
KR20100104329A true KR20100104329A (ko) 2010-09-29
KR101096775B1 KR101096775B1 (ko) 2011-12-21

Family

ID=43008583

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090022668A KR101096775B1 (ko) 2009-03-17 2009-03-17 펄스 앰프 제어 및 보호 시스템

Country Status (1)

Country Link
KR (1) KR101096775B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104539248A (zh) * 2014-12-30 2015-04-22 大唐移动通信设备有限公司 一种功放元件的过流保护、电流检测控制方法及装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4443143B2 (ja) * 2003-05-06 2010-03-31 三洋電機株式会社 過電流保護回路
JP2005203968A (ja) * 2004-01-14 2005-07-28 Denon Ltd デジタルアンプの保護装置
JP4802948B2 (ja) 2006-09-04 2011-10-26 株式会社デンソー 負荷駆動制御装置
JP2008219547A (ja) 2007-03-06 2008-09-18 Kenwood Corp アンプの過電流保護装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104539248A (zh) * 2014-12-30 2015-04-22 大唐移动通信设备有限公司 一种功放元件的过流保护、电流检测控制方法及装置
CN104539248B (zh) * 2014-12-30 2018-05-01 上海大唐移动通信设备有限公司 一种功放元件的过流保护、电流检测控制方法及装置

Also Published As

Publication number Publication date
KR101096775B1 (ko) 2011-12-21

Similar Documents

Publication Publication Date Title
US9651411B2 (en) Electromagnetic flowmeter and self-diagnosing method of exciting circuit unit thereof
RU2617885C2 (ru) Передатчик температуры процесса с улучшенной диагностикой датчика
KR102018629B1 (ko) 전파 지연 결정
US10451470B2 (en) Flow rate measurement device
JP2002340642A (ja) 超音波流速計
JP6111422B2 (ja) 流量計測装置
JP2014224685A (ja) 流量計測装置
KR101096775B1 (ko) 펄스 앰프 제어 및 보호 시스템
US9897468B2 (en) Position detection device
US10468976B2 (en) Method for diagnosing a fault in current-mode control of an electric motor in a motor vehicle
JP2006308439A (ja) 流体の流れ計測装置
TW201705693A (zh) 估測抖動容忍度的時脈資料回復電路與方法
US20130082739A1 (en) Clock diagnosis circuit
JP2009278820A (ja) モータ駆動装置
JP2008003020A (ja) インピーダンス測定装置
JP6258588B2 (ja) パルスレーダ装置
US20170005784A1 (en) Transmission device, reception device, and transceiver system
JP2007198911A (ja) 距離計測装置
JP4516329B2 (ja) 超音波流速計
US20050169407A1 (en) Receiver circuit and a method for its operation
US9729132B1 (en) Precise signal swing squelch detector
US20120257473A1 (en) Method for operating an electromechanical transducer system and electromechanical transducer system
JP5310001B2 (ja) 超音波ガスメータ
JP2008268234A (ja) バーンアウト検出回路
JP4178625B2 (ja) ガス遮断装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141208

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20151110

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161116

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20191015

Year of fee payment: 9