KR20100090137A - 표시 장치및 그 구동 방법 - Google Patents

표시 장치및 그 구동 방법 Download PDF

Info

Publication number
KR20100090137A
KR20100090137A KR1020090009446A KR20090009446A KR20100090137A KR 20100090137 A KR20100090137 A KR 20100090137A KR 1020090009446 A KR1020090009446 A KR 1020090009446A KR 20090009446 A KR20090009446 A KR 20090009446A KR 20100090137 A KR20100090137 A KR 20100090137A
Authority
KR
South Korea
Prior art keywords
transistor
voltage
compensation
driving
contact point
Prior art date
Application number
KR1020090009446A
Other languages
English (en)
Other versions
KR101525807B1 (ko
Inventor
박성일
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020090009446A priority Critical patent/KR101525807B1/ko
Priority to US12/534,389 priority patent/US8514152B2/en
Publication of KR20100090137A publication Critical patent/KR20100090137A/ko
Application granted granted Critical
Publication of KR101525807B1 publication Critical patent/KR101525807B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명은 표시장치 및 그 구동 방법에 관한 것이다. 본 발명의 한 실시예에 따른 표시 장치는 행렬 형태로 배열되어 있는 복수의 화소를 포함하고, 상기 각 화소는 발광 소자, 제1 접점에 연결되어 있는 입력 단자, 제2 접점에 연결되어 있는 제어 단자, 그리고 출력 단자를 포함하는 구동 트랜지스터, 상기 제2 접점과 구동 전압 단자 사이에 연결되어 있는 축전기, 제1 주사 신호에 의해 제어되어 데이터 전압을 상기 제1 접점에 전달하는 스위칭 트랜지스터, 제2 주사 신호에 의해 제어되며 상기 구동 트랜지스터의 출력 단자와 상기 발광 소자 사이에 연결되어 있는 발광 제어 트랜지스터, 제3 주사 신호에 의해 제어되며 상기 제2 접점 및 상기 구동 트랜지스터의 출력 단자 사이에 연결되어 있는 제1 보상 트랜지스터, 제4 주사 신호에 의해 제어되어 이동도 보상 전압을 상기 제1 접점에 전달하는 제2 보상 트랜지스터, 제5 주사 신호에 의해 제어되어 상기 구동 전압을 상기 제1 접점에 전달하는 구동 제어 트랜지스터, 그리고 제6 주사 신호에 의해 제어되어 리셋 전압을 상기 발광 제어 트랜지스터에 전달하는 리셋 트랜지스터를 포함한다.
유기 발광 표시 장치, 보상 회로, 문턱 전압, 이동도 보상

Description

표시 장치및 그 구동 방법{DISPLAY DEVICE AND DRIVING METHOD THEREOF}
본 발명은 표시장치 및 그 구동 방법에 관한 것으로서, 특히 유기 발광 표시 장치 및 그 구동 방법에 관한 것이다.
유기 발광표시 장치 등 유지형(hole type) 평판 표시 장치의 경우에는 정지 영상이든 동영상이든 관계 없이 일정 시간, 예를 들면 한 프레임 시간 동안 고정된 영상을 표시한다. 예를 들어 계속해서 움직이는 어떤 물체를 표시할 때 그 물체는 한 프레임 동안 특정 위치에 머물러 있다가, 다음 프레임에는 한 프레임의 시간 후에 그 물체가 이동한 위치에 머물러 있는 등 물체의 움직임이 이산적으로(discrete) 표시된다. 한 프레임의 시간은 잔상이 유지되는 시간 내이기 때문에 이와 같은 방식으로 표시하더라도 물체의 움직임이 연속적으로 보인다.
그러나 계속해서 움직이는 물체를 화면을 통해서 보는 경우 사람의 시선이 물체의 움직임을 따라 연속해서 움직이기 때문에 표시 장치의 이산적인 표시 방식과 충돌하여 화면의 흐려짐(blurring)이 나타난다. 예를 들어 표시 장치가 첫 번째 프레임에서 (가)의 위치에 물체가 머물러 있는 것으로 표시하고 두 번째 프레임에서는 (나)의 위치에 그 물체가 머물러 있는 것으로 표시한다고 하자. 첫 번째 프레임에서 사람의 시선은 (가)의 위치에서 (나)에 이르는 그 물체의 예상 이동 경로를 따라 이동한다. 하지만 실제로 (가)와 (나)를 제외한 그 중간 위치에는 그 물체가 표시되지 않는다.
결국 첫 번째 프레임 동안 사람이 인식한 휘도는 (가)에서 (나) 사이의 경로에 있는 화소들의 휘도를 적분한 값, 즉 물체의 휘도와 배경의 휘도를 적절하게 평균한 값이 나오므로 물체가 흐릿하게 보이는 것이다.
한편, 유기 발광 표시 장치의 화소는 유기 발광 소자(organic light emitting element)와 이를 구동하는 박막 트랜지스터(thin film transistor, TFT)를 구비하는데 이들을 오랜 시간 동작시키면 문턱 전압 및 이동도(mobility)가 변화하여 예상한 휘도가 나오지 않을 수 있으며, 특히 박막 트랜지스터에 포함된 반도체의 특성이 표시 장치 내에서 균일하지 않을 경우 화소간 휘도 편차가 생길 수 있다.
본 발명이 해결하고자 하는 기술적 과제는 구동 트랜지스터의 문턱 전압 및 전계 효과 이동도를 보상하여 균일한 영상을 표시하는 것이다.
본 발명의 한 실시예에 따른 표시 장치는 행렬 형태로 배열되어 있는 복수의 화소를 포함하고, 상기 각 화소는 발광 소자, 제1 접점에 연결되어 있는 입력 단자, 제2 접점에 연결되어 있는 제어 단자, 그리고 출력 단자를 포함하는 구동 트랜 지스터, 상기 제2 접점과 구동 전압 단자 사이에 연결되어 있는 축전기, 제1 주사 신호에 의해 제어되어 데이터 전압을 상기 제1 접점에 전달하는 스위칭 트랜지스터, 제2 주사 신호에 의해 제어되며 상기 구동 트랜지스터의 출력 단자와 상기 발광 소자 사이에 연결되어 있는 발광 제어 트랜지스터, 제3 주사 신호에 의해 제어되며 상기 제2 접점 및 상기 구동 트랜지스터의 출력 단자 사이에 연결되어 있는 제1 보상 트랜지스터, 제4 주사 신호에 의해 제어되어 이동도 보상 전압을 상기 제1 접점에 전달하는 제2 보상 트랜지스터, 제5 주사 신호에 의해 제어되어 상기 구동 전압을 상기 제1 접점에 전달하는 구동 제어 트랜지스터, 그리고 제6 주사 신호에 의해 제어되어 리셋 전압을 상기 발광 제어 트랜지스터에 전달하는 리셋 트랜지스터를 포함한다.
상기 스위칭 트랜지스터, 상기 제2 보상 트랜지스터 및 상기 구동 제어 트랜지스터는 차단되고, 상기 제1 보상 트랜지스터, 상기 발광 제어 트랜지스터 및 상기 리셋 트랜지스터가 도통되어 상기 제2 접점에 상기 리셋 전압이 인가될 수 있다.
상기 리셋 전압은 상기 발광 소자의 발광 임계 전압보다 작을 수 있다.
상기 제2 접점에 상기 리셋 전압이 인가된 후에, 상기 제2 보상 트랜지스터, 상기 구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터는 차단되고 상기 스위칭 트랜지스터 및 상기 제1 보상 트랜지스터는 도통되어, 상기 제1 접점에 상기 데이터 전압이 인가되고 상기 제1 접점과 상기 제2 접점의 전압차는 상기 구동 트랜지스터의 문턱 전압의 절대값이 될 수 있다.
상기 제1 접점에 상기 데이터 전압이 인가된 후에, 상기 스위칭 트랜지스터, 상기 구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터는 차단되고 상기 제1 보상 트랜지스터 및 상기 제2 보상 트랜지스터가 도통되어, 상기 제1 접점에 상기 이동도 보상 전압이 인가될 수 있다.
상기 이동도 보상 전압은 상기 데이터 전압보다 크고 상기 구동 전압보다 작을 수 있다.
상기 제1 접점에 상기 이동도 보상 전압이 인가되는 동안, 상기 제2 접점의 전압은 상기 구동 트랜지스터의 전계 효과 이동도가 클수록 더 많이 변할 수 있다.
상기 제1 접점에 상기 이동도 보상 전압이 인가되고 이동도 보상 시간이 지난 후에 상기 제1 보상 트랜지스터가 차단될 수 있다.
상기 제1 접점에 상기 이동도 보상 전압이 인가된후에, 상기 스위칭 트랜지스터, 상기 제1 보상 트랜지스터, 상기 제2 보상 트랜지스터 및 상기 리셋 트랜지스터는 차단되고 상기구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터가 도통되어, 상기 제1 접점에 상기 구동 전압이 인가되고 상기 발광 소자가 발광할 수 있다.
상기 발광 소자가 발광한 후에, 상기 스위칭 트랜지스터, 상기 제1 보상 트랜지스터, 상기 제2 보상 트랜지스터 및 상기 구동 제어 트랜지스터는 차단되고 상기 발광 제어 트랜지스터 및 상기 리셋 트랜지스터는 도통되어, 상기 발광 소자가 발광하지 않을 수 있다.
한 화소 행에 인가되는 상기 제3 주사 신호는 이전 화소 행에 인가되는 상기 제2 주사 신호와 동일할 수 있다.
한 화소 행에 인가되는 상기 제1 주사 신호는 이전 화소 행에 인가되는 상기 제4 주사 신호의 반전 신호일 수 있다.
상기 제6 주사 신호는 상기 제5 주사 신호와 동일한신호일 수 있다.
본 발명의 한 실시예에 따른 표시 장치의 구동 방법은발광 소자, 제1 접점에 연결되어 있는 입력 단자 및 제2 접점에 연결되어 있는 제어 단자를 포함하는 구동 트랜지스터, 상기 제2 접점과 구동 전압 단자 사이에 연결되어 있는 축전기, 데이터 전압을 상기 제1 접점에 전달하는 스위칭 트랜지스터, 상기 구동 트랜지스터와 상기 발광 소자 사이에 연결되어 있는 발광 제어 트랜지스터, 상기 제2 접점 및 상기 구동 트랜지스터의 출력 단자 사이에 연결되어 있는 제1 보상 트랜지스터, 이동도 보상전압을 상기 제1 접점에 전달하는 제2 보상 트랜지스터, 상기 구동 전압을 상기 제1 접점에 전달하는 구동 제어 트랜지스터, 그리고 리셋 전압을 상기 발광 제어 트랜지스터에 전달하는 리셋 트랜지스터를 포함하는 표시 장치의 구동 방법으로서, 상기 제2 접점에 상기 리셋 전압이 인가되는 리셋 단계, 상기 구동 트랜지스터의 문턱 전압을 보상하는 문턱 전압 보상 단계, 상기 구동 트랜지스터의 이동도를 보상하는 이동도 보상 단계, 그리고 상기 발광 소자가 발광하는 발광 단계를 포함한다.
상기 리셋 단계는 상기 스위칭 트랜지스터, 상기 제2 보상 트랜지스터 및 상기 구동 제어 트랜지스터는 차단되고 상기 제1 보상 트랜지스터, 상기 발광 제어 트랜지스터 및 상기 리셋 트랜지스터는 도통될 수 있다.
상기 리셋 전압은 상기 발광 소자의 발광 임계 전압보다 작을 수 있다.
상기 문턱 전압 보상 단계는 상기 제2 보상 트랜지스터, 상기 구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터는 차단되고 상기 스위칭 트랜지스터 및 상기 제1 보상 트랜지스터는 도통되어 상기 제1 접점에 상기 데이터 전압이 인가되고, 상기 제1 접점과 상기 제2 접점의 전압차는 상기 구동 트랜지스터의 문턱 전압의 절대값이 될 수 있다.
상기 이동도 보상 단계는 상기 스위칭 트랜지스터, 상기 구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터는 차단되고 상기 제1 보상 트랜지스터 및 상기 제2 보상 트랜지스터가 도통되어 상기 제1 접점에 상기 이동도보상 전압이 인가되고 상기 제2 접점의 전압이 변할 수 있다.
상기 이동도 보상 전압은 상기 데이터 전압보다 크고 상기 구동 전압보다 작을 수 있다.
상기 이동도 보상 단계는 상기 제1 접점에 상기 이동도보상 전압이 인가되고 일정 시간이지난 후에 상기 제1 보상 트랜지스터가 차단될 수 있다.
상기 발광 단계는 상기 스위칭 트랜지스터, 상기 제1 보상 트랜지스터, 상기 제2 보상 트랜지스터 및 상기 리셋 트랜지스터는 차단되고 상기구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터가 도통될 수있다.
상기 발광 단계 후에 상기 제1 접점이 상기 구동 전압으로부터 분리되는 휴지 단계를 더 포함할 수있다.
상기 휴지 단계는 상기 스위칭 트랜지스터, 상기 제1 보상 트랜지스터, 상기 제2 보상 트랜지스터 및 상기 구동 제어 트랜지스터는 차단되고 상기 발광 제어 트랜지스터 및 상기 리셋 트랜지스터는 도통될 수 있다.
이와 같이본 발명의 한 실시예에 따르면 구동 트랜지스터의 문턱 전압과 전계 효과 이동도를 보상하여 균일한 휘도의 영상을 표시할 수 있다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
먼저, 도 1 및 도 2를 참고하여 본 발명의 한 실시예에 따른 유기 발광 표시 장치에 대하여 설명한다.
도 1은 본 발명의 한 실시예에 따른 유기 발광 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 유기 발광 표시 장치에서 한 화소의 등가 회로도이다.
도 1을 참고하면, 본 발명의 한 실시예에 따른 유기 발광 표시 장치는 표시판(display panel)(300), 주사 구동부(400), 데이터 구동부(500) 및 신호 제어부(600)를 포함한다.
표시판(300)은 복수의 신호선, 복수의 전압선, 그리고 이들에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(PX)를 포함한다.
도 1 및 도 2를 참고하면, 신호선은 제1 주사 신호(V1)를 전달하는 복수의 주사 신호선(G1-Gn)을 비롯하여 제2, 제3, 제4 및 제 5 주사 신호(V2, V3, V4, V5)를 전달하는 복수의 주사 신호선(도시하지 않음), 그리고 데이터 전압(Vd)을 전달하는 복수의 데이터선(D1-Dm)을 포함한다. 주사 신호선(G1-Gn)은 대략 행 방향으로 뻗어 있으며 서로가 거의 평행하고, 데이터선(D1-Dm)은 대략 열 방향으로 뻗어 있으며 서로가 거의 평행하다.
전압선은 구동 전압(Vdd)을 전달하는 구동 전압선(도시하지 않음), 공통 전압(Vss)을 전달하는 공통 전압선(도시하지 않음), 그리고 리셋 전압(Vrst)을 전달하는 리셋 전압선(도시하지 않음)을 포함한다.
도 2를 참고하면, 각 화소(PX)는 유기 발광 소자(LD), 구동 트랜지스터(Qd), 축전기(Cst), 스위칭 트랜지스터(Qs), 제1 보상 트랜지스터(Q1), 제2 보상 트랜지스터(Q2), 구동 제어 트랜지스터(Qdd), 발광 제어 트랜지스터(Qe), 그리고 리셋 트랜지스터(Qr)를 포함한다.
각 트랜지스터(Q1, Q2, Qd, Qdd, Qe, Qr, Qs)는 출력 단자, 입력 단자 및 제어 단자를 가진다.
스위칭 트랜지스터(Qs)의 제어 단자는 제1 주사 신호(V1)와 연결되어 있고, 입력 단자는 데이터 전압(Vd)과 연결되어 있으며, 출력 단자는 제1 접점(N1)에서 구동 트랜지스터(Qd)와 연결되어 있다. 스위칭 트랜지스터(Qs)는 제1 주사 신호(V1)에 응답하여 데이터 전압(Vd)을 구동 트랜지스터(Qd)의 입력 단자에 전달한다.
구동 트랜지스터(Qd)의 제어 단자는 제2 접점(N2)에서 축전기(Cst) 및 제1 보상 트랜지스터(Q1)의 출력 단자와 연결되어 있고, 입력 단자는 제1 접점(N1)에서 구동 제어 트랜지스터(Qdd)와 연결되어 있으며, 출력 단자는 제1 보상 트랜지스터(Q1)의 입력 단자 및 발광 제어 트랜지스터(Qe)와 연결되어 있다.
축전기(Cst)의 한쪽 단자는 제2 접점(N2)에서 구동 트랜지스터(Qd)의 제어 단자와 제1 보상 트랜지스터(Q1)와 연결되어 있고, 다른 한쪽 단자는 구동 전압(Vdd) 단자와 연결되어 있다. 축전기(Cst)는 제2 접점(N2)의 전압을 충전하고 유기 발광 소자(LD)에 전류가 흐르는 동안 충전된 전압을 유지한다.
구동 제어 트랜지스터(Qdd)의 제어 단자는 제5 주사 신호(V5)와 연결되어 있고, 입력 단자는 구동 전압(Vdd) 단자에 연결되어 있고, 출력 단자는 구동 트랜지스터(Qd)와 연결되어 있다. 구동 제어 트랜지스터(Qdd)는 제5 주사 신호(V5)에 따라 구동 전압(Vdd)을 구동 트랜지스터(Qd)에 전달한다.
발광 제어 트랜지스터(Qe)의 제어 단자는 제2 주사 신호(V2)에 연결되어 있고, 입력 단자는 구동 트랜지스터(Qd)와 연결되어 있으며, 출력 단자는 유기 발광 소자(LD) 및 리셋 트랜지스터(Qr)와 연결되어 있다. 발광 제어 트랜지스터(Qe)는 제2 주사 신호(V2)에 응답하여 리셋 전압(Vrst)을 제1 보상 트랜지스터(Q1)에 전달하거나 구동 트랜지스터(Qd)의 전류(ILD)를 유기 발광 소자(LD)에 전달한다.
유기 발광 소자(LD)는 유기 발광 다이오드(OLED)로서 발광 제어 트랜지스터(Qe)와 연결되어 있는 애노드(anode)와 공통 전압(Vss)에 연결되어 있는 캐소드(cathode)를 가진다. 유기 발광 소자(LD)는 구동 트랜지스터(Qd)가 공급하는 전 류(ILD)의 크기에 따라 세기를 달리하여 발광함으로써 화상을 표시하며, 이 전류(ILD)의 크기는 구동 트랜지스터(Qd)의 제어 단자와 입력 단자 사이의 전압의 크기, 즉 제1 접점(N1)과 제2 접점(N2)의 전압차에 의존한다.
리셋 트랜지스터(Qr)의 제어 단자는제5 주사 신호(V5)와 연결되어 있고, 입력 단자는 리셋 전압(Vrst) 단자와 연결되어 있으며, 출력 단자는발과 제어 트랜지스터(Qe)와 연결되어 있다. 리셋 트랜지스터(Qr)는 제5 주사 신호(V5)에 응답하여 리셋 전압(Vrst)을 발광 제어 트랜지스터(Qe)에 전달한다. 리셋 전압(Vrst)은 공통 전압(Vss)에 대해 유기 발광 소자(LD)가 발광하지 않을 정도의 크기를 가진다. 즉, 리셋 전압(Vrst)은 공통 전압(Vss)에 대해 유기 발광 소자(LD)가 발광하기 시작하는 임계 전압보다 작을 수 있다.
제1 보상 트랜지스터(Q1)의 제어 단자는 제3 주사 신호(V3)와 연결되어 있고, 입력 단자는 구동 트랜지스터(Qd)의 출력 단자와 연결되어 있으며, 출력 단자는 제2 접점(N2)에서 구동 트랜지스터(Qd)의 제어 단자와 연결되어 있다.
제2 보상 트랜지스터(Q2)의 제어 단자는제4 주사 신호(V4)와 연결되어 있고, 입력 단자는 이동도 보상 전압(Vmu)에 연결되어 있고, 출력 단자는 제1 접점(N1)과 연결되어 있다. 제2 보상 트랜지스터(Q2)는 제4 주사 신호(V4)에 응답하여 이동도 보상 전압(Vmu)을 제1 접점(N1)을 통해 구동 트랜지스터(Qd)의 입력 단자에 전달한다. 이동도 보상 전압(Vmu)은 데이터 전압(Vd)보다 크고 구동 전압(Vdd)보다 작을 수 있다.
스위칭 트랜지스터(Qs), 리셋 트랜지스터(Qr) 및 제1 보상 트랜지스터(Q1)는 n-채널 전계 효과 트랜지스터(field effect transistor, FET)이고, 구동 트랜지스터(Qd), 구동 제어 트랜지스터(Qdd), 제2 보상 트랜지스터(Q2) 및 발광 제어 트랜지스터(Qe)는 p-채널 전계 효과 트랜지스터이다. 전계 효과트랜지스터의 예로는 박막트랜지스터(thin film transistor, TFT)를 들 수 있으며, 이들은 다결정 규소 또는 비정질 규소를 포함할 수 있다. 트랜지스터(Qs, Qd, Qdd, Qd, Qr, Q1, Q2)의 채널형(channel type)은 뒤바뀔 수 있으며, 이 경우에는 이들을 구동하는 신호의 파형 또한 뒤집힐 수 있다.
다시 도 1을 참조하면, 주사 구동부(400)는 표시판(300)의 주사 신호선(G1-Gn)에 연결되어 있으며, 고전압(Von)과 저전압(Voff)의 조합으로 이루어진 제1 주사 신호(V1)를 주사 신호선(G1-Gn)에 인가한다. 제2 내지 제5 주사 신호(V2-V5)를 전달하는 복수의 주사 신호선(도시하지 않음)도 각각의 주사 구동부(도시하지 않음)에 연결되어 고전압(Von)과 저전압(Voff)의 조합으로 이루어진 제2 내지 제5 주사 신호(V2-V5)를 각각 인가받을 수 있다.
데이터 구동부(500)는 표시판(300)의 데이터선(D1-Dm)에 연결되어 있으며 영상 신호를 나타내는 데이터 전압(Vd)을 데이터선(D1-Dm)에 인가한다.
신호 제어부(600)는 주사 구동부(400), 데이터 구동부(500) 등의 동작을 제어한다.
이러한 구동 장치(400, 500, 600) 각각은 적어도 하나의 집적 회로 칩의 형태로 표시판(300) 위에 직접 장착되거나, 가요성 인쇄 회로막(flexible printed circuit film)(도시하지 않음) 위에 장착되어 TCP(tape carrier package)의 형태로 표시판(300)에 부착되거나, 별도의 인쇄 회로 기판(printed circuit board)(도시하지 않음) 위에 장착될 수도 있다. 이와는 달리, 이들 구동 장치(400, 500, 600)가 신호선(G1-Gn, D1-Dm) 및 트랜지스터(Qs, Qd, Qdd, Qe, Qr, Q1, Q2) 따위와 함께 표시판(300)에 집적될 수도 있다. 또한, 구동 장치(400, 500, 600)는 단일 칩으로 집적될 수 있으며, 이 경우 이들 중 적어도 하나 또는 이들을 이루는 적어도 하나의 회로 소자가 단일 칩 바깥에 있을 수 있다.
그러면 이러한 유기 발광 표시 장치의 본 발명의 한 실시예에 따른 표시 동작에 대하여 도 3 내지도 8을 도 1 및 도 2와 함께 참고하여 상세하게 설명한다.
도 3은 본 발명의 한 실시예에 따른 유기 발광 표시 장치에서 한 행의 화소에 인가되는 구동 신호를 도시한 파형도 및 접점에서의 전압을 도시한 도면이고, 도 4 내지 도 8은 각각 도 3에 도시한 각 구간(S1, S2, S3, S4, S5)에서한 화소의 등가 회로도이고, 도 9 및 도 10은 각각 본 발명의 한 실시예에 따른유기 발광 표시 장치에서 두 구동 신호의 관계를도시한 파형도이다.
신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 입력 영상 신호(Din) 및 이의 표시를 제어하는 입력 제어 신호(ICON)를 수신한다. 입력 영상 신호(Din)는 각 화소(PX)의 휘도(luminance) 정보를 담고 있으며 휘도는 정해진 수효, 예를 들면 1024(=210), 256(=28) 또는 64(=26) 개의 계조(gray)를 가지고 있다. 입력 제어 신호(ICON)의 예로는 수직 동기 신호와 수평 동기 신호, 메인 클록 신 호, 데이터 제한 신호(data enable signal) 등이 있다.
신호 제어부(600)는 입력 영상 신호(Din)와 입력 제어 신호(ICON)를 기초로 입력 영상 신호(Din)를 표시판(300)의 동작 조건에 맞게 적절히 처리하고 주사 제어 신호(CONT1)와 데이터 제어 신호(CONT2) 등을 생성한다. 신호 제어부(600)는 주사 제어 신호(CONT1)를 주사 구동부(400)로 내보내고, 데이터 제어 신호(CONT2)와 출력 영상 신호(Dout)는 데이터 구동부(500)로 내보낸다.
주사 제어 신호(CONT1)는 주사 신호선(G1-Gn)을 포함한 여러 주사 신호선에 대한 고전압(Von)의 주사 시작을 지시하는 주사 시작 신호(scanning start signal)와 그 고전압(Von)의 출력 주기를 제어하는 적어도 하나의 클록 신호, 고전압(Von)의 지속 시간을 한정하는 출력 제한 신호(output enable signal) 등을 포함할 수 있다.
데이터 제어 신호(CONT2)는 한 행의 화소(PX)에 대한 디지털 영상 신호(Dout)의 전송 시작을 알리는 수평 동기 시작 신호와 데이터선(D1-Dm)에 아날로그 데이터 전압을 인가하라는 로드 신호 및 데이터 클록 신호 등을 포함한다.
주사 구동부(400)는 신호 제어부(600)로부터의 주사 제어 신호(CONT1)에 따라 주사 신호선(G1-Gn)을 포함한 여러 주사 신호선에 인가되는 제1 내지 제5 주사 신호(V1-V5) 각각을 차례로 고전압(Von)으로 바꾸었다가 다시 저전압(Voff)으로 바꾼다. 주사 구동부(400)는 제1 내지 제5 주사 신호(V1-V5) 각각을 구동하기 위한 복수의 구동부(도시하지 않음)를 포함할 수 있다.
신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라, 데이터 구동부(500)는 각 행의 화소(PX)에 대한 디지털 출력 영상 신호(Dout)를 수신하고, 출력 영상 신호(Dout)를 아날로그 데이터 전압(Vd)으로변환한 다음, 이를 데이터선(D1-Dm)에 인가한다.
이제부터 모든 주사 신호선(G1-Gn)에 대하여 제1 주사 신호(V1)를 인가하는 한 프레임(frame) 동안 특정 화소 행, 예를 들면 i 번째 행에 초점을 맞추어 각 단계별로 설명한다.
먼저 도 3을 참고하면, 제1 및 제2 주사 신호(V1, V2)는 저전압(Voff)이고 제4 및 제5 주사 신호(V4, V5)는 고전압(Von)인 상태에서 제3 주사 신호(V3)가 고전압이 되어 리셋 구간(reset period)(S1)이 시작된다.
그러면 도 4에 도시한 바와 같이, 스위칭 트랜지스터(Qs), 이동도 보상 트랜지스터(Q2) 및 구동 제어 트랜지스터(Qdd)가 차단된 상태에서 제1 보상 트랜지스터(Q1), 발광 제어 트랜지스터(Qe) 및 리셋 트랜지스터(Qr)가 도통되어 제2 접점(N2)에 리셋 전압(Vrst)이 인가된다. 그러면 구동 트랜지스터(Qd)도 도통되어 전류를 흘리게 되고 구동 트랜지스터(Qd)의 입력 단자의 전압, 즉 제1 접점(N1)의 전압(VN1)도 리셋 전압(Vrst) 근처로 하강한다. 이때 제1 접점(N1)의 전압(VN1)과 제2 접점(N2)의 전압(VN2)과의 차이는 구동 트랜지스터(Qd)의 문턱 전압(Vth)의 절대값과 같을 수 있다.
다음 도 3을 참고하면, 제3 내지 제 5 주사 신호(V3-V5)는 고전압을 유지한 상태에서 제1 및 제2 주사 신호(V1, V2)도 고전압으로 바뀌어 문턱 전압 보상 구간(S2)이 시작된다.
그러면 도 5에 도시한 바와 같이 제1 보상 트랜지스터(Q1)가 도통된 상태에서 발광 제어 트랜지스터(Qe)는 차단되고 스위칭 트랜지스터(Qs)는 도통되어 제1 접점(N1)에 데이터 전압(Vd)이 인가된다. 이와 함께 도통된 구동 트랜지스터(Qd)의 입력 단자로부터 출력 단자로 전류가 흐르고 제1 접점(N1)과 제2 접점(N2)의 전압 차가구동 트랜지스터(Qd)의 문턱 전압(Vth)의 절대값과 같아질 때까지 제2 접점(N2)의 전압(VN2)이 상승한다. 따라서 문턱 전압 보상 구간(S2)이 끝나면 제1 접점(N1)의 전압(VN1)과 제2 접점(N2)의 전압(VN2)은 도 3에 도시한 바와 같이 다음 [수학식 1]으로 표현되는 값들을 갖게 된다.
VN1=Vd
VN2=Vd-|Vth(Qd)|
이로써 축전기(Cst)에 각 구동 트랜지스터(Qd)의 문턱 전압(Vth)의 절대값이 추가로 저장되므로 각 구동 트랜지스터(Qd)의 문턱 전압(Vth)의 편차가 보상되어 유기 발광 표시 장치의 휘도가 불균일해지는 것을 막을 수 있다.
다음 도 3을 참고하면, 제2, 제3 및 제5 주사 신호(V2, V3, V5)는 고전압이고 제1 주사 신호(V1)는 저전압인 상태에서 제4 주사 신호(V4)가 저전압으로 바뀌어 전계 효과 이동도(mobility)(μ)(이하, "이동도")의 보상 구간(S3)이 시작된다.
그러면 도 6에 도시한 바와 같이 제2 보상 트랜지스터(Q2)가 도통되어 제1 접점(N1)에 데이터전압(Vd) 대신 이동도 보상 전압(Vmu)이 인가된다. 이러한 이동도 보상 전압(Vmu)은 구동 전압(Vdd)보다 작으며 데이터 전압(Vd)보다 클 수 있다. 따라서 구동 트랜지스터(Qd)의 입력 단자로부터 출력 단자로 전류가 흘러 제2 접점(N2)의 전압(VN2)이상승하며 상승 속도 및 상승 정도는 구동 트랜지스터(Qd)의 전계 효과 이동도(μ)가 클수록 크다. 이동도 보상 구간(S3)이 끝난 후의 제1 접점(N1) 및 제2 접점(N2)의 전압(VN1, VN2)은 다음 [수학식 2]와 같다.
VN1=Vmu
VN2=Vd-|Vth(Qd)|+ΔV
ΔV는 제2 접점(N2)의 전압(VN2) 변화량(ΔV)이다. 제2 접점(N2)의 전압(VN2) 변화량(ΔV)은 구동 트랜지스터(Qd)의 이동도(μ)가 클수록 크며, 축전기(Cst)에는 제2 접점(N2)의 전압(VN2) 변화량(ΔV)만큼이 감소된 전압이 저장된다. 따라서 구동 트랜지스터(Qd)의 이동도(μ)가 클수록축전기(Cst)에 저장되는 전압이 더 작아지므로 이동도 보상 구간(S3)을 통해 구동 트랜지스터(Qd)의 이동도(μ)의 편차가 보상되어 유기 발광 표시 장치의 휘도가 불균일해지는 것을 막을 수 있다.
이러한 구동 트랜지스터(Qd)의 이동도(μ) 편차 보상은 도 3 및 도 9에 도시한 바와 같이 제3 주사 신호(V3)가 고전압(Von)인 구간과 제4 주사 신호(V4)가 저전압(Voff)인 구간이 겹치는 구간, 즉 이동도 보상 시간(Tmu) 동안 일어난다. 따라서 이동도 보상 시간(Tmu)을 적절히 선택함으로써 구동 트랜지스터(Qd)의 이동 도(μ)의 편차의 보상 정도를 조절할 수 있다. 이동도 보상 시간(Tmu)을 크게 하면 제2 접점(N2)의 전압 변화량(ΔV)도 커지나 그만큼 휘도도 감소하므로 구동 트랜지스터(Qd)의 이동도(μ) 편차 정도에 따라 적절한 값을 선택할 수 있다.
또한 도 9 및 도 10을 참고하면, 도 9에 도시한 제3 및 제4 주사 신호(V3, V4)에 신호 지연이생기지 않은 경우의 이동도 보상 시간(Tmu)과 도 10에 도시한 제3 및 제4 주사 신호(V3, V4)에 신호 지연이 생긴 경우의 이동도 보상 시간(Tmu)은 서로 실질적으로 동일함을 알 수 있다. 이와 같이 구동 트랜지스터(Qd)의 이동도(μ) 편차 보상이 제3 주사 신호(V3)가 고전압(Von)인 구간과 제4 주사 신호(V4)가 저전압(Voff)인 구간이 겹치는 구간 동안에 일어나므로 표시판(300)의 위치에 따른 제3 및 제4 주사 신호(V3, V4)의 신호 지연과 상관 없이 균일한 이동도 보상 시간(Tmu)을 확보할 수 있다.
한편 이동도 보상 전압(Vmu) 역시 이동도 보상 시간(Tmu)과 함께 그 값을 적절히 선택함으로써 구동 트랜지스터(Qd)의 이동도(μ) 보상 정도, 즉 제2 접점(N2)의 전압 변화량(ΔV)을 조절할 수 있다. 앞에서 설명한 바와 달리 이동도 보상 전압(Vmu)은 구동 전압(Vdd)과 동일할 수도 있으며, 이 경우 제2 보상 트랜지스터(Q2)는 생략될 수 있고 구동 제어 트랜지스터(Qdd)를 통해 제1 접점(N1)에 이동도 보상 전압(Vmu) 대신 구동 전압(Vdd)을 전달할 수 있다. 이 경우 제2 접점(N2)의 전압 변화량(ΔV)이 지나치게 커지는 것을 막기 위해 이동도 보상 시간(Tmu)을 작게 조절할 수 있다.
다시 도 3을 참고하면, 제1 주사 신호(V1)는 저전압(Voff)을 유지한 상태에 서 제2, 제3 및 제5 주사 신호(V2, V3, V5)가 저전압(Voff)으로 바뀌고제4 주사 신호(V4)는 고전압(Von)으로 바뀌어 발광 구간(S4)이 시작된다.
그러면 도 7에 도시한 바와 같이 구동 제어 트랜지스터(Qdd) 및 발광 제어 트랜지스터(Qe)는 도통되고 나머지트랜지스터(Qs, Q1, Q2, Qr)는 차단된다. 따라서 제1 접점(N1)에 구동 전압(Vdd)이 인가되고 유기 발광 소자(LD)에 전류(ILD)가 흐른다. 구동 트랜지스터(Qd) 및 유기 발광 소자(LD)가 흘리는 출력 전류(ILD)는 이동도 보상 구간(S3)을 마친 후의 축전기(Cst)에 의해 유지되는 제2 접점(N2)의 전압(VN2)과 구동 전압(Vdd)의 차에 의하여 제어된다. 축전기(Cst)에 저장된 전압은 구동 트랜지스터(Qd)의 문턱 전압(Vth) 및 이동도(μ)의 편차가 모두 보상된 값이다. 유기 발광 소자(LD)는 출력 전류(ILD)의 크기에 따라 세기를 달리하여 발광함으로써 영상을 표시하며, 앞에서 설명한 바와 같이 구동 트랜지스터(Qd)의 문턱 전압(Vth) 및 이동도(μ) 등의 특성 편차가 보상되었으므로 표시판(300)의 위치에상관 없이 균일한 휘도의 영상을 표시할 수 있다.
다음 도 3을 참고하면, 제1, 제2 및 제3 주사 신호(V1, V2, V3)는 저전압(Voff)을 유지하고 제4 주사 신호(V4)는 고전압(Von)을 유지한 상태에서 제5 주사 신호(V5)가 고전압(Von)으로 바뀌어 휴지 구간(S5)이 시작된다.
그러면 도 8에 도시한 바와 같이 스위칭 트랜지스터(Qs), 제1 및 제2 보상 트랜지스터(Q1, Q2)와 함께 구동 제어 트랜지스터(Qdd)가 차단되고 리셋 트랜지스터(Qr) 및 발광 제어 트랜지스터(Qe)만이 도통되고 유기 발광 소자(LD)는 발광하지 않는다. 휴지 구간(S5)은 리셋 구간(S1), 문턱 전압 보상 구간(S2) 및 이동도 보상 구간(S3)과 함께 유기 발광 소자(LD)가 발광하지 않는 구간을 이룬다. 이때 표시판(300)의 화소(PX)는 블랙(black) 상태에 있게 되고, 유기 발광 표시 장치가 동영상을 표시할 때 영상이 흐려지는 것(blurring)을 방지할 수 있다.
그러면 도 1 및 도 2에 도시한 유기 발광 표시 장치의 본 발명의 다른 실시예에 따른 표시 동작에 대하여 도 11을 참고하여 상세하게 설명한다.
도 11은 본 발명의 다른 실시예에 따른 유기 발광 표시 장치에서 한 행의 화소에 인가되는 구동 신호를 도시한 파형도 및 접점에서의 전압을 도시한 도면이다.
도 11 에 도시한 여러 구동 신호의 파형도는 도 3에 도시한 파형도와 대부분 동일하다. 즉, 본 발명의 실시예에 따른 유기 발광 표시 장치의 표시 동작은 제1 내지 제5 주사 신호(V1-V5)의 변화에 따라 리셋 구간(S1), 문턱 전압 보상 구간(S2), 이동도 보상 구간(S3), 발광 구간(S4) 및 휴지 구간(S5)을 포함한다. 그러나 도 3에 도시한실시예와 달리 이동도 보상 구간(S3)과 발광 구간(S4) 사이에 더미 구간(dummy period)(S6)을 더 포함한다.
더미 구간(S6)에서 제1, 제2, 제4 및 제5 주사 신호(V1, V2, V4, V5)는 이동도 보상 구간(S3)에서와 동일한 상태를 유지하나 제3 주사 신호(V3)는 저전압(Voff)으로 바뀐다. 그러면 제1 보상 트랜지스터(Q1)가 차단되어 제2 접점(N2)의 전압 상승이중단되고 이동도(μ) 보상도 멈추게 된다. 이와 같이 이동도보상 구간(S3)과 발광 구간(S4) 사이에 더미 구간(dummy period)(S6)을 더 둠으로써 이동도 보상 구간(S3)에서 제4 주사 신호(V4)가 저전압(Voff)인 시간을 충분히 확보 할수 있고, 제3 주사 신호(V3)가 고전압(Von)이고 4 주사 신호(V4)가 저전압(Voff)인 동안의 시간인 이동도 보상 시간(Tmu)을 더 용이하게 조절할 수 있다.
그러면 도 12를 참고하여 본 발명의 한 실시예에 따른 유기 발광 표시 장치의 이웃한두 행의 화소(PX)에 대한 구동 신호에 대하여 설명한다.
도 12는 본 발명의 다른 실시예에 따른 유기 발광 표시 장치에서 이웃한 두 행(n, n+1)의 화소에 인가되는 구동 신호를 도시한 파형도이다.
도 12를 참고하면 본 실시예에 따른 n 및 (n+1)번째 행의 화소(PX)에 인가되는 제1 내지 제5 주사 신호(V1-V5)는 앞에서 설명한 도 11에 도시한 구동 신호의 모습과 각각 동일하다. (n+1)번째 행의 화소(PX)에 인가되는 제1 내지 제5 주사 신호(V1-V5)는 각각 n번째 행의 화소(PX)에 인가되는 제1 내지 제5 주사 신호(V1-V5)보다 1 수평 주기["1H"라고도 쓰며, 수평 동기 신호 및 데이터 인에이블 신호의 한 주기와 동일함]만큼 늦게 인가된다. 예를 들어 (n+1)번째 행의 화소(PX)에 인가되는 제1 주사 신호(V1(n+1))는 n번째 행의 화소(PX)에 인가되는 제1 주사 신호(V1(n))보다 1H 늦게 고전압(Von)으로 변화한다.
한편 도 12에 도시한바와 같이, (n+1)번째 화소 행의 제3 주사 신호(V3(n+1))는 n번째 화소 행의 제2 주사 신호(V2(n))와 동일한 신호이며, 동일한 신호선을 통해 인가될 수 있다. 따라서 첫 번째 화소 행의 제3 주사 신호(V3)를 제외한 나머지 화소 행의 제3 주사 신호(V3)를 구동하기 위한 회로를생략할 수 있고,
또한 도 12에 도시한바와 같이, (n+1)번째 화소 행에 인가되는 제1 주사 신 호(V1(n+1))는 n번째 화소 행의 제4 주사 신호(V4(n))가 반전된 신호이다. 즉, 첫 번째 화소 행을 제외한 화소 행에는 이전 화소 행의 제4 주사 신호(V4)를 반전기(inverter)(도시하지 않음)를 통해 반전시킨 신호를 제1 주사 신호(V1)로서 인가할수 있다. 따라서 첫 번째 화소 행의 제1 주사 신호(V1)를 제외한 나머지 화소 행의 제1 주사 신호(V1)를 구동하기 위한 별도의 회로를 생략할 수 있다.
이와 같이 n번째 화소 행의 제2 주사 신호(V2) 또는 반전된 제4 주사 신호(V4)를 각각 (n+1)번째 화소 행의 제3 주사 신호(V3) 또는 제1 주사 신호(V1)로서 인가하면 주사 구동부(400)가 더욱 간단해질 수 있다.
그러면 도 3 또는 도 11에 도시한 실시예에 따른 구동 트랜지스터(Qd)의 문턱 전압 보상 구간(S2) 및 이동도 보상 구간(S3)의 효과에 대해 도 13 및 도 14와 함께 앞에서 설명한 도 2 내지 도 8, 그리고 도 11을 참고하여 상세하게 설명한다.
도 13은 문턱 전압 및 이동도가 서로 다른 구동 트랜지스터의 전류(Ids)-전압(|Vgs|) 곡선(Gha, Gla)이고, 도 14는 문턱 전압 보상 후 이동도가 서로 다른 구동 트랜지스터의 전류(Ids)-전압(|Vgs|) 곡선(Gha, Glb)이다. 여기서 구동 트랜지스터(Qd)의 입력 단자와 제어 단자간 전압인 |Vgs|는 각 구간(S1-S6)에서 축전기(Cst)에 저장된 전압으로 볼 수 있다.
먼저 도 13을 참고하면 서로 다른 화소(PX)의 각 구동 트랜지스터(Qd)의 이동도(μ) 및 문턱 전압(Vth_h, Vth_l)이 서로 다르다고 가정하자. 도 3 또는 도 11의 문턱 전압 보상 구간(S2)이 지난 후에 구동 트랜지스터(Qd)의 제어 단자와 연결된 제2 접점(N2)에 Vd-|Vth_h| 및 Vd-|Vth_l|이 인가되어 축전기(Cst)에는 Vdd- {Vd-|Vth_h|} 및 Vdd-{Vd-|Vth_l|}이 저장된다. 따라서 각 축전기(Cst)에는 각 구동 트랜지스터(Qd)의 문턱 전압(Vth_h, Vth_l)이 추가로 저장되어 도 14에 도시한 바와 같이 두 구동 트랜지스터(Qd)의 문턱 전압(Vth)의 편차가 보상된다. 즉 두 구동 트랜지스터(Qd)의 출력 전류(Ids)는 서로 다른 문턱 전압(Vth-h, Vth_l)에 의해서 영향을 받지 않는다.
한편, 도 3 또는 도 11의 이동도 보상 구간(S3)에서는 제2 접점(N2)의 전압(VN2)이 구동 트랜지스터(Qd)의 이동도(μ)가클수록 큰 변화량(ΔVh)만큼 상승하고, 이동도(μ)가 작을수록 작은 변화량(ΔVl)만큼 상승한다. 따라서 축전기(Cst)에 저장되는 전압은 도 14에 도시한 바와 같이 구동 트랜지스터(Qd)의 이동도(μ)가클수록 많이 감소하게 되므로 이동도 보상 구간(S3) 전에는 두 구동 트랜지스터(Qd) 간의 출력 전류의 편차(ΔIds)가 큰데 반해, 이동도 보상 구간(S3) 후에는 출력 전류의 편차(ΔIds_c)가 작아진다. 이와 같이 구동 트랜지스터(Qd)의 이동도(μ)의 편차를 보상하여 구동 트랜지스터(Qd)의 출력 전류(Ids)의 편차를 줄일 수 있다. 앞에서 설명한바와 같이 이동도(μ) 보상 정도는 이동도 보상 시간(Tmu) 또는 이동도 보상 전압(Vmu)을 적절히 선택하여 조절할 수 있다.
이와 같이 본 발명의 실시예에 따르면 구동 트랜지스터(Qd)의 문턱 전압(Vth) 및 이동도(μ)의 편차를 보상하여 균일한 휘도의 영상을 표시할 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
도 1은 본 발명의 한 실시예에 따른 유기 발광 표시 장치의 블록도이고,
도 2는 본 발명의 한 실시예에 따른 유기 발광 표시 장치에서 한 화소의 등가 회로도이고.
도 3은 본 발명의 한 실시예에 따른 유기 발광 표시 장치에서 한 행의 화소에 인가되는 구동 신호를 도시한 파형도 및 접점에서의 전압을 도시한 도면이고,
도 4 내지 도 8은 각각 도 3에 도시한 각 구간(S1, S2, S3, S4, S5)에서한 화소의 등가 회로도이고,
도 9 및 도 10은 각각 본 발명의 한 실시예에 따른유기 발광 표시 장치에서 두 구동 신호의 관계를도시한 파형도이고,
도 11은 본 발명의 다른 실시예에 따른 유기 발광 표시 장치에서 한 행의 화소에 인가되는 구동 신호를 도시한 파형도 및 접점에서의 전압을 도시한 도면이고,
도 12는 본 발명의 다른 실시예에 따른유기 발광 표시 장치에서 이웃한 두 행의 화소에 인가되는 구동 신호를 도시한 파형도이고,
도 13은 문턱전압 및 전계 효과 이동도가 서로 다른 구동 트랜지스터의 전류-전압 곡선이고,
도 14는 문턱전압 보상 후 전계 효과 이동도가 서로 다른 구동 트랜지스터의 전류-전압 곡선이다.
<도면의 주요 부분에 대한 부호의 설명>
300: 표시판 400: 주사 구동부
500: 데이터 구동부 600: 신호 제어부
CONT1: 주사 제어 신호 CONT2: 데이터 제어 신호
Cst: 축전기 Din: 입력 영상신호
Dout: 출력 영상 신호 D1-Dm: 데이터선
G1-Gn: 주사 신호선 ICON: 입력 제어 신호
ILD: 구동 트랜지스터의 출력 전류
LD: 유기 발광소자 N1, N2: 접점
PX: 화소 Qd: 구동 트랜지스터
Qdd: 구동 제어 트랜지스터 Qs: 스위칭 트랜지스터
Q1, Q2: 보상 트랜지스터
Qe: 발광 제어 트랜지스터 Qr: 리셋 트랜지스터
Vd: 데이터 전압 Vdd: 구동 전압
Vss: 공통 전압 Vrst: 리셋 전압
Vmu: 이동도 보상 전압

Claims (23)

  1. 행렬 형태로 배열되어 있는 복수의 화소를 포함하고,
    상기 각 화소는
    발광 소자,
    제1 접점에 연결되어 있는 입력 단자, 제2 접점에 연결되어 있는 제어 단자, 그리고 출력 단자를 포함하는 구동 트랜지스터,
    상기 제2 접점과 구동 전압 단자 사이에 연결되어 있는 축전기,
    제1 주사 신호에 의해 제어되어 데이터 전압을 상기 제1 접점에 전달하는 스위칭 트랜지스터,
    제2 주사 신호에 의해 제어되며 상기 구동 트랜지스터의 출력 단자와 상기 발광 소자 사이에 연결되어 있는 발광 제어 트랜지스터,
    제3 주사 신호에 의해 제어되며 상기 제2 접점 및 상기 구동 트랜지스터의 출력 단자 사이에 연결되어 있는 제1 보상 트랜지스터,
    제4 주사 신호에 의해 제어되어 이동도 보상 전압을 상기 제1 접점에 전달하는 제2 보상 트랜지스터,
    제5 주사 신호에 의해 제어되어 상기 구동 전압을 상기 제1 접점에 전달하는 구동 제어 트랜지스터, 그리고
    제6 주사 신호에 의해 제어되어 리셋 전압을 상기 발광 제어 트랜지스터에 전달하는 리셋 트랜지스터
    를 포함하는 표시 장치.
  2. 제1항에서,
    상기 스위칭 트랜지스터, 상기 제2 보상 트랜지스터 및 상기 구동 제어 트랜지스터는 차단되고, 상기 제1 보상 트랜지스터, 상기 발광 제어 트랜지스터 및 상기 리셋 트랜지스터가 도통되어 상기 제2 접점에 상기 리셋 전압이 인가되는 표시 장치.
  3. 제2항에서,
    상기 리셋 전압은 상기 발광 소자의 발광 임계 전압보다 작은 표시 장치.
  4. 제2항에서,
    상기 제2 접점에 상기 리셋 전압이 인가된 후에,
    상기 제2 보상 트랜지스터, 상기 구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터는 차단되고 상기 스위칭 트랜지스터 및 상기 제1 보상 트랜지스터는 도통되어, 상기 제1 접점에 상기 데이터 전압이 인가되고 상기 제1 접점과 상기 제2 접점의 전압차는 상기 구동 트랜지스터의 문턱 전압의 절대값이 되는 표시 장치.
  5. 제4항에서,
    상기 제1 접점에 상기 데이터 전압이 인가된 후에,
    상기 스위칭 트랜지스터, 상기 구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터는 차단되고 상기 제1 보상 트랜지스터 및 상기 제2 보상 트랜지스터가 도통되어, 상기 제1 접점에 상기 이동도 보상 전압이 인가되는 표시 장치.
  6. 제5항에서,
    상기 이동도 보상 전압은 상기 데이터 전압보다 크고 상기 구동 전압보다 작은 표시 장치.
  7. 제5항에서,
    상기 제1 접점에 상기 이동도 보상 전압이 인가되는 동안, 상기 제2 접점의 전압은 상기 구동 트랜지스터의 전계 효과 이동도가 클수록 더 많이 변하는 표시 장치.
  8. 제5항에서,
    상기 제1 접점에 상기 이동도 보상 전압이 인가되고 이동도 보상 시간이 지난 후에 상기 제1 보상 트랜지스터가 차단되는 표시 장치.
  9. 제5항에서,
    상기 제1 접점에 상기 이동도 보상 전압이 인가된후에,
    상기 스위칭 트랜지스터, 상기 제1 보상 트랜지스터, 상기 제2 보상 트랜지 스터 및 상기 리셋 트랜지스터는 차단되고 상기 구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터가 도통되어, 상기 제1 접점에 상기 구동 전압이 인가되고 상기 발광 소자가 발광하는 표시 장치.
  10. 제9항에서,
    상기 발광 소자가 발광한 후에,
    상기 스위칭 트랜지스터, 상기 제1 보상 트랜지스터, 상기 제2 보상 트랜지스터 및 상기 구동 제어 트랜지스터는 차단되고 상기 발광 제어 트랜지스터 및 상기 리셋 트랜지스터는 도통되어, 상기 발광 소자가 발광하지 않는 표시 장치.
  11. 제1항에서,
    한 화소 행에 인가되는 상기 제3 주사 신호는 이전 화소 행에 인가되는 상기 제2 주사 신호와 동일한 표시 장치.
  12. 제1항에서,
    한 화소 행에 인가되는 상기 제1 주사 신호는 이전 화소 행에 인가되는 상기 제4 주사 신호의 반전 신호인표시 장치.
  13. 제1항에서,
    상기 제6 주사 신호는 상기 제5 주사 신호와 동일한신호인 표시 장치.
  14. 발광 소자, 제1 접점에 연결되어 있는 입력 단자 및 제2 접점에 연결되어 있는 제어 단자를 포함하는 구동 트랜지스터, 상기 제2 접점과 구동 전압 단자 사이에 연결되어 있는 축전기, 데이터 전압을 상기 제1 접점에 전달하는 스위칭 트랜지스터, 상기 구동 트랜지스터와 상기 발광 소자 사이에 연결되어 있는 발광 제어 트랜지스터, 상기 제2 접점 및 상기 구동 트랜지스터의 출력 단자 사이에 연결되어 있는 제1 보상 트랜지스터, 이동도 보상 전압을 상기 제1 접점에 전달하는 제2 보상 트랜지스터, 상기 구동 전압을 상기 제1 접점에 전달하는 구동 제어 트랜지스터, 그리고 리셋 전압을 상기 발광 제어 트랜지스터에 전달하는 리셋 트랜지스터를 포함하는 표시 장치의 구동 방법으로서,
    상기 제2 접점에 상기 리셋 전압이 인가되는 리셋 단계,
    상기 구동 트랜지스터의 문턱 전압을 보상하는 문턱 전압 보상 단계,
    상기 구동 트랜지스터의 이동도를 보상하는 이동도 보상 단계, 그리고
    상기 발광 소자가 발광하는 발광 단계
    를 포함하는 표시 장치의 구동 방법.
  15. 제14항에서,
    상기 리셋 단계는 상기 스위칭 트랜지스터, 상기 제2 보상 트랜지스터 및 상기 구동 제어 트랜지스터는 차단되고 상기 제1 보상 트랜지스터, 상기 발광 제어 트랜지스터 및 상기 리셋 트랜지스터는 도통되는 표시장치의 구동 방법.
  16. 제14항에서,
    상기 리셋 전압은 상기 발광 소자의 발광 임계 전압보다 작은 표시 장치의 구동 방법.
  17. 제14항에서,
    상기 문턱 전압 보상 단계는 상기 제2 보상 트랜지스터, 상기 구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터는 차단되고 상기 스위칭 트랜지스터 및 상기 제1 보상 트랜지스터는 도통되어 상기 제1 접점에 상기 데이터 전압이 인가되고, 상기 제1 접점과 상기 제2 접점의 전압차는 상기 구동 트랜지스터의 문턱 전압의 절대값이 되는 표시 장치의 구동 방법.
  18. 제14항에서,
    상기 이동도 보상 단계는 상기 스위칭 트랜지스터, 상기 구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터는 차단되고 상기 제1 보상 트랜지스터 및 상기 제2 보상 트랜지스터가 도통되어 상기 제1 접점에 상기 이동도 보상 전압이 인가되고 상기 제2 접점의 전압이 변하는 표시 장치의 구동 방법.
  19. 제14항에서,
    상기 이동도 보상 전압은 상기 데이터 전압보다 크고 상기 구동 전압보다 작 은 표시 장치의 구동 방법.
  20. 제14항에서,
    상기 이동도 보상 단계는 상기 제1 접점에 상기 이동도 보상 전압이 인가되고 일정 시간이 지난 후에 상기 제1 보상 트랜지스터가 차단되는 표시 장치의 구동 방법.
  21. 제14항에서,
    상기 발광 단계는 상기 스위칭 트랜지스터, 상기 제1 보상 트랜지스터, 상기 제2 보상 트랜지스터 및 상기 리셋 트랜지스터는 차단되고 상기구동 제어 트랜지스터 및 상기 발광 제어 트랜지스터가 도통되는 표시 장치의 구동 방법.
  22. 제14항에서,
    상기 발광 단계 후에 상기 제1 접점이 상기 구동 전압으로부터 분리되는 휴지 단계를 더 포함하는 표시 장치의 구동 방법.
  23. 제22항에서,
    상기 휴지 단계는 상기 스위칭 트랜지스터, 상기 제1 보상 트랜지스터, 상기 제2 보상 트랜지스터 및 상기구동 제어 트랜지스터는 차단되고 상기 발광 제어 트랜지스터 및 상기 리셋 트랜지스터는 도통되는 표시 장치의 구동 방법.
KR1020090009446A 2009-02-05 2009-02-05 표시 장치및 그 구동 방법 KR101525807B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020090009446A KR101525807B1 (ko) 2009-02-05 2009-02-05 표시 장치및 그 구동 방법
US12/534,389 US8514152B2 (en) 2009-02-05 2009-08-03 Display device with improved luminance uniformity among pixels and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090009446A KR101525807B1 (ko) 2009-02-05 2009-02-05 표시 장치및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20100090137A true KR20100090137A (ko) 2010-08-13
KR101525807B1 KR101525807B1 (ko) 2015-06-05

Family

ID=42397285

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090009446A KR101525807B1 (ko) 2009-02-05 2009-02-05 표시 장치및 그 구동 방법

Country Status (2)

Country Link
US (1) US8514152B2 (ko)
KR (1) KR101525807B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180081655A (ko) * 2017-01-06 2018-07-17 삼성디스플레이 주식회사 유기발광 표시장치

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101499236B1 (ko) * 2008-12-29 2015-03-06 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR101127582B1 (ko) * 2010-01-04 2012-03-27 삼성모바일디스플레이주식회사 화소 회로, 유기 전계 발광 표시 장치 및 그 구동 방법
KR101822498B1 (ko) * 2010-12-10 2018-01-29 삼성디스플레이 주식회사 표시 장치를 위한 화소, 이를 이용하는 표시 장치 및 그 구동 방법
TWI471844B (zh) * 2012-07-19 2015-02-01 Innocom Tech Shenzhen Co Ltd 顯示面板、畫素驅動電路、驅動畫素方法與電子裝置
KR20140067583A (ko) * 2012-11-27 2014-06-05 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치 및 그 구동 방법
TWI485684B (zh) * 2013-06-13 2015-05-21 Au Optronics Corp 像素驅動器
CN103985352B (zh) * 2014-05-08 2017-03-08 京东方科技集团股份有限公司 补偿像素电路及显示装置
CN104102382B (zh) * 2014-06-05 2017-02-15 京东方科技集团股份有限公司 触控显示驱动电路和触控显示装置
CN104658482B (zh) * 2015-03-16 2017-05-31 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
KR102607897B1 (ko) * 2016-11-18 2023-11-29 삼성디스플레이 주식회사 유기 발광 표시 장치
CN106531075B (zh) * 2017-01-10 2019-01-22 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法以及有机发光显示面板
JP2018151449A (ja) * 2017-03-10 2018-09-27 セイコーエプソン株式会社 電気光学装置、および電子機器
CN107068066A (zh) * 2017-06-22 2017-08-18 京东方科技集团股份有限公司 像素补偿电路及显示装置、驱动方法
US10825387B2 (en) * 2018-03-30 2020-11-03 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel driving circuit and display apparatus
CN108492781A (zh) * 2018-03-30 2018-09-04 武汉华星光电半导体显示技术有限公司 一种像素驱动电路及显示装置
CN108777130A (zh) * 2018-06-21 2018-11-09 京东方科技集团股份有限公司 像素电路及显示装置
CN109166544B (zh) * 2018-09-27 2021-01-26 京东方科技集团股份有限公司 栅极驱动电路及驱动方法、阵列基板、显示装置
US10916198B2 (en) * 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation
US20230081342A1 (en) * 2021-09-14 2023-03-16 Apple Inc. Electronic Devices with Displays for Mitigating Cathode Noise

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3737889B2 (ja) * 1998-08-21 2006-01-25 パイオニア株式会社 発光ディスプレイ装置および駆動方法
JP3832415B2 (ja) * 2002-10-11 2006-10-11 ソニー株式会社 アクティブマトリクス型表示装置
JP4131227B2 (ja) 2003-11-10 2008-08-13 ソニー株式会社 画素回路、表示装置、および画素回路の駆動方法
US20050212787A1 (en) * 2004-03-24 2005-09-29 Sanyo Electric Co., Ltd. Display apparatus that controls luminance irregularity and gradation irregularity, and method for controlling said display apparatus
KR101073007B1 (ko) 2004-04-30 2011-10-12 매그나칩 반도체 유한회사 유기전계 발광표시장치
KR100613090B1 (ko) 2004-12-24 2006-08-16 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
KR100613093B1 (ko) 2004-12-24 2006-08-16 삼성에스디아이 주식회사 데이터 집적회로 및 이를 이용한 발광 표시장치
JP4923410B2 (ja) * 2005-02-02 2012-04-25 ソニー株式会社 画素回路及び表示装置
KR101152120B1 (ko) * 2005-03-16 2012-06-15 삼성전자주식회사 표시 장치 및 그 구동 방법
KR100762138B1 (ko) 2005-05-17 2007-10-02 엘지전자 주식회사 평판 디스플레이 패널의 구동 방법
KR100624137B1 (ko) * 2005-08-22 2006-09-13 삼성에스디아이 주식회사 유기 전계 발광 표시장치의 화소회로 및 그의 구동방법
KR100732828B1 (ko) * 2005-11-09 2007-06-27 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
JP5092304B2 (ja) * 2006-07-31 2012-12-05 ソニー株式会社 表示装置および画素回路のレイアウト方法
JP5055879B2 (ja) 2006-08-02 2012-10-24 ソニー株式会社 表示装置および表示装置の駆動方法
JP2008058940A (ja) 2006-08-02 2008-03-13 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP5261900B2 (ja) 2006-08-23 2013-08-14 ソニー株式会社 画素回路
JP4259556B2 (ja) * 2006-09-13 2009-04-30 セイコーエプソン株式会社 電気光学装置および電子機器
KR100824854B1 (ko) 2006-12-21 2008-04-23 삼성에스디아이 주식회사 유기 전계 발광 표시 장치
JP2008233501A (ja) * 2007-03-20 2008-10-02 Sony Corp 有機エレクトロルミネッセンス発光部の駆動方法
JP4337897B2 (ja) 2007-03-22 2009-09-30 ソニー株式会社 表示装置及びその駆動方法と電子機器
KR100858615B1 (ko) * 2007-03-22 2008-09-17 삼성에스디아이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR20080109137A (ko) * 2007-06-12 2008-12-17 엘지디스플레이 주식회사 발광 표시 장치 및 그 구동 방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180081655A (ko) * 2017-01-06 2018-07-17 삼성디스플레이 주식회사 유기발광 표시장치
CN114724517A (zh) * 2017-01-06 2022-07-08 三星显示有限公司 有机发光显示装置
US11705064B2 (en) 2017-01-06 2023-07-18 Samsung Display Co., Ltd. Organic light emitting display apparatus
CN114724517B (zh) * 2017-01-06 2024-02-06 三星显示有限公司 有机发光显示装置

Also Published As

Publication number Publication date
KR101525807B1 (ko) 2015-06-05
US20100194716A1 (en) 2010-08-05
US8514152B2 (en) 2013-08-20

Similar Documents

Publication Publication Date Title
KR101525807B1 (ko) 표시 장치및 그 구동 방법
US10032412B2 (en) Organic light emitting diode pixel driving circuit, display panel and display device
US9318054B2 (en) Organic light emitting diode display device for improving initialization characteristics and method of driving the same
US9542890B2 (en) Display device including function of reducing luminance gradient
US9842538B2 (en) Organic light emitting display device and method for driving the same
KR102024320B1 (ko) 화소 및 이를 포함하는 표시 장치
CN112992049B (zh) 具有像素驱动电路的电致发光显示装置
WO2014021158A1 (ja) 表示装置およびその駆動方法
US20100091006A1 (en) Organic light emitting display device and method of driving the same
KR20100064940A (ko) 표시 장치 및 그 구동 방법
US8310419B2 (en) Display device and driving method thereof
KR20090088724A (ko) 표시 장치 및 그 구동 방법
KR20070121466A (ko) 유기발광다이오드 표시소자
JP2008039799A (ja) 表示装置及びその駆動制御方法
CN109727577B (zh) 有机发光显示装置及其驱动方法
KR102423662B1 (ko) 표시패널
KR101509114B1 (ko) 표시 장치 및 그 구동 방법
WO2014021159A1 (ja) 画素回路、それを備える表示装置、およびその表示装置の駆動方法
KR20110122410A (ko) 유기발광다이오드 표시장치 및 그 구동방법
KR20090118225A (ko) 표시 장치 및 그 구동 방법
CN112970055A (zh) 像素电路、显示装置、像素电路的驱动方法及电子设备
KR20180079560A (ko) 표시장치, 표시패널, 구동방법 및 게이트 구동회로
KR20150083371A (ko) 화소, 화소 구동 방법, 및 화소를 포함하는 표시 장치
KR20100054001A (ko) 표시 장치 및 그의 구동 방법
KR102076845B1 (ko) 유기발광다이오드 표시장치의 구동방법

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180502

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190429

Year of fee payment: 5