KR20090007646A - 기록 및 제조 방법, 컴퓨터 프로그램, 및 제조 설비 - Google Patents

기록 및 제조 방법, 컴퓨터 프로그램, 및 제조 설비 Download PDF

Info

Publication number
KR20090007646A
KR20090007646A KR1020087031935A KR20087031935A KR20090007646A KR 20090007646 A KR20090007646 A KR 20090007646A KR 1020087031935 A KR1020087031935 A KR 1020087031935A KR 20087031935 A KR20087031935 A KR 20087031935A KR 20090007646 A KR20090007646 A KR 20090007646A
Authority
KR
South Korea
Prior art keywords
error correction
error
data
synchronization signal
code
Prior art date
Application number
KR1020087031935A
Other languages
English (en)
Other versions
KR100923871B1 (ko
Inventor
유지 타까기
마코토 우수이
히로유키 야부노
Original Assignee
파나소닉 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 주식회사 filed Critical 파나소닉 주식회사
Publication of KR20090007646A publication Critical patent/KR20090007646A/ko
Application granted granted Critical
Publication of KR100923871B1 publication Critical patent/KR100923871B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1833Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1803Error detection or correction; Testing, e.g. of drop-outs by redundancy in data representation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1866Error detection or correction; Testing, e.g. of drop-outs by interleaving
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B2020/1264Formatting, e.g. arrangement of data block or words on the record carriers wherein the formatting concerns a specific kind of data
    • G11B2020/1265Control data, system data or management information, i.e. data used to access or process user data
    • G11B2020/1287Synchronisation pattern, e.g. VCO fields
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2537Optical discs
    • G11B2220/2562DVDs [digital versatile discs]; Digital video discs; MMCDs; HDCDs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2954Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using Picket codes or other codes providing error burst detection capabilities, e.g. burst indicator codes and long distance codes [LDC]

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Detection And Correction Of Errors (AREA)
  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)

Abstract

본 발명의 데이터 기록 방법은 제 1 정정 능력을 가진 제 1 에러 정정 코드들로 사용자 데이터를 인코딩하는 단계와, 상기 제 1 정정 능력보다 높은 제 2 정정 능력을 가진 제 2 에러 정정 코드들로 제어 정보를 인코딩하는 단계와, 상기 제 1 에러 정정 코드, 상기 제 2 에러 정정 코드 및 동기화 신호들을 포함하는 데이터 스트림을 생성하는 단계로서, 상기 제 2 에러 정정 코드 및 상기 동기화 신호들은 상기 제 1 에러 정정 코드들에 교대로 인터리빙되는, 상기 데이터 스트림 생성 단계와, 상기 데이터 스트림을 기록하는 단계를 포함한다.
Figure P1020087031935
동기화 신호 검출부, 재생 비트, 에러 정정 회로, 검출 시간, 에러 정정 코드

Description

기록 및 제조 방법, 컴퓨터 프로그램, 및 제조 설비{recording and manufacturing method, computer program, and manufacturing facility}
본 발명은 DVD와 같은 기록 매체에 AV 데이터 및 컴퓨터 데이터와 같은 데이터가 기록할 때 사용되는 데이터 기록 방법, 데이터를 저장하는 기록 매체, 및 기록 매체로부터 데이터를 재생하는 장치에 관한 것이다.
종래에, 리드-솔로몬(Reed-Solomon) 코드와 같은 에러 정정 코드는 DVD와 같은 기록 매체에 매체의 결함, 디스크 표면상의 먼지 또는 스크래치에 기인하는 에러를 정정하기 위하여 사용되었다.
최근에는, 디지털 비디오 기록 분야에서, 종래의 DVD들보다 고밀도 및 고용량을 가진 차세대 DVD들 쪽으로 연구가 진행되어 왔다. 이러한 연구에서, 기록 매체의 밀도가 증가함에 따라, 먼지 또는 스크래치들로 인한 버스트 에러들의 영향을 감소시키기 위한 요구가 존재한다.
이러한 요구를 충족시키기 위해, 기록 방법이 예컨대 Kouhei Yamamoto 등의, "디지털 비디오 기록시스템에 대한 에러 정정 코드의 에러 모델링 및 성능 분석(Part of the Joint International Symposium on Optical Memory and Optical Data Storage 1999. Koloa, Hawaii, July 1999 SPIE Vol. 3864, pp. 339-341)"에 개시되어 있다. 이러한 방법에서, 2개의 에러 정정 코드들이 버스트 에러들의 정정 능력을 개선시키기 위하여 인터리빙된다.
두 개 이상의 에러 정정 코드들이 인터리빙되는 또 다른 데이터 기록 방법은 일본 공개 공보 제2000-40307호에 상세히 개시되어 있다.
도 9는 Yamamoto 등의 종래의 에러 정정 코드 구성을 도시한 개략도이다.
도 9에 도시된 바와 같이, 약 64 킬로바이트의 사용자 데이터는 정보 부분으로 참조되는 216 바이트의 304 열들(columns)로 각각 분할된다. 32 바이트의 패리티는 각각의 정보 부분에 부가되어 제 1 에러 정정 코드(901)를 형성한다. 제 1 에러 정정 코드(901)는 유한 필드 GF(256)상의 리드-솔로몬 코드들을 이용하여 인코딩된다. 구성요소 심볼은 코드를 구성하는 최소 요소이며 1 바이트의 길이를 가진다.
제 1 에러 정정 코드(901)의 정정 능력은 다음과 같이 구해진다.
일반적으로,
d ≥2 ×t + 1로 규정되며, 여기서 d는 각 코드 간의 최소 거리를 나타내며, t는 가능한 정정들의 수를 나타낸다.
각각의 제 1 에러 정정 코드(901)는 32-바이트 패리티를 포함한다. 두 개의 제 1 에러 정정 코드들 간의 최소 거리는 33이다. 따라서, 앞서 언급된 관계식에 따르면, 제 1 에러 정정 코드(901)는 248(바이트)의 코드 길이에서 16(바이트) 에러들까지의 에러 정정 능력을 가진다.
정정 처리에서, 에러 위치가 알려지면, 알려진 에러 위치에 대한 정보는 소거 정정을 수행하기 위하여 사용될 수 있다. 소거 정정은 특정 코드가 정정 동작을 수행하고 에러 구성요소 심볼(코드의 최소 단위)이 이미 알려져 있을 때, 구성요소 심볼이 소거되는 것으로 가정되고 소거된 구성요소 심볼이 나머지 구성요소 심볼들로부터 계산되는 방법이다. 에러 위치들이 알려질 때, 소거 정정은 최대 2배까지 정정 능력을 강화시킬 수 있다.
이는 다음과 같은 관계식, 즉 d ≥ 2 ×t + e + 1에 의하여 설명될 수 있으며, 여기서 d는 각 코드 간의 최소 길이를 나타내며, t는 정정들의 수를 나타내며, e는 소거 정정들의 수를 나타낸다.
최소 거리 d = 33인 제 1 에러 정정 코드(901)의 경우에, 만일 모든 정정이 소거 정정에 의하여 실행되면(즉, t=0), 32(바이트) 이하의 구성요소 심볼들은 정정될 수 있다(e=32).
도 9에 도시된 바와 같이, 720 바이트의 제어 데이터는 정보 부분으로 참조되는 30 바이트의 24 열들로 각각 분할된다. 32 바이트의 패리티는 각각의 정보 부분에 부가되어 제 2 에러 정정 코드(902)를 형성한다. 제 2 에러 정정 코드(902)는 유한 필드 GF(256)에 대한 리드-솔로몬 코드들을 이용하여 인코딩된다. 구성요소 심볼은 코드를 구성하는 최소 요소이며 1 바이트의 길이를 가진다. 720-바이트 제어 데이터는, 사용자 데이터가 광 디스크 상에 기록될 때 사용되는 어드레스 정보 등을 포함한다는 것을 유의하라.
각각의 제 2 에러 정정 코드(902)는 또한 32-바이트 패리티를 포함한다. 두 개의 제 2 에러 정정 코드들(902) 간의 최소 거리는 제 1 에러 정정 코드(901)에서와 마찬가지로 33이다. 따라서, 제 2 에러 정정 코드(902)는 62(바이트)의 코드 길이에서 16(바이트)까지의 에러 정정 능력을 가진다. 제 2 에러 정정 코드(902)의 정정 수는 제 1 에러 정정 코드(901)(16(바이트))의 정정 수와 동일하다. 그러나, 제 2 에러 정정 코드(902)가 제 1 에러 정정 코드(901)의 것보다 짧은 코드 길이를 갖기 때문에, 제 2 에러 정정 코드(902)의 정정 능력은 제 1 에러 정정 코드(901)의 것보다 더 높다.
이러한 방식으로, 제 1 에러 정정 코드들(901) 및 제 2 에러 정정 코드들(902)이 구성되고, 그 다음 동기화 신호(903)와 함께 인터리빙되어 기록 매체에 차례로 기록되는 데이터 스트림들을 생성한다.
도 10은 도 9에 도시된 종래의 제 1 에러 정정 코드들(901) 및 제 2 에러 정정 코드들(902)이 미리 결정된 인터리빙 규칙 하에서 동기화 신호와 함께 인터리빙되는 데이터 스트림의 구조를 도시한다.
도 10에서, 도면 부호 901a 내지 901h는 제 1 에러 정정 코드들을 나타내며, 902a 내지 902f는 제 2 에러 정정 코드들을 나타내며, 그리고 903a 및 903b는 동기화 신호들을 나타낸다. 코드들을 구성하는 구성요소 심볼들 및 동기화 신호들은 312열 ×248행의 행렬로 배열되고 행 방향으로 인터리빙되도록 기록된다. 각각의 코드는 열 방향(수직 방향)으로 인코딩되고 행 방향(수평 방향)으로 기록되며, 이에 따라 버스트 에러들에 강한 구성을 제공한다. 종래의 예에서는, 1 바이트의 동기화 신호가 155바이트(=38+1+38+1+38+1+38 바이트)마다 부가된다. 156 바이트는 1프레임을 구성한다. 데이터 스트림은 프레임 구조라 불린다. 동기화 신호는 프레임 내의 데이터를 바이트 단위로 동기시키고 전체 데이터 스트림(데이터 블록)에서 프레임의 위치를 특정하기 위해 사용된다. 동기화 신호는 또한 재생의 시작시 동기화를 수행하거나 비트의 슬립 등이 발생할 때 재동기화를 수행하기 위하여 사용된다. 이를 위하여, 동기화 신호는 데이터 스트림이 광디스크상에 최종적으로 기록될 때 수행되는 복조에 의하여 생성될 수 없는 패턴, 및 프레임 수 등을 포함하는 미리 결정된 패턴 신호를 가진다. 재생 장치는 재생 장치에 의하여 재생되는 패턴이 기록되었던 대응하는 미리 결정된 패턴과 동일한지의 여부를 결정하며, 이에 따라 동기화 신호가 기능을 수행하도록 한다.
도 10의 데이터 구성으로부터 알 수 있는 바와 같이, 각각의 제 1 에러 정정 코드의 38 바이트 구성요소 심볼들은 1 바이트 동기화 신호와 제 2 에러 정정 코드의 1 바이트 구성요소 심볼 사이에, 또는 2개의 제 2 에러 정정 코드의 1 바이트 구성요소 심볼들 사이에 삽입된다. 동기화 신호를 가진 열들의 수와 제 2 에러 정정 코드의 구성요소 심볼들을 가진 열들의 수의 비는 1:3이다. 동기화 신호의 동기화 검출 결과 또는 제 1 에러 정정 코드들의 것보다 높은 정정 능력을 가진 제 2 에러 정정 코드를 사용한 에러 정정 결과에 기초하여, 동기화 신호 또는 제 2 에러 정정 코드의 구성요소 심볼들에서 에러가 검출되는지의 여부에 따라 소거 정정을 위한 에러 위치 정보를 나타내는 소거 플래그들을 생성하는 것이 가능하다.
예컨대, 제 2 에러 정정 코드가 에러 정정을 위해 처리될 때, 2개의 연속적인 제 2 에러 정정 코드(902e, 902f)(도 10에서는 902e-x 및 902f-x)의 구성요소 심볼에서 에러가 검출되고 에러 정정이 실제로 수행된다는 것이 가정된다. 이러한 경우에, 제 2 에러 정정 코드(902e-x, 902f-x)의 구성요소 심볼 사이에 삽입된 제 1 에러 정정 코드(901g)의 38 바이트 구성요소 심볼에서 에러가 발생할 확률은 높은 것으로 판단된다(즉, 버스트 에러가 발생할 것으로 가정된다). 이러한 경우에, 소거 플래그(905c)는 제 1 에러 정정 코드(901g)에서 구성요소 심볼에 발생된다.
유사하게, 예컨대, 동기화 신호(903a)와 제 2 에러 정정 코드(902a)의 구성요소 심볼들 사이에 삽입된 제 1 에러 정정 코드(901a)의 38 바이트 구성요소 심볼들과 동기화 신호(903b)와 제 2 에러 정정 코드(902c)의 구성요소 심볼들 사이에 삽입된 제 1 에러 정정 코드(901d)의 38 바이트 구성요소 심볼들에 대하여, 제 2 에러 정정 코드의 에러 정정 결과 또는 동기화 신호가 검출되었는지의 여부에 대한 동기화 검출 결과에서 에러가 검출되며, 이 결과를 이용하여, 제 1 에러 정정 코드(901a, 901d)의 구성요소 심볼들에 대한 소거 플래그가 생성된다. 도 10에서, 소거 플래그(905a)는 903a-x 및 902a-x에서 에러들의 검출 결과로서 생성되며, 소거 플래그(905b)는 902c-x 및 903b-x에서 에러들의 검출 결과로서 생성된다.
전술한 바와 같이, 소거 플래그는 소거 정정을 수행하기 위하여 사용될 수 있으며, 이에 따라 정정 능력(정정들의 수)을 최대 2배까지 개선하는 것이 가능하다. 따라서, 스크래치들 또는 먼지로 인한 버스트 에러들이 양호하게 방지될 수 있다.
전술한 종래의 예에서, 제 2 에러 정정 코드의 에러 정정 결과 또는 동기화 신호의 검출 결과는 대응하는 소거 플래그를 생성하기 위하여 사용된다.
제 2 에러 정정 코드를 사용하는 에러 검출은 동기화 신호를 사용하는 에러 검출과 검출 방법간의 차이 때문에 검출 에러 능력이 다르다. 동기화 신호를 사용하는 에러 검출은 제 2 에러 정정 코드를 사용하는 에러 검출보다 훨씬 높은 검출 능력을 가진다.
종래의 예에서, 제 2 에러 정정 코드는 정정 능력이 62(바이트)에서 16(바이트)로 낮다 할지라도, 제 1 에러 정정 코드의 정정 능력보다 더 높은 정정 능력을 갖는다. 그러므로, 17 또는 그 이상의 (바이트) 에러들이 62 (바이트)에서 발생할 때, 에러들을 정정하는 것은 가능하지 않다. 이 경우, 에러 위치를 지정하기 위하여 소거 플래그를 사용하는 것은 가능하지 않다.
동기화 신호를 사용한 에러 검출은 재생전에 동기화 신호와 재생된 동기화 신호를 비트 단위로 비교하여 간단히 수행될 수 있다. 17 또는 그 이상의 바이트(예를 들어, 62 바이트) 에러들이 동기화 신호에서 발생할 때조차, 모든 에러들이 검출될 수 있다.
그러므로, 통상적인 실시예에서, 동일한 제 1 에러 정정 코드들은 데이터 스트림에서 제 1 에러 정정 코드의 위치에 따라, 즉 제 1 에러 정정 코드가 어떻게 제 2 에러 정정 코드(들) 및/또는 동기화 신호(들)와 인터리빙되는지에 따라 상이한 에러 정정의 신뢰성들을 가진다. 특히, 보다 적은 검출 능력을 가진 두 개의 제 2 에러 정정 코드의 구성요소 심볼들 사이에 배치된 제 1 에러 정정 코드는 에러 검출 능력으로 인해 동기화 신호 및 제 2 에러 정정 코드 사이에 배치된 다른 제 1 에러 정정 코드보다 덜 신뢰적이다.
보다 높고 낮은 신뢰성들이 공존할 때, 전체의 신뢰성은 가장 낮은 신뢰성에 의해 제한된다. 종래 예에서, 데이터 재생의 무능력 같은 에러 상태가 낮은 신뢰성 및 낮은 에러 검출 능력을 가진 두 개의 제 2 에러 정정 코드들의 구성요소 심볼 사이에 배치된 제 1 에러 정정 코드에서 발생하기 매우 쉽다.
본 발명은 상기된 문제를 해결하기 위하여 제공된다. 본 발명의 목적은 전체 정정 능력이 데이터 스트림에서 제 1 에러 정정 코드의 위치, 즉 제 1 에러 정정 코드가 제 2 에러 정정 코드 및 동기화 신호와 어떻게 인터리빙되느냐에 따른 에러 검출 신뢰성의 차이를 제거함으로써 개선되는 데이터 기록 방법, 기록 매체 및 재생 장치를 제공하는 것이고, 이에 따라 매우 신뢰적인 재생이 수행될 수 있다.
본 발명은 데이터 기록 방법을 제공하고, 상기 방법은 제 1 정정 능력을 가진 제 1 에러 정정 코드들로 사용자 데이터를 인코딩하는 단계와, 제 1 정정 능력보다 높은 제 2 정정 능력을 가진 제 2 에러 정정 코드들로 제어 정보를 인코딩하는 단계와, 제 1 에러 정정 코드, 제 2 에러 정정 코드, 및 동기화 신호들을 포함하는 데이터 스트림을 생성하는 단계로서, 상기 제 2 에러 정정 코드들 및 상기 동기화 신호들은 상기 제 1 에러 정정 코드들을 교대로 인터리빙하는, 상기 데이터 스트림 생성 단계와, 데이터 스트림을 기록하는 단계를 포함한다. 따라서, 상기 목적은 달성될 수 있다.
본 발명은 또한 사용자 데이터를 인코딩함으로써 획득된 제 1 에러 정정 코드들, 제어 정보를 인코딩함으로써 획득된 제 2 에러 정정 코드들, 및 동기화 신호들을 포함하는 데이터 스트림을 저장하는 기록 매체를 제공하고, 여기서 제 1 에러 정정 코드들은 제 1 정정 능력을 가지며, 제 2 에러 정정 코드들은 상기 제 1 정정 능력보다 높은 제 2 정정 능력을 가지며, 상기 데이터 스트림에서, 상기 제 2 에러 정정 코드들 및 동기화 신호들은 상기 제 1 에러 정정 코드를 교대로 인터리빙한다. 이에 의해, 상기된 목적은 달성된다.
본 발명은 기록 매체에 기록된 데이터 스트림을 재생하는 재생 장치를 제공하며, 상기 장치는, 데이터 스트림으로부터 2진 데이터를 생성하는 재생부와, 상기 2진 데이터를 상기 제 1 에러 정정 코드들 및 상기 제 2 에러 정정 코드들로 복조하는 복조부로서, 동기화 신호의 검출 결과를 생성하는 동기화 신호 검출부를 포함하는, 상기 복조부와, 상기 복조부로부터 출력된 제 1 에러 정정 코드들 및 상기 제 2 에러 정정 코드들의 에러를 검출하여, 상기 에러를 정정하는 에러 정정부를 포함하며, 상기 에러 정정부는 상기 제 2 에러 정정 코드의 에러 정정 결과 또는 상기 동기화 신호의 검출 결과에 기초하여, 상기 제 1 에러 정정 코드에, 소거 정정을 위해 소거 플래그를 생성하는 소거 플래그 생성부와, 소거 정정을 수행하기 위해 상기 소거 플래그를 사용하는 소거 정정부를 포함한다. 이것에 의해, 상기된 목적은 달성된다.
본 발명의 일 실시예에서, 동기화 신호 검출부가 예측된 시간과 다른 시간에서 동기화 신호를 검출할 때, 소거 플래그 생성부는 동기화 신호로부터 상기 데이터 스트림의 상류의 제 1 에러 정정 코드의 구성요소 심볼에 소거 플래그를 배치한다.
본 발명의 일 실시예에서, 동기화 신호 검출부가 예측된 시간과 다른 시간에 서 동기화 신호를 검출하고, 상기 동기화 신호로부터 그리고 상기 동기화 신호에 근접한 데이터 스트림의 상류의 상기 제 2 에러 정정 코드의 구성요소 심볼에서 에러가 검출될 때, 상기 소거 플래그 생성부는 상기 동기화 신호로부터 데이터 스트림의 상류의 상기 제 1 에러 정정 코드의 구성요소 심볼에 소거 플래그를 배치한다.
본 발명의 일 실시예에서, 동기화 신호 검출부는 예측된 신호와 다른 시간에서 동기화 신호를 검출하고 상기 동기화 신호로부터 그리고 상기 동기화 신호에 근접한 데이터 스트림의 상류의 상기 제 2 에러 정정 코드의 구성요소 심볼에서 에러가 검출되지 않을 때, 상기 소거 플래그 생성부는 상기 제 2 에러 정정 코드 및 상기 동기화 신호 사이의 상기 제 1 에러 정정 코드의 구성요소 심볼에 소거 플래그를 배치한다.
본 발명의 일 실시예에서, 상기 동기화 신호 검출부는 상기 동기화 신호를 검출하는 시간으로부터 클럭들 및 재생 비트들의 수를 카운트하고, 이 카운팅 결과에 기초하여, 다음 동기화 신호의 검출 시간을 예측한다.
본 발명은 재생 장치에서 사용하기 위한 에러 정정 회로를 제공하며, 상기 장치는, 제 2 에러 정정 코드의 에러 정정 결과 또는 동기화 신호의 검출 결과에 기초하여, 제 1 에러 정정 코드에, 소거 정정을 위해 소거 플래그를 생성하는 소거 플래그 생성부와, 소거 정정을 수행하기 위해 상기 소거 플래그를 사용하는 소거 정정부를 포함한다. 이에 따라, 상기된 목적은 달성될 수 있다.
본 발명의 일 실시예에서, 동기화 신호 검출부가 예측된 시간과 다른 시간에 서 동기화 신호를 검출할 때, 소거 플래그 생성부는 동기화 신호로부터 데이터 스트림의 상류의 제 1 에러 정정 코드의 구성요소 심볼에 소거 플래그를 배치한다.
본 발명의 일 실시예에서, 동기화 신호 검출부가 예측된 시간과 다른 시간에서 동기화 신호를 검출하고, 동기화 신호로부터 그리고 상기 동기화 신호에 근접한 데이터 스트림의 상류의 제 2 에러 정정 코드의 구성요소 심볼에서 에러가 검출될 때, 소거 플래그 생성부는 동기화 신호로부터 데이터 스트림의 상류의 제 1 에러 정정 코드의 구성요소 심볼에 소거 플래그를 배치한다.
본 발명의 일 실시예에서, 동기화 신호 검출부가 예측된 시간과 다른 시간에서 동기화 신호를 검출하고, 동기화 신호로부터 그리고 동기화 신호에 근접한 데이터 스트림내의 제 2 에러 정정 코드 상류의 구성요소 심볼에서 에러가 검출되지 않을 때, 소거 플래그 생성부는 제 2 에러 정정 코드 및 동기화 신호 사이의 제 1 에러 정정 코드의 구성요소 심볼에 소거 플래그를 배치한다.
본 발명의 일 실시예에서, 동기화 신호 검출부는 동기화 신호의 검출 시간으로부터 클럭들 및 재생 비트들의 수를 카운트하고, 상기 카운팅 결과에 기초하여, 다음 동기화 신호의 검출 시간을 예측한다.
본 발명의 재생 장치에서, 소거 플래그는 동기화 신호 및 제 2 에러 검출 코드의 구성요소 심볼의 에러 검출에 의하여 모든 제 1 에러 정정 코드에 동일한 방식으로 생성될 수 있다. 따라서, 에러 검출의 정확성은 데이터 스트림의 제 2 에러 정정 코드 및 동기화 신호에 인터리빙된 제 1 에러 정정 코드의 위치에 따라 변 하지 않으며, 이에 따라 제 1 에러 정정 코드는 데이터 스트림 전체에 걸쳐 높은 신뢰성을 가질 수 있다.
본 발명의 데이터 기록 방법, 기록 매체 및 재생 장치에서, 제 1 에러 정정 코드, 제 2 에러 정정 코드 및 동기화 신호를 포함하는 데이터 스트림이 생성되며, 여기서 제 2 에러 정정 코드 및 동기화 신호는 제 1 에러 정정 코드를 교대로 인터리빙하고, 데이터 스트림은 기록 장치에 의하여 기록 매체상에 기록된다. 따라서, 버스트 에러의 동일한 에러 검출은 모든 제 1 에러 정정 코드에 적용될 수 있다. 따라서, 신뢰성은 인터리빙 방식에 따라 변하지 않으며 이에 따라 데이터 스트림 전체에 걸쳐 높은 에러 정정 신뢰성이 유지될 수 있다. 따라서, 본 발명에 있어서, 각각이 높은 신뢰성을 가진 데이터 기록 방법, 광 디스크 및 재생 장치가 달성될 수 있다.
이후, 본 발명은 첨부 도면을 참조하여 도시적인 실시예를 기술할 것이다.
도 1은 기록 매체에 데이터를 기록하는 기록 장치(100)의 구조를 도시한 개략도이다. 기록 매체의 예는 광학 디스크, 자기 디스크 및 자기 광학 디스크를 포함하지만, 이것에 한정되지는 않는다. 본 발명은 임의의 기록 매체에 적용될 수 있다. 광학 디스크는 다음 실시예에 사용된다.
기록 장치(100)는 인코더(101), 변조기(102) 및 기록 회로(103)를 포함한다. 인코더(101)는 제 1 인코딩 회로(104) 및 제 2 인코딩 회로(105)를 포함할 수 있다. 변조기(102)는 변조 회로(106), 동기화 신호 생성 회로(107) 및 인터리빙 회 로(108)를 포함한다.
사용자 데이터(109)는 제 1 인코딩 회로(104)에 입력된다. 제어 정보(110)는 제 2 인코딩 회로(105)에 입력된다. 사용자 데이터(109)는 이진 비트 데이터이다. 사용자 데이터(109)의 예는 AV 데이터, 텍스트 데이터 및 애플리케이션 프로그램 데이터를 포함한다. 제어 정보(110)는 사용자 데이터(109)의 제어를 위해 사용된 정보이다. 제어 정보(110)의 예는 어드레스 정보, 및 카피라이트 관리 정보(카피 허용 정보, 암호화 키 정보 등)를 포함한다.
제 1 인코딩 회로(104)는 사용자 데이터(109)로부터 제 1 에러 정정 코드(111)를 생성하고, 변조기(102)의 변조 회로(106)에 상기 코드를 보낸다. 유사하게, 제 2 인코딩 회로(105)는 제어 정보(110)로부터 제 2 에러 정정 코드들(112)을 생성하고 이를 변조기(102)의 변조 회로(106)에 보낸다. 여기서 제 1 에러 정정 코드(111)는 제 1 정정 능력을 가지며, 제 2 에러 정정 코드(105)는 제 1 정정 능력보다 높은 제 2 정정 능력을 가진다는 것이 가정된다. 변조 회로(106)는 제 1 에러 정정 코드(111) 및 제 2 에러 정정 코드(112)를 선택적으로 변조하고, 그 결과로 얻어진 코드들을 인터리빙 회로(108)에 보낸다. 동기화 신호 생성 회로(107)는 비트 슬립 등을 정정하기 위한 동기화 신호(115)를 생성하고, 상기 동기화 신호(115)를 인터리빙 회로(108)에 보낸다. 인터리빙 회로(108)는 제 1 에러 정정 코드들(111), 제 2 에러 정정 코드들(112), 및 동기화 신호들(115)을 포함하는 데이터 스트림(116)을 생성하고, 여기서 제 1 에러 정정 코드들(111)은 제 2 에러 정정 코드들(112) 및 동기화 신호들(115)에 교대로 인터리빙되고, 상기 데이터 스트 림(116)을 기록 회로(103)에 보낸다. 기록 회로(103)는 인터리빙 회로(108)로부터 데이터 스트림(116)을 받아, 이를 광학 헤드(117)를 이용하여 광학 디스크(118)에 기록한다.
상기된 바와 같이, 본 발명의 기록 장치(100)는 제 1 에러 정정 코드들(111), 제 2 에러 정정 코드들(112), 및 동기화 신호들(115)을 포함하는 데이터 스트림(116)을 생성하고, 여기서 제 1 에러 정정 코드들(111)은 제 2 에러 정정 코드들(112) 및 동기화 신호들(115)과 교대로 인터리빙되고, 상기 데이터 스트림(116)을 광학 디스크(118)에 기록한다.
다음에, 본 발명의 기록 장치(100)에 의해서 생성된 사용자 데이터(109) 및 제어 정보(110)가 광학 디스크(108)에 기록되는 과정에 따른 데이터 구조는 도 2 내지 도 4를 참조하여 기술될 것이다.
도 2는 인터리빙되기 전의 제 1 에러 정정 코드들(111) 및 제 2 에러 정정 코드들(112)을 도시하는 개략도이다.
약 64 킬로바이트의 사용자 데이터는 정보 부분이라 불리는 216 바이트의 304 열들로 분할된다. 32 바이트의 패리티가 각 정보 부분에 부가되어 제 1 에러 정정 코드(111)를 생성한다. 제 1 에러 정정 코드(111)는 유한 필드 GF(256) 상의 리드-솔로몬 코드들을 이용하여 인코딩된다. 구성요소 심볼은 코드를 구성하는 최소의 요소이고, 1 바이트의 길이를 가진다. 제 1 에러 정정 코드(111)의 인코딩 방향은 열 방향(수직 방향)이다.
제 1 에러 정정 코드(111)의 정정 능력은 다음과 같이 구해진다.
일반적으로, d ≥2 ×t + 1가 성립되며, 여기서 d는 각 코드 간의 최소 거리이고, t는 가능한 정정들의 수를 나타낸다.
각각의 제 1 에러 정정 코드(111)는 32 바이트 패리티를 포함한다. 두 개의 제 1 에러 정정 코드들 간의 최소 거리는 33이다. 따라서, 상기 관계에 따라, 제 1 에러 정정 코드(111)는 248(바이트)의 코드 길이에서 16 바이트 에러까지 정정하는 정정 능력을 가진다.
정정 처리에서, 에러 위치가 알려진 경우, 알려진 에러 위치의 정보는 소거 정정을 수행하는데 사용될 수 있다. 소거 정정은 임의의 코드가 정정 동작을 받고, 에러 구성요소 심볼(코드의 최소 단위)이 미리 알려져 있을 때, 구성요소 심볼이 소거되고, 나머지 구성요소 심볼로부터 소거된 구성요소 심볼이 계산되는 방법이다. 에러 위치가 알려지면, 소거 정정은 최대 2배까지 정정 능력을 향상시킬 수 있다.
이것은 다음 관계식
d ≥ 2 ×t + e + 1에 의해 설명될 수 있으며, 여기서 d는 각 코드 간의 최소 거리이고, t는 정정 수를 나타내고, e는 소거 정정 수를 나타낸다.
최소 거리 d = 33인 제 1 에러 정정 코드(111)의 경우에, 모든 정정이 소거 정정(즉, t=0)에 의해 수행되면, 32 바이트까지의 구성요소 심볼이 정정될 수 있다(e=32).
도 2에 도시된 바와 같이, 480 바이트의 제어 데이터는 정보 부분이라 불리는 30 바이트의 16 열들로 분할된다. 32 바이트의 패리티는 각 정보 부분에 부가 되어 제 2 에러 정정 코드(112)를 형성한다. 제 2 에러 정정 코드(112)는 유한 필드 GF(256)상의 리드-솔로몬 코드들을 이용하여 인코딩된다. 구성요소 심볼은 하나의 코드를 구성하는 최소 요소이고, 1 바이트의 길이를 가진다. 480 바이트 제어 데이터는, 사용자 데이터가 최종적으로 광학 디스크에 기록될 때 사용되는 어드레스 정보 등을 포함함을 유념하라.
각각의 제 2 에러 정정 코드(112)는 또한 32 바이트 패리티를 포함한다. 두 개의 제 2 에러 정정 코드들(112) 간의 최소 거리는 제 1 에러 정정 코드(111)에서와 마찬가지로 33이다. 따라서, 제 2 에러 정정 코드(112)는 62 바이트의 코드 길이에서 16(바이트) 에러까지를 정정하는 정정 능력을 가진다. 제 2 에러 정정 코드(112)의 정정 수는 제 1 에러 정정 코드(111)(16(바이트))의 정정 수와 동일하다. 그러나, 제 2 에러 정정 코드(112)는 제 1 에러 정정 코드(111)의 길이 보다 짧은 코드 길이를 가지며, 제 2 에러 정정 코드(112)의 정정 능력은 제 1 에러 정정 코드(111)의 정정 능력보다 높다.
이러한 방식으로, 제 1 에러 정정 코드들(111) 및 제 2 에러 정정 코드들(112)이 구성된다. 본 발명에서, 기록 장치(100)는 제 1 에러 정정 코드들(111)을 제 2 에러 정정 코드들(112) 및 동기화 신호들(115)과 교대로 인터리빙하여, 광학 디스크(118)에 차례로 기록되는 데이터 스트림(116)을 생성한다.
도 3은 인터리빙된 데이터 스트림(116)의 구조를 도시한다.
도 3에서, 111a 내지 111h는 제 1 에러 정정 코드를 나타내고, 112a 내지 112d는 제 2 에러 정정 코드들을 나타내고, 115a 내지 115d는 동기화 신호들을 나 타낸다. 코드들을 구성하는 구성요소 심볼 및 동기화 신호들은 312열 ×248 행의 행렬로 배열되고 행 방향으로 인터리빙되도록 기록된다. 각 코드는 열방향(수직 방향)으로 인코딩되고 행 방향(수평 방향)으로 기록되며, 버스트 에러들에 강한 구성을 제공한다. 이 실시예에서, 1 바이트의 동기화 신호는 77 바이트(=38+1+38 바이트)마다 부가된다. 78 바이트는 1 프레임을 구성한다. 데이터 스트림은 소위 프레임 구조를 가진다. 동기화 신호는 프레임내의 데이터를 바이트 단위로 동기화시키고, 전체 데이터 스트림(데이터 블록)에서 프레임의 위치를 특정하는데 사용된다. 동기화 신호는 또한 재생 시작시 동기화를 끌어들이거나 비트 슬립 등이 발생할 때 재동기화를 수행하기 위하여 사용된다. 이런 목적을 위하여, 동기화 신호는 데이터 스트림이 광학 디스크에 최종적으로 기록될 때 수행되는 복조에 의해 발생될 수 없는 패턴과, 프레임 수 등을 포함하는 미리 결정된 패턴 신호를 갖는다. 재생 장치는 재생 장치에 의해 재생된 패턴이 기록되어야 할 대응하는 미리 결정된 패턴과 일치하는지 여부를 결정하여, 동기화 신호가 기능하게 한다. 비록 동기화 신호의 길이가 이 실시예에서 1 바이트라 하더라도, 동기화 신호의 길이는 반드시 1 바이트에 한정되지 않으며 변조 방법 등에 따라 임의의 값이 될 수 있다.
도 3의 데이터 구성에서 보여지는 바와 같이, 각 제 1 에러 정정 코드의 38 바이트 구성요소 심볼은 항상 1 바이트 동기화 신호 및 제 2 에러 정정 코드의 1 바이트 구성요소 심볼 사이에 삽입된다. 동기화 신호를 갖는 열의 수와 제 2 에러 정정 코드의 구성요소 심볼을 갖는 열의 수의 비는 1:1이다. 동기화 신호의 동기 검출 결과 또는 제 1 에러 정정 코드들의 정정 능력보다 높은 정정 능력을 가진 제 2 에러 정정 코드를 사용하는 에러 정정 결과에 기초하여, 제 2 에러 정정 코드의 구성요소 심볼들 또는 동기화 신호에서 에러가 검출되는지 아닌지에 따라, 소거 정정을 위한 에러 위치 정보를 나타내는 소거 플래그들을 생성하는 것이 가능하다.
예를 들어, 동기화 신호(115d)의 요소인 115d-x가 검출되지 않고, 제 2 에러 정정 코드(112d)의 에러 정정시 제 2 에러 정정 코드(112d)의 구성요소 심볼(112d-x)에 에러가 검출된다고 가정된다. 이 경우에, 115d-x 및 112d-x 사이에 삽입된 제 1 에러 정정 코드(111g)의 38 바이트 구성요소 심볼에서 에러가 발생할 가능성이 높다고 판단된다(즉, 버스트 에러가 발생할 것이라 가정된다). 이 경우, 소거 플래그(305b)는 제 1 에러 정정 코드 111g의 구성요소 심볼에 생성된다.
유사하게, 예를 들어, 2 에러 정정 코드(112b)의 에러 정정시 제 2 에러 정정 코드(112b)의 구성요소 심볼(112b-x)에서 에러가 검출되며 동기화 신호(115c)의 요소인 (115c-x)가 검출되지 않는다고 가정된다. 이 경우,
112b-x 및 115c-x 사이에 삽입된 제 1 에러 정정 코드(111d)의 38 바이트 구성요소 심볼에서 에러가 발생할 가능성이 높다고 판단된다(즉, 버스트 에러가 발생할 것이라 가정된다). 이 경우, 소거 플래그(305a)는 제 1 에러 정정 코드(111d)의 구성요소 심볼에 생성된다.
상술된 바와 같이, 본 발명에서, 데이터 스트림에서 제 1 에러 정정 코드는 항상 제 2 에러 정정 코드의 1 바이트 구성요소 심볼 및 1 바이트 동기화 신호 사이에 배치된다. 따라서, 모든 제 1 에러 정정 코드는 에러 검출을 등가로 받을 수 있다. 따라서, 본 발명은, 데이터 스트림에서 제 1 에러 정정 코드의 위치에 따 라, 즉 제 1 에러 정정 코드가 어떻게 제 2 에러 정정 코드 및 동기화 신호와 인터리빙되는지에 따라 에러 검출의 정확도가 변하고 그 결과 데이터 스트림 전체의 신뢰성이 변한다는 점에서 상술된 종래의 문제점을 회피할 수 있다.
상술된 바와 같이, 소거 플래그들은 소거 정정을 수행하기 위해 사용될 수 있으며, 그것에 의해 최대 2배까지 정정 능력(정정 수)을 개선하는 것이 가능하다. 그러므로, 기록 매체 표면상에 스크래치들이나 먼지로 인한 버스트 에러들에 뛰어난 내성이 얻어질 수 있다.
동기화 신호로부터 소거 플래그가 생성되는 경우, 비트 슬립이 발생한 경우의 재동기 기능(동기화 신호의 본래의 기능)은 보다 정확도가 높은 소거 플래그를 생성하기 위하여 사용될 수 있다. 예를 들어, 재생시, 동기화 신호가 검출되나 정상 위치로부터 수 클럭 시프트된 위치에서 동기화 신호가 재생되는 경우, 재동기보다는 오히려, 동기화 신호로부터 데이터 스트림을 따라 상류에 기록된 제 1 에러 정정 코드의 구성요소 심볼에만 소거 플래그가 부가된다. 이는, 재생된 동기화 신호로부터 데이터 스트림을 따라 상류의 데이터에는 동기 손실로 인해 에러가 있을 가능성이 높고, 동기화 신호로부터 하류의 데이터에는 에러가 있을 가능성이 없기 때문이다.
용어 "에러 플래그 부가" 또는 "소거 플래그 생성"은 구성요소 심볼이 소거될 수 있다(즉, 에러가 구성요소 심볼에서 발생할 수 있다)라는것을 나타내는 마크를 구성요소 심볼에 첨부하는 것을 일컫는다. 소거 플래그의 부가는 예를 들어, 다음과 같이 수행된다. 1 비트가 데이터 블록(248 ×304 구성요소 심볼들을 포함) 의 모든 제 1 에러 정정 코드의 각 심볼에 할당되는 경우, 248 ×304 비트의 비트 맵이 준비된다. 소거 플래그의 부가는 대응하는 비트가 1이 되도록 함으로써 표현된다. 소거 플래그가 부가되지 않는 경우, 대응하는 비트는 0이 된다.
본 명세서에서 동기화 신호는 1 바이트의 길이이지만, 그 길이는 변조 포맷 등에 기초하여 변할 수 있다.
제 1 에러 정정 코드 및 제 2 에러 정정 코드는 각각 임의의 수의 구성요소 심볼들을 포함할 수 있다.
동기화 신호를 사용한 에러 검출은, 각 바이트에서 에러가 발생하는지 아닌지가 결정되는 에러 검출보다 높은 에러 검출 능력을 가진다. 높은 검출 능력을 가진 동기화 신호는 모두 38 바이트의 단위 길이를 갖는 각 제 1 에러 정정 코드들의 전 또는 후에 인접하게 배치된다. 그러므로, 높은 신뢰성의 데이터 기록 방법이 달성될 수 있다.
상기된 바와 같이, 본 발명의 데이터 기록 방법에서, 기록 장치는 제 1 에러 정정 코드들, 제 2 에러 정정 코드들, 및 동기화 신호들을 포함하는 데이터 스트림을 생성하고, 제 2 에러 정정 코드들 및 동기화 신호들은 제 1 에러 정정 코드들을 교대로 인터리빙하고, 데이터 스트림은 기록 매체에 기록된다. 따라서, 동일한 에러 검출이 제 1 에러 정정 코드들 모두에 적용될 수 있다. 그러므로, 에러 검출의 정확성은 제 2 에러 정정 코드 및 동기화 신호들과 인터리빙되는 데이터 스트림에서의 제 1 에러 정정 코드의 위치에 따라 변하지 않으며, 따라서 제 1 에러 정정 코드들은 데이터 스트림 전체에 걸쳐 높은 신뢰성을 가질 수 있다.
도 4는 광학 디스크(118)의 나선형 또는 동심원 트랙(402)에 기록된 데이터(406)를 도시한다. 데이터(406)는 제 1 에러 정정 코드 부분(403), 제 2 에러 정정 코드 부분(405), 및 동기화 신호 부분(404)을 포함한다. 데이터(406)는 데이터 스트림(116)(도 3)을 행 방향(수평 방향)을 따라 248 행으로 분할하고 연속적으로 행을 연결함으로써 얻어진다. 이 방식은 도 5를 참조하여 하기에 기술될 것이다.
도 5는 데이터 스트림(116)의 기록 순서를 도시하는 도면이다. 행 방향을 따라 248 행으로 분할되는 데이터 스트림(116)은 도 5에 도시된 화살표에 의해 표시된 순서로 광학 디스크(118)에 기록된다. 분할된 데이터 스트림(116)의 기록 순서는 도 5에 도시된 방식에 한정되지 않고, 분할된 데이터 스트림(116)이 임의의 순서로 광학 디스크(118)에 기록될 수 있다.
광학 디스크(118)의 기록은 오목 및 볼록 피트, 위상 변화 재료의 가변 밀도 도트 등에 의해 수행된다. 일반적으로 코딩된 데이터는 기록시, 디스크 트랙에 기록되기 전에, 8/16 변조 또는 RLL(1, 7) 코드와 같은 변조 코드를 이용하여 디지털 변조된다. 도 4에서는, 변조 코드를 사용하는 변조의 설명은 간략화를 위해 생략되고, 코드 데이터는 그대로 기록된다.
광학 디스크(118)상에서, 데이터(406)는 동기화 신호 부분(404)(1 바이트), 제 1 에러 정정 코드 부분(403)(38 바이트), 제 2 에러 정정 코드 부분(405)(1 바이트), 제 1 에러 정정 코드 부분(403) 등의 순서로 기록된다. 다시 말하면, 제 2 에러 정정 코드 부분(405) 및 동기화 신호 부분(404)은 제 1 에러 정정 코드 부 분(403)을 교대로 인터리빙한다.
따라서, 본 발명의 광학 디스크의 경우에, 제 2 에러 정정 코드들의 구성요소 심볼들 및 동기화 신호들이 제 1 에러 정정 코드들의 구성요소 심볼들을 교대로 인터리빙하도록 데이터가 구성되고, 데이터가 광학 디스크상에 기록된다. 이런 이유 때문에, 이러한 광학 디스크가 재생되는 경우, 동일한 에러 검출이 제 1 에러 정정 코드들의 모든 구성요소 심볼들에 적용될 수 있다. 그러므로, 에러 정정의 정확성은 제 2 에러 정정 코드 및 동기화 신호들과 인터리빙된 데이터 스트림의 제 1 에러 정정 코드의 위치에 따라 변하지 않으며, 따라서 제 1 에러 정정 코드들은 데이터 스트림에 걸쳐 높은 신뢰성을 가질 수 있다.
본 발명의 광학 디스크는 본 발명(즉, 도 1에 도시된 기록 장치(100)를 사용하는 방법)의 방법을 이용하여 기록된 광학 디스크에 한정되는 것이 아니라, 광학 디스크에 기록된 데이터가 상기된 데이터 구조를 가지는 한, 임의의 방법에 의해 기록되는 디스크일 수 있다.
도 6은 본 발명에 따른 재생 장치(600)의 구조를 도시하는 개략도이다. 재생 장치(600)는 본 발명의 광학 디스크(118)상에 기록된 데이터를 재생한다. 여기서 광학 디스크(118)상에 기록된 데이터는 도 4에 도시된 데이터 구조(406)를 갖는 것으로 예상된다.
재생 장치(600)는 광학 디스크(118)에 기록된 데이터를 재생하고, 이진 데이터(611)를 생성하는 재생 회로(재생부(603)), 이진 데이터(611)를 제 1 에러 정정 코드들 및 제 2 에러 정정 코드들로 복조하는 복조 회로(복조부)(604), 및 복조 회 로(604)에 의해 출력된 제 1 에러 정정 코드들 및 제 2 에러 정정 코드들의 에러를 검출 및 정정하는 에러 정정 회로(에러 정정부(606))를 포함한다.
복조 회로(604)는 동기화 신호의 검출 결과를 생성하는 동기화 신호 검출 회로(동기화 신호 검출부)(605)를 포함한다.
에러 정정 회로(606)는 제 2 에러 정정 코드의 에러 정정 결과 및 동기화 신호의 검출 결과에 기초하여, 제 1 에러 정정 코드에, 소거 정정에 사용되는 소거 플래그를 생성하는 소거 플래그 생성 회로(소거 플래그 생성부)와, 소거 플래그를 사용해 소거 정정을 수행하는 소거 정정 회로(소거 정정부)를 포함한다. 이들 회로는 이하에서 상세히 기술될 것이다. 에러 정정 회로(606)는 기록 매체상의 스크래치, 먼지 등에 의한 에러를 검출한 후 정정하여, 에러가 제거된 정정 데이터(614)를 생성한다.
재생 장치(600)는 광디스크(118)로부터 데이터를 판독하는 광헤드(117), 에러 정정 회로(606)의 동작시 사용되는 WORK RAM(607), SCSI 또는 ATAPI와 같은 프로토콜을 제어하는 인터페이스 제어 회로(608), 및 제어 CPU(609)를 더 포함할 수 있다. 광헤드(117)는 반도체 레이저 및 광 소자를 포함할 수 있다. 인터페이스 제어 회로(608)는 재생된 사용자 데이터를 퍼스널 컴퓨터 등에 전송하기 위한 인터페이스 제어를 수행한다. 제어 CPU(609)는 전체 재생 장치(600)를 제어한다.
이와 같이 구성된 본 발명의 재생 장치에서, 데이터는 다음과 같은 절차로 광 디스크(118)로부터 재생된다.
처음에, 레이저 빔은 광 디스크(118)를 조사하기 위하여 광 디스크(117)의 반도체 레이저로부터 방사된다. 레이저 빔은 광 디스크(118)에 의하여 반사되며, 반사된 광 신호(610)는 재생 회로(603)에서 아날로그 신호로의 변환, 증폭, 및 2진 값들로의 변환을 겪게 되며, 2진 데이터(611)로서 복조 회로(604)에 전송된다. 복조 회로(604)는 기록시 변조된 신호 (8/16 변조 또는 RLL(1,7)와 같은 디지털 변조 신호)를 디지털로 복조한다. 디지털로 복조된 데이터(612)는, 매체상에 스크래치들, 먼지 등으로 인한 에러들이 검출되고 WORK RAM(607)의 도움으로 정정되는 에러 정정 회로(606)에 전송된다. 여기서, 복조된 데이터(612)는 제 1 에러 정정 코드들 및 제 2 에러 정정 코드들을 포함한다. 복조 회로(604)에서, 동기화 신호 검출 회로(605)는 2진 데이터(611)로부터 동기화 신호를 비트마다 검사함으로써 동기화 신호를 검출하며, 비트 슬립 등으로 인하여 클럭과의 동기를 데이터가 놓치는 경우에 재동기화를 수행한다. 동기화 신호 검출 회로(605)는 현재의 동기화 신호로부터 클럭들의 수 또는 바이트들의 수를 카운트함으로써 다음의 동기화 신호를 검출하는 시간을 예측하며, 여기서 현재의 동기화 신호는 데이터 스트림을 따라서 다음의 동기화 신호의 상류에 존재한다. 동기화 신호가 예측된 시간과 다른 시간에 검출되어 동기화 정정될 때, 동기화 정정 신호(613)는 에러 정정 회로(606)에 전송된다. 예측된 시간 근처에서 동기화 신호가 검출되지 않으면, 동기화 미검출 신호(615)는 에러 정정 회로(606)에 전송된다.
에러 정정 회로(606)는 제 1 에러 정정 코드들 및 제 2 에러 정정 코드들을 디코딩한다. 제 1 에러 정정 코드로 에러 정정을 수행할 때, 제 2 에러 정정 코드의 에러 정정 결과, 동기화 정정 신호(613) 및 동기화 미검출 신호(615)는 에러 위 치 정보를 나타내는 소거 플래그를 생성하기 위하여 사용된다. 소거 플래그는 소거 정정시 사용된다.
정정 처리는 예컨대 알려진 리드-솔로몬 코드들을 이용하여 수행된다. 에러 정정된 데이터(614)는 인터페이스 제어 회로(608)를 통해 호스트 컴퓨터 등(도시안됨)에 전송된다. 전체 재생 동작은 제어 CPU(609)에 의하여 제어된다.
도 7은 도 6에 도시된 에러 정정 회로(606)의 구조를 상세히 도시한 도면이다.
도 7에서, 에러 정정 회로(606)는 제 2 에러 정정 코드의 에러 정정 결과 및 동기화 신호의 검출 결과에 기초하여, 제 1 에러 정정 코드의 소거 정정을 위한 소거 플래그를 생성하는 소거 플래그 생성 회로(소거 플래그 생성부)(618), 및 소거 플래그를 이용하여 에러 정정을 수행하는 소거 정정 회로(소거 정정부)(625)를 포함한다.
에러 정정 회로(606)는 WORK RAM(607)의 기록 및 재생 및 내부 버스(619)를 제어하는 버스/메모리 제어 회로(622), 에러 정정 후에 사용자 데이터(614)를 출력하는 출력 IF 제어 회로(623), 사용자 데이터(614)를 인코딩하는 제 1 에러 정정 코드를 디코딩하는 제 1 코드 에러 정정 회로(624), 및 인코딩된 제어 정보를 포함하는 제 2 에러 정정 코드를 디코딩하는 제 2 코드 에러 정정 회로(626)를 더 포함할 수 있다. 출력 IF 제어 회로(623)는 인터페이스 제어 회로(608)와의 핸드쉐이킹(handshaking)을 수행한다. 제 1 코드 에러 정정 회로(624)는 216-바이트 데이터 및 추가 32-바이트 패리티를 포함하는 제 1 에러 정정 코드의 각 열에 대해 에 러 정정을 수행한다. 에러 정정시, 에러 위치를 나타내는 소거 플래그(620)는 1 코드에 32바이트까지의 에러 정정을 수행하기 위하여 사용될 수 있다. 소거 정정은 소거 정정 회로(625)에 의하여 수행된다. 제 2 코드 에러 정정 회로(626)는 30바이트 데이터 및 추가 32-바이트 패리티를 포함하는 제 2 에러 정정 코드를 포함하며, 여기서 에러 정정은 1 코드에 16바이트까지 수행될 수 있다. 전술한 제 1 코드 에러 정정 회로(624), 제 2 코드 에러 정정 회로(626) 및 소거 정정 회로(625)는 공지된 리드-솔로몬 코드들 등을 사용하는 에러 정정 회로로 구성될 수 있다.
에러 정정 회로(606)는 복조 회로(604)와 함께 IF 제어를 수행하는 입력 IF 제어 회로(616), 마이크로제어기 등을 포함하는 전체 에러 정정 회로(606)를 제어하는 일반 제어 회로(617)를 포함할 수 있다. 입력 IF 제어 회로(616)에 입력되는 복조 데이터(612)는 버스/메모리 제어 회로(622)를 통해 WORK RAM(607)에 저장된다. 일반 제어 회로(617)는 제 2 코드 에러 정정 회로(626)로부터의 제 2 에러 정정 코드의 에러 위치(627), 동기화 정정 신호(613) 및 동기화 미검출 신호(615)에 기초하여 소거 플래그(620)를 생성하고, 이를 소거 정정 회로(625)에 전송한다.
다음에, 상기와 같이 구성된 에러 정정 회로(606)의 동작은 이하에 상세히 설명될 것이다.
기록 매체로부터 재생 및 복조된 복조 데이터(612)는 입력 IF 제어 회로(616) 및 버스/메모리 제어 회로(622)를 통해 WORK RAM(607)에 저장된다. 저장된 데이터의 제 1 에러 정정 코드 및 제 2 에러 정정 코드는 디코딩된다.
디코딩에 관해서, 제 2 에러 정정 코드는 우선 제 2 코드 에러 정정 회로(626)에 의하여 디코딩된다. 제 2 코드 에러 정정 회로(626)는 디코딩에 의하여 에러 위치(627)를 얻고, 이를 소거 플래그 생성 회로(618)에 전송한다.
소거 플래그 생성 회로(618)는 이하에 기술된 미리 결정된 규칙에 따라, 미리 복조 데이터(612)가 복조 회로(604)로부터 입력 IF 제어 회로(616)에 입력될 때 동시에 입력된 동기화 미검출 신호(615) 및 동기화 정정 신호(613)에 기초하여 소거 플래그(620)를 생성하고, 이 소거 플래그(620)를 제 1 코드 에러 정정 회로(624)의 소거 정정 회로(625)에 전송한다.
제 1 코드 에러 정정 회로(624) 및 소거 정정 회로(625)는 소거 플래그(620)에 기초하여 제 1 에러 정정 코드에 대한 소거 정정을 수행한다.
에러 정정의 완료 후에, 에러가 제거된 사용자 데이터(614)는 출력 IF 제어 회로(623)를 통해 인터페이스 제어 회로(608)에 전송된다.
전술한 전체 에러 정정 회로(606)의 제어 또는 소거 플래그(620)의 생성은 마이크로제어기 등을 포함하는 소거 플래그 생성 회로(618) 및 일반 제어 회로(617)에 의하여 실행될 수 있다. 상기 실행은 소프트웨어 또는 간단한 논리 회로에 의하여 수행될 수 있다.
도 8은 소거 플래그의 생성 규칙을 설명하는 알고리즘을 도시한 도면이다. 도 8에 도시된 생성 규칙에 따르면, 소거 플래그(420)는 소프트웨어 또는 간단한 논리 회로에 의하여 생성된다.
도 8에서, 재생된 데이터 시퀀스는 동기화 신호의 검출 결과 또는 제 2 에러 정정 코드의 구성요소 심볼의 에러의 존재 또는 부재에 따라 분류된다. 도 8에서, O는 동기화 신호의 정상 검출 또는 에러 정정시 제 2 에러 정정 코드의 구성요소 심볼에서의 에러의 부재를 나타낸다. ×는 동기화 신호의 미검출 또는 에러 정정시 제 2 에러 정정 코드의 구성요소 심볼에서의 에러의 존재를 나타낸다. △는 동기화 신호가 데이터 스트림의 상류의 이전 동기화 신호로부터 예측된 시간으로부터 쉬프트된 시간에서 검출되며 동기화 정정이 수행됨을 나타낸다.
도 8에서, 도면 부호 115e 및 115f는 동기화 신호를 나타내며, 111i, 111j, 및 111k는 제 1 에러 정정 코드들의 구성요소 심볼들을 나타내며, 112e 및 112f는 제 2 에러 정정 코드들의 구성요소 심볼들을 나타낸다. 도 8의 좌측에 있는 (A)은 동기화 신호(115e), 제 1 에러 정정 코드의 구성요소 심볼(111i), 및 제 2 에러 정정 코드의 구성요소 심볼(112e)이 상기 순서대로 배치될 때 제 1 에러 정정 코드의 구성요소 심볼(111i)에 소거 플래그를 생성하는 규칙을 도시한다. 도 8의 오른쪽에 있는 (B)은 제 2 에러 정정 코드의 구성요소 심볼(112f), 제 1 에러 정정 코드의 구성요소 심볼(111k) 및 동기화 신호(115f)가 상기 순서대로 배치될 때 제 1 에러 정정 코드의 구성요소 심볼들(111j, 111k)에 소거 플래그를 생성하는 규칙을 도시한다.
(도 8의 좌측에 있는 (A)의 경우)
(a) 동기화 신호(115e)가 정상적으로 검출되고 제 2 에러 정정 코드의 구성요소 심볼(112e)에서 에러가 검출되지 않을 때, 제 1 에러 정정 코드의 구성요소 심볼(111i)에는 소거 플래그가 부가되지 않는다.
(b) 동기화 신호(115e)가 데이터 스트림의 상류의 이전 동기화 신호로부터 예측된 시간으로부터 쉬프트된 시간에 검출되고, 제 2 에러 정정 코드의 구성요소 심볼(112e)에서 에러가 검출되지 않을 때, 제 1 에러 정정 코드의 구성요소 심볼(111i)에는 소거 플래그가 부가되지 않는다.
(c) 동기화 신호(115e)가 검출되지 않고, 제 2 에러 정정 코드의 구성요소 심볼(112e)에서 에러가 검출되지 않을 때, 제 1 에러 검출 코드의 구성요소 심볼(111i)에 소거 플래그가 부가되지 않는다.
(d) 동기화 신호(115e)가 정상적으로 검출되고, 제 2 에러 검출 코드의 구성요소 심볼(112e)에서 에러가 검출될 때, 제 1 에러 정정 코드의 구성요소 심볼(111i)에는 소거 플래그가 부가되지 않는다.
(e) 동기화 신호(115e)가 데이터 스트림의 상류의 이전 동기화 신호로부터 예측된 시간으로부터 쉬프트된 시간에서 검출되고, 제 2 에러 검출 코드의 구성요소 심볼(112e)에서 에러가 검출될 때, 제 1 에러 검출 코드의 구성요소 심볼(111i)에는 소거 플래그가 부가되지 않는다.
(f) 동기화 신호(115e)가 검출되지 않고, 제 2 에러 정정 코드의 구성요소 심볼(112e)에서 에러가 검출될 때, 버스트 에러가 발생했다고 가정하며, 제 1 에러 정정 코드의 구성요소 심볼(111i)에는 소거 플래그(804)가 부가되지 않는다.
(도 8의 우측에 있는 (B)의 경우)
(g) 제 2 에러 정정 코드의 구성요소 심볼(112f)에서 에러가 검출되지 않고, 동기화 신호(115f)가 정상적으로 검출될 때, 제 1 에러 정정 코드의 구성요소 심 볼(111k)에는 소거 플래그가 부가되지 않는다.
(h) 제 2 에러 정정 코드의 구성요소 심볼(112f)에서 에러가 검출되지 않고, 데이터 스트림의 상류의 이전 동기화 신호로부터 예측된 시간으로부터 쉬프트된 시간에서 동기화 신호(115f)가 검출될 때, 비트 슬립으로 인하여 버스트 에러가 발생했다고 가정하며, 제 1 에러 정정 코드의 구성요소 심볼(111k)에는 소거 플래그(805)가 부가된다.
(i) 제 2 에러 정정 코드의 구성요소 심볼(112f)에서 에러가 검출되지 않고, 동기화 신호(115f)가 검출되지 않을 때, 제 1 에러 정정 코드의 구성요소 심볼(111k)에는 소거 플래그가 부가되지 않는다.
(j) 제 2 에러 정정 코드의 구성요소 심볼(112f)에서 에러가 검출되고, 동기화 신호(115f)가 정상적으로 검출될 때, 제 1 에러 정정 코드의 구성요소 심볼(111k)에 소거 플래그가 부가되지 않는다.
(k) 제 2 에러 정정 코드의 구성요소 심볼(112k)에서 에러가 검출되고, 데이터 스트림의 상류의 이전 동기화 신호로부터 예측된 시간으로부터 쉬프트된 시간에서 동기화 신호(115f)가 검출될 때, 비트 슬립으로 인하여 버스트 에러가 발생했다고 가정하며, 제 1 에러 정정 코드의 구성요소 심볼들(111k, 111j)에는 소거 플래그(806, 807)가 부가된다.
(l) 제 2 에러 정정 코드의 구성요소 심볼(112f)에서 에러가 검출되고, 동기화 신호(115f)가 검출되지 않을 때, 버스트 에러가 발생했다고 가정하며, 제 1 에러 정정 코드의 구성요소 심볼(111k)에는 소거 플래그(808)가 부가된다.
(A) 및 (B)에서의 전술한 규칙에 따라, 소거 플래그가 생성된다. 생성된 소거 플래그는 제 1 에러 정정 코드를 소거 정정하며, 이에 따라 정정 능력을 최대 2배까지 개선하는 것이 가능하다. 모든 제 1 에러 정정 코드들에 대하여, 소거 플래그는 데이터 스트림의 제 1 에러 정정 코드의 위치, 즉 제 2 에러 정정 코드들 및 동기화 신호들에 인터리빙되는 위치에 무관하게, 그러나 동기화 신호의 검출 결과 및 제 2 에러 검출 코드의 구성요소 심볼에 대한 에러 검출 결과에 기초하여 생성된다.
도 1은 본 발명에 따른 기록 매체에 데이터를 기록하는 기록 장치의 구조를 도시하는 개략도.
도 2는 본 발명에 따른 방법을 이용하여 인터리빙되기 전에 제 1 에러 정정 코드 및 제 2 에러 정정 코드를 도시하는 개략도.
도 3은 도 2에 도시된 제 1 에러 정정 코드 및 제 2 에러 정정 코드가 동기화 신호와 함께 미리 결정된 인터리빙 규칙에 따라 인터리빙된 데이터 스트림의 데이터 구조를 도시하는 도면.
도 4는 본 발명에 따른 광학 디스크의 나선형 또는 동심원 트랙에 기록된 데이터 구조를 도시하는 도면.
도 5는 본 발명에 따른 데이터 스트림의 기록 순서를 도시하는 도면.
도 6은 본 발명에 따른 재생 장치를 도시하는 개략도.
도 7은 도 6에 도시된 에러 정정 회로를 상세하게 도시한 도면.
도 8은 소거 플래그의 생성 규칙을 설명하는 알고리즘을 도시하는 도면.
도 9는 종래의 에러 정정 코드의 구조를 도시하는 개략도.
도 10은 도 9에 도시된 제 1 에러 정정 코드 및 제 2 에러 정정 코드가 동기화 신호와 함께 미리 결정된 인터리빙 규칙에 따라 인터리빙되는 통상적인 데이터 스트림의 데이터 구조를 도시하는 도면.
* 도면의 주요 부분에 대한 부호의 설명 *
100 : 기록 장치 101 : 인코더
102 : 변조기 103 : 기록 회로
104 : 제 1 인코딩 회로 105 : 제 2 인코딩 회로
106 : 변조 회로(106) 107 : 동기화 신호 생성 회로
108 : 인터리빙 회로 109 : 사용자 데이터

Claims (2)

  1. 기록 방법에 있어서,
    제 1 에러 정정 코드들 및 제 2 에러 정정 코드들을 인터리빙하는 단계로서,
    상기 제 1 에러 정정 코드들은,
    행 방향으로 제 1 미리 결정된 사이즈의 제 1 데이터를 제 1 미리 결정된 수로 나눔으로써 획득된 제 1 정보 부분; 및
    상기 제 1 정보 부분에 부가된 제 1 패리티를 갖고,
    상기 제 1 에러 정정 코드들은 갈루아 필드(Galois field)의 리드-솔로몬 코드들을 사용하여 인코딩되며,
    상기 제 2 에러 정정 코드들은,
    상기 행 방향으로 제 2 미리 결정된 사이즈의 제 2 데이터를 제 2 미리 결정된 수로 나눔으로써 획득된 제 2 정보 부분; 및
    상기 제 2 정보 부분에 부가된 제 2 패리티를 갖고,
    상기 제 1 에러 정정 코드들은 갈루아 필드의 리드-솔로몬 코드들을 사용하여 인코딩되는, 상기 인터리빙 단계;
    상기 인터리빙된 제 1 에러 정정 코드들 및 제 2 에러 정정 코드들을 상기 행 방향으로 나누는 단계;
    나누어진 행들을 연속적으로 연결하는 단계;
    RLL 코드들의 변조 코드들을 사용하여 상기 연결된 행들을 디지털적으로 변 조하는 단계; 및
    상기 변조된 행들을 디스크상에 기록하는 단계를 포함하고,
    상기 제 1 및 제 2 에러 정정 코드들의 정정 능력에 대해서,
    d ≥2ㆍt + 1이 수립되고, 여기서 "d"는 각 코드 간의 최소 거리를 나타내고, 상기 "t"는 상기 가능한 정정들의 수를 나타내며,
    d ≥2ㆍt + e + 1이 수립되고, 여기서 "e"는 소거 정정들의 수를 나타내며,
    상기 제 1 데이터는 AV 데이터, 텍스트 데이터, 및 애플리케이션 프로그램 데이터를 포함하고,
    상기 제 2 데이터는 어드레스 정보 및 카피라이트 관리 정보를 포함하는, 기록 방법.
  2. 제 1 항에 따른 기록 방법을 사용하여 데이터가 기록되는 기록 매체를 제조하는 제조 방법, 상기 제조 방법을 수행하기 위한 컴퓨터 프로그램, 또는 상기 제조 방법을 수행하기 위한 제조 설비.
KR1020087031935A 2001-07-19 2002-07-16 기록 방법, 광 디스크, 및 재생 장치 KR100923871B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2001-220510 2001-07-19
JP2001220510 2001-07-19

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020087024773A Division KR100887895B1 (ko) 2001-07-19 2002-07-16 기록 매체, 기록 및 재생 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020097017307A Division KR100932633B1 (ko) 2001-07-19 2002-07-16 기록 방법, 광 디스크, 및 재생 장치

Publications (2)

Publication Number Publication Date
KR20090007646A true KR20090007646A (ko) 2009-01-19
KR100923871B1 KR100923871B1 (ko) 2009-10-27

Family

ID=19054319

Family Applications (8)

Application Number Title Priority Date Filing Date
KR1020097017307A KR100932633B1 (ko) 2001-07-19 2002-07-16 기록 방법, 광 디스크, 및 재생 장치
KR1020077015510A KR100859279B1 (ko) 2001-07-19 2002-07-16 기록 매체, 기록 및 재생 장치
KR1020097022521A KR100949677B1 (ko) 2001-07-19 2002-07-16 기록 방법, 광 디스크, 및 재생 장치
KR1020077005896A KR100781916B1 (ko) 2001-07-19 2002-07-16 기록 매체, 및 기록 및 재생 장치
KR1020087012857A KR100872011B1 (ko) 2001-07-19 2002-07-16 기록 매체, 및 기록 및 재생 장치
KR1020047000894A KR100848797B1 (ko) 2001-07-19 2002-07-16 기록 매체, 재생 장치 및 기록 장치
KR1020087024773A KR100887895B1 (ko) 2001-07-19 2002-07-16 기록 매체, 기록 및 재생 장치
KR1020087031935A KR100923871B1 (ko) 2001-07-19 2002-07-16 기록 방법, 광 디스크, 및 재생 장치

Family Applications Before (7)

Application Number Title Priority Date Filing Date
KR1020097017307A KR100932633B1 (ko) 2001-07-19 2002-07-16 기록 방법, 광 디스크, 및 재생 장치
KR1020077015510A KR100859279B1 (ko) 2001-07-19 2002-07-16 기록 매체, 기록 및 재생 장치
KR1020097022521A KR100949677B1 (ko) 2001-07-19 2002-07-16 기록 방법, 광 디스크, 및 재생 장치
KR1020077005896A KR100781916B1 (ko) 2001-07-19 2002-07-16 기록 매체, 및 기록 및 재생 장치
KR1020087012857A KR100872011B1 (ko) 2001-07-19 2002-07-16 기록 매체, 및 기록 및 재생 장치
KR1020047000894A KR100848797B1 (ko) 2001-07-19 2002-07-16 기록 매체, 재생 장치 및 기록 장치
KR1020087024773A KR100887895B1 (ko) 2001-07-19 2002-07-16 기록 매체, 기록 및 재생 장치

Country Status (9)

Country Link
US (10) US7111222B2 (ko)
EP (5) EP2320423A1 (ko)
JP (5) JP3993035B2 (ko)
KR (8) KR100932633B1 (ko)
CN (4) CN101165800B (ko)
AT (1) ATE534993T1 (ko)
AU (1) AU2002317513A1 (ko)
ES (1) ES2375104T3 (ko)
WO (1) WO2003009289A2 (ko)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3993035B2 (ja) * 2001-07-19 2007-10-17 松下電器産業株式会社 データ記録方法、記録媒体、および再生装置
JP2003346432A (ja) * 2002-05-22 2003-12-05 Internatl Business Mach Corp <Ibm> データ記憶装置およびデータ処理方法
US7178088B2 (en) * 2002-11-18 2007-02-13 Matsushita Electric Industrial Co., Ltd. Method and circuit for error correction, error correction encoding, data reproduction, or data recording
WO2004097812A1 (ja) 2003-04-30 2004-11-11 Ricoh Company, Ltd. 情報記録方法及び装置、情報再生方法及び装置、並びに記録媒体
CN100433169C (zh) * 2003-06-13 2008-11-12 联发科技股份有限公司 线性区段码修正系统与方法
JP2005293724A (ja) * 2004-03-31 2005-10-20 Sanyo Electric Co Ltd 誤り箇所の検出方法、その方法を利用する誤り検出回路、誤り訂正回路、および再生装置
DE102004045000A1 (de) * 2004-09-16 2006-03-30 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Sender zum Senden von Informationsdaten und Empfänger zum Empfangen von Informationsdaten
US7281193B2 (en) 2004-09-27 2007-10-09 Mediatek Inc. Method and apparatus for decoding multiword information
JP4577123B2 (ja) * 2005-07-01 2010-11-10 ソニー株式会社 エラー訂正処理装置、エラー訂正処理方法、再生装置
JP4583294B2 (ja) * 2005-11-25 2010-11-17 東芝ストレージデバイス株式会社 誤り訂正装置、誤り訂正プログラム、及び誤り訂正方法
US7685494B1 (en) * 2006-05-08 2010-03-23 Marvell International, Ltd. Error correction coding for varying signal-to-noise ratio channels
US7577029B2 (en) * 2007-05-04 2009-08-18 Mosaid Technologies Incorporated Multi-level cell access buffer with dual function
JP2008300020A (ja) * 2007-06-04 2008-12-11 Toshiba Corp 再生装置
JP2009048737A (ja) * 2007-08-22 2009-03-05 Sanyo Electric Co Ltd エラー表示回路、エラー推定回路およびデータ再生装置
US7907070B2 (en) * 2008-09-12 2011-03-15 Sharp Laboratories Of America, Inc. Systems and methods for providing unequal error protection using embedded coding
JP5142045B2 (ja) * 2008-12-25 2013-02-13 日本電気株式会社 ディスクアレイ装置
US8560898B2 (en) * 2009-05-14 2013-10-15 Mediatek Inc. Error correction method and error correction apparatus utilizing the method
US8239737B2 (en) * 2009-12-10 2012-08-07 Intel Corporation Data line storage and transmission utilizing both error correcting code and synchronization information
JP2011199414A (ja) * 2010-03-17 2011-10-06 Toshiba Corp 素材収録装置及び素材収録方法
US8645789B2 (en) * 2011-12-22 2014-02-04 Sandisk Technologies Inc. Multi-phase ECC encoding using algebraic codes
US20140006897A1 (en) * 2012-06-29 2014-01-02 International Business Machines Corporation Correction of structured burst errors in data
US9489252B1 (en) 2013-11-08 2016-11-08 Amazon Technologies, Inc. File recovery using diverse erasure encoded fragments
US10027347B2 (en) * 2014-03-28 2018-07-17 Thomson Licensing Methods for storing and reading digital data on a set of DNA strands
EA034692B1 (ru) 2014-03-31 2020-03-06 Бёрингер Ингельхайм Ветмедика Гмбх Улучшенные транспортные молекулы модулярного антигена и их применение
US9753807B1 (en) 2014-06-17 2017-09-05 Amazon Technologies, Inc. Generation and verification of erasure encoded fragments
US9489254B1 (en) * 2014-09-29 2016-11-08 Amazon Technologies, Inc. Verification of erasure encoded fragments
US9552254B1 (en) 2014-09-29 2017-01-24 Amazon Technologies, Inc. Verification of erasure encoded fragments
DE112015006157T5 (de) 2015-02-12 2017-11-09 Mitsubishi Electric Corp. Zugsteuerungssystem, Basisstations-Steuervorrichtung, Boden-Drahtlosbasisstation und fahrzeugseitige Drahtlosstation
CN108136000B (zh) 2015-09-30 2022-11-08 勃林格殷格翰动物保健有限公司 经改良的模块化抗原转运分子及其在动物中的用途
JP6778896B2 (ja) 2016-03-10 2020-11-04 パナソニックIpマネジメント株式会社 光ディスク装置及び光ディスク
DE102017223776A1 (de) * 2017-12-22 2019-06-27 Robert Bosch Gmbh Teilnehmerstation für ein serielles Kommunikationsnetzwerk und Verfahren zur Korrektur von Einzelfehlern in einer Nachricht eines seriellen Kommunikationsnetzwerks

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4472517A (en) * 1983-02-11 1984-09-18 Mobil Oil Corporation Preparation of metal-containing zeolite catalysts of increased stability and activity
JP2533076B2 (ja) * 1983-04-30 1996-09-11 ソニー株式会社 エラ−訂正のための符号化方法
JPS6029073A (ja) * 1983-06-17 1985-02-14 Hitachi Ltd ディジタル信号構成方式
US4653051A (en) 1983-09-14 1987-03-24 Matsushita Electric Industrial Co., Ltd. Apparatus for detecting and correcting errors on product codes
NL8400630A (nl) * 1984-02-29 1985-09-16 Philips Nv Decodeerinrichting voor een stroom van codesymbolen die woordsgewijze beschermd zijn door een dubbele reed-solomon-code met een minimum hamming-afstand van 5 over de codesymbolen en een verbladeringsmechanisme tussen de beide codes, alsmede speler voorzien van zo een decodeerinrichting.
JPH0697542B2 (ja) * 1985-05-14 1994-11-30 松下電器産業株式会社 インタ−リ−ブ回路
JP2621149B2 (ja) * 1986-12-19 1997-06-18 松下電器産業株式会社 情報記録再生装置
DE69027778T2 (de) * 1990-12-14 1997-01-23 Ibm Koordinatenprozessor für ein Rechnersystem mit einer Zeigeranordnung
US5600672A (en) * 1991-03-27 1997-02-04 Matsushita Electric Industrial Co., Ltd. Communication system
JPH05290522A (ja) 1992-04-07 1993-11-05 Mitsubishi Electric Corp 回転ヘッド形ディジタル信号再生装置
JP3318841B2 (ja) * 1992-08-20 2002-08-26 ソニー株式会社 再生装置および再生方法
JPH07312041A (ja) * 1994-05-17 1995-11-28 Sony Corp ディジタル信号再生装置
US6141485A (en) * 1994-11-11 2000-10-31 Mitsubishi Denki Kabushiki Kaisha Digital signal recording apparatus which utilizes predetermined areas on a magnetic tape for multiple purposes
GB2295946B (en) * 1994-12-01 1999-09-29 Mitsubishi Electric Corp Digital signal recording device,digital signal playback device,and digital signal decoding device therefor
JP2882302B2 (ja) * 1995-02-24 1999-04-12 株式会社日立製作所 情報の記録方法及び再生方法
KR0170298B1 (ko) * 1995-10-10 1999-04-15 김광호 디지탈 비디오 테이프의 기록 방법
JP3394119B2 (ja) * 1995-10-17 2003-04-07 沖電気工業株式会社 誤り訂正符号化装置、誤り訂正復号化装置及び通信システム
US6112324A (en) * 1996-02-02 2000-08-29 The Arizona Board Of Regents Acting On Behalf Of The University Of Arizona Direct access compact disc, writing and reading method and device for same
US7046694B2 (en) * 1996-06-19 2006-05-16 Digital Radio Express, Inc. In-band on-channel digital broadcasting method and system
JP3362146B2 (ja) * 1996-07-03 2003-01-07 松下電器産業株式会社 再生装置および記録再生装置
JPH10172243A (ja) * 1996-12-11 1998-06-26 Sony Corp 円盤状記録媒体および円盤状記録媒体再生装置
US5983385A (en) * 1997-08-14 1999-11-09 Ericsson Inc. Communications systems and methods employing parallel coding without interleaving
JPH11297000A (ja) * 1998-04-03 1999-10-29 Toshiba Corp データ生成方法及びデータ生成装置
JP4224875B2 (ja) 1998-07-17 2009-02-18 ソニー株式会社 光ディスク、光ディスク記録装置、光ディスクの記録方法、光ディスクの再生装置、及び、光ディスクの再生方法
PT1040583E (pt) 1998-07-27 2008-07-04 Sony Corp Codificação de informação de multipalavras através de entrelaçamento de palavras
US6076774A (en) * 1998-08-12 2000-06-20 Hughes Electronics Corporation Fuel and thermal optimal spiral earth acquisition
EP1001635B1 (en) * 1998-11-09 2008-02-13 Sony Corporation Data recording apparatus and method
JP4031136B2 (ja) * 1999-01-14 2008-01-09 株式会社東芝 符号化・復号化装置及びディスク記憶装置
JP2001118340A (ja) * 1999-10-20 2001-04-27 Sony Corp 記録再生装置及び方法、並びに記録媒体
JP3841990B2 (ja) * 1999-12-07 2006-11-08 三菱電機株式会社 Fecフレーム構成方法およびfec多重化装置
JP3668673B2 (ja) * 2000-06-09 2005-07-06 株式会社日立コミュニケーションテクノロジー エラー訂正符号の構成方法、復号方法、伝送装置、ネットワーク
JP3993035B2 (ja) * 2001-07-19 2007-10-17 松下電器産業株式会社 データ記録方法、記録媒体、および再生装置

Also Published As

Publication number Publication date
CN101145374B (zh) 2010-06-09
KR100781916B1 (ko) 2007-12-04
KR20070086966A (ko) 2007-08-27
JP4268619B2 (ja) 2009-05-27
US20080065949A1 (en) 2008-03-13
JP3993035B2 (ja) 2007-10-17
US7111222B2 (en) 2006-09-19
EP2309509A1 (en) 2011-04-13
US7493546B2 (en) 2009-02-17
KR100872011B1 (ko) 2008-12-05
US20060184857A1 (en) 2006-08-17
KR100949677B1 (ko) 2010-03-26
JP2003123394A (ja) 2003-04-25
US20040257900A1 (en) 2004-12-23
EP1410390A2 (en) 2004-04-21
KR20040023665A (ko) 2004-03-18
JP4814925B2 (ja) 2011-11-16
EP1410390B1 (en) 2011-11-23
EP2388782A1 (en) 2011-11-23
EP2320423A1 (en) 2011-05-11
US7653866B2 (en) 2010-01-26
AU2002317513A1 (en) 2003-03-03
WO2003009289A3 (en) 2003-12-31
JP2006202473A (ja) 2006-08-03
KR20080095308A (ko) 2008-10-28
CN101165800B (zh) 2010-08-18
CN100358038C (zh) 2007-12-26
CN101145374A (zh) 2008-03-19
US20080065951A1 (en) 2008-03-13
KR100932633B1 (ko) 2009-12-21
US20080065950A1 (en) 2008-03-13
ES2375104T3 (es) 2012-02-24
ATE534993T1 (de) 2011-12-15
JP3621090B1 (ja) 2005-02-16
KR20090091832A (ko) 2009-08-28
KR20070048244A (ko) 2007-05-08
CN101165800A (zh) 2008-04-23
KR100859279B1 (ko) 2008-09-19
KR20090117910A (ko) 2009-11-13
WO2003009289A2 (en) 2003-01-30
JP2009048763A (ja) 2009-03-05
US20060236193A1 (en) 2006-10-19
US20070300122A1 (en) 2007-12-27
JP2011018436A (ja) 2011-01-27
KR100923871B1 (ko) 2009-10-27
CN101145375A (zh) 2008-03-19
KR100848797B1 (ko) 2008-07-28
JP2005063652A (ja) 2005-03-10
EP2367173A1 (en) 2011-09-21
US20070300124A1 (en) 2007-12-27
US7281191B2 (en) 2007-10-09
US7284180B2 (en) 2007-10-16
US7272772B2 (en) 2007-09-18
CN1556990A (zh) 2004-12-22
US20060206782A1 (en) 2006-09-14
KR100887895B1 (ko) 2009-03-11
KR20080058507A (ko) 2008-06-25
US20100131821A1 (en) 2010-05-27

Similar Documents

Publication Publication Date Title
KR100887895B1 (ko) 기록 매체, 기록 및 재생 장치
JP2005209286A (ja) データ記録方法、記録媒体及び再生装置

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
A107 Divisional application of patent
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120928

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20131001

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20141002

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150917

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160922

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170920

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20180920

Year of fee payment: 10