KR20080051471A - Atca 시스템에서 ipmi 메시지를 이용한 보드의상태 정보 제공 방법 및 그 장치 - Google Patents

Atca 시스템에서 ipmi 메시지를 이용한 보드의상태 정보 제공 방법 및 그 장치 Download PDF

Info

Publication number
KR20080051471A
KR20080051471A KR1020060122634A KR20060122634A KR20080051471A KR 20080051471 A KR20080051471 A KR 20080051471A KR 1020060122634 A KR1020060122634 A KR 1020060122634A KR 20060122634 A KR20060122634 A KR 20060122634A KR 20080051471 A KR20080051471 A KR 20080051471A
Authority
KR
South Korea
Prior art keywords
board
main processor
ipmc
status information
message
Prior art date
Application number
KR1020060122634A
Other languages
English (en)
Other versions
KR100848316B1 (ko
Inventor
이상연
송광석
권율
김봉태
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020060122634A priority Critical patent/KR100848316B1/ko
Publication of KR20080051471A publication Critical patent/KR20080051471A/ko
Application granted granted Critical
Publication of KR100848316B1 publication Critical patent/KR100848316B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication

Abstract

본 발명은 ATCA(Advanced Telecom Computing Architecture) 시스템에서 IPMI (Intelligent Platform Management Interface) 메시지를 이용한 보드의 상태 정보 제공 방법 및 그 장치에 관한 것으로, 현재 AdvancedTCA 시스템에서 별도의 하드웨어 추가나 수정 없이 보드의 실, 탈장 여부나 보드의 전원 인가 여부 등의 보드 상태 정보를 IPMI 메시지를 이용하여 주 프로세서에게 제공할 수 있는 시스템 및 그 구성에 관한 것이다. ATCA 시스템에서는 상기 시스템 내에 보드들이 각 보드의 상태 정보를 주 프로세서에게 전송하기 위해서는 각 보드와 주 프로세서가 장착된 보드 간 백플레인을 통한 전용의 핀들이 서로 연결되어야 하는데, 현재 AdvancedTCA 규격에 따르면 백프레인에 연결되는 커넥터는 Zone 1, Zone 2, Zone 3의 핀들로 기할당되어 있어, 상기 보드 상태 정보를 제공하기 위해서 추가의 핀을 할당받는 것이 요구되어 진다. 이에 본 발명은 IMPI 메시지를 이용하는 방법으로 추가의 하드웨어적인 장비 없이도 개방형 표준 하드웨어 플랫폼을 정의함으로써 서로 다른 시스템 제조사 간 또는 서로 다른 기능 모듈 간에 원활한 상호 연동성을 가진 보드 상태 제공 방법 및 장치를 제공할 수 있게 되는 것이다.
Figure P1020060122634
ATCA(Advanced TCA), IMPI 메시지, IPMC, CPLD, FPGA

Description

ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법 및 그 장치{Method and Apparatus for providing the board status to the main processor by using IPMI messages over the AdvancedTCA system}
도 1은 일반적인 AdvancedTCA 시스템의 관리 구조를 나타내는 도면이며,
도 2는 일반적인 AdvancedTCA 시스템 중 14슬롯의 이중화된 RP 시스템에서 보드의 실, 탈장 정보를 상기 RP로 제공하기 위한 백플레인의 구성도를 나타내는 도면이며,
도 3은 본 발명에 따른 AdvancedTCA 시스템에서 RP 보드의 내부 구성을 나타내는 도면이며,
도 4는 본 발명에 따른 AdvancedTCA 시스템에 정의된 패브릭 인터페이스가 풀 메쉬 형태인 경우의 데이터 백플레인의 형상도이며,
도 5는 본 발명의 바람직한 일실시예에 따른 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법에 대한 플로우 차트이며,
도 6은 본 발명의 바람직한 일실시예에 따른 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치를 포함하는 ATCA 시스템의 구성도이며,
도 7은 본 발명의 바람직한 일실시예에 따른 IPMI 스펙에 정의된 Get Sensor Reading 메시지를 나타내는 도면이며,
도 8은 본 발명의 바람직한 일실시예에 따른 IPMI 메시지를 사용하는 IPMC ,CPLD/FPGA 및 주 프로세서를 장착한 AdvancedTCA 상의 보드 구성을 나타내는 도면이며,
도 9는 본 발명의 바람직한 일실시예에 따른 주 프로세서와 IPMC로만 구성된 AdvancedTCA 상의 보드 구성을 나타내는 도면이다.
본 발명은 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법 및 그 장치에 관한 것으로, 현재의 AdvancedTCA 시스템에서 별도의 하드웨어 추가나 수정 없이 보드의 실, 탈장 정보나 보드의 전원 인가 여부와 같은 보드의 상태 정보를 IPMI 메시지를 이용하여 주 프로세서에게 제공하는 ATCA 시스템 구성에 관한 것이다.
현재 시스템의 하드웨어적인 측면에서 점차 표준으로 자리를 잡아가고 있는 AdvancedTCA는 현재 제 외국의 100개 이상의 주요 통신 시스템 업체와 PICMG가 공동으로 PICMG 3.x, AdvancedTCA 규격을 개발하여 많은 장비 제조사 및 통신사업자들이 점차 이를 적용하려고 하는 추세이다. AdvancedTCA 규격의 궁극적인 목표는 캐리어급의 통신 어플리케이션을 위한 고 가용성의 하드웨어 플랫폼을 제공하는데 있다. 이러한 목표에 부합하여 향후, 재외국은 물론 국내의 통신사업자조차도 AdvancedTCA 규격을 준하는 통신 시스템을 사용하려는 추세이며 또한, 새로이 개발 될 통신 시스템은 당연히 Advanced-TCA 규격에 따르는 시스템 구조를 취하고 있다.
그러나, AdvancedTCA 시스템에서는 시스템 내에 장착된 모든 보드들이 주 프로세서에게 보드의 상태 정보를 제공하기 위해서는 백플레인에 연결된 커넥터에 이러한 정보를 제공하기 위한 여분의 핀들을 가지고 있어야 한다.
그러나 AdvancedTCA 시스템에서 위와 같은 정보를 제공하기 위해서는 백플레인에 연결된 커넥터에 이러한 정보를 제공하기 위한 여분의 핀들을 가지고 있어야 한다. AdvancedTCA 규격에 따르면, 백프레인에 연결되는 커넥터는 Zone 1, Zone 2, Zone 3로 구분되며 Zone 1, Zone 2 영역은 기 정의된 핀들로 다른 핀으로의 사용이 불가능하고 Zone 3 영역도 주로 RTM(Rear Transfer Module)과 연결되는 핀들로 할당하기 때문에 위와 같은 보드 상태 정보를 제공하기 위한 영역으로는 적합하지 않는 문제점이 있다. 또한 현재의 AdvancedTCA 규격에서는 하드웨어의 추가 또는 변경 없이는 서로 다른 시스템 제조사 또는 서로 다른 기능 모듈 간에 원활한 상호 연동성 제공에 그 한계가 있게 된다.
본 발명은 상기 기술적 과제를 해결하기 위해 개방형 표준 하드웨어 플랫폼을 정의한 현재의 AdvancedTCA 규격에서 서로 다른 시스템 제조사 간 또는 서로 다른 기능 모듈 간에 원활한 상호 연동성을 제공하는데 그 목적을 두고 상기 보드의 상태 정보 제공 방법으로 AdvancedTCA에 정의된 시스템의 규격을 그대로 준수하면서 시스템의 하드웨어 추가 및 수정 없이 IPMI 메시지를 이용하는 방법으로 상호 연동성을 제공할 수 있는 AdvancedTCA 시스템의 구성 방안을 제시하고자 한다.
상기 기술적 과제를 달성하기 위한 본 발명의 바람직한 일실시예로 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법은 ATCA(Advanced Telecom Computing Architecture) 시스템의 주 프로세서를 장착한 제 1보드가 상기 시스템 내 다른 보드인 제 2보드로 상기 제 2보드의 하드웨어 상태 정보를 요구하는 단계, 상기 제 1보드가 상기 제 1보드에 장착된 IPMC(Intelligent Protocol Management Controller)와 상기 제 2보드 내 IPMC간의 IPMB(Intelligent Platform Management Bus)를 이용한 통신으로 상기 제 2보드의 하드웨어 상태 정보를 포함한 IPMI(Intelligent Platform Management Interface) 메시지를 수신하는 단계 및 상기 제 1보드 내 IPMC가 상기 수신한 IPMI 메시지를 상기 제 1 보드 내 상기 주 프로세서로 전달하는 단계를 포함하여 구성된다.
상기 기술적 과제를 달성하기 위한 본 발명의 바람직한 일실시예로 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치는 ATCA(Advanced Telecom Computing Architecture) 시스템 내 각 보드들의 하드웨어 상태 정보를 요구하거나 상기 각 보드들로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서, 상기 주 프로세서로부터 상기 하드웨어 상태 정보 요구를 수신하여 상기 수신된 하드웨어 상태 정보 요구를 IPMI(Intelligent Platform Management Interface) 메시지 형태로 상기 시스템 내 각 보드들로 전송하고, 상기 각 보드들의 하드웨어 상태 정보를 수신하여 상기 주 프로세서로 제공하는 IPMC(Intelligent Protocol Management Controller) 및 상기 주 프로세서와 상기 IPMC의 중간에 위치 하여 상기 주 프로세서의 상기 하드웨어 상태 정보 요구를 상기 IPMC로 전달하고 상기 IPMC가 수신한 상기 각 보드들의 하드웨어 상태 정보를 상기 주 프로세서로 전달하는 CPLD(Complex Programmable Logic Device) 또는 FPGA(Field Programmable Gate Array) 칩을 포함하여 구성된다.
상기 기술적 과제를 달성하기 위한 본 발명의 바람직한 또 다른 일실시예로 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치는 ATCA(Advanced Telecom Computing Architecture) 시스템 내 각 보드들에 대한 하드웨어 상태 정보 요구를 IPMI(Intelligent Platform Management Interface) 메시지 형태로 생성하거나 상기 각 보드로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서 및 상기 주 프로세서로부터 직접 통신 버스를 통하여 상기 생성된 IPMI 메시지를 수신하여 상기 시스템 내 각 보드들로 브릿지 기능을 수행하여 전송하거나, 상기 각 보드들로부터 상기 각 보드들의 하드웨어 상태 정보를 IPMI 메시지 형태로 수신하여 상기 주 프로세서에 제공하는 IPMC(Intelligent Protocol Management Controller)를 포함하여 구성된다.
이하 상기 첨부된 도면을 참조하면, 본 발명의 바람직한 실시예에 대하여 살펴보고자 한다.
도 1은 일반적인 AdvancedTCA 시스템의 관리 구조를 나타내는 도면이다.
도 1을 참조하면, 일반적으로 셀프 매니저(shelf manager,101)를 제외한 모든 보드들(102)은 보드 자체의 전원, 센서 그리고 백플레인으로 연결된 포트와 같은 기능을 제어하는 IPMC(Intelligent Protocol Management Controller,103)를 장 착하고 있으며 상기 셀프 매니저(101)는 IPMB 버스(104)로 연결된 IPMC(103)를 통하여 모든 보드(102)들을 관리 및 제어한다.
AdvancedTCA 시스템은 IPMI(Intelligent Platform Management Interface) 규격을 따르는 하드웨어 관리 기능을 필수적으로 지원하여야 하며 AdvancedTCA 시스템의 Shelf-external system management 기능(105)은 셀프 매니저가 지원하고 있는 SNMP, IPMI over RMCP, CLI, Web 인터페이스를 적절히 활용하여 외부 망에 접속한 관리자에게 시스템의 하드웨어 관리 기능을 제공할 수 있게 된다.
본 발명은 그 실시예로서 이러한 AdvancedTCA에 정의된 규격을 그대로 준수하면서 AdvancedTCA 시스템에 별도의 하드웨어 추가나 수정 없이 기존의 시스템에서 제공하던 보드의 하드웨어 상태 정보를 주 프로세서가 장착된 보드에게 제공하기 위한 AdvancedTCA 시스템 구성 방법을 제시할 수 있다.
현재 기존의 시스템은 제조하는 회사마다 각기 다른 랙과 백플레인 등 다양한 구조를 갖고 있지만 주 프로세서가 시스템에 실장된 각 보드의 상태 정보를 관리하는 것은 동일하게 유지되어 왔다. 그 중에 보드의 실, 탈장 여부와 전원의 인가 여부는 주로 하드웨어 레벨에서 이루어졌으며 각 보드와 주 프로세서의 보드 간에는 백플레인을 통하여 적어도 두 개 이상의 핀이 서로 연결되어 각 보드의 상태 정보를 제공하는 구조였기 때문에 상기 정보를 제공하기 위해서는 랙에 설치되는 백플레인에 데이터 경로를 제외한 별도의 경로를 추가하여 라우팅하여야 한다.
예를 들면, 14슬롯을 보유한 시스템인 경우에 보드의 실, 탈장 여부와 전원의 인가 여부에 대한 정보를 제공하기 위해서는 주프로세서를 장착한 보드 하나를 제외한 13개의 슬롯에서 상기 주프로세서로 2가지 정보를 전달하여 26개의 라우팅이 백플레인을 통하여 이루어진다. 관련하여 이하 도면에서 자세히 설명하고자 한다.
도 2는 일반적인 AdvancedTCA 시스템 중 14슬롯의 이중화된 RP 시스템에서 보드의 실, 탈장 정보를 상기 RP로 제공하기 위한 백플레인의 구성도를 나타내는 도면이다.
이는 14슬롯의 이중화된 RP(Routing Processor, 201) 시스템에서 보드의 실, 탈장 정보(202)를 RP(Routing Processor, 201)로 제공하기 위한 백플레인의 구성도 일례를 나타낸 것이다.
이중화된 RP를 위해서 백플레인은 같은 정보를 두 개의 RP에게 동시에 제공하여야 하므로 단중화된 시스템의 백플레인(13개의 라우팅)에 비해 두 배의 라우팅이 요구되어 총 26개의 라우팅이 필요하다. 도 2의 일례에서는 각각의 RP 에 별도의 라우팅이 이루어지는 것(202, 203)을 나타내고 있다. 만약, 보드의 실, 탈장 정보 이외에 보드 전원의 인가 여부에 대한 정보를 제공하기 위해서는 각 보드당 별도의 라우팅이 하나 더 필요하게 되고 백플레인에서는 도 2에 비해서 두 배의 라우팅을 요구하므로 총 52개의 라우팅이 필요하게 된다.
도 3은 본 발명에 따른 AdvancedTCA 시스템에서 RP 보드의 내부 구성을 나타내는 도면이다.
이는 일반적인 시스템에서 RP 보드(301)의 내부 구성도의 일례로써 백플레인에서 입력된 보드의 실, 탈장 정보 및 보드 전원의 인가 여부에 대한 정보를 처리 하는 보드의 내부 블록도를 나타낸 것이다. 백플레인 커넥터(302)에서 입력된 정보는 CPLD 또는 FPGA 칩(303)으로 연결되며 주 프로세서(304)는 CPLD 또는 FPGA 칩(303)과 로컬 버스 또는 PCI 버스 등과 같은 통신 버스(305)로 연결한다. 주 프로세서는 이러한 통신 버스를 통하여 CPLD 또는 FPGA 칩(303)을 연결하여 백플레인을 통하여 제공되는 정보를 읽어서 각각의 보드의 상태 정보를 관리할 수 있다.
각 보드에서 제공하는 상태 정보는 하드웨어로 구성되는 구조로써 일례의 방법으로 보드의 실, 탈장 정보는 Pull-Down저항으로 처리하고 보드 전원의 인가 여부에 대한 정보는 Pull-Up저항으로 처리할 수 있다.
도 4는 본 발명에 따른 AdvancedTCA 시스템에 정의된 패브릭 인터페이스가 풀 메쉬 형태인 경우의 데이터 백플레인의 형상도이다.
현재의 AdvancedTCA 규격은 하드웨어 및 셀프 매니저의 기능에 그 중점을 두고 있으며 허브 슬롯의 구조에 따라서 다양한 데이터 백플레인 구조(풀 메쉬, 듀얼 스타 등)를 정의하고 있다.
도 4를 참조하면, AdvancedTCA 규격에 정의된 백플레인(401) 형상 중에서 패브릭 인터페이스(402)가 풀 메쉬 형태인 데이터 백플레인(401) 형상을 나타낸 것이다. 여기서 Zone 1 영역에 할당된 핀들은 IPMB 버스 및 전원을 연결하기 위한 것으로 모든 슬롯에서 동일한 핀 맵 구조를 갖는다. Zone 2 영역에는 베이스 인터페이스(403)와 패브릭 인터페이스(402) 및 업데이트 포트(404) 등으로 할당되어 있으며 허브 슬롯(405)을 제외한 모든 슬롯에서 동일한 핀 맵 구조를 갖는다.
허브 슬롯(405)은 가운데 두 슬롯을 차지하고 있으며 베이스 인터페이 스(403)와 패브릭 인터페이스(402)를 통하여 각각의 노드 슬롯(406)과 연결되는 중심 기능을 수행한다. 베이스 인터페이스(403) 구조는 패브릭 인터페이스(402) 구조와 동일한 형상을 갖는다.
또한, 모든 데이터 백플레인 구조에서 이중화된 허브 스위치(405)의 첫 번째 베이스 인터페이스(Shmc)는 셀프 매니저의 이더넷 포트와 연결되도록 정의되어 있다. AdvancedTCA 규격에 정의된 데이터 백플레인 이외에도 셀프를 구성하는 또 다른 백플레인을 제어 백플레인이라고 하며 주로 셀프 매니저, 알람 보드 및 팬을 실장하기 위한 슬롯을 제공한다. 그리고, 이 제어 백플레인은 셀프 구성에 따라서 다양한 형태를 가질 수 있으며 주로 IPMB 버스와 셀프 매니저의 이더넷 포트를 데이터 백플레인과 상호 연결하는데 사용된다.
이와 같이, AdvancedTCA 규격은 Zone 1과 Zone 2 영역에 각각의 정의된 핀 맵을 기술하고 있으므로 기존의 시스템에서 사용된 상태 정보를 제공하기 위하여 Zone 1과 Zone 2 영역에 핀 맵을 할당할 수 없다. AdvancedTCA 시스템에는 Zone 2영역 위에 별도로 Zone 3 영역을 정의하여 RTM (Rear Transfer Module)보드를 사용하여 연결하는 경우에만 보드 제작자가 임의로 정의하여 사용할 수 있게 하였다.
그러므로, AdvancedTCA 시스템에서 제공하는 백플레인의 커넥터의 영역에서는 기존 시스템의 상태 정보를 제공하기 위한 핀 맵을 할당하기 어려운 문제뿐만 아니라 설사 새로운 핀 맵을 정의한다고 해도 새로운 백플레인을 제작한다는 것은 서로 다른 기능 모듈 간에 원활한 상호 연동성을 제공하기 위한 AdvancedTCA 시스템의 기본 취지에도 어긋나는 일이다.
예전의 시스템을 제작하는 업체에서는 랙과 백플레인을 사용하는 업체의 요구에 맞게 제작이 가능하여 보드의 상태 정보를 제공하기 위한 백플레인 및 랙의 수정이 쉬운 반면에, 현 AdvancedTCA 시스템은 랙과 백플레인을 제공하는 회사가 AdvancedTCA 규격에 적합하게 시스템을 생산하므로 기존에 사용하던 보드의 상태 정보 제공 방법을 그대로 이용할 수 없게 되었으며, 이에 본 발명은 개방형 표준 하드웨어 플랫폼을 정의함으로써 서로 다른 시스템 제조사 간 또는 서로 다른 기능 모듈간에 원활한 상호 연동성을 제공할 수 있게 된다.
시스템 제조사로서는 시스템의 모든 기능 모듈을 독자 개발하지 않아도 되기 때문에 시스템의 개발기간을 단축하고 특정 기능 모듈에 개발역량을 집중함으로써 시스템의 안정성 및 신뢰성을 확보함과 동시에 개발 비용을 절감할 수 있으며 뿐만 아니라 적기에 시장진입을 시도할 수 있게 된다. 또한 통신사업자로서는 기능 모듈별로 제조사를 달리하여 시스템을 구축할 수 있기 때문에 시스템 전체를 특정 제조사에 의존하게 되는 비합리성을 제거하고 표준화된 단일 플랫폼을 사용할 수 있어 지속적인 시스템의 업그레이드 및 운용의 효율성을 취할 수 있게 된다.
도 5는 본 발명의 바람직한 일실시예에 따른 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법에 대한 플로우 차트이다.
도 5를 참조하면, ATCA 시스템의 주 프로세서를 장착한 제 1보드가 상기 시스템 내 제 2보드로 상기 제 2보드의 하드웨어 상태 정보를 요구하면(501), 상기 제 1보드가 상기 제 1보드에 장착된 IPMC와 상기 제 2보드 내 IPMC간의 IPMB를 이용한 통신으로 상기 제 2보드의 하드웨어 상태 정보를 포함한 IPMI 메시지를 수신 하며(502), 이에 상기 제 1보드 내 IPMC가 상기 수신한 IPMI 메시지를 상기 제 1 보드 내 상기 주 프로세서로 전달하게 된다(503). 여기서 제 2보드의 하드웨어 상태 정보는 상기 제 2보드의 실, 탈장 여부 및/또는 전원 인가 여부에 대한 정보인 것으로 한다.
상기 제 2보드로의 요구(501)나 제 2보드로부터의 IPMI 메시지 수신(502)은 IPMB를 이용하나 시스템 상의 셀프 매니저(shelf manager)와는 무관하게 수행되며, 특히 상기 제 2보드로의 요구(501)는 IPMI 메시지를 이용하여 상기 제 2 보드로 전달된다. 또한 상기 제 2보드로의 요구(501)는 실제 주 프로세서가 상기 제 1보드 내 CPLD(Complex Programmable Logic Device) 또는 FPGA(Field Programmable Gate Array) 칩으로 상기 제 2보드의 하드웨어 상태 정보를 요구하면 상기 요구를 수신한 CPLD 또는 FPGA 칩이 상기 제 1 보드 내 IPMC로 상기 하드웨어 상태 정보를 요구하고 이에 상기 IPMC가 상기 하드웨어 상태 정보 요구를 IPMI 메시지 형태로 상기 제 2보드로 전송하는 과정으로 구성된다. 여기서 상기 주프로세서는 주기적으로 이러한 정보를 요구하게 되며, 제 1보드 내 IPMC가 상기 주프로세서의 요구 전에 미리 제 2보드로 상기 이러한 요구를 전송하여 시간을 절약할 수 있다.
이후 IPMC가 수신한(502) IPMI 메시지는 상기 제 1보드 내 CPLD나 FPGA 칩을 거쳐 상기 주 프로세서로 전달하거나, 상기 CPLD나 FPGA 칩의 내부 레지스터에 저장하여 주 프로세서가 이를 읽어가게 한다.
이와 같이 주고 받는 IPMI 메시지는 IPMI 스펙에 정의된 메시지로 표준화가 가능하며, 그 경우 제 1보드의 제 2보드로의 하드웨어 상태 정보 요구는 IPMI 스펙 의 Get Sensor Reading 메시지로 하며 제 1보드가 수신하게 되는 IPMI 메시지는 상기 Get Sensor Reading 메시지의 답장 메시지로 한다. 특징적으로 상기 Get Sensor Reading 메시지는 상기 제 2보드의 Sensor 번호를 포함하며, 상기 답장 메시지는 상기 제 2보드 내 Hot-Swap 센서의 상태 정보를 포함한다.
도 6은 본 발명의 바람직한 일실시예에 따른 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치를 포함하는 ATCA 시스템의 구성도이다.
이는 5슬롯으로 구성된 AdvancedTCA 시스템의 일례로써 IPMI 메시지를 이용하여 하드웨어 상태 정보 제공 방법을 위한 시스템 구성도를 나타낸 것이다. 이는물론 14 슬롯 AdvancedTCA 시스템인 경우에도 슬롯의 수 차이 이외에는 모든 구성이 동일하다.
도 6를 참조하면, 주 프로세서를 장착된 스위치 보드(이 예에서는 주 프로세서가 스위치에 장착됨, 601)가 이중화되어 있으며 IPMB 버스(602)는 AdvancedTCA 규격에서처럼 각 보드의 IPMC(603)와 Shelf Manager(605)를 서로 연결하며 안정된 IPMI 메시지를 전송하기 위하여 이중화된 구조를 갖는다. IPMB 버스(602)는 주로 각 보드의 IPMC(603, 604)와 Shelf Manager(605)간에 IPMI 메시지를 전송하는데 주 목적이 있다. Shelf Manager(605)는 각 보드의 IPMC(603, 604)에게 상태 정보를 요구하는 IPMI 메시지를 전송하고 각 보드의 IPMC(603, 604)는 Shelf Manager(605)에게 이에 해당하는 IPMI 답장 메시지를 전송한다.
본 발명은 앞서 설명한 바와 같이 이러한 IPMI 메시지를 이용하여 기존에 사용하던 하드웨어 상태 정보를 주 프로세서에 제공하는 방안이다. 스위치 보드(주 프로세서를 장착한 보드, 601)의 IPMC(604)가 다른 보드의 IPMC(603)에게 순차적으로 보드의 하드웨어 상태 정보를 요구하면 각 보드의 IPMC(603)가 보드의 상태 정보를 스위치 보드 (주 프로세서를 장착한 보드, 601)의 IPMC(604)에게 보고하도록 구성하는 것이다.
이때, 스위치 보드(주 프로세서를 장착한 보드, 601)의 IPMC(604)가 다른 보드의 IPMC(603)에게 보드의 상태 정보를 요구하는 IPMI 메시지는 일례로 IPMI 스펙에 정의된 IPMI 메시지중에 Get Sensor Reading 메시지(606)를 그대로 적용하는 것이 가능하다. 또한, 하드웨어 상태 정보를 위한 새로운 사용자 정의된 IPMI 메시지를 사용하여 IPMC간에 IPMI 메시지를 주고 받는 것도 가능하다. 이 메시지를 수신한 각 보드의 IPMC(603)는 IPMI 스펙에 정의된 Get Sensor Reading의 답장 메시지(607)를 스위치 보드의 IPMC(604)에게 전송한다. 이로서 표준 하드웨어 플랫폼을 정의한 AdvancedTCA 시스템에서 셀프 매니저의 관여없이 각 보드에 장착된 IPMC가 서로 간의 IPMI 메시지를 사용하여 플랫폼에 실장된 다른 보드의 하드웨어 상태 정보를 수집하고 이를 주 프로세서에게 제공할 수 있게 되는 것이다.
상기 IPMI 메시지의 송, 수신 방법은 IPMI 스펙에 적합한 방법으로 주 프로세서가 어떠한 다른 슬롯 위치에 장착되어 있어도 적용이 가능이다. 이러한 IPMB 버스를 이용하는 방법으로 기존에 사용하던 복잡한 백플레인의 라우팅이 필요하지 않게 되므로 백플레인의 수정 및 새로운 백플레인을 추가하지 않아도 되는 이점이 있게 된다.
도 7은 본 발명의 바람직한 일실시예에 따른 IPMI 스펙에 정의된 Get Sensor Reading 메시지를 나타내는 도면이다.
이는 Get Sensor Reading의 IPMI 스펙에 정의된 메시지 형식으로 요구 메시지의 형식(701)은 IPMI 메시지에 한 바이트의 Sensor 번호만 추가로 기록하면 되며 이는 수신하는 IPMC로 전송가능하게 된다. 답장 메시지 형식(702)은 메시지 내용에 따라서 메시지 길이가 달라지지만 보통 4바이트의 길이를 가진다. 본 발명의 실시예로 Get Sensor Reading의 답장 메시지(702)에서 4번째 바이트에 위치해 있는 보드의 정보(FRU Hot-Swap State, 703)에 따라서 다음과 같이 보드의 상태 정보를 정의할 수 있다.
이러한 정의는 시스템에 따라서 다르게 정의할 수 있다. Get Sensor Reading 의 답장 메시지를 전송하는 IPMC(603)는 보드의 Hot-Swap 센서의 상태 정보를 이 바이트에 실어서 하드웨어 상태 정보를 요구한 IPMC(604)에게로 전송한다.
하나의 예로 보드 실장은 M1 ~ M6으로 전원 인가는 M3, M4, M5로 전원 오프는 M1, M2, M6로 그리고 보드 탈장은 M0, M7, No ACK으로 나타낼 수 있다. 이러한 방안은 백플레인 및 기존에 존재하는 보드를 수정할 필요성이 없으며 단지 기존 보드의 상태 정보를 관리하기 원하는 주 프로세서를 장착한 보드만 수정하면 되는 것이다.
도 8은 본 발명의 바람직한 일실시예에 따른 IPMI 메시지를 사용하는 IPMC ,CPLD/FPGA 및 주 프로세서를 장착한 AdvancedTCA 상의 보드 구성을 나타내는 도면이다.
이는 주 프로세서를 장착한 AdvancedTCA 보드 구성도의 일례로써 내부 구성 에 따라서 주요 기능이 다른 칩으로 대치될 수도 있다. 상태 정보를 관리하는 스위치(주 프로세서를 장착한 보드, 801) 구성은 기존 시스템의 RP(Routing Processor)의 구성과 유사하여 주 프로세서(802)와 CPLD 또는 FPGA 칩(803) 이외에 단지 IPMC(804)만 더 추가된 형태를 갖는다. Zone 1 커넥터(805)에 IPMB 버스로 연결된 IPMC(804)에서 제공하는 정보를 IPMC(804)의 GPIO 핀 등으로 CPLD 또는 FPGA칩(803)에 연결(806)하고 주 프로세서(802)는 CPLD 또는 FPGA 칩(803)에 로컬 버스 또는 PCI 버스등의 통신 버스(807)를 연결한다.
주요 구성은 ATCA 시스템 내 각 보드들의 하드웨어 상태 정보를 요구하거나 상기 각 보드들로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서(802)와 상기 주 프로세서로부터 상기 하드웨어 상태 정보 요구를 수신하여 상기 수신된 하드웨어 상태 정보 요구를 IPMI 메시지 형태로 상기 시스템 내 각 보드들로 전송하고, 상기 각 보드들의 하드웨어 상태 정보를 수신하여 상기 주 프로세서로 제공하는 IPMC(804) 그리고 상기 주 프로세서의 상기 하드웨어 상태 정보 요구를 상기 IPMC로 전달하고 상기 IPMC가 수신한 상기 각 보드들의 하드웨어 상태 정보를 상기 주 프로세서로 전달하는 CPLD 또는 FPGA 칩(803)을 포함하는 것이다.
상기 구성하에 시스템에 장착된 보드의 상태 정보를 제공하는 방법은 다양하나 그 중 첫 번째 방법은 주 프로세서(802)가 일정한 간격으로 CPLD 또는 FPGA 칩(803)에 다른 보드들의 상태 정보를 요구하면 CPLD 또는 FPGA 칩(803)이 GPIO 핀을 통하여 IPMC(804)에게 다른 보드의 상태 정보를 요구하도록 구성하는 방법인데 이는 일정한 기간 이후에 주 프로세서가 CPLD 또는 FPGA 칩(803)에 접속하여 기 요 구된 상태 정보에 대한 답장을 얻어 가게 하는 방법이다.
그리고 두 번째 방법은 일정한 주기로 IPMC(804)가 미리 다른 보드의 상태 정보를 얻어서 GPIO 핀을 통하여 CPLD 또는 FPGA 칩(803)의 내부 레지스터에 저장하면 주 프로세서(802)는 통신 버스를 통하여 필요한 때에 CPLD 또는 FPGA 칩(803)의 내부 레지스터를 읽어서 기 요구된 상태 정보를 얻어 가는 방법이다. CPLD 또는 FPGA 칩(803)과 IPMC(804)간에 연결된 GPIO 핀의 수는 기존 시스템에서 요구되는 상태 정보를 처리하기 위해 26핀으로 구성되거나 두 칩 간에 일정한 프로토콜을 정하여 다른 보드의 상태 정보를 전송하는 것이 가능하다.
만약 상기 IPMC는 상기 주 프로세서를 포함한 다른 보드가 존재하는 경우 활성화된 주 프로세서와 연결된 보드 내의 IPMC인 경우에만 상기 IPMI 메시지를 전송하는 것으로 한다.
도 9는 본 발명의 바람직한 일실시예에 따른 주 프로세서와 IPMC로만 구성된 AdvancedTCA 상의 보드 구성을 나타내는 도면이다.
도 9를 참조하면, 상기 시스템은 각 보드들에 대한 하드웨어 상태 정보 요구를 IPMI 메시지 형태로 생성하거나 각 보드로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서(901) 및 주 프로세서로부터 직접 통신 버스를 통하여 상기 생성된 IPMI 메시지를 수신하여 시스템 내 각 보드들로 브릿지 기능을 수행하여 전송하거나, 각 보드들로부터 상기 각 보드들의 하드웨어 상태 정보를 IPMI 메시지 형태로 수신하여 주 프로세서에 제공하는 IPMC(902)로 구성된다.
이는 CPLD 또는 FPGA 칩 없이 주 프로세서(901)와 IPMC(902)가 직접 통신 버 스(903,IPMI 스펙에 정의된 버스 형태로는 일예로 시리얼 버스를 들 수 있다)로 연결하여 주 프로세서(901)가 IPMI 메시지를 생성하여 IPMC(902)로 전송하면 IPMC(902)는 브릿지 기능을 수행하여 IPMI 메시지를 해당 목적지의 IPMC로 전송하는 기능을 수행하게 하여 이를 통하여 다른 보드의 상태 정보를 얻는 것이 가능하게 된다.
다만, 스위치 보드가 이중화 되어 있는 경우에는 스위치 보드의 필요로 인하여 또는 불가피하게 스위치 보드가 절체되어 주 프로세서도 절체가 이루어지는 경우에도 새로이 활성화된 보드의 주 프로세서가 이전 주 프로세서에게서 정보를 얻거나 또는 해당 IPMC를 통하여 추가적으로 다른 보드의 상태 정보를 요구하여 수신된 정보를 바탕으로 새로운 상태 정보를 주 프로세서에게 통보하는 것도 가능하다.
이때, 비활성화된 보드의 IPMC는 절대로 상태 정보를 요구하는 IPMI 메시지를 전송할 수 없다. 이러한 방법은 AdvancedTCA 규격을 준수하는 것으로 AdvancedTCA 시스템의 랙이나 백플레인의 변경 또는 교체가 필요하지 않으므로 현재의 AdvancedTCA 시스템의 적용이 쉬우며 또한, 주 프로세서가 어떠한 슬롯에 장착되어도 제한 없이 다른 보드의 상태 정보를 얻을 수 있다는 점과 이더넷 채널을 사용하지 않으므로 베이스 인터페이스의 초기화 없이도 항상 보드의 상태 정보를 업데이트 할 수 있다는 점이 유리하다.
추가로 상기 IPMC(902)는 상기 주 프로세서(901)를 포함하는 또 다른 보드가 존재하는 경우에는 활성화된 주 프로세서와 연결된 보드 내의 IPMC인 경우에만 상기 IPMI 메시지를 전송하게 되는 것으로 한다. 또한 상기 주 프로세서(901)는 상기 IPMC(902)와 IPMI 스펙에 정의된 통신 버스로 연결되는 것으로 할 수 있다.
본 발명은 또한 컴퓨터로 읽을 수 있는 기록매체에 컴퓨터가 읽을 수 있는 코드로서 구현하는 것이 가능하다. 컴퓨터가 읽을 수 있는 기록매체는 컴퓨터 시스템에 의해 읽혀질 수 있는 데이터가 저장되는 모든 종류의 기록장치를 포함한다. 컴퓨터가 읽을 수 있는 기록매체의 예로는 ROM, RAM, CD-ROM, 자기 테이프, 플로피 디스크, 광데이터 저장장치 등이 있으며, 또한 케리어 웨이브(예를 들어 인터넷을 통한 전송)의 형태로 구현되는 것도 포함한다. 또한, 컴퓨터가 읽을 수 있는 기록매체는 네트워크로 연결된 컴퓨터 시스템에 분산되어, 분산방식으로 컴퓨터가 읽을 수 있는 코드가 저장되고 실행될 수 있다. 그리고, 본 발명을 구현하기 위한 기능적인(functional) 프로그램, 코드 및 코드 세그먼트들은 본 발명이 속하는 기술분야의 프로그래머들에 의해 용이하게 추론될 수 있다.
이러한 본원 발명인 방법 및 장치는 이해를 돕기 위하여 도면에 도시된 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 당해 분야에서 통상적 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위에 의해 정해져야 할 것이다.
본 발명은 상기 구성하에 AdvancedTCA 규격을 준수하며 주 프로세서가 장착된 보드에서 주 프로세서와 IPMC간의 통신 방법을 제공하여 시스템에서 사용된 보드의 실, 탈장 정보 및 전원의 인가 여부에 대한 하드웨어 상태 정보를 IPMI 메시 지를 이용하여 주 프로세서에게 제공할 수 있게 하므로, 개방형 표준 하드웨어 플랫폼을 정의한 AdvancedTCA 규격하에 서로 다른 시스템 제조사 간 또는 서로 다른 기능 모듈 간에 원활한 상호 연동성을 제공할 수 있게 된다. 또한 ATCA 시스템을 그대로 적용 가능하여 백플레인의 수정 및 교체와 같은 시스템의 추가 비용이나 부담을 줄이게 되며 시스템이 이중화된 경우에도 안정된 상태 정보를 제공할 수 있다는 장점을 제공하게 된다.

Claims (21)

  1. (a) ATCA(Advanced Telecom Computing Architecture) 시스템의 주 프로세서를 장착한 제 1보드가 상기 시스템 내 다른 보드인 제 2보드로 상기 제 2보드의 하드웨어 상태 정보를 요구하는 단계;
    (b) 상기 제 1보드가 상기 제 1보드에 장착된 IPMC(Intelligent Protocol Management Controller)와 상기 제 2보드 내 IPMC간의 IPMB(Intelligent Platform Management Bus)를 이용한 통신으로 상기 제 2보드의 하드웨어 상태 정보를 포함한 IPMI(Intelligent Platform Management Interface) 메시지를 수신하는 단계; 및
    (c) 상기 제 1보드 내 IPMC가 상기 수신한 IPMI 메시지를 상기 제 1 보드 내 상기 주 프로세서로 전달하는 단계;를 포함하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  2. 제 1항에 있어서,
    상기 단계(a)와 상기 단계(b)는 상기 시스템 상의 셀프 매니저(shelf manager)와 무관하게 수행되는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  3. 제 1항에 있어서,
    상기 제 2보드의 하드웨어 상태 정보는 상기 제 2보드의 실, 탈장 여부 및/ 또는 전원 인가 여부에 대한 정보인 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  4. 제 1항에 있어서,
    상기 단계(a)는 상기 제 1보드가 상기 제 2보드로 IPMI 메시지를 전송하여 상기 제 2보드의 하드웨어 상태 정보를 요구하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  5. 제 4항에 있어서,
    상기 단계(a)에서 상기 제 2보드로 전송되는 IPMI 메시지는 IPMI 스펙에 정의된 Get Sensor Reading 메시지이며,
    상기 단계(b)에서 상기 제 1보드가 수신하는 IPMI 메시지는 IPMI 스펙에 정의된 상기 Get Sensor Reading 메시지의 답장 메시지인 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  6. 제 5항에 있어서,
    상기 Get Sensor Reading 메시지는 상기 제 2보드의 Sensor 번호를 포함하며,
    상기 답장 메시지는 상기 제 2보드 내 Hot-Swap 센서의 상태 정보를 포함하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  7. 제 1항에 있어서,
    상기 단계(a)는
    (a-1) ATCA 시스템의 주 프로세서를 장착한 제 1보드 내에서 상기 주 프로세서가 상기 제 1보드 내 CPLD(Complex Programmable Logic Device) 또는 FPGA(Field Programmable Gate Array) 칩으로 상기 제 2보드의 하드웨어 상태 정보를 요구하는 단계;
    (a-2) 상기 요구를 수신한 CPLD 또는 FPGA 칩이 상기 제 1 보드 내 IPMC로 상기 하드웨어 상태 정보를 요구하는 단계; 및
    (a-3) 상기 IPMC가 상기 하드웨어 상태 정보 요구를 IPMI 메시지 형태로 상기 제 2보드로 전송하는 단계;로 구성되는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  8. 제 7항에 있어서,
    상기 단계(a-1)에서 상기 주 프로세서는 일정한 주기로 상기 CPLD 또는 FPGA 칩으로 상기 제 2보드의 하드웨어 상태 정보를 요구하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  9. 제 1항에 있어서,
    상기 단계(a)는 ATCA 시스템의 주 프로세서를 장착한 제 1보드 내에서 상기 주 프로세서가 상기 제 2보드의 하드웨어 상태 정보를 요구하기 이전에, 상기 제 1 보드 내 IPMC가 상기 제 2보드의 하드웨어 상태 정보를 일정 주기로 요구하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  10. 제 1항에 있어서,
    상기 단계(c)는 상기 IPMC가 상기 수신한 IPMI 메시지를 상기 제 1보드 내 CPLD나 FPGA 칩을 거쳐 상기 주 프로세서로 전달하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  11. 제 10항에 있어서,
    상기 단계(c)에서 상기 IPMC는 상기 수신한 IPMI 메시지를 상기 CPLD나 FPGA 칩의 내부 레지스터에 저장하여 상기 주 프로세서가 이를 읽어오게 하는 방식으로 상기 IPMI 메시지를 상기 주 프로세서로 전달하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법.
  12. ATCA(Advanced Telecom Computing Architecture) 시스템 내 각 보드들의 하드웨어 상태 정보를 요구하거나 상기 각 보드들로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서;
    상기 주 프로세서로부터 상기 하드웨어 상태 정보 요구를 수신하여 상기 수신된 하드웨어 상태 정보 요구를 IPMI(Intelligent Platform Management Interface) 메시지 형태로 상기 시스템 내 각 보드들로 전송하고, 상기 각 보드들의 하드웨어 상태 정보를 수신하여 상기 주 프로세서로 제공하는 IPMC(Intelligent Protocol Management Controller); 및
    상기 주 프로세서와 상기 IPMC의 중간에 위치하여 상기 주 프로세서의 상기 하드웨어 상태 정보 요구를 상기 IPMC로 전달하고 상기 IPMC가 수신한 상기 각 보드들의 하드웨어 상태 정보를 상기 주 프로세서로 전달하는 CPLD(Complex Programmable Logic Device) 또는 FPGA(Field Programmable Gate Array) 칩;을 포함하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치.
  13. 제 12항에 있어서,
    상기 주 프로세서는 일정 주기로 상기 CPLD 또는 FPGA칩으로 상기 각 보드들에 대한 하드웨어 상태 정보를 요구하고 상기 CPLD 또는 FPGA 칩으로 상기 각 보드들에 대한 하드웨어 상태 정보가 수신되면 이를 수신하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치.
  14. 제 12항에 있어서,
    상기 IPMC는 상기 주 프로세서의 상기 각 보드들에 대한 하드웨어 상태 정보 요구 전에, 상기 각 보드들로 상기 하드웨어 상태 정보를 요구하여 상기 각 보드들로부터 상기 하드웨어 상태 정보를 수신한 후 상기 CPLD 또는 FPGA 칩의 내부 레지스터에 저장해 두는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치.
  15. 제 12항에 있어서,
    상기 IPMC와 상기 CPLD 또는 FPGA 칩은 GPIO 핀을 통하여 연결되어 통신하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치.
  16. 제 12항에 있어서,
    상기 IPMC와 상기 CPLD 또는 FPGA 칩은 26핀으로 구성된 GPIO 핀을 통하여 연결되어 통신하거나, 상기 IPMC와 상기 CPLD 또는 FPGA 칩 간 정해진 새로운 프로토콜을 통하여 통신하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치.
  17. 제 12항에 있어서,
    상기 IPMC는 상기 주 프로세서를 포함한 다른 보드가 존재하는 경우 활성화된 주 프로세서와 연결된 보드 내의 IPMC인 경우에만 상기 IPMI 메시지를 전송할 수 있는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치.
  18. ATCA(Advanced Telecom Computing Architecture) 시스템 내 각 보드들에 대한 하드웨어 상태 정보 요구를 IPMI(Intelligent Platform Management Interface) 메시지 형태로 생성하거나 상기 각 보드로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서; 및
    상기 주 프로세서로부터 직접 통신 버스를 통하여 상기 생성된 IPMI 메시지를 수신하여 상기 시스템 내 각 보드들로 브릿지 기능을 수행하여 전송하거나, 상기 각 보드들로부터 상기 각 보드들의 하드웨어 상태 정보를 IPMI 메시지 형태로 수신하여 상기 주 프로세서에 제공하는 IPMC(Intelligent Protocol Management Controller);를 포함하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치.
  19. 제 18항에 있어서,
    상기 IPMC는 상기 각 보드들의 IPMC와 IPMB(Intelligent Platform Management Bus)를 이용한 통신을 수행하여 상기 각 보드들의 IPMC로 상기 주 프로세서로부터 수신한 IPMI 메시지를 전송하거나, 상기 각 보드들의 IPMC로부터 상기 각 보드의 하드웨어 상태 정보를 IPMI 메시지 형태로 수신하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치.
  20. 제 18항에 있어서,
    상기 IPMC는 상기 주 프로세서를 포함한 다른 보드가 존재하는 경우 활성화된 주 프로세서와 연결된 보드 내의 IPMC인 경우에만 상기 IPMI 메시지를 전송할 수 있는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치.
  21. 제 18항에 있어서,
    상기 주 프로세서와 상기 IPMC는 IPMI 스펙에 정의된 통신 버스로 연결되어 있는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치.
KR1020060122634A 2006-12-05 2006-12-05 Atca 시스템에서 ipmi 메시지를 이용한 보드의상태 정보 제공 방법 및 그 장치 KR100848316B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060122634A KR100848316B1 (ko) 2006-12-05 2006-12-05 Atca 시스템에서 ipmi 메시지를 이용한 보드의상태 정보 제공 방법 및 그 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060122634A KR100848316B1 (ko) 2006-12-05 2006-12-05 Atca 시스템에서 ipmi 메시지를 이용한 보드의상태 정보 제공 방법 및 그 장치

Publications (2)

Publication Number Publication Date
KR20080051471A true KR20080051471A (ko) 2008-06-11
KR100848316B1 KR100848316B1 (ko) 2008-07-24

Family

ID=39806452

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060122634A KR100848316B1 (ko) 2006-12-05 2006-12-05 Atca 시스템에서 ipmi 메시지를 이용한 보드의상태 정보 제공 방법 및 그 장치

Country Status (1)

Country Link
KR (1) KR100848316B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011009338A1 (zh) * 2009-07-21 2011-01-27 中兴通讯股份有限公司 一种先进电信计算架构中设置单板参数的方法及系统
WO2013180334A1 (ko) * 2012-05-31 2013-12-05 한국해양연구원 통신 시스템의 백플랜 버스 구조 및 이를 이용한 보드 인식 방법
WO2014173027A1 (zh) * 2013-04-27 2014-10-30 烽火通信科技股份有限公司 基于智能平台管理接口的通信基站电源监视和控制系统
CN107870776A (zh) * 2017-11-03 2018-04-03 北京锐安科技有限公司 一种ipmc在线升级方法及装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100687749B1 (ko) * 2004-09-06 2007-02-27 한국전자통신연구원 범용 패킷 처리 장치
KR100603599B1 (ko) * 2004-11-25 2006-07-24 한국전자통신연구원 이중화된 스위치 보드의 이중화 제어장치 및 그 방법
KR20060067089A (ko) * 2004-12-14 2006-06-19 한국전자통신연구원 Ipmc를 이용한 통신 시스템 관리 방법 및 그 통신시스템
KR100669153B1 (ko) * 2004-12-14 2007-01-15 한국전자통신연구원 표준 관리 블럭에 기반을 둔 계층적 시스템 관리 시스템및 관리 방법
KR100617306B1 (ko) * 2004-12-20 2006-08-30 한국전자통신연구원 Atca 플랫폼에서 베이스 인터페이스를 통해 이중화를제어하는 장치 및 그 방법
US7751333B2 (en) 2004-12-29 2010-07-06 Intel Corporation Method and apparatus to couple a module to a management controller on an interconnect

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011009338A1 (zh) * 2009-07-21 2011-01-27 中兴通讯股份有限公司 一种先进电信计算架构中设置单板参数的方法及系统
WO2013180334A1 (ko) * 2012-05-31 2013-12-05 한국해양연구원 통신 시스템의 백플랜 버스 구조 및 이를 이용한 보드 인식 방법
WO2014173027A1 (zh) * 2013-04-27 2014-10-30 烽火通信科技股份有限公司 基于智能平台管理接口的通信基站电源监视和控制系统
CN107870776A (zh) * 2017-11-03 2018-04-03 北京锐安科技有限公司 一种ipmc在线升级方法及装置

Also Published As

Publication number Publication date
KR100848316B1 (ko) 2008-07-24

Similar Documents

Publication Publication Date Title
US7525957B2 (en) Input/output router for storage networks
EP1139674B1 (en) Signaling server
US7688715B2 (en) Apparatus for providing shelf manager having duplicate ethernet port in ATCA system
CN1863081B (zh) 基板管理控制器的管理系统和方法
US7644215B2 (en) Methods and systems for providing management in a telecommunications equipment shelf assembly using a shared serial bus
TWI534629B (zh) 資料傳輸方法及資料傳輸系統
US6925052B1 (en) Multi-channel network monitoring apparatus, signal replicating device, and systems including such apparatus and devices, and enclosure for multi-processor equipment
CN102571450B (zh) 网络接口模块的端口配置方法、装置及框式通信设备
US20110219158A1 (en) Storage assembly, a physical expander and a method
WO2013075511A1 (zh) 机柜服务器系统
CN104734998A (zh) 一种网络设备及信息传输方法
JP2004334864A (ja) フォームファクタ変換器および試験装置
US20210286747A1 (en) Systems and methods for supporting inter-chassis manageability of nvme over fabrics based systems
US20110145630A1 (en) Redundant, fault-tolerant management fabric for multipartition servers
KR100848316B1 (ko) Atca 시스템에서 ipmi 메시지를 이용한 보드의상태 정보 제공 방법 및 그 장치
CN111209241A (zh) 整机柜服务器的管理系统
US20060114923A1 (en) Disaggregated star platform management bus architecture system
CN101924682B (zh) 一种高级电信计算架构交换系统、方法及通信设备
CN103092735A (zh) 节点状态更新方法
US7111066B2 (en) Method of operating a storage device
JP2016535950A (ja) ポートステータス同期化方法、関連のデバイス、及びシステム
US7228338B2 (en) Multi-service platform module
CN114138354A (zh) 一种支持multihost的板载OCP网卡系统及服务器
KR100895463B1 (ko) Atca 플랫폼에서의 이중화 장치의 제어 방법 및 이를이용하여 구현된 atca 시스템
KR100476454B1 (ko) 이중화를 지원하는 셀프 구조 시스템 및 그 보드

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee