KR20080029273A - Stack package and hi-density multi package using the same - Google Patents
Stack package and hi-density multi package using the same Download PDFInfo
- Publication number
- KR20080029273A KR20080029273A KR1020060095097A KR20060095097A KR20080029273A KR 20080029273 A KR20080029273 A KR 20080029273A KR 1020060095097 A KR1020060095097 A KR 1020060095097A KR 20060095097 A KR20060095097 A KR 20060095097A KR 20080029273 A KR20080029273 A KR 20080029273A
- Authority
- KR
- South Korea
- Prior art keywords
- substrate
- package
- stack
- printed circuit
- circuit board
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48145—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
- H01L2924/1533—Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
- H01L2924/15331—Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate being a ball array, e.g. BGA
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Combinations Of Printed Boards (AREA)
Abstract
Description
도 1은 종래 스택 패키지를 도시한 단면도.1 is a cross-sectional view showing a conventional stack package.
도 2는 본 발명의 실시예에 따른 스택 패키지를 도시한 단면도.2 is a cross-sectional view illustrating a stack package according to an embodiment of the present invention.
도 3은 본 발명의 실시예에 따른 고밀도 멀티 패키지를 도시한 단면도.3 is a cross-sectional view showing a high density multi-package according to an embodiment of the present invention.
도 4a 내지 도 4c는 본 발명의 실시예에 따른 고밀도 멀티 패키지의 제조 방법을 설명하기 위하여 도시한 단면도.4A to 4C are cross-sectional views illustrating a method of manufacturing a high density multi-package according to an embodiment of the present invention.
도 5는 본 발명의 다른 실시예에 따른 고밀도 멀티 패키지를 도시한 단면도.5 is a cross-sectional view showing a high density multi-package according to another embodiment of the present invention.
* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings
110 : 칩 140 : 인쇄회로 기판110: chip 140: printed circuit board
150 : 제1솔더볼 160 : 봉지제150: first solder ball 160: sealing agent
170 : 제1기판 180 : 제2기판170: first substrate 180: second substrate
190a : 제2솔더볼 240 : 접합 수단190a: second solder ball 240: bonding means
본 발명은 반도체 패키지에 관한 것으로서, 보다 상세하게는, 피라미드 형태 의 봉지제를 가지는 스택 패키지와 그를 이용한 경박단소한 고밀도 멀티 패키지에 관한 것이다.The present invention relates to a semiconductor package, and more particularly, to a stack package having a pyramidal encapsulant and a light and simple high density multi-package using the same.
전기·전자 제품이 고성능화되고 전자기기들이 경박단소화됨에 따라 핵심 소자인 패키지의 고밀도, 고실장화가 중요한 문제로 대두되고 있으며, 또한 컴퓨터의 경우 기억 용량의 증가에 따라 대용량의 램(Random Access Memory) 및 플래쉬 메모리(Flash Memory)와 같이 칩의 용량은 증대되지만, 패키지는 소형화되는 경향으로 연구되고 있어 한정된 크기의 기판에 더 많은 수의 패키지를 실장하기 위한 여러 가지 기술들이 제안·연구되고 있다. As electrical and electronic products are getting higher performance and electronic devices are lighter and shorter, the high density and high mounting of packages, which are key components, are becoming an important issue.In the case of computers, as the memory capacity increases, a large amount of RAM (Random Access Memory) As chips have increased capacities, such as flash memory, but packages are being miniaturized, various techniques for mounting a larger number of packages on a limited size substrate have been proposed and studied.
고용량의 반도체 모듈을 제공하기 위한 방법으로서는 메모리 칩의 용량 증대, 즉, 메모리 칩의 고집적화를 들 수 있으며, 이러한 고집적화는 한정된 반도체 칩의 공간 내에 보다 많은 수의 셀을 집적해 넣는 것에 의해 실현될 수 있다. 그러나, 이와 같은 메모리 칩의 고집적화는 정밀한 미세 선폭을 요구하는 등의 고난도의 기술과 많은 개발 시간을 필요로 한다. 따라서, 고용량의 반도체 모듈을 제공하기 위한 다른 방법으로서 스택(Stack) 기술이 제안되었다.As a method for providing a high capacity semiconductor module, there is an increase in the capacity of the memory chip, that is, high integration of the memory chip, which can be realized by integrating a larger number of cells in a limited space of the semiconductor chip. have. However, such high integration of the memory chip requires a high level of technology and a lot of development time, such as requiring a precise fine line width. Therefore, a stack technology has been proposed as another method for providing a high capacity semiconductor module.
반도체 산업에서 말하는 "스택"이란 적어도 2개 이상의 반도체 칩, 또는 반도체 패키지를 수직으로 쌓아 올린 것으로서, 스택 패키지는 메모리 용량 증대와 실장 밀도 및 실장 면적 사용의 효율성 측면에서 잇점이 있기 때문에, 이러한 스택 패키지에 대한 연구 및 개발은 가속화 되고 있는 실정이다.The term "stack" in the semiconductor industry is a stack of at least two semiconductor chips, or semiconductor packages, which are stacked in such a way that stack packages have advantages in terms of increased memory capacity and efficiency in mounting density and footprint. The research and development of this technology is being accelerated.
도 1은 종래 스택 패키지를 도시한 단면도이다.1 is a cross-sectional view showing a conventional stack package.
우선 스택 패키지를 구현하기 위한 패키지(30)들의 구성을 설명하면, 도시된 바와 같이, 다수의 본딩 패드(미도시)를 가지는 반도체 칩(10)과 외부와의 전기적 연결을 위한 매개체인 인쇄회로 기판(12)이 접착제(20)에 의해 물리적으로 부착되어 있다. 그리고, 본딩 와이어(18)를 통하여 반도체 칩(10)에 구비된 다수의 본딩 패드(미도시)와 인쇄회로 기판(12)의 전극 단자(16)가 전기적으로 연결되어 있다. 또한, 상기 반도체 칩(10), 본딩 와이어(18), 전극 단자(16) 등은 봉지제(22)로 봉지되어 있고, 인쇄회로 기판(12)의 하면에 위치한 다수의 볼랜드(미도시)에는 솔더볼(24)들이 부착되어 패키지(30)들이 구성된다. First, the configuration of the
그리고, 스택 패키지(30)는 상기와 같이 제작된 패키지(30)들이 별도의 기판(26) 상에 마운팅(Mounting)되어 있고, 상기 마운팅된 패키지(30)들 사이에 전기적인 패스 및 물리적인 접합을 형성하기 위하여 패키지(30)들이 마운팅되어 있는 기판(26)의 양측에는 각각 메탈 핀(Pin)(28)이 연결되어 있으며, 최하부의 패키지(30)가 실장된 기판(26)의 하부 볼랜드에는 외부와의 전기적인 연결을 이루는 솔더볼(32)이 부착되어 구성된다. In addition, the
그러나, 종래 스택 패키지의 가장 큰 문제점은 요구되는 용량을 얻기 위하여 패키지를 적층할 때, 적층되는 패키지들 사이의 전기적 연결을 위하여 별도의 인쇄회로 기판과 솔더볼 또는 메탈 핀 등이 사용되므로 실장 면적이 넓어지고 전체 스택 패키지의 높이가 상승하는 문제점이 있다. However, the biggest problem of the conventional stack package is that when a package is stacked to obtain a required capacity, a separate printed circuit board and solder balls or metal pins are used for electrical connection between the stacked packages, thereby increasing the mounting area. There is a problem that the height of the entire stack package rises.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 본 발명은 피라미드 형태의 봉지제를 가지는 스택 패키지와 이를 이용한 경박단소한 고밀도 멀티 패키지를 제작함에 그 목적이 있다. The present invention has been made to solve the above problems, the present invention has an object to produce a stack package having a pyramidal type sealing agent and a light and simple high density multi-package using the same.
상기와 같은 목적을 달성하기 위한 본 발명의 스택 패키지는, 상면에 배치되는 전극 단자 및 하면에 배치되는 볼랜드를 포함하여 회로 패턴이 구비된 인쇄회로 기판; 상기 인쇄회로 기판 상에 접착제를 매개로 하여 적층되며, 하부로부터 상부로 갈수록 작은 크기를 갖는 다수의 에지 패드형 반도체 칩; 상기 적층된 위/아래 반도체 칩들의 본딩 패드들간을 상호 연결함과 아울러 최하부에 배치된 반도체 칩의 본딩 패드와 인쇄회로 기판의 전극 단자를 상호 연결시키는 다수의 금속 와이어; 상기 금속 와이어들 및 적층된 반도체 칩들을 포함한 기판 상면을 밀봉하는 피라미드 형태의 봉지제; 및 상기 인쇄회로 기판의 볼랜드에 부착된 솔더볼을 제공한다.The stack package of the present invention for achieving the above object, the printed circuit board is provided with a circuit pattern including an electrode terminal disposed on the upper surface and a ball land disposed on the lower surface; A plurality of edge pad type semiconductor chips stacked on the printed circuit board through an adhesive and having a smaller size from bottom to top; A plurality of metal wires interconnecting the bonding pads of the stacked upper and lower semiconductor chips and interconnecting the bonding pads of the semiconductor chip disposed at the bottom and the electrode terminals of the printed circuit board; A pyramidal encapsulant sealing the upper surface of the substrate including the metal wires and the stacked semiconductor chips; And it provides a solder ball attached to the ball land of the printed circuit board.
(실시예)(Example)
이하, 본 발명의 바람직한 실시예를 첨부된 도면을 참조하여 보다 상세하게 설명하도록 한다. Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 2는 본 발명의 실시예에 따른 스택 패키지를 도시한 단면도이다.2 is a cross-sectional view illustrating a stack package according to an embodiment of the present invention.
도시된 바와 같이, 상면에 다수의 본딩 패드(미도시)가 형성되어 있고 스택이 가능하도록 하부로부터 상부로 갈수록 작은 크기를 갖는 다수의 에지 패드형 반도체 칩(110, 111, 112, 113)들이 접착제를 매개로 하여 인쇄회로 기판(140) 상에 스택되어 있다. 그리고, 상기 스택된 칩들(110, 111, 112, 113) 상호 간에 그리고 최하부의 칩(113)과 인쇄회로 기판(140) 사이는 금(Au) 등으로 이루어진 금속 와이 어(120)로 연결되어 전기적 패스를 형성하고 있다. 또한, 상기 스택된 칩들(110, 111, 112, 113)과 금속 와이어(120) 등을 보호하기 위하여 피라미드 형태의 봉지제(160)가 형성되어 있으며, 상기 인쇄회로 기판(140)의 하면에 위치한 각 볼랜드(미도시)에 제1솔더볼(150)이 부착되어 본 발명의 실시예에 따른 스택 패키지가 구성되어 있다. As shown, a plurality of bonding pads (not shown) are formed on the upper surface, and a plurality of edge pad
여기서, 상기 피라미드 형태의 봉지제(160)는 피라미드 형태을 가진 금형으로 제작할 수 있다. Here, the pyramid-
그리고, 상기 피라미드 형태의 봉지제(160)는 종래의 4각 박스 형태의 봉지제와 비교하여 봉지제의 양이 적고, 따라서, 열 방출에 용이하며, 경박단소한 특징을 가진다. In addition, the
한편, 상기에서는 피라미드 형태의 봉지제를 가지는 스택 패키지에 대하여 설명하였고, 상기 본 발명의 실시예에 따른 스택 패키지를 이용하여 고밀도 멀티 패키지를 제조할 수 있다.Meanwhile, the stack package having a pyramid-type encapsulant has been described, and a high density multi-package can be manufactured using the stack package according to the embodiment of the present invention.
도 3은 본 발명의 실시예에 따른 고밀도 멀티 패키지를 도시한 단면도이다.3 is a cross-sectional view showing a high density multi-package according to an embodiment of the present invention.
도시된 바와 같이, 전술된 본 발명의 실시예와 같이 제조된 스택 패키지들이 별도의 제1기판(170)에 나란히 마운팅되어 제1스택 패키지를 구성하고 있다. 그리고, 전술된 본 발명의 실시예와 같이 제조된 스택 패키지들이 플렉서블(Flexible)한 특성을 가지는 제2기판(180) 상에 나란히 마운팅되어 있는 제2스택 패키지가 상기 제1스택 패키지에 대응하여 역피라미드 형태의 엇갈린 구조로 적층되어 있다. 또한, 상기 플렉서블한 특성을 가지는 제2기판(180)의 양쪽 타단이 제1기판(170)에 접착 수단(240)으로 부착되어 있으며, 상기 제1기판(170)의 하면에는 제2솔더볼(190a)이 부착되어 고밀도 멀티 패키지가 구성된다.As shown, the stack packages manufactured as described above in the embodiment of the present invention are mounted side by side on a separate
여기서, 제1기판(170) 및 제2기판(180)에 마운팅되는 스택 패키지의 수는 제한이 없으며, 제1기판(170)은 내부에 전기 신호의 전달을 위한 회로 패턴(미도시)이 내재되어 있고, 상면에 전극 단자(미도시)와 하면에 볼랜드(미도시)를 다수 구비하고 있으며, 제2기판(180)은 내부에 전기 도선(미도시)이 내재되어 있고 상면에 전극 단자(미도시)를 다수 구비하고 있다. Here, the number of stack packages mounted on the
또한, 스택 패키지들에 부착되어 있는 다수의 제1솔더볼(150)은 제1기판(170)과 제2기판(180)의 전극 단자(미도시)에 부착되어 있고, 제2기판(180)은 유동성을 가지는 플레서블한 기판이기 때문에, 제1기판(170)과의 전기적인 연결을 위하여 구부릴 경우에도 전기적인 연결의 끊어짐 현상은 발생하지 않는다.In addition, the plurality of
그리고, 제2기판(180)의 양 끝단과 제1기판(170)은 솔더 등의 전도성 접착제 또는 고정핀 등과 같은 접합 수단(240)으로 연결되어 전기적 패스를 형성하고 물리적으로 접착된다.In addition, both ends of the
또한, 피라미드 형태의 봉지제(160)를 가지는 스택 패키지가 마운팅된 제1 및 제2기판(170, 180)이 상호 엇갈린 형태로 적층될 때, 서로 대응하여 맞닿는 피라미드 형태의 봉지제(160) 면에 접착제를 개재하여 적층시킬 수 있다. In addition, when the stack package having the
이와 같은, 본 발명의 고밀도 멀티 스택 패키지는 다수의 피라미드 형태의 봉지제를 가진 스택 패키지들로 서로 엇갈리는 형태를 적층되기 때문에 종래의 사각 박스 형태의 봉지제를 가진 멀티 패키지에 비하여 적층 면적을 줄일 수 있기 때문에 동일한 면적에 대하여 많은 수의 스택 패키지를 적층할 수 있다.As such, the high-density multi-stack package of the present invention can stack stacking forms with stack packages having a plurality of pyramidal encapsulants, thereby reducing the stacking area compared to a multi-package having a rectangular box-type encapsulant. As a result, a large number of stack packages can be stacked on the same area.
이하에서는 본 발명의 실시예에 따른 멀티 패키지의 제작 과정을 도 4a 내지 도 4c를 참조하여 설명하도록 한다.Hereinafter, a manufacturing process of a multi-package according to an embodiment of the present invention will be described with reference to FIGS. 4A to 4C.
먼저, 도 4a를 참조하면, 다수의 스택 패키지를 마운팅시킬 수 있을 정도의 크기를 가지고 상면과 하면에 각각 다수의 전극 단자(미도시)와 볼랜드(미도시)가 형성되어 있으며 내부에는 인쇄회로(미도시)가 내재된 제1기판을(170) 준비한다. First, referring to FIG. 4A, a plurality of electrode terminals (not shown) and borland (not shown) are formed on an upper surface and a lower surface of a size enough to mount a plurality of stack packages, and a printed circuit ( A
이어서, 상기 제1기판(170) 상에 상기 도 3에 도시된 바와 같이 제작된 피라미드 형태의 봉지제(160)가 형성되어 있는 다수의 스택 패키지들을 나란히 마운팅시켜 제1스택 패키지(300)를 제조한다. 이때, 솔더링(Soldering) 공정을 이용하여 제1기판(170) 상에 형성된 전극 단자(미도시)에 상기 스택 패키지의 제1솔더볼(150)을 부착시킨다. Subsequently, the
그런 다음, 도 4b에 도시된 바와 같이, 다수의 스택 패키지를 배치시킬 수 있을 정도의 크기를 가지고 유동성을 가지는 플렉서블한 제2기판(180)에 피라미드 형태의 봉지제(160)가 형성되어 있는 다수의 스택 패키지를 나란히 마운팅시켜 제2스택 패키지(400)를 제조한다.Next, as shown in FIG. 4B, a plurality of
이어서, 도 4c에 도시된 바와 같이, 상기 제2스택 패키지(400)를 뒤집어서 제1스택 패키지(300) 상에 위치시키고, 제1스택 패키지(300)와 제2스택 패키지(400)에 각각 마운팅되어 있는 피라미드 형태의 봉지제(160)가 상호 엇갈린 형태를 가지도록 하면서 적층시킨다. Subsequently, as shown in FIG. 4C, the
그런 다음, 유동성을 가지는 플렉서블한 제2기판(180)의 양쪽 타단을 제1기 판(170) 방향으로 접고 솔더 등의 전도성 접착제 또는 고정 핀 등과 같은 접합 수단(240)으로 고정시켜 제1기판(170)과 제2기판(180) 사이에 전기적, 물리적 연결을 형성시킨다. Then, both ends of the flexible
마지막으로, 제1기판(170)의 하부에 위치한 볼랜드(미도시)에 외부와의 전기적인 연결을 위한 제2솔더볼(190a)을 부착시켜 고밀도 멀티 패키지를 완성한다. Finally, the
한편, 본 발명의 다른 실시예에 따른 고밀도 멀티 패키지를 도 5를 참조하여 설명한다.On the other hand, a high-density multi-package according to another embodiment of the present invention will be described with reference to FIG.
도시된 바와 같이, 상기 도 4a에서와 같이 제작된 피라미드 형태의 봉지제(160)를 가지는 스택 패키지가 제1기판에(170) 나란히 마운팅된 제1스택 패키지와, 상기 제1스택 패키지와 동일한 구조를 가지는 제2스택 패키지가 상기 제1스택 패키지와 대응하여 엇갈린 형태로 적층되어 있다. 그리고, 상기 적층된 제1 및 제2스택 패키지의 양측 끝단 사이는 각각 메탈 핀(210)과 부도체 물질(220)로 이루어진 지지체로 부착되어 있으며, 상기 제1스택 패키지의 제1기판(170) 하부에 위치한 볼랜드(미도시)에 외부와의 전기적인 연결을 위한 제3솔더볼(190b)을 부착되어 고밀도 멀티 패키지가 구성되어 있다.As shown in FIG. 4A, a stack package having a
여기서, 지지체의 내부의 메탈 핀(210)은 제1스택 패키지와 제2스택 패키지 사이의 전기적인 패스를 형성하기 위하여 구리(Cu) 등으로 구성되어 있고, 외부를 형성하는 부도체 물질(220)은 제1스택 패키지와 제2스택 패키지로 이루어진 멀티 패키지 구조를 지지할 수 있을 정도로 단단하다. Here, the
그리고, 지지체로 솔더볼들을 적층시켜 사용할 수도 있다. In addition, solder balls may be stacked and used as a support.
본 발명들에 따르면, 피라미드 형태의 봉지제를 가진 다수의 스택 패키지들을 별도의 기판들 상에 마운팅시키고, 피라미드 형태의 봉지제를 가진 다수의 스택 패키지들이 서로 엇갈리는 형태를 가지도록 적층시킴으로써 종래의 사각 박스 형태의 봉지제를 가진 패키지가 마운팅된 멀티 패키지에 비하여 적층 면적을 줄일 수 있기 때문에, 동일한 면적에 대하여 많은 수의 스택 패키지를 적층할 수 있어 고밀도 멀티 패키지를 제작할 수 있다.According to the present invention, a plurality of stack packages having a pyramidal encapsulant are mounted on separate substrates, and a plurality of stack packages having a pyramidal encapsulant are stacked so as to cross each other. Since the package having a box-type encapsulant can reduce the stacking area as compared to the mounted multi-package, a large number of stack packages can be stacked on the same area, thereby producing a high density multi-package.
이상에서와 같이, 본 발명은 불필요한 면적을 줄인 피라미드 형태의 봉지제를 가진 스택 패키지들을 제작하고, 상기 스택 패키지들을 적층함으로써 경박단소한 고밀도 멀티 스택 패키지를 제작할 수 있다. As described above, the present invention can manufacture a stack package having a pyramidal encapsulant with unnecessary area, and by stacking the stack package, it is possible to manufacture a light and simple high density multi-stack package.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060095097A KR20080029273A (en) | 2006-09-28 | 2006-09-28 | Stack package and hi-density multi package using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060095097A KR20080029273A (en) | 2006-09-28 | 2006-09-28 | Stack package and hi-density multi package using the same |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20080029273A true KR20080029273A (en) | 2008-04-03 |
Family
ID=39531869
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060095097A KR20080029273A (en) | 2006-09-28 | 2006-09-28 | Stack package and hi-density multi package using the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20080029273A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105185755A (en) * | 2014-06-13 | 2015-12-23 | 矽品精密工业股份有限公司 | Package structure and method for fabricating the same |
KR20170008958A (en) * | 2015-07-15 | 2017-01-25 | 주식회사 에스에프에이반도체 | Stacked semiconductor package and method for manufacturing the same |
-
2006
- 2006-09-28 KR KR1020060095097A patent/KR20080029273A/en not_active Application Discontinuation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105185755A (en) * | 2014-06-13 | 2015-12-23 | 矽品精密工业股份有限公司 | Package structure and method for fabricating the same |
KR20170008958A (en) * | 2015-07-15 | 2017-01-25 | 주식회사 에스에프에이반도체 | Stacked semiconductor package and method for manufacturing the same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7321164B2 (en) | Stack structure with semiconductor chip embedded in carrier | |
US10622289B2 (en) | Stacked chip-on-board module with edge connector | |
KR100753415B1 (en) | Stack package | |
KR101623880B1 (en) | Semiconductor package | |
US7829990B1 (en) | Stackable semiconductor package including laminate interposer | |
US6313998B1 (en) | Circuit board assembly having a three dimensional array of integrated circuit packages | |
JP3818359B2 (en) | Semiconductor device, circuit board and electronic equipment | |
KR20110055985A (en) | Stack package | |
KR20080029273A (en) | Stack package and hi-density multi package using the same | |
KR100674411B1 (en) | Semiconductor package using core ball and manufacturing method thereof | |
KR20010073345A (en) | Stack package | |
KR101332873B1 (en) | Interposer for providing capacitance and lead frame type semiconductor package using the same | |
KR100376884B1 (en) | Stack package | |
KR100480908B1 (en) | method for manufacturing stacked chip package | |
KR102549402B1 (en) | Semiconductor package and method for fabricating the same | |
KR100826982B1 (en) | Memory module | |
KR20000040734A (en) | Stacked micro bga package | |
KR20060133800A (en) | Chip stack package | |
KR101195460B1 (en) | Stacked semiconductor package | |
KR101116731B1 (en) | Dual die package | |
KR20240086356A (en) | A substrate for a semiconductor package and a semiconductor package including the same | |
KR20030047403A (en) | Ball grid array type stack package | |
KR20060074091A (en) | Chip stack package | |
KR20090074493A (en) | Stack package | |
KR100924553B1 (en) | Memory module |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |