KR20080026696A - 시퀀스 제어장치와 이의 구동방법 및 이를 갖는액정표시장치 - Google Patents

시퀀스 제어장치와 이의 구동방법 및 이를 갖는액정표시장치 Download PDF

Info

Publication number
KR20080026696A
KR20080026696A KR1020060091554A KR20060091554A KR20080026696A KR 20080026696 A KR20080026696 A KR 20080026696A KR 1020060091554 A KR1020060091554 A KR 1020060091554A KR 20060091554 A KR20060091554 A KR 20060091554A KR 20080026696 A KR20080026696 A KR 20080026696A
Authority
KR
South Korea
Prior art keywords
voltage
input
clock
output
memory
Prior art date
Application number
KR1020060091554A
Other languages
English (en)
Other versions
KR101298095B1 (ko
Inventor
추홍식
하재민
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060091554A priority Critical patent/KR101298095B1/ko
Priority to US11/858,428 priority patent/US8013824B2/en
Publication of KR20080026696A publication Critical patent/KR20080026696A/ko
Application granted granted Critical
Publication of KR101298095B1 publication Critical patent/KR101298095B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 입력된 전압들에 대한 안정화 타임을 자동으로 설정하여 설정된 시간에 맞게 전압을 출력하는 시퀀스 제어장치와 이의 구동방법 및 이를 갖는 액정표시장치에 관한 것이다.
본 발명은 직류/직류 컨버터로부터 공급된 전압을 출력하는 전압 입/출력부와, 상기 전압 입/출력부으로 입력되는 전압의 출력 타이밍을 저장하는 메모리와, 클럭을 생성하는 클럭 발생부와, 상기 메모리에 저장된 전압의 출력 타이밍에 따라 상기 클럭 발생부로부터 공급되는 클럭을 카운팅 하는 클럭 카운터; 및 상기 전압 입/출력부으로 입력된 전압에 따라 상기 메모리으로부터 입력된 데이터 신호를 통해 상기 클럭 카운터로 카운팅 신호를 공급하고, 상기 클럭 카운터로부터 입력된 카운팅 된 클럭의 시간동안 상기 전압 입/출력부로 입력된 전압을 지연시켜 출력하도록 제어하는 시퀀스 제어부를 구비한 것을 특징으로 하는 시퀀스 제어장치와 이의 구동방법 및 이를 갖는 액정표시장치를 제공한다.

Description

시퀀스 제어장치와 이의 구동방법 및 이를 갖는 액정표시장치{SEQUENCE CONTROLLER AND DIVING METHOD THEREOF AND LIQUID CRYSTAL DISPALY HAVING THE SAME}
도 1a 및 도 1b는 종래 RC 딜레이를 이용한 시퀀스 제어를 설명하기 위한 도면들이다.
도 2는 본 발명의 실시 예에 따른 시퀀스 제어장치를 갖는 액정표시장치를 도시한 블록도이다.
도 3은 도 2에 도시된 시퀀스 제어장치에 포함된 각각의 블록별 기능을 설명하기 위한 블록도이다.
도 4는 도 3에 도시되 시퀀스 제어장치를 집적회로로 제작한 일예를 도시한 도면이다.
도 5는 본 발명의 실시 예에 따른 시퀀스 제어장치의 구동방법을 순차적으로 도시한 흐름도이다.
<도면 부호의 간단한 설명>
10: 액정패널 20: 게이트 구동부
30: 데이터 구동부 40: 감마 전압 발생부
50: 타이밍 컨트롤러 60: DC/DC 컨버터
70: 시퀀스 제어장치 110: 전압 입/출력부
120: 시퀀스 제어부 130: 메모리
140: 클럭 카운터 150: 클럭 발생부
본 발명은 파워 시퀀스 제어장치 및 이를 갖는 액정표시장치에 관한 것으로, 특히 입력된 전압들에 대한 안정화 타임을 자동으로 설정하여 설정된 시간에 맞게 전압을 출력하는 시퀀스 제어장치와 이의 구동방법 및 이를 갖는 액정표시장치에 관한 것이다.
일반적으로, 액정표시장치는 화상을 표시하는 액정패널과, 액정패널을 구동하는 구동회로부 및 액정패널에 광을 공급하는 백라이트 유닛을 포함한다.
액정패널은 박막 트랜지스터 기판과, 박막 트랜지스터 기판과 마주하는 컬러 필터 기판과, 박막 트랜지스터 기판 및 컬러 필터 기판 사이에 충진된 액정을 구비한다. 이러한 액정패널은 박막 트랜지스터 기판에 형성된 화소 전극과 컬러 필터 기판에 형성된 공통 전극 사이의 전위차에 의해 액정을 구동하여 광투과량을 조절함으로써 화상을 표시한다.
구동회로부는 액정패널을 구동하기 위하여 액정패널에 포함된 게이트 라인을 구동하는 게이트 구동회로부와, 데이터 라인을 구동하는 데이터 구동회로부와, 게이트 및 데이터 구동회로부에 제어신호를 공급하며 데이터 구동회로부에 데이터 신호를 공급하는 타이밍 컨트롤러 및 게이트 구동회로부, 데이터 구동회로부 및 공통 전극에 각종 구동 전압을 생성하여 공급하는 DC/DC 컨버터를 포함한다. 이때, DC/DC 컨버터로부터 공급되는 구동 전압들은 일정한 시간차 즉, 정해진 시퀀스를 통해 출력된다. 액정표시장치는 각각의 구동부에 공급되는 구동 전압들의 시퀀스 제어를 위해 RC 딜레이 회로가 사용된다.
도 1a 및 도 1b는 종래 RC 딜레이를 이용한 시퀀스 제어를 설명하기 위한 도면들이다.
도 1a에 도시된 바와 같이, 종래 전압의 시퀀스를 제어하기 위하여 저항(R)과 커패시터(C)를 병렬로 접속된 딜레이 회로를 통해 입력된 전압(Vin)은 RC 딜레이 값에 따라 지연되어 출력(Vout)된다. 입력전압(Vin)이 RC 딜레이 회로를 통과한 후 출력전압(Vout)의 파형을 살펴보면 도 1b와 같이, 입력전압(Vin)은 T1 시간만큼 지연되어 출력된다. 즉, 입력된 전압(Vin)은 문턱전압(Vth)까지 완만한 곡선을 이루고 턴온 전압(Vton)에 도달한다. 이때, 전압이 입력된 후 문턱전압(Vth) 까지 지연시간을 T1이라 하면, T1은 저항(R)과 커패시터(C) 값이 따라 변한다. 또한, 신호라인의 길이에 따른 딜레이 및 인접한 신호라인과의 커패시터에 의해 딜레이가 발생된다. 이에 따라, 입력된 전압이 문턱전압 까지 도달하는 딜레이시간(T1)은 환경에 따라 변할 수 있다. RC 딜레이 회로의 딜레이시간(T1)이 길어지면 입력된 전압의 Rising Time 이커져 신호 대 잡음비(Signal To Noise Ratio; SNR)이 작아져 신호 인식이 어려운 문제점이 발생된다. 또한, 입력전압의 딜레이시간(T1)이 길어지면 액정표시장치의 각각의 구동장치에서 입력되는 전압을 인식하지 못해 구동불량이 발생되는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는 입력된 전압들에 대한 안정화 타임을 자동으로 설정하여 설정된 시간에 맞게 전압을 출력하는 시퀀스 제어장치와 이의 구동방법 및 이를 갖는 액정표시장치를 제공하는 데 있다.
상기의 기술적 과제를 해결하기 위하여, 본 발명은 직류/직류 컨버터로부터 공급된 전압을 출력하는 전압 입/출력부와, 상기 전압 입/출력부으로 입력되는 전압의 출력 타이밍을 저장하는 메모리와, 클럭을 생성하는 클럭 발생부와, 상기 메모리에 저장된 전압의 출력 타이밍에 따라 상기 클럭 발생부로부터 공급되는 클럭을 카운팅 하는 클럭 카운터 및 상기 전압 입/출력부으로 입력된 전압에 따라 상기 메모리으로부터 입력된 데이터 신호를 통해 상기 클럭 카운터로 카운팅 신호를 공급하고, 상기 클럭 카운터로부터 입력된 카운팅 된 클럭의 시간동안 상기 전압 입/출력부로 입력된 전압을 지연시켜 출력하도록 제어하는 시퀀스 제어부를 구비한 것을 특징으로 하는 시퀀스 제어장치를 제공한다.
여기서, 상기 메모리는 직렬데이터 통신방식으로 상기 전압 입/출력부로 입 력되는 전압의 출력 타이밍 데이터 신호가 저장된다.
그리고 상기 시퀀스 제어부는 상기 전압 입/출력부의 출력전압을 오프시키는 셧 다운 단자를 구비한다.
그리고 상기의 기술적 과제를 해결하기 위하여, 본 발명은 전압 입/출력부로 입력되는 전압의 출력 타이밍 정보를 메모리에 저장하는 단계와, 상기 전압 입/출력부로 입력된 전압의 출력 타이밍을 상기 메모리로부터 읽어오는 단계와, 상기 입력된 전압의 출력 타이밍을 클럭을 카운팅하여 카운팅 시간을 시퀀스 제어부에 전송하는 단계 및 상기 전압 입/출력부로 입력된 전압을 상기 카운팅 된 클럭만큼 지연시켜 출력하는 단계를 포함하는 시퀀스 제어장치의 구동방법을 제공한다.
이때, 상기 메모리와 외부의 제어장치와 직렬통신으로 연결되어 직렬클럭신호에 따라 직렬데이터신호를 각각의 어드레스에 저장하는 단계를 더 포함한다.
그리고 상기 직렬데이터신호를 각각의 어드레스에 저장하는 단계에서 상기 직렬데이터신호는 상기 전압 입/출력부에 입력되는 전압의 출력 타이밍 정보인 것을 특징으로 한다.
또한, 상기 시퀀스 제어부에 셧 다운 신호를 공급하여 상기 시퀀스 제어장치의 출력을 오프시키는 단계를 더 포함한다.
그리고 상기의 기술적 과제를 해결하기 위하여, 본 발명은 화상을 표시하는 액정패널과, 상기 액정을 구동하는 패널 구동부와, 상기 패널 구동부에 화소 데이터 신호를 전송함과 아울러 제어신호를 생성하여 공급하는 타이밍 컨트롤러와, 입력된 전압을 이용하여 각각의 레벨을 갖는 전압들을 생성하는 직류/직류 컨버터 및 직류/직류 컨버터로부터 공급된 각각의 전압을 출력하는 전압 입/출력부와 상기 전압 입/출력부으로 입력되는 전압의 출력 타이밍을 저장하는 메모리와, 클럭을 생성하는 클럭 발생부와, 상기 메모리에 저장된 전압의 출력 타이밍에 따라 상기 클럭 발생부로부터 공급되는 클럭을 카운팅 하는 클럭 카운터와, 상기 전압 입/출력부로 입력된 전압에 따라 상기 메모리로부터 입력된 데이터 신호를 통해 상기 클럭 카운터로 카운팅 신호를 공급하고, 상기 클럭 카운터로부터 입력된 클럭의 가산된 시간동안 상기 전압 입/출력부로 입력된 전압을 지연시켜 출력하도록 제어하는 시퀀스 제어부를 구비한 시퀀스 제어장치를 포함하는 것을 특징으로 하는 액정표시장치를 제공한다.
여기서, 상기 패널 구동부는 상기 액정패널의 게이트 라인을 구동하는 게이트 구동부와, 데이터 라인을 구동하는 데이터 구동부 및 감마 전압을 상기 데이터 구동부에 공급하는 감마 전압 발생부를 포함하며, 상기 직류/직류 컨버터는 상기 게이트 구동부에 공급되는 게이트 온/오프 전압과, 상기 데이터 구동부에 공급되는 기준전압과, 상기 감마 전압 발생부에 공급되는 아날로그전압 및 상기 액정패널에 공급되는 공통전압 각각을 생성하여 상기 시퀀스 제어장치로 공급한다.
그리고 상기 시퀀스 제어장치에 포함된 메모리에 직렬통신으로 직렬클럭신호와, 직렬데이터신호를 전송한다.
이때, 상기 메모리는 상기 타이밍 컨트롤러 또는 외부장치 중 어느 하나와 상기 직렬통신을 한다.
그리고 상기 시퀀스 제어장치는 상기 직류/직류 컨버터로부터 입력되는 상기 게이트 온/오프 전압, 상기 기준전압, 상기 아날로그 전압 및 공통전압을 상기 메모리에 각각 저장된 타이밍 데이터 신호에 따라 순차적으로 지연시켜 출력한다.
또한, 상기 시퀀스 제어부에 셧 다운 신호를 공급하여 상기 시퀀스 제어장치의 전압 출력을 오프시킨다.
상기 목적 외에 다른 목적 및 특징들은 첨부한 도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다. 이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시 예에 대하여 설명하기로 한다.
도 2는 본 발명의 실시 예에 따른 파워 시퀀스 제어장치를 갖는 액정표시장치를 도시한 블록도이다.
도 2를 참조하면, 본 발명의 실시 예에 따른 액정표시장치는 화상을 표시하는 액정패널(10)과, 액정패널(10)을 구동하는 게이트 구동부(20) 및 데이터 구동부(30)와, 게이트 구동부(20) 및 데이터 구동부(30)에 공급되는 전압의 시퀀스를 제어하기 위하여 입력된 전압의 출력시간을 제어하는 시퀀스 제어장치(70)와, 게이트 구동부(20) 및 데이터 구동부(30)에 제어신호를 공급하는 타이밍 컨트롤러(50)와, 외부로부터 입력된 전압을 이용하여 다수의 구동전압을 생성하여 시퀀스 제어장치(70)에 공급하는 DC/DC 컨버터(60)를 구비한다.
구체적으로, 액정패널(10)은 박막 트랜지스터 기판과 박막 트랜지스터 기판에 대향하는 컬러 필터 기판과, 박막 트랜지스터 기판과 컬러 필터 기판 사이에 광 투과율을 조절하는 액정을 구비한다.
박막 트랜지스터 기판은 서로 교차되어 형성된 게이트 라인(GL)과 데이터 라 인(DL)과, 게이트 라인(GL)과 데이터 라인(DL)의 교차부에 게이트 라인(GL) 및 데이터 라인(DL) 각각과 접속된 박막 트랜지스터(TFT)와, 박막 트랜지스터(TFT)에 접속된 화소 전극과, 화소 전극에 충전된 전압을 유지하는 스토리지 전극을 포함한다.
컬러 필터 기판은 게이트 라인, 데이터 라인, 박막 트랜지스터와 중첩되어 빛샘을 방지하는 블랙 매트릭스와, 블랙 매트릭스에 의해 구획된 화소 영역과 중첩되게 형성된 컬러 필터와, 컬러 필터 상부에 공통 전압이 인가되는 공통 전극을 포함한다.
액정은 박막 트랜지스터 기판과 컬러 필터 기판 사이에 형성되어 화소 전극과 공통 전극 사이에 형성된 전계에 의해 회전하여 계조를 표시한다.
이렇게 화소 전극과 공통 전극 사이에 액정이 충진된 액정 커패시턴스(Clc)와, 스토리지 전극과 화소 전극의 중첩으로 인하여 형성된 스토리지 커패시턴스(Cst)를 통해 1프레임동안 화소 전극에 충전된 화소 데이터 전압이 유지되어 화상을 표시한다.
타이밍 컨트롤러(50)는 외부로부터 입력된 화소 데이터 신호를 데이터 구동부(30)에 공급하고, 제어신호를 발생하여 게이트 구동부(20) 및 데이터 구동부(30)에 공급한다. 즉, 타이밍 컨트롤러(50)는 R, G, B의 화소 데이터 신호를 입력되는 수평동기신호에 따라, R, G, B의 화소 데이터 신호를 데이터 구동부(30)에 공급한다. 그리고 타이밍 컨트롤러(50)는 게이트 구동부(20)에 게이트 스타트 펄스, 게이트 쉬프트 클럭을 포함하는 게이트 제어신호(GCS)를 발생하여 공급하고, 데이터 구동부(30)에 데이터 스타트 펄스, 데이터 쉬프트 클럭 등의 데이터 제어신호(D_CS)를 발생하여 공급한다.
감마 전압 발생부(40)는 입력된 아날로그 전압(AVDD)을 기준으로 다수의 감마 전압을 발생하여 데이터 구동부(30)에 공급한다. 이러한 감마 전압 발생부(40)는 기저전압과 아날로그 전압(AVDD) 사이에 다수의 저항이 직렬로 접속되고, 직렬로 접속된 각각의 저항 사이에 출력단자를 접속하여 직렬 접속된 저항으로 인하여 분배된 전압을 출력한다.
게이트 구동부(20)는 게이트 라인과 접속되어 게이트 라인(GL)으로 게이트 온 전압을 순차적으로 공급하고, 게이트 온 전압이 공급되는 않은 나머지 게이트 라인들에는 게이트 오프 전압을 공급한다. 이러한, 게이트 구동부(20)는 박막 트랜지스터 기판의 비표시 영역에 박막 트랜지스터가 형성될 때 동시에 게이트 구동집적회로가 아몰포스 실리콘 게이트(Amolphos Silicon Gate; ASG) 형태로 집적되어 형성되거나, 구동집적회로(Driver Integrated Circuit; 이하, "IC"라 함) 형태로 형성되어 박막 트랜지스터 기판 상에 칩온글래스 형태로 실장 될 수 있다. 또한, 게이트 테이프 캐리어 패키지(Tape Carrier Package; 이하, "TCP"라 함) 형태로 필름상이 게이트 구동집적회로가 실장되어 액정패널에 접속될 수 있다.
데이터 구동부(30)는 타이밍 컨트롤러(50)로부터 입력된 적(R), 녹(G), 청(B)의 화소 데이터 신호와, 데이터 제어신호(D_CS)가 입력되면, 감마 전압 발생부(40)에서 공급되는 감마 전압을 통해 아날로그 변환하여 아날로그 변환된 화소 데이터 전압을 데이터 라인(DL)으로 공급한다. 이러한 데이터 구동부(30)는 IC 형 태로 제조되어 박막 트랜지스터 기판 위에 COG 형태로 실장되거나, 데이터 TCP 형태로 박막 트랜지스터 기판에 접속된다.
DC/DC 컨버터(60)는 외부에서 입력된 기준전압(VCC)을 통해 다수의 전압을 생성하여 시퀀스 제어장치(70)로 공급한다. 즉, DC/DC 컨버터(60)는 게이트 라인(GL)에 공급되는 게이트 온 전압(Von) 및 게이트 오프 전압(Voff)을 생성하고, 감마 전압 발생부(40)로 공급되는 아날로그 전압(AVDD)을 생성한다. 그리고 DC/DC 컨버터(60)는 타이밍 컨트롤러(50)에 공급되는 기준전압(VCC)을 생성한다. 또한, 타이밍 컨트롤러(50), 게이트 구동부(20) 및 데이터 구동부(30)의 구동IC들을 구동시키는 초기전압을 생성한다.
상술한 바와 같이, DC/DC 컨버터(60)에서 생성된 전압은 그 전압의 출력 타이밍을 조절하기 위하여 시퀀스 제어장치(70)에 공급된다.
이하, 도 3을 참조하여 본 발명의 실시 예에 따른 시퀀스 제어장치(70)를 자세히 설명하기로 한다.
도 3은 본 발명의 실시 예에 따른 시퀀스 제어장치를 개략적으로 도시한 블록도이다.
도 3을 참조하면, 본 발명의 실시 예에 따른 시퀀스 제어장치(70)는 DC/DC 컨버터(60)로부터 입력된 전압을 출력하는 전압 입/출력부(110)와, 전압 입/출력부(110)에 입력되는 전압의 출력 타이밍을 저장하는 메모리(130)와, 클럭을 생성하는 클럭 발생부(150)와, 메모리(130)에 저장된 전압의 출력 타이밍에 따라 클럭 발생부(150)로부터 공급되는 클럭을 카운팅 하는 클럭 카운터(140) 및 전압 입/출력 부(110)로 입력된 전압에 따라 메모리(130)로부터 입력된 데이터 신호를 통해 클럭 카운터(140)로 카운팅 신호를 공급하고, 클럭 카운터(140)으로부터 입력된 카운팅 된 클럭의 시간동안 전압 입/출력부(110)로 입력된 전압을 지연시켜 출력하도록 제어하는 시퀀스 제어부(120)를 구비한다.
구체적으로, 전압 입/출력부(110)는 DC/DC 컨버터(60)로부터 공급되는 게이트 온 전압(Von), 게이트 오프 전압(Voff), 공통 전압(Vcom), 아날로그 전압(AVDD), 기준전압(VCC)을 포함하는 입력 전압들(Vin)을 지연된 시간 후 출력한다. 여기서 전압 입/출력부(110)는 입력 전압들(Vin) 각각이 입력되는 다수의 전압 입력 단자를 구비하고, 이에 대응하는 출력 단자를 구비한다. 이를 통해, 전압 입/출력부(110)로 입력된 전압은 출력 단자를 통해 출력된다.
메모리(130)는 EEPROM 등의 메모리 부재에 입력될 전압의 출력 타이밍 데이터 신호를 저장하고, 시퀀스 제어부(120)의 요청이 있을 때마다 저장된 전압의 출력 타이밍을 시퀀스 제어부(120)에 공급한다. 이때, 메모리(130)에 저장되는 입력될 전압의 출력 타이밍 데이터신호는 직렬통신방식으로 입력된다. 즉, I2C 직렬통신방식으로 직렬클럭신호(SCL)와 직렬데이터신호(SDL)가 메모리(130)의 입력단자로 입력되고 입력된 타이밍 데이터 신호는 클럭신호에 따라 할당된 어드레스에 데이터신호가 저장된다. 여기서, 메모리(130)에 저장된 타이밍 데이터 신호가 지워지는 것을 방지하는 쓰기 방지 신호(PW)를 통해 메모리(130)의 어드레스에 입력된 타이밍 데이터 신호가 삭제되는 것을 방지하고, 필요에 따라 삭제를 할 수 있도록 한다.
클럭 발생부(150)는 일정한 주기를 갖는 클럭을 발생한다. 클럭 발생부(150)는 클럭을 발생하여 클럭 카운터에 공급한다. 이때, 클럭 발생부(150)에서 발생되는 클럭의 주기는 전압 입/출력부에서 지연되어 출력되는 시간보다 짧은 주기를 갖는다. 즉, 시퀀스 제어장치(70)는 입력되는 전압을 지연시켜 출력시키므로 클럭 발생부(150)에서 생성되는 클럭의 주기가 지연되는 시간보다 더 크면 지연시간을 계산할 수 없게된다. 따라서, 클럭 발생부(150)는 클럭 주기를 지연시간보다 짧게 유지한다. 바람직하게는, 클럭 발생부(150)에서 발생되는 클럭의 주기는 시퀀스 제어장치에서 입력전압이 지연되는 최소 지연시간의 1/N배(N은 자연수)로 발생시킨다.
클럭 카운터(140)는 입력된 클럭들을 가산하여 가산된 클럭들의 총시간을 시퀀스 제어부(120)에 공급한다. 다시 말하면, 전압 입/출력부(110)로 입력되는 전압의 출력 타이밍 데이터 신호가 시퀀스 제어부(120)에 입력되면, 시퀀스 제어부(120)에서는 전압 출력 타이밍 데이터 신호를 클럭 카운터(140)에 공급하고, 클럭 카운터(140)에서 클럭 발생부(150)로부터 입력된 클럭들을 가산하여 가산된 클럭들의 총 시간을 시퀀스 제어부(120)에 공급한다.
시퀀스 제어부(120)는 전압 입/출력부(110)로 입력된 전압의 지연시간을 메모리(130)에 저장된 전압 출력 타이밍 데이터 신호를 읽어들인다. 그리고 시퀀스 제어부(120)는 메모리(130)로부터 읽어들인 전압 출력 타이밍 데이터 신호를 통해 클럭 카운터(140)에 클럭 카운팅 명령신호를 공급하고, 클럭 카운터(140)로부터 입력된 가산된 클럭들의 시간만큼 전압 입/출력부(110)로 입력된 전압을 지연시켜 출 력하도록 제어한다. 이때, 시퀀스 제어부(120)는 액정표시장치의 전원이 꺼지면 시퀀스 제어장치의 전원도 꺼져 시퀀스 제어장치(70)를 셧 다운 시키는 셧 다운 신호(SHDN)가 입력되는 셧 다운 단자가 더 형성된다. 셧 다운 단자에 셧 다운 신호(SHDN)가 입력되면 시퀀스 제어장치(70)의 전압 입/출력부(110)의 출력을 차단한다.
이러한 시퀀스 제어장치(70)는 집적회로로 제작될 수 있다. 도 4에 도시된 바와 같이, 다수의 전압 입력단자(Vin1 내지 Vin4)와 전압 출력단자(Vout1 내지 Vout4)를 구비하고, 메모리(130)와 직렬통신단자(SCL, SDL) 및 클럭단자(OSC)를 구비한다. 그리고 각각의 입력단자들은 도 3에 도시된 블록들에 연결시킨다. 이렇게 집적회로로 제작된 시퀀스 제어장치는 데이터 구동부(30)에 신호를 전송하는 회로기판에 실장되거나, 액정패널(10)의 박막 트랜지스터 기판에 실장될 수 있다.
이러한 시퀀스 제어장치를 통해 액정표시장치에 공급되는 전압의 시퀀스를 디지털로 제어함으로써 종래 RC 회로를 통해 시퀀스를 제어하는 방식에 비해 전압의 공급타이밍을 정확하게 제어할 수 있다. 이에 따라, 각각의 구동소자들 예를 들면, 타이밍 컨트롤러, 게이트 구동부, 데이터 구동부, 감마전압 발생부의 오동작을 방지할 수 있다.
다음으로, 시퀀스 제어장치는 도 5를 참조하여 그 동작방법을 구체적으로 설명한다.
도 5는 본 발명의 실시 예에 따른 시퀀스 제어장치의 구동방법을 순차적으로 도시한 흐름도이다.
도 5를 참조하면, 본 발명의 실시 예에 따른 시퀀스 제어장치의 구동방법은 전압 입/출력부로 입력될 전압들 각각의 출력 타이밍 정보를 메모리에 저장하는 단계(S10)와, 전압 입/출력부로 입력된 전압의 출력 타이밍을 메모리로부터 읽어오는 단계(S20)와, 입력된 전압의 출력 타이밍을 클럭을 카운팅하여 카운팅 시간을 시퀀스 제어부에 전송하는 단계(S30) 및 전압 입/출력부로 입력된 전압을 상기 카운팅 된 클럭만큼 지연시켜 출력하는 단계(S40)를 포함한다.
구체적으로, 전압 입/출력부로 입력될 전압들 각각의 출력 타이밍 정보를 메모리(130)에 저장하는 단계는 메모리(130)에 타이밍 컨트롤러(50) 또는 외부의 제어장치 사이에 I2C 통신을 이용하여 출력 타이밍 데이터를 메모리(130)에 저장한다. 이때, I2C 통신포트 중 어느 하나를 통해 입력되는 직렬클럭신호에 동기하여 직렬데이터신호가 메모리(130)의 어드레스별로 차례로 저장된다. 메모리(130)에 저장된 출력 타이밍 데이터는 클럭 카운터(140)에서 가산할 클럭수가 저장된다.
다음으로, 전압 입/출력부(110)에 DC/DC 컨버터(60)로부터 게이트 온/오프 전압(Von/Voff), 공통전압(Vcom), 기준전압(VCC), 아날로그 전압(AVDD) 등이 입력되면, 메모리(130)로부터 전압 출력 타이밍 정보를 입력받고, 이를 기준으로 클럭 카운터(140)로 클럭 카운팅 w정보를 전송한다.
다음으로, 클럭 카운터(140)에서 가산된 클럭의 총 시간을 시퀀스 제어부(120)로 전송한다. 이때, 가산된 클럭의 총 시간은 클럭 주기의 N(N은 자연수)배이다.
다음으로, 시퀀스 제어부(120)는 전압 입/출력부(110)로 입력된 전압을 가산 된 클럭의 총 시간동안 지연시켜 출력하도록 제어하여 전압 입/출력부(110)에서 지연된 전압이 출력되도록 한다.
예를 들어, 시퀀스 제어장치(70)에 기준전압(VCC)이 입력되면 0.5㎳ 내지 10㎳ 이내에서 지연되어 출력되도록 하고, 기준전압(VCC) 다음으로 출력되는 전압은 기준전압(VCC)이 지연된 시간보다 더 큰 지연시간을 갖고 출력되도록 한다.
상술한 바와 같이, 본 발명에 따른 시퀀스 제어장치 및 이를 갖는 액정표시장치는 디지털 방식으로 구동전압의 시퀀스를 제어함에 따라 타이밍 컨트롤러, 게이트 구동부, 데이터 구동부 및 감마 전압 발생부 등의 회로들의 오동작을 방지할 수 있다. 이에 따라, 액정표시장치의 화질을 개선할 수 있다.
또한, 종래의 아날로그 방식인 RC 딜레이 회로를 제거함으로써 RC 딜레이 회로에서 소비되는 전력을 줄일 수 있다.
이상에서 상술한 본 발명은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 여러 가지 치환, 변형 및 변경이 가능하다 할 것이다. 따라서 본 발명은 상술한 실시 예 및 첨부된 도면에 한정하지 않고 청구범위에 의해 그 권리가 정해져야 할 것이다.

Claims (13)

  1. 직류/직류 컨버터로부터 공급된 전압을 출력하는 전압 입/출력부와;
    상기 전압 입/출력부으로 입력되는 전압의 출력 타이밍을 저장하는 메모리와;
    클럭을 생성하는 클럭 발생부와;
    상기 메모리에 저장된 전압의 출력 타이밍에 따라 상기 클럭 발생부로부터 공급되는 클럭을 카운팅 하는 클럭 카운터; 및
    상기 전압 입/출력부으로 입력된 전압에 따라 상기 메모리으로부터 입력된 데이터 신호를 통해 상기 클럭 카운터로 카운팅 신호를 공급하고, 상기 클럭 카운터로부터 입력된 카운팅 된 클럭의 시간동안 상기 전압 입/출력부로 입력된 전압을 지연시켜 출력하도록 제어하는 시퀀스 제어부를 구비한 것을 특징으로 하는 시퀀스 제어장치.
  2. 제 1 항에 있어서,
    상기 메모리는 직렬데이터 통신방식으로 상기 전압 입/출력부로 입력되는 전압의 출력 타이밍 데이터 신호가 저장되는 것을 특징으로 하는 시퀀스 제어장치.
  3. 제 1 항에 있어서,
    상기 시퀀스 제어부는 상기 전압 입/출력부의 출력전압을 오프시키는 셧 다 운 단자를 구비한 것을 특징으로 하는 시퀀스 제어장치.
  4. 전압 입/출력부로 입력될 전압들 각각의 출력 타이밍 정보를 메모리에 저장하는 단계와;
    상기 전압 입/출력부로 입력된 전압의 출력 타이밍을 상기 메모리로부터 읽어오는 단계와;
    상기 입력된 전압의 출력 타이밍을 클럭을 가산하여 가산된 클럭의 총 시간을 시퀀스 제어부에 전송하는 단계; 및
    상기 전압 입/출력부로 입력된 전압을 상기 가산된 클럭의 총 시간만큼 지연시켜 출력하는 단계를 포함하는 시퀀스 제어장치의 구동방법.
  5. 제 4 항에 있어서,
    상기 메모리와 외부의 제어장치와 직렬통신으로 연결되어 직렬클럭신호에 따라 직렬데이터신호를 각각의 어드레스에 저장하는 단계를 더 포함하는 것을 특징으로 하는 시퀀스 제어장치의 구동방법.
  6. 제 5 항에 있어서,
    상기 직렬데이터신호를 각각의 어드레스에 저장하는 단계에서 상기 직렬데이터신호는 상기 전압 입/출력부에 입력되는 전압의 출력 타이밍 정보인 것을 특징으로 하는 시퀀스 제어장치의 구동방법.
  7. 제 4 항에 있어서,
    상기 시퀀스 제어부에 셧 다운 신호를 공급하여 상기 시퀀스 제어장치의 출력을 오프시키는 단계를 더 포함하는 것을 특징으로 하는 시퀀스 제어장치의 구동방법.
  8. 화상을 표시하는 액정패널과;
    상기 액정을 구동하는 패널 구동부와;
    상기 패널 구동부에 화소 데이터 신호를 전송함과 아울러 제어신호를 생성하여 공급하는 타이밍 컨트롤러와;
    입력된 전압을 이용하여 각각의 레벨을 갖는 전압들을 생성하는 직류/직류 컨버터; 및
    직류/직류 컨버터로부터 공급된 각각의 전압을 출력하는 전압 입/출력부와;
    상기 전압 입/출력부으로 입력되는 전압의 출력 타이밍을 저장하는 메모리와;
    클럭을 생성하는 클럭 발생부와;
    상기 메모리에 저장된 전압의 출력 타이밍에 따라 상기 클럭 발생부로부터 공급되는 클럭을 카운팅 하는 클럭 카운터와;
    상기 전압 입/출력부으로 입력된 전압에 따라 상기 메모리로부터 입력된 데이터 신호를 통해 상기 클럭 카운터로 카운팅 신호를 공급하고, 상기 클럭 카운터 로부터 입력된 클럭의 가산된 시간동안 상기 전압 입/출력부로 입력된 전압을 지연시켜 출력하도록 제어하는 시퀀스 제어부를 구비한 시퀀스 제어장치를 포함하는 것을 특징으로 하는 액정표시장치.
  9. 제 8 항에 있어서,
    상기 패널 구동부는 상기 액정패널의 게이트 라인을 구동하는 게이트 구동부와, 데이터 라인을 구동하는 데이터 구동부 및 감마 전압을 상기 데이터 구동부에 공급하는 감마 전압 발생부를 포함하며,
    상기 직류/직류 컨버터는 상기 게이트 구동부에 공급되는 게이트 온/오프 전압과, 상기 데이터 구동부에 공급되는 기준전압과, 상기 감마 전압 발생부에 공급되는 아날로그전압 및 상기 액정패널에 공급되는 공통전압 각각을 생성하여 상기 시퀀스 제어장치로 공급하는 것을 특징으로 하는 액정표시장치.
  10. 제 8 항에 있어서,
    상기 시퀀스 제어장치에 포함된 메모리에 직렬통신으로 직렬클럭신호와, 직렬데이터신호를 전송하는 것을 특징으로 하는 액정표시장치.
  11. 제 10 항에 있어서,
    상기 메모리는 상기 타이밍 컨트롤러 또는 외부장치 중 어느 하나와 상기 직렬통신을 하는 것을 특징으로 하는 액정표시장치.
  12. 제 11 항에 있어서,
    상기 시퀀스 제어장치는 상기 직류/직류 컨버터로부터 입력되는 상기 게이트 온/오프 전압, 상기 기준전압, 상기 아날로그 전압 및 공통전압을 상기 메모리에 각각 저장된 타이밍 데이터 신호에 따라 순차적으로 지연시켜 출력하는 것을 특징으로 하는 액정표시장치.
  13. 제 8 항에 있어서,
    상기 시퀀스 제어부에 셧 다운 신호를 공급하여 상기 시퀀스 제어장치의 전압 출력을 오프시키는 것을 특징으로 하는 액정표시장치.
KR1020060091554A 2006-09-21 2006-09-21 시퀀스 제어장치 및 이를 갖는 액정표시장치 KR101298095B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060091554A KR101298095B1 (ko) 2006-09-21 2006-09-21 시퀀스 제어장치 및 이를 갖는 액정표시장치
US11/858,428 US8013824B2 (en) 2006-09-21 2007-09-20 Sequence control unit, driving method thereof, and liquid crystal display device having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060091554A KR101298095B1 (ko) 2006-09-21 2006-09-21 시퀀스 제어장치 및 이를 갖는 액정표시장치

Publications (2)

Publication Number Publication Date
KR20080026696A true KR20080026696A (ko) 2008-03-26
KR101298095B1 KR101298095B1 (ko) 2013-08-20

Family

ID=39224408

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060091554A KR101298095B1 (ko) 2006-09-21 2006-09-21 시퀀스 제어장치 및 이를 갖는 액정표시장치

Country Status (2)

Country Link
US (1) US8013824B2 (ko)
KR (1) KR101298095B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101510882B1 (ko) * 2008-05-27 2015-04-10 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102087835A (zh) * 2009-12-04 2011-06-08 群康科技(深圳)有限公司 液晶显示器
TWI406255B (zh) * 2009-12-09 2013-08-21 Chunghwa Picture Tubes Ltd 液晶顯示器
WO2014034235A1 (ja) * 2012-08-30 2014-03-06 シャープ株式会社 液晶表示装置およびその駆動方法
JP6713733B2 (ja) * 2015-06-23 2020-06-24 ローム株式会社 タイミングコントローラ、それを用いた電子機器、画像データの処理方法
JP2017009853A (ja) * 2015-06-24 2017-01-12 株式会社ジャパンディスプレイ 表示装置
US10175715B2 (en) * 2016-09-21 2019-01-08 Omnivision Technologies, Inc. Reference clock-less CMOS image sensor
KR102626939B1 (ko) * 2018-10-05 2024-01-19 삼성디스플레이 주식회사 표시 장치

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5777596A (en) * 1995-11-13 1998-07-07 Symbios, Inc. Touch sensitive flat panel display
JP3515443B2 (ja) 1999-09-28 2004-04-05 三洋電機株式会社 液晶表示装置
JP4695770B2 (ja) * 2001-03-28 2011-06-08 パナソニック株式会社 プラズマディスプレイ装置
KR100747684B1 (ko) 2001-08-14 2007-08-08 엘지.필립스 엘시디 주식회사 전원 시퀀스장치 및 그 구동방법
JP2003162262A (ja) * 2001-11-27 2003-06-06 Fujitsu Display Technologies Corp 液晶パネル駆動回路及び液晶表示装置
KR100435114B1 (ko) * 2001-12-20 2004-06-09 삼성전자주식회사 액정디스플레이장치
KR100942832B1 (ko) 2002-12-16 2010-02-18 엘지디스플레이 주식회사 액정 표시 장치의 전원 시퀀스 제어 방법 및 장치
US7142186B2 (en) * 2003-03-24 2006-11-28 Hivix Co., Ltd Method and apparatus for converting gradation data in STN LCD
KR100687336B1 (ko) * 2003-03-25 2007-02-27 비오이 하이디스 테크놀로지 주식회사 액정구동장치 및 그 구동방법
JP4480341B2 (ja) * 2003-04-10 2010-06-16 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置
JP2005043435A (ja) * 2003-07-23 2005-02-17 Renesas Technology Corp 表示駆動制御装置とその駆動方法及び電子機器並びに半導体集積回路
KR100607707B1 (ko) 2003-12-19 2006-08-01 (주)토마토엘에스아이 드라이버 ic 파워 시퀀스 제어장치 및 방법
KR100995631B1 (ko) * 2004-03-31 2010-11-19 엘지디스플레이 주식회사 액정 표시 장치의 데이터 처리 방법 및 장치
JP2006126475A (ja) * 2004-10-28 2006-05-18 Nec Electronics Corp 液晶表示装置及び液晶表示装置の駆動方法
TWI267820B (en) * 2004-12-07 2006-12-01 Novatek Microelectronics Corp Source driver and panel displaying device
US7830450B2 (en) * 2006-09-13 2010-11-09 Realtek Semiconductor Corp. Frame synchronization method and device utilizing frame buffer

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101510882B1 (ko) * 2008-05-27 2015-04-10 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법

Also Published As

Publication number Publication date
KR101298095B1 (ko) 2013-08-20
US20080074375A1 (en) 2008-03-27
US8013824B2 (en) 2011-09-06

Similar Documents

Publication Publication Date Title
CN109509415B (zh) 包括电平位移器的显示装置
KR101298095B1 (ko) 시퀀스 제어장치 및 이를 갖는 액정표시장치
KR102423863B1 (ko) 게이트 구동부 및 이를 구비한 평판 표시 장치
KR100984419B1 (ko) 표시제어 구동장치 및 표시 시스템
US8786538B2 (en) Display device and method for controlling gate pulse
JP5403879B2 (ja) 液晶表示装置及びその駆動方法
US10706804B2 (en) Shift register, image display including the same, and method of driving the same
KR20130107912A (ko) 액정표시장치의 레벨 시프터
US9941018B2 (en) Gate driving circuit and display device using the same
KR101232052B1 (ko) 액정표시장치의 공통전압 안정화 회로
KR20120041453A (ko) 스캔 펄스 스위칭 회로와 이를 이용한 표시장치
US10127874B2 (en) Scan driver and display device using the same
KR20110108036A (ko) 액정표시장치와 그 소비전력 저감방법
KR20100055881A (ko) 계조 전압 제공 장치 및 이를 이용한 표시 장치
KR101325199B1 (ko) 표시 장치 및 이의 구동 방법
KR20080002564A (ko) 액정표시장치의 화소전압 왜곡 방지회로
US8441431B2 (en) Backlight unit and liquid crystal display using the same
KR102306988B1 (ko) 표시장치
KR101957296B1 (ko) 전원공급장치와 이를 구비한 액정표시장치, 및 전원공급방법
KR20130046680A (ko) 표시장치
KR102556962B1 (ko) 표시 장치와 그 구동방법
KR101649232B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101941621B1 (ko) 전원 공급부 및 그를 포함하는 영상표시장치
KR20080051486A (ko) 메모리-타이밍 제어 장치 및 이를 갖는 표시 장치
KR20080064930A (ko) 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
N231 Notification of change of applicant
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160801

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee