KR20080064930A - 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치 - Google Patents

데이터 구동 장치 및 그것을 이용하는 액정 표시 장치 Download PDF

Info

Publication number
KR20080064930A
KR20080064930A KR1020070001821A KR20070001821A KR20080064930A KR 20080064930 A KR20080064930 A KR 20080064930A KR 1020070001821 A KR1020070001821 A KR 1020070001821A KR 20070001821 A KR20070001821 A KR 20070001821A KR 20080064930 A KR20080064930 A KR 20080064930A
Authority
KR
South Korea
Prior art keywords
data
voltage
response
power supply
signal
Prior art date
Application number
KR1020070001821A
Other languages
English (en)
Inventor
윤여진
유상욱
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070001821A priority Critical patent/KR20080064930A/ko
Priority to JP2008000430A priority patent/JP2008170995A/ja
Priority to US11/970,053 priority patent/US20080165109A1/en
Priority to CN2008100024246A priority patent/CN101217026B/zh
Publication of KR20080064930A publication Critical patent/KR20080064930A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 데이터 구동 장치 및 액정 표시 장치에 관한 것이다. 본 발명의 데이터 구동 장치는, 제어 신호에 응답하여 샘플링 신호를 생성하는 쉬프트 레지스터, 데이터를 샘플링 신호에 응답하여 순차적으로 저장하는 입력 레지스터, 제어 신호에 응답하여 입력 레지스터에 저장된 데이터를 동시에 제공받아 저장하는 저장 레지스터, 감마 전압을 이용하여 데이터에 해당하는 계조 표시 전압을 생성하는 디지털 아날로그 변환기, 계조 표시 전압을 해당 데이터 라인으로 제공하는 출력 버퍼 및 외부 전원 전압에 응답하여 데이터 및 감마 전압의 제공을 단속하고, 입력 레지스터와 디지털 아날로그 변환기에 잔류하는 전하를 방전하는 디스차지부를 포함한다.

Description

데이터 구동 장치 및 그것을 이용하는 액정 표시 장치{DATA DRIVING APPARATUS AND LIQUID CRYSTAL DISPLAY USING THEREOF}
도 1은 본 발명의 일실시 예에 따른 액정 표시 장치의 구성 블록도,
도 2는 도 1에 도시된 데이터 구동부의 구성 블록도,
도 3은 본 발명의 다른 실시 예에 따른 액정 표시 장치의 구성 블록도,
도 4는 도 3에 도시된 파워 오프 검출부의 예시 회로 구성도, 및
도 5는 도 3에 도시된 데이터 구동부의 구성 블록도이다.
<도면의 주요부분에 대한 부호설명>
100: 액정 표시 장치 110: 액정 패널
120: 데이터 구동부 122: 디스차지부
130: 게이트 구동부 140: 감마 전압 생성부
150: 타이밍 컨트롤러 160: 전원 공급부
본 발명은 액정 표시 장치에 관한 것으로서, 보다 상세하게는 비정상적으로 외부 전원이 차단되는 경우 잔류하는 전하를 방전시키는 데이터 구동 장치 및 액정 표시 장치에 관한 것이다.
일반적으로 액정 표시 장치는 전계 생성 전극이 각각 형성된 박막 트랜지스터 기판과 컬러 필터 기판을 전극이 형성된 면이 마주 대하도록 배치하고 두 기판 사이에 액정을 주입한 후, 전극에 전압을 인가하여 생성되는 전기장에 의해 액정을 움직이게 함으로써, 이에 따라 달라지는 빛의 투과율에 의해 화상을 표현하는 장치이다.
이러한 액정 표시 장치는, 초박형, 경량, 고신뢰성, 저소비전력 특성에 기인하여 개인용 컴퓨터, 텔레비전뿐만 아니라, 휴대형 개인 정보 단말기, 휴대 전화 등 모바일(Mobile) 정보 기기에 많이 사용되고 있다.
그런데 종래 모바일 정보 기기 등에 사용되는 액정 표시 장치는, 사용 중 사용자 또는 외부 충격에 의해 배터리가 제거되면 액정 표시 장치에 공급되는 전원이 차단되어 동작을 멈추게 되는데 이때 액정 패널에 잔상이 남는다.
이는 배터리가 제거되어 갑자기 전원 공급이 중단되면, 화이트 패턴을 게이트 라인에 주사한 후 드라이버 집적 회로의 전원단의 전류 공급을 차단하는 코딩 프로그램이 정상적으로 동작을 수행할 수 없기 때문이다.
즉 종래 모바일 정보 기기 등에 사용되는 액정 표시 장치는 배터리가 제거되어 비정상적으로 전원 공급이 중단되면, 드라이버 집적 회로 등에 잔류하는 전하로 인해 액정 패널 상의 데이터 라인이 구동되는 등 바람직하지 않은 동작으로 비정상적인 패턴 잔상이 시인되는 문제점이 있다.
따라서, 본 발명은 종래의 문제점을 해결하기 위하여 안출된 것으로, 비정상적으로 전원 공급이 중단되면 드라이버 집적 회로에 잔류하는 전하를 방전 방전시키는 데이터 구동 장치 및 그것을 사용하는 액정 표시 장치를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명의 데이터 구동 장치는, 데이터 스타트 신호와 데이터 동기 클럭에 응답하여 샘플링 신호를 생성하는 쉬프트 레지스터; 외부에서 제공되는 데이터를 상기 샘플링 신호에 응답하여 순차적으로 저장하는 입력 레지스터; 외부에서 제공되는 로드 신호에 응답하여 상기 입력 레지스터에 저장된 데이터를 동시에 제공받아 저장하는 저장 레지스터; 외부에서 제공되는 감마 전압을 이용하여 상기 데이터에 해당하는 계조 표시 전압을 생성하는 디지털 아날로그 변환기; 상기 계조 표시 전압을 해당 데이터 라인으로 제공하는 출력 버퍼; 및 외부 전원 전압에 응답하여 상기 데이터 및 감마 전압의 제공을 단속하고, 상기 입력 레지스터와 상기 디지털 아날로그 변환기에 잔류하는 전하를 방전하는 디스차지부;를 포함한다.
여기서, 상기 디스차지부는, 상기 데이터가 제공되는 입력단, 상기 전원 전압이 제공되는 제어단 및 상기 입력 레지스터에 연결되는 출력단을 포함하는 제1 스위칭 트랜지스터; 및 일단이 상기 제1 스위칭 트랜지스터의 출력단에 연결되며, 타단이 접지단에 연결되는 제1 그라운드 패스 저항을 포함한다.
또한 상기 디스차지부는, 상기 감마 전압이 제공되는 입력단, 상기 전원 전압이 제공되는 제어단 및 상기 디지털 아날로그 변환기에 연결되는 출력단을 포함하는 제2 스위칭 트랜지스터; 및 일단이 상기 제2 스위칭 트랜지스터의 출력단에 연결되며, 타단이 접지단에 연결되는 제2 그라운드 패스 저항을 포함한다.
본 발명의 액정 표시 장치는, 액정 패널; 외부 전원 전압을 이용하여 구동 전압을 생성하고, 상기 외부 전원 전압의 공급 차단을 검출하여 검출 신호로 제공하는 전원 공급부; 상기 구동 전압을 분압하여 감마 전압을 생성하는 감마 전압 생성부; 외부 신호에 응답하여 데이터와 데이터 제어 신호를 제공하는 타이밍 컨트롤러; 및 상기 감마 전압을 이용하여 상기 데이터에 해당하는 계조 표시 전압을 생성하여 상기 액정 패널에 제공하며, 상기 검출 신호에 응답하여 상기 데이터 및 감마 전압의 제공을 단속하고, 잔류하는 전하를 방전하는 데이터 구동부;를 포함한다.
여기서 상기 데이터 구동부는, 상기 데이터 제어 신호에 응답하여 샘플링 신호를 생성하는 쉬프트 레지스터; 상기 데이터를 상기 샘플링 신호에 응답하여 순차적으로 저장하는 입력 레지스터; 상기 데이터 제어 신호에 응답하여 상기 입력 레지스터에 저장된 데이터를 동시에 제공받아 저장하는 저장 레지스터; 상기 감마 전압을 이용하여 상기 데이터에 해당하는 계조 표시 전압을 생성하는 디지털 아날로 그 변환기; 상기 계조 표시 전압을 상기 액정 패널로 제공하는 출력 버퍼; 및 상기 검출 신호에 응답하여 상기 데이터 및 감마 전압의 제공을 단속하고, 상기 입력 레지스터와 상기 디지털 아날로그 변환기에 잔류하는 전하를 방전하는 디스차지부;를 포함한다.
또한 상기 디스차지부는, 상기 데이터가 제공되는 입력단, 상기 검출 신호가 제공되는 제어단 및 상기 입력 레지스터에 연결되는 출력단을 포함하는 제1 스위칭 트랜지스터; 및 일단이 상기 제1 스위칭 트랜지스터의 출력단에 연결되며, 타단이 접지단에 연결되는 제1 그라운드 패스 저항을 포함한다.
또한 상기 디스차지부는, 상기 감마 전압이 제공되는 입력단, 상기 검출 신호가 제공되는 제어단 및 상기 디지털 아날로그 변환기에 연결되는 출력단을 포함하는 제2 스위칭 트랜지스터; 및 일단이 상기 제2 스위칭 트랜지스터의 출력단에 연결되며, 타단이 접지단에 연결되는 제2 그라운드 패스 저항을 포함한다.
또한 상기 전원 공급부는, 소스와 드레인이 전원단과 접지단에 연결되고 게이트에 상기 전원 전압이 제공되는 신호 생성 트랜지스터를 포함한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 일 실시예에 대해 상세히 설명한다.
도 1은 본 발명의 일실시 예에 따른 액정 표시 장치의 구성 블록도이다. 도 1에 도시된 바와 같이, 본 발명의 일실시 예에 따른 액정 표시 장치(100)는 액정 패널(110), 데이터 구동부(120), 게이트 구동부(130), 감마 전압 생성부(140), 타 이밍 컨트롤러(150) 및 전원 공급부(160)를 포함한다.
상기 액정 패널(110)은 컬러 필터와 공통 전극이 형성된 컬러 필터 기판, 박막 트랜지스터(TFT)가 형성된 박막 트랜지스터 기판 및 컬러 필터 기판과 박막 트랜지스터 기판 사이에 충진되는 액정을 포함한다.
박막 트랜지스터 기판은 복수의 게이트 라인(GL1,...,GLn), 복수의 데이터 라인(DL1,...,DLm), 복수의 게이트 라인(GL1,...,GLn)과 복수의 데이터 라인(DL1,...,DLm)의 교차부에 각각 형성되어 계조 표시 전압을 충전하는 화소 커패시터(CLC), 게이트 온 전압(VON)에 응답하여 계조 표시 전압을 화소 커패시터(CLC)에 제공하는 박막 트랜지스터(TFT)를 포함한다. 박막 트랜지스터(TFT)는 게이트 라인(GL1)에 연결되는 게이트, 데이터 라인(DL1)에 연결되는 소스 및 화소 커패시터(CLC)의 화소 전극에 연결되는 드레인을 포함한다.
상기 데이터 구동부(120)는 감마 전압(VGMA)을 이용하여 데이터 신호(DATA)에 해당하는 계조 표시 전압을 생성하고, 게이트 온 전압(VON)에 의해 구동되는 박막 트랜지스터(TFT)에 계조 표시 전압을 인가하여 게이트 라인(GL1,...,GLn) 단위로 계조 표시 전압을 표시한다.
이를 위해 데이터 구동부(120)는 타이밍 컨트롤러(140)로부터 데이터 제어신호(DCS) 및 데이터 신호(DATA)를 제공받고, 감마 전압 생성부(140)로부터 감마 전압(VGMA)을 제공받는다. 여기서 계조 표시 전압은 데이터 신호(DATA)에 해당하는 아날로그 전압이며, 데이터 제어 신호(DCS)는 데이터 스타트 펄스(STH), 데이터 동기 클럭(CPH), 및 로드 신호(LOAD)를 포함한다.
또한 데이터 구동부(120)는 외부 전원(VDD)의 공급이 비정상적으로 중단되면, 타이밍 컨트롤러(140)로부터 데이터 신호(DATA) 및 감마 전압 생성부(140)로부터 감마 전압(VGMA)의 제공을 차단하고 데이터 구동부(120)에 잔류하는 전하를 방전시키는 디스차지부(122)를 포함한다. 여기서 외부 전원(VDD)의 공급이 비정상적으로 중단되는 경우란 예를 들면, 액정 표시 장치가 적용되는 모바일 정보 기기에서 배터리가 사용자 또는 외부 충격에 의해 제거되는 경우 등을 말한다.
데이터 구동부(120)는 데이터 구동 집적 회로(IC: Integrated Circuit)로 제작되어, TCP(Tape Carrier Package) 타입으로 액정 패널(110)에 부착될 수 있고, COG(Chip On Glass) 타입으로 액정 패널(110)의 비표시 영역에 직접 실장될 수 있다.
상기 게이트 구동부(130)는 순차적으로 선택되는 게이트 라인(GL1,...,GLn)에 게이트 구동 신호를 제공하여 선택된 게이트 라인(GL1,...,GLn)에 각각 연결된 복수의 박막 트랜지스터(TFT)를 동시에 턴온시킨다. 이를 위해 게이트 구동부(130)는 타이밍 컨트롤러(140)로부터 게이트 제어신호(GCS)를 제공받고, 감마 전압 생성부(140)로부터 게이트 온 전압(VON) 및 게이트 오프 전압(VOFF)을 제공받는다. 여기서 게이트 제어 신호(GCS)는 게이트 스타트 펄스(STV), 게이트 동기 클럭(CPV)을 포함한다.
게이트 구동부(130)는 게이트 구동 집적 회로(IC: Integrated Circuit)로 제작되어, TCP(Tape Carrier Package) 타입으로 액정 패널(110)에 부착될 수 있고, 아몰포스 실리콘 게이트(ASG: Amolphos Silicon Gate) 타입으로 액정 패널(110)의 비표시 영역에 집적화될 수 있다.
게이트 구동부(130)가 ASG 타입으로 구현되는 경우(도시되지 않음), 게이트 구동부(130)는 게이트 온 전압(VON) 및 게이트 오프 전압(VOFF) 레벨의 게이트 클럭 펄스 및 개시 펄스을 생성하는 레벨 쉬프터, 게이트 클럭 펄스 및 개시 펄스에 응답하여 복수의 게이트 라인(GL1,...,GLn)에 게이트 클럭 펄스를 게이트 구동 전압으로 순차적으로 제공하는 게이트 구동 회로 및 디스차지 신호(DISsig)에 응답하여 복수의 게이트 라인(GL1,...,GLn)에 순차적으로 게이트 구동 신호를 제공하거나 동시에 게이트 구동 신호를 제공하는 출력 버퍼(132)를 포함한다. 여기서 게이트 구동 회로와 출력 버퍼는 액정 패널(110)의 비표시 영역에 집적화되는 것이 바람직하다.
상기 감마 전압 생성부(140)는 전원 공급부(160)로부터 공급되는 아날로그 전원 전압(AVDD)을 분압하여 감마 전압(VGMA)을 생성하고 이를 데이터 구동부(120)로 제공한다.
상기 타이밍 컨트롤러(150)는 외부 신호를 제공받아, 데이터 구동부(120)가 처리할 수 있는 데이터 신호(DATA)로 변환하여 데이터 구동부(120)로 공급하고 데이터 구동부(120)와 게이트 구동부(130)의 동작에 필요한 제어 신호(DCS, GCS)를 생성하여 데이터 구동부(120)와 게이트 구동부(130)로 각각으로 제공한다. 여기서 외부 신호는 R,G,B 데이터(R,G,B), 동기 신호(HSYNC, VSYNC) 및 클럭(MCLK)을 포함한다.
상기 전원 공급부(160)는 외부로부터 전원 전압(VDD)을 공급받아 게이트 온 전압(VON)과 게이트 오프 전압(VOFF)을 생성하여 게이트 구동부(130)로 제공한다. 또한 전원 공급부(160)는 아날로그 전원 전압(AVDD)을 생성하여 감마 전압 생성부(140)로 제공한다. 여기서 외부 전원 전압(VDD)는 데이터 구동부(120)의 디스차지부(122)로 공급된다. 이는 하드웨어적으로 디시차지부(122)가 직접 외부 전원 전압(VDD)의 공급 중단을 감지할 수 있도록 한다.
한편, 데이터 구동부(120), 게이트 구동부(130), 감마 전압 생성부(140), 타이밍 컨트롤러(150) 및 전원 공급부(160)은 하나의 칩에 집적화되어 액정 패널(110)를 구동하는 드라이버 집적 회로로 구현될 수 있다.
본 발명의 일실시 예에 따른 액정 표시 장치는, 외부로부터 전원 전압(VDD) 공급이 비정상적으로 중단되면 디스차지부(122)가 이를 하드웨어적으로 감지하여, 타이밍 컨트롤러(140)로부터 데이터 신호(DATA) 및 감마 전압 생성부(140)로부터 감마 전압(VGMA)의 제공을 차단하고 데이터 구동부(120)에 잔류하는 전하를 방전시킬 수 있는 구성을 가지기 때문에, 종래 액정 패널에서 발생되는 잔상 현상을 제거시킬 수 있다.
다음으로 디스차지부를 포함하는 데이터 구동부의 구성 및 동작을 좀 더 자세하게 설명한다. 도 2는 도 1에 도시된 데이터 구동부의 구성 블록도이다. 도 2에 도시된 바와 같이, 데이터 구동부(120)는 쉬프트 레지스터(124), 입력 레지스터(125), 저장 레지스터(126), 디지털 아날로그 변환기(127), 출력 버퍼(128) 및 디스차지부(122)를 포함한다.
상기 쉬프트 레지스터(124)는 데이터 스타트 신호(STH)와 데이터 동기 클럭(CPH)를 제공받아 샘플링 신호를 생성하여 입력 레지스터(125)로 제공한다. 구체적으로 쉬프트 레지스터(124)는 데이터 동기 클럭(CPH)의 한 주기 마다 데이터 스타트 신호(STH)를 쉬프트 시키면서 n 개의 샘플링 신호를 생성한다.
상기 입력 레지스터(125)는 쉬프트 레지스터부(124)로부터 순차적으로 입력되는 샘플링 신호에 응답하여 데이터(DATA)를 순차적으로 저장한다. 구체적으로 입력 레지스터부(125)는 샘플링 신호에 응답하여 1 라인 분에 해당하는 데이터(DATA)를 저장한다.
상기 저장 레지스터(126)는 로드 신호(LOAD)가 입력되면, 입력 레지스터(125)에 저장된 1 라인 분의 데이터(DATA)를 동시에 전달받아 저장한다. 여기서 로드 신호(LOAD)는 1 라인 분의 데이터(DATA)에 해당하는 계조 표시 전압이 하나의 게이트 라인에 연결된 복수의 화소 커패시터에 동시에 인가되도록 하는 기능을 수행한다.
상기 디지털 아날로그 변환기(127)는 감마 전압(VGMA)을 이용하여 데이터(DATA) 값에 대응하는 계조 표시 전압을 생성한 후 이를 출력 버퍼부(128)로 제공한다. 상기 출력 버퍼부(128)는 디지털/아날로그 변환부(127)으로부터 공급되는 계조 표시 전압을 데이터 라인에 동시에 제공한다.
상기 디스차지부(122)는 외부 전원 전압(VDD)에 응답하여 입력 레지스터(125)로 제공되는 데이터(DATA) 및 디지털 아날로그 변환기(127)로 제공되는 감마 전압(VGMA)을 스위칭하고, 입력 레지스터(125)와 디지털 아날로그 변환기(127) 에 잔류하는 전하를 방전할 수 있는 경로를 제공한다.
보다 구체적으로 디스차지부(122)는 제1 스위칭 트랜지스터(NT1), 제1 그라운드 패스 저항(R1), 제2 스위칭 트랜지스터(NT2) 및 제2 그라운드 패스 저항(R2)를 포함한다.
제1 스위칭 트랜지스터(NT1)은 데이터(DATA)가 제공되는 입력단, 전원 전압(VDD)이 제공되는 제어단, 입력 레지스터(125)에 연결되는 출력단을 포함한다. 제1 그라운드 패스 저항(R1)은 제1 스위칭 트랜지스터(NT1)의 출력단과 입력 레지스터(125)에 일단이 연결되며 타단은 접지단에 연결된다.
제2 스위칭 트랜지스터(NT2)는 감마 전압(VGMA)이 제공되는 입력단, 전원 전압(VDD)이 제공되는 제어단, 디지털 아날로그 변환기(127)에 연결되는 출력단을 포함한다. 제2 그라운드 패스 저항(R2)은 제2 스위칭 트랜지스터(NT2)의 출력단과 디지털 아날로그 변환기(127)에 일단이 연결되며 타단은 접지단에 연결된다.
동작에 있어서, 전원 전압(VDD)이 정상적으로 제공되는 경우, 제1 및 제2 스위칭 트랜지스터(NT1,NT2)는 턴온되어 정상적으로 데이터(DATA)와 감마 전압(VGMA)이 입력 레지스터(125)와 디지털 아날로그 변환기(127)에 각각 제공된다. 이때 입력 레지스터(125)와 디지털 아날로그 변환기(127)에 비해 데이터(DATA) 및 감마 전압(VGMA)이 상대적으로 높은 전압을 가지기 때문에 제1 및 제2 그라운드 패스 저항(R1, R2)에 상관없이 데이터(DATA)와 감마 전압(VGMA)은 입력 레지스터(125)와 디지털 아날로그 변환기(127)에 제공될 수 있다.
다음으로 전원 전압(VDD) 공급이 비정상적으로 중단되는 경우, 제1 및 제2 스위칭 트랜지스터(NT1,NT2)는 턴오프되어 입력 레지스터(125)와 디지털 아날로그 변환기(127)로 데이터(DATA)와 감마 전압(VGMA)의 제공이 중단된다. 이때 입력 레지스터(125)와 디지털 아날로그 변환기(127)에 비해 제1 및 제2 스위칭 트랜지스터(NT1, NT2)의 출력단이 상대적으로 낮은 전압을 가진다. 그러므로, 입력 레지스터(125) 및 디지털 아날로그 변환기(127)에 잔류하는 전하는 제1 및 제2 그라운드 패스 저항(R1, R2)로 바이패스 된다. 따라서, 전원 전압(VDD) 공급이 비정상적으로 중단되면 입력 레지스터(125) 및 디지털 아날로그 변환기(127)에 잔류하는 전하는 강제적으로 접지단을 통하여 강제적으로 방전될 수 있다.
도 3은 본 발명의 다른 실시 예에 다른 액정 표시 장치의 구성 블록도이다. 도 3에 도시된 바와 같이, 본 발명의 다른 실시 예에 따른 액정 표시 장치(200)의 전원 공급부(260)는 전원 전압(VDD)의 비정상적인 공급 중단을 검출하는 파워 오프 검출부(262)를 포함한다.
상기 파워 오프 검출부(262)는 전원 전압(VDD)의 비정상적인 공급 중단을 검출하여 검출 신호(DET)를 생성하고, 이를 데이터 구동부(220)의 디스차지부(222)로 제공한다. 따라서, 디스차지부(222)는 검출 신호(DET)에 응답하여 데이터(DATA) 및 감마 전압(VGMA)의 제공을 차단하고, 데이터 구동부(220)에 잔류하는 전하를 방전시킬 수 있다.
액정 패널(210), 게이트 구동부(230), 감마 전압 생성부(240), 타이밍 컨트롤러(250) 및 전원 공급부(260) 등 다른 구성 요소의 구성 및 동작은 도 1에서 설 명한 바와 동일하므로 상세한 설명은 생략한다.
도 4는 도 3에 도시된 파워 오프 검출부의 예시 회로도이다. 도 4에 도시된 바와 같이, 파워 오프 검출부(262)는 외부 전원 전압(VDD)에 응답하여 검출 신호(DET)를 생성하는 구성을 가진다.
보다 구체적으로 파워 오프 검출부(262)는 검출 신호(DET)를 생성하는 신호 생성 트랜지스터를 포함한다. 신호 생성 트랜지스터는 소스와 드레인이 전원단과 접지단에 연결되고 게이트에 전원 전압(VDD)이 제공된다. 전원단이 연결되는 소스는 검출 신호(DET)가 출력되는 출력단으로 동작한다. 여기서 신호 생성 트랜지스터는 피모스(PMOS: P-channel Metal-Oxide Semiconductor) 트랜지스터인 것이 바람직하다.
동작에 있어서, 전원 전압(VDD)이 정상적으로 공급되면, 신호 생성 트랜지스터는 턴오프되어 전원단으로 제공되는 "하이" 레벨의 전압이 검출 신호(DET)로 출력된다. 반면 전원 전압(VDD)이 비정상적으로 차단되면, 신호 생성 트랜지스터는 턴온되어 전원단과 접지단을 연결하는 경로가 형성되어 전원단에 제공되는 "하이" 레벨의 전압에 의한 전류가 모두 접지단으로 흐르게 된다. 따라서, 접지단에 해당하는 "로우" 레벨의 전압이 검출 신호(DET)로 출력된다.
도 5는 도 3에 도시된 데이터 구동부의 구성 블록도이다. 도 5에 도시된 바와 같이, 데이터 구동부(220)는 쉬프트 레지스터(224), 입력 레지스터(225), 저장 레지스터(226), 디지털 아날로그 변환기(227), 출력 버퍼(228) 및 디스차지부(222)를 포함한다.
상기 디스차지부(222)는 검출 신호(DET)에 응답하여 입력 레지스터(225)로 제공되는 데이터(DATA) 및 디지털 아날로그 변환기(227)로 제공되는 감마 전압(VGMA)을 스위칭하고, 입력 레지스터(225)와 디지털 아날로그 변환기(227)에 잔류하는 전하를 방전할 수 있는 경로를 제공한다.
도 2에서 설명한 디스차지부(122)와 비교시, 본 발명의 다른 실시 예에 따른 디스차지부(222)는 제1 및 제2 스위칭 트랜지스터(NT1, NT2)의 제어단에 검출 신호(DET)가 제공된다.
데이터 구동부(220)의 쉬프트 레지스터(224), 입력 레지스터(225), 저장 레지스터(226), 디지털 아날로그 변환기(227), 출력 버퍼(228) 및 디스차지부(222)의 구성 및 동작은 도 2에서 설명한 데이트 구동부(120)의 관한 설명으로부터 당업자가 용이하게 유추할 수 있는 것이므로 상세한 설명은 생략한다.
본 발명의 액정 표시 장치는, 비정상적으로 전원 공급이 중단되면 드라이버 집적 회로에 잔류하는 전하를 방전시킬 수 있기 때문에, 배터리 제거 등 비정상적으로 전원 공급이 중단되어 드라이버 집적 회로의 전원단에 전류의 흐름을 차단하는 프로그램이 동작할 수 없는 경우에도 드라이버 집적 회로에 잔류하는 전하로 인한 비정상적 패턴 및 잔상을 제거할 수 있는 효과가 있다.
이상에서 설명한 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.

Claims (8)

  1. 데이터 스타트 신호와 데이터 동기 클럭에 응답하여 샘플링 신호를 생성하는 쉬프트 레지스터;
    외부에서 제공되는 데이터를 상기 샘플링 신호에 응답하여 순차적으로 저장하는 입력 레지스터;
    외부에서 제공되는 로드 신호에 응답하여 상기 입력 레지스터에 저장된 데이터를 동시에 제공받아 저장하는 저장 레지스터;
    외부에서 제공되는 감마 전압을 이용하여 상기 데이터에 해당하는 계조 표시 전압을 생성하는 디지털 아날로그 변환기;
    상기 계조 표시 전압을 해당 데이터 라인으로 제공하는 출력 버퍼; 및
    외부 전원 전압에 응답하여 상기 데이터 및 감마 전압의 제공을 단속하고, 상기 입력 레지스터와 상기 디지털 아날로그 변환기에 잔류하는 전하를 방전하는 디스차지부;를 포함하는 데이터 구동 장치.
  2. 제 1 항에 있어서, 상기 디스차지부는,
    상기 데이터가 제공되는 입력단, 상기 전원 전압이 제공되는 제어단 및 상기 입력 레지스터에 연결되는 출력단을 포함하는 제1 스위칭 트랜지스터; 및
    일단이 상기 제1 스위칭 트랜지스터의 출력단에 연결되며, 타단이 접지단에 연결되는 제1 그라운드 패스 저항을 포함하는 데이터 구동 장치.
  3. 제 2 항에 있어서, 상기 디스차지부는,
    상기 감마 전압이 제공되는 입력단, 상기 전원 전압이 제공되는 제어단 및 상기 디지털 아날로그 변환기에 연결되는 출력단을 포함하는 제2 스위칭 트랜지스터; 및
    일단이 상기 제2 스위칭 트랜지스터의 출력단에 연결되며, 타단이 접지단에 연결되는 제2 그라운드 패스 저항을 포함하는 데이터 구동 장치.
  4. 액정 패널;
    외부 전원 전압을 이용하여 구동 전압을 생성하고, 상기 외부 전원 전압의 공급 차단을 검출하여 검출 신호로 제공하는 전원 공급부;
    상기 구동 전압을 분압하여 감마 전압을 생성하는 감마 전압 생성부;
    외부 신호에 응답하여 데이터와 데이터 제어 신호를 제공하는 타이밍 컨트롤러; 및
    상기 감마 전압을 이용하여 상기 데이터에 해당하는 계조 표시 전압을 생성하여 상기 액정 패널에 제공하며, 상기 검출 신호에 응답하여 상기 데이터 및 감마 전압의 제공을 단속하고, 잔류하는 전하를 방전하는 데이터 구동부;를 포함하는 액 정 표시 장치.
  5. 제 4 항에 있어서, 상기 데이터 구동부는,
    상기 데이터 제어 신호에 응답하여 샘플링 신호를 생성하는 쉬프트 레지스터;
    상기 데이터를 상기 샘플링 신호에 응답하여 순차적으로 저장하는 입력 레지스터;
    상기 데이터 제어 신호에 응답하여 상기 입력 레지스터에 저장된 데이터를 동시에 제공받아 저장하는 저장 레지스터;
    상기 감마 전압을 이용하여 상기 데이터에 해당하는 계조 표시 전압을 생성하는 디지털 아날로그 변환기;
    상기 계조 표시 전압을 상기 액정 패널로 제공하는 출력 버퍼; 및
    상기 검출 신호에 응답하여 상기 데이터 및 감마 전압의 제공을 단속하고, 상기 입력 레지스터와 상기 디지털 아날로그 변환기에 잔류하는 전하를 방전하는 디스차지부;를 포함하는 액정 표시 장치.
  6. 제 5항에 있어서, 상기 디스차지부는,
    상기 데이터가 제공되는 입력단, 상기 검출 신호가 제공되는 제어단 및 상기 입력 레지스터에 연결되는 출력단을 포함하는 제1 스위칭 트랜지스터;
    일단이 상기 제1 스위칭 트랜지스터의 출력단에 연결되며, 타단이 접지단에 연결되는 제1 그라운드 패스 저항을 포함하는 액정 표시 장치.
  7. 제 6 항에 있어서, 상기 디스차지부는,
    상기 감마 전압이 제공되는 입력단, 상기 검출 신호가 제공되는 제어단 및 상기 디지털 아날로그 변환기에 연결되는 출력단을 포함하는 제2 스위칭 트랜지스터;
    일단이 상기 제2 스위칭 트랜지스터의 출력단에 연결되며, 타단이 접지단에 연결되는 제2 그라운드 패스 저항을 포함하는 액정 표시 장치.
  8. 제 4 항에 있어서, 상기 전원 공급부는,
    소스와 드레인이 전원단과 접지단에 연결되고 게이트에 상기 전원 전압이 제공되는 신호 생성 트랜지스터를 포함하는 액정 표시 장치.
KR1020070001821A 2007-01-06 2007-01-06 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치 KR20080064930A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020070001821A KR20080064930A (ko) 2007-01-06 2007-01-06 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치
JP2008000430A JP2008170995A (ja) 2007-01-06 2008-01-07 液晶表示装置及び液晶表示装置の残像除去方法
US11/970,053 US20080165109A1 (en) 2007-01-06 2008-01-07 Liquid crystal display and method for eliminating afterimage thereof
CN2008100024246A CN101217026B (zh) 2007-01-06 2008-01-07 消除余像的液晶显示器及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070001821A KR20080064930A (ko) 2007-01-06 2007-01-06 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치

Publications (1)

Publication Number Publication Date
KR20080064930A true KR20080064930A (ko) 2008-07-10

Family

ID=39815997

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070001821A KR20080064930A (ko) 2007-01-06 2007-01-06 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치

Country Status (1)

Country Link
KR (1) KR20080064930A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8963909B2 (en) 2008-08-08 2015-02-24 Samsung Display Co., Ltd. Data driving method for driving display panel, data driving circuit for performing the same, and display apparatus having the data driving circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8963909B2 (en) 2008-08-08 2015-02-24 Samsung Display Co., Ltd. Data driving method for driving display panel, data driving circuit for performing the same, and display apparatus having the data driving circuit
KR101501663B1 (ko) * 2008-08-08 2015-03-11 삼성디스플레이 주식회사 표시패널을 구동하기 위한 데이터 구동 방법, 이를 수행하기 위한 데이터 구동회로 및 이를 갖는 표시장치

Similar Documents

Publication Publication Date Title
KR20080064928A (ko) 액정 표시 장치 및 액정 표시 장치의 잔상 제거 방법
JP2008170995A (ja) 液晶表示装置及び液晶表示装置の残像除去方法
KR101622896B1 (ko) 표시 장치 및 그 구동 방법
US8552958B2 (en) Method of driving a gate line, gate drive circuit for performing the method and display apparatus having the gate drive circuit
US7250788B2 (en) Shift register, gate driving circuit and display panel having the same, and method thereof
US9666140B2 (en) Display device and method for driving same
US8102356B2 (en) Apparatus and method of driving flat panel display device
KR100996813B1 (ko) 방전회로 및 이를 구비한 표시장치
NL1026771C2 (nl) Schakelingen en werkwijzen voor aansturen van platte beeldschermen.
KR101386457B1 (ko) 액정 표시 장치 및 이의 구동 방법
KR20080026696A (ko) 시퀀스 제어장치와 이의 구동방법 및 이를 갖는액정표시장치
US10796655B2 (en) Display device
KR101206726B1 (ko) 표시 장치
KR20110067819A (ko) 액정표시장치 및 그 구동 방법
US8441431B2 (en) Backlight unit and liquid crystal display using the same
KR101338628B1 (ko) 방전회로 및 이를 구비한 표시장치
KR20080064930A (ko) 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치
KR101232174B1 (ko) 액정 표시장치의 잔상 제거장치와 그의 구동방법
KR101319277B1 (ko) 평판 표시장치와 그의 구동방법
US9070343B2 (en) Method of driving display panel that prevents TFT characteristic degradation and display apparatus for performing the same
KR101255266B1 (ko) 평판 표시장치의 구동장치 및 구동방법
KR100634833B1 (ko) 액정 표시 패널
KR20080064929A (ko) 액정 표시 장치
KR101194647B1 (ko) 액정표시장치의 공통전극 구동회로
KR20030054901A (ko) 액정표시모듈의 구동 방법 및 장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid