KR20060105527A - 액정 표시 장치의 구동 방법, 액정 표시 장치 및 전자 기기 - Google Patents

액정 표시 장치의 구동 방법, 액정 표시 장치 및 전자 기기 Download PDF

Info

Publication number
KR20060105527A
KR20060105527A KR1020060028514A KR20060028514A KR20060105527A KR 20060105527 A KR20060105527 A KR 20060105527A KR 1020060028514 A KR1020060028514 A KR 1020060028514A KR 20060028514 A KR20060028514 A KR 20060028514A KR 20060105527 A KR20060105527 A KR 20060105527A
Authority
KR
South Korea
Prior art keywords
potential
signal
selection
selection period
data line
Prior art date
Application number
KR1020060028514A
Other languages
English (en)
Other versions
KR100798171B1 (ko
Inventor
유타카 고바시
다카시 도야
Original Assignee
산요 엡슨 이미징 디바이스 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 산요 엡슨 이미징 디바이스 가부시키가이샤 filed Critical 산요 엡슨 이미징 디바이스 가부시키가이샤
Publication of KR20060105527A publication Critical patent/KR20060105527A/ko
Application granted granted Critical
Publication of KR100798171B1 publication Critical patent/KR100798171B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Abstract

커먼 반전 구동에 있어서 도트 반전 구동을 실현한다.
복수의 주사선은, 화소 스위칭 소자에 선택 전위와 비선택 전위 중 어느 하나의 전위를 인가하도록 각각 개별의 타이밍에서 공급되고, 대향 전극은 제 1 전위와 제 2 전위 사이에서 반전 구동하고, 대향 전극이 제 1 전위로부터 제 2 전위로 반전하는 커먼 반전 타이밍에서는, 복수의 주사선 중 적어도 1 이상이 선택 전위로 된다. 이것에 의해, 주사선 선택 기간 중에 데이터선을 플로팅 상태로 하여 커먼 반전을 행한다. 또한, 비선택 전위의 주사선은 플로팅 또는 공통으로 동기하여 반전 구동을 행한다.

Description

액정 표시 장치의 구동 방법, 액정 표시 장치 및 전자 기기{METHOD FOR DRIVING CRYSTAL DISPLAY DEVICE, LIQUID CRYSTAL DISPLAY DEVICE, AND ELECTRONIC APPARATUS}
도 1은 본 발명의 실시예 1에 따른 액티브 매트릭스 기판의 구성도,
도 2는 본 발명의 실시예 1에 따른 액티브 매트릭스 기판의 화소 회로도,
도 3은 본 발명의 실시예 1에 따른 액정 표시 장치의 사시도,
도 4는 본 발명의 실시예 1에 따른 주사선 구동 회로도,
도 5는 본 발명의 실시예 1에 따른 주사선 구동 회로의 구성 요소의 회로도,
도 6은 본 발명의 실시예 1에 따른 데이터선 구동 회로도,
도 7은 본 발명의 실시예 1에 따른 데이터선 프리차지 회로도,
도 8은 본 발명의 실시예 1에 따른 구동 신호의 타이밍차트,
도 9은 본 발명의 실시예 1에 따른 각 화소의 액정 소자 인가 전압도,
도 10은 대비 예에 따른 구동 신호의 타이밍차트,
도 11은 대비 예에 따른 각 화소의 액정 소자 인가 전압도,
도 12는 본 발명의 실시예 2에 따른 데이터선 구동 회로도,
도 13은 본 발명의 실시예 2에 따른 구동 신호의 타이밍차트,
도 14는 본 발명의 실시예 2에 따른 각 회소의 액정 소자 인가 전압도,
도 15는 본 발명의 실시예 2의 변형 예에 따른 구동 신호의 타이밍차트,
도 16은 본 발명의 실시예 2의 변형 얘에 따른 각 화소의 액정 소자 인가 전압도,
도 17은 본 발명의 실시예 3에 따른 데이터선 구동 회로도,
도 18은 본 발명의 실시예 3에 따른 구동 신호의 타이밍차트,
도 19는 본 발명의 전자 기기의 변형 예를 도시하는 블록도.
도면의 주요 부분에 대한 부호의 설명
11 : 액티브 매트릭스 기판
13 : 주사선
15 : 데이터선
17 : 용량선
45 : 화소 전극
21 : 주서선 구동 회로
23, 123, 223, 323 : 데이터선 구동 회로
25 : 데이터선 프리차지 회로
본 발명은 액정 표시 장치의 구동법에 관한 것으로, 특히 액티브 매트릭스 기판을 이용한 액정 표시 장치의 커먼 전극 반전 구동 방법에 관한 것이다.
최근, 노트북 PC나 모니터용을 필두로 박막 트랜지스터(TFT : Thin Film transistor) 등의 능동 소자를 이용한 액티브 매트릭스 회로에 의한 액정 표시 장치는 급속하게 보급되고 있다.
통상의 네마틱상 액정 재료를 이용한 액정 표시 장치에 있어서는, 액정 재료를 사이에 두는 능동 소자에 의해 스위칭되는 화소 전극과 커먼 전극이라고 불리는 커먼 전극 사이의 전위차에 의해서 액정 재료가 제어되고, 그 결과, 각 화소의 표시 상태는 제어된다. 화소 전극과 커먼 전극의 전위차가 큰 때, 즉 노멀리 화이트 모드에서는 흑 표시 시, 노멀리 블랙 모드에서는 백 표시 시의 커먼 전극과 화소 전극의 최대 전위차는 사용 액정 재료, 액정 모드, 액정 갭 등에 따라서 다르지만 통상 3V∼5V 정도이다. 액정 표시 장치에서는 액정 소자의 신뢰성을 확보하기 위해서 액정에 인가하는 전압을 일정 시간에서 극성 반전시키는 교류 구동이 필요하고, 커먼 전극의 전위를 고정으로 하면 화소 전극에 기입하는 전위 신호, 즉 액티브 매트릭스 회로의 데이터선에 입력하는 영상 신호의 전위 진폭은 6V 내지 10V로 된다.
그러나, 데이터선에 입력하는 영상 신호를 외부의 데이터 드라이버 IC에서 기입하는 경우, 5V 이상의 전위 진폭을 출력하기 위해서는 통상의 MOS 프로세스가 아니라, 고내압 프로세스로 제조된 고가의 IC가 아니면 안 되어 비용 상승으로 되 고, 또한 소비 전력적으로도 불리하게 된다. 그래서, 커먼 전극을 극성마다 반전 구동하는, 커먼 반전 구동을 이용함으로써 데이터선의 입력 신호 진폭을 반감하는 구동 방법이 제안되어 있다(특허 문헌 1 참조).
그런데 극성 반전에는 필드 반전 구동, 게이트 반전 구동, 소스 반전 구동, 도트 반전 구동 등의 방법이 있다. 이것은 소정의 타이밍에 있어서의 각 화소의 커먼 전극에 대한 극성을 어떻게 설정할 지의 방법으로서, 플리커는, 필드 반전 구동, 게이트 반전 구동 또는 소스 반전 구동, 도트 반전 구동의 순서대로 시인하기 어렵게 된다. 따라서, 게이트 반전 구동이나 소스 반전 구동, 특히 도트 반전 구동일수록 표시 품위가 향상하여, 플리커가 발생하기 어렵게 됨으로써 프레임 주파수를 낮출 수 있게 되어, 저 소비 전력 구동이 실현하기 쉽게 된다.
그러나 커먼 반전 구동을 행하는 경우, 커먼 반전에 일정한 완화 시간이 필요하기 때문에, 1 주사 기간 또는 1 필드 기간마다 밖에 극성 반전을 할 수 없고, 소스 반전 구동 또는 도트 반전 구동은 불가능하였다. 이것을 해결하기 위해서 특허 문헌 2에서는 대향의 커먼 전극을 패터닝하여 개별로 구동하는 방법이 제안되어 있다. 그러나, 대향측의 커먼 전극은 통상, 패터닝하지 않거나, 또는 금속 스퍼터를 이용한 정밀도가 불량한 패터닝 기술을 사용하고 있고, 제안되어 있는 것과 같은 형상으로 커먼 전극을 가공하기 위해서는 포토리소그래피 공정이 추가로 필요하게 되어 비용이 고가로 된다. 또한, 정밀도가 높은 디스플레이에서는 화소 어레이와 컬러 필터 기판의 조립 정밀도가 문제로 되어, 이 방법은 실현이 곤란하다. 또한, 특허 문헌 3에서는 화소를 게이트 라인에 대하여 대칭적으로 교대로 반전시켜 배치함으로써 게이트 라인 반전 구동을 유사적으로 도트 반전 구동하도록 보이는 방법이 제안되어 있다. 그러나 이 방법에서는 문자나 직선 데이터를 표시시켰을 때, 동일한 주사선 상에 있는 라인이 지그재그로 표시되기 때문에 표시 품위가 저하한다. 이것을 보정하기 위해서는 외부 영상 신호를 가공하는 IC가 필요하게 되어, 비용 상승으로 된다.
(특허 문헌 1)
일본 특허 공개 평성 제 62-49399 호 공보
(특허 문헌 2)
일본 특허 공개 평성 제 11-142815 호 공보
(특허 문헌 3)
특허 제 2982877 호 공보
종래 제안되어 있던 방법에서는 커먼 반전 구동과 도트 반전 구동을 동시에 실현하면 비용 상승 또는 화상 품위 저하를 피할 수 없었다. 본 발명에서는 이것을 해결하는 것을 과제로 하는 것이다.
본 발명의 액정 표시 장치의 구동 방법에서는, 복수의 주사선과, 상기 복수의 주사선에 교차하여 배치되는 복수의 데이터선과, 상기 복수의 주사선과 상기 복 수의 데이터선의 교차에 대응하여 배치된 복수의 화소 전극과, 상기 주사선의 신호에 근거하여 상기 데이터선의 신호를 상기 화소 전극에 공급하는 복수의 화소 스위칭 소자와, 상기 화소 전극에 대향 배치된 대향 전극을 구비한 액정 표시 장치의 구동 방법이다. 상기 복수의 주사선은, 상기 화소 스위칭 소자에 선택 전위와 비선택 전위 중 어느 하나의 전위를 부여하도록 각각 개별 타이밍에 공급되고, 상기 대향 전극은 제 1 전위와 제 2 전위 사이에서 반전 구동하고, 상기 대향 전극이 상기 제 1 전위로부터 상기 제 2 전위로 반전하는 커먼 반전 타이밍에서는, 상기 복수의 주사선 중 적어도 1 이상이 상기 선택 전위에 있는 것을 제안한다. 이러한 구동 방법에 의해서 1 주사선 선택 기간에서도 극성이 상이한 영상 신호를 기입할 수 있기 때문에, 도트 반전 구동 등의 게이트 반전 구동보다 플리커를 시인하기 어려운 구동 방법을 실현할 수 있다.
또한 본 발명의 액정 표시 장치의 구동 방법에서는, 상기 커먼 반전 타이밍에서는, 상기 데이터선은 영상 신호 또는 프리차지 신호를 공급하는 신호 단자와 전기적으로 하이 임피던스 상태에 있고, 상기 화소 전극과의 사이를 제외하고 플로팅 상태인 것을 제안한다. 이러한 구동 방법에 의해서 주사선의 선택 중에 커먼 반전했을 때, 데이터선의 전위도 용량 결합으로 반전하기 때문에, 데이터선과 커먼 전극 사이의 전위에 커먼 반전 전후에서 차가 발생하는 일이 없고, 소망하는 영상을 얻을 수 있다.
또한 본 발명의 액정 표시 장치의 구동 방법에서는, 상기 주사선에 공급되는 상기 비선택 전위는 제 3 전위와 제 4 전위 사이에서 반전 구동되고, 상기 주사선 의 상기 비선택 전위가 상기 제 3 전위로부터 상기 제 4 전위로 반전 구동되는 주사선 반전 타이밍은 상기 커먼 반전 타이밍과 대략 동일하고, 제 3 전위와 제 4 전위의 차는 제 1 전위와 제 2 전위의 차와 대략 동일한 것을 제안한다. 또는, 상기 주사선은 상기 커먼 반전 타이밍에서는 상기 비선택 전위를 공급하는 전원 배선 및 상기 선택 전위를 공급하는 전원 배선과는 전기적으로 하이 임피던스 상태인 것을 제안한다. 이러한 구동 방법에 의해, 게이트선과의 용량 분할에 의해서 데이터선과 커먼 전극 사이의 전위차가 커먼 반전 전후에서 저하하는 것을 방지할 수 있다.
또한 본 발명의 액정 표시 장치의 구동 방법에서는, 상기 복수의 주사선 중 하나가 상기 선택 전위에 있는 주사선 선택 기간 동안에, 상기 복수의 데이터선 중 제 1 데이터선에 영상 신호를 기입하는 제 1 선택 기간과, 상기 복수의 데이터선 중 제 2 데이터선에 영상 신호를 기입하는 제 2 선택 기간과, 상기 복수의 데이터선 모두에 영상 신호를 기입하고 있지 않은 제 1 비선택 기간과, 상기 복수의 데이터선 모두에 영상 신호를 기입하고 있지 않은 제 2 비선택 기간을 가지고 이루어지고, 상기 커먼 반전 타이밍은 상기 제 1 비선택 기간 동안이며, 상기 제 1 선택 기간은 상기 제 1 비선택 기간보다 앞이고, 상기 제 2 선택 기간은 상기 제 1 비선택 기간보다 뒤이며, 상기 제 1 비선택 기간의 길이는 제 2 비선택 기간보다 긴 것을 제안한다. 이러한 구동 방법에 의해, 커먼 반전의 완화 시간 중, 데이터선을 플로팅해 놓을 수 있기 때문에 데이터선과 커먼 전극 사이의 전위차가 커먼 반전 전후에서 저하하는 것을 방지할 수 있고, 또한 기입 시간이 저하하는 것이 없다.
또한 본 발명의 액정 표시 장치의 구동 방법에서는, 상기 제 1 선택 기간 동 안에 상기 데이터선에 기입하는 영상 신호의 전위 진폭은, 상기 제 2 선택 기간 동안에 상기 데이터선에 기입하는 영상 신호의 전위 진폭보다 큰 것을 제안한다. 이에 따라, 커먼 반전 전에 기입한 데이터선의 전위가 용량 분할에 의해서 변동하더라도 보상하는 것이 가능하게 된다.
또한 본 발명에서는 이들 액정 표시 장치의 구동 방법을 이용하는 것을 특징으로 한 액정 표시 장치를 제안한다. 앞서 서술한 바와 같은 구동 방법에 의해서 종래의 게이트 반전법보다 플리커가 보기 어려운 커먼 반전 구동의 액정 표시 장치를 실현할 수 있어, 저 비용으로 고 화질·저 소비 전력인 액정 표시 장치를 실현할 수 있다.
또한 본 발명의 액정 표시 장치에서는, 상기 주사선의 개수를 n, 상기 데이터선과 상기 주사선의 용량을 C1, 상기 데이터선과 상기 대향 전극의 용량을 C2, 상기 데이터선과 상기 화소 전극의 용량, 상기 C1, 상기 C2를 제외한, 상기 데이터선과의 용량을 C3으로 했을 때, (C1÷n+C3)÷(C1+C2+C3)≤0.005를 만족시키는 것을 제안한다. 이러한 액정 표시 장치에서는, 커먼 반전 전후에서의 데이터선과 커먼 전극과의 전위차 변동이 64분의 1 계조 이하로 되기 때문에, 거의 시인할 수 없게 되기 때문에 본 발명의 구동 방법을 이용해도 얼룩 불량으로 되지 않는다.
또한 본 발명의 액정 표시 장치에서는, 상기 제 1 선택 기간 동안에 상기 데이터선에 기입하는 영상 신호의 진폭을 ΔV1, 상기 데이터선에 상기 제 2 선택 기간 동안에 기입하는 영상 신호의 진폭을 ΔV2이라고 하면, ΔV1은 ΔV2*{1+2*(C1÷n+C3)÷(C1+C2+C3)}과 대략 동일한 것을 제안한다. 이러한 액정 표시 장치에서는, 커먼 반전 전후에서의 데이터선과 커먼 전극과의 전위차 변동이 있더라도 영상 신호로 보상된다.
또한 본 발명의 액정 표시 장치에서는, 상기 제 1 데이터선에 접속된 상기 복수의 화소 전극 중 제 1 화소 전극과, 상기 제 2 데이터선에 접속된 상기 복수의 화소 전극 중 제 2 화소 전극은 동일한 주사선에 접속되어 이루어지고, 또한 서로 동일한 색의 표시에 대응한 화소인 것을 제안한다. 이에 따라, 동일 주사선 상의 동일 색 화소끼리의 극성이 서로 반전하고 있는 구조로 되기 때문에, 단일 색 표시 시에도 게이트 반전 구동법보다 플리커를 시인하기 어렵다.
또한 본 발명의 액정 표시 장치에서는, 상기 제 1 화소 전극과 상기 제 2 화소 전극은 동일한 주사선에 접속된 동일 색 표시에 대응하는 화소로서는 가장 가까운 화소 전극끼리인 것을 제안한다. 이에 따라, 동일 주사선 상의 동일 색 인접 화소끼리의 극성이 서로 반전하고 있는 구조로 되기 때문에, 플리커를 시인하기 더욱 어렵게 된다.
또한 본 발명의 액정 표시 장치에서는, 상기 데이터선을 구동하기 위한 데이터선 구동 회로는 상기 액티브 매트릭스 회로와 동일 기판 상에 형성되어 이루어지는 것을 제안한다. 이러한 액정 표시 장치에서는, 커먼 반전 시의 데이터선의 액티브 매트릭스 회로 외에서의 기생 용량이 적어져, 커먼 반전 전후에서의 데이터선과 커먼 전극과의 전위차 변동이 적어지기 때문에 본 발명의 구동 방법에 적합하다.
또한 본 발명의 전자 기기에서는, 상술한 본 발명의 액정 표시 장치를 이용 한 전자 기기를 제안한다. 이러한 구성에 의해, 외부 IC로서 내압이 낮은 저렴한 드라이버를 이용할 수 있기 때문에 비용이 저가이고, 또한 플리커를 시인하기 어렵기 때문에 고 화질로 저 소비 전력화 가능한 액정 표시 장치를 디스플레이로서 이용할 수 있으므로, 저렴하고 고 화질, 또한 배터리 구동 시간이 긴 전자 기기가 가능하다. 전자 기기란 구체적으로는 모니터, TV, 노트북 퍼스널 컴퓨터, PDA, 디지털 카메라, 비디오 카메라, 휴대 전화, 휴대 포트 뷰어, 휴대 비디오 플레이어, 휴대 DVD 플레이어, 휴대 오디오 플레이어 등이다.
발명을 실시하기 위한 최선의 형태
이하, 본 발명의 실시예를 도면에 근거하여 설명한다.
(실시예 1)
도 1은 본 발명의 액정 표시 장치를 실현하는 실시예 1에서의 투과형 VGA 해상도 액정 표시 장치를 위한 액티브 매트릭스 기판(11)의 구성도이다. 액티브 매트릭스 기판(11) 상에는, 480개의 주사선(13)과 1920개의 데이터선(15)이 서로 교차하여 형성되어 있고, 480개의 용량선(17)은 주사선(13)과 병행하고 또한 주사선(13)과 쌍이 되도록 교대로 배치되어 있다.
또한, 주사선(13)은 주사선 구동 회로(21)에 접속되고, 주사선 구동 회로(21)에는 복수의 신호 입력 단자(31)가 접속된다. 신호 입력 단자(31)로부터 필요한 각종 신호 및 전원 전위를 인가하기 위한 신호가 주사선 구동 회로(21)에 공 급된다. 또한, 데이터선(15)의 신호 입력 단자(31)측 단부는 데이터선 구동 회로(23)가 접속되고, 데이터선(15)의 다른 단부는 데이터선 프리차지 회로(25)에 접속된다. 데이터선 구동 회로(23) 및 데이터선 프리차지 회로(25)에는 신호 입력 단자(31)가 접속된다. 그리고, 신호 입력 단자(31)로부터 필요한 각종 신호 및 전원 전위를 인가하기 위한 신호가 데이터선 구동 회로(23) 및 데이터선 프리차지 회로(25)에 공급된다.
각 용량선(17)은 서로 단락되어 커먼 전위 신호가 공급되는 커먼 전위 입력 단자(32)에 커먼 전위선(33)을 거쳐서 접속된다. 커먼 전위선(33)은 액티브 매트릭스 기판(11)의 주위에 배치되고, 각 부에 있어서 후술하는 대향 기판의 대향 전극과 도통하는 상하 도통부(35)가 접속되어 있다.
도 2는, 액티브 매트릭스 기판(11)의 표시 영역(41) 내에 형성되는 화소 회로를 도시하는 도면이다. 주사선(13)과 데이터선(15)의 각 교점에 대응하여 N 채널형 전계 효과 폴리실리콘 박막 트랜지스터로 이루어지는 화소 스위칭 소자(43)가 형성되어 있고, 그 게이트 전극은 주사선(13)에, 소스 전극은 데이터선(15)에, 드레인 전극은 화소 전극(45)에 접속되어 있다. 화소 전극(45)은 액정 재료를 사이에 두고 대향 기판의 대향 전극(커먼 전극)에서 액정 용량을 형성하는 동시에, 이 액정 용량과 병렬로 화소 전위측의 용량 전극과 용량선(17)에서 보조 용량 형성한다.
도 3은 실시예 1에 있어서의 투과형 VGA 해상도 액정 장치의 사시도(일부 단면도)이다. 액정 표시 장치(51)는, 액티브 매트릭스 기판(11)과 대향 기판(12)에 서 네마틱상 액정 재료(52)를 사이에 유지하고, 밀봉재(53)로 양 기판(11, 12)을 접합하여 액정 재료(52)를 봉입하고 있다. 액티브 매트릭스 기판(11)의 화소 전극 상에는 도시하지 않지만, 폴리이미드 등으로 이루어지는 배향 재료가 도포되어 러빙 처리된 배향막이 형성되어 있다. 또한, 대향 기판(12)은 도시하지 않지만, 화소에 대응하여 형성된 컬러 필터와, 커먼 전위가 공급되는 ITO 막으로 이루어지는 대향 전극, 액정 재료(52)와 접촉하는 면에는 폴리이미드 등으로 이루어지는 배향 재료가 도포되고, 액티브 매트릭스 기판(11)의 배향막의 러빙 처리의 방향과는 직교하는 방향으로 러빙 처리된 배향막이 형성되어 있다.
또한 대향 기판(12)의 외측에는 상부 편향판(54)을, 액티브 매트릭스 기판(11)의 외측에는 하부 편향판(55)을 배치하고, 서로의 편광 방향이 직교하도록(크로스 니콜(cross nicol) 형상) 배치한다. 또한 하부 편향판(55) 아래에 면 광원을 이루는 백라이트 유닛(56)이 배치된다. 백라이트 유닛(56)은 냉음극관이나 LED에 도광판이나 산란판을 부착한 것이어도 좋고, EL 소자에 의해서 발광하는 유닛이라도 좋다. 도시하지 않지만, 또한 필요에 따라, 주위를 외측 엔벨로프로 피복하는 또는 상부 편향판(54)의 더 위에 보호용의 글래스나 아크릴판을 부착하더라도 좋고, 시야각 개선을 위해, 광학 보상 필름을 부착하더라도 좋다.
또한, 액티브 매트릭스 기판(11)은 대향 기판(12)으로부터 돌출하는 돌출부(57)가 마련되고, 그 돌출부(57)에는 복수의 실장 단자(도시하지 않음)가 마련되어 있다. 복수의 실장 단자는, FPC(가환성 기판)(58)를 거쳐서 외부 구동 회로용 IC(59)를 실장한 회로 기판(60)에 전기적으로 접속된다. 도 3에서는 외부 구동 회 로용 IC(59)는, 2개의 IC로 구성되어 있지만, 1개 또는 3개 이상이라도 좋다.
본 실시예 1에서는 표시는 노멀리 화이트 모드로서, 커먼 전극 전위와 화소 전극 전위의 전위차가 4V인 때에 완전 불투과(흑 표시), 0V인 때에 완전 투과(백 표시)한다. 액정 표시 장치는 투과형 이외에, 반사형, 투과와 반사를 겸용한 반투과형의 액정 표시 장치가 있다.
도 4는 실시예 1에 있어서의 주사선 구동 회로(21)의 구성도이며, 도 5는 도 4의 각 구성요소의 구성도이다.
주사선 구동 회로(21)는, 순차적 선택 회로(71)와, 순차적 선택 회로(71)의 출력단에 접속되는 레벨 시프터 회로(81), 레벨 시프터 회로(81)의 출력단과 주사선(21)에 접속되는 출력 회로(82)로 구성된다.
도 4의 파선(71)은 쌍 방향 시프트 레지스터를 이용한 순차적으로 선택 회로이며, 전압 VD-VS 레벨로 구동된다. 여기서 VD=8V, VS=0V로 한다.
순차적 선택 회로(71)는, 단위 회로로서 클럭 제어 회로(CCC : Clock Control Circuit)(72)와, 클럭 생성 회로(CGC : Clock Generate Circuit)(73)와, 래치 회로(74)와, 쌍방향 전송 회로(75)와, NAND 회로(76)로 구성된다.
클럭 제어 회로(72)는, 도 4 및 도 5(a)에 도시하는 바와 같이, 클럭 신호 단자(31a)로부터 클럭 신호 VCLK를 입력하는 동시에, 쌍방향 전송 회로(75)의 신호 CT1, CT2에 근거하여 클럭 생성 회로(73)에 클럭 신호를 공급하는 것이다. 즉, 신호 CT1, CT2 중 어느 하나가 하이(High)인 때에 클럭 신호를 통과시키고, 양쪽 모두 로우(Low)인 때에는 클럭 신호를 차단하여, 고정 전위 VS 또는 VD 레벨을 출력 시킨다. 이에 따라, 필요한 단에만 클럭을 공급하고, 다른 단은 차단함으로써 클럭 신호 VCLK의 부하를 저감할 수 있다. 본 실시예 1에서는 n=기수의 단에서는 VS, n=우수의 단에서는 VD 레벨을 이용한다. 이 구성에 의해, 신호의 전송이 발생하고 있는 단에만 클럭 신호를 공급함으로써 클럭 신호선(77)의 용량을 저감하여, 지연에 의한 오동작을 방지함과 동시에 소비 전류를 저감한다. 또, 클럭 제어 회로(72)는 클럭 신호선(77)의 부하가 문제로 되지 않는 경우에는 생략 가능하다.
다음에 클럭 생성 회로(73)는, 도 4 및 도 5(b)에 도시하는 바와 같이, 클럭 제어 회로(72)로부터 출력된 단극의 클럭 신호 VCLK를 입력하고, 위상 시프트가 없는 양극 클럭 신호를 생성하여, 래치 회로(74)에 출력하는 회로이다. 이 구성에 의해, 출력되는 양극 클럭 신호 간의 위상 시프트에 의한 래치 회로(74)의 오동작을 방지할 수 있다. 또, 클럭 생성 회로(73)는 클럭 신호의 위상 시프트가 문제로 되지 않는 경우에는 클럭 신호 VLCK의 역극성 신호를 입력함으로써 생략 가능하다.
래치 회로(74)는, 도 4 및 도 5(c)에 도시하는 바와 같이, 스타트 펄스 신호 단자(31b)에서 입력된 스타트 펄스 신호 VSP를, 클럭 신호 VCLK로부터 클럭 생성 회로(73)에서 생성된 클럭 신호에 의해서, 래치 또는 순차 전송한다. 즉, 래치 회로(74)는, 클럭 신호 CL=High, 반전 클럭 신호 CX=Low인 때에는 스타트 펄스 신호 VSP를 전송하고, 클럭 신호 CL=Low, 반전 클럭 신호 CX=High인 때에는 래치 동작을 행한다. 또한, 초기화 신호 INIT가 High인 때에는 강제적으로 Low 출력을 행하여, 리세트를 행한다.
또한, 쌍방향 전송 회로(75)는, 도 4 및 도 5(d)에 도시하는 바와 같이, 전 송 방향 제어 신호 VDIR=HIGH, 전송 방향 반전 제어 신호 VDIRX=LOW인 때에는 n=1→2→3...의 순서대로 전송하는 정방향 전송, 전송 방향 제어 신호 VDIR=LOW, 전송 방향 반전 제어 신호 VDIRX=HIGH인 때에는 n=480→479→478...의 순서대로 전송하는 역방향 전송을 행한다. 또, 쌍방향 전송이 불필요한 경우에는, 쌍방향 전송 회로(75)는 생략 가능하다.
NAND 회로(76)는, 래치 회로(74)의 전후단의 출력 신호와, 인에이블 신호 단자 VENB로부터의 인에이블 신호를 입력하여, 순차적 선택 회로(71)의 출력 신호로서 출력한다. 구체적으로는, 래치 회로(74)로부터의 출력은 NAND 회로(76)에 입력되고, 인에이블 신호 단자(31c)로부터 공급된 인에이블 신호 VENB가 HIGH(=VD)의 타이밍으로 선택된 단만 NAND 회로(76)는 LOW(=VS 레벨)을 출력하고, 다른 단은 High(=VD) 레벨을 출력한다.
이 VD-VS 레벨 신호는 레벨 시프터 회로(81)에 의해서 VH-VLL 레벨로 변환되고, 출력 회로(82)의 n 채널형 트랜지스터(83), p 채널형 트랜지스터(84)에 입력된다.
도 5(e)는 레벨 시프터 회로(81)의 구성도이며, 이른바 플립플롭 타입의 레벨 시프터를 2단 직렬로 배치함으로써, VD-VS 레벨의 신호를 VH-VLL 신호로 변환한다. NAND 회로(76)로부터의 출력 신호가 Low(=VS), 즉 선택 상태이면, p 채널형 트랜지스터(84)에 의해서 주사선(13)에는 VH 전위가 기입된다. 이에 따라, 화소 스위칭 소자(43)의 트랜지스터의 게이트 전극에 선택 전위로서 VH의 전위가 공급되어, 화소 스위칭 소자(43)를 전기적으로 저 임피던스로 한다. 또한, NAND 회 로(76)로부터의 출력 신호가 High(=VH)인 경우에는 n 채널형 트랜지스터(85, 86)에 의해서 극성 신호 POL이 HIGH인 경우에는 전위 VLM, 극성 반전 신호 POLX가 HIGH인 경우에는 전위 VLL이 각각 선택되어, n 채널형 트랜지스터(83)에 의해서 주사선(13)에 기입된다. 이에 따라, 화소 스위칭 소자(43)의 트랜지스터의 게이트 전극에 비선택 전위로서 VH-VLL/VLM의 전위가 공급되어, 화소 스위칭 소자(43)를 전기적으로 고 임피던스로 한다.
따라서 최종적으로 주사선(13)에 전위 VH-VLL/VLM 레벨의 신호가 가해진다. 여기서, VH=10V, VLM=-1V, VLL=-5V로 한다. 또, 본 실시예 1에서는 이와 같이 전위 VLL과 전위 VLM을 전환하는 데에 극성 신호 POL을 이용하여 주사선 구동 회로(21) 내의 각 단으로 스위치를 마련하고 있지만, 출력 회로(82)를 통상의 상보형 인버터구성으로 하여, n 채널형 트랜지스터에 연결되는 전원 전위선을 -4.5V∼-0.5V 레벨로 AC 구동하더라도 좋다. 이 경우, 위상은 커먼 전위 신호 VCOM과 일치시킨다. 또한, 반전 타이밍에서는 주사선을 플로팅으로 하여, 커먼 전극과의 결합 용량으로 반전시키더라도 좋다.
도 6은 데이터선 구동 회로(23)의 구성예이다. 신호 입력 단자(31)로로부터 공급되는 영상 신호 VIDEO1∼320는, 각각 선택 신호선(91)의 수에 대응하여 마련된 전송 게이트 스위치(92)에 블럭마다 접속된다. 그리고, 영상 신호 VIDEO는, 선택 신호 SEL1∼6로 선택된 각 블록 내의 전송 게이트 스위치(92)에 의해서, 전송 게이트 스위치(92)에 대응하는 데이터선(15)에 기입된다. 이른바 1:6의 멀티플렉서에 의한 부분 드라이버 방식이다. 선택 신호 SEL1∼6는 VH-VLL 레벨이며, 도 6의 (93)는 선택 신호 SEL1∼6의 역극성 신호를 생성하는 인버터 회로로서, 전원은 VH-VLL 레벨이다. 또한, 영상 신호 VIDEO는, 0.5∼4.5V의 전위 진폭이다.
이러한 구성에 의해, 선택 신호 SEL1가 High(=VH), 다른 선택 신호 SEL2∼6가 Low(=VLL)로 되면, 영상 신호 VIDEO1과 블록 내의 데이터선(15-1)이 단락하여, 동일 블록 내의 다른 데이터선(15-2∼6)은 절연된다. 다음에 선택 신호 SEL2가 High(=VH), 다른 선택 신호 SEL 신호1, 선택 신호 SEL3∼6가 Low(=VLL)로 되면, 영상 신호 VIDEO2와 데이터선(15-2)이 단락하여, 다른 데이터선(15-1, 15-3∼6)은 절연된다. 이와 같이 1 주사선 선택 기간 내에서 선택 신호 SEL1∼6을 순차적으로 High로 함으로써 영상 신호 VIDEO1 신호를 데이터선(15-1∼6)에 분배할 수 있다.
도 7은 데이터선 프리차지 회로(25)의 구성예이다. 각 데이터선(15)은 전송 게이트 스위치(95)를 거쳐서 커먼 전위 단자로부터 커먼 전위 VCOM이 공급되는 커먼 전위선(96)에 접속된다. 그리고, 각 전송 게이트 스위치(95)의 게이트에는 프리차지 신호 공급 단자(31e)로부터 프리차지 신호 PRC가 공급되는 프리차지 신호선(96)이 공통 접속된다. 그리고, 프리차지 신호 PRC에 의해서 일제히 각 데이터선(15)에 커먼 전위 VCOM이 기입된다. 이에 따라, 데이터선 기록 시의 부하가 경감되어, 확실하게 기입이 가능해진다. 여기서는 커먼 전위 VCOM으로 하였지만, 기입 능력에 따라, 적당한 전위를 인가하더라도 좋다. 예컨대, 중간 그레이 레벨 전위이면, 2.5V 전위를 인가하면 좋다. 또, 기입 시간이 충분하면 데이터선 프리차지 회로(25)는 생략 가능하다. 또한, 데이터선 프리차지 회로(25)를 생략하여 데이터선 구동 회로(23)를 통하여 프리차지를 행하는 방법도 있다. 즉, 프리차지 신 호 PRC 선택의 타이밍으로 선택 신호 SEL1∼6을 전체 선택하여, 영상 신호1∼320에 커먼 전위 신호 VCOM의 전위 또는 상응하는 전위를 공급하면 좋다.
여기서, 본 실시예 1의 액정 표시 장치의 화소 배열은 세로 모자이크 구조를 이루고 있다. 즉, 대향 기판(12)의 화소 전극(45)에 대응하는 영역에는, 전술한 블록 내마다, 도면 중 좌로부터 빨강(R), 초록(G), 파랑(B), 빨강(R), 초록(G), 파랑(B)으로 반복하도록, 컬러 필터가 마련되어 있다. 따라서, 데이터선(15-1, 4, 7,...,1918)에 연결되는 화소 전극(402-n-1, 4, 7,...,1918)과 대향하는 대향 기판(12) 상의 색재는 모두 빨강(R)이다. 즉, 선택 신호 SEL1 및 SEL4 신호가 선택되는 타이밍에 의해서 기입되는 영상 신호는 모두 빨강(R)이다. 마찬가지로 선택 신호 SEL2 및 SEL5 신호가 선택되는 타이밍에 의해서 기입되는 영상 신호는 모두 초록(G)이며, 선택 신호 SEL3 및 SEL6이 선택되는 타이밍에 의해서 기입되는 영상 신호는 모두 파랑(B)이다.
다음에, 도 8은 신호 입력 단자(31)를 통하여 입력되는 각 제어 신호의 타이밍을 나타내는 타이밍차트이다. 도 8(a)는 주사선 구동 회로(21)의 제어 신호인 스타트 펄스 신호 VSP, 클럭 신호 VCLK, 인에이블 신호 VENB 및 커먼 전위 입력 단자(32)로부터 입력되는 커먼 전위 신호 VCOM, 및 주사선(13-1, 13-2)에 주사선 구동 회로(21)로부터 출력되는 신호를 나타내는 챠트이다. 스타트 펄스 신호 VSP는 1 필드 기간, 본 실시예 1에서는 리프레쉬 레이트 60Hz이기 때문에 16.67밀리초의 주기로 입력되는 스타트 펄스 신호이다. 클럭 신호 VCLK는 주사 기간, 즉, 본 실시예 1에서는 34.72마이크로초 주기로 반전하는 클럭 신호이다. 그리고, 인에이블 신호 VENB는 주사 기간 주기의 펄스파이며, 31.25마이크로초의 펄스 길이이다. 극성 신호 POL은 클럭 신호 VCLK와 동일 주기 신호로서, 클럭 신호 VCLK는 17.36마이크로초만큼 위상이 시프트된 신호이다. 도시하지 않지만, 극성 반전 신호 POLX는 극성 신호 POL과 동일 주파수·동일 진폭으로 극성이 반전한 신호이다. 스타트 펄스 신호 VSP, 클럭 신호 VCLK, 인에이블 신호 VENB는 모두 VS-VD 레벨의 신호로서, 극성 신호 POL, 극성 반전 신호 POLX는 VLL-VH 레벨의 신호이다. 또한, 전송 방향 제어 신호 VDIR는 VD 레벨로 고정, 전송 방향 반전 제어 신호 VDIRX와 초기 신호 INIT는 VS 레벨로 고정으로 된다. 이러한 신호를 주사선 구동 회로(21)에 입력함으로써, 주사선(13-n)은 각 주사 주기 중 어느 하나가 31.25마이크로초 정도의 동안, High로 되고, n=1, 2, 3....의 순서대로 34.72 마이크로초 간격으로 선택되어 간다(전송 방향 제어 신호 VDIR=VD, 전송 방향 반전 제어 신호 VDIRX=VS의 경우). 비선택 기간은 극성 신호 POL에 동기하여 VLL-VLM 레벨 사이에서 반전 구동된다. 커먼 전위 신호 VCOM은 극성 신호 POL과 동일한 주파수·위상의 직사각형 파로서, LOW측 전위가 0.5V, High측 전위가 4.5V이다.
도 8(b)는 도 8(a)의 기간 B인 동안의 데이터선 구동 회로(23)에 있어서의 선택 신호 SEL1∼6, 프리차지 신호 PRC 및 영상 신호 VIDEO1∼320의 타이밍차트이다. 또, 이 도 8(b)에서 VIDEO(W)는 전면 백 표시(노멀리 블랙 모드이면 흑 표시) 시의 VIDEO1∼320에 입력되는 영상 신호, VIDEO(B)는 전면 흑 표시(노멀리 블랙 모드이면 백 표시) 시의 VIDEO1∼320에 입력되는 영상 신호이다. 점선은 특히 규정하지 않거나, 또는 하이 임피던스 상태를 나타낸다. 이와 같이, 1 주사 기간에서 프리차지 신호 PRC→선택 신호 SEL1→선택 신호 SEL5→선택 신호 SEL3→선택 신호 SEL4→선택 신호 SEL2→선택 신호 SEL6의 순서대로 선택된다. 대응하는 색의 순서로 말하면, R→G→B→R→G→B이다. 선택 신호 SEL1∼6의 선택 기간은 각 3.16마이크로초이다. 여기서 선택 신호 SEL1, 선택 신호 SEL5, 선택 신호 SEL3의 선택 기간이 제 1 선택 기간이며, SEL4, SEL2, SEL6의 선택 기간이 제 2 선택 기간으로 정의된다. 각 선택 기간의 동안에는 선택 신호 SEL1∼6 및 프리차지 신호 PRC가 모두 비선택으로 되는 기간이 있고, 선택 신호 SEL3 선택 기간과 선택 신호 SEL4 선택 기간 동안의 비선택 기간(제 1 비선택 기간)만이 t2=3.16마이크로초, 그 이외의 비선택 기간(제 2 비선택 기간)이 t1=1.58마이크로초이다. 커먼 전위 신호 VCOM은 선택 신호 SEL3의 선택 기간과 선택 신호 SEL4의 선택 기간 동안의 제 1 비선택 기간 동안에 반전한다. 이와 같이 커먼 전위 신호 VCOM이 반전할 때의 비선택 기간만을 길게 취하는 것은, 커먼 전위 신호 VCOM의 반전 개시로부터 커먼 전위 신호 VCOM이 완화하는 데 충분한 시간, 모든 데이터선을 하이 임피던스 상태로 할 필요가 있기 때문이다. 그렇다고 해서, t1=3.16마이크로초로 하면 선택 신호 SEL1∼6의 선택 기간의 폭이 2.63마이크로초로 되어 버려, 기입이 불충분하게 될 우려가 있다. 또, 선택 신호 SEL1∼6와 프리차지 신호 PRC는 VH-VLL 레벨 신호(-5∼10V 전위 진폭)이며, 영상 신호 VIDEO1∼320은 0.5∼4.5V 전위 진폭이다.
여기서 전체 화소에 흑 전위(VIDEO(B))를 기입하는 것을 상정하여, 주사 기간을 통해서 각 타이밍에서의 전위에 대하여 생각한다. 커먼 전위 신호 VCOM은 최초0.5V로 한다. 우선, 프리차지 신호 PRC가 선택되어 데이터선 프리차지 회로(25) 가 동작하고, 전체 데이터선(15)은 0.5V에 기입된다. 다음에 인에이블 신호 VENB가 ON하여, 1개의 특정한 주사선(13)이 선택 전위(=VH)로 된다. 나머지의 주사선 479개는 비선택 전위(=VLL)이다. 여기서 선택 신호 SEL1이 선택되고, 데이터선(15-1, 7,...1915)에 4.5V 전위가 기입된다. 여기서 데이터선(15-1, 7,...1915)은 좌로부터 주사선 방향으로 세어 기수 번째의 적색 표시에 대응한 화소에 접속되어 있기 때문에, 이하 편의상, Rodd 라인이라고 부른다. 마찬가지로 데이터선(15-2, 8,... 1916)을 Godd 라인, 이하 데이터선(15-3, 9,...1917)을 Bodd 라인, 데이터선(15-4, 10,...1918)을 Reven 라인, 데이터선(15-5, 11,...1919)을 Geven 라인, 데이터선(15-6, 11,...1920)을 Beven 라인이라고 부른다. 다음에 선택 신호 SEL4가 선택되어 Geven 라인, 선택 신호 SEL3가 선택되어 Bodd 라인에 4.5V가 기입된다. 이 시점에서 Rodd 라인, Geven 라인, Bodd 라인의 각 라인에 접속된 화소 전극(45-n-1, 3, 5...)은 0.5V로부터 4.5V로 기입이 행해지고 있는 도중이다. 한편, Reven 라인, Godd 라인, Beven 라인의 각 라인 및 접속된 화소 전극(45-n-2, 4, 6...)은 프리차지 전위대로, 0.5V 전위에 있다.
다음에 커먼 반전 타이밍으로 되어, 커먼 전위 신호 VCOM은 0.5V로부터 4.5V로 반전하고, 동시에 극성 신호 POL, 극성 반전 신호 POLX도 반전하기 때문에 각 주사선(13-n)의 비유지 전위도 VLL로부터 VLM으로 반전한다. 1 마이크로초 정도의 완화 시간 후, 커먼 전위 신호 VCOM은 소정의 전위로 도달하지만, 이 때, 전체 데이터선(15)은 접속되어 있는 전송 게이트 스위치(92-n, 95-n)가 하이 임피던스 상태이기 때문에, 용량 결합으로 전위가 인상된다. 데이터선(15)의 용량을 주사 선(13-n)과의 교차 용량 C1, 용량선(17-n)과의 교차 용량 및 대향 전극과의 용량 C2, 전송 게이트(92-n, 95-n)의 기생 용량, 모듈 하우징의 GND나 패널 내의 전원과의 기생 용량 등의 그 밖의 용량 C3의 3개로 분해하면, 데이터선의 용량 결합에 의한 전위 변동폭 ΔV는, ΔV=479÷480*C1*(VLM-VLL)÷(C1+C2+C3)+C2*(4.5-0.5)÷(C1+C2+C3)으로 된다. VLM=-1V, VLL=-4V이므로, ΔV=4*(479÷480*C1+C2)÷(C1+C2+C3)으로 된다. 또, 화소 전극(45)은 모두 플로팅 상태이거나, 데이터선(15)에 단락되어 있거나 하기 때문에 화소 전극(45)과의 용량은 여기서는 고려할 필요는 없다. 본 실시예 1에서는 대각 4 인치의 액정 모니터이며, C1∼C3은 전계 시뮬레이션 등의 결과로부터, C1=2.5pF, C2=16.3pF, C3=0.08pF로 된다. 따라서, ΔV=3.98V로서, Rodd 라인, Geven 라인, Bodd 라인의 각 데이터 라인은 8.48V, Reven 라인, Godd 라인, Beven 라인의 각 데이터 라인은 4.48V로 된다. 또한, 각 화소 전극(45)의 용량은 거의 100%가 용량선, 대향 전극, 주사선, 데이터선과의 용량이므로, 거의 용량 결합으로 4V 전위가 변동하고, 화소 전극(45-n-1, 3, 5...)은 4.5∼8.5 V인 동안, 화소 전극(45-n-2, 4, 6...)은 4.5V 전위로 된다.
이 때, 선택 신호 SEL4→선택 신호 SEL2→선택 신호 SEL6의 순서대로 선택되고, Reven 라인, Godd 라인, Beven 라인은 각각 0.5V 전위를 기입된다. 선택 신호 SEL6가 비선택으로 된 후, 인에이블 신호 VENB가 OFF(=VS)하여 주사선(13-n)이 VLM 전위로 될 때까지의 동안(도 7(b)의 t3 기간=3.16마이크로초)에 최종적으로 데이터선(15)의 전위가 화소 전극(45)에 기입되고, 화소 전극(45-n-1, 3, 5...)은 거의 8.48V, 화소 전극(45-n-2, 4, 6...)은 거의 0.5V로 된다. 또, 여기서는 화소 스위 칭 소자(43)의 피드스루(feed-through) 등은 무시하고 있다.
다음의 주사선 선택 기간(주사선(13-n+1)이 VH로 되는 기간)에서는 커먼 전위 신호 VCOM은 4.5V로부터 개시되어, 마찬가지로 도중에서 반전하여 0.5V로 된다. 이 때의 동작은 용량 결합에서의 변동폭의 정/부(正/負)가 반대로 되는 다른 것은 완전히 상기와 마찬가지이고, 최종적으로 인에이블 VENB 신호가 OFF하는 시점에서는 화소 전극(45-n+1-1, 3, 5...)은 거의 -3.48V, 화소 전극(45-n+1-2, 4, 6...)은 거의 +4.5V로 된다. 이상을 480 주사선분 반복하여 1 필드 기간의 기입은 완료한다.
이 타이밍에서의 각 화소의 액정 소자에 인가되는 전압(=화소 전극 전위-커먼 전극의 전위)은 도 9에 도시하는 바와 같이 된다. 또, 여기서 +는 커먼 전극보다 높은 전위를 플러스 극성, -는 커먼 전극보다 낮은 전위를 마이너스 극성인 것을 나타내고 있으며, 1 필드 기간 후에는 모든 화소로 정/부가 반대로 된다. 이것은, 즉, 이른바 도트 반전 구동으로 되어 있고, 플리커를 시인하기 어려운 구성으로 되어 있다.
이상과 같이, 각 데이터선(15)은 약 -3.5V∼+8.5V 정도의 전위 진폭으로 되어, 이 때에 화소 스위칭 소자(43)로 확실하게 화소 전극(45)에 기입하도록 주사선 구동 회로(21)의 VH, VL 전위는 설정되어 있지 않으면 안 된다. 화소 스위칭 소자(43)의 트랜지스터의 임계값을 Vth로 하면, VH≥8.5V+Vth이며, 본 실시예 1에서는 Vth=1.0V이기 때문에 VH는 10V로 설정하였다. 또한, 데이터선 구동 회로(23)의 전송 게이트 스위치(92-n) 및 데이터선 프리차지 회로(25)의 전송 게이트 스위 치(95-n)를 제어하고 있는 전원 전압도 데이터선(15)으로부터의 리크를 방지하기 위해서 각 데이터선(15)의 전위 진폭인 약 -3.5V∼+8.5V보다 큰 전위 진폭이 아니면 안 되어, VH=10V, VLL=-5V로 하였다. 또, 본 실시예 1에서는 주사선 구동 회로(21)의 VH, VLL 및 데이터선 구동 회로(23)의 VH, VLL은 입력 단자, 전원 IC 삭감을 위해 공통으로 하였지만, 이들은 별도의 전위로 해도 좋다. 이 경우, 상기 조건으로부터 알 수 있는 바와 같이, 주사선 구동 회로(21)의 VH는 데이터선 구동 회로(23)의 VH보다 높게 취해야 한다.
참고로 대비 예로서, 도 10에 종래의 데이터선 구동 회로에 인가하고 있던 제어 신호의 타이밍차트를 나타낸다. 커먼 전위 신호 VCOM과 극성 신호 POL은, 클럭 신호 VCLK와 위상의 시프트가 없는 동일 주기의 신호이다. 선택 신호 SEL은, SEL1→SEL2→SEL3→...→SEL6으로 순차적으로 공급된다. 이 때의 소정의 타이밍에서의 각 화소의 액정 소자에 인가되는 전압은 도 11에 도시하는 바와 같이 된다. 이것은 이른바 게이트 반전 구동(또는 행(LOW) 반전 구동, 1H 반전 구동이라 함)으로서, 종래 커먼 반전 타이밍은 모든 주사선이 닫혀져 있는 타이밍(=인에이블 신호 VENB가 OFF의 타이밍)이었기 때문에, 이와 같이 게이트 반전 구동밖에 할 수 없던 것이다. 이 때문에, 화소 피드스루나 화소 스위칭 소자의 트랜지스터의 리크에 기인하는 플리커가 보이기 쉽고, 화질이 떨어짐과 아울러 프레임 주파수를 저하시키는 것이 어렵지만, 본 실시예 1의 구동 방법에 의해 이 문제를 해결할 수 있다.
그런데, 본 실시예 1의 구동 방법에서는 제 1 선택 기간에 기입한 화소는 데이터선(15)의 외부 용량 및 선택된 주사선(13)의 용량(C3+C1÷480)에 기인하는 전 압 저하가 발생한다. 그러나, 이것은 정/부 양극성으로 마찬가지로 발생하기 때문에 DC 바이어스로서는 0이며, 임의의 화소에 주목하면 프레임 사이에서의 액정의 투과율에 차이는 없고, 액정 소자의 신뢰성 열화나 플리커 요인으로는 되지 않는다. 엄밀하게는 화소 피치로 미묘한 농담차로 되지만, 화소 전압의 차는 20mV로서, 기껏해야 64 계조 표시에서의 1계조분에 밖에 상당하지 않아, 시인할 수 없는 레벨이다. 이와 같이, 본 실시예 1의 구동 방법을 이용할 때는 C3+C1÷n이 C1+C2+C3에 비해 충분히 작을 필요가 있다. 여기서 C1은 데이터선에 있어서의 전체 주사선과의 교차 용량, C2는 데이터선과 커먼 전극(대향 기판의 커먼 전극)과의 용량, C3은 데이터선과 그 이외의 용량, n은 주사선수이다. 보다 구체적으로는 C3+C1÷n이 C1+C2+C3의 0.5% 이하이면 계조의 편차는 64분의 1 계조 이하로서 시인할 수 없게 된다. 구체적으로 실현 방법을 서술하면, 커먼 반전 타이밍으로 데이터선을 영상 신호나 프리차지 신호로부터 하이 임피던스로 절연하는 스위칭 회로, 본 실시예 1에서 말하면 전송 게이트 스위치(92-n, 95-n)는 액티브 매트릭스 회로 형성 기판 내에 형성하는 것이 바람직하다. 외부 IC에 이 역할을 갖게 한 경우, 실장 부품이나 도중 배선에서의 기생 용량이 크고, 용량 C3이 커져 버리기 때문이다. 따라서, 본 실시예 1은 특히 폴리실리콘 TFT를 이용한 액정 표시 장치에서 유효하다고 할 수 있다. 또한, 주사선수 n이 클수록 바람직하므로 고 선명의 액정 표시 장치에 적합한 기술이기도 하다.
또한, 상기 조건을 만족할 수 없는 경우, 즉 상기 C3+C1÷n이 작다고 할 수 없는 경우는 제 1 선택 기간으로의 기입의 영상 신호 전압-커먼 전압의 전위 진폭 을 동일한 계조 표시를 행하는 제 2 선택 기간으로의 기입의 영상 신호 전압-커먼 전압의 전위 진폭과 비교하여, 1+2*(C3+C1÷n)÷(C1+C2+C3)배하면 좋다. 본 실시예 1에서 Rodd 라인, Geven 라인, Bodd 라인의 데이터선으로의 기입 시, 즉, 선택 신호 SEL1, 선택 신호 SEL5, 선택 신호 SEL3의 선택 시의 흑 표시 영상 신호를 4.52/0.48V로 하고, Reven 라인, Godd 라인, Beven 라인의 데이터선으로의 기입 시, 즉 선택 신호 SEL4, 선택 신호 SEL2, 선택 신호 SEL6의 선택 시의 흑 표시 영상 신호를 4.50/0.50V로 하면 좋은 것으로 된다.
이와 같이 구성된 액정 표시 장치에서는, 종래의 것보다 저 플리커로서 영상 품위가 높고, 또한 프레임 레이트를 낮추더라도 플리커가 보기기 어렵게 되기 때문에, 저 소비 전력화가 용이하다. 이러한 액정 표시 장치를 이용한 전자 기기에서는 영상 품위가 향상하여, 보다 저 소비 전력으로 구동할 수 있으므로 배터리 지속성 등이 우수하다. 여기서 말하는 전자 기기는 모니터, TV, 노트북 퍼스널 컴퓨터, PDA, 디지털 카메라, 비디오 카메라, 휴대 전화, 휴대 포트 뷰어, 휴대 비디오 플레이어, 휴대 DVD 플레이어, 휴대 오디오 플레이어 등이다.
(실시예 2)
도 12는 실시예 2를 실현하는 데이터선 구동 회로(123)의 구성도이다. 실시예 2에서는, 단위 블럭을 데이터선 3개로 하고, 그에 따라서 3개의 선택 신호 SEL1∼3을 이용하여 제어하는 것이다. 신호 입력 단자(31)로부터 공급되는 영상 신호 VIDEO1∼640 신호는 선택 신호 SEL1∼3에 의해서 전송 게이트 스위치(192-1∼1920) 로 분배되어, 데이터선(15-1∼1920)에 기입된다. 이른바 1:3의 멀티플렉서에 의한 부분 드라이버 방식이다. 구체적으로는, 영상 신호 VIDEO1은 전송 게이트 스위치(192-1∼3), 영상 신호 VIDEO2는 전송 게이트 스위치(192-4∼6)로 되도록 접속된다. 선택 신호 SEL1은 전송 게이트 스위치(192-3, 192-6...)에 접속되고, 선택 신호 SEL2는 전송 게이트 스위치(192-2, 192-5...)에 접속되며, 선택 신호 SEL3은 전송 게이트 스위치(192-1, 192-4...)에 접속된다. (193-1∼3)은 극성을 반전시키는 인버터 회로로서, 전원은 VH-VLL 레벨이다.
그 외에, 액정 표시 장치의 구성, 액티브 매트릭스 기판의 구성, 주사선 구동 회로의 구성, 데이터선 프리차지 회로의 구성은 실시예 1과 마찬가지이기 때문에 설명을 생략한다.
도 13은 실시예 2에 있어서의 신호 입력 단자(31)를 통하여 입력되는 제어 신호의 타이밍을 나타내는 타이밍차트이다. 도 13(a)는 주사선 구동 회로(21)의 제어 신호인 스타트 펄스 신호 VSP, 클럭 신호 VCLK, 인에이블 신호 VENB 및 커먼 전위 입력 단자(31d)로부터 입력되는 커먼 전위 신호 VCOM, 및 주사선(13-1, 13-2)에 주사선 구동 회로(21)로부터 출력되는 신호를 나타내는 챠트이다. 각 신호의 타이밍 및 동작은 실시예 1의 도 8(a)와 동일하기 때문에 설명은 생략한다.
도 13(b)는 도 13(a)의 기간 B인 동안의 데이터선 구동 회로(123)에 있어서의 선택 신호 SEL1∼3, 프리차지 신호 PRC 및 영상 신호 VIDEO1∼640의 타이밍차트이다. 또, 이 도 13(b)에서 VIDEO(W)는 전면 백 표시(노멀리 블랙 모드이면 흑 표시) 시의 VIDEO1∼640에 입력되는 영상 신호, VIDEO(B)는 전면 흑 표시(노멀리 블 랙 모드이면 백 표시) 시의 VIDEO1∼640에 입력되는 영상 신호이다. 점선은 특히 규정하지 않거나, 또는 하이 임피던스 상태를 나타낸다. 이와 같이, 1 주사 기간에서 프리차지 신호 PRC→선택 신호 SEL1→선택 신호 SEL2→선택 신호 SEL3의 순서로 선택된다. 대응하는 색의 순서로 말하면, R→G→B이다. 선택 신호 SEL1∼3의 선택 기간은 4.74마이크로초이다. 여기서 선택 신호 SEL1의 선택 기간이 제 1 선택 기간이며, 선택 신호 SEL2, 선택 신호 SEL3의 선택 기간이 제 2 선택 기간으로 정의된다. 각 선택 기간인 동안에는 선택 신호 SEL1∼3 및 프리차지 신호 PRC가 모두 비선택으로 되는 기간이 있고, 선택 신호 SEL1의 선택 기간과 선택 신호 SEL2의 선택 기간 사이의 비선택 기간(제 1 비선택 기간)이 t2= 6.32마이크로초, 선택 신호 SEL2의 선택 기간과 선택 신호 SEL3의 선택 기간 사이의 비선택 기간(제 2 비선택 기간)이 t1=3.16마이크로초이다. 커먼 전위 신호 VCOM은 선택 신호 SEL1의 선택 기간과 선택 신호 SEL2의 선택 기간 사이의 비선택 기간 동안에 반전한다. t2>t1인 이유는 실시예 1과 동일하다.
입력 신호 레벨은 클럭 신호 VCLK, 스타트 펄스 신호 VSP, 인에이블 신호 VENB가 VD-VS 레벨 신호(0∼8V 전위 진폭), 선택 신호 SEL1∼3, 프리차지 신호 PRC, 극성 신호 POL, 극성 반전 신호 POLX는 VH-VLL 레벨 신호(-5∼10V 전위 진폭), 영상 신호 VIDEO1∼640 및 커먼 전위 신호 VCOM은 0.5∼4.5V 전위 진폭의 신호이다.
이러한 타이밍의 구동을 행하면, 소정의 타이밍에서의 각 화소의 액정 소자에 인가되는 전압(=화소 전극 전위-커먼 전극의 전위)은 도 14에 도시하는 바와 같 이 된다. 또, 여기서 +는 커먼 전극보다 높은 전위를 플러스 극성, -는 커먼 전극보다 낮은 전위를 마이너스 극성인 것을 나타내고 있고, 1 필드 기간 후에는 모든 화소에서 정/부가 반대로 된다. 실시예 1의 도 9에 도시하는 바와 같이, 완전한 도트 반전으로는 되어 있지 않지만, 동일 주사선 상에 극성이 상이한 화소가 혼재하기 때문에, 도 11에 나타내는 종래의 게이트 반전 구동보다는 플리커에 대하여 강한 구성으로 되어 있다.
또, 본 실시예 2에서는 선택 신호 SEL1의 선택 기간과 선택 신호 SEL2의 선택 기간 사이에서 커먼 반전을 행하고 있다. 이것은 비교적 인간의 눈에 민감한 빨강의 화소와 초록의 화소의 극성을 역으로 한 쪽이, 선택 신호 SEL2의 선택 기간과 선택 신호 SEL3의 선택 기간 사이에서 커먼 반전을 행하여 빨강의 화소와 초록의 화소의 극성이 동일한 것보다 플리커가 보기 어렵기 때문이다.
또한, 마찬가지로 1 : 3의 멀티플렉서 구성이더라도, 데이터선 구동 회로의 구성을 도 15에 나타내는 변형예와 같이 하여 도 13에 나타내는 신호를 입력하더라도 좋다. 즉, 데이터선 구동 회로(223)의 영상 신호 VIDEO1은 전송 게이트 스위치(292-1, 292-4, 292-7)에 접속되고, 영상 신호 VIDEO2는 전송 게이트 스위치(292-2, 292-5, 292-8)에 접속되며, 영상 신호 VIDEO3은 전송 게이트 스위치(292-3, 292-6, 292-9)에 접속되고, 이들을 단위 블록으로 하여 각 영상 신호 VIDEO는 대응하는 전송 게이트 스위치(292)에 접속된다. 그리고, 선택 신호 SEL1은 전송 게이트 스위치(292-7∼9), 선택 신호 SEL2는 전송 게이트 스위치(292-4∼6), 선택 신호 SEL3은 전송 게이트 스위치(292-1∼3)를 단위 블록으로 하여 접속된 다. (293-1∼3)은 극성을 반전시키는 인버터 회로로서, 전원은 VH-VLL 레벨이다. 이 구성에 의하면, 소정의 타이밍에서의 각 화소의 액정 소자에 인가되는 전압(=화소 전극 전위-커먼 전극의 전위)은 도 16에 도시하는 바와 같이 된다. 이것은 도트 반전이 아니지만, 동일 주사선 상에서 각 색의 화소끼리는 극성이 반전하고 있어, 도트 반전에 가까운 레벨로 플리커를 시인하기 어렵다.
물론, 마찬가지로 1 : 2 구동, 1 : 4 구동 등을 이용하여도 상관없다. 어느 쪽의 경우에서도 종래의 게이트 반전 구동보다 플리커가 보기 어려운 반전 구동이 실현 가능하다.
(실시예 3)
도 17은 실시예 3을 실현하는 데이터선 구동 회로(323)의 구성도이다. 이른바 아날로그 점순차형의 데이터 구동 회로 구성으로서, 클럭 제어 회로(CCC : Clock Control Circuit) 회로(372), 클럭 생성 회로(CGC : Clock Generate Circuit)(373), 래치 회로(374), 쌍방향 전송 회로(375)로 이루어지는 쌍 방향 시프트 레지스터를 이용한 순차적으로 선택 회로를 구성하고 있다. 이 순차적으로 선택 회로는 실시예 1에서 설명한 주사선 구동 회로와 마찬가지이며, 각 회로의 구체적 구성도 도 5(a)∼(d)로 나타낸 바와 같다.
단지, 한 쌍의 NAND 회로(376a, 376b)가 각 단에 배치되어, NAND 회로(376a)에는 인에이블 신호 HENB1이 공급되고, NAND 회로(376b)에는 인에이블 신호 HENB2가 공급된다. NAND 회로(376a, 376b)에 따라 한 쌍의 레벨 시프터 회로(377a, 377b)가 배치되어 있다. 이 동작도 실시예 1에서 설명한 바와 같기 때문에 생략한다. 레벨 시프터 회로(377a, 377b)의 구체적 회로 구성도 도 5(b)에서 나타낸 바와 같다.
레벨 시프터 회로(377a)에는, 데이터선(15-1, 15-3, 15-5)에 대응한 전송 게이트 스위치(392-1, 392-3, 392-5)에 접속된다. 또한, 레벨 시프터 회로(377b)에는, 데이터선(15-2, 15-4, 15-6)에 대응한 전송 게이트 스위치(392-2, 392-4, 392-6)에 접속된다. 그리고, 빨강의 영상 신호 VIDEO-R은 전송 게이트 스위치(392-1, 392-4)에 접속되고, 초록의 영상 신호 VIDEO-G는 전송 게이트 스위치(392-2, 392-5)에 접속되며, 파랑의 영상 신호 VIDEO-B는 전송 게이트 스위치(392-3, 392-6)에 접속된다. 이들 데이터선 6개를 단위 블록으로 하여 순차적으로 접속된다.
이 구성에 의해, 예컨대 래치 회로(374-1)가 선택되었을 때에 인에이블 신호 HENB1이 HIGH가 되면 NAND 회로(376a-1), 레벨 시프터 회로(377a-1)를 거쳐서 전송 게이트 스위치(392-1, 392-3, 392-5)가 ON으로 된다. 그리고 기수의 데이터선 중 데이터선(15-1)에는 빨강의 영상 신호 VIDEO-R이 공급되고, 데이터선(15-3)에는 파랑의 영상 신호 VIDEO-B가 공급되며, 데이터선(15-5)에는 초록의 영상 신호 VIDEO-G가 공급된다. 또한, 래치 회로(374-1)가 선택되었을 때에 인에이블 신호 HENB2가 HIGH가 되면 NAND 회로(376b-1), 레벨 시프터 회로(377b-1)를 거쳐서 전송 게이트 스위치(392-2, 392-4,392-6)가 ON으로 된다. 그리고 우수의 데이터선 중 데이터선(15-2)에는 초록의 영상 신호 VIDEO-G가 공급되고, 데이터선(15-4)에는 빨강의 영상 신호 VIDEO-R이 공급되며, 데이터선(15-6)에는 파랑의 영상 신호 VIDEO-B가 공급된다.
또한, 액정 표시 장치의 구성, 액티브 매트릭스 기판의 구성, 주사선 구동 회로의 구성, 데이터선 프리차지 회로의 구성은 실시예 1과 마찬가지이기 때문에 설명을 생략한다.
도 18는 실시예 3에 있어서의 신호 입력 단자(31)를 통하여 입력되는 제어 신호의 타이밍을 나타내는 타이밍차트이다. 도 18(a)는 주사선 구동 회로(21)의 제어 신호인 스타트 펄스 신호 VSP, 클럭 신호 VCLK, 인에이블 신호 VENB 및 커먼 전위 입력 단자(31d)로부터 입력되는 커먼 전위 신호 VCOM, 및 주사선(13-1, 13-2)에 주사선 구동 회로(21)로부터 출력되는 신호를 나타내는 챠트이다. 상세한 것은 실시예 1의 도 8(a)와 동일하기 때문에 설명은 생략한다.
도 18(b)는 도 18(a)의 기간 B인 동안의 데이터선 구동 회로(323)에 있어서의 클럭 신호 HCLK, 스타트 펄스 신호 HSP, 인에이블 신호 HENB1, 인에이블 신호 HENB2, 프리차지 신호 PRC, 빨강의 영상 신호 VIDEO-R, 초록의 영상 신호 VIDEO-G, 파랑의 영상 신호 VIDEO-B에 입력되는 신호이다. 또, 이 도 18(b)에서 VIDEO(W)는 전면 백 표시(노멀리 블랙 모드이면 흑 표시) 시의 VIDEO-R/G/B에 입력되는 영상 신호, VIDEO(B)는 전면 흑 표시(노멀리 블랙 모드이면 백 표시) 시의 VIDEO-R/G/B에 입력되는 영상 신호이다. 또한, 클럭 신호 HCLK, 스타트 펄스 신호 HSP, 인에이블 신호 HENB1, 인에이블 신호 HENB2, 프리차지 신호 PRC는 VH-VLL 레벨 신호(-5∼10V 전위 진폭), 영상 신호 VIDEO-R/G/B 및 커먼 전위 신호 VCOM은 0.5∼4.5V 전위 진폭의 신호이다.
클럭 신호 HCLK는 48나노초마다 반전하는 직사각형파 클럭 신호이며, 스타트 펄스 신호 HSP는 주사선 선택 기간의 절반의 주기(=17.36 마이크로초)로서 펄스 폭54.25나노초의 펄스파이다. 인에이블 신호 HENB1, 인에이블 신호 HENB2는 기본적으로는 클럭 신호 VCLK의 2배의 주파수를 갖는 직사각형파(34.7μ초 주기)로서 서로 역극성이지만, 인에이블 신호 VENB가 OFF의 기간, 및 커먼 전위 신호 VCOM의 반전 타이밍 전후의 약 2마이크로초에서는 양쪽 모두 OFF로 되고, High 펄스 길이는 15.36마이크로초이다.
즉, 1 주사선 선택 기간에 주사선 구동 회로(21)의 시프트 레지스터인 순차적으로 선택 회로의 각 단은 2회 선택되는 것으로 되고, 또한 1회째의 선택 기간과 2회째의 선택 기간에서 영상 신호의 극성이 반전하는 것으로 된다. 1회째의 선택 기간은 인에이블 신호 HENB1가 ON으로서 기수번째의 데이터선(15-1, 3,..., 15-191)9을 선택하고 있는 기간이며, 제 1 선택 기간으로 정의된다. 2회째의 선택 기간은 인에이블 신호 HENB2가 ON으로서, 우수번째의 데이터선(15-2, 4,...,15-1920)을 선택하고 있는 기간으로 되어, 제 2 선택 기간으로 정의된다. 따라서 주사선 선택 기간 동안의 커먼 전위 신호의 반전 타이밍으로 인에이블 신호 HENB1, 인에이블 신호 HENB2가 함께 OFF로 되어 있는 기간이 제 1 선택 기간에 상당한다. 또한, 청구항에서 말하는 스위칭 회로란 본 실시예 3에서는 전송 게이트(392-1∼1920)가 스위칭 회로에 있어서, 이 스위칭 회로는 액티브 매트릭스 기판 상에 형성하는 쪽이 바람직한 것은 실시예 1에서 서술한 바와 같다.
이러한 구동을 행하면, 소정의 타이밍에서의 각 화소의 액정 소자에 인가되 는 전압(=화소 전극 전위-커먼 전극의 전위)은 도 9에 도시하는 바와 같이 된다. 또, 여기서 +는 커먼 전극보다 높은 전위를 갖는 플러스 극성, -는 커먼 전극보다 낮은 전위를 갖는 마이너스 극성인 것을 나타내고 있고, 1 필드 기간 후에는 모든 화소에서 정부가 반대로 된다. 이것은, 즉, 도트 반전이며, 종래의 게이트 반전 구동보다 플리커가 보기 어렵다.
이와 같이, 이른바 멀티플렉서 방식 뿐만 아니라, 점순차 구동 방식이더라도 본 발명은 성립한다. 마찬가지로, 예컨대 DAC(디지털 아날로그 변환기) 내장의 디지털 구동의 데이터선 구동 회로를 내장하는 경우에도, DAC로부터 데이터선으로의 기입 타이밍을 2개 이상의 블럭으로 분할하여 기입해서, 블록 사이에서 극성을 반전시키면 좋다. 어느 쪽의 경우에도, 외부 부착 IC가 아니라 액티브 매트릭스 기판 상에 구동 회로를 형성한 쪽이 용량 C3이 작아지는 것은 실시예 1에서 서술한 바와 같다. 또한, 제 1 선택 기간에서의 기입 영상 신호를 제 2 선택 기간에서의 기입 영상 신호보다 전위 진폭을 크게 함으로써 보정이 가능한 것도 마찬가지이다.
(전자 기기의 실시예)
이하, 본 발명에 따른 전자 기기를 실시예로 들어 설명한다. 또, 이 실시예는 본 발명의 일례를 나타내는 것으로, 본 발명은 이 실시예에 한정되는 것이 아니다.
도 19는, 본 발명에 따른 전자 기기의 일 실시예를 나타내고 있다. 여기에 나타내는 전자 기기는, 액정 표시 장치(781)와, 이것을 제어하는 제어 회로(780)를 갖는다. 제어 회로(780)는, 표시 정보 처리 회로(785), 전원 회로(786), 타이밍 생성기(787) 및 표시 정보 출력원(788)에 의해서 구성된다. 그리고, 액정 표시 장치(781)는 액정 패널(782), 조명 장치(784) 및 구동 회로(783)를 갖는다.
표시 정보 출력원(788)은, RAM(Random Access Memory) 등이라고 하는 메모리나, 각종 디스크 등이라고 하는 스토리지 유닛이나, 디지털 화상 신호를 동조 출력하는 동조 회로 등을 구비하며, 타이밍 생성기(787)에 의해 생성되는 각종의 클럭 신호에 근거하여, 소정 포맷의 화상 신호 등이라고 하는 표시 정보를 표시 정보 처리 회로(785)에 공급한다.
다음에, 표시 정보 처리 회로(785)는, 증폭·반전 회로나, 회전 회로나, 감마 보정 회로나, 클램프 회로 등이라고 하는 주지의 회로를 다수 구비하며, 입력한 표시 정보의 처리를 실행하여, 화상 신호를 클럭 신호 CLK와 함께 구동 회로(783)에 공급한다. 여기서, 구동 회로(783)는, 주사선 구동 회로나 데이터선 구동 회로와 동시에, 검사 회로 등을 총칭한 것이다. 또한, 전원 회로(786)는 상기의 각 구성 요소에 소정의 전원 전압을 공급한다.
(산업상 이용 가능성)
본 발명은 실시예에 한정되는 것은 아니며, TN 모드가 아니라 부(負)의 유전율 이방성을 갖는 액정을 이용한 수직 배향 모드(VA 모드), 횡 전계를 이용한 IPS 모드의 액정 표시 장치에 이용하더라도 상관없다. 또한, 전체 투과형 뿐만 아니라 반사형, 부사 투과 겸용형이어도 상관없다. 또한 액티브 소자는 폴리실리콘 TFT 뿐만 아니라, 비정질 실리콘 TFT이어도 좋으며, 그 외의 액티브 소자이더라도 상관없다.
이상과 같은 본 발명에 의하면, 1 주사선 선택 기간에서도 극성이 상이한 영상 신호를 기입할 수 있기 때문에, 도트 반전 구동 등의 게이트 반전 구동보다 플리커를 시인하기 어려운 구동 방법을 실현할 수 있다.

Claims (15)

  1. 복수의 주사선과, 상기 복수의 주사선에 교차하여 배치되는 복수의 데이터선과, 상기 복수의 주사선과 상기 복수의 데이터선의 교차에 대응하여 배치된 복수의 화소 전극과, 상기 주사선의 신호에 근거하여 상기 데이터선의 신호를 상기 화소 전극에 공급하는 복수의 화소 스위칭 소자와, 상기 화소 전극에 대향 배치된 대향 전극을 구비한 액정 표시 장치의 구동 방법으로서,
    상기 복수의 주사선은, 상기 화소 스위칭 소자에 선택 전위와 비선택 전위 중 어느 하나의 전위를 부여하도록 각각 개별 타이밍에서 구동되고,
    상기 대향 전극은 제 1 전위와 제 2 전위 사이에서 반전 구동하고,
    상기 대향 전극이 상기 제 1 전위로부터 상기 제 2 전위로 반전하는 커먼 반전 타이밍에서는, 상기 복수의 주사선 중 적어도 1 이상이 상기 선택 전위에 있는 것
    을 특징으로 하는 액정 표시 장치의 구동 방법.
  2. 제 1 항에 있어서,
    상기 커먼 반전 타이밍에서는,
    상기 데이터선은 영상 신호 또는 프리차지 신호를 공급하는 신호 단자와 전기적으로 하이 임피던스 상태에 있고, 상기 화소 전극과의 사이를 제외하고 플로팅 상태인 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  3. 제 1 항에 있어서,
    상기 주사선에 공급되는 상기 비선택 전위는 제 3 전위와 제 4 전위 사이에서 반전 구동되고,
    상기 주사선의 상기 비선택 전위가 상기 제 3 전위로부터 상기 제 4 전위로 반전 구동되는 주사선 반전 타이밍은 상기 커먼 반전 타이밍과 대략 같고,
    제 3 전위와 제 4 전위의 차는 제 1 전위와 제 2 전위의 차와 대략 같은 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  4. 제 1 항에 있어서,
    상기 주사선은 상기 커먼 반전 타이밍에서는 상기 비선택 전위를 공급하는 전원 배선 및 상기 선택 전위를 공급하는 전원 배선과는 전기적으로 하이 임피던스 상태인 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  5. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 복수의 주사선 중 하나가 상기 선택 전위에 있는 주사선 선택 기간 동 안에, 상기 복수의 데이터선 중 제 1 데이터선에 영상 신호를 기입하는 제 1 선택 기간과, 상기 복수의 데이터선 중 제 2 데이터선에 영상 신호를 기입하는 제 2 선택 기간과, 상기 복수의 데이터선 모두에 영상 신호를 기입하고 있지 않은 제 1 비선택 기간과, 상기 복수의 데이터선 모두에 영상 신호를 기입하고 있지 않은 제 2 비선택 기간을 가지고 이루어지고,
    상기 커먼 반전 타이밍은 상기 제 1 비선택 기간 동안이고,
    상기 제 1 선택 기간은 상기 제 1 비선택 기간보다 앞이고,
    상기 제 2 선택 기간은 상기 제 1 비선택 기간보다 뒤이고,
    상기 제 1 비선택 기간의 길이는 제 2 비선택 기간보다 긴 것
    을 특징으로 하는 액정 표시 장치의 구동 방법.
  6. 제 5 항에 있어서,
    상기 제 1 선택 기간 동안에 상기 데이터선에 기입하는 영상 신호의 전위 진폭은, 상기 제 2 선택 기간 동안에 상기 데이터선에 기입하는 영상 신호의 전위 진폭보다 큰 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  7. 청구항 1 내지 4 중 어느 한 항에 기재된 액정 표시 장치의 구동 방법을 이용하는 것을 특징으로 하는 액정 표시 장치.
  8. 복수의 주사선과,
    상기 복수의 주사선에 교차하여 배치되는 복수의 데이터선과,
    상기 복수의 주사선과 상기 복수의 데이터선의 교차에 대응하여 배치된 복수의 화소 전극과,
    상기 주사선의 신호에 근거하여 상기 데이터선의 신호를 상기 화소 전극에 공급하는 복수의 화소 스위칭 소자와,
    상기 화소 전극에 대향 배치되어, 제 1 전위와 제 2 전위의 사이에서 반전하는 커먼 전위가 공급되는 대향 전극과,
    상기 화소 스위칭 소자에 선택 전위와 비선택 전위 중 어느 하나의 전위를 부여하도록 상기 복수의 주사선을 각각 개별 타이밍에서 구동하고, 또한, 상기 대향 전극이 상기 제 1 전위로부터 상기 제 2 전위로 반전하는 커먼 반전 타이밍에서는, 상기 복수의 주사선 중 적어도 1 이상을 상기 선택 전위로 하는 주사선 구동 회로
    를 구비하는 것을 특징으로 하는 액정 표시 장치.
  9. 제 8 항에 있어서,
    상기 주사선의 개수를 n, 상기 데이터선과 상기 주사선의 용량을 C1,
    상기 데이터선과 상기 대향 전극의 용량을 C2, 상기 데이터선과 상기 화소 전극의 용량, 상기 C1, 상기 C2를 제외한, 상기 데이터선과의 용량을 C3로 했을 때,
    (C1÷n+C3)÷(C1+C2+C3)≤0.005
    를 만족시키는 것을 특징으로 하는 액정 표시 장치.
  10. 제 8 항에 있어서,
    상기 복수의 주사선 중 하나가 상기 선택 전위에 있는 주사선 선택 기간 동안에, 상기 복수의 데이터선 중 제 1 데이터선에 영상 신호를 기입하는 제 1 선택 기간과, 상기 복수의 데이터선 중 제 2 데이터선에 영상 신호를 기입하는 제 2 선택 기간과, 상기 복수의 데이터선 모두에 영상 신호를 기입하고 있지 않은 제 1 비선택 기간과, 상기 복수의 데이터선 모두에 영상 신호를 기입하고 있지 않은 제 2 비선택 기간을 가지고 이루어지고,
    상기 커먼 반전 타이밍은 상기 제 1 비선택 기간 동안이고,
    상기 제 1 선택 기간은 상기 제 1 비선택 기간보다 앞이고,
    상기 제 2 선택 기간은 상기 제 1 비선택 기간보다 뒤이고,
    상기 제 1 비선택 기간의 길이는 제 2 비선택 기간보다 길게 하도록 제어하는 데이터선 구동 회로
    를 구비하는 것을 특징으로 하는 액정 표시 장치.
  11. 제 10 항에 있어서,
    상기 제 1 선택 기간 동안에 상기 데이터선에 기입하는 영상 신호의 진폭을 ΔV1, 상기 데이터선에 상기 제 2 선택 기간 동안에 기입하는 영상 신호의 진폭을 ΔV2이라고 하면, ΔV1은 ΔV2*{1+2*(C1÷n+C3)÷(C1+C2+C3)}와 대략 같은 것을 특징으로 하는 액정 표시 장치.
  12. 제 9 항 내지 제 11 항 중 어느 한 항에 있어서,
    상기 제 1 데이터선에 접속된 상기 복수의 화소 전극 중 제 1 화소 전극과, 상기 제 2 데이터선에 접속된 상기 복수의 화소 전극 중 제 2 화소 전극은 같은 주사선에 접속되어 이루어지고, 또한 서로 같은 색의 표시에 대응하는 화소인 것을 특징으로 하는 액정 표시 장치.
  13. 제 12 항에 있어서,
    상기 제 1 화소 전극과 상기 제 2 화소 전극은 같은 주사선에 접속된 동일 색 표시에 대응하는 화소로서는 가장 가까운 화소 전극끼리인 것을 특징으로 하는 액정 표시 장치.
  14. 제 10 항 또는 제 11 항에 있어서,
    상기 데이터선 구동 회로는 상기 액티브 매트릭스 회로와 동일 기판 상에 형성되어 이루어지는 것을 특징으로 하는 액정 표시 장치.
  15. 청구항 7에 기재된 액정 표시 장치를 이용한 것을 특징으로 하는 전자 기기.
KR1020060028514A 2005-03-30 2006-03-29 액정 표시 장치의 구동 방법, 액정 표시 장치 및 전자 기기 KR100798171B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2005-00100085 2005-03-30
JP2005100085A JP4419897B2 (ja) 2005-03-30 2005-03-30 液晶表示装置の駆動法、液晶表示装置及び電子機器

Publications (2)

Publication Number Publication Date
KR20060105527A true KR20060105527A (ko) 2006-10-11
KR100798171B1 KR100798171B1 (ko) 2008-01-24

Family

ID=37030476

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060028514A KR100798171B1 (ko) 2005-03-30 2006-03-29 액정 표시 장치의 구동 방법, 액정 표시 장치 및 전자 기기

Country Status (4)

Country Link
US (1) US7646369B2 (ko)
JP (1) JP4419897B2 (ko)
KR (1) KR100798171B1 (ko)
CN (1) CN100495517C (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4154598B2 (ja) 2003-08-26 2008-09-24 セイコーエプソン株式会社 液晶表示装置の駆動法、液晶表示装置及び携帯型電子機器
KR100790977B1 (ko) * 2006-01-13 2008-01-03 삼성전자주식회사 출력편차가 개선된 출력버퍼 및 이를 구비한평판표시장치용 소오스 드라이버
EP2157565A4 (en) * 2007-06-12 2012-01-04 Sharp Kk Liquid crystal display device, scanning signal driving device, driving method for a liquid crystal display device, scanning signal driving method and television receiver
JP5260141B2 (ja) * 2008-05-22 2013-08-14 パナソニック株式会社 表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセット
JP5306762B2 (ja) 2008-10-08 2013-10-02 株式会社ジャパンディスプレイウェスト 電気光学装置及び電子機器
KR101604140B1 (ko) * 2009-12-03 2016-03-17 엘지디스플레이 주식회사 액정표시장치
FR2955964A1 (fr) * 2010-02-02 2011-08-05 Commissariat Energie Atomique Procede d'ecriture d'image dans un afficheur a cristal liquide
US20130021320A1 (en) * 2011-07-18 2013-01-24 Chimei Innolux Corporation Pixel element, display panel thereof, and control method thereof
CN103913913B (zh) * 2013-12-10 2016-11-02 上海中航光电子有限公司 一种阵列基板及其制备方法、显示面板和显示装置
CN104155820B (zh) * 2014-08-13 2017-09-22 深圳市华星光电技术有限公司 一种阵列基板及驱动方法
KR102336183B1 (ko) * 2015-02-23 2021-12-07 삼성전자 주식회사 전자 장치 및 이를 위한 저전력 구동 방법
CN105976747B (zh) * 2016-04-05 2019-11-22 上海中航光电子有限公司 一种显示面板及其驱动方法
JP6780408B2 (ja) * 2016-09-26 2020-11-04 セイコーエプソン株式会社 走査線駆動回路、表示ドライバー、電気光学装置、電子機器及び駆動方法
US10490154B2 (en) 2016-12-01 2019-11-26 Seiko Epson Corporation Electro-optical device and electronic device
CN107871478B (zh) * 2017-12-26 2020-11-13 深圳Tcl新技术有限公司 显示模组的驱动电路、方法及显示设备
JP6760353B2 (ja) 2018-11-20 2020-09-23 セイコーエプソン株式会社 電気光学装置および電子機器

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6249399A (ja) 1985-08-29 1987-03-04 キヤノン株式会社 表示装置
JP2982877B2 (ja) 1990-12-25 1999-11-29 日本電気株式会社 アクティブマトリックス液晶表示装置
CN1162736C (zh) * 1995-12-14 2004-08-18 精工爱普生株式会社 显示装置的驱动方法、显示装置及电子装置
JPH09243997A (ja) * 1996-03-12 1997-09-19 Toshiba Corp アクティブマトリクス型液晶表示装置及びその駆動方法
JPH11142815A (ja) 1997-11-10 1999-05-28 Sony Corp 液晶表示装置
JP3512710B2 (ja) * 2000-05-30 2004-03-31 Nec液晶テクノロジー株式会社 液晶表示装置
JP2001356741A (ja) * 2000-06-14 2001-12-26 Sanyo Electric Co Ltd レベルシフタ及びそれを用いたアクティブマトリクス型表示装置
JP4123711B2 (ja) * 2000-07-24 2008-07-23 セイコーエプソン株式会社 電気光学パネルの駆動方法、電気光学装置、および電子機器
US7088330B2 (en) * 2000-12-25 2006-08-08 Sharp Kabushiki Kaisha Active matrix substrate, display device and method for driving the display device
JP3820918B2 (ja) * 2001-06-04 2006-09-13 セイコーエプソン株式会社 演算増幅回路、駆動回路、及び駆動方法
JP3791354B2 (ja) * 2001-06-04 2006-06-28 セイコーエプソン株式会社 演算増幅回路、駆動回路、及び駆動方法
JP3791355B2 (ja) * 2001-06-04 2006-06-28 セイコーエプソン株式会社 駆動回路、及び駆動方法
KR100477598B1 (ko) 2001-10-08 2005-03-18 엘지.필립스 엘시디 주식회사 2도트 인버젼 방식의 액정표시기 구동 방법 및 장치
JP2004317785A (ja) * 2003-04-16 2004-11-11 Seiko Epson Corp 電気光学装置の駆動方法、電気光学装置および電子機器
JP2005070541A (ja) 2003-08-26 2005-03-17 Seiko Epson Corp 液晶表示装置及び携帯型電子機器
JP4148064B2 (ja) 2003-08-26 2008-09-10 セイコーエプソン株式会社 液晶表示装置の駆動法、液晶表示装置及び携帯型電子機器
JP4154598B2 (ja) 2003-08-26 2008-09-24 セイコーエプソン株式会社 液晶表示装置の駆動法、液晶表示装置及び携帯型電子機器
JP2005300948A (ja) * 2004-04-13 2005-10-27 Hitachi Displays Ltd 表示装置及びその駆動方法
JP5542296B2 (ja) * 2007-05-17 2014-07-09 株式会社半導体エネルギー研究所 液晶表示装置、表示モジュール及び電子機器
JP5542297B2 (ja) * 2007-05-17 2014-07-09 株式会社半導体エネルギー研究所 液晶表示装置、表示モジュール及び電子機器

Also Published As

Publication number Publication date
CN100495517C (zh) 2009-06-03
JP2006276794A (ja) 2006-10-12
JP4419897B2 (ja) 2010-02-24
CN1841488A (zh) 2006-10-04
US7646369B2 (en) 2010-01-12
US20060232538A1 (en) 2006-10-19
KR100798171B1 (ko) 2008-01-24

Similar Documents

Publication Publication Date Title
KR100798171B1 (ko) 액정 표시 장치의 구동 방법, 액정 표시 장치 및 전자 기기
KR100510621B1 (ko) 개량된 프리차지 회로를 갖는 액정 표시장치 및 그 구동방법
KR101318043B1 (ko) 액정표시장치 및 그 구동방법
US8456400B2 (en) Liquid crystal device and electronic apparatus
US8248338B2 (en) Method of driving liquid crystal display device, liquid crystal display device, and portable electronic apparatus
KR100770506B1 (ko) 액정 표시 장치의 구동 회로, 액정 표시 장치, 액정 표시장치의 구동 방법, 및 전자기기
US7646370B2 (en) Display device
US20060001628A1 (en) Flat display panel driving method and flat display device
KR100949634B1 (ko) 전기 광학 장치, 구동 회로 및 전자 기기
EP1580712B1 (en) Electro-optical display device
KR100462958B1 (ko) 전기 광학 장치의 구동 회로, 전기 광학 장치 및 전자기기
US7847775B2 (en) Electro-optical device, method of driving electro-optical device, and electronic apparatus
KR20080083583A (ko) 액정 장치, 그 구동 방법 및 전자기기
US8115719B2 (en) Electro-optical device
US7684092B2 (en) Electro-optical device and writing circuit of electro-optical device
JP2009086170A (ja) 電気光学装置及び電気光学装置の駆動方法並びに電子機器
JP2010197485A (ja) 電気光学装置及び電子機器
JP2005241741A (ja) 液晶表示装置の駆動法、液晶表示装置及び電子機器
JP2009086171A (ja) 電気光学装置及び電気光学装置の駆動方法並びに電子機器
JP2006011393A (ja) 表示装置
JP2009145797A (ja) アクティブマトリクス装置、液晶表示装置及び電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130114

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140110

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150109

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160108

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170106

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180105

Year of fee payment: 11