JP2009145797A - アクティブマトリクス装置、液晶表示装置及び電子機器 - Google Patents

アクティブマトリクス装置、液晶表示装置及び電子機器 Download PDF

Info

Publication number
JP2009145797A
JP2009145797A JP2007325544A JP2007325544A JP2009145797A JP 2009145797 A JP2009145797 A JP 2009145797A JP 2007325544 A JP2007325544 A JP 2007325544A JP 2007325544 A JP2007325544 A JP 2007325544A JP 2009145797 A JP2009145797 A JP 2009145797A
Authority
JP
Japan
Prior art keywords
signal
channel transistor
active matrix
circuit
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2007325544A
Other languages
English (en)
Inventor
Yutaka Kobashi
裕 小橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Epson Imaging Devices Corp
Original Assignee
Epson Imaging Devices Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Epson Imaging Devices Corp filed Critical Epson Imaging Devices Corp
Priority to JP2007325544A priority Critical patent/JP2009145797A/ja
Publication of JP2009145797A publication Critical patent/JP2009145797A/ja
Withdrawn legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

【課題】液晶の表示品位と駆動ICの低コスト化は互いに相反する側面を有するため、低コストの中耐圧ICを用いる場合、液晶へ印加できる最大電圧が高くなるように最適化する必要がある。
【解決手段】データ線202に所望の電位を書き込むためのスイッチ回路はnチャネル型トランジスタとpチャネル型トランジスタとにより構成され、共通電位は一定期間で反転するように駆動されて、共通電位に応じてスイッチ回路を構成するnチャネル型トランジスタもしくはpチャネル型トランジスタのいずれか一方を選択してデータ線202に所望の電位を書き込む。
【選択図】図2

Description

本発明は、アクティブマトリクス装置、当該アクティブマトリクス装置を備える液晶表示装置、及び当該液晶表示装置を備える電子機器に関する。
近年、低温ポリシリコン薄膜形成技術を用いてガラス基板上に薄膜トランジスタ(TFT)による駆動回路を形成する、いわゆる駆動回路内蔵型液晶表示装置において、ガラス基板上に電源回路(昇圧回路あるいはDCDCコンバータ等)を形成することで、外付け駆動ICのコストを低減した表示装置が普及しつつある(例えば以下の特許文献1)。
特開2001−183702号公報
いわゆる中耐圧プロセスで製造された安価な中耐圧駆動ICを用いてLCDを駆動する場合、駆動ICから出力される電源あるいは信号の最大電位差は、駆動ICの耐圧条件により、せいぜい6V程度、typ条件で5V程度までとなる。ガラス基板上に上記したような電源回路を形成することにより、十分な電位をパネル内の駆動回路に供給して駆動回路を動作させることが可能となる。
しかし一方で、この駆動IC内で生成できる電源は5V〜6V程度であることから、精度よくアナログ出力できる電位の幅は4.5V〜5.5V程度になってしまう。すなわち、LCDのコモン電源電位及びデータ線への書き込み電位は、せいぜい振幅が4.5V〜5.5V程度となる。
一般に液晶へ印加できる最大電位が高ければ高いほど、高速応答・高コントラスト・高信頼性に向く。従って、表示品位という面からみると液晶へ印加できる最大電位は少しでも高い方がよい。このように、液晶の表示品位と駆動ICの低コスト化は互いに相反する側面を有するため、安価な中耐圧駆動ICを用いる場合、液晶へ印加できる最大電圧が高くなるように最適化する必要がある。
本発明は、上記の課題の少なくとも一部を解決するためになされたものであり、以下の形態又は適用例として実現することが可能である。
[適用例1]
基板上に、データ線と、共通電位を供給するための共通電位配線と、前記データ線に所望の電位を書き込むためのスイッチ回路と、を有してなるアクティブマトリクス装置であって、前記スイッチ回路はnチャネル型トランジスタとpチャネル型トランジスタとにより構成され、前記共通電位は一定期間で反転するように駆動されて、当該共通電位に応じて前記スイッチ回路を構成する前記nチャネル型トランジスタもしくは前記pチャネル型トランジスタのいずれか一方を選択して前記データ線に所望の電位を書き込む駆動回路を有することを特徴とするアクティブマトリクス装置。
上記したアクティブマトリクス装置によれば、データ線に電位を書き込むためのスイッチ回路は、極性が逆となる2つのトランジスタにより構成されている。これにより、一定期間で反転する共通電位に応じて、データ線に書き込むトランジスタ極性を変えることで、より高い電圧を液晶素子に印加できる。この結果、中耐圧プロセスで製造された安価な中耐圧駆動ICを用いた場合に、液晶素子の最大印加電圧を高くすることで表示品位や信頼性の低下を防止できる。
[適用例2]
前記基板上に昇圧回路を内蔵してなり、外部から前記アクティブマトリクス装置に供給される電源及び信号の最大電位と最小電位との差は6V未満であることを特徴とする上記アクティブマトリクス装置。
上記したアクティブマトリクス装置によれば、アクティブマトリクス基板装置上の駆動回路に供給する電位を基板上の昇圧回路から供給でき、アクティブマトリクス基板装置に接続する全ての構成部品を中耐圧プロセスのICで構成できることから、さらにコストを低減することができる。
[適用例3]
前記スイッチ回路を構成する前記nチャネル型トランジスタもしくは前記pチャネル型トランジスタの少なくともいずれか一方は、ボトムゲート型構造であるか又はGOLDD(Gate Overlapped Lightly Doped Drain)構造であることを特徴とする上記アクティブマトリクス装置。
[適用例4]
前記スイッチ回路を構成する前記nチャネル型トランジスタもしくは前記pチャネル型トランジスタの少なくともいずれか一方のゲート電極と前記データ線との間に容量を有してなることを特徴とする上記アクティブマトリクス装置。
[適用例5]
上記に記載のアクティブマトリクス装置を備えることを特徴とする液晶表示装置。
上記した液晶表示装置によれば、高速応答・高コントラスト・高信頼性を実現した高品位な表示装置を安価に提供することができる。
[適用例6]
上記に記載の液晶表示装置を備えることを特徴とする電子機器。
上記した電子機器によれば、高品位な表示装置を搭載した電子機器を安価に提供することができる。
以下、本実施形態に係るアクティブマトリクス装置を備えた液晶表示装置について図面に基づいて説明する。
図1は本実施形態に係る液晶表示装置910の斜視構成図(一部断面図)である。液晶表示装置910は、アクティブマトリクス装置としてのアクティブマトリクス基板101と対向基板912とをシール材923により一定の間隔で貼り合わせ、ネマティック相液晶材料922を挟持してなる。アクティブマトリクス基板101上には、図示しないが、ポリイミドなどからなる配向材料が塗布されラビング処理されて配向膜が形成されている。
また、対向基板912は、図示しないが、画素に対応したカラーフィルタと、光抜けを防止してコントラストを向上させるための低反射・低透過率樹脂よりなるブラックマトリクスと、アクティブマトリクス基板101上の対向導通部330(図2参照)と短絡されるITO膜でなる対向電極930(図3参照)とが形成される。ネマティック相液晶材料922と接触する面には、ポリイミドなどからなる配向材料が塗布され、アクティブマトリクス基板101の配向膜ラビング処理方向と直交する方向にラビング処理されている。
さらに対向基板912の外側には、上偏光板924を、アクティブマトリクス基板101の外側には、下偏光板925を各々配置し、互いの偏光方向が直交するよう(クロスニコル状)に配置する。さらに下偏光板925下には、バックライトユニット926と導光板927が配置され、バックライトユニット926から導光板927に向かって光が照射され、導光板927はバックライトユニット926からの光をアクティブマトリクス基板101に向かって垂直かつ均一な面光源となるように光を反射屈折させることで液晶表示装置910の光源として機能する。バックライトユニット926は、本実施形態ではLEDユニットであるが、冷陰極間(CCFL)であってもよい。バックライトユニット926はコネクタ929を通じて電子機器本体の外部電源回路784(図4参照)に接続され、電源を供給される。
また、さらに必要に応じて、液晶表示装置910の周囲を外殻で覆ってもよいし、あるいは上偏光板924のさらに上に保護用のガラスやアクリル板を取り付けてもよいし、視野角改善のため光学補償フィルムを貼ってもよい。
また、アクティブマトリクス基板101は、対向基板912から張り出す張出し部913が設けられ、その張出し部913にある信号入力端子320(図2参照)には、FPC(可撓性基板)928及び駆動IC921が実装され電気的に接続されている。また駆動IC921はアクティブマトリクス基板101の駆動に必要な信号と電源を供給し、FPC928は電子機器本体に接続され、外部電源回路784及び映像処理回路780(図4参照)から必要な信号と電源を駆動IC921及びアクティブマトリクス基板101に供給する。なお、本実施形態では、張出し部913に駆動IC921を実装するCOG(Chip On Glass)実装としたが、張出し部913にはFPC928のみを実装し、駆動IC921はFPC928に実装するCOF(Chip On Film)実装としてもよいし、FPC928に接続した基板上に実装するCOB(Chip On Board)実装としてもよい。ここで駆動IC921はいわゆる中耐圧プロセスを用いて製造された比較的安価なICであり、その最大耐圧は6V程度である。
図2はアクティブマトリクス基板101の構成図である。アクティブマトリクス基板101上には480本の走査線201−1〜480と1920本のデータ線202−1〜1920が直交して形成されており、480本の容量線203−1〜480は走査線201−1〜480と並行に配置されている。容量線203−1〜480は相互に短絡され、共通電位配線335と接続され、さらに対向導通部330と接続されて信号入力端子320より共通電位(COM)を与えられる。本実施形態では、いわゆる共通電位反転駆動を用いるので、共通電位(COM)は一定期間で反転する反転信号となる。走査線201−1〜480は走査線駆動回路301に接続され、またデータ線202−1〜1920はデータ線駆動回路302に接続され、それぞれ適切に駆動される。
電源回路304は、いわゆる昇圧回路あるいはDCDCコンバータであって、外部から供給される比較的低電位の電源と信号から比較的高電位の電源を発生させ、走査線駆動回路301、データ線駆動回路302、レベルシフト回路305に電源を供給する。
また、レベルシフト回路305は駆動IC921(図1参照)、外部電源回路784(図4参照)、映像処理回路780(図4参照)のいずれかから信号入力端子320を介して入力された信号の電位振幅(例えば5V振幅)を増幅して走査線駆動回路301及びデータ線駆動回路302に相対的に高い振幅(例えば14V振幅)の電気信号を供給する。
信号入力端子320は張出し部913上に配置され、駆動IC921もしくはFPC(可撓性基板)928に接続されて信号または電源電位を供給される。走査線駆動回路301、データ線駆動回路302、電源回路304、レベルシフト回路305はアクティブマトリクス基板101上にポリシリコン薄膜トランジスタを集積することで形成されており、後述する画素スイッチング素子401−n−mと同一工程で製造される、いわゆる駆動回路内蔵型の液晶表示装置となっている。なお、図2における破線の矩形領域は表示領域310を示している。
図3は表示領域310におけるm番目のデータ線202−mとn番目の走査線201−nの交差部付近の回路図である。走査線201−nとデータ線202−mの各交点にはnチャネル型電界効果ポリシリコン薄膜トランジスタよりなる画素スイッチング素子401−n−mが形成されており、そのゲート電極は走査線201−nに、ソース・ドレイン電極はそれぞれデータ線202−mと画素電極402−n−mに接続されている。画素電極402−n−m及び同一電位に短絡される電極は容量線203−nと補助容量コンデンサ403−n−mを形成し、また液晶表示装置として組み立てられた際には液晶素子をはさんで対向電極930とやはりコンデンサを形成する。
図4は本実施形態での電子機器の具体的な構成を示すブロック図である。液晶表示装置910は図1で説明した液晶表示装置であって、外部電源回路784、映像処理回路780がFPC928及びコネクタ929を通じて必要な信号と電源を液晶表示装置910に供給する。中央演算回路781は外部I/F回路782を介して入出力機器783からの入力データを取得する。ここで入出力機器783とは、例えば、キーボード、マウス、トラックボール、LED、スピーカー、アンテナなどである。中央演算回路781は外部からのデータをもとに各種演算処理を行ない、結果をコマンドとして映像処理回路780あるいは外部I/F回路782へ転送する。映像処理回路780は中央演算回路781からのコマンドに基づき映像情報を更新し、液晶表示装置910への信号を変更することで、液晶表示装置910の表示映像が変化する。ここで電子機器とは具体的には、例えば、モニター、TV、ノートパソコン、PDA、デジタルカメラ、ビデオカメラ、携帯電話、携帯フォトビューワー、携帯ビデオプレイヤー、携帯DVDプレイヤー、携帯オーディオプレイヤーなどである。
図5は本実施形態における走査線駆動回路301の回路図である。走査線駆動回路301は480個の単位走査線駆動回路410−1〜480を直列に並べてなり、単位走査線駆動回路410−nは走査線201−nに接続される(n=1〜480)。例えば単位走査線駆動回路410−1は、インバーター回路421とインバーター回路422を備え、その入力端子と出力端子が相互接続されてラッチ回路(SRAM回路)を構成してなり、その一端すなわちインバーター回路421の入力端子及びインバーター回路422の出力端子に接続されるノードAには、nチャネル型トランジスタ429とnチャネル型トランジスタ430とnチャネル型トランジスタ432のドレイン電極とが接続される。またその他端、すなわちインバーター回路422の入力端子及びインバーター回路421の出力端子に接続されるノードBには、nチャネル型トランジスタ427とnチャネル型トランジスタ428のドレイン電極とが接続される。
nチャネル型トランジスタ429のソース電極はnチャネル型トランジスタ424のドレイン電極に、nチャネル型トランジスタ430のソース電極はnチャネル型トランジスタ426のドレイン電極に、nチャネル型トランジスタ427のソース電極はnチャネル型トランジスタ423のドレイン電極に、nチャネル型トランジスタ428のソース電極はnチャネル型トランジスタ425のドレイン電極にそれぞれ接続され、nチャネル型トランジスタ423とnチャネル型トランジスタ424とnチャネル型トランジスタ425とnチャネル型トランジスタ426とnチャネル型トランジスタ432との各ソース電極は、走査線駆動回路301の負電源配線に接続される。
またnチャネル型トランジスタ423とnチャネル型トランジスタ424のゲート電極はスキャン方向信号UDに、nチャネル型トランジスタ425とnチャネル型トランジスタ426のゲート電極は反転スキャン方向信号XUDにそれぞれ接続される。
nチャネル型トランジスタ428とnチャネル型トランジスタ429のゲート電極はそれぞれノードCに、nチャネル型トランジスタ427とnチャネル型トランジスタ430のゲート電極はそれぞれノードDに接続される。またノードAはCMOS伝送ゲート431のnチャネル型トランジスタゲート電極に、ノードBはCMOS伝送ゲート431のpチャネル型トランジスタゲート電極にそれぞれ接続され、CMOS伝送ゲート431の一端はGEN1信号に、他端はインバーター回路434の入力端子に接続される。
インバーター回路434の出力端子はインバーター回路435の入力端子に接続され、インバーター回路435の出力端子は走査線201−1に接続される。またインバーター回路434の入力端子にはnチャネル型トランジスタ433のドレイン電極も接続され、nチャネル型トランジスタ433のゲート電極はノードBに、ソース電極は走査線駆動回路301の負電源に接続される。
単位走査線駆動回路410−2はCMOS伝送ゲート431の一端がGEN1信号ではなく、GEN2信号に接続される他は単位走査線駆動回路410−1と同様である。また、単位走査線駆動回路410−3,5,9,…,479は単位走査線駆動回路410−1と全く同じ構成であり、単位走査線駆動回路410−4,6,10,…,480は単位走査線駆動回路410−2と全く同じ構成である。また、各単位走査線駆動回路410−2〜480のノードCは走査線201−n−1に接続され、単位走査線駆動回路410−1のノードCはGSP信号に接続される。各単位走査線駆動回路410−1〜479のノードDは走査線201−n+1に接続され、単位走査線駆動回路410−480のノードDはGSP信号に接続される。
ここでスキャン方向信号UD、反転スキャン方向信号XUD、GSP信号、GEN1信号、GEN2信号はいずれも駆動IC921から0V/+5V信号で供給され、レベルシフト回路305で−4.5V/+9.5V振幅に増幅されたタイミング信号である。また、走査線駆動回路301の正電源は+9.5V、負電源は−4.5Vを電源回路304より供給される。
このように回路を構成すると、スキャン方向信号UD=High(+9.5V)、反転スキャン方向信号XUD=Low(−4.5V)の時(正方向スキャン時)、各単位走査線駆動回路410−nは、前段に接続された走査線201−n−1がHigh(+9.5V)になってから、次段に接続された走査線201−n+1がHigh(+9.5V)になるまでの期間はGEN1信号もしくはGEN2信号と同一のタイミングを走査線201−nに出力し、それ以外の期間は走査線201−nにLow(−4.5V)を出力する。スキャン方向信号UD=Low(−4.5V)、反転スキャン方向信号XUD=High(+9.5V)の時(逆方向スキャン時)は次段と前段が逆転する。
図6はスキャン方向信号UD=High(+9.5V)、反転スキャン方向信号XUD=Low(−4.5V)の時(正方向スキャン時)の走査線駆動回路301のタイミングチャートである。RST信号は電源立ち上がり後、最初のスキャンが行なわれる(すなわち最初にGSP信号がHighになる)前に50μ秒間Highになり、その後は電源立ち下げまでの間、Lowになる。また、GSP信号は16.667m秒間隔で28μ秒間Highになるスタートパルス信号である。GEN1信号はGSP信号がHighになってから34.6μ秒後に最初にHighになり、パルス幅28μ秒、周期69.2μ秒で241回Highになるパルス信号である。GEN2信号はGEN1信号と34.6μ秒位相がずれるほかは全く同一の信号である。COM(335)は共通電位配線(335)に供給される共通電位(COM)であって34.6μ秒毎に反転する信号であり、16.667m秒毎に位相が逆になるように設定される。すなわち、走査線201−nが選択される毎に共通電位(COM)の極性は反転する。共通電位(COM)の振幅は後述する理由で0.3V/4.7Vに設定される。
このような信号を入力して走査線駆動回路301を駆動すると、走査線201−1、走査線201−2、走査線201−3、…、走査線201−480の順に、34.6μ秒間隔で28μ秒ずつ走査線が順次選択される。図示しないが、スキャン方向信号UD=Low(−4.5V)、反転スキャン方向信号XUD=High(+9.5V)の時(逆方向スキャン時)はGEN1信号とGEN2信号が逆転するほかは全く同一の信号を入力すれば、走査線201−480、走査線201−479、走査線201−478、…走査線201−1というように逆順で選択されていく。
なお、本発明における走査線駆動回路は本実施形態の回路構成に限定されるものではなく、既知のあらゆるシフトレジスタ回路、順次選択回路を用いてもよいことはもちろんであるし、アクティブマトリクス基板上に走査線駆動回路を内蔵するのではなく、外部から走査線を駆動してもよい。
図7はデータ線駆動回路302の回路図であり、1:3のデマルチプレクサ回路構成となっている。データ線駆動回路302においては、一つのpチャネル型トランジスタと一つのnチャネル型トランジスタとを並列に配置したスイッチ回路となるデータ線スイッチ451−1〜1920が用いられる。また、1920本のデータ線202−1〜1920に、データ線スイッチ451−1〜1920を構成するnチャネル型トランジスタ及びpチャネル型トランジスタのドレイン電極が接続される。
データ線スイッチ451−1〜3を構成するnチャネル型トランジスタ及びpチャネル型トランジスタのソース電極はVIDEO1信号に接続され、データ線スイッチ451−4〜6を構成するnチャネル型トランジスタ及びpチャネル型トランジスタのソース電極はVIDEO2信号に接続され、以下同様にデータ線スイッチ451−(n×3−2)〜(n×3)を構成するnチャネル型トランジスタ及びpチャネル型トランジスタのソース電極はVIDEOn信号に接続される(n=1〜640)。
またデータ線スイッチ451−1,4,7,…1918を構成するpチャネル型トランジスタのゲート電極はRENB1信号に、データ線スイッチ451−2,5,8,…1919を構成するpチャネル型トランジスタのゲート電極はGENB1信号に、データ線スイッチ451−3,6,9,…1920を構成するpチャネル型トランジスタのゲート電極はBENB1信号に、データ線スイッチ451−1,4,7,…1918を構成するnチャネル型トランジスタのゲート電極はRENB2信号に、データ線スイッチ451−2,5,8,…1919を構成するnチャネル型トランジスタのゲート電極はGENB2信号に、データ線スイッチ451−3,6,9,…1920を構成するnチャネル型トランジスタのゲート電極はBENB2信号に、それぞれ接続される。
図8はデータ線駆動回路302の動作を説明するためのタイミングチャートである。RENB1信号はCOM(335)で示される共通電位がLow(0.3V)の期間中に走査線201−n(n=1〜480)のいずれかのうちの一つがHigh(9.5V)になると2μ秒後にLow(−4.5V)になり、7μ秒後にHigh(+9.5V)に戻る信号であり、COM(335)の電位がHigh(4.7V)の期間中はHigh(+9.5V)を保持する。GENB1信号はRENB1信号から9μ秒、BENB1信号はRENB1信号から18μ秒、それぞれ位相がずれている他はRENB1信号と同一の信号である。
一方、RENB2信号はCOM(335)の電位がHigh(4.7V)の期間中に走査線201−n(n=1〜480)のうちの一つがHigh(9.5V)になってから2μ秒後にHigh(+9.5V)になり、7μ秒後にLow(−4.5V)に戻る信号であり、COM(335)の電位がLow(0.3V)の期間中はLow(−4.5V)を保持する。GENB2信号はRENB2信号から9μ秒、BENB2信号はRENB2信号から18μ秒、それぞれ位相がずれている他はRENB2信号と同一の信号である。
ここでRENB1信号、GENB1信号、BENB1信号、RENB2信号、GENB2信号、BENB2信号はいずれも駆動IC921から0V/+5V信号で供給され、レベルシフト回路305で−4.5V/+9.5V振幅に増幅されたタイミング信号である。
また図7のVIDEO1信号〜640信号は駆動IC921から信号入力端子320を介して直接供給されるアナログ電位信号であり、RENB1信号、GENB1信号、BENB1信号、RENB2信号、GENB2信号、BENB2信号に同期したタイミングで画像に対応した適切な電位が供給される。
ここでVIDEO1信号〜640信号と共通電位(COM)は、いずれも駆動IC921内のアナログアンプ回路から直接供給される。駆動IC921は中耐圧プロセスで製造されるので、駆動IC921内の回路にかかる電位差は6V以下でないとブレークダウンを起こして破壊されてしまう。本実施形態では、駆動IC921内の電源は+5V電源と0V(GND)電源とする。VIDEO1信号〜640信号と共通電位(COM)は、アナログアンプ回路を介して供給され、その電源電圧は+5V/0V電源とすると、十分な精度・電流供給能力で設定できる電位範囲は+4.7V〜+0.3V程度である。このため、液晶に印加する電位振幅を最大にするために本実施形態では、共通電位(COM)は+4.7V/+0.3Vで34.6μ秒毎に反転する反転信号を駆動IC921から供給する。
次にVIDEO1信号〜640信号に与えられる電位範囲も同様の理由で+0.3V〜+4.7Vとなる。RENB1信号・GENB1信号・BENB1信号・RENB2信号・GENB2信号・BENB2信号のいずれかがLow(−4.5V)に設定されたタイミングでデータ線スイッチ451−1〜1920を介してデータ線202−1〜1920にも+0.3V〜+4.7V電位がデータ線に書き込まれるが、データ線スイッチ451−1〜1920が閉じる(すなわち、RENB1信号・GENB1信号・BENB1信号・RENB2信号・GENB2信号・BENB2信号が+9.5Vになる)ときにデータ線スイッチ451−1〜1920のフィードスルー現象でΔV2だけ電位が変動し、データ線202−1〜1920に最終的に書き込まれる電位は、+0.3V+ΔV2〜+4.7V+ΔV2の範囲となる。
ここでΔV2は、データ線スイッチ451−1〜1920を構成するpチャネル型トランジスタ及びnチャネル型トランジスタのゲート電極・ドレイン電極間容量(Cgd)や閾値(Vth)、データ線202−nの容量(Cdata)等によって決まる。本実施形態では共通電位(COM)がLow(+0.3V)である期間はpチャネル型トランジスタによりデータ線に書き込みが行なわれる。このときのデータ線スイッチ451−1〜1920のフィードスルーによる電位変動量は本実施形態ではΔV2=+0.3Vであった。一方、COM電位がHigh(+4.7V)である期間はnチャネル型トランジスタによりデータ線に書き込みが行なわれ、データ線スイッチ451−1〜1920のフィードスルーによる電位変動量は本実施形態ではΔV2=−0.3Vであった。すなわち、共通電位(COM)がLow(+0.3V)である期間とHigh(+4.7V)である期間でΔV2の符号が異なる。
次に、走査線201−1〜480のうちHigh(+9.5V)となっている特定の走査線201−nにゲート電極が接続されている画素スイッチング素子401−n−1〜1920はON状態となっているので、データ線202−1〜1920に書き込まれた+0.3V+ΔV2〜+4.7V+ΔV2の範囲の電位は画素スイッチング素子401−n−1〜1920を介して画素電極402−n−1〜1920に書き込まれる。その後、走査線201−nがLow(−4.5V)になったタイミングで、画素スイッチング素子401−n−1〜1920もOFF状態となるが、この時、やはりフィードスルー現象によってΔV1だけ画素電極402−n−1〜1920の電位が変動し、最終的に画素電極402−n−1〜1920に書き込まれる電位は+0.3V+ΔV1+ΔV2〜+4.7V+ΔV1+ΔV2となる。
ここでΔV1は、画素スイッチング素子401−n−1〜1920を構成するnチャネル型トランジスタのゲート電極・ドレイン電極間容量(Cgd)や閾値(Vth)、補助容量コンデンサ403−n−mの容量(Cs)、画素電極402−n−mと対向電極930間の液晶素子容量(Clc)によって決まるが、本実施形態ではΔV1=−0.2Vであった。
すなわち、本実施形態においてはCOM電位がLow(+0.3V)である期間に画素電極402−n−mに最終的に書き込まれる電位は+0.4〜+4.8Vであり、液晶素子に印加できる最大電位差は4.5Vである。一方、COM電位がHigh(+4.7V)である期間に画素電極402−n−m書き込まれる電位は−0.2〜+4.2Vであり、液晶素子に印加できる最大電位差は4.9Vである。極性によって同じ電位差を印加しないと表示中にフリッカーが見えてしまうので、結局、液晶素子に印加できる最大電位差は4.5Vまで設定できる。
以上のように本実施形態ではCOM電位極性によりデータ線に書き込むトランジスタ極性を変えることで、より高い電圧を液晶素子に印加でき、高コントラスト・高速応答・高信頼性な液晶表示装置を実現できるのである。
上記から明らかなように、共通電位(COM)がLow(+0.3V)である期間のΔV2とHigh(+4.7V)である期間のΔV2の差が大きいほど、本発明の効果は大きくなる。これにはデータ線スイッチ451−1〜1920を構成するpチャネル型トランジスタ及びnチャネル型トランジスタのゲート電極・ドレイン電極間容量(Cgd)が大きくなる方が良い。この実現手段として、例えばデータ線スイッチ451−1〜1920を構成するpチャネル型トランジスタ及びnチャネル型トランジスタをGOLDD(Gate Overlapped Lightly Doped Drain)構造やボトムゲート構造などのゲート電極・ドレイン電極間容量(Cgd)が大きい電界効果型トランジスタで構成するなどすればよい。
またさらに、図9に示すデータ線駆動回路302’のように、データ線スイッチ451’−1〜1920を構成するnチャネル型トランジスタのゲート電極・ドレイン電極間に第1の補助容量453−1〜1920を付加し、データ線スイッチ451’−1〜1920を構成するpチャネル型トランジスタのゲート電極・ドレイン電極間に第2の補助容量454−1〜1920を付加することで一層の効果を得るように構成してもよい。なお、図9におけるその他の構成要素は図7と相違ないので同じ記号を付与することで説明は省略する。また、アクティブマトリクス基板装置についてもデータ線駆動回路302とデータ線駆動回路302’を置き換える以外は図2で説明したアクティブマトリクス基板装置となんら相違ないので説明は省略する。
本発明は上記した実施形態に限定されるものではなく、TNモードではなく垂直配向モード(VAモード)、横電界を利用したIPSモード、フリンジ電界を利用したFFSモードなどの液晶表示装置に利用しても構わない。また、全透過型のみならず全反射型、反射透過兼用型であっても構わない。また、デマルチプレクサ型のデータ線駆動回路ではなく、アナログ順次駆動方式やDACをガラス基板上に内蔵したデータ線駆動回路方式であっても構わない。
液晶表示装置の斜視構成図。 アクティブマトリクス基板の構成図。 アクティブマトリクス基板の画素回路図。 電子機器の実施形態を示すブロック図。 走査線駆動回路の実施形態を示す回路図。 走査線駆動回路のタイミングチャート。 データ線駆動回路の実施形態を示す回路図。 データ線駆動回路のタイミングチャート。 データ線駆動回路の別実施形態を示す回路図。
符号の説明
101…アクティブマトリクス基板、201…走査線、202…データ線、301…走査線駆動回路、302…データ線駆動回路、304…電源回路、305…レベルシフト回路、401…画素スイッチング素子、402…画素電極、451…データ線スイッチ(スイッチ回路)、910…液晶表示装置、921…駆動IC。

Claims (6)

  1. 基板上に、
    データ線と、
    共通電位を供給するための共通電位配線と、
    前記データ線に所望の電位を書き込むためのスイッチ回路と、を有してなるアクティブマトリクス装置であって、
    前記スイッチ回路はnチャネル型トランジスタとpチャネル型トランジスタとにより構成され、
    前記共通電位は一定期間で反転するように駆動されて、当該共通電位に応じて前記スイッチ回路を構成する前記nチャネル型トランジスタもしくは前記pチャネル型トランジスタのいずれか一方を選択して前記データ線に所望の電位を書き込む駆動回路を有することを特徴とするアクティブマトリクス装置。
  2. 前記基板上に昇圧回路を内蔵してなり、
    外部から前記アクティブマトリクス装置に供給される電源及び信号の最大電位と最小電位との差は6V未満であることを特徴とする請求項1に記載のアクティブマトリクス装置。
  3. 前記スイッチ回路を構成する前記nチャネル型トランジスタもしくは前記pチャネル型トランジスタの少なくともいずれか一方は、ボトムゲート型構造であるか又はGOLDD(Gate Overlapped Lightly Doped Drain)構造であることを特徴とする請求項1又は2に記載のアクティブマトリクス装置。
  4. 前記スイッチ回路を構成する前記nチャネル型トランジスタもしくは前記pチャネル型トランジスタの少なくともいずれか一方のゲート電極と前記データ線との間に容量を有してなることを特徴とする請求項1又は2に記載のアクティブマトリクス装置。
  5. 請求項1から4のいずれか一項に記載のアクティブマトリクス装置を備えることを特徴とする液晶表示装置。
  6. 請求項5に記載の液晶表示装置を備えることを特徴とする電子機器。
JP2007325544A 2007-12-18 2007-12-18 アクティブマトリクス装置、液晶表示装置及び電子機器 Withdrawn JP2009145797A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007325544A JP2009145797A (ja) 2007-12-18 2007-12-18 アクティブマトリクス装置、液晶表示装置及び電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007325544A JP2009145797A (ja) 2007-12-18 2007-12-18 アクティブマトリクス装置、液晶表示装置及び電子機器

Publications (1)

Publication Number Publication Date
JP2009145797A true JP2009145797A (ja) 2009-07-02

Family

ID=40916422

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007325544A Withdrawn JP2009145797A (ja) 2007-12-18 2007-12-18 アクティブマトリクス装置、液晶表示装置及び電子機器

Country Status (1)

Country Link
JP (1) JP2009145797A (ja)

Similar Documents

Publication Publication Date Title
US8456400B2 (en) Liquid crystal device and electronic apparatus
US7646369B2 (en) Method of driving liquid crystal display device, liquid crystal display device,and electronic apparatus
KR100712024B1 (ko) 액정 표시 장치
US8248338B2 (en) Method of driving liquid crystal display device, liquid crystal display device, and portable electronic apparatus
TWI383361B (zh) 驅動電路、液晶裝置、電子機器及液晶裝置之驅動方法
JP2012053322A (ja) ディスプレイ装置及びこれを有する電子機器
US20070097052A1 (en) Liquid crystal display device
US20070146276A1 (en) Active matrix liquid crystal display and driving method thereof
EP1600936A2 (en) Active-matrix liquid-crystal display device
US20060139302A1 (en) Method for driving an active matrix liquid crystal display
US20060125813A1 (en) Active matrix liquid crystal display with black-inserting circuit
KR20040051417A (ko) 강유전성 액정의 전계배향방법과 이를 이용한 액정표시장치
US9024860B2 (en) Scanner, electro-optical panel, electro-optical display device and electronic apparatus
TWI409785B (zh) 顯示裝置
US8704746B2 (en) Liquid crystal display having a voltage stabilization circuit and driving method thereof
JP2009145797A (ja) アクティブマトリクス装置、液晶表示装置及び電子機器
JP5154331B2 (ja) 半導体装置、電気光学装置およびこれを搭載した電子機器
JP2009145520A (ja) アクティブマトリクス装置、液晶表示装置及び電子機器
KR101328778B1 (ko) 액정표시장치와 그 구동방법
US8665248B2 (en) Drive circuit
JP2010206750A (ja) スキャナー、電気光学パネル、電気光学表示装置及び電子機器
US20210012735A1 (en) Display device and display device driving method
KR100923349B1 (ko) 강유전성 액정표시장치
JP2009145519A (ja) アクティブマトリクス装置の駆動方法、アクティブマトリクス装置、液晶表示装置及び電子機器
JP2008076731A (ja) データ線駆動回路、液晶表示装置およびこれを搭載した電子機器

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20110301