KR20060088054A - 데이터 처리 회로, 데이터 처리 장치, 데이터 처리 방법,데이터 처리 제어 방법, 데이터 처리 프로그램이 기억된기억 매체, 및 데이터 처리 제어 프로그램이 기억된 기억매체 - Google Patents

데이터 처리 회로, 데이터 처리 장치, 데이터 처리 방법,데이터 처리 제어 방법, 데이터 처리 프로그램이 기억된기억 매체, 및 데이터 처리 제어 프로그램이 기억된 기억매체 Download PDF

Info

Publication number
KR20060088054A
KR20060088054A KR1020060009065A KR20060009065A KR20060088054A KR 20060088054 A KR20060088054 A KR 20060088054A KR 1020060009065 A KR1020060009065 A KR 1020060009065A KR 20060009065 A KR20060009065 A KR 20060009065A KR 20060088054 A KR20060088054 A KR 20060088054A
Authority
KR
South Korea
Prior art keywords
data
information
data processing
attribute information
real time
Prior art date
Application number
KR1020060009065A
Other languages
English (en)
Inventor
다카시 고이케
고지 요시무라
마나부 기무라
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20060088054A publication Critical patent/KR20060088054A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00007Time or data compression or expansion
    • G11B2020/00014Time or data compression or expansion the compressed signal being an audio signal
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • G11B2020/1062Data buffering arrangements, e.g. recording or playback buffers
    • G11B2020/10824Data buffering arrangements, e.g. recording or playback buffers the buffer being used to prevent vibrations or shocks from causing delays
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B2020/10935Digital recording or reproducing wherein a time constraint must be met
    • G11B2020/10944Real-time recording or reproducing, e.g. for ensuring seamless playback of AV data

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Debugging And Monitoring (AREA)
  • Information Transfer Systems (AREA)

Abstract

본 발명은 버퍼 메모리로부터 판독된, 속성 정보를 가지는 데이터로부터 상기 속성 정보를 검출하는 정보 검출부와, 상기 정보 검출부에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리부와, 외부로부터 입력되는 실시간 처리용의 제어 명령에 따라, 상기 정보 검출부 및 상기 데이터 처리부 중 적어도 1개를 실시간 제어하는 실시간 제어부를 구비하는 데이터 처리 회로이다.
제어 명령, 정보 검출부, 데이터 처리부, 속성 정보, 실시간 제어부

Description

데이터 처리 회로, 데이터 처리 장치, 데이터 처리 방법, 데이터 처리 제어 방법, 데이터 처리 프로그램이 기억된 기억 매체, 및 데이터 처리 제어 프로그램이 기억된 기억 매체 {DATA PROCESSING CIRCUIT, DATA PROCESSING APPARATUS, DATA PROCESSING METHOD, DATA PROCESSING CONTROL METHOD, RECORDING MEDIUM ON WHICH DATA PROCESSING PROGRAM IS STORED AND RECORDING MEDIUM ON WHICH DATA PROCESSING CONTROL PROGRAM IS STORED}
도 1은 본 발명에 의한 기록 재생 장치 회로 구성의 일실시예를 나타낸 블록도이다.
도 2는 정보 부가 분할 음악 데이터의 구성(1)을 나타낸 약선도이다.
도 3은 정보 부가 분할 음악 데이터의 구성(2)을 나타낸 약선도이다.
도 4는 데이터 처리 회로부의 회로 구성을 나타낸 블록도이다.
도 5는 DMA 전송 중인 PIO 전송의 인터럽션을 설명하기 위한 약선도이다.
도 6은 제1 데이터 전송 처리 시퀀스를 나타낸 시퀀스 차트이다.
도 7은 제2 데이터 전송 처리 시퀀스(1)를 나타낸 시퀀스 차트이다.
도 8은 제2 데이터 전송 처리 시퀀스(2)를 나타낸 시퀀스 차트이다.
도 9는 데이터 처리 시퀀스(1)를 나타낸 시퀀스 차트이다.
도 10은 데이터 처리 시퀀스(2)를 나타낸 시퀀스 차트이다.
도 11은 버퍼 메모리의 용량이 작은 경우의 CPU에 의한 데이터의 전송을 설명하기 위한 약선도이다.
도 12는 버퍼 메모리의 용량이 큰 경우의 CPU에 의한 데이터의 전송을 설명하기 위한 약선도이다.
일본국 특개평 6(1994)-150540호 공보(2 페이지, 4 페이지, 도 3)
본 발명은 데이터 처리 회로에 관한 것이며, 예를 들면 음악 데이터를 기록 재생하는 기록 재생 장치에 적용하기에 바람직한 것이다.
본 발명은 퍼스널 컴퓨터 및 음악 재생 장치 등의 데이터 처리 장치에 설치된 데이터 처리 회로에 이용할 수 있다.
종래의 디스크 재생 장치는 시스템 컨트롤러가 상기 디스크 재생 장치 전체를 제어함으로써, 광자기 디스크로부터 미리 압축 부호화되어 기록되어 있는 음악 데이터(이하, 이것을 압축 음악 데이터라고 함)를 소정의 기록 단위마다 제1 속도로 판독하는 동시에, 상기 기록 단위마다의 압축 음악 데이터(이하, 이것을 기록 단위 압축 음악 데이터라고 함)에 대한 광자기 디스크 상의 어드레스 데이터도 판독한다. 그리고 디스크 재생 장치는 이와 같이 광자기 디스크로부터 순차적으로 판독한 기록 단위 압축 음악 데이터를 어드레스 데이터와 대응시켜 버퍼 메모리로 서의 RAM(Random Access Memory)에 일시 기억하여 축적한다.
또 디스크 재생 장치는 RAM으로부터 제1 속도보다 늦은 제2 속도로 기록 단위 압축 음악 데이터를 순차적으로 판독하여 데이터 신장 회로에서 신장 처리하고, 얻어진 음악 데이터를 디지털 아날로그 변환하여 헤드폰 등에 송출한다. 이에 따라 디스크 재생 장치는 외부로부터의 진동 등에 의해 광자기 디스크로부터 기록 단위 압축 음악 데이터를 일시적으로 판독하기 어려워져도, 이러한 기록 단위 압축 음악 데이터의 판독을 재개할 때까지, RAM으로부터 이것에 축적하고 있는 기록 단위 압축 음악 데이터를 순차적으로 계속해서 판독할 수 있다. 따라서 이러한 디스크 재생 장치는 광자기 디스크로부터 기록 단위 압축 음악 데이터를 판독하여 재생 처리할 때, 헤드폰 등으로부터 출력되는 음악의 음이 날아하는 것을 미연에 회피하고 있었다(예를 들면, 일본국 특개평 6(1994)-150540호 공보(2 페이지, 4 페이지, 도 3) 참조).
그런데 이러한 구성의 디스크 재생 장치에서는, 기록 단위 압축 음악 데이터의 재생 처리 시, 시스템 컨트롤러가 광자기 디스크로부터 압축 음악 데이터의 신장 처리에 필요한 속성 정보도 판독하여 취득하고 있다. 그리고 디스크 재생 장치에서는, RAM으로부터 판독한 기록 단위 압축 음악 데이터를 데이터 신장 회로에 줄 때, 이러한 시스템 컨트롤러가 상기 기록 단위 압축 음악 데이터에 대응하는 속성 정보도 데이터 신장 회로에 송출하고 있다. 이에 따라 디스크 재생 장치에서는, 데이터 신장 회로가 기록 단위 압축 음악 데이터에 대응하는 속성 정보를 사용하여 정확하게 신장 처리하고 있다.
그런데 디스크 재생 장치에서는, 시스템 컨트롤러가 RAM 제어 회로나 데이터 신장 회로 등에 대하여 각종 제어 명령을 전송하여 RAM에 대한 기록 단위 압축 음악 데이터의 일시 기억 및 판독이나 신장 처리 등을 제어하고 있다. 또 디스크 재생 장치에서는, 시스템 컨트롤러가 RAM으로부터 판독되는 기록 단위 압축 음악 데이터를 판별하면서, 데이터 신장 회로에 대하여 상기 기록 단위 압축 음악 데이터를 신장 처리하는 데 맞추어, 대응하는 속성 정보를 선택하여 전송하고 있다. 이와 같이 디스크 재생 장치에서는, 기록 단위 압축 음악 데이터의 재생 처리 시, 시스템 컨트롤러가 RAM 제어 회로나 데이터 신장 회로 등에 전송하는 제어 명령이나 속성 정보 등이 다수 존재하여, 상기 시스템 컨트롤러의 처리 부하가 크다고 하는 문제가 있었다.
본 발명은 이상의 점을 고려하여 이루어진 것이며, 제어처의 처리 부하를 저감시키면서 데이터를 정확하게 처리할 수 있는 데이터 처리 회로를 제안하려고 하는 것이다
이러한 과제를 해결하기 위해 본 발명에서는, 데이터 처리 회로에 대하여, 버퍼 메모리로부터 판독된, 속성 정보를 가지는 데이터로부터 상기 속성 정보를 검출하는 정보 검출부와, 상기 정보 검출부에 의해 검출된 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리부와, 외부로부터 입력되는 실시간 처리용의 제어 명령에 따라, 상기 정보 검출부 및 데이터 처리부 중 적어도 1개를 실시간 제어하는 실시간 제어부를 형성하도록 했다.
따라서 본 발명의 데이터 처리 회로에서는, 데이터에 미리 부가되어 있는 속성 정보를 검출하여 상기 데이터의 처리에 사용함으로써, 이러한 데이터 처리 회로의 제어처에 대하여, 데이터의 처리에 맞추어 상기 데이터를 판별시키면서, 대응하는 속성 정보를 선택시켜 전송시키는 것 같은 번잡한 처리를 조금도 실행시키지 않고, 이러한 데이터를, 대응하는 속성 정보를 사용하여 정확하게 처리할 수 있다. 또 데이터 처리 회로에서는, 외부에서 실시간 처리가 요구되었을 때, 그 요구 시점에 제어 처로부터 전송되는 실시간 처리용의 제어 명령을 받아들이고, 대응하는 수단을 실시간 제어하기 때문에, 실시간 처리의 요구에도 정확하게 대처할 수 있다.
또 본 발명에서는, 데이터 처리 장치에 대하여, 속성 정보를 가지는 데이터를 일시 기억하기 위한 버퍼 메모리와, 상기 버퍼 메모리로부터 판독된, 속성 정보를 가지는 상기 데이터로부터 상기 속성 정보를 검출하는 정보 검출부와, 상기 정보 검출부에 의해 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리부와, 실시간 처리용의 제어 명령에 따라, 상기 정보 검출부 및 데이터 처리부 중 적어도 1개를 실시간 제어하는 실시간 제어부를 가지는 데이터 처리 회로를 설치하도록 했다.
따라서 본 발명의 데이터 처리 장치에서는, 데이터 처리 회로에 대하여, 데이터에 미리 부가되어 있는 속성 정보를 검출시켜 상기 데이터의 처리에 이용하게 함으로써, 이러한 데이터 처리 회로의 제어처에 대하여, 데이터의 처리에 맞추어 상기 데이터를 판별시키면서, 대응하는 속성 정보를 선택시켜 전송시키는 것 같은 번잡한 처리를 조금도 실행시키지 않아도, 이러한 데이터 처리 회로에 대하여 데이터를, 대응하는 속성 정보를 사용하여 정확하게 처리시킬 수 있다. 또 데이터 처리 장치에서는, 실시간 처리가 요구되었을 때, 그 요구 시점에 제어처로부터 실시간 처리용의 제어 명령을 데이터 처리 회로에 전송하여, 대응하는 수단을 실시간 제어시키기 때문에, 실시간 처리의 요구에도 정확하게 대처시킬 수 있다.
또한 본 발명에서는, 데이터 처리 방법에 있어서, 버퍼 메모리로부터 판독된, 속성 정보를 가지는 데이터로부터 상기 속성 정보를 검출하는 정보 검출 스텝과, 상기 정보 검출 스텝에서 검출된 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리 스텝과, 외부로부터 입력되는 실시간 처리용의 제어 명령에 따라, 상기 정보 검출 스텝 및 상기 데이터 처리 스텝에서 각각 실행되는 처리 중 적어도 1개의 처리를 실시간 제어하는 실시간 제어 스텝을 포함하도록 했다.
따라서 본 발명의 데이터 처리 방법에서는, 데이터 처리 시에, 데이터에 미리 부가되어 있는 속성 정보를 검출하여 상기 데이터의 처리에 사용함으로써, 이러한 데이터 처리의 제어처에 대하여, 데이터의 처리에 맞추어 상기 데이터를 판별시키면서, 대응하는 속성 정보를 선택시켜 전송시키는 것 같은 번잡한 처리를 조금도 실행시키지 않고, 이러한 데이터를, 대응하는 속성 정보를 사용하여 정확하게 처리할 수 있다. 또 데이터 처리 방법에서는, 외부에서 실시간 처리가 요구되었을 때, 그 요구 시점에 제어처로부터 전송되는 실시간 처리용의 제어 명령을 받아들이고, 대응하는 처리를 실시간 제어하기 때문에, 실시간 처리의 요구에도 정확하게 대처 할 수 있다.
또한 본 발명에서는, 데이터 처리 제어 방법에 있어서, 속성 정보를 가지는 데이터를 일시 기억하기 위한 버퍼 메모리와, 상기 버퍼 메모리로부터 판독된, 상기 속성 정보를 가지는 데이터로부터 상기 속성 정보를 검출하는 정보 검출부와, 상기 정보 검출부에 의해 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리부와, 실시간 처리용의 제어 명령에 따라, 상기 정보 검출부 및 상기 데이터 처리부 중 적어도 1개를 실시간 제어하는 실시간 제어부를 가지는 데이터 처리 회로에 대하여 상기 속성 정보를 가지는 상기 데이터를 송출하여 상기 버퍼 메모리에 일시 기억시키는 일시 기억 스텝과, 상기 데이터 처리 회로의 정보 검출부에 의해, 상기 버퍼 메모리로부터 판독된, 상기 속성 정보를 가지는 상기 데이터로부터 상기 속성 정보가 검출되는 동시에, 데이터 처리부에 의해, 상기 정보 검출부에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터가 처리되고 있을 때, 상기 데이터 처리 회로의 상기 실시간 제어부에 상기 실시간 처리용의 상기 제어 명령을 송출함으로써, 상기 제어 명령에 따라, 상기 데이터 처리 회로의 상기 실시간 제어부에 상기 정보 검출부 및 데이터 처리부 중 적어도 1개를 상기 실시간 제어시키는 제어 명령 송출 스텝을 포함하도록 했다.
따라서 본 발명의 데이터 처리 제어 방법에서는, 데이터 처리 회로에 대하여, 데이터에 미리 부가되어 있는 속성 정보를 검출시켜 상기 데이터의 처리에 이용하게 함으로써, 이러한 데이터 처리 회로의 제어처에 대하여, 데이터의 처리에 맞추어 상기 데이터를 판별시키면서, 대응하는 속성 정보를 선택시켜 전송시키는 것 같은 번잡한 처리를 조금도 실행시키지 않아도, 이러한 데이터 처리 회로에 대하여 데이터를, 대응하는 속성 정보를 사용하여 정확하게 처리시킬 수 있다. 또 데이터 처리 제어 방법에서는, 실시간 처리가 요구되었을 때, 그 요구 시점에 제어처로부터 실시간 처리용의 제어 명령을 데이터 처리 회로에 전송하여, 대응하는 수단을 실시간 제어시키기 때문에, 실시간 처리의 요구에도 정확하게 대처시킬 수 있다.
또한 본 발명에서는, 데이터 처리 프로그램에 의해 데이터 처리 회로에 대하여, 버퍼 메모리로부터 판독된, 속성 정보를 가지는 데이터로부터 상기 속성 정보를 검출하는 정보 검출 스텝과, 상기 정보 검출 스텝에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리 스텝과, 외부로부터 입력되는 실시간 처리용의 제어 명령에 따라, 상기 정보 검출 스텝 및 상기 데이터 처리 스텝에서 각각 실행되는 처리 중 적어도 1개의 처리를 실시간 제어하는 실시간 제어 스텝을 실행시키도록 했다.
따라서 본 발명의 데이터 처리 프로그램에서는, 데이터 처리 회로에 대하여, 데이터에 미리 부가되어 있는 속성 정보를 검출시켜 상기 데이터에 대한 처리에 이용하게 함으로써, 이러한 데이터 처리 회로의 제어처에 대하여, 데이터의 처리에 맞추어 상기 데이터를 판별시키면서, 대응하는 속성 정보를 선택시켜 전송시키는 것 같은 번잡한 처리를 조금도 실행시키지 않아도, 이러한 데이터 처리 회로에 대하여 데이터를, 대응하는 속성 정보를 사용하여 정확하게 처리시킬 수 있다. 또 데이터 처리 프로그램에서는, 데이터 처리 회로에 대하여, 외부에서 실시간 처리가 요구되었을 때, 그 요구 시점에 제어처로부터 전송되는 실시간 처리용의 제어 명령을 받아들이게 하고, 대응하는 수단을 실시간 제어시키기 때문에, 실시간 처리의 요구에도 정확하게 대처시킬 수 있다.
또한 본 발명에서는, 데이터 처리 제어 프로그램에 의해 데이터 처리 장치에 대하여, 속성 정보를 가지는 데이터를 일시 기억하기 위한 버퍼 메모리와, 버퍼 메모리로부터 판독된, 상기 속성 정보를 가지는 상기 데이터로부터 상기 속성 정보를 검출하는 정보 검출부와, 상기 정보 검출부에 의해 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리부와, 실시간 처리용의 제어 명령에 따라, 상기 정보 검출부 및 데이터 처리부 중 적어도 1개를 실시간 제어하는 실시간 제어부를 가지는 데이터 처리 회로에 대하여 상기 속성 정보를 가지는 상기 데이터를 송출하여 상기 버퍼 메모리에 일시 기억시키는 일시 기억 스텝과, 상기 데이터 처리 회로의 정보 검출부에 의해, 상기 버퍼 메모리로부터 판독된, 상기 속성 정보를 가지는 상기 데이터로부터 상기 속성 정보가 검출되는 동시에, 데이터 처리부에 의해, 상기 정보 검출부에 의해 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터가 처리되고 있을 때, 상기 데이터 처리 회로의 실시간 제어부에 상기 실시간 처리용의 제어 명령을 송출함으로써, 상기 제어 명령에 따라, 상기 데이터 처리 회로의 상기 실시간 제어부에 상기 정보 검출부 및 상기 데이터 처리부 중 적어도 1개를 실시간 제어시키는 제어 명령 송출 스텝을 실행시키도록 했다.
따라서 본 발명의 데이터 처리 제어 프로그램에서는, 데이터 처리 장치에 의 해 데이터 처리 회로에 대하여, 데이터에 미리 부가되어 있는 속성 정보를 검출시켜 상기 데이터에 대한 처리에 이용하게 함으로써, 이러한 데이터 처리 회로의 제어처에 대하여, 데이터의 처리에 맞추어 상기 데이터를 판별시키면서, 대응하는 속성 정보를 선택시켜 전송시키는 것 같은 번잡한 처리를 조금도 실행시키지 않아도, 이러한 데이터 처리 회로에 대하여 데이터를, 대응하는 속성 정보를 사용하여 정확하게 처리시킬 수 있다. 또 데이터 처리 제어 프로그램에서는, 데이터 처리 장치에서 실시간 처리가 요구되었을 때, 그 요구 시점에 제어처로부터 실시간 처리용의 제어 명령을 데이터 처리 회로에 전송시켜, 대응하는 수단을 실시간 제어시키기 때문에, 실시간 처리의 요구에도 정확하게 대처할 수 있다.
이하 도면에 대하여, 본 발명의 일실시예를 상세하게 설명한다.
도 1에서, 1은 전체적으로 본 발명을 적용한 기록 재생 장치를 나타내며, 상기 기록 재생 장치(1)의 하우징 표면이나 리모트 컨트롤러(도시하지 않음)에 설치된 각종 조작 버튼으로 이루어지는 조작 입력부(2)가 사용자에 의해 조작되면, 상기 조작 입력부(2)에서 이것을 인식하고, 그 조작에 따른 조작 입력 신호를 입력 처리부(3)에 송출한다. 입력 처리부(3)는 공급되는 조작 입력 신호에 대하여 소정의 처리를 실행함으로써, 상기 조작 입력 신호를 조작 커맨드로 변환하고, 이것을 버스(4)를 통해 CPU(Central Processing Unit)(5)에 공급한다.
CPU(5)는 ROM(Read Only Memory)(6) 또는 하드 디스크 드라이브(9)에 미리 기억되어 있는 기본 프로그램이나 데이터 처리 제어 프로그램 등의 각종 프로그램을 버스(4)를 통해 RAM(Random Access Memory)(7)에 판독하고, 이들 각종 프로그램 에 따라 전체를 제어하는 동시에, 소정의 연산 처리나, 입력 처리부(3)로부터 공급되는 조작 커맨드에 따른 각종 처리를 실행한다.
미디어 드라이브(8)는 CD(Compact Disc) 등의 기록 매체를 재생할 수 있도록 되어 있다. 이 경우, 이러한 기록 매체에는, 악곡에 상당하는 음악 데이터가 압축 부호화되고, 그 결과 얻어지는 압축 음악 데이터로서 기록되어 있다. 또한 음악 데이터는 ATRAC3(Adaptive Transform Acoustic Coding 3), AAC(Advanced Audio Coding), WMA(Windows Media Audio), Real AUDIO G2 Music Codec, MP3(MPEG Audio Layer-3) 등의 압축 부호화 방식으로 압축 부호화되어 있다. 또 이러한 기록 매체에는, 압축 음악 데이터의 속성 정보도 서로 대응시켜 기록되어 있다. 또한 압축 음악 데이터의 속성 정보는 악곡의 타이틀이나 아티스트명, 압축 음악 데이터의 압축 부호화에 적용된 압축 부호화 방식, 비트 레이트 등을 나타내는 각종의 정보로 이루어진다.
그리고 미디어 드라이브(8)는 CPU(5)의 제어 하에, 이러한 기록 매체로부터 압축 음악 데이터를 판독하는 동시에, 상기 압축 음악 데이터에 대응하는 속성 정보도 순차적으로 판독한다. 그리고 미디어 드라이브(8)는 기록 매체로부터 판독한 압축 음악 데이터를 대응하는 속성 정보와 함께 버스(4)를 통해 하드 디스크 드라이브(9)에 송출하고, 상기 하드 디스크 드라이브(9)에서 이들 압축 음악 데이터 및 속성 정보를 악곡마다 대응시켜 기록한다.
또 CPU(5)는 통신 처리부(10) 및 네트워크 인터페이스(11)를 순차적으로 통해 네트워크 NT에 접속하여, 상기 네트워크 NT 상의 악곡 제공 서버(도시하지 않 음)에 액세스할 수도 있다. 이에 따라 CPU(5)는 이러한 악곡 제공 서버로부터 압축 음악 데이터 및 대응하는 속성 정보를 순차적으로 네트워크 인터페이스(11) 및 통신 처리부(10)를 통해 수용한다. 그리고 CPU(5)는 그 압축 음악 데이터 및 대응하는 속성 정보를 하드 디스크 드라이브(9)에 송출하고, 상기 하드 디스크 드라이브(9)에서 압축 음악 데이터 및 속성 정보를 악곡마다 대응시켜 기록한다.
그리고 하드 디스크 드라이브(9)에서 기록된 악곡마다의 압축 음악 데이터 및 대응하는 속성 정보는 사용자에 의해 조작 입력부(2)를 통해 입력된 재생 개시용의 조작 입력 신호에 따라 하드 디스크 드라이브(9)로부터 판독되고, 버스(4)를 통해 RAM(7)에 일단 기억된다. 이 때 CPU(5)는 RAM(7) 상에서 압축 음악 데이터를 소정 단위마다 분할하는 동시에, 이들 분할하여 얻어지는 소정 단위마다의 압축 음악 데이터(이하, 이것을 분할 압축 음악 데이터라고 함)에 각각 속성 정보 중 적어도 일부를 부가하도록 하여 정보 부가 분할 음악 데이터를 생성한다.
도 2 (A) 및 도 3 (A)에 나타낸 바와 같이 CPU(5)는 이 때, 정보 부가 분할 음악 데이터를 헤더부 HD 및 본체부 BD로 구성하고, 이러한 본체부 BD에 1개의 분할 압축 음악 데이터를 저장한다. 또 도 2 (B) 및 도 3 (B)에 나타낸 바와 같이, CPU(5)는 정보 부가 분할 음악 데이터의 헤더부 HD의 선두 부분에 상기 헤더부 HD의 선두를 검출시키기 위한 헤더 식별 정보 HID를 저장한다. 또한 CPU(5)는 정보 부가 분할 음악 데이터의 헤더부 HD에는 헤더 식별 정보 HID의 뒤에, 본체부 BD에 저장한 분할 압축 음악 데이터의 데이터 길이를 나타내는 데이터 길이 정보 LG와, 상기 분할 압축 음악 데이터의 신장 처리에 필요한 처리 사용 정보 PR을 순번으로 저장하고 있다. 여기에서 CPU(5)는 정보 부가 분할 음악 데이터의 헤더부 HD에 대하여, 처리 사용 정보 PR로서 각종의 정보를 저장할 수 있지만, 예를 들면 1악곡분의 복수개의 분할 압축 음악 데이터 중, 상기 악곡의 선두의 분할 압축 음악 데이터가 저장된 정보 부가 분할 음악 데이터에 대해서는, 데이터 처리 회로부(12) 내의 후술하는 데이터 신장기(伸張器)를 초기화하기 위한 초기화 지시 정보 IN과, 상기 분할 압축 음악 데이터에 대응하는 속성 정보 내의 압축 부호화 방식이나 비트 레이트 등과 같이 신장 처리용으로 선정한 정보(이하, 이것을 처리용 선정 속성 정보라고 함) AT를 처리 사용 정보 PR로서 저장한다(도 2 (B)). 또 CPU(5)는, 예를 들면 1악곡분의 복수개의 분할 압축 음악 데이터 중, 상기 악곡의 선두를 제외한 부분의 분할 압축 음악 데이터가 저장된 정보 부가 분할 음악 데이터에 대해서는, 상기 분할 압축 음악 데이터에 대응하는 처리용 선정 속성 정보 AT만을 처리 사용 정보 PR로서 저장한다(도 3 (B)).
또한 후술하는 데이터 신장기는 분할 압축 음악 데이터를 신장 처리할 때, 1개 전에 신장 처리한 분할 압축 음악 데이터의 일부를 유지하고 있다. 그리고 데이터 신장기는 순차적으로 신장 처리하는 분할 압축 음악 데이터가 1악곡분의 것이면, 현재 처리 대상으로 되어 있는 것을 1개 전에 신장 처리한 것의 일부와 함께 신장 처리한다. 이에 따라 데이터 신장기는 1악곡분의 음악에 대하여, 데이터로서는 분할되어 있던 부분이 노이즈로 되는 것 등을 회피하고 있다. 그리고 본 실시예에 의하면, 1악곡분의 복수개의 분할 압축 음악 데이터 중 선두의 분할 압축 음악 데이터를 신장 처리할 때 데이터 신장기를 초기화하여 1개 전의 분할 압축 음악 데이터의 일부(즉, 1개 전에 신장 처리한 1악곡의 최후미의 분할 압축 음악 데이터의 일부)를 소거함으로써, 악곡 사이를 명확하게 구획하도록 하고 있다. 단 본 실시예에 의하면, 1악곡분의 복수개의 분할 압축 음악 데이터 중 선두의 분할 압축 음악 데이터를 처리할 때 데이터 신장기를 굳이 초기화하지 않음으로써, 악곡 사이를 연결하여 재생할 수도 있다. 또 본 실시예에 의하면, 1악곡분의 복수개의 분할 압축 음악 데이터를 배속(倍速) 재생에 따라 띄엄띄엄 순차적으로 신장 처리할 때마다 데이터 신장기를 초기화함으로써, 상기 띄엄띄엄 신장 처리하는 분할 압축 음악 데이터에 따른 악곡 프레이즈를 각각 명확하게 구획하여 청취시킬 수도 있다.
그리고 RAM(7)에 일시 기억되어 있는 정보 부가 분할 음악 데이터는 버스(4)를 통해 데이터 처리 회로부(12)에 순차적으로 전송된다. 데이터 처리 회로부(12)는 버스(4)를 통해 정보 부가 분할 음악 데이터가 순차적으로 주어지면, 이러한 정보 부가 분할 음악 데이터에 저장된 처리 사용 정보 PR을 검출한다. 그리고 데이터 처리 회로부(12)는 정보 부가 분할 음악 데이터에 저장된 분할 압축 음악 데이터에 대하여 그 처리 사용 정보 PR을 사용한 신장 처리 등의 재생 처리를 실행한다. 그 결과, 데이터 처리 회로부(12)는 분할 압축 음악 데이터에 대하여 재생 처리를 실행하여 순차적으로 얻어진 음악 데이터(이 음악 데이터는 1악곡분의 음악 데이터 전체에 대한 일부분이기 때문에, 이하에는 이러한 음악 데이터를 특히 분할 단위 음악 데이터라고 함)를 디지털 아날로그 변환기(13)를 통해 디지털 아날로그 변환하고, 그 결과 얻어지는 분할 단위 음악 신호를 연속적으로 2채널의 스피커(14)에 송출한다. 이에 따라 데이터 처리 회로부(12)는 스피커(14)로부터 시간적 으로 연속하는 분할 단위 음악 신호에 따른 음악을 스테레오로 출력시킨다.
여기에서 도 4에 나타낸 바와 같이, 데이터 처리 회로부(12)는 DMA(Direct Memory Access) 컨트롤러(18)와, 버퍼 메모리(19)와, DSP(Digital Signal Processor)(20)를 각각 구성하는 IC(Integrated Circuit) 칩이 실장(實裝)된 회로 기판으로서 형성되어 있다. 이 경우, 데이터 처리 회로부(12)의 DSP(20)는 실제로는 내부의 메모리에 미리 기억된 데이터 처리 프로그램에 따라 분할 압축 음악 데이터에 대한 신장 처리 등의 재생 처리를 실행하지만, 이하에는 편의상, DSP(20)의 각종 기능(즉, 데이터 처리 프로그램에 따라 실행 가능한 각종 기능)을 기능 블록(즉, 제어기(21), 정보 검출기(22), 데이터 신장기(23), 이퀄라이저(24))의 처리로서 설명한다.
먼저 CPU(5)는 사용자에 의해 조작 입력부(2)를 통해 재생 개시용의 조작 입력 신호가 입력되면, 데이터 전송 명령을 버스(4)를 통해 데이터 처리 회로부(12)의 DMA 컨트롤러(18)에 전송한다. 그 결과, DMA 컨트롤러(18)는 CPU(5)를 통하지 않고 예를 들면 하드 디스크 드라이브(12)로부터 압축 음악 데이터 및 대응하는 속성 정보를 판독하여 버스(4)를 통해 RAM(7)에 일단 기억한다. 또 DMA 컨트롤러(18)는 이와 같이 RAM(7)에 대하여 압축 음악 데이터 및 대응하는 속성 정보를 일단 기억하면서, 그 때 CPU(5)에 의해 이러한 압축 음악 데이터 및 대응하는 속성 정보로부터 생성된 정보 부가 분할 음악 데이터를 버스(4)를 통해 순차적으로 수용한다. 그리고 DMA 컨트롤러(18)는 버퍼 메모리(19)에 정보 부가 분할 음악 데이터를 일시 기억하여 축적한다.
이 때, CPU(5)는 압축 음악 데이터 및 대응하는 속성 정보로부터 정보 부가 분할 음악 데이터를 순차적으로 생성하면서, RAM(7)으로부터의 정보 부가 분할 음악 데이터의 판독 상황을 확인한다. 그 결과, CPU(5)는 RAM(7)으로부터의 정보 부가 분할 음악 데이터의 판독이 일시적으로 중단되면, 버퍼 메모리(19)에 그 용량분의 정보 부가 분할 음악 데이터가 일시 기억되었다고 판단한다. 이와 같이 하여 CPU(5)는 버퍼 메모리(19)에 대하여, 그 용량분의 정보 부가 분할 음악 데이터가 축적되면, 제어 명령으로서의 재생 개시 명령을 버스(4)를 통해 데이터 처리 회로부(12)의 제어기(21)에 송출한다.
제어기(21)는 CPU(5)로부터 주어진 재생 개시 명령에 따라, 버퍼 메모리(19)에 대하여 데이터 전송 지시를 부여함으로써, 일시 기억하고 있는 정보 부가 분할 음악 데이터를 그 일시 기억한 순번으로 판독하도록 제어한다. 또 제어기(21)는 정보 검출기(22)에 초기화 지시를 부여하여 초기화한 후, 정보 검출 지시를 부여한다. 이에 따라 정보 검출기(22)는 제어기(21)로부터 주어진 정보 검출 지시에 따라, 버퍼 메모리(19)로부터 판독되는 정보 부가 분할 음악 데이터를 수용하는 동시에, 상기 수용된 정보 부가 분할 음악 데이터로부터 헤더 식별 정보 HID에 따라 데이터 길이 정보 LG 및 처리 사용 정보 PR을 특정하여 검출한다. 그리고 정보 검출기(22)는 정보 부가 분할 음악 데이터의 헤더부 HD로부터 검출한 데이터 길이 정보 LG 및 처리 사용 정보 PR을 제어기(21)에 부여하는 동시에, 상기 정보 부가 분할 음악 데이터의 본체부 BD로부터 분할 압축 음악 데이터를 인출하여 데이터 신장기(23)에 전송한다.
제어기(21)는 정보 검출기(22)로부터 주어진 데이터 길이 정보 LG 및 처리 사용 정보 PR 중 상기 처리 사용 정보 PR에 초기화 지시 정보 IN이 포함되어 있는지 여부를 판별한다. 그 결과, 제어기(21)는 처리 사용 정보 PR에 초기화 지시 정보 IN이 포함되어 있을 때는 초기화 지시를 데이터 신장기(23)에 부여한 후, 이러한 처리 사용 정보 PR에 포함되어 있는 처리용 선정 속성 정보 AT를 부여한다. 또 제어기(21)는 처리 사용 정보 PR에 초기화 지시 정보 IN이 포함되어 있지 않을 때는 상기 처리 사용 정보 PR에 포함되어 있는 처리용 선정 속성 정보 AT만을 데이터 신장기(23)에 부여한다.
데이터 신장기(23)는 제어기(21)로부터 초기화 지시가 주어지면, 이러한 초기화 지시에 따라 신장 처리용의 초기화 동작을 행한다. 그리고 데이터 신장기(23)는 초기화 동작의 종료 후, 정보 검출기(22)로부터 분할 압축 음악 데이터를 수용하는 동시에, 제어기(21)로부터 처리용 선정 속성 정보 AT를 수용한다. 이에 따라 데이터 신장기(23)는 이러한 처리용 선정 속성 정보 AT를 사용하여 분할 압축 음악 데이터를 신장 처리하여 분할 단위 음악 데이터를 생성한다. 또 데이터 신장기(23)는 이 때 분할 단위 음악 데이터의 생성에 실제로 사용한 현재의 분할 압축 음악 데이터의 데이터 길이를 검출하고, 그 검출 결과를 제어기(21)에 통지한다. 또 데이터 신장기(23)는 제어기(21)로부터 초기화 지시가 주어지지 않고 처리용 선정 속성 정보 AT만이 주어지면, 신장 처리용의 초기화 동작을 특히 행하지 않고, 정보 검출기(22)로부터 주어지는 분할 압축 음악 데이터를 상기 처리용 선정 속성 정보 AT를 사용해서 신장 처리하여 분할 단위 음악 데이터를 생성한다. 그리고 데 이터 신장기(23)는 이 때에도 이러한 분할 단위 음악 데이터의 생성에 실제로 사용한 분할 압축 음악 데이터의 데이터 길이를 검출하는 동시에, 그 검출 결과를 제어기(21)에 통지한다.
이 때 제어기(21)는 데이터 신장기(23)로부터 통지된 데이터 길이를, 정보 검출기(22)에서 검출되고 있던 데이터 길이 정보 LG가 나타내는 데이터 길이와 비교한다. 그리고 제어기(21)는 그 비교 결과에 따라, 데이터 신장기(23)에서 분할 압축 음악 데이터가 정확하게 신장 처리되었는지 여부를 판별한다. 그 결과, 제어기(21)는 서로의 데이터 길이가 일치하면 데이터 신장기(23)에서 분할 압축 음악 데이터가 정확하게 신장 처리되었다고 판별한다. 그리고 제어기(21)는 데이터 신장기(23)를 제어하여, 그 때 생성된 분할 단위 음악 데이터를 후단의 이퀄라이저(24)에 전송시킨다. 또 제어기(21)는 정보 검출기(22)에 다시 초기화 지시를 부여하여 초기화한다. 또한 제어기(21)는 서로의 데이터 길이가 일치하지 않으면 데이터 신장기(23)에서 분할 압축 음악 데이터가 정확하게 신장 처리되지 않았다고 판별한다. 이 경우, 제어기(21)는 정보 검출기(22), 데이터 신장기(23) 및 이퀄라이저(24)를 제어하여 재생 처리를 중단하고, 정확하게 신장 처리되지 않은 것을 기억하여 CPU(5)로부터 검지할 수 있도록 한다. 이와 같이 하여 제어부(21)는 데이터 신장기(23)에서 분할 압축 음악 데이터가 정확하게 신장 처리되면, 다시 버퍼 메모리(19), 정보 검출기(22) 및 데이터 신장기(23)를 동일하게 제어하여 정보 부가 분할 음악 데이터에 대한 처리를 실행한다.
그런데 CPU(5)는 분할 압축 음악 데이터의 신장 처리에 필요한 처리 사용 정 보 PR에 대해서는, 상기 분할 압축 음악 데이터와는 별도로 데이터 처리 회로부(12)에 전송하는 것이 아니고, 전술한 바와 같이 정보 부가 분할 음악 데이터로서 분할 압축 음악 데이터와 함께, 상기 분할 압축 음악 데이터의 신장 처리에 앞서 데이터 처리 회로부(12)에 전송하고 있다. 그러나 CPU(5)는 이와 같은 분할 압축 음악 데이터에 대한 재생 처리 시, 사용자에 의해 조작 입력부(2)를 통해 음질 조정용의 조작 입력 신호가 입력되고, 상기 사용자의 기호(嗜好)에 맞추어 음악의 음질을 조정하도록 요구되면, 이러한 요구에 실시간으로 대처하는 처리(이하, 이것을 실시간 처리라고 함)용의 제어 명령으로서 음질 조정 명령을, 버스(4)를 통해 데이터 처리 회로부(12)의 제어기(21)에 전송한다.
따라서 데이터 처리 회로부(12)의 제어기(21)는 분할 압축 음악 데이터에 대한 재생 처리 시에 CPU(5)로부터 음질 조정 명령이 주어지면, 이퀄라이저(24)에 대하여, 이러한 음질 조정 명령에 따른 음질 조정 지시를 부여하여 음질 조정용으로 실시간 제어한다. 이에 대하여 제어기(21)는 분할 압축 음악 데이터에 대한 재생 처리 시에 CPU(5)로부터 음질 조정 명령이 주어지지 않으면, 이퀄라이저(24)에 대하여 특히 음질 조정 지시를 주지 않도록 한다. 이에 따라 이퀄라이저(24)는 데이터 신장기(23)로부터 분할 단위 음악 데이터가 주어졌을 때 제어부(21)로부터 음질 조정 지시가 주어지면, 이러한 음질 조정 지시에 따라, 분할 단위 음악 데이터의 소정 주파수 성분을 증감시켜, 얻어진 분할 단위 음악 데이터를 디지털 아날로그 변환기(13)에 전송한다. 이에 대하여 이퀄라이저(24)는 데이터 신장기(23)로부터 분할 단위 음악 데이터가 주어졌을 때 제어부(21)로부터 음질 조정 지시가 주어지 고 있지 않으면, 미리 선정된 주파수 성분을 설정한 대로 조정 처리하고, 그 결과 얻어진 분할 단위 음악 데이터를 디지털 아날로그 변환기(13)에 전송한다. 이와 같이 하여 이퀄라이저(24)는 통상 데이터 신장기(23)로부터 순차적으로 주어지는 분할 단위 음악 데이터에 따른 음악의 음질을 설정한 대로 조정하지만, 사용자에 의해 이러한 음질을 설정과는 상이하도록 조정 지시되었을 때는 그 조정 지시에 따라 실시간으로 분할 단위 음악 데이터에 따른 음악의 음질을 사용자의 기호에 맞추어 조정한다.
그리고 이 실시예의 경우, 데이터 처리 회로부(12)의 제어기(21)는 1악곡분의 분할 압축 음악 데이터를 신장 처리하고 있는 동안, 정보 검출기(22)에서 검출된 데이터 길이 정보 LG가 나타내는 데이터 길이를 순차적으로 가산하고 있다. 그리고 제어기(21)는, 예를 들면 CPU(5)로부터 정기적으로 제어 명령으로서의 데이터 길이 반환 명령이 주어지면, 그 시점까지 가산하여 얻어진 데이터 길이의 합계값(이하, 이것을 합계 데이터 길이라고 함)을 상기 CPU(5)에 반송한다. 이에 따라 CPU(5)는 제어기(21)로부터 주어진 합계 데이터 길이에 따라, 압축 음악 데이터에 대한 재생 위치를 검출하고, 그 검출 결과를 시간 정보로서 예를 들면 도시하지 않은 디스플레이에 표시하여 사용자에게 통지한다.
그런데 만일 기록 재생 장치의 내부가 소프트웨어를 사용하지 않는 하드웨어 로직으로만 구성되면, 각종 제어 명령에 따라 분할 압축 음악 데이터 등이 하드웨어 로직 사이에서 동기하여 순번으로 처리되기 때문에, 특히 동작 효율에는 문제가 발생하지 않는다. 이에 대하여 본 실시예에 의한 기록 재생 장치(1)에서는, 소프 트웨어와 하드웨어 로직을 조합하여 구성하도록 하고, CPU(5)를 기본 프로그램에 따라 동작시키고 있다. 그리고 기록 재생 장치(1)에서는, CPU(5)가 기본 프로그램에 따라, 각종 처리를 각각 실행하기 위한 단위 시간(이하, 이것을 태스크라고 함)을 설정하고, 이러한 태스크를 순차적으로 전환하면서 상기 태스크에 할당한 처리를 실행하고 있다. 이 때문에 기록 재생 장치(1)에서는, CPU(5)와, 데이터 처리 회로부(12)나 하드 디스크 드라이브(9) 등이 비동기로 동작한다.
또 음악 데이터(즉, 비압축)는, 예를 들면, 표본화 주파수가 44100〔Hz〕이며 16비트 스테레오의 경우, 재생 시간 1분당 데이터량이 10.6〔Mbyte〕정도로 된다. 이 때문에 이러한 음악 데이터가, 예를 들면 128〔Kbps〕정도로 압축 부호화되면, 얻어지는 압축 음악 데이터는 재생 시간 1분당 데이터량이 1〔Mbyte〕정도로 된다. 그리고 기록 재생 장치(1)의 RAM(7)은 정보 부가 분할 음악 데이터의 일시 기억에 사용되는 일시 기억 영역이 예를 들면 수십〔Kbyte〕정도의 용량으로 선정되어 있다. 또 기록 재생 장치(1)에서는, 데이터 처리 회로부(12)의 버퍼 메모리(19) 용량이, 예를 들면 수백〔Kbyte〕내지 수〔Mbyte〕정도로 선정되어 있다. 따라서 기록 재생 장치(1)에서는, CPU(5)가 생성한 정보 부가 분할 음악 데이터를 RAM(7)에 일시 기억하지만, 이러한 정보 부가 분할 음악 데이터를 데이터 처리 회로부(12)의 버퍼 메모리(19)에 상기 RAM(7)의 일시 기억 영역보다 다량으로 축적한 상태에서, 상기 정보 부가 분할 음악 데이터에 저장된 분할 압축 음악 데이터의 재생 처리를 개시하고 있다.
이에 더하여 기록 재생 장치(1)에서는, CPU(5)가 하드 디스크 드라이브(9)로 부터 RAM(7)을 경유하여 데이터 처리 회로부(12)의 버퍼 메모리(19)까지 압축 음악 데이터 및 대응하는 속성 정보나 정보 부가 분할 음악 데이터를 전송하는 것이 아니고, 상기 CPU(5)가 데이터 전송 처리용의 태스크에서만 데이터 전송 명령을 DMA 컨트롤러(18)에 전송하고 있다. 이에 따라 기록 재생 장치(1)에서는, DMA 컨트롤러(18)가 CPU(5)를 통하지 않고, 이러한 압축 음악 데이터 및 대응하는 속성 정보나 정보 부가 분할 음악 데이터를 DMA 전송하고 있다. 이 때문에 기록 재생 장치(1)에서는, CPU(5)와 데이터 처리 회로부(12)나 하드 디스크 드라이브(9) 등이 비동기로 동작해도, 분할 압축 음악 데이터에 대한 재생 처리 중에 버퍼 메모리(19)가 공(空)이 되어, 스피커로부터 출력시키는 음악이 중단되는 것을 미연에 회피하고 있다.
또 CPU(5)는 데이터 처리 회로부(12)의 제어기(21)에 대하여, 제어 명령으로서의 재생 개시 명령이나 음질 조정 명령 등의 제어 명령을 DMA 컨트롤러(18)를 통하지 않고 직접, PIO(Program Input/Output) 전송하고 있다. 실제로는 도 5에 나타낸 바와 같이, DMA 컨트롤러(18)는 CPU(5)로부터 데이터 전송 명령이 주어지면, 상기 CPU(5) 사이에서 버스(4)의 사용권을 조정하고, 데이터 전송용으로 버스(4)의 점유가 허가되어 있는 동안, 상기 버스(4)를 통해 압축 음악 데이터 및 대응하는 속성 정보나 정보 부가 분할 음악 데이터를 DMA 전송한다. 이 상태에서 CPU(5)는 제어 명령을 발행하면, 그 시점에서 DMA 컨트롤러가 행하고 있는 DMA 전송에 인터럽션을 걸어 중단시키고, 버스(4)의 사용권을 얻는다. 이에 따라 CPU(5)는 이러한 제어 명령을 버스(4)를 통해 데이터 처리 회로부(12)의 제어기(21)에 PIO 전송한 다. 그 결과, CPU(5)는 제어 명령의 PIO 전송이 완료되면, 버스(4)의 사용권을 다시 DMA 컨트롤러(18)에 부여하여 DMA 전송을 재개시킨다.
이와 같이 하여 CPU(5)는 처리 사용 정보 PR에 대해서는, 분할 압축 음악 데이터와 함께 정보 부가 분할 음악 데이터로서 데이터 처리 회로부(12)에 DMA 전송하지만, 제어 명령에 대해서는 PIO 전송하고 있다. 따라서 CPU(5)는 데이터 처리 회로부(12)의 재생 처리를 정확하게 제어할 수 있다.
이어서, CPU(5) 및 데이터 처리 회로부(12)의 처리를 도 6 내지 도 10의 시퀀스 차트를 사용하여 상세하게 설명한다. 먼저 도 6에 나타낸 바와 같이, 제1 데이터 전송 처리 시퀀스에 있어서 CPU(5)는 사용자에 의한 조작 입력부(2)의 조작에 의해 재생 개시용의 조작 입력 신호가 입력되면, ROM(6)에 기억하고 있는 데이터 처리 제어 프로그램에 따라 데이터 생성 처리 순서를 개시한다. CPU(5)는 이러한 데이터 생성 처리 순서를 개시하면, 스텝 SP1에서 제1 데이터 전송 명령을 버스(4)를 통해 DMA 컨트롤러(18)에 전송하고, 다음의 스텝 SP2로 옮겨진다.
이 때 DMA 컨트롤러(18)는 CPU(5)로부터 전송된 제1 데이터 전송 명령을 수용함으로써, 제1 데이터 전송 처리 순서를 개시한다. 그리고 DMA 컨트롤러(18)는 이러한 제1 데이터 전송 처리 순서를 개시하면, 스텝 SP11에서 CPU(5)에 대하여 하드 디스크 드라이브(9) 및 RAM(7) 사이에서 데이터 전송용으로 버스(4)의 점유를 허가하도록 요구한다. 이에 따라 스텝 SP2에서 CPU(5)는 DMA 컨트롤러(18) 사이에서 버스(4)의 사용권을 조정한다. 그 결과, DMA 컨트롤러(18)는 CPU(5)에 의해 하드 디스크 드라이브(9) 및 RAM(7) 사이에서 데이터 전송용으로 버스(4)의 점유가 허가되면, 상기 하드 디스크 드라이브(9) 및 RAM(7) 사이에서 버스(4)를 데이터 전송용으로 점유한 상태에서 다음의 스텝 SP12로 옮겨진다.
스텝 SP12에서 DMA 컨트롤러(18)는 하드 디스크 드라이브(9)에 대하여 압축 음악 데이터 및 대응하는 속성 정보의 판독 명령을 전송하고, 다음의 스텝 SP13으로 옮겨진다. 또 스텝 SP13에서 DMA 컨트롤러(18)는 RAM(7)에 대하여 압축 음악 데이터 및 대응하는 속성 정보의 기록 명령을 전송하고, 다음의 스텝 SP14로 옮겨진다. 이에 따라 DMA 컨트롤러(18)는 스텝 SP21에서 하드 디스크 드라이브(9)로부터 압축 음악 데이터 및 대응하는 속성 정보를 판독하는 동시에, 상기 판독한 압축 음악 데이터 및 대응하는 속성 정보를 버스(4)를 통해 RAM(7)에 DMA 전송하여 일단 기억한다. 또 스텝 SP3에서 CPU(5)는 RAM(7)에 대하여 압축 음악 데이터 및 대응하는 속성 정보가 기억되기 시작하면, 이에 따라 RAM(7) 상에서 일단 기억되어 있는 압축 음악 데이터에, 대응하는 속성 정보 중 적어도 일부를 부가하도록 하여 정보 부가 분할 음악 데이터를 생성하기 시작하고, 다음의 스텝 SP4로 옮겨진다.
이와 같이 하여 DMA 컨트롤러(18)는 하드 디스크 드라이브(9)로부터 RAM(7)에 속성 정보와 함께 압축 음악 데이터의 DMA 전송이 완료되면, 스텝 SP14에서 CPU(5)에 전송 완료를 통지한다. 이에 따라 DMA 컨트롤러(18)는 하드 디스크 드라이브(9) 및 RAM(7) 사이에서 데이터 전송용으로 점유하고 있던 버스(4)의 사용권을 일단 포기한다. 그리고 CPU(5)는 RAM(7)에 대한 압축 음악 데이터 및 대응하는 속성 정보의 전송과 병행하여 정보 부가 분할 데이터를 순차적으로 생성하고 있다. 그 결과, CPU(5)는 RAM(7)에 대한 압축 음악 데이터 및 대응하는 속성 정보의 전송 이 완료되고, 스텝 SP4에서 RAM(7) 상에서 1개의 압축 음악 데이터 전체분의 정보 부가 분할 음악 데이터를 생성하면, 이러한 정보 부가 분할 음악 데이터의 생성을 종료한다. 이와 같이 하여 CPU(5) 및 DMA 컨트롤러(18)는 사용자에 의해 재생 요구된 소정 곡수(曲數)분의 압축 음악 데이터를, 대응하는 속성 정보와 함께 전송하여 끝날 때까지는 이러한 스텝 SP1-SP2-SP3-SP4-SP11-SP12-SP13-SP14-SP21에 나타낸 처리를 순차적으로 반복하여 실행한다.
이어서, 도 7 및 도 8에 나타낸 바와 같이, 제1 데이터 전송 처리 시퀀스와 병렬로 실행되는 제2 데이터 전송 처리 시퀀스에 있어서 CPU(5)는 사용자에 의한 조작 입력부(2)의 조작에 의해 재생 개시용의 조작 입력 신호가 입력되었을 때, ROM(6)에 기억하고 있는 데이터 처리 제어 프로그램에 따라 데이터 처리 제어 처리 순서도 개시한다. CPU(5)는 이러한 데이터 처리 제어 처리 순서를 개시하면, 스텝 SP31에서 제2 데이터 전송 명령을 버스(4)를 통해 DMA 컨트롤러(18)에 전송하고, 다음의 스텝 SP32로 옮겨진다.
이 때 DMA 컨트롤러(18)는 CPU(5)로부터 전송된 제2 데이터 전송 명령을 수용함으로써, 제2 데이터 전송 처리 순서를 개시한다. 그리고 DMA 컨트롤러(18)는 이러한 제2 데이터 전송 처리 순서를 개시하면, 스텝 SP41에서 CPU(5)에 대하여 RAM(7) 및 버퍼 메모리(19) 사이에서 데이터 전송용으로 버스(4)의 점유를 허가하도록 요구한다. 이에 따라 스텝 SP32에서 CPU(5)는 DMA 컨트롤러(18) 사이에서 버스(4)의 사용권을 조정한다. 그 결과, DMA 컨트롤러(18)는 CPU(5)에 의해 RAM(7) 및 버퍼 메모리(19) 사이에서 데이터 전송용으로 버스(4)의 점유가 허가되면, 상기 RAM(7) 및 버퍼 메모리(19) 사이에서 버스(4)를 데이터 전송용으로 점유한 상태에서 다음의 스텝 SP42로 옮겨진다.
스텝 SP42에서 DMA 컨트롤러(18)는 RAM(7)에 대하여 정보 부가 분할 음악 데이터의 판독 명령을 전송하고, 다음의 스텝 SP43으로 옮겨진다. 또 스텝 SP43에서 DMA 컨트롤러(18)는 버퍼 메모리(19)에 대하여 정보 부가 분할 음악 데이터의 기록 명령을 전송하고, 다음의 스텝 SP44로 옮겨진다. 이에 따라 DMA 컨트롤러(18)는 스텝 SP61에서 RAM(7)으로부터 정보 부가 분할 음악 데이터를 판독하는 동시에, 상기 판독한 정보 부가 분할 음악 데이터를 버스(4)를 통해 버퍼 메모리(19)에 DMA 전송하여 일시 기억하고 축적한다. 그리고 DMA 컨트롤러(18)는 RAM(7)으로부터 버퍼 메모리(19)에 정보 부가 분할 음악 데이터의 DMA 전송이 완료되면, 스텝 SP44에서 CPU(5)에 전송 완료를 통지한다. 이에 따라 DMA 컨트롤러(18)는 RAM(7) 및 버퍼 메모리(19) 사이에서 데이터 전송용으로 점유하고 있던 버스(4)의 사용권을 일단 포기한다.
계속해서 스텝 SP33에서 CPU(5)는 다시 제2 데이터 전송 명령을 버스(4)를 통해 DMA 컨트롤러(18)에 전송하고, 다음의 스텝 SP34로 옮겨진다. 이 때 DMA 컨트롤러(18)는 CPU(5)로부터 전송된 제2 데이터 전송 명령을 수용함으로써, 스텝 SP45로 옮겨지고, CPU(5)에 대하여 다시 RAM(7) 및 버퍼 메모리(19) 사이에서 데이터 전송용으로 버스(4)의 점유를 허가하도록 요구한다. 이에 따라 스텝 SP34에서 CPU(5)는 DMA 컨트롤러(18) 사이에서 버스(4)의 사용권을 조정한다. 그 결과, DMA 컨트롤러(18)는 CPU(5)에 의해 RAM(7) 및 버퍼 메모리(19) 사이에서 데이터 전송용 으로 버스(4)의 점유가 허가되면, 상기 RAM(7) 및 버퍼 메모리(19) 사이에서 버스(4)를 데이터 전송용으로 점유한 상태에서 다음의 스텝 SP46으로 옮겨진다.
스텝 SP46에서 DMA 컨트롤러(18)는 RAM(7)에 대하여 정보 부가 분할 음악 데이터의 판독 명령을 전송하고, 다음의 스텝 SP47로 옮겨진다. 또 스텝 SP47에서 DMA 컨트롤러(18)는 버퍼 메모리(19)에 대하여 정보 부가 분할 음악 데이터의 기록 명령을 전송하고, 다음의 스텝 SP48로 옮겨진다. 이에 따라 DMA 컨트롤러(18)는 스텝 SP62에서 RAM(7)으로부터 정보 부가 분할 음악 데이터를 판독하는 동시에, 상기 판독한 정보 부가 분할 음악 데이터를 버스(4)를 통해 버퍼 메모리(19)에 DMA 전송하여 일시 기억하고 축적한다.
그런데 CPU(5)는 RAM(7) 및 버퍼 메모리(19) 사이에서 정보 부가 분할 음악 데이터가 DMA 전송되고 있는 도중에, 버퍼 메모리(19)에 대하여 그 용량분의 정보 부가 분할 음악 데이터가 축적됨으로써, 데이터 처리 회로부(12)에 재생 개시 명령을 PIO 전송하도록 판단하고, 또는 사용자에 의한 조작 입력부(2)의 조작에 의해 음질 조정용의 조작 입력 신호가 입력됨으로써, 실시간 처리용의 음질 조정 명령을 PIO 전송하도록 판단하면, 스텝 SP35에서 데이터 전송을 일시적으로 중단시키기 위한 전송 중단 명령을 버스(4)를 통해 DMA 컨트롤러(18)에 전송하고, 다음의 스텝 SP36으로 옮겨진다.
이 때 DMA 컨트롤러(18)는 CPU(5)로부터 전송된 전송 중단 명령을 수용함으로써 다음의 스텝 SP48로 옮겨지고, RAM(7)에 대하여 정보 부가 분할 음악 데이터의 판독 중단 명령을 전송하고, 다음의 스텝 SP49로 옮겨진다. 또 스텝 SP49에서 DMA 컨트롤러(18)는 버퍼 메모리(19)에 대하여 정보 부가 분할 음악 데이터의 기록 중단 명령을 전송하고, 다음의 스텝 SP50으로 옮겨진다. 이에 따라 DMA 컨트롤러(18)는 RAM(7)으로부터 버퍼 메모리(19)로의 정보 부가 분할 음악 데이터의 DMA 전송을 중단한다. 그리고 스텝 SP50에서 DMA 컨트롤러(18)는 CPU(5)에 전송 중단을 통지함으로써, RAM(7) 및 버퍼 메모리(19) 사이에서 데이터 전송용으로 점유하고 있던 버스(4)의 사용권을 일단 포기한다. 이에 따라 스텝 SP36에서 CPU(5)는 DMA 컨트롤러(18) 사이에서 버스(4)의 사용권을 조정한다. 그 결과, CPU(5)는 RAM(7) 및 버퍼 메모리(19) 사이에서 명령 전송용으로 버스(4)를 점유하면, 다음의 스텝 SP37로 옮겨진다.
스텝 SP37에서 CPU(5)는 재생 개시 명령이나 음질 조정 명령 등의 제어 명령을 버스(4)를 통해 데이터 처리 회로부(12)의 제어기(21)에 PIO 전송하고, 다음의 스텝 SP38로 옮겨진다. 그리고 스텝 SP38에서 CPU(5)는 데이터 전송 재개 명령을 버스(4)를 통해 DMA 컨트롤러(18)에 전송하고, 다음의 스텝 SP39로 옮겨진다. 이 때 DMA 컨트롤러(18)는 CPU(5)로부터 전송된 데이터 전송 재개 명령을 수용함으로써 다음의 스텝 SP51로 옮겨지고, CPU(5)에 대하여 다시 RAM(7) 및 버퍼 메모리(19) 사이에서 데이터 전송용으로 버스(4)의 점유를 허가하도록 요구한다. 이에 따라 스텝 SP39에서 CPU(5)는 DMA 컨트롤러(18) 사이에서 버스(4)의 사용권을 조정한다. 그 결과, DMA 컨트롤러(18)는 CPU(5)에 의해 RAM(7) 및 버퍼 메모리(19) 사이에서 데이터 전송용으로 버스(4)의 점유가 허가되면, 상기 RAM(7) 및 버퍼 메모리(19) 사이에서 버스(4)를 데이터 전송용으로 점유한 상태에서 다음의 스텝 SP52 로 옮겨진다.
스텝 SP52에서 DMA 컨트롤러(18)는 RAM(7)에 대하여 정보 부가 분할 음악 데이터의 판독 재개 명령을 전송하고, 다음의 스텝 SP53으로 옮겨진다. 또 스텝 SP53에서 DMA 컨트롤러(18)는 버퍼 메모리(19)에 대하여 정보 부가 분할 음악 데이터의 기록 재개 명령을 전송하고, 다음의 스텝 SP54로 옮겨진다. 이에 따라 DMA 컨트롤러(18)는 스텝 SP63에서 RAM(7)으로부터 정보 부가 분할 음악 데이터를 다시 판독하는 동시에, 상기 판독한 정보 부가 분할 음악 데이터를 버스(4)를 통해 버퍼 메모리(19)에 DMA 전송하여 일시 기억하고 축적한다. 그리고 DMA 컨트롤러(18)는 RAM(7)으로부터 버퍼 메모리(19)에, 데이터 전송의 중단 전부터 아울러 정보 부가 분할 데이터의 DMA 전송이 완료되면, 스텝 SP54에서 CPU(5)에 전송 완료를 통지한다. 이에 따라 DMA 컨트롤러(18)는 RAM(7) 및 버퍼 메모리(19) 사이에서 데이터 전송용으로 점유하고 있던 버스(4)의 사용권을 일단 포기한다. 그리고 CPU(5) 및 DMA 컨트롤러(18)는 제어 명령의 PIO 전송이 필요하게 될 때까지는 전술한 스텝 SP31-SP32-SP41-SP42-SP43-SP44-SP61에 나타낸 처리를 순차적으로 반복 실행한다. 또 CPU(5) 및 DMA 컨트롤러(18)는 제어 명령을 PIO 전송할 때는 전술한 스텝 SP33-SP34-SP35-SP36-SP37-SP38-SP39-SP45-SP46-SP47-SP48-SP49-SP50-SP51-SP52-SP53-SP54-SP62-SP63에 나타낸 처리를 적당히 실행한다.
이어서 데이터 처리 회로부(12)의 DSP(20)는 제1 및 제2 데이터 전송 처리 시퀀스와 병렬로, 내부의 메모리에 미리 기억된 데이터 처리 프로그램에 따라 도 9 및 도 10에 나타낸 데이터 처리 시퀀스를 실행하고 있다. 그러나 이하에는 이러한 DSP(20)가 실행하는 데이터 처리 시퀀스를, 기능 블록으로 이루어지는 제어기(21), 정보 검출기(22), 데이터 신장기(23) 및 이퀄라이저(24)의 처리로서 설명한다. 먼저 데이터 처리 회로부(12)에서 제어기(21)는 CPU(5)로부터 PIO 전송된 재생 개시 명령을 수용하면 회로 제어 처리 순서를 개시한다. 그리고 제어기(21)는 이러한 회로 제어 처리 순서를 개시하면, 스텝 SP71에서 데이터 전송 지시 정보를 버퍼 메모리(19)에 전송하고, 다음의 스텝 SP72로 옮겨진다. 이에 따라 스텝 SP81에서 버퍼 메모리(19)는 제어기(21)로부터 주어진 데이터 전송 지시 정보에 따라, 이미 일시 기억하여 축적하고 있는 복수개의 정보 부가 분할 음악 데이터 중, 가장 선행하여 일시 축적하고 있던 1개의 정보 부가 분할 음악 데이터를 정보 검출기(22)에 전송한다.
이 때 정보 검출기(22)는 버퍼 메모리(19)로부터 전송된 정보 부가 분할 음악 데이터를 수용함으로써, 정보 검출 처리 순서를 개시한다. 그리고 정보 검출기(22)는 이러한 정보 검출 처리 순서를 개시하면, 스텝 SP91에서 그 정보 부가 분할 음악 데이터의 헤더부 HD로부터 데이터 길이 정보 LG와 함께 처리 사용 정보 PR을 검출하고, 다음의 스텝 SP92로 옮겨진다. 그리고 스텝 SP92에서 정보 검출기(22)는 정보 부가 분할 음악 데이터로부터 검출한 데이터 길이 정보 LG 및 처리 사용 정보 PR을 제어기(21)에 전송하고, 다음의 스텝 SP93으로 옮겨진다.
따라서 스텝 SP72에서 제어기(21)는 정보 검출기(22)로부터 전송된 데이터 길이 정보 LG 및 처리 사용 정보 PR을 수용하는 동시에, 상기 수용한 처리 사용 정보 PR에 초기화 지시 정보 IN이 포함되어 있는지 여부를 판단한다. 이 스텝 SP72 에서 긍정 결과가 얻어지면, 이것은 현시점에서 신장 처리 대상으로 되어 있는 분할 압축 음악 데이터(즉, 이 때 버퍼 메모리(19)로부터 정보 검출기(22)에 전송된 정보 부가 분할 음악 데이터에 저장되어 있는 분할 압축 음악 데이터)가 새로운 악곡의 선두 분할 압축 음악 데이터인 것을 나타내고 있다. 즉 이러한 긍정 결과는 현시점에서 신장 처리 대상으로 되어 있는 압축 분할 음악 데이터를, 1개 전에 신장 처리한 압축 음악 데이터의 일부를 사용하지 않고 신장 처리하도록 요구되고 있는 것을 나타내고 있다. 따라서 제어기(21)는 이 때 다음의 스텝 SP73으로 옮겨진다. 그리고 스텝 SP73에서 제어기(21)는 초기화 지시 정보 IN을 데이터 신장기(23)에 전송하고, 다음의 스텝 SP74로 옮겨진다.
이 때 데이터 신장기(23)는 제어기(21)로부터 전송된 초기화 지시 정보 IN을 수용함으로써, 데이터 신장 처리 순서를 개시한다. 그리고 데이터 신장기(23)는 이러한 데이터 신장 처리 순서를 개시하면, 스텝 SP101에서 자기의 초기화 동작을 행하여, 1개 전에 신장 처리하여 남아 있던 분할 압축 음악 데이터의 일부를 모두 소거하고, 이러한 초기화가 완료되면, 다음의 스텝 SP102로 옮겨진다. 그리고 스텝 SP102에서 데이터 신장기(23)는 제어기(21)에 대하여 초기화의 완료를 통지하고, 다음의 스텝 SP103으로 옮겨진다.
그 결과, 스텝 SP74에서 제어기(21)는 데이터 신장기(23)로부터의 초기화 완료의 통지에 따라, 정보 검출기(22)에 대하여 데이터 전송 지시 정보를 전송하고, 다음의 스텝 SP75로 옮겨진다. 이에 따라 스텝 SP93에서 정보 검출기(22)는 제어기(21)로부터 전송된 데이터 전송 지시 정보에 따라, 데이터 신장기(23)에 대하여, 정보 부가 분할 음악 데이터에 저장되어 있는 분할 압축 음악 데이터를 전송하고, 이러한 전송이 완료되면, 다음의 스텝 SP94로 옮겨진다. 그리고 스텝 SP94에서 정보 검출기(22)는 제어기(21)에 대하여 분할 압축 음악 데이터의 전송이 완료된 것을 통지한다. 이에 따라 스텝 SP75에서 제어기(21)는 정보 검출기(22)로부터 통지된 전송의 완료에 따라, 데이터 신장기(23)에 대하여, 처리 사용 정보 PR에 포함되는 처리용 선정 속성 정보 AT와 함께 데이터 신장 지시 정보를 전송하고, 다음의 스텝 SP76으로 옮겨진다.
이 때 스텝 SP103에서 데이터 신장기(23)는 제어기(21)로부터 전송된 데이터 신장 지시 정보에 따라, 분할 압축 음악 데이터를 대응하는 처리용 선정 속성 정보 AT를 사용하여 신장 처리한다. 그 결과, 데이터 신장기(23)는 이러한 신장 처리가 종료되면, 다음의 스텝 SP104로 옮겨진다. 그리고 데이터 신장기(23)는 신장 처리한 분할 압축 음악 데이터의 데이터 길이를 신장 처리 결과로서 제어기(21)에 통지하고, 다음의 스텝 SP105로 옮겨진다. 따라서 스텝 SP76에서 제어기(21)는 데이터 신장기(23)로부터 신장 처리 결과로서 통지된 데이터 길이를, 정보 검출기(22)로부터 주어지고 있던 데이터 길이 정보 LG가 나타내는 데이터 길이와 비교한다. 그 결과, 제어기(21)는 서로의 데이터 길이가 일치하면, 데이터 신장기(23)에서 분할 압축 음악 데이터를 정상적으로 신장 처리할 수 있다고 판별한다. 그리고 제어기(21)는 데이터 신장기(23)에 대하여, 데이터 전송 지시 정보를 전송한다. 이에 따라 스텝 SP105에서 데이터 신장기(23)는 제어기(21)로부터 전송된 데이터 전송 지시 정보에 따라, 분할 압축 음악 데이터를 신장 처리하여 얻어진 분할 단위 음악 데이터를 이퀄라이저(24)에 전송한다.
이 때 이퀄라이저(24)는 데이터 신장기(23)로부터 전송된 분할 단위 음악 데이터를 입력함으로써, 음질 조정 처리 순서를 개시한다. 그리고 이퀄라이저(24)는 이러한 음질 조정 처리 순서를 개시하면, 스텝 SP111에서, 음질 조정용의 설정을 변경하도록 요구되고 있는지 여부를 판단한다. 여기에서 기록 재생 장치(1)에서는, 분할 압축 음악 데이터의 재생 중이면, 사용자가 임의의 시점에 조작 입력부(2)를 조작하여 음질 조정용의 조작 입력 신호를 입력할 수 있다. 이 때문에 도 9 및 도 10에 나타낸 데이터 처리 시퀀스에서는, 특히 도시하고 있지는 않지만, 제어기(21)가 전술한 스텝 SP71 내지 스텝 SP76의 처리를 순차적으로 실행하고 있는 동안, 어느 타이밍에서도 CPU(5)가 PIO 전송한 실시간 처리용의 음질 조정 명령을 수용할 수 있는 동시에, 그 음질 조정 명령에 따른 음질 조정 지시 정보를 이퀄라이저(24)에 전송할 수 있다.
따라서 이러한 스텝 SP111에서 긍정 결과가 얻어지면, 이것은 사용자에 의해 음악을 좋아하는 음질로 조정하도록 요구되고, 그 결과, 이퀄라이저(24)가 제어기(21)로부터 전송된 음질 조정 지시 정보를 수용하고 있는 것을 나타내고 있다. 따라서 이 때 이퀄라이저(24)는 다음의 스텝 SP112로 옮겨진다. 그리고 스텝 SP112에서 이퀄라이저(24)는 제어기(21)로부터 전송된 음질 조정 지시 정보에 따라 음질 조정용의 설정을 변경하고, 이러한 설정 내용에 따라 분할 단위 음악 데이터의 소정 주파수 성분을 증감시켜, 얻어진 분할 단위 음악 데이터를 디지털 아날로그 변환기(13)에 전송한다.
이에 대하여 전술한 스텝 SP111에서 부정 결과가 얻어지면, 이것은 사용자에 의해 특히 음질을 조정하도록 요구되고는 있지 않기 때문에, 이퀄라이저(24)가 음질 조정 지시 정보를 아직 수용하고는 있지 않은 것을 나타내고 있다. 따라서 이 때 이퀄라이저(24)는 스텝 SP113으로 옮겨진다. 그리고 스텝 SP113에서 이퀄라이저(24)는 분할 단위 음악 데이터에 대하여, 미리 선정된 주파수 성분을 설정한 대로 조정 처리하고, 그 결과 얻어진 분할 단위 음악 데이터를 디지털 아날로그 변환기(13)에 전송한다.
그런데 전술한 스텝 SP72에서 부정 결과가 얻어지면, 이것은 현시점에서 신장 처리 대상으로 되어 있는 분할 압축 음악 데이터가 1악곡분의 복수개의 분할 압축 음악 데이터 중 선두를 제외한 분할 압축 음악 데이터인 것을 나타내고 있다. 즉 이러한 부정 결과는 현시점에서 신장 처리 대상으로 되어 있는 압축 분할 음악 데이터를, 1개 전에 신장 처리한 압축 음악 데이터의 일부를 사용하여 신장 처리하도록 요구되고 있는 것을 나타내고 있다. 따라서 제어기(21)는 이 때 스텝 SP74로 옮겨진다. 이에 따라 제어기(21)는 데이터 신장기(23)를 초기화하지 않고 분할 압축 음악 데이터를 신장 처리시킨다.
이와 같이 하여 제어기(21), 정보 검출기(22), 데이터 신장기(23) 및 이퀄라이저(24)는 전술한 스텝 SP71-SP72-SP73-SP74-SP75-SP76-SP91-SP92-SP93-SP94-SP101-SP102-SP103-SP104-SP105-SP111-SP112-SP113에 나타낸 처리를 순차적으로 반복 실행함으로써, 버퍼 메모리(19)에 정보 부가 분할 음악 데이터로서 축적하고 있는 분할 압축 음악 데이터를 각각 대응하는 처리용 선정 속성 정보 AT를 사용하여 순차적으로 재생 처리한다.
이상의 구성에 있어서, 기록 재생 장치(1)에서는, 사용자에 의해 압축 음악 데이터의 재생이 요구되면, CPU(5)로부터 데이터 전송 명령을 받은 DMA 컨트롤러(18)가 하드 디스크 드라이브(9)로부터 압축 음악 데이터 및 대응하는 속성 정보를 버스(4)를 통해 RAM(7)에 DMA 전송하여 일단 기억하는 동시에, 이 때 CPU(5)가 RAM(7) 상에서 압축 음악 데이터에, 대응하는 속성 정보 중 적어도 일부를 부가하도록 하여 정보 부가 분할 음악 데이터를 생성한다. 또 기록 재생 장치(1)에서는, DMA 컨트롤러(18)가 RAM(7)으로부터 정보 부가 분할 음악 데이터를 순차적으로 버스(4)를 통해 데이터 처리 회로부(12)의 버퍼 메모리(19)에 DMA 전송하여 일시 기억하면서, 상기 버퍼 메모리(19)에 대하여 그 용량분의 정보 부가 분할 음악 데이터가 축적된 시점에서 CPU(5)가 재생 개시 명령을 버스(4)를 통해 데이터 처리 회로부(12)의 제어기(21)에 PIO 전송한다.
이에 따라 기록 재생 장치(1)에서는, 데이터 처리 회로부(12)에서 제어기(21)의 제어 하에, 버퍼 메모리(19)로부터 정보 부가 분할 음악 데이터를 일시 기억의 순번으로 정보 검출기(22)에 전송하고, 상기 정보 검출기(22)가 이러한 정보 부가 분할 음악 데이터의 헤더부 HD로부터 처리 사용 정보 PR을 검출하는 동시에, 그 정보 부가 분할 음악 데이터의 본체부 BD로부터 분할 압축 음악 데이터를 인출하여 데이터 신장기(23)에 전송한다. 또 기록 재생 장치(1)에서는, 데이터 처리 회로부(12)에서 제어기(21)의 제어 하에, 데이터 신장기(23)가 처리 사용 정보 PR에 포함되는 초기화 지시 정보 IN에 따라 초기화 동작을 행하고, 상기 처리 사용 정보 PR에 포함되는 처리용 선정 속성 정보 AT를 사용하여, 분할 압축 음악 데이터를 신장 처리해서, 얻어진 분할 단위 음악 데이터를 이퀄라이저(24)에 전송한다.
그리고 기록 재생 장치(1)에서는, 데이터 처리 회로부(12)에서 제어기(21)의 제어 하에, 이퀄라이저(24)가 분할 단위 음악 데이터에 대하여, 미리 설정된 음질 조정용의 설정 내용에 따라 음질 조정 처리를 실행한다. 단 기록 재생 장치(1)에서는, 분할 압축 음악 데이터에 대한 재생 처리 중에 사용자에 의해 자기의 취향으로 음질을 조정하도록 요구되면, CPU(5)가 그 요구에 실시간 처리로 대응하도록 실시간 처리용의 음질 조정 명령을 버스(4)를 통해 데이터 처리 회로부(12)의 제어기(21)에 PIO 전송한다. 이에 따라 기록 재생 장치(1)에서는, 사용자에 의해 자기의 취향으로 음질을 조정하도록 요구되었을 때, 데이터 처리 회로부(12)에서 제어기(21)의 제어 하에, 이퀄라이저(24)가 그 시점에 신장 처리하여 얻어진 분할 단위 음악 데이터에 대하여, 이러한 음질 조정 명령에 따른 음질 조정용의 설정 내용에 따라 음질 조정 처리를 실행한다.
이상의 구성에 의하면, 기록 재생 장치(1)에서는, 데이터 처리 회로부(12)에서 버퍼 메모리(19)로부터 분할 압축 음악 데이터에 대하여 대응하는 속성 정보 중 적어도 일부를 부가하여 생성한 정보 부가 분할 음악 데이터를 순차적으로 판독하여 정보 검출기(22)에 전송하고, 상기 정보 검출기(22)에 의해 이러한 정보 부가 분할 음악 데이터로부터 처리 사용 정보 PR로서 처리용 선정 속성 정보 AT를 검출하는 동시에, 데이터 신장기(23)에 의해 그 처리용 선정 속성 정보 AT를 사용하여, 상기 정보 부가 분할 음악 데이터에 저장되어 있던 분할 압축 음악 데이터를 신장 처리한다. 또 기록 재생 장치(1)에서는, CPU(5)가 사용자에 의해 음질 조정이 요구되었을 때는 그 요구에 즉시 대응하여 실시간 처리용의 제어 명령으로서의 음질 조정 명령을 데이터 처리 회로부(12)의 제어기(21)에 전송하는 동시에, 이것을 받은 제어기(21)가 이러한 음질 조정 명령에 따라, 제어 대상인 이퀄라이저(24)를 실시간 제어하도록 했다.
따라서 기록 재생 장치(1)에서는, CPU(5)가 분할 압축 음악 데이터의 신장 처리에 맞추어, 이러한 분할 압축 음악 데이터를 판별하면서, 대응하는 처리용 선정 속성 정보 AT를 선정하여 데이터 신장기(24)에 순차적으로 전송하지 않아도, 데이터 처리 회로부(12)에서 분할 압축 음악 데이터에 미리 부가되어 있는 처리용 선정 속성 정보 AT를 검출하고, 상기 검출한 처리용 선정 속성 정보 AT를 사용하여 대응하는 분할 압축 음악 데이터를 정확하게 신장 처리할 수 있다. 또 기록 재생 장치(1)에서는, 분할 압축 음악 데이터의 신장 처리에 사용하는 처리용 선정 속성 정보 AT를 상기 분할 압축 음악 데이터와 함께 그 신장 처리에 앞서 데이터 처리 회로부(12)에 넘겨 주고 있지만, 사용자 등의 요구에 실시간으로 대처할 필요가 있을 때는 CPU(5)로부터 그 요구 시점에 실시간 처리용의 제어 명령을 직접 데이터 처리 회로부(12)에 전송하기 때문에, 갑작스런 요구 등에도 정확하게 대처할 수 있다. 이 때문에 기록 재생 장치(1)에서는, 데이터 처리 회로부(12)의 제어처인 CPU(5)의 처리 부하를 저감시키면서, 분할 압축 음악 데이터를 정확하게 처리할 수 있다.
또 기록 재생 장치(1)에서는, 각종 제어 명령에 더하여 처리 사용 정보 PR도 데이터 처리 회로부(12)에 직접 전송하는 것이 아니고, 이러한 처리 사용 정보 PR에 대해서는, 분할 압축 음악 데이터와 함께 정보 부가 분할 음악 데이터로서 데이터 처리 회로부(12)에 DMA 전송하고, 제어 명령만을 PIO 전송하고 있다. 따라서 기록 재생 장치(1)에서는, 데이터 처리 회로부(12)에 대하여 분할 압축 음악 데이터(즉, 정보 부가 분할 음악 데이터로서)를 전송하고 있는 동안에, 데이터 처리 회로부(12)에 대한 PIO 전송에 의해 DMA 전송이 중단되는 것을 극력 저감시키고 있다. 이에 따라 기록 재생 장치(1)에서는, 데이터 처리 회로부(12)에 대하여 버퍼 메모리(19)에 정보 부가 분할 음악 데이터를 충분히 축적시키면서 분할 압축 음악 데이터를 재생 처리시킬 수 있고, 이렇게 하여 스피커로부터 출력시키는 음악이 도중에 중단되는 것을 거의 확실하게 회피하고 있다.
그리고 기록 재생 장치(1)에서는, 최근의 기능 증가 경향에 따라 CPU(5)로부터 데이터 처리 회로부(12)에 전송하는 제어 명령의 종류가 증가해도, 종래의 디스크 재생 장치와 같이 처리 사용 정보 PR도 데이터 처리 회로부(12)에 직접 전송하는 것이 아니고, 이러한 처리 사용 정보 PR을 분할 압축 음악 데이터와 함께 정보 부가 분할 음악 데이터로서 데이터 처리 회로부(12)에 DMA 전송하고 있다. 이 때문에 기록 재생 장치(1)에서는, 기능의 증가에 따라 데이터 처리 회로부(12)에 대하여 전송하는 제어 명령이 증가해도, 종래의 디스크 재생 장치에 비해 CPU(5)의 처리 부하가 현저하게 증가하는 것을 회피할 수 있다.
또한 기록 재생 장치(1)에서는, 분할 압축 음악 데이터에 대하여 미리 처리 사용 정보 PR로서 데이터 신장기(23)에 대한 초기화 지시 정보 IN을 부가하고 있기 때문에, CPU(5)에 분할 압축 음악 데이터에 대한 신장 처리 상황을 항상 감시시키고, 이러한 신장 처리에 맞추어 초기화 지시 정보 IN을 전송시키지 않아도, 데이터 처리 회로부(12)에서 데이터 신장기(23)를 정확하게 초기화할 수 있고, 이렇게 하여 CPU(5)의 처리 부가를 더욱 저감시킬 수 있다.
또한 기록 재생 장치(1)에서는, 버퍼 메모리(19)의 용량을 RAM(7)에 있어서의 정보 부가 분할 음악 데이터의 일시 기억 영역의 용량보다 크게 했다. 이 때문에 기록 재생 장치(1)에서는, CPU(5)가 기본 프로그램에 따라 동작함으로써, 상기 CPU(5)와 데이터 처리 회로부(12)가 서로 비동기로 동작하지만, 버퍼 메모리(19)에 대하여 RAM(7)보다 다량의 정보 부가 분할 음악 데이터를 축적한 상태에서, 상기 정보 부가 분할 음악 데이터에 저장되어 있는 분할 압축 음악 데이터의 재생 처리를 개시할 수 있다. 따라서 기록 재생 장치(1)에서는, 제어 명령의 PIO 전송에 의해 데이터 처리 회로부(12)로의 정보 부가 분할 음악 데이터의 DMA 전송이 일시적으로 중단되어도, 분할 압축 음악 데이터에 대한 재생 처리가 중단되는 것을 거의 확실하게 회피할 수 있다.
또한 기록 재생 장치(1)에서는, CPU(5)가 압축 음악 데이터 및 대응하는 속성 정보로부터 정보 부가 분할 음악 데이터를 순차적으로 생성하면서, RAM(7)으로부터의 정보 부가 분할 음악 데이터의 판독 상황을 확인하고, 상기 RAM(7)으로부터의 정보 부가 분할 음악 데이터의 판독이 일시적으로 중단되었을 때 재생 개시 명령을 데이터 처리 회로부(12)에 PIO 전송한다. 즉 기록 재생 장치(1)에서는, 버퍼 메모리(19)에 그 용량분의 정보 부가 분할 음악 데이터가 일시 기억되면, DMA 전송 이 필연적으로 중단된 것 같은 상태로 된다. 따라서 기록 재생 장치(1)에서는, CPU(5)로부터 재생 개시 명령을 데이터 처리 회로부(12)에 전송할 때, 정보 부가 분할 음악 데이터의 DMA 전송에 인터럽션을 걸어, 이러한 DMA 전송을 강제적으로 중단시키지 않아도, DMA 컨트롤러(18)에 버스(4)의 사용권을 용이하게 일단 포기시키고, 이렇게 하여 재생 개시 명령을 용이하게 PIO 전송할 수 있다.
그리고 전술한 실시예에서는, DMA 컨트롤러(18)에 의해, RAM(7)으로부터 정보 부가 분할 음악 데이터를 버스(4)를 통해 데이터 처리 회로부(12)의 버퍼 메모리(19)에 DMA 전송하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 이러한 DMA 컨트롤러(18)를 사용하지 않고 CPU(5)가 RAM(7)으로부터 정보 부가 분할 음악 데이터를 버스(4)를 통해 데이터 처리 회로부(12)의 버퍼 메모리(19)에 전송하도록 해도 된다.
여기에서 도 11에 나타낸 바와 같이, CPU(5)는 DMA 컨트롤러(18)를 사용하지 않고 정보 부가 분할 음악 데이터를 전송하는 경우, 데이터 전송용의 태스크(이하, 이것을 전송 태스크라고 함)에서 정보 부가 분할 음악 데이터의 전송을 개시한 후, 이러한 정보 부가 분할 음악 데이터의 전송 완료를 확인하면, 새로운 정보 부가 분할 음악 데이터의 전송을 개시한다. 이 때문에 CPU(5)는 전송 태스크와는 상이한 태스크에 할당한 처리를 실행하고 있을 때, 정보 부가 분할 음악 데이터의 전송 완료가 통지되어도, 다음의 전송 태스크가 될 때까지 이러한 전송 완료를 확인할 수 없어, 도면 중의 시점 T3으로부터 시점 T4의 기간이나 시점 T6으로부터 시점 T7의 기간에 정보 부가 분할 음악 데이터의 전송을 중단한다. 그리고 CPU(5)는 만일 데 이터 처리 회로부(12)의 버퍼 메모리(19)의 용량이, RAM(7)에 있어서의 정보 부가 분할 음악 데이터의 일시 기억 영역의 용량 이하이면, 상기 버퍼 메모리(19)에 대하여 다량의 정보 부가 분할 음악 데이터를 축적해 둘 수 없기 때문에, RAM(7)으로부터 버퍼 메모리(19)에 대하여 정보 부가 분할 음악 데이터의 전송이 중단되었을 때, 이에 따라 데이터 처리 회로부(12)로부터의 분할 단위 음악 데이터의 출력도 중단되게 되며, 그 결과, 스피커(14)로부터 출력되는 음악도 중단되게 된다.
그러나 도 12에 나타낸 바와 같이, CPU(5)는 DMA 컨트롤러(18)를 사용하지 않고 정보 부가 분할 음악 데이터를 전송하는 경우라도, 전술한 실시예와 같이, 데이터 처리 회로부(12)의 버퍼 메모리(19) 용량을, RAM(7)에 있어서의 정보 부가 분할 음악 데이터의 일시 기억 영역의 용량보다 크게 함으로써, 상기 버퍼 메모리(19)로부터 데이터 신장기(23) 측으로의 정보 부가 분할 음악 데이터의 판독을 조금도 걱정하지 않고, RAM(7)으로부터 정보 부가 분할 음악 데이터를 버퍼 메모리(19)에 고속으로 전송하여 축적할 수 있다. 이 때문에 CPU(5)는 도 11에 나타낸 경우와 마찬가지로, 전송 태스크와는 상이한 태스크에 할당한 처리를 실행하고 있을 때, 정보 부가 분할 음악 데이터의 전송 완료가 통지된 것으로 그 전송 완료를 확인할 수 없어, 도면 중의 시점 T14로부터 시점 T15의 기간이나 시점 T18로부터 시점 T19의 기간에 정보 부가 분할 음악 데이터의 전송을 중단해도, 버퍼 메모리(19)에 다량의 정보 부가 분할 음악 데이터를 축적할 수 있는 만큼, 데이터 처리 회로부(12)로부터 분할 단위 음악 데이터의 출력이 중단되는 것을 회피하는 동시에, 스피커(14)로부터 출력되는 음악이 중단되는 것도 회피할 수 있다.
또 전술한 실시예에서는, 정보 부가 분할 음악 데이터의 헤더부 HD에 처리 사용 정보 PR로서 초기화 지시 정보 IN을 저장하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 정보 부가 분할 음악 데이터의 헤더부 HD에는 초기화 지시 정보 IN을 저장하지 않고, CPU(5)가 이러한 초기화 지시 정보 IN을 실시간 처리용의 제어 명령으로서의 초기화 지시 명령으로서 데이터 처리 회로부(12)의 제어기(21)에 전송하도록 해도 된다. 이와 같이 하면, 압축 음악 데이터의 재생 중에 사용자에 의해 재생 속도를 선형(線形)으로 자유롭게 변경하도록 요구된 경우라도, 그 재생 속도에 따른 분할 압축 음악 데이터에 대한 신장 처리의 형태에 따라, 데이터 신장기(23)를 정확하게 초기화할 수 있다. 또 음질 조정 명령에 대해서도, 미리 악곡마다 고유의 음질 조정용의 설정이 결정되어 있는 것과 같은 경우에는, 상기 설정의 내용을 나타내는 음질 조정 지시 정보를 처리 사용 정보 PR로서 정보 부가 분할 음악 데이터의 헤더부 HD에 저장할 수 있다. 또한 데이터 처리 회로부(12)에 대해서는, 예를 들면 상기 데이터 처리 회로부(12)에서 실행 가능한 소정 처리에 대하여 임의로 실행의 유무를 요구 가능하게 한 경우, 이러한 소정 처리의 실행 유무를 나타내는 처리 실행 전환 명령을 실시간 처리용의 제어 명령으로서 CPU(5)로부터 제어기(21)에 전송할 수도 있다. 그리고 데이터 처리 회로부(12)에서는, 그 처리 실행 전환 명령에 따라, 대응하는 소정 처리를 실행 가능한 회로에 대하여 상기 소정 처리의 실행 유무를 실시간 제어로 전환하는 동시에, 정보 검출기(22)에 대하여 소정 처리의 실행 유무에 맞추어 처리 사용 정보 PR의 검출 유무를 실시간 제어할 수도 있다. 정보 부가 분할 음악 데이터의 헤더부 HD에는, 미 리 데이터 처리에 사용하는 것이 확정되어 있는 정보, 예를 들면, 이퀄라이저의 설정 정보를 처리 사용 정보 PR로서 저장해 두고, 처리 실행 전환 명령으로서 이퀄라이저 설정 요구라고 하는 제어 명령만을 CPU(5)로부터 데이터 처리 회로부(12)에 직접 전송함으로써, 제어기(21)는 정보 검출기(22)가 정보 부가 분할 음악 데이터의 헤더부 HD로부터 이퀄라이저의 설정 정보를 검출하도록 실시간 제어할 수 있다. 즉, CPU(5)가 데이터 처리 회로부(12)에 이퀄라이저 설정 요구를 전송하는 것만으로, 데이터 처리 회로부(12)는 실시간으로 데이터 처리를 적절하게 행하는 것이 가능하다. 이와 같이, 본 기록 재생 장치는 이러한 CPU(5)의 처리 부하를 저감하면서 정확하게 데이터 처리할 수 있다.
또한 전술한 실시예에서는, DMA 컨트롤러(18)를 데이터 처리 회로부(12)에 설치하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, DMA 컨트롤러(18)를 버스(4)에 접속하고 있으면, 데이터 처리 회로부(12)의 외부에 설치하도록 해도 된다.
또한 전술한 실시예에서는, 데이터 처리 회로부(12)에 있어서 정보 검출기(22)에서 정보 부가 분할 음악 데이터로부터 검출한 처리 사용 정보 PR을 제어기(21)에 넘겨 주도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 정보 검출기(22)에서 정보 부가 분할 음악 데이터로부터 검출한 처리 사용 정보 PR을 제어기(21)를 통하지 않고 데이터 신장기(23)에 직접 넘겨 주도록 해도 된다. 이와 같이하면, 제어기(21)의 처리 부하를 저감시킬 수 있다.
또한 전술한 실시예에서는, 본 발명에 의한 데이터 처리 회로를, 도 1 내지 도 10에 대하여 전술한 분할 압축 음악 데이터를 재생 처리하는 회로 기판 구성의 데이터 처리 회로부(12)에 적용하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 영상 데이터나 사진 화상 데이터, 텍스트 데이터, 게임 프로그램 등 각종의 데이터에 대하여 재생 처리, 암호화 처리, 압축 부호화 처리, 복호 처리 등 각종의 데이터 처리를 실행하는 데이터 처리 회로, 또 데이터 처리 장치에 대하여 착탈 가능하게 설치되는 회로 기판 구성의 데이터 처리 회로 등과 같이, 이 밖에 여러가지 구성의 데이터 처리 회로에 널리 적용할 수 있다.
또한 전술한 실시예에서는, 본 발명에 의한 데이터 처리 장치를 도 1 내지 도 10에 대하여 전술한 기록 재생 장치(1)에 적용하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 데이터 처리 회로를 가지는 퍼스널 컴퓨터나 휴대 전화기, PDA(Personal Digital Assistance), 게임 기기, 컴팩트 디스크 플레이어, DVD(Digital Versatile Disc) 플레이어, Blu-ray Disc 플레이어, HD-DVD(High Definition DVD) 플레이어, 메모리 플레이어, 하드 디스크 레코더, 텔레비전 수상기 등의 데이터 처리 장치와 같이, 이 밖에 여러가지 구성의 데이터 처리 장치에 널리 적용할 수 있다.
또한 전술한 실시예에서는, 본 발명에 의한 데이터 처리 프로그램을 도 1 내지 도 10에 대하여 전술한 DSP(20) 내의 메모리에 미리 기억된 데이터 처리 프로그램에 적용하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 이 밖에 여러가지 구성의 데이터 처리 프로그램을 널리 적용할 수 있다.
또한 전술한 실시예에서는, 본 발명에 의한 데이터 처리 제어 프로그램을 도 1 내지 도 10에 대하여 전술한 기록 재생 장치(1)의 ROM(6) 또는 하드 디스크 드라이브(9)에 미리 기억하고 있는 데이터 처리 제어 프로그램에 적용하고, 상기 기록 재생 장치(1)의 CPU(5)가 그 데이터 처리 제어 프로그램에 따라 도 6에 대하여 전술한 데이터 생성 처리 순서를 실행하는 동시에, 도 7 및 도 8에 대하여 전술한 데이터 처리 제어 처리 순서를 실행하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 이 밖에 여러가지 구성의 데이터 처리 제어 프로그램을 적용하여, 그 데이터 처리 제어 프로그램이 저장된 프로그램 저장 매체를 기록 재생 장치(1)에 인스톨함으로써 데이터 생성 처리 순서 및 데이터 처리 제어 처리 순서를 실행하도록 해도 된다.
또한 전술한 실시예에서는, 속성 정보가 부가되어 있는 데이터를 일시 기억하는 버퍼 메모리로서, 도 1 내지 도 10에 대하여 전술한 데이터 처리 회로부(12) 내부의 버퍼 메모리(19)를 적용하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 데이터 처리 회로부(12)의 외부에 설치된 버퍼 메모리와 같이, 이 밖에 각종의 버퍼 메모리를 널리 적용할 수 있다.
또한 전술한 실시예에서는, 버퍼 메모리로부터 판독된, 속성 정보가 부가되어 있는 데이터로서, 도 1 내지 도 10에 대하여 전술한 분할 압축 음악 데이터를 적용하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 영상 데이터나 사진 화상 데이터, 텍스트 데이터, 게임 프로그램 등 각종의 데이터를 널리 적용할 수 있다.
또한 전술한 실시예에서는, 버퍼 메모리로부터 판독된, 속성 정보를 가지는 데이터로부터 상기 속성 정보를 검출하는 정보 검출 수단으로서, 도 1 내지 도 10에 대하여 전술한 DSP(20)의 일부 기능으로 이루어지는 정보 검출기(22)를 적용하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 버퍼 메모리로부터 판독된, 속성 정보가 부가되어 있는 데이터로부터 상기 속성 정보를 검출하는 하드웨어 회로 구성의 정보 검출기 등과 같이, 이 밖에 각종의 정보 검출 수단을 널리 적용할 수 있다.
또한 전술한 실시예에서는, 정보 검출 수단에 의해 검출된 속성 정보에 따라, 상기 속성 정보가 부가되어 있는 데이터를 처리하는 데이터 처리 수단으로서, 도 1 내지 도 10에 대하여 전술한 DSP(20)의 일부 기능으로 이루어지는 데이터 신장기(23)를 적용하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 정보 검출 수단에 의해 검출된 속성 정보에 따라, 상기 속성 정보가 부가되어 있는 데이터에 대하여, 재생 처리, 암호화 처리, 압축 부호화 처리, 복호 처리 등 각종의 데이터 처리를 실행하는 하드웨어 회로 구성의 데이터 처리기 등과 같이, 이 밖에 각종의 데이터 처리 수단을 널리 적용할 수 있다.
또한 전술한 실시예에서는, 외부로부터 입력되는 실시간 처리용의 제어 명령으로서 도 1 내지 도 10에 대하여 전술한 음질 조정 명령을 적용하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 화질 조정 명령 등과 같이, 이 밖에 각종의 제어 명령을 널리 적용할 수 있다.
또한 전술한 실시예에서는, 외부로부터 입력되는 실시간 처리용의 제어 명령에 따라, 정보 검출 수단 및 데이터 처리 수단 중 적어도 1개를 실시간 제어하는 실시간 제어 수단으로서, 도 1 내지 도 10에 대하여 전술한 DSP(20)의 일부 기능으로 이루어지는 제어기(21)를 적용하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 외부로부터 입력되는 실시간 처리용의 제어 명령에 따라, 데이터 처리 회로 상의 복수개의 수단 중 적어도 1개를 실시간 제어하는 하드웨어 회로 구성의 실시간 제어기 등과 같이, 이 밖에 각종의 실시간 제어 수단을 널리 적용할 수 있다.
또한 전술한 실시예에서는, 데이터 처리 회로의 실시간 제어 수단에 실시간 처리용의 제어 명령을 송출하는 제어 명령 송출 수단으로서, 도 1 내지 도 10에 대하여 전술한 CPU(5)를 적용하도록 한 경우에 대하여 기술했지만, 본 발명은 이에 한정되지 않고, 마이크로 프로세서 등과 같이, 이 밖에 각종의 제어 명령 송출 수단을 널리 적용할 수 있다.
본 발명에 의하면, 데이터 처리 회로에 있어서, 정보 검출부에 의해 버퍼 메모리로부터 판독된, 속성 정보를 가지는 데이터로부터 상기 속성 정보를 검출하고, 데이터 처리부에 의해 상기 정보 검출부에서 검출된 속성 정보에 따라, 그 속성 정보에 대응하는 데이터를 처리하고, 실시간 제어부에 의해 외부로부터 입력되는 실시간 처리용의 제어 명령에 따라, 정보 검출부 및 데이터 처리부 중 적어도 1개를 실시간 제어하도록 함으로써, 이러한 데이터 처리 회로의 제어처에 대하여, 데이터의 처리에 맞추어 상기 데이터를 판별시키면서, 대응하는 속성 정보를 선택시켜 전송시키는 것 같은 번잡한 처리를 조금도 실행시키지 않고, 상기 데이터 처리 회로 에 의해 데이터를, 대응하는 속성 정보를 사용하여 정확하게 처리할 수 있는 동시에, 제어처로부터 전송되는 실시간 처리용의 제어 명령에 따라, 이러한 실시간 처리의 요구에도 정확하게 대처할 수 있고, 이렇게 하여 데이터 처리 회로의 제어처에 대한 처리 부하를 저감시키면서 데이터를 정확하게 처리할 수 있는 데이터 처리 회로, 데이터 처리 방법 및 데이터 처리 프로그램을 실현할 수 있다.
또 본 발명에 의하면, 데이터 처리 장치에 대하여, 속성 정보를 가지는 데이터를 일시 기억하기 위한 버퍼 메모리와, 상기 버퍼 메모리로부터 판독된, 속성 정보를 가지는 데이터로부터 그 속성 정보를 검출하는 정보 검출부와, 상기 정보 검출부에 의해 검출된 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리부와, 실시간 처리용의 제어 명령에 따라, 정보 검출부 및 데이터 처리부 중 적어도 1개를 실시간 제어하는 실시간 제어부를 가지는 데이터 처리 회로를 설치하도록 함으로써, 데이터 처리 회로의 제어처에 대하여, 데이터의 처리에 맞추어 상기 데이터를 판별시키면서, 대응하는 속성 정보를 선택시켜 전송시키는 것 같은 번잡한 처리를 조금도 실행시키지 않아도, 이러한 데이터 처리 회로에서 데이터를, 대응하는 속성 정보를 사용하여 정확하게 처리시킬 수 있는 동시에, 제어처로부터 실시간 처리용의 제어 명령을 데이터 처리 회로에 전송하여, 실시간 처리의 요구에도 정확하게 대처시킬 수 있고, 이렇게 하여 데이터 처리 회로의 제어처에 대한 처리 부하를 저감시키면서 데이터를 정확하게 처리할 수 있는 데이터 처리 장치, 데이터 처리 제어 방법 및 데이터 처리 제어 프로그램을 실현할 수 있다.

Claims (14)

  1. 버퍼 메모리로부터 판독된, 속성 정보를 가지는 데이터로부터 상기 속성 정보를 검출하는 정보 검출부와,
    상기 정보 검출부에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리부와,
    외부로부터 입력되는 실시간 처리용의 제어 명령에 따라, 상기 정보 검출부 및 상기 데이터 처리부 중 적어도 1개를 실시간 제어하는 실시간 제어부
    를 구비하는 데이터 처리 회로.
  2. 제1항에 있어서,
    상기 데이터 처리부는 상기 실시간 제어부에 의한 상기 실시간 제어 하에, 상기 데이터의 품질을 실시간으로 조절 처리하는 것을 특징으로 하는 데이터 처리 회로.
  3. 제1항에 있어서,
    상기 정보 검출부는 상기 속성 정보를 가지는 상기 데이터로부터, 상기 데이터 처리부를 초기화하기 위한 초기화 지시 정보를 검출하고,
    상기 데이터 처리부는 상기 정보 검출부에 의해 상기 데이터로부터 상기 속성 정보 및 상기 초기화 지시 정보가 검출되었을 때, 이 검출된 상기 초기화 지시 정보에 따라 초기화 동작을 행하는 것을 특징으로 하는 데이터 처리 회로.
  4. 속성 정보를 가지는 데이터를 일시 기억하기 위한 버퍼 메모리와, 상기 버퍼 메모리로부터 판독된, 상기 속성 정보를 가지는 상기 데이터로부터 상기 속성 정보를 검출하는 정보 검출부와, 상기 정보 검출부에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리부와, 실시간 처리용의 제어 명령에 따라, 상기 정보 검출부 및 상기 데이터 처리부 중 적어도 1개를 실시간 제어하는 실시간 제어부를 가지는 데이터 처리 회로
    를 구비하는 데이터 처리 장치.
  5. 제4항에 있어서,
    상기 데이터 처리 회로의 상기 실시간 제어부에 상기 실시간 처리용의 상기 제어 명령을 송출하는 제어 명령 송출부를 구비하고,
    상기 데이터 처리 회로의 상기 실시간 제어부는 상기 제어 명령 송출부로부터 송출된 상기 제어 명령에 따라 상기 데이터 처리부를 상기 실시간 제어하고,
    상기 데이터 처리 회로의 상기 데이터 처리부는 상기 실시간 제어부에 의한 상기 실시간 제어 하에, 상기 데이터의 품질을 실시간으로 조절 처리하는 것을 특징으로 하는 데이터 처리 장치.
  6. 제4항에 있어서,
    상기 데이터 처리 회로의 상기 정보 검출부는 상기 속성 정보를 가지는 상기 데이터로부터 상기 데이터 처리부를 초기화하기 위한 초기화 지시 정보를 검출하고,
    상기 데이터 처리 회로의 상기 데이터 처리부는 상기 정보 검출부에 의해 상기 데이터로부터 상기 속성 정보 및 상기 초기화 지시 정보가 검출되었을 때, 이 검출된 상기 초기화 지시 정보에 따라 초기화 동작을 행하는 것을 특징으로 하는 데이터 처리 장치.
  7. 버퍼 메모리로부터 판독된, 속성 정보를 가지는 데이터로부터 상기 속성 정보를 검출하는 정보 검출 스텝과,
    상기 정보 검출 스텝에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리 스텝과,
    외부로부터 입력되는 실시간 처리용의 제어 명령에 따라, 상기 정보 검출 스텝 및 상기 데이터 처리 스텝에서 각각 실행되는 처리 중 적어도 1개의 처리를 실시간 제어하는 실시간 제어 스텝
    을 포함하는 데이터 처리 방법.
  8. 제7항에 있어서,
    상기 실시간 제어 스텝은 상기 실시간 제어에 의해 상기 데이터 처리 스텝에서 상기 데이터의 품질을 실시간으로 조절 처리시키는 것을 특징으로 하는 데이터 처리 방법.
  9. 제7항에 있어서,
    상기 정보 검출 스텝은 상기 속성 정보를 가지는 데이터로부터 상기 데이터 처리 스텝을 초기화하기 위한 초기화 지시 정보를 검출하고,
    상기 데이터 처리 스텝은 상기 정보 검출 스텝에서 상기 데이터로부터 상기 속성 정보 및 상기 초기화 지시 정보가 검출되었을 때, 이 검출된 상기 초기화 지시 정보에 따라 초기화 동작을 행하는 것을 특징으로 하는 데이터 처리 방법.
  10. 속성 정보를 가지는 데이터를 일시 기억하기 위한 버퍼 메모리와, 상기 버퍼 메모리로부터 판독된, 상기 속성 정보를 가지는 상기 데이터로부터 상기 속성 정보를 검출하는 정보 검출부와, 상기 정보 검출부에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리부와, 실시간 처리용의 제어 명령에 따라, 상기 정보 검출부 및 상기 데이터 처리부 중 적어도 1개를 실시간 제어하는 실시간 제어부를 가지는 데이터 처리 회로에 대하여 상기 속성 정보를 가지는 상기 데이터를 송출하여 상기 버퍼 메모리에 일시 기억시키는 일시 기억 스텝과,
    상기 데이터 처리 회로의 정보 검출부에 의해, 상기 버퍼 메모리로부터 판독된, 상기 속성 정보를 가지는 상기 데이터로부터 상기 속성 정보가 검출되는 동시에, 데이터 처리부에 의해, 상기 정보 검출부에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터가 처리되고 있을 때, 상기 데이터 처리 회로의 상기 실시간 제어부에 상기 실시간 처리용의 상기 제어 명령을 송출함으로써, 상기 제어 명령에 따라, 상기 데이터 처리 회로의 상기 실시간 제어부에 상기 정보 검출부 및 상기 데이터 처리부 중 적어도 1개를 상기 실시간 제어시키는 제어 명령 송출 스텝
    을 포함하는 데이터 처리 제어 방법.
  11. 제10항에 있어서,
    상기 제어 명령 송출 스텝은 상기 데이터 처리 회로의 상기 실시간 제어부에 대하여, 상기 데이터 처리 회로의 상기 데이터 처리부에 상기 데이터의 품질을 실시간으로 조절 처리시키기 위한 상기 제어 신호를 송출함으로써, 상기 실시간 제어부에 의한 상기 실시간 제어 하에, 상기 데이터 처리 회로에 상기 데이터의 품질을 실시간으로 조절 처리시키는 것을 특징으로 하는 데이터 처리 제어 방법.
  12. 제10항에 있어서,
    상기 일시 기억 스텝은 상기 데이터 처리 회로에 대하여, 상기 데이터 처리부를 초기화시키기 위한 초기화 지시 정보와, 상기 속성 정보를 가지는 상기 데이터를 송출하고 이 송출한 상기 데이터를 상기 버퍼 메모리에 일시 기억시킴으로써, 상기 데이터 처리 회로에서 상기 정보 검출부에 의해, 상기 데이터로부터 상기 속성 정보 및 상기 초기화 지시 정보가 검출되었을 때, 상기 데이터 처리 회로에 대 하여 상기 초기화 지시 정보에 따라 자기의 초기화 동작을 행하게 하는 것을 특징으로 하는 데이터 처리 제어 방법.
  13. 데이터 처리 회로에 대하여,
    버퍼 메모리로부터 판독된, 속성 정보를 가지는 데이터로부터 상기 속성 정보를 검출하는 정보 검출 스텝과,
    상기 정보 검출 스텝에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리 스텝과,
    외부로부터 입력되는 실시간 처리용의 제어 명령에 따라, 상기 정보 검출 스텝 및 상기 데이터 처리 스텝에서 각각 실행되는 처리 중 적어도 1개의 처리를 실시간 제어하는 실시간 제어 스텝
    을 실행시키기 위한 데이터 처리 프로그램이 기억된 기억 매체.
  14. 데이터 처리 장치에 대하여,
    속성 정보를 가지는 데이터를 일시 기억하기 위한 버퍼 메모리와, 상기 버퍼 메모리로부터 판독된, 상기 속성 정보를 가지는 상기 데이터로부터 상기 속성 정보를 검출하는 정보 검출부와, 상기 정보 검출부에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터를 처리하는 데이터 처리부와, 실시간 처리용의 제어 명령에 따라, 상기 정보 검출부 및 상기 데이터 처리부 중 적어도 1개를 실시간 제어하는 실시간 제어부를 가지는 데이터 처리 회로에 대하여 상기 속성 정보를 가지는 상기 데이터를 송출하여 상기 버퍼 메모리에 일시 기억시키는 일시 기억 스텝과,
    상기 데이터 처리 회로의 정보 검출부에 의해, 상기 버퍼 메모리로부터 판독된, 상기 속성 정보를 가지는 상기 데이터로부터 상기 속성 정보가 검출되는 동시에, 데이터 처리부에 의해, 상기 정보 검출부에서 검출된 상기 속성 정보에 따라, 상기 속성 정보에 대응하는 데이터가 처리되고 있을 때, 상기 데이터 처리 회로의 상기 실시간 제어부에 상기 실시간 처리용의 상기 제어 명령을 송출함으로써, 상기 제어 명령에 따라, 상기 데이터 처리 회로의 상기 실시간 제어부에 상기 정보 검출부 및 상기 데이터 처리부 중 적어도 1개를 상기 실시간 제어시키는 제어 명령 송출 스텝
    을 실행시키기 위한 데이터 처리 제어 프로그램이 기억된 기억 매체.
KR1020060009065A 2005-01-31 2006-01-27 데이터 처리 회로, 데이터 처리 장치, 데이터 처리 방법,데이터 처리 제어 방법, 데이터 처리 프로그램이 기억된기억 매체, 및 데이터 처리 제어 프로그램이 기억된 기억매체 KR20060088054A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2005-00024355 2005-01-31
JP2005024355A JP2006209687A (ja) 2005-01-31 2005-01-31 データ処理回路

Publications (1)

Publication Number Publication Date
KR20060088054A true KR20060088054A (ko) 2006-08-03

Family

ID=36282791

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060009065A KR20060088054A (ko) 2005-01-31 2006-01-27 데이터 처리 회로, 데이터 처리 장치, 데이터 처리 방법,데이터 처리 제어 방법, 데이터 처리 프로그램이 기억된기억 매체, 및 데이터 처리 제어 프로그램이 기억된 기억매체

Country Status (5)

Country Link
US (1) US7356370B2 (ko)
EP (1) EP1686579A3 (ko)
JP (1) JP2006209687A (ko)
KR (1) KR20060088054A (ko)
CN (1) CN100505065C (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4462479B2 (ja) * 2003-11-27 2010-05-12 ソニー・エリクソン・モバイルコミュニケーションズ株式会社 情報処理装置及び携帯電話端末
JP2008071054A (ja) * 2006-09-13 2008-03-27 Ricoh Co Ltd データ転送制御方法、データ処理装置及び画像処理装置
JP5118855B2 (ja) * 2007-01-11 2013-01-16 智易科技股▲ふん▼有限公司 バッファ装置のリセットシステムとその方法
JP5635265B2 (ja) * 2007-04-13 2014-12-03 ジーブイビービー ホールディングス エス.エイ.アール.エル. 編集装置および編集方法
JP5278993B2 (ja) * 2008-01-10 2013-09-04 アルパイン株式会社 音声処理装置、音声処理方法及び音声処理プログラム
US8321605B2 (en) 2010-12-13 2012-11-27 Apple Inc. PIO interjection between beats of a DMA operation
CN109974762A (zh) * 2019-04-16 2019-07-05 西安建筑科技大学 一种用于外压容器破坏性实验的数据记录仪

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3173678B2 (ja) 1992-10-31 2001-06-04 ソニー株式会社 メモリ制御回路及びデイスク再生装置
JP3348339B2 (ja) * 1995-08-02 2002-11-20 ソニー株式会社 データ記録方法及び装置、データ再生方法及び装置
US6959220B1 (en) * 1997-11-07 2005-10-25 Microsoft Corporation Digital audio signal filtering mechanism and method
JP3942722B2 (ja) * 1998-02-16 2007-07-11 本田技研工業株式会社 車載レーダ装置
CA2402437C (en) * 2000-04-07 2004-10-26 James Edward Appenzeller Methods and systems for monitoring quality assurance
EP1168343B1 (en) * 2000-06-26 2008-05-28 Matsushita Electric Industrial Co., Ltd. Digital video recording apparatus and method
JP2002026737A (ja) * 2000-07-06 2002-01-25 Sony Corp データ復号化装置とその方法
US7058681B1 (en) * 2000-07-10 2006-06-06 Canon Information Systems, Inc. Data reproduction system and method
JP4032632B2 (ja) * 2000-11-02 2008-01-16 コニカミノルタビジネステクノロジーズ株式会社 画像処理装置
JP2004146860A (ja) * 2000-12-29 2004-05-20 Ccp:Kk コンテンツのディレクトリサービス・システム
KR100889438B1 (ko) * 2001-09-11 2009-03-24 톰슨 라이센싱 자동적 균등화 모드 활성화를 위한 방법 및 장치
JP2003186781A (ja) * 2001-12-19 2003-07-04 Megafusion Corp デジタル信号処理を行う電子機器およびデジタル信号処理方法
JP3947521B2 (ja) * 2002-03-05 2007-07-25 富士通株式会社 通信装置
JP2004062350A (ja) * 2002-07-26 2004-02-26 Fujitsu Ltd 文書情報入力プログラム、文書情報入力装置、および文書情報入力方法
JP4082670B2 (ja) * 2003-01-23 2008-04-30 株式会社リコー 記録方法及び情報記録装置
KR20060004053A (ko) * 2004-07-08 2006-01-12 삼성전자주식회사 오디오 파일의 재생모드 변경 장치 및 방법
JP2006209689A (ja) 2005-01-31 2006-08-10 Sony Corp データ処理回路
JP2006209686A (ja) 2005-01-31 2006-08-10 Sony Corp 信号処理回路及びコンテンツ制御装置

Also Published As

Publication number Publication date
EP1686579A3 (en) 2012-04-04
JP2006209687A (ja) 2006-08-10
US20060190108A1 (en) 2006-08-24
CN100505065C (zh) 2009-06-24
US7356370B2 (en) 2008-04-08
EP1686579A2 (en) 2006-08-02
CN1815613A (zh) 2006-08-09

Similar Documents

Publication Publication Date Title
US6292440B1 (en) MP3 car player
KR20060088054A (ko) 데이터 처리 회로, 데이터 처리 장치, 데이터 처리 방법,데이터 처리 제어 방법, 데이터 처리 프로그램이 기억된기억 매체, 및 데이터 처리 제어 프로그램이 기억된 기억매체
JP5329846B2 (ja) ディジタルデータプレーヤー、そのデータ処理方法及び記録媒体
JP2008262497A (ja) バックアップシステム、バックアップ装置、バックアップ要求装置、バックアップ方法、バックアップ要求方法、バックアッププログラム及びバックアップ要求プログラム
JP2002196797A (ja) 記録再生装置及びその記録再生方法
KR100924731B1 (ko) 재생 장치, 재생 방법 및 재생 프로그램이 기록된 컴퓨터판독 가능한 기록 매체
KR20010069858A (ko) 멀티미디어 파일 재생 시스템 및 방법
WO2003088246A1 (fr) Dispositif et procede d'enregistrement
US7124086B2 (en) Data reproducing apparatus and data reproducing system for reproducing contents stored on a removable recording medium
KR101016486B1 (ko) 디지털 데이터 재생 장치 및 컴퓨터 판독 가능 기록 매체
JP4284601B2 (ja) オーディオ信号処理装置および方法、記録媒体、並びにプログラム
JP4770348B2 (ja) データ処理装置、データ処理方法及びデータ処理制御プログラム
JP4607102B2 (ja) 再生装置、再生処理回路、再生方法、再生プログラム及び再生プログラムを記録したコンピュータ読み取り可能な記録媒体
JP3991228B2 (ja) Mp3方式音声データの再生処理方法
JP2006209689A (ja) データ処理回路
KR200345129Y1 (ko) 외부 메모리 인터페이스 및 보안키 기능을 가진 다중디지털 오디오재생 시스템
JP2005228421A (ja) ディジタル情報記録再生装置
JP4617786B2 (ja) 情報処理装置および方法、並びにプログラム
JP4433954B2 (ja) 情報処理装置および方法、並びにプログラム
KR20020083544A (ko) 디지털 신호처리부를 이용한 멀티 포맷 씨디플레이어 및그 제어방법
JP2007011088A (ja) 再生装置及び再生方法並びにリムーバブルメモリ用電子機器
JP2002358099A (ja) データ再生装置及びデータ処理装置並びにデータ転送システム
JP2007102889A (ja) オーディオ信号記録装置
JP2004335055A (ja) 記録再生装置
JP2006244539A (ja) データ処理回路

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid