KR20060045635A - 컴퓨터 시스템 및 컴퓨터 시스템의 제어방법 - Google Patents

컴퓨터 시스템 및 컴퓨터 시스템의 제어방법 Download PDF

Info

Publication number
KR20060045635A
KR20060045635A KR1020050030467A KR20050030467A KR20060045635A KR 20060045635 A KR20060045635 A KR 20060045635A KR 1020050030467 A KR1020050030467 A KR 1020050030467A KR 20050030467 A KR20050030467 A KR 20050030467A KR 20060045635 A KR20060045635 A KR 20060045635A
Authority
KR
South Korea
Prior art keywords
interface
express
card
pci
signal
Prior art date
Application number
KR1020050030467A
Other languages
English (en)
Other versions
KR100630934B1 (ko
Inventor
이중엽
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to US11/144,733 priority Critical patent/US20050278469A1/en
Publication of KR20060045635A publication Critical patent/KR20060045635A/ko
Application granted granted Critical
Publication of KR100630934B1 publication Critical patent/KR100630934B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

본 발명은, 컴퓨터 시스템에 관한 것이다. 본 발명의 컴퓨터 시스템은, 제1 인터페이스 또는 제2 인터페이스를 가지며, 각각의 인터페이스로 상기 컴퓨터 시스템과 통신하는 외장카드와; 상기 제1 및 제2 인터페이스를 지원하는 각 인터페이스부를 구비하고상기 외장카드가 장착되는 카드 장착부와; 상기 제1 인터페이스를 지원하는 외장카드의 장착을 감지하기 위한 신호를 발생하는 신호 발생부와; 상기 제2 인터페이스를 지원하는 외장카드의 장착 시, 상기 신호 발생부의 신호 출력을 차단하는 제어부를 포함하는 것을 특징으로 한다. 이에 의하여, 불필요한 전원 소모를 절감할 수 있는 컴퓨터 시스템을 제공할 수 있다.

Description

컴퓨터 시스템 및 컴퓨터 시스템의 제어방법{ Computer System And Control Method Thereof }
도 1은 본 발명에 따른 컴퓨터 시스템의 제어 블록도,
도 2는 본 발명에 따른 컴퓨터 시스템의 제어 흐름도,
도 3은 본 발명에 따른 컴퓨터 시스템에 Express카드가 장착되지 않은 상태의 신호 흐름 예시도,
도 4는 본 발명에 따른 컴퓨터 시스템에 USB 인터페이스로 통신하는 USB Express카드가 장착된 상태의 신호 흐름 예시도,
도 5는 본 발명에 따른 컴퓨터 시스템에 PCI-Express 인터페이스로 통신하는 PCI-Express카드가 장착된 상태의 신호 흐름 예시도이다.
* 도면의 주요 부분에 대한 부호의 설명
10 : Express카드 20 : 카드장착부
30 : 클럭신호발생부 40 : HDD
43 : 입력디바이스 47 : 입/출력 컨트롤러
50 : ICH(입/출력 컨트롤 허브) 60 : 바이오스롬
63 : 바이오스 70 : 제어부
본 발명은, 컴퓨터 시스템 및 컴퓨터 시스템의 제어방법에 관한 것으로서, 보다 상세하게는, 불필요한 전원 소모를 절감할 수 있는 컴퓨터 시스템 및 컴퓨터 시스템의 제어방법에 관한 것이다.
현재의 컴퓨터 시스템은 빠른 속도로 발전해 가고 있으며, 이 중 노트북 컴퓨터나 랩톱 컴퓨터에 맞게 신용카드 크기로 만들어진 메모리 또는 입출력 장치인 PCMCIA카드를 대체하기 위한 장치로서 Express카드가 있다. Express카드는 현시점에서는 사용자의 입장에서 사용할 만한 어플리케이션이 없어 시스템에 채용하는 데 어려움이 있다. 그러나 향후 상기 PCMCIA카드의 거의 전 부분에 적용 가능한 어플리케이션이 등장하면서 상기 Express카드는 시스템에 채용되어 상기 PCMCIA카드의 역할을 대체할 것으로 전망된다.
이러한 Express 카드는 USB 인터페이스 혹은 PCI-express 인터페이스를 가지며, 시스템에 마련된 USB/PCI-express 인터페이스를 갖는 카드 장착부에 장착되어 상기 express 카드의 해당 인터페이스로 시스템과 통신하게 된다.
여기서, 컴퓨터 시스템은 PCI-Express 인터페이스를 지원하는 Express카드의 장착 여부를 확인하기 위해 카드 장착부를 통해 소정의 클럭 신호(PCI-E CLK)와 PCI-Express 인터페이스 신호를 주기적으로 발생한다. 보다 구체적으로, 각각의 인터페이스를 갖는 Express 카드의 접속에 대해 살펴보면 다음과 같다. 먼저, PCI-Express 인터페이스를 지원하는 Express카드가 카드장착부의 PCI-Express단에 접속 되는 경우, 소정의 클럭신호(PCI-E CLK)와 PCI-Express 인터페이스 신호에 의해 PCI-Express 인터페이스를 지원하는 Express 카드의 장착이 감지되어 카드 장착부를 통해 컴퓨터 시스템과 Express카드 간의 통신이 이루어진다. 다음으로, USB 인터페이스를 지원하는 Express 카드가 카드장착부의 USB단에 접속되는 경우, Express 카드가 카드장착부의 USB 인터페이스부 중 소정의 신호핀을 통해 카드 장착을 감지한 소정 크기의 전압 신호를 출력하고, 이 신호에 응답하여 컴퓨터 시스템과 Express 카드가 USB 인터페이스를 통해 컴퓨터 시스템과 Express 카드 간의 통신이 이루어진다.
그런데, USB 인터페이스를 통해 통신이 이루어진 경우에도 시스템측에서 PCI-express를 지원하는 Express 카드의 접속 여부를 확인하기 위해 카드 장착부의 PCI-Express단을 통해 클럭신호(PCI-E CLK) 및 PCI-Express 인터페이스 신호를 계속 출력함으로써 불필요하게 전력을 낭비하는 문제가 있다.
따라서, 본 발명의 목적은, 불필요한 전원 소모를 절감할 수 있는 컴퓨터 시스템 및 컴퓨터 시스템의 제어방법을 제공하는 것이다.
상기 목적은, 본 발명에 따라, 컴퓨터 시스템에 있어서, 컴퓨터 시스템에 있어서, 제1 인터페이스 또는 제2 인터페이스를 가지며, 각각의 인터페이스로 상기 컴퓨터 시스템과 통신하는 외장카드와; 상기 제1 및 제2 인터페이스를 지원하는 각 인터페이스부를 구비하고상기 외장카드가 장착되는 카드 장착부와; 상기 제1 인터 페이스를 지원하는 외장카드의 장착을 감지하기 위한 신호를 발생하는 신호 발생부와; 상기 제2 인터페이스를 지원하는 외장카드의 장착 시, 상기 신호 발생부의 신호 출력을 차단하는 제어부를 포함하는 것을 특징으로 하는 컴퓨터 시스템에 의해서 달성된다.
여기서, 상기 신호 발생부는, 상기 카드장착부에 장착된 상기 외장카드로 클럭신호를 출력하는 클럭신호발생부를 포함하는 것이 바람직하다.
여기서, 상기 외장카드는, USB인터페이스와 PCI-Express인터페이스 중 어느 하나의 인터페이스를 통해 통신하는 Express카드이며; 상기 제1 인터페이스는, PCI-Express인터페이스이고, 상기 제2 인터페이스는 USB인터페이스인 것이 바람직하다.
또한, USB인터페이스를 통해 통신하는 USB Express카드가 상기 카드장착부에 장착되는지를 감지하는 카드감지부를 더 포함하고; 상기 제어부는, 상기 카드감지부로부터의 감지신호에 기초하여, 상기 USB Express카드가 상기 카드 장착부에 장착되는 경우 상기 PCI-Express인터페이스부에 대응하는 PCI-Express클럭신호가 출력되지 않도록 상기 클럭신호발생부를 제어하는 동시에 상기 PCI-Express인터페이스부에 대응하는 PCI-Express인터페이스신호의 출력을 차단하는 것이 바람직하다.
여기서, 상기 제어부는, 상기 PCI-Express인터페이스부로 상기 PCI-Express인터페이스신호를 지속적으로 출력하며, 상기 클럭신호발생부를 제어하는 ICH(입/출력 컨트롤 허브)를 포함하는 것이 바람직하다.
또한, 상기 ICH(입/출력 컨트롤 허브)는, 상기 감지신호에 기초하여 상기 USB Express카드가 상기 카드장착부에 장착되는 경우, 상기 USB Express카드가 접속됨을 알리는 USB장착신호를 출력하고, 소정의 제어신호에 따라 상기 PCI-Express클럭신호가 출력되지 않도록 상기 클럭신호발생부를 제어하는 동시에 상기 PCI-Express인터페이스신호를 출력하지 아니하는 것이 바람직하다.
여기서, 상기 제어부는, 상기 ICH(입/출력 컨트롤 허브)로부터의 상기 USB장착신호를 입력받아 상기 PCI-Express인터페이스부가 사용되지 않는다고 판단되면, 상기 PCI-Express클럭신호와 상기 PCI-Express인터페이스신호가 출력되지 않도록 제어하기 위한 차단제어신호를 상기 ICH(입/출력 컨트롤 허브)로 출력하는 바이오스를 포함하는 것이 바람직하다.
또한, 상기 ICH(입/출력 컨트롤 허브)는, 상기 감지신호에 기초하여 상기 USB Express카드가 상기 카드장착부에 장착되는 경우, 상기 USB인터페이스부에 대응하는 USB클럭신호가 출력되도록 상기 클럭신호발생부를 제어하는 동시에 상기 USB인터페이스부에 대응하는 USB인터페이스신호를 상기 USB Express카드로 출력하는 것이 바람직하다.
여기서, 상기 카드감지부는, 상기 USB인터페이스부에 마련되는 다수의 신호핀 중, 상기 USB Express카드가 상기 카드장착부에 장착되면 상기 USB Express카드로부터 입력되는 장착신호를 상기 ICH(입/출력 컨트롤 허브)로 출력하는 소정의 신호핀인 것이 바람직하다.
여기서, 상기 클럭신호발생부는, 상기 ICH(입/출력 컨트롤 허브)의 제어에 따라, 상기 USB클럭신호와 상기 PCI-Express클럭신호 중 어느 하나를 출력하는 것 이 바람직하다.
한편, 상기 목적을 달성하기 위한 본 발명의 다른 분야에 따르면, 제1인터페이스 및 제2 인터페이스를 지원하는 각 인터페이스부를 구비하고 상기 제1 또는 제2 인터페이스로 통신하는 외장카드가 장착되는 카드 장착부와, 상기 제1 인터페이스를 지원하는 외장카드의 장착을 감지하기 위한 신호를 발생하는 신호 발생부를 포함하는 컴퓨터 시스템의 제어방법에 있어서, 상기 외장카드가 상기 카드장착부에 장착되는 단계와; 상기 제2 인터페이스를 지원하는 외장카드가 상기 제2인터페이스부에 접속되었는지 여부를 감지하는 단계와; 상기 제2인터페이스를 지원하는 외장카드가 장착되는 경우, 상기 신호 발생부의 신호 출력을 차단하는 단계를 포함하는 것을 특징으로 하는 컴퓨터 시스템의 제어방법에 의해서도 달성된다.
여기서, 상기 외장카드는, USB인터페이스와 PCI-Express인터페이스 중 어느 하나의 인터페이스를 통해 통신하는 Express카드이며; 상기 제1 인터페이스는, PCI-Express인터페이스이고, 상기 제2 인터페이스는 USB인터페이스인 것이 바람직하다.
또한, 상기 감지하는 단계는, USB인터페이스를 통해 통신하는 USB Express카드가 상기 카드장착부의 상기 USB인터페이스부에 접속되는지를 감지하는 단계인 것이 바람직하다.
여기서, 상기 신호발생부는, USB클럭신호와 PCI-Express클럭신호 중 어느 하나를 상기 카드장착부에 장착된 상기 외장카드로 출력하는 클럭신호발생부를 포함하고; 상기 클럭신호발생부를 제어하며, PCI-Express인터페이스신호를 상기 PCI- Express인터페이스부로 지속적으로 출력하는 ICH(입/출력 컨트롤 허브)와; 바이오스를 더 포함하며; 상기 신호 발생부의 신호 출력을 차단하는 단계는, 상기 ICH(입/출력 컨트롤 허브)가, 상기 감지결과 상기 USB Express카드가 카드장착부에 장착되는 경우, USB장착신호를 상기 바이오스로 출력하는 단계와, 상기 바이오스가, 상기 USB장착신호를 입력받아 상기 PCI-Express인터페이스부가 사용되지 않는다고 판단되면, 차단제어신호를 상기 ICH(입/출력 컨트롤 허브)로 출력하는 단계를 포함하는 것이 바람직하다.
또한, 상기 신호 발생부의 신호 출력을 차단하는 단계는, 상기 ICH(입/출력 컨트롤 허브)가, 차단제어신호에 따라 상기 클럭신호발생부를 제어하여 PCI-Express클럭신호를 출력하지 않도록 하는 단계와, 상기 ICH(입/출력 컨트롤 허브)가, 상기 PCI-Express인터페이스신호를 출력하지 아니하는 단계를 포함하는 것이 바람직하다.
또한, 상기 감지결과 상기 USB Express카드가 카드장착부에 장착되는 경우, 상기 ICH(입/출력 컨트롤 허브)가, USB클럭신호를 출력하도록 상기 클럭신호발생부를 제어하는 단계와, 상기 ICH(입/출력 컨트롤 허브)가 상기 USB인터페이스신호를 출력하는 단계를 포함하는 것이 바람직하다.
이하에서는 첨부도면을 참조하여 본 발명에 대해 상세히 설명한다.
도 1은 본 발명에 따른 컴퓨터 시스템의 제어 블록도이다. 본 도면에 도시된 바와 같이, 본 발명에 따른 컴퓨터 시스템은 USB인터페이스와 PCI-Express인터페이스 중 어느 하나의 인터페이스를 갖는 Express카드(10)와; Express카드(10)가 장착 되며 Express카드(10)의 인터페이스를 지원하는 복수의 인터페이스부(미도시)를 가지는 카드장착부(20)와; 카드 장착부(20)를 통해 Express카드(10)로 클럭신호를 공급하는 클럭신호 발생부(30)와; 카드장착부(20)에 장착되는 Express카드(10)와 USB인터페이스를 통해 통신하는 경우, PCI-Express인터페이스를 위한 클럭신호(PCI_E CLK)가 출력되지 않도록 클럭신호 발생부(30)를 제어하는 동시에 PCI-Express인터페이스신호의 출력을 차단하는 제어부(70)를 포함한다.
Express 카드(10)는 USB 인터페이스 혹은 PCI-express 인터페이스를 가지며, 시스템에 마련된 USB/PCI-express 인터페이스를 갖는 카드 장착부(20)에 장착되어 Express 카드(10)의 해당 인터페이스로 제어부(70)와 통신하게 된다.
카드장착부(20)는, USB인터페이스부(22, 도3참조) 및 PCI-Express인터페이스부(24, 도3참조)를 포함하며, USB인터페이스부(22) 및 PCI-Express인터페이스부(24) 중 어느 하나에 접속되어 통신하기 위한 하나의 Express카드(10)가 장착된다. 여기서, USB인터페이스부(22)가 포함하는 다수의 신호핀 중 소정의 신호핀은, 카드장착부(20)에 장착되는 USB인터페이스를 지원하는 Express카드(10)로부터 출력되는 USB신호를 입력받아 제어부(70)로 출력하는 카드감지부(미도시)로서의 역할을 한다.
물론, 카드감지부(미도시)는 USB인터페이스를 지원하는 Express카드(10)가 카드장착부(20)에 장착되어 USB인터페이스부(22)에 접속되는지 여부를 판단할 수 있는 구성이면 다양하게 가능하다. 이에, 카드감지부(미도시)는 USB인터페이스를 지원하는 Express카드(10)가 카드장착부(20)에 장착되는 것을 감지하는 하드웨어적 인 스위치(미도시)를 포함할 수 있고, 또는 상기 USB신호를 입력받아 제어부(70)로 출력하기 위해 USB인터페이스부(22)에 별도로 마련되는 감지핀(미도시)을 포함할 수 있다.
클럭신호발생부(30)는, 제어부(70)의 제어에 의해, 카드장착부(20)에 마련된 USB인터페이스부(22) 및 PCI-Express인터페이스부(24)를 통해 Express카드(10)로 각 인터페이스에 해당하는 클럭신호(PCI-E CLK 또는 USB CLK)를 출력하거나 또는 출력하는 동작을 정지한다.
제어부(70)는, PCI-Express인터페이스부(24)로 PCI-Express인터페이스신호를 출력하며, 클럭신호발생부(30)를 제어하는 ICH(입/출력 컨트롤 허브)(50)와, 바이오스롬(60)에 저장된 바이오스(63)를 포함한다. 이러한, 제어부(70)는, 카드장착부(20)에 장착되는 Express카드(10)와 USB인터페이스를 통해 통신하는 경우, PCI-Express인터페이스를 위한 클럭신호가 출력되지 않도록 클럭신호 발생부(30)를 제어하는 동시에 PCI-Express인터페이스신호의 출력을 차단하는 역할을 한다.
여기서, 제어부(70)의 ICH(50)와 바이오스(63)의 동작을 도3과 도4 및 도5를 참조하여 좀더 상세히 설명한다.
ICH(50)는, HDD(하드디스크드라이브, 40) 및 입력디바이스(43)를 통해 입력된 신호를 처리하는 입/출력 컨트롤러(47)와 같은 시스템 내의 다양한 주변 구성요소들 간의 입력신호를 상호 연결하는 역할을 한다.
이러한, ICH(50)는 Express카드(10)가 카드장착부(20)에 장착되지 않은 경우에, PCI-express를 지원하는 Express 카드의 접속 여부를 확인하기 위해 PCI- Express인터페이스부(24)를 통해 클럭신호(PCI-E CLK) 및 PCI-Express 인터페이스신호(PCI-E TX)를 계속 출력하도록 한다. 즉, ICH(50)는 카드감지부(미도시)로부터의 감지신호에 기초하여, 도3에 도시된 바와 같이, Express카드(10)가 카드장착부(20)에 장착되지 않은 경우, PCI-Express인터페이스부(24)로 PCI-Express인터페이스신호(PCI-E TX)를 지속적으로 출력한다. 또한 ICH(50)는 Express카드(10)가 카드장착부(20)에 장착되지 않은 경우, PCI-Express클럭신호(PCI-E CLK)를 출력하도록 클럭신호발생부(30)를 제어한다.
여기서, 도5에 도시된 바와 같이, PCI-Express 인터페이스를 지원하는 PCI-Express카드(10a)가 카드장착부(20)에 장착되면 PCI-Express카드(10a)는, ICH(50)에서 지속적으로 출력하는 PCI-Express인터페이스신호(PCI-E TX)에 대한 응답으로서 PCI-Express인터페이스신호(PCI-E RX)를 PCI-Express인터페이스부(24)를 통해 ICH(50)로 출력한다. 이에, ICH(50)는 PCI-Express인터페이스신호(PCI-E RX)를 입력받아 PCI-Express카드(10a)가 카드장착부(20)에 장착되었음을 인식한다. 이에, ICH(50)는 PCI-Express카드(10a)가 장착되기 이전에 PCI-Express인터페이스부(24)로 출력하던 PCI-Express클럭신호(PCI-E CLK) 및 PCI-Express인터페이스신호(PCI-E TX 및 RX)를 통해 PCI-Express카드(10a)와 통신한다.
또한, 도 4에 도시된 바와 같이, USB 인터페이스를 지원하는 USB Express카드(10b)가 카드장착부(20)에 장착되어 USB인터페이스부(22)에 접속되면, USB Express카드(10b)는 USB신호(P)를 USB인터페이스부(22)에 마련되어 카드감지부(미도시)의 역할을 하는 소정의 신호핀(22a)을 통해 ICH(50)로 출력한다. 여기서 USB 신호(P)는 소정크기의 전압신호인 것이 바람직하다.
이에, ICH(50)는 USB신호(P)를 입력받아 USB Express카드(10b)가 카드장착부(20)에 장착되어 USB인터페이스부(22)에 접속되었음을 인식하고, 이를 알리기 위한 USB장착신호를 바이오스(63)로 출력한다.
바이오스(63)는, ICH(50)로부터의 USB장착신호를 입력받아 PCI-Express인터페이스부(24)가 사용되지 않는다고 판단되면, PCI-Express클럭신호(PCI-E CLK) 및 PCI-Express인터페이스신호(PCI-E TX)가 출력되지 않도록 제어하기 위한 차단제어신호를 ICH(50)로 출력한다.
이에, ICH(50)는 상기 차단제어신호에 따라, PCI-Express클럭신호(PCI-E CLK)를 PCI-Express인터페이스부(24)로 출력하는 동작을 정지하도록 클럭신호 발생부(30)를 제어하고, PCI-Express인터페이스부(24)로 지속적으로 출력하는 PCI-Express인터페이스신호(PCI-E TX)의 출력동작을 정지한다.
또한, ICH(50)는 USB Express카드(10b)가 USB인터페이스부(22)에 접속되었음을 인식하면, USB인터페이스부(22)로 USB 클럭신호(USB CLK)를 출력하도록 클럭신호 발생부(30)를 제어하고, USB인터페이스부(22)로 USB인터페이스신호(USB D+/D-)를 출력하여, USB Express카드(10b)와 통신한다.
이에 따라, 본 발명에 따른 컴퓨터 시스템은, USB Express카드(10b)가 카드장착부(20)에 장착되어 USB인터페이스를 통해 USB Express카드(10b)와 통신하는 경우, PCI-Express카드(10a)와의 통신을 위해 지속적으로 발생하는 PCI-Express클럭신호(PCI-E CLK) 및 PCI-Express인터페이스신호(PCI-E TX)의 출력동작을 정지할 수 있다.
여기서, PCI-Express 인터페이스는, 칩간/디바이스 접속용 인터페이스인 PCI(Peripheral Component Interconnect)를 대체하는 것으로, 확장 슬롯에 부착된 디바이스들 간의 상호 접속 시스템에 있어서, PCI에 비하여 고속 통신이 가능하다. 또한 PCI-Express 인터페이스에 의하여 디바이스마다 다른 클럭으로 통신이 가능하며, 여러 디바이스들이 동시에 통신이 가능하고, 디바이스에 우선순위를 주어 통신할 수 있으며, 특히, 활선 삽발을 지원하여 PC 기동 중에 동작중인 디바이스의 설치/분리가 가능하다는 장점들이 있다.
이와 같은 구성을 가지는 컴퓨터 시스템의 제어 흐름을 도 2를 통해 설명하면 다음과 같다.
먼저, Express카드(10)가 카드장착부(20)에 장착되지 않은 경우, ICH(50)는 PCI-Express클럭신호(PCI-E CLK)를 출력하도록 클럭신호발생부(30)를 제어하고, PCI-Express인터페이스부(24)로 PCI-Express인터페이스신호(PCI-E TX)를 지속적으로 출력한다(S10). 이때, 사용자에 의해 카드장착부(20)에 Express카드(10)가 장착된다(S20). ICH(50)는 카드감지부(미도시)로부터의 USB신호(P) 입력여부에 따라 장착된 Express카드(10)가 USB인터페이스부(22)에 접속되는지를 판단한다(S30).
여기서 Express카드(10)가 USB인터페이스부(22)에 접속되는 경우는, 도 4에 도시된 바와 같이, USB인터페이스를 지원하는 USB Express카드(10b)가 카드 장착부(20)에 장착되는 상태이다. ICH(50)는 USB인터페이스부(22)에 접속된 USB Express카드(10b)로부터 USB신호(P)를 입력받는 경우, USB인터페이스부(22)로 USB 클럭신 호(USB CLK)를 출력하도록 클럭신호 발생부(30)를 제어하고, USB인터페이스부(22)로 USB인터페이스신호(USB D+/D-)를 출력하여, USB Express카드(10b)와 통신한다(S40). 이후, ICH(50)은 PCI-Express인터페이스를 위해 지속적으로 발생하는 PCI-Express클럭신호(PCI-E CLK) 및 PCI-Express인터페이스신호(PCI-E TX)의 출력동작을 정지시킨다(S50).
이처럼, PCI-Express클럭신호(PCI-E CLK) 및 PCI-Express인터페이스신호(PCI-E TX)의 출력동작을 정지시키는 단계(S50)를 좀더 상세히 설명한다. 먼저, ICH(50)는 USB인터페이스부(22)에 접속된 USB Express카드(10b)로부터 USB신호(P)를 입력받는 경우, 이를 알리기 위한 USB장착신호를 바이오스(63)로 출력한다(S52). 바이오스(63)는, ICH(50)로부터의 USB장착신호를 입력받아 PCI-Express인터페이스부(24)가 사용되지 않는다고 판단되면, 차단제어신호를 ICH(50)로 출력한다(S54). ICH(50)는 상기 차단제어신호에 따라, PCI-Express클럭신호(PCI-E CLK)를 PCI-Express인터페이스부(24)로 출력하는 동작을 정지하도록 클럭신호발생부(30)를 제어하고, PCI-Express인터페이스부(24)로 지속적으로 출력하는 PCI-Express인터페이스신호(PCI-E TX)의 출력동작을 정지한다(S56).
여기서, 상기 (S30)단계에서 Express카드(10)가 USB인터페이스부(22)에 접속되지 않은 경우, 즉 카드장착부(20)에 PCI-Express카드(10a)가 접속된 경우, ICH(50)에서 PCI-Express인터페이스신호(PCI-E TX)에 대한 응답으로서 PCI-Express인터페이스신호(PCI-E RX)가 입력되는지를 감지한다(S70). PCI-Express인터페이스신호(PCI-E RX)가 입력되는 경우, ICH(50)는 도 5에 도시된 바와 같이, PCI- Express카드(10a)가 장착부(20)에 장착되었다고 판단하고, PCI-Express카드(10a)와 통신한다(S80).
이와 같은 구성을 통해, USB인터페이스를 지원하는 Express카드가 카드 장착부(20)에 장착되고, ICH(50)가 USB인터페이스를 통해 Express카드와 통신하여 시스템의 USB디바이스(미도시)들을 제어하는 경우, ICH(50)는 PCI-Express 인터페이스를 지원하는 Express카드와의 통신을 위해 발생하는 일정한 클럭신호와 주기적인 PCI-Express 인터페이스신호의 출력을 차단하여, USB인터페이스를 지원하는 Express카드 사용 시, 불필요하게 소모하는 전원을 절감할 수 있다.
이상 설명한 바와 같이, 본 발명에 따르면, 불필요한 전원 소모를 절감할 수 있는 컴퓨터 시스템을 제공할 수 있다.

Claims (16)

  1. 컴퓨터 시스템에 있어서,
    제1 인터페이스 또는 제2 인터페이스를 가지며, 각각의 인터페이스로 상기 컴퓨터 시스템과 통신하는 외장카드와;
    상기 제1 및 제2 인터페이스를 지원하는 각 인터페이스부를 구비하고상기 외장카드가 장착되는 카드 장착부와;
    상기 제1 인터페이스를 지원하는 외장카드의 장착을 감지하기 위한 신호를 발생하는 신호 발생부와;
    상기 제2 인터페이스를 지원하는 외장카드의 장착 시, 상기 신호 발생부의 신호 출력을 차단하는 제어부를 포함하는 것을 특징으로 하는 컴퓨터 시스템.
  2. 제1항에 있어서,
    상기 신호 발생부는,
    상기 카드장착부에 장착된 상기 외장카드로 클럭신호를 출력하는 클럭신호발생부를 포함하는 것을 특징으로 하는 컴퓨터 시스템.
  3. 제2항에 있어서,
    상기 외장카드는, USB인터페이스와 PCI-Express인터페이스 중 어느 하나의 인터페이스를 통해 통신하는 Express카드이며;
    상기 제1 인터페이스는, PCI-Express인터페이스이고, 상기 제2 인터페이스는 USB인터페이스인 것을 특징으로 하는 컴퓨터 시스템.
  4. 제3항에 있어서,
    USB인터페이스를 통해 통신하는 USB Express카드가 상기 카드장착부에 장착되는지를 감지하는 카드감지부를 더 포함하고;
    상기 제어부는, 상기 카드감지부로부터의 감지신호에 기초하여, 상기 USB Express카드가 상기 카드 장착부에 장착되는 경우 상기 PCI-Express인터페이스부에 대응하는 PCI-Express클럭신호가 출력되지 않도록 상기 클럭신호발생부를 제어하는 동시에 상기 PCI-Express인터페이스부에 대응하는 PCI-Express인터페이스신호의 출력을 차단하는 것을 특징으로 하는 컴퓨터 시스템.
  5. 제4항에 있어서,
    상기 제어부는,
    상기 PCI-Express인터페이스부로 상기 PCI-Express인터페이스신호를 지속적으로 출력하며, 상기 클럭신호발생부를 제어하는 ICH(입/출력 컨트롤 허브)를 포함하는 것을 특징으로 하는 컴퓨터 시스템.
  6. 제5항에 있어서,
    상기 ICH(입/출력 컨트롤 허브)는, 상기 감지신호에 기초하여 상기 USB Express카드가 상기 카드장착부에 장착되는 경우, 상기 USB Express카드가 접속됨을 알리는 USB장착신호를 출력하고, 소정의 제어신호에 따라 상기 PCI-Express클럭신호가 출력되지 않도록 상기 클럭신호발생부를 제어하는 동시에 상기 PCI-Express인터페이스신호를 출력하지 아니하는 것을 특징으로 하는 컴퓨터 시스템.
  7. 제6항에 있어서,
    상기 제어부는,
    상기 ICH(입/출력 컨트롤 허브)로부터의 상기 USB장착신호를 입력받아 상기 PCI-Express인터페이스부가 사용되지 않는다고 판단되면, 상기 PCI-Express클럭신호와 상기 PCI-Express인터페이스신호가 출력되지 않도록 제어하기 위한 차단제어신호를 상기 ICH(입/출력 컨트롤 허브)로 출력하는 바이오스를 포함하는 것을 특징으로 하는 컴퓨터 시스템.
  8. 제7항에 있어서,
    상기 ICH(입/출력 컨트롤 허브)는,
    상기 감지신호에 기초하여 상기 USB Express카드가 상기 카드장착부에 장착되는 경우, 상기 USB인터페이스부에 대응하는 USB클럭신호가 출력되도록 상기 클럭신호발생부를 제어하는 동시에 상기 USB인터페이스부에 대응하는 USB인터페이스신호를 상기 USB Express카드로 출력하는 것을 특징으로 하는 컴퓨터 시스템.
  9. 제4항 또는 제8항에 있어서,
    상기 카드감지부는, 상기 USB인터페이스부에 마련되는 다수의 신호핀 중, 상기 USB Express카드가 상기 카드장착부에 장착되면 상기 USB Express카드로부터 입력되는 장착신호를 상기 ICH(입/출력 컨트롤 허브)로 출력하는 소정의 신호핀인 것을 특징으로 하는 컴퓨터 시스템.
  10. 제9항에 있어서,
    상기 클럭신호발생부는, 상기 ICH(입/출력 컨트롤 허브)의 제어에 따라, 상기 USB클럭신호와 상기 PCI-Express클럭신호 중 어느 하나를 출력하는 것을 특징으로 하는 컴퓨터 시스템.
  11. 제1인터페이스 및 제2 인터페이스를 지원하는 각 인터페이스부를 구비하고 상기 제1 또는 제2 인터페이스로 통신하는 외장카드가 장착되는 카드 장착부와, 상기 제1 인터페이스를 지원하는 외장카드의 장착을 감지하기 위한 신호를 발생하는 신호 발생부를 포함하는 컴퓨터 시스템의 제어방법에 있어서,
    상기 외장카드가 상기 카드장착부에 장착되는 단계와;
    상기 제2 인터페이스를 지원하는 외장카드가 상기 제2인터페이스부에 접속되었는지 여부를 감지하는 단계와;
    상기 제2인터페이스를 지원하는 외장카드가 장착되는 경우, 상기 신호 발생부의 신호 출력을 차단하는 단계를 포함하는 것을 특징으로 하는 컴퓨터 시스템의 제 어방법.
  12. 제11항에 있어서,
    상기 외장카드는, USB인터페이스와 PCI-Express인터페이스 중 어느 하나의 인터페이스를 통해 통신하는 Express카드이며;
    상기 제1 인터페이스는, PCI-Express인터페이스이고, 상기 제2 인터페이스는 USB인터페이스인 것을 특징으로 하는 컴퓨터 시스템의 제어방법.
  13. 제 12항에 있어서,
    상기 감지하는 단계는, USB인터페이스를 통해 통신하는 USB Express카드가 상기 카드장착부의 상기 USB인터페이스부에 접속되는지를 감지하는 단계인 것을 특징으로 하는 컴퓨터 시스템의 제어방법.
  14. 제13항에 있어서,
    상기 신호발생부는, USB클럭신호와 PCI-Express클럭신호 중 어느 하나를 상기 카드장착부에 장착된 상기 외장카드로 출력하는 클럭신호발생부를 포함하고;
    상기 클럭신호발생부를 제어하며, PCI-Express인터페이스신호를 상기 PCI-Express인터페이스부로 지속적으로 출력하는 ICH(입/출력 컨트롤 허브)와; 바이오스를 더 포함하며;
    상기 신호 발생부의 신호 출력을 차단하는 단계는,
    상기 ICH(입/출력 컨트롤 허브)가, 상기 감지결과 상기 USB Express카드가 카드장착부에 장착되는 경우, USB장착신호를 상기 바이오스로 출력하는 단계와,
    상기 바이오스가, 상기 USB장착신호를 입력받아 상기 PCI-Express인터페이스부가 사용되지 않는다고 판단되면, 차단제어신호를 상기 ICH(입/출력 컨트롤 허브)로 출력하는 단계를 포함하는 것을 특징으로 하는 컴퓨터 시스템의 제어방법.
  15. 제 14항에 있어서,
    상기 신호 발생부의 신호 출력을 차단하는 단계는,
    상기 ICH(입/출력 컨트롤 허브)가, 차단제어신호에 따라 상기 클럭신호발생부를 제어하여 PCI-Express클럭신호를 출력하지 않도록 하는 단계와,
    상기 ICH(입/출력 컨트롤 허브)가, 상기 PCI-Express인터페이스신호를 출력하지 아니하는 단계를 포함하는 것을 특징으로 하는 컴퓨터시스템의 제어방법.
  16. 제15항에 있어서,
    상기 감지결과 상기 USB Express카드가 카드장착부에 장착되는 경우, 상기 ICH(입/출력 컨트롤 허브)가, USB클럭신호를 출력하도록 상기 클럭신호발생부를 제어하는 단계와, 상기 ICH(입/출력 컨트롤 허브)가 상기 USB인터페이스신호를 출력하는 단계를 포함하는 것을 특징으로 하는 컴퓨터 시스템.
KR1020050030467A 2004-06-11 2005-04-12 컴퓨터 시스템 및 컴퓨터 시스템의 제어방법 KR100630934B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US11/144,733 US20050278469A1 (en) 2004-06-11 2005-06-06 Computer system and control method of the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20040043216 2004-06-11
KR1020040043216 2004-06-11

Publications (2)

Publication Number Publication Date
KR20060045635A true KR20060045635A (ko) 2006-05-17
KR100630934B1 KR100630934B1 (ko) 2006-10-02

Family

ID=35581352

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050030467A KR100630934B1 (ko) 2004-06-11 2005-04-12 컴퓨터 시스템 및 컴퓨터 시스템의 제어방법

Country Status (2)

Country Link
KR (1) KR100630934B1 (ko)
CN (1) CN100356297C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100855089B1 (ko) * 2006-12-01 2008-08-29 윤동구 복수개의 인터페이스를 가지는 컴퓨터용 확장 카드

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09319669A (ja) * 1996-05-30 1997-12-12 Mitsubishi Electric Corp Pcカードシステム装置
JP3188840B2 (ja) * 1996-06-14 2001-07-16 インターナショナル・ビジネス・マシーンズ・コーポレ−ション コンピュータ・システムに用いられる周辺装置及びその制御方法
JPH1173247A (ja) * 1997-06-27 1999-03-16 Canon Inc I/oカード、電子機器、電子システム及び電子機器の立ち上げ方法
CN1292322C (zh) * 2002-05-15 2006-12-27 希旺科技股份有限公司 具有多重输出入接口的电子周边卡
US7365454B2 (en) 2003-02-11 2008-04-29 O2Micro International Limited Enhanced power switch device enabling modular USB PC cards

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100855089B1 (ko) * 2006-12-01 2008-08-29 윤동구 복수개의 인터페이스를 가지는 컴퓨터용 확장 카드

Also Published As

Publication number Publication date
CN100356297C (zh) 2007-12-19
KR100630934B1 (ko) 2006-10-02
CN1707402A (zh) 2005-12-14

Similar Documents

Publication Publication Date Title
CN107341124B (zh) 用于支持SRIS的PCIe装置
US7447822B2 (en) Hot-plug control system and method
KR100881774B1 (ko) 전압 레벨이 프로세서에 의해 제어되는 시스템에 있어서 결정론적인 파워온 전압을 제공하는 방법 및 장치
EP2249227A1 (en) Interface device for host device, interface device for slave device, host device, slave device, communication system and interace voltage switching method
US8200852B2 (en) Multi-mode dongle for peripheral devices and associated methods
EP3367538B1 (en) Smart power supply management for high standby power system
KR20170018428A (ko) 호스트 기기 및 확장성 디바이스
CN108228509B (zh) 一种usb接口切换装置和电子设备
CN110444156B (zh) 显示装置及其驱动器
JP2006319316A (ja) 複数の機能を制御するための単一ピン
US20090132798A1 (en) Electronic device and method for resuming from suspend-to-memory state thereof
JP5166927B2 (ja) 処理装置
US7900030B2 (en) Method for determining a rebooting action of a computer system and related computer system
KR100687925B1 (ko) 컴퓨터 시스템
JPH11102253A (ja) ペン入力情報処理装置、ペン入力情報処理装置の制御回路及びペン入力情報処理装置の制御方法
US20080235428A1 (en) Method and system for dynamic switching between multiplexed interfaces
US20050278469A1 (en) Computer system and control method of the same
US20130132740A1 (en) Power Control for Memory Devices
EP2336844A1 (en) A method of choosing a functioning mode of an integrated circuit device and relative device
KR100630934B1 (ko) 컴퓨터 시스템 및 컴퓨터 시스템의 제어방법
KR20230023781A (ko) 호스트 장치 및 메모리 시스템
EP1323049A2 (en) A system and method for hot swapping daughtercards in high availability computer systems
KR20170045058A (ko) 수신회로 및 수신회로를 포함하는 전자 장치
CN113805826B (zh) 基于国产平台的集显与独显切换的国产化方法
CN111338460B (zh) 电子装置以及供电方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee