CN111338460B - 电子装置以及供电方法 - Google Patents

电子装置以及供电方法 Download PDF

Info

Publication number
CN111338460B
CN111338460B CN201911306872.XA CN201911306872A CN111338460B CN 111338460 B CN111338460 B CN 111338460B CN 201911306872 A CN201911306872 A CN 201911306872A CN 111338460 B CN111338460 B CN 111338460B
Authority
CN
China
Prior art keywords
signal
clock
functional unit
power supply
electronic device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911306872.XA
Other languages
English (en)
Other versions
CN111338460A (zh
Inventor
张恒恺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nuvoton Technology Corp
Original Assignee
Nuvoton Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nuvoton Technology Corp filed Critical Nuvoton Technology Corp
Publication of CN111338460A publication Critical patent/CN111338460A/zh
Application granted granted Critical
Publication of CN111338460B publication Critical patent/CN111338460B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/06Clock generators producing several clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

一种电子装置以及供电方法,所述电子装置包括:控制器、时钟产生器、第一操作接口以及第一功能单元。控制器先产生第一时钟使能信号,再产生第一操作指令。时钟产生器根据第一时钟使能信号,产生第一时钟。第一操作接口根据第一时钟产生第一供电信号,并将第一操作指令转译为第一操作信号。第一功能单元根据第一供电信号而使能,并根据第一操作信号而动作。

Description

电子装置以及供电方法
技术领域
本发明涉及一种电子装置及其供电方法,特别涉及一种依序对功能单元进行供电的电子装置及其供电方法。
背景技术
电子装置中往往具有多个功能单元,当电子装置开机或是从休眠模式恢复工作时,若是电子装置内部所有的单元同时上电的话,势必将造成供应电压上产生巨大的涌浪电流(inrush current)。
若是没有立即需要操作的功能单元也同时供电的话,等待操作指令的功能单元也将耗损不必要的电源。然而,因为电子装置的复杂度日趋复杂,所以我们有需要针对供电方法进行优化,以提升供应电压的稳定性,并且降低电子装置的功率损耗。
发明内容
有鉴于此,本发明提出一种电子装置,包括:一控制器、一时钟产生器、一第一操作接口以及一第一功能单元。所述控制器产生一第一操作指令以及一第一时钟使能信号。所述时钟产生器根据所述第一时钟使能信号,产生一第一时钟。所述第一操作接口根据所述第一时钟产生一第一供电信号,并将所述第一操作指令转译为一第一操作信号。所述第一功能单元根据所述第一供电信号而使能,并根据所述第一操作信号而动作。
根据本发明的一实施例,所述第一功能单元还包括:一第一内部功能电路以及一第二内部功能电路。所述第一内部功能电路根据所述第一供电信号而使能,其中当所述第一内部功能电路根据所述第一操作信号而动作时,产生一内部使能信号。第二内部功能电路根据所述内部使能信号而使能。
根据本发明的一实施例,所述控制器还产生一第二操作指令以及一第二时钟使能信号,所述时钟产生器更根据所述第二时钟使能信号而产生一第二时钟,其中所述电子装置还包括一第二操作接口以及一第二功能单元。所述第二操作接口耦接至上述汇流排,并根据所述第二时钟产生一第二供电信号,并将所述第二操作指令转译为一第二操作信号。所述第二功能单元根据所述第二供电信号而使能,并根据所述第二操作信号而动作。
根据本发明的一实施例,当所述电子装置根据一上电信号而使能时,所述控制器、所述时钟产生器、所述第一操作接口以及所述第二操作接口同时接受一供应电压的供电,其中当所述第一功能单元根据所述第一供电信号而使能时,所述第一功能单元由所述供应电压供电,其中当所述第二功能单元根据所述第二供电信号而使能时,所述第二功能单元由所述供应电压供电。
根据本发明的一实施例,电子装置更包括一汇流排。所述汇流排耦接至所述控制器、所述时钟产生器、所述第一操作接口以及所述第二操作接口之间,用以将所述第一操作指令以及所述第一时钟传输至所述第一操作接口,以及将所述第二操作指令以及所述第二时钟传输致所述第二操作接口。
根据本发明的一实施例,所述第一操作接口以及所述第二操作接口中任一者还包括:一指令转译器、一边缘检测器、一计时器以及一逻辑门。所述指令转译器用以将所述第一操作指令或所述第二操作指令转译为所述第一操作信号或所述第二操作信号。所述边缘检测器用以检测所述第一时钟或所述第二时钟之一的信号边缘而产生所述第一供电信号或所述第二供电信号,其中所述第一功能单元或所述第二功能单元使能完成时发出一第一就绪信号或一第二就绪信号。所述计时器用以计数一既定时间而产生一计数信号。所述逻辑门对所述计数信号以及所述第一就绪信号进行逻辑运算而产生一第一硬件信号,或对所述计数信号以及所述第二就绪信号进行逻辑运算而产生一第二硬件信号,其中所述控制器根据所述第一硬件信号,发出所述第一操作指令,其中所述控制器根据所述第二硬件信号,发出所述第二操作指令。
本发明还提出一种供电方法,适用于一电子装置,其中所述电子装置包括一第一功能单元,所述供电方法包括:产生一第一时钟;根据所述第一时钟,使能所述第一功能单元;以及操作所述第一功能单元。
根据本发明的一实施例,所述第一功能单元还包括一第一内部功能电路以及一第二内部功能电路,其中所述根据所述第一时钟使能所述第一功能单元的步骤还包括:根据所述第一时钟,使能所述第一内部功能电路;以及当操作所述第一内部功能电路时,使能所述第二内部功能电路。
根据本发明的另一实施例,所述第二电子装置还包括一第二功能单元,所述供电方法还包括:产生一第二时钟;根据所述第二时钟,使能所述第二功能单元;以及操作所述第二功能单元。
根据本发明的一实施例,所述电子装置由一供应电压供电,其中当根据所述第一供电信号而使能所述第一功能单元时,利用所述供应电压对所述第一功能单元供电,其中当根据所述第二供电信号而使能所述第二功能单元时,利用所述供应电压对所述第二功能单元供电。
根据本发明的一实施例,所述根据所述第一时钟使能所述第一功能单元的步骤还包括:检测所述第一时钟的信号边缘;当检测到所述第一时钟的信号边缘时,利用一供应电压对所述第一功能单元供电;计数一既定时间;以及当所述第一功能单元使能完成且所述既定时间计数完成时,发出所述第一操作指令。
附图说明
图1是根据本发明一实施例所述的电子装置的方块图。
图2是根据本发明另一实施例所述的电子装置的方块图。
图3是根据本发明一实施例所述的操作接口的方块图。
图4是根据本发明另一实施例所述的操作接口的方块图。
图5是根据本发明一实施例所述的供电方法的流程图。
符号说明:
100、200 电子装置
110、210 控制器
120、220 时钟产生器
130、230、30 汇流排
141、240 第一操作接口
142 第二操作接口
151、250 第一功能单元
152 第二功能单元
10 电源开关
50、60功能单元
51电源开关
251、61第一内部功能电路
252、62第二内部功能电路
300、400操作接口
310、410指令转译器
320、420边缘检测器
330、430计时器
340逻辑门
440第一逻辑门
450第二逻辑门
SPO上电信号
VDD供应电压
VDDI内部供应电压
INS1第一操作指令
INS2第二操作指令
SCN1第一时钟使能信号
SCN2第二时钟使能信号
CLK1第一时钟
CLK2第二时钟
EN供电信号
EN1第一供电信号
EN2第二供电信号
ENI内部使能信号
SOP1第一操作信号
SOP2第二操作信号
SOP操作信号
INS操作指令
CLK时钟
SR就绪信号
SR1第一就绪信号
SR2第二就绪信号
ST计数信号
SH硬件信号
SH1第一硬件就绪信号
SH2第二硬件就绪信号
S1~S4步骤流程
具体实施方式
以下说明为本发明的实施例。其目的是要举例说明本发明一般性的原则,不应视为对本发明的限制,本发明的范围当以申请专利范围所界定者为准。
值得注意的是,以下揭露的内容可提供多个用以实践本发明不同特点的实施例或范例。以下所述特殊的元件范例与安排仅用以简单扼要地阐述本发明的精神,并非用以限定本发明的范围。此外,以下说明书可能在多个范例中重复使用相同的元件符号或文字。然而,重复使用的目的仅为了提供简化并清楚的说明,并非用以限定多个以下所讨论实施例和/或配置之间的关系。此外,以下说明书所述一个特征连接至、耦接至以和/或形成于另一特征之上等的描述,实际可包含多个不同的实施例,包括该等特征直接接触,或者包含其它额外的特征形成于该等特征之间等等,使得该等特征并非直接接触。
图1是根据本发明一实施例所述的电子装置的方块图。如图1所示,电子装置100包括控制器110、时钟产生器120、汇流排130、第一操作接口141、第二操作接口142、第一功能单元151以及第二功能单元152。根据本发明一实施例,当接收到上电信号SPO时,供应电压VDD透过电源开关10而对电子装置100进行供电,并产生内部供应电压VDDI。
控制器110用以产生第一操作指令INS1、第二操作指令INS2、第一时钟使能信号SCN1以及第二时钟使能信号SCN2。时钟产生器120根据控制器110所产生的第一时钟使能信号SCN1而产生第一时钟CLK1,并且根据第二时钟使能信号SCN2而产生第二时钟CLK2。根据本发明一实施例,控制器110为一中央处理器。
汇流排130耦接至控制器110以及时钟产生器120,用以传输控制器110所产生的第一操作指令INS1以及第二操作指令INS2、时钟产生器120所产生的第一时钟CLK1以及第二时钟CLK2至对应的功能单元。
根据本发明一实施例,当电子装置100上电后经内部供应电压VDDI供电时,第一操作接口141以及第二操作接口142随即接收内部供应电压VDDI的供电(图1并未显示)。当第一操作接口141经汇流排130接收到第一时钟CLK1时,第一操作接口141随即根据第一时钟CLK1而产生第一供电信号EN1。第一操作接口141还接收来自汇流排130之第一操作指令INS1,且将第一操作指令INS1转译为第一操作信号SOP1。
第一功能单元151根据第一供电信号EN1而使能,并根据第一操作接口141所转译的第一操作信号SOP1而进行对应的动作。根据本发明一实施例,当第一功能单元151根据第一供电信号EN1而使能时,代表第一功能单元151接受内部供应电压VDDI的供电(图1并未显示),也可视为供应电压VDD对第一功能单元151进行供电。
当第二操作接口142经汇流排130接收到第二时钟CLK2时,第二操作接口142根据第二时钟CLK2而产生第二供电信号EN2。第二操作接口142还接收来自汇流排130的第二操作指令INS2,且将第二操作指令INS2转译为第二操作信号SOP2。
第二功能单元152根据第二供电信号EN2而使能,并根据第二操作接口142所转译的第二操作信号SOP2而进行动作。根据本发明一实施例,当第二功能单元152根据第二供电信号EN2而使能时,代表第二功能单元152接受内部供应电压VDDI的供电(图1并未显示),也可视为供应电压VDD对第二功能单元152进行供电。
根据本发明一些实施例,第一功能单元151和/或第二功能单元152可为静态随机存取记忆体。根据本发明另一些实施例,第一功能单元151和/或第二功能单元152可为传输模组,如通用非同步收发传输器(Universal Asynchronous Receiver/Transmitter,UART)以及以太网络模组等等。根据本发明又一实施例,第一功能单元151和/或第二功能单元152可为马达驱动器。根据本发明其他实施例,第一功能单元151以及第二功能单元152可为目前已知或未知的功能电路及其组合。
根据本发明一实施例,当控制器110需要使用第一功能单元151和/或第二功能单元152时,控制器110会先利用第一时钟使能信号SCN1和/或第二时钟使能信号SCN2控制时钟产生器120产生第一时钟CLK1和/或第二时钟CLK2,待第一功能单元151和/或第二功能单元152使能完成后,再发出第一操作指令INS1或第二操作指令INS2控制第一功能单元151和/或第二功能单元152进行对应的动作。
根据本发明另一实施例,控制器110可同时发出第一操作指令INS1、第二操作指令INS2、第一时钟使能信号SCN1以及第二时钟使能信号SCN2,当第一功能单元151和/或第二功能单元152使能完成后,第一功能单元151和/或第二功能单元152再分别根据第一操作指令INS1和/或第二操作指令INS2进行对应的动作。
根据本发明另一实施例,控制器110先发出第一时钟使能信号SCN1以及第二时钟使能信号SCN2后,再发出第一操作指令INS1以及第二操作指令INS2。当第一功能单元151和/或第二功能单元152根据第一时钟使能信号SCN1和/或第二时钟使能信号SCN2而使能完成后,分别根据第一操作指令INS1和/或第二操作指令INS2进行对应的动作。
根据本发明一实施例,当控制器110并未控制时钟产生器120产生对应第一时钟CLK1和/或第二时钟CLK2时,代表控制器110并未对第一功能单元151和/或第二功能单元152进行操作,因此第一功能单元151和/或第二功能单元152在控制器110并未操作时未使能,有助于降低功率损耗,并且避免所有功能单元同时使能时供应电压VDD而产生涌浪电流的问题。
根据本发明其他实施例,电子装置100也可包括一个或多数个功能单元,其中图1仅以二个功能单元作为说明解释本发明目的,并非以任何形式限定于此。
图2是根据本发明另一实施例所述的电子装置的方块图。如图2所示,电子装置200包括控制器210、时钟产生器220、汇流排230、第一操作接口240以及第一功能单元250,其中控制器210、时钟产生器220、汇流排230以及第一操作接口240分别对应至图1的控制器110、时钟产生器120、汇流排130以及第一操作接口141,在此不再赘述。
如图2所示,第一功能单元250包括第一内部功能电路251以及第二内部功能电路252。根据本发明一实施例,当控制器210需要控制第一功能单元250进行对应的动作时,控制器210会先利用第一时钟使能信号SCN1控制时钟产生器220产生第一时钟CLK1。第一操作接口240会根据第一时钟CLK1而产生第一供电信号EN1,使得第一内部功能电路251根据第一供电信号EN1而使能。此时,第二内部功能电路252仍处于失能状态。
当第一内部功能电路251根据第一操作接口240所转译的第一操作信号SOP1而进行动作时,第一内部功能电路251会发出内部使能信号ENI,使得第二内部功能电路252根据内部使能信号ENI而使能。当第二内部功能电路252使能完成时,第二内部功能电路252根据第一操作信号SOP1,进行对应的动作。
根据本发明一实施例,当第一内部功能电路251根据第一供电信号EN1而使能成功且接收到第一操作信号SOP1时,同时改变第一内部功能电路251内部暂存器(图2并未显示)的逻辑状态,第一内部功能电路251根据内部暂存器的逻辑状态,产生内部使能信号ENI,用以使能第二内部功能电路252。
根据本发明另一实施例,控制器210可发出第一操作指令INS1以及第三操作指令(图2中并未显示),用以分别控制第一内部功能电路251以及第二内部功能电路252进行对应的动作,其中第一操作接口240将第一操作指令INS1以及第三操作指令(图2中并未显示)转译为第一操作信号SOP1以及第三操作信号(图2中并未显示)。
当第一内部功能电路251根据第一操作信号SOP1执行对应的动作时,第一内部功能电路251产生内部使能信号ENI。根据本发明一实施例,第一内部功能电路251在解码第一操作信号SOP1的同时,产生内部使能信号ENI。根据本发明另一实施例,第一内部功能电路251在解码第一操作信号SOP1之后,产生内部使能信号ENI。
当第二内部功能电路252根据内部使能信号ENI而使能完成时,第二内部功能电路252根据第三操作信号(图2中并未显示)而执行对应的动作。
根据本发明一实施例,当第一内部功能电路251和/或第二内部功能电路252使能时,内部供应电压VDDI是对第一内部功能电路251和/或第二内部功能电路252进行供电,亦可视为供应电压VDD对第一内部功能电路251和/或第二内部功能电路252进行供电。
根据本发明的其他实施例,第一功能单元250可包括多个内部功能电路,在此仅以二个内部功能电路进行说明解释,并非以任何形式限定于此。
由于第一功能单元250中的第一内部功能电路251以及第二内部功能电路252顺序使能,使得供应电压VDD因电子装置中所有单元同时使能而造成的涌浪电流问题得以进一步缓解与降低。
图3是根据本发明之一实施例所述的操作接口的方块图。根据本发明一实施例,图3所示的操作接口300对应至图1的第一操作接口141以及第二操作接口142,图3所示汇流排30对应至图1的汇流排130,图3所示的功能单元50对应至图1的第一功能单元151以及第二功能单元152。
如图3所示,操作接口300包括指令转译器310、边缘检测器320、计时器330以及逻辑门340,其中操作接口300接收汇流排30传送的操作指令INS以及时钟CLK,并且产生供电信号EN以及操作信号SOP以控制功能单元50。
根据本发明一实施例,图3的操作指令INS对应至图1的第一操作指令INS1和/或第二操作指令INS2。根据本发明一实施例,图3的时钟CLK对应至图1的第一时钟CLK1和/或第二时钟CLK2。
指令转译器310用以将自汇流排30接收到的操作指令INS,转译为操作信号SOP。根据本发明一实施例,图3的操作信号SOP对应至图1的第一操作信号SOP1和/或第二操作信号SOP2。
边缘检测器320用以自汇流排30检测时钟CLK的信号边缘而产生供电信号EN,使得内部电源开关51导通而使能功能单元50,功能单元50因而接受内部供应电压VDDI的供电。根据本发明一实施例,图3的供电信号EN对应至图1的第一供电信号EN1和/或第二供电信号EN2。
根据本发明一实施例,边缘检测器320检测时钟CLK的下降缘而产生供电信号EN。亦即,当边缘检测器320检测时钟CLK由高逻辑位准转变为低逻辑位准时,发出供电信号EN。根据本发明的另一实施例,边缘检测器320检测时钟CLK的上升缘而产生供电信号EN。亦即,当边缘检测器320检测时钟CLK由低逻辑位准转变为高逻辑位准时,发出供电信号EN。
根据本发明一实施例,当功能单元50使能完成时,功能单元50发出就绪信号SR。根据本发明一实施例,功能单元50对应至图1的第一功能单元151以及第二功能单元152。当第一功能单元151使能完成时,发出第一就绪信号(图1并未显示),当第二功能单元152使能完成时,发出第二就绪信号(图1并未显示)。
计时器330用以计数既定时间,而产生计数信号ST。根据本发明一实施例,计时器330可根据编辑信号(图3并未显示)而调整计时器330所计数的既定时间。逻辑门340用以对计数信号ST以及就绪信号SR进行逻辑运算,而产生硬件信号SH。根据本发明一实施例,逻辑门340为与门(AND gate)。
根据本发明一实施例,当第一功能单元151使能完成而发出第一就绪信号时,第一操作接口141根据计数信号ST以及第一功能单元151所产生的第一就绪信号,产生第一硬件信号;当第二功能单元152使能完成而发出第二就绪信号时,第二操作接口142根据计数信号ST以及第二功能单元152所产生的第二就绪信号,产生第二硬件信号。
根据本发明一实施例,控制器110分别根据图1的第一操作接口141和/或第二操作接口142所发出之第一硬件信号和/或第二硬件信号,而发出第一操作指令INS1和/或第二操作指令INS2。
图4是本发明另一实施例所述的操作接口的方块图。根据本发明一实施例,图4所示发操作接口400对应至图2的第一操作接口240,图4所示的汇流排30对应至图2的汇流排230,图4所示的功能单元60对应至图2的第一功能单元250。
如图4所示,操作接口400包括指令转译器410、边缘检测器420、计时器430、第一逻辑门440以及第二逻辑门450,其中将图4的操作接口400与图3的操作接口300相比较,操作接口400包括第一逻辑门440以及第二逻辑门450,其余皆与操作接口300相同,在此不再赘述。
功能单元60包括第一内部功能电路61以及第二内部功能电路62,其中第一内部功能电路61以及第二内部功能电路62分别对应至图2的第一内部功能电路251以及第二内部功能电路252。
根据本发明一实施例,当边缘检测器420自汇流排30检测时钟信号CLK的信号边缘时,产生供电信号EN,使得内部电源开关51导通而使能第一内部功能电路61,第一内部功能电路61因而接受内部供应电压VDDI的供电。根据本发明一实施例,图4的供电信号EN对应至图2的第一供电信号EN1。
当第一内部功能电路61使能完成时,第一内部功能电路61发出第一就绪信号SR1。第一逻辑门440随即根据计时器430所产生的计数信号ST以及第一就绪信号SR1,产生第一硬件就绪信号SH1。
当第一内部功能电路61根据汇流排30所传送的操作指令INS而动作时,第一内部功能电路61随即产生内部使能信号ENI,用以使能第二内部功能电路62。根据本发明一实施例,图4的操作指令INS对应至图2的第一操作指令INS1。
当第二内部功能电路62使能完成时,第二内部功能电路62发出第二就绪信号SR2。第二逻辑门450随即根据计时器430所产生的计数信号ST以及第二就绪信号SR2,产生第二硬件就绪信号SH2。根据本发明一实施例,第一逻辑门440以及第二逻辑门450为与门(ANDgate)。
根据本发明一实施例,图2的控制器210根据第一硬件就绪信号SH1以及第二硬件就绪信号SH2,而利用第一操作指令INS1分别控制第一内部功能电路251以及第二内部功能电路252的动作。根据本发明另一实施例,控制器210可于第一硬件就绪信号SH1以及第二硬件就绪信号SH2前即发出第一操作指令INS1。当第一硬件就绪信号SH1发出时,第一内部功能电路251再根据第一操作指令INS1,执行对应的动作;当第二硬件就绪信号SH2发出时,第二内部功能电路252再根据第一操作指令INS1,执行对应的动作。
根据本发明另一实施例,控制器210可发出第一操作指令INS1以及第三操作指令(图2中并未显示),用以分别控制第一内部功能电路251以及第二内部功能电路252进行对应的动作。当第一硬件就绪信号SH1发出时,第一内部功能电路251再根据第一操作指令INS1,执行对应的动作;当第二硬件就绪信号SH2发出时,第二内部功能电路252再根据第三操作指令(图2中并未显示),执行对应的动作。
根据本发明另一实施例,图4的操作接口400可对第一硬件就绪信号SH1以及第二硬件就绪信号SH2进行逻辑运算而产生整合硬件就绪信号(图2中并未显示)。当控制器210接收到整合硬件就绪信号时,代表第一内部功能电路251以及第二内部功能电路252皆已使能完成。
图5是显示根据本发明一实施例所述的供电方法的流程图。以下针对图5所示流程图的叙述,将搭配图1以及图2,以利详细说明。
首先,对图1的电子装置100或图2的电子装置200进行供电(步骤S1)。如图1以及图2所示,供应电压VDD根据上电信号,而对SPO电子装置100以及电子装置200进行供电。
当需要操作功能单元执行对应的动作时,产生对应的时钟(步骤S2)。根据本发明一实施例,如图1所示,当控制器110需要操作第一功能单元151时,产生第一时钟CLK1;当控制器需要操作第二功能单元152,产生第二时钟CLK2。根据本发明另一实施例,如图2所示,当控制器210需要操作第一功能单元250时,产生第一时钟CLK1。
接着,根据产生的时钟,使能对应的功能单元(步骤S3)。根据本发明一实施例,如图1所示,第一操作接口141根据第一时钟CLK1,使能第一功能单元151;第二操作接口142根据第二时钟CLK2,使能第二功能单元152。根据本发明另一实施例,如图2所示,第一操作接口240根据第一时钟CLK1,使能第一功能单元250中之第一内部功能电路251。
随后,发出操作指令操作功能单元(步骤S4)。根据本发明一实施例,如图1所示,控制器110发出第一操作指令INS1和/或第二操作指令INS2,控制第一功能单元151和/或第二功能单元152执行对应的动作。根据本发明另一实施例,如图2所示,控制器210发出第一操作指令INS1,控制第一内部功能电路251以及第二内部功能电路252执行对应的动作。根据本发明另一实施例,控制器210发出第一操作指令INS1以及第三操作指令(图2中并未显示),控制第一功能单元151以及第二功能单元152执行对应的动作。
本发明提出了具有自动上电功能的电子装置及其供电方法,使得电子装置中尚未使用的功能单元能够在被操作之前一瞬间上电,以利节省功率损耗并减少供应电压上发生涌浪电流的现象。甚至功能单元能够如图2所示分成多个内部功能电路,并且根据内部功能电路被操作之顺序依序上电,以利进一步降低不必要的功率损耗,并且降低供应电流上发生涌浪电流的现象以及程度。
以上所述为实施例的概述特征。所属技术领域中的普通技术人员应可以轻而易举地利用本发明为基础设计或调整以实行相同的目的和/或达成此处介绍的实施例的相同优点。所属技术领域中的普通技术人员也应了解相同的配置不应背离本创作的精神与范围,在不背离本创作的精神与范围下他们可做出各种改变、取代和交替。说明性的方法仅表示示范性的步骤,但这些步骤并不一定要以所表示的顺序执行。可另外加入、取代、改变顺序和/或消除步骤以视情况而作调整,并与所揭露的实施例精神和范围一致。

Claims (10)

1.一种电子装置,其特征在于,包括:
一控制器,产生一第一操作指令以及一第一时钟使能信号;
一时钟产生器,根据所述第一时钟使能信号,产生一第一时钟;
一第一操作接口,侦测所述第一时钟的信号边缘以产生一第一供电信号,并将所述第一操作指令转译为一第一操作信号;以及
一第一功能单元,根据所述第一供电信号而使能,并根据所述第一操作信号而动作。
2.如权利要求1所述电子装置,其特征在于,所述第一功能单元还包括:
一第一内部功能电路,根据所述第一供电信号而使能,其中当所述第一内部功能电路根据所述第一操作信号而动作时,产生一内部使能信号;以及
一第二内部功能电路,根据所述内部使能信号而使能。
3.如权利要求1所述电子装置,其特征在于,
所述控制器还产生一第二操作指令以及一第二时钟使能信号,所述时钟产生器还根据所述第二时钟使能信号而产生一第二时钟,其中所述电子装置还包括:
一第二操作接口,耦接至汇流排,根据所述第二时钟产生一第二供电信号,并将所述第二操作指令转译为一第二操作信号;以及
一第二功能单元,根据所述第二供电信号而使能,并根据所述第二操作信号而动作。
4.如权利要求3所述电子装置,其特征在于,
当所述电子装置根据一上电信号而使能时,所述控制器、所述时钟产生器、所述第一操作接口以及所述第二操作接口同时接受一供应电压的供电,
其中当所述第一功能单元根据所述第一供电信号而使能时,所述第一功能单元由所述供应电压供电,其中当所述第二功能单元根据所述第二供电信号而使能时,所述第二功能单元由所述供应电压供电。
5.如权利要求3所述电子装置,其特征在于,还包括:
一汇流排,耦接至所述控制器、所述时钟产生器、所述第一操作接口以及所述第二操作接口之间,用以将所述第一操作指令以及所述第一时钟传输至所述第一操作接口,以及将所述第二操作指令以及所述第二时钟传输至所述第二操作接口。
6.如权利要求5所述电子装置,其特征在于,
所述第一操作接口以及所述第二操作接口中的任一者包括:
一指令转译器,用以将所述第一操作指令或所述第二操作指令转译为所述第一操作信号或所述第二操作信号;
一边缘检测器,用以检测所述第一时钟或所述第二时钟的信号边缘而产生所述第一供电信号或所述第二供电信号,其中所述第一功能单元或所述第二功能单元使能完成时发出一第一就绪信号或一第二就绪信号;
一计时器,用以计数一既定时间而产生一计数信号;以及,
一逻辑门,对所述计数信号以及所述第一就绪信号进行逻辑运算而产生一第一硬件信号,或对所述计数信号以及所述第二就绪信号进行逻辑运算而产生一第二硬件信号,其中所述控制器根据所述第一硬件信号,发出所述第一操作指令,其中所述控制器根据所述第二硬件信号,发出所述第二操作指令。
7.一种供电方法,适用于一电子装置,其中所述电子装置包括一第一功能单元,其特征在于,所述供电方法包括:
产生一第一时钟;
侦测所述第一时钟的信号边缘以使能所述第一功能单元,其中所述根据所述第一时钟使能所述第一功能单元的步骤还包括:
侦测所述第一时钟的信号边缘;
利用一第一操作接口,侦测所述第一时钟的信号边缘以产生一第一供电信号且将第一操作指令转译为一第一操作信号;以及
根据所述第一供电信号而使能所述第一功能单元;以及
根据所述第一操作信号,操作所述第一功能单元。
8.如权利要求7所述供电方法,其特征在于,
其中所述第一功能单元还包括一第一内部功能电路以及一第二内部功能电路,其中所述根据所述第一时钟使能所述第一功能单元的步骤还包括:
根据所述第一时钟,使能所述第一内部功能电路;以及,
当操作所述第一内部功能电路时,使能所述第二内部功能电路。
9.如权利要求7所述供电方法,其特征在于,
其中所述电子装置还包括一第二功能单元,所述供电方法还包括:
产生一第二时钟;
根据所述第二时钟,使能所述第二功能单元;以及,
操作所述第二功能单元。
10.如权利要求7所述供电方法,其特征在于,
其中所述根据所述第一时钟使能所述第一功能单元的步骤还包括:
检测所述第一时钟的信号边缘;
当检测到所述第一时钟的信号边缘时,利用一供应电压对所述第一功能单元供电;
计数一既定时间;以及,
当所述第一功能单元使能完成且所述既定时间计数完成时,发出第一操作指令。
CN201911306872.XA 2018-12-18 2019-12-18 电子装置以及供电方法 Active CN111338460B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW107145548 2018-12-18
TW107145548A TWI744581B (zh) 2018-12-18 2018-12-18 電子裝置以及供電方法

Publications (2)

Publication Number Publication Date
CN111338460A CN111338460A (zh) 2020-06-26
CN111338460B true CN111338460B (zh) 2022-10-18

Family

ID=71072534

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911306872.XA Active CN111338460B (zh) 2018-12-18 2019-12-18 电子装置以及供电方法

Country Status (3)

Country Link
US (1) US11927980B2 (zh)
CN (1) CN111338460B (zh)
TW (1) TWI744581B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI744581B (zh) * 2018-12-18 2021-11-01 新唐科技股份有限公司 電子裝置以及供電方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002196732A (ja) * 2000-04-27 2002-07-12 Toshiba Corp 表示装置、画像制御半導体装置、および表示装置の駆動方法
US7176870B2 (en) * 2001-12-27 2007-02-13 Renesas Technology Corp. Display drive control circuit
CN2488219Y (zh) * 2001-05-11 2002-04-24 德观电子(上海)有限公司 信息设备电力平台
US7176864B2 (en) * 2001-09-28 2007-02-13 Sony Corporation Display memory, driver circuit, display, and cellular information apparatus
JP2010511942A (ja) * 2006-12-01 2010-04-15 ザ・リージェンツ・オブ・ザ・ユニバーシティ・オブ・ミシガン 共鳴クロックされたシステムのためのクロック分配ネットワークアーキテクチャ
JP4774000B2 (ja) * 2007-03-19 2011-09-14 富士通セミコンダクター株式会社 半導体集積回路及び半導体集積回路が組み込まれた半導体装置
US8466723B2 (en) * 2007-09-27 2013-06-18 Synopsys, Inc. Clock generator
WO2010134252A1 (ja) * 2009-05-18 2010-11-25 日本電気株式会社 通信回路および通信方法
TW201109908A (en) * 2009-09-04 2011-03-16 Leadtrend Tech Corp Power management integrated circuit and power management method
US20130015904A1 (en) 2010-03-22 2013-01-17 Freescale Semiconductor, Inc. Power gating control module, integrated circuit device, signal processing system, electronic device, and method therefor
WO2012131425A1 (en) * 2011-03-25 2012-10-04 Freescale Semiconductor, Inc. Integrated circuit and method for reducing an impact of electrical stress in an integrated circuit
CN103135736A (zh) * 2011-11-25 2013-06-05 英业达股份有限公司 电源备援系统
US9230046B2 (en) * 2012-03-30 2016-01-05 International Business Machines Corporation Generating clock signals for a cycle accurate, cycle reproducible FPGA based hardware accelerator
US9053257B2 (en) * 2012-11-05 2015-06-09 Advanced Micro Devices, Inc. Voltage-aware signal path synchronization
CN203107142U (zh) * 2012-12-18 2013-08-07 北京大基康明医疗设备有限公司 Pet设备电源转接板、pet设备电源及pet设备
US9298250B2 (en) * 2013-08-06 2016-03-29 Globalfoundries Inc. Reconfigurable circuit to emulate system critical paths
WO2016064492A1 (en) * 2014-10-20 2016-04-28 Ambiq Micro, Inc. Adaptive voltage converter
CN205429689U (zh) * 2015-12-10 2016-08-03 国网甘肃省电力公司 直流大功率电子设备上电软保护电路
US10254782B2 (en) * 2016-08-30 2019-04-09 Micron Technology, Inc. Apparatuses for reducing clock path power consumption in low power dynamic random access memory
CN107608499B (zh) * 2017-10-10 2024-04-12 深圳市航顺芯片技术研发有限公司 一种降低芯片功耗的方法及其系统
US10705558B2 (en) * 2018-04-30 2020-07-07 Qualcomm Incorporated Apparatuses and methods for avoiding glitches when switching clock sources
TWI744581B (zh) * 2018-12-18 2021-11-01 新唐科技股份有限公司 電子裝置以及供電方法
US10698439B1 (en) * 2019-01-31 2020-06-30 Qualcomm Incorporated Efficient clock forwarding scheme

Also Published As

Publication number Publication date
CN111338460A (zh) 2020-06-26
TW202024843A (zh) 2020-07-01
TWI744581B (zh) 2021-11-01
US11927980B2 (en) 2024-03-12
US20200192418A1 (en) 2020-06-18

Similar Documents

Publication Publication Date Title
JP5819678B2 (ja) Usbハブ及びusbハブの制御方法
US10514747B2 (en) Low-power communication apparatus with wakeup detection and associated methods
US7805621B2 (en) Method and apparatus for providing a bus interface with power management features
KR102108831B1 (ko) 저전력을 위해 피지컬 레이어의 웨이크업 신호를 라우트할 수 있는 장치, 이의 동작 방법, 및 상기 장치를 포함하는 데이터 처리 시스템
CN102150102B (zh) 具有低功率模式的电路
CN102981994B (zh) 再驱动器电路、使用再驱动器电路的方法及第一串行单向通信接口
TWI582780B (zh) 用於記憶體裝置之極深度省電模式
US11385985B2 (en) Server power consumption management method and device
US8593013B2 (en) Switching control method capable of continuously providing power and related apparatus and power supply system
US8872554B2 (en) Externally configurable power-on-reset systems and methods for integrated circuits
US8757985B2 (en) Fan control circuit
US20150253842A1 (en) Semiconductor device, and power control method for usbotg
JP2006319316A (ja) 複数の機能を制御するための単一ピン
JP5166927B2 (ja) 処理装置
CN108628792B (zh) 通信接口防电流泄漏系统及方法
CN111338460B (zh) 电子装置以及供电方法
CN109669524B (zh) 芯片的上电复位电路
US8347030B2 (en) Digital component power savings in a host device and method
KR20170045058A (ko) 수신회로 및 수신회로를 포함하는 전자 장치
US8622711B2 (en) Fan control circuit
JP2009205377A (ja) リセット制御を有する集積回路装置
CN110069367B (zh) 电源转用电路
JP2010122858A (ja) 半導体回路及び信号伝送システム
US8547772B2 (en) Memory power supply circuit
CN110554946B (zh) 运算速度补偿电路及其补偿方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant