KR100881774B1 - 전압 레벨이 프로세서에 의해 제어되는 시스템에 있어서 결정론적인 파워온 전압을 제공하는 방법 및 장치 - Google Patents

전압 레벨이 프로세서에 의해 제어되는 시스템에 있어서 결정론적인 파워온 전압을 제공하는 방법 및 장치 Download PDF

Info

Publication number
KR100881774B1
KR100881774B1 KR1020037001023A KR20037001023A KR100881774B1 KR 100881774 B1 KR100881774 B1 KR 100881774B1 KR 1020037001023 A KR1020037001023 A KR 1020037001023A KR 20037001023 A KR20037001023 A KR 20037001023A KR 100881774 B1 KR100881774 B1 KR 100881774B1
Authority
KR
South Korea
Prior art keywords
signal
voltage
selection
processor
converter
Prior art date
Application number
KR1020037001023A
Other languages
English (en)
Other versions
KR20030036629A (ko
Inventor
헬름즈프랭크피.
Original Assignee
어드밴스드 마이크로 디바이시즈, 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 어드밴스드 마이크로 디바이시즈, 인코포레이티드 filed Critical 어드밴스드 마이크로 디바이시즈, 인코포레이티드
Publication of KR20030036629A publication Critical patent/KR20030036629A/ko
Application granted granted Critical
Publication of KR100881774B1 publication Critical patent/KR100881774B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision

Abstract

본 발명은 전압 레벨이 프로세서에 의해 제어되는 시스템에 대해 결정론적인 파워온 전압을 제공하는 방법 및 장치를 개시한다. 일 실시예에서, 이 시스템은 DC/DC 변환기, 프로세서 및 선택 회로를 포함한다. DC/DC 변환기는 선택 회로로부터 전압 설정 신호 또는 신호들을 받은 다음, 이 전압 설정 신호에 의해 표시되는 전압을 갖는 조정가능한 전력 출력 신호를 제공한다. 이러한 조정가능한 전력 출력 신호에 의해, 프로세서에 전력이 공급된다. 전력이 공급되면, 프로세서는 프로그램가능한 전압 설정 신호 또는 신호들을 제공한다. 선택 회로는 프로그램가능한 전압 설정 신호 또는 신호들, 하드와이어된 전압 설정 신호 및 선택 신호 또는 신호들을 수신하여, 선택 신호가 소정 상태에 있을 때, 프로세서로부터의 프로그램가능한 전압 설정 신호 또는 신호들을 DC/DC 변환기에 제공한다. 바람직하게는, 상기 선택 신호가 제 1 소정 상태와 상보적인 제 2 소정 상태에 있으면, 상기 회로는 DC/DC 변환기에 하드와이어된 전압 설정 신호를 제공한다. 바람직하게는, 상기 선택 신호의 제 1, 2 소정 상태는 각각 디어서션 및 어서션이다. 선택 신호의 결정은 논리 게이트에 의해 행해지는 바, 이 논리 게이트는 모드 제어 신호 및 파워 굿 신호를 조합하여, 파워 굿 신호가 어서션되고 모드 제어 신호가 디어서션될 때에만, 선택 신호에 의해 프로세서로부터의 전압 설정 신호를 선택하게 한다. 여기에서의 장점은, 프로세서가 그 동작 전압 레벨을 규정할 수 있다는 것인데, 이러한 능력은 노트북 PC에 있어서의 전력 및 열 관리에 매우 유용하다.
프로세서, 결정론적 파워온 전압, 어서션, 디어서션, 전력 소모

Description

전압 레벨이 프로세서에 의해 제어되는 시스템에 있어서 결정론적인 파워온 전압을 제공하는 방법 및 장치{METHOD AND APPARATUS TO PROVIDE DETERMINISTIC POWER-ON VOLTAGE IN A SYSTEM HAVING PROCESSOR-CONTROLLED VOLTAGE LEVEL}
본 발명은 일반적으로 프로그램가능한 전원 전압을 갖는 시스템에 있어서 최초 전원 전압을 설정하는 방법에 관한 것이다.
최근, 컴퓨터 시스템 프로세서의 전원 전압 및 클럭 주파수를 동적으로 조정하여, 소비 전력을 최소화하고 프로세서 코어의 가열을 조절하는 것이 바람직한 것으로 여겨지고 있다. 컴퓨터 시스템 프로세서 자체가 이러한 조정을 제어하는 데에 있어서 이상적인 메커니즘인 것처럼 여겨지지만, 적절한 설정을 결정하는 것이 가능하기 전에 먼저 전력 및 클럭을 받을 필요가 있다는 것이 문제이다.
최소의 파워업 전압이 공급될 때 까지, 프로세서는 전압 식별 출력을 구동하여 자신의 동작 전압을 제어할 수 있다. 따라서, 시스템 하드웨어는, 프로세서가 그 전압 식별 출력을 구동하여 시동 전압(startup voltage)을 선택할 때 까지, 프로세서에 필요한 파워업 전압이 확실히 공급되게 하고, DC/DC 변환기가 이 프로세서의 전압 식별 출력에 응답하지 않게 해야 한다. 프로세서의 손상을 막기 위해서는, 시스템이 파워온될 때, 프로세서로부터의 미정 신호(indeterminate signal)에 의해 전원 전압 레벨이 프로세서의 최대 동작 한계를 넘지 않게 하는 것이 필요하다.
상기 문제는, 전압 레벨이 프로세서에 의해 제어되는 시스템에 있어서 결정론적 파워온 전압을 제공하는 방법 및 장치에 의해 해결된다. 일 실시예에서, 이 시스템은 DC/DC 전력 변환기, 프로세서 및 선택 회로를 포함한다. DC/DC 변환기는 선택 회로로부터 전압 설정 신호를 받은 다음, 이 전압 설정 신호에 의해 표시되는 전압을 갖는 조정가능한 전력 출력 신호를 제공한다. 이러한 조정가능한 전력 출력 신호에 의해, 프로세서에 전력이 공급된다. 전력이 공급되면, 프로세서는 프로그램가능한 전압 설정 신호를 제공한다. 선택 회로는 프로그램가능한 전압 설정 신호, 하드와이어된(hardwired) 전압 설정 신호 및 선택 신호를 수신하여, 선택 신호가 소정 상태에 있을 때, 프로세서로부터의 프로그램가능한 전압 설정 신호를 DC/DC 변환기에 제공한다. 바람직하게는, 상기 선택 신호가 제 1 소정 상태와 상보적인 제 2 소정 상태에 있으면, 상기 회로는 DC/DC 변환기에 하드와이어된 전압 설정 신호를 제공한다. 바람직하게는, 상기 선택 신호의 제 1, 2 소정 상태는 각각 디어서션(de-assertion) 및 어서션(assertion)이다. 선택 신호의 결정은 논리 게이트에 의해 행해지는 바, 이 논리 게이트는 모드 제어 신호 및 파워 굿 신호(power good signal)를 조합하여, 파워 굿 신호가 어서션되고 모드 제어 신호가 디어서션될 때에만, 선택 신호에 의해 프로세서로부터의 전압 설정 신호를 선택하게 한다. 여기에서의 장점은, 프로세서가 그 동작 전압 레벨을 규정할 수 있다는 것인데, 이러한 능력은 노트북 PC에 있어서의 전력 및 열 관리에 매우 유용하다.
본 발명은 첨부 도면과 함께 설명되는 하기의 바람직한 실시예의 상세한 설명으로부터 보다 명확해진다.
도 1은 하드와이어된 전압 설정을 갖는 시스템의 기능 블록도이다.
도 2는 프로세서에 의해 제어되는 전압 설정을 갖는 프로세서의 기능 블록도이다.
도 3은 결정론적 파워온 방법의 동작을 보여주는 타이밍도이다.
본 발명은 많은 변형 및 대안적인 형태를 갖지만, 본원에서는 본 발명의 특정한 실시예들에 대해 예시적으로 설명한다. 하지만, 본 발명은 도면들 및 상세한 설명에 개시된 특정한 형태로 한정되지 않는다. 본 발명은 첨부된 청구항에 의해 정의되는 본 발명의 범주 내에 포함되는 모든 변형, 등가 및 대안을 포함한다.
본원에서 이용되는 몇 개의 용어를 다음과 같이 정의한다. "신호"라는 용어는 1개 이상의 도전성 와이어 또는 그 이외의 적절한 전송 매체 상의 전기적 임펄스 또는 전자기파에 의해 전송되는 값을 말한다. 이에 따라, 신호라는 말은 복수의 도체를 통해 대표적 비트값을 동시에 전송함으로써 반송되는 이진값을 말하는 데에 이용된다. 이는 단일 와이어 상의 비례 전압(proportional voltage)에 의해 반송되는 아날로그 값을 말하는 데에도 이용된다. 이해될 사항으로서, 구성 요소 간에 값을 반송하는 많은 방법이 있으며, 청구항에서의 단수형의 용어 "신호"의 이용은 청구항의 범위를 한정하지 않는다. "어서트(assert)된" 및 "디어서트(de-assert)된"의 용어는 2-상태 신호의 상보 상태를 나타낸다. 이들은 반드시 디지털 논리 "하이" 및 "로우" 전압으로 한정되지 않는다. 이해될 사항으로서, 시스템 설계자는 각 신호에 대해, 어떤 디지털 논리 상태가 그 신호의 어서션 및 디어서션을 나타내는 지를 개별적으로 결정할 수 있다. 이러한 설계상의 문제는 본 발명의 범위를 한정하지 않는다.
도 1은 프로그램가능한 전압 변환기(DC/DC)로부터 전원 전압 신호(CPUVCC)를 수신하는 프로세서를 나타낸다. 이 변환기는 전력(이 경우 +5V) 및 전압 설정 신호(MVID)를 수신한 다음, 이 전압 설정 신호에 의해 표시되는 레벨로 조정된 출력 전압을 제공한다. 시스템에 정상 동작 모드 뿐 아니라 전력 절약 모드를 제공하는 것이 바람직하기 때문에, 전압 설정 신호는 2개의 가능한 값, 즉 "수면(sleep)" 모드에 대한 SVID 및 "동작" 모드에 대한 OVID를 갖는다. 멀티플렉서(VID MUX)는 사우스 브리지(south bridge)로부터 제공되는 모드 제어 신호(CPUSTOP#)에 응답하여 이러한 2개의 전압 설정 간에 선택을 행한다. 본 실시예에서, OVID 및 SVID는 하드와이어된다. 즉, 저항기, 퓨즈, 점프 또는 그 이외의 어떠한 비휘발성의 기계적 수단에 의해 설정된다.
주목할 사항으로서, 컴퓨터 시스템은 전형적으로 서로 다른 버스 상의 구성 요소 간의 통신을 가능하게 하는 "브리지"라 불리는 장치를 갖는 복수의 버스를 구비한다. 또한, 주목할 사항으로서, 컴퓨터 시스템은 전형적으로 인터럽트 관리(인터럽트 제어기), 클럭/달력/타이머 기능(클럭), 구성 관리, 전원 제어 및 파워온 신호 시퀀싱 등의 관리 기능을 행하는 지원 회로를 갖는다. 이러한 지원 회로는 보통 PCI 버스로부터 주변 장치 및 하위 대역폭 버스로의 브리지, 즉 "사우스 브리지"에 배치된다.
결과적으로, 당업자라면, 이러한 사우스 브리지를, 컴퓨터 시스템의 활동 레벨을 모니터하고, 컴퓨터 시스템이 소정 시간 동안 작동하지 않는 다고 판단되는 경우 이 컴퓨터 시스템을 "수면" 모드가 되게 하도록 구성할 수 있다는 것을 알 수 있을 것이다. 도 1의 실시예에서, 모드 제어 신호의 어서션에 의해, 전원 전압은 하드와이어된 수면 설정으로 떨어진다. APM(어드밴스드 전력 관리)를 갖는 시스템에 있어서, 사우스 브리지가 이후에 활동(예를 들어, 키 누르기 또는 포인팅 장치의 이동)을 검출하는 경우, 이 사우스 브리지는 모드 제어 신호를 디어서트하여, 전원 전압을 하드와이어된 "동작" 설정으로 올릴 수 있다. ACPI를 갖는 시스템에 있어서, 운영 체제는 이 시스템을 언제 수면 상태로 할 지를 판단하고, 장치 구동기를 호출하여 장치를 저전력 상태로 한 다음, 사우스 브리지 내의 레지스터를 조작하여 수면 상태로의 하드웨어 시퀀스를 개시한다.
프로그램가능한 전압 변환기의 예로는 MAXIM MAX1711 고속 디지털 조정 스텝 다운 제어기 또는 그 등가물이 있다. MAX1711은 선택된 전압 간을 100㎲ 미만에 천이할 수 있다. MAX1711은 그 D4 내지 D0 입력을 이용하여 다음과 같이 출력 전압 레벨을 결정한다.
Figure 112003002457960-pct00001
셧다운에 관한 보다 많은 정보는 MAXIM 데이터 시트를 참조한다.
AMD의 K6-Ⅲ 및 애슬론 프로세서의 곧 출시될 버전 등의 프로세서에 전압 식별(VID) 출력 신호들을 제공하는 것이 바람직한 바, 이러한 신호들은 그 프로세서의 동작 전압을 공급하는 DC/DC 변환기에 대해 구동한다. 이에 의해, 조정가능한 코어 주파수 뿐 아니라, 임의의 열적 환경에서 노트북 PC의 성능을 최상으로 할 수 있으며, 사용자는 PC의 성능과 배터리 수명 간의 타협(tradeoff)을 결정할 수 있게 된다.
바람직하게는, 프로세서는 현재의 전압 설정을 포함하는 레지스터를 구비한다. 프로세서가 리셋되면, 전압 설정은 예를 들어 1.5V 등의 임의의 "안전" 전압으로 초기화되고, 리셋 신호가 어서션되는 동안, 설정 신호는 프로세서의 출력 핀에 구동된다. 필요에 따라, 전압 설정 신호는 이 레지스터에 기록을 행함으로써 변경된다.
시스템이 최초로 파워온될 때, 프로세서에는 전력이 공급되지 않는다. 이에 따라, 프로세서는 그 전압이 동작 레벨로 안정해지고 그 클럭이 작동할 때 까지, 그 VID 출력을 구동시킬 수 없다. 또한, 프로세서에 전력이 인가되면, 프로세서가 그 VID 출력을 구동하는 상태는, 전압이 그 특정 한계 내에 있고 리셋이 어서션되며 그리고 프로세서에 대한 클럭이 동작하고 안정화될 때 까지 보증될 수 없다. 부가적으로, 어떠한 프로세서는, 프로세서가 그 시동 VID를 구동하기 전에 파워 굿 신호가 프로세서에 어서션될 것을 요구한다. 하지만, 프로세서의 출력은 프로세서에 어떤 전압 레벨이 구동되어야 하는 지를 DC/DC 변환기에 지시하는 데에 이용되기 때문에, 시스템이 최초로 파워온될 때 그 프로세서에 어떤 전압이 구동되어야 하는 지를 알지 못한다. DC/DC 변환기가 전압을 낮게 구동하게 되면, 프로세서가 그 VID 출력을 충분히 구동시키도록 동작하지 못하여, 의도되는 파워업 전압을 선택하지 못하게 되는 가능성이 존재한다. 이러한 상황이 발생하게 되면, 시스템은 빠져나올 수 없는 상태로 "행(hang)" 된다. 또한, DC/DC 변환기가 프로세서의 최대 허용 전압 보다 큰 전압 레벨을 구동시킬 수 있다는 다른 가능성이 존재한다. 이러한 상황중 어느 경우이든, 얼마의 시간 주기 이후에 CPU를 손상시킬 수 있다.
도 2는 시스템이 파워온될 때 프로세서에 동작 전압이 항상 공급되게 함으로써, 이러한 문제를 해결하는 구성을 나타낸다. 이러한 실시예에서, 수면 전압 설정 신호(SVID)는 여전히 하드와이어되지만, 동작 전압 설정 신호(이는 전압 식별 신호 또는 전압 선택 출력이라고도 함)는 프로세서에 의해 제공된다. 선택 신호(SELECT_SVID#)가 멀티플렉서에 제공되어, 적절한 멀티플렉서 입력을 선택한다. 논리 회로를 이용하여 이러한 선택 신호를 생성한다. 선택 신호가 어서트되면, 멀티플렉서는 하드와이어된 전압 설정 신호를 선택하고, 선택 신호가 디어서트되면, 멀티플렉서는 프로세서로부터의 전압 설정 신호를 선택한다.
바람직하게는, 논리 회로는 최초의 파워업 시퀀스 동안 그리고 컴퓨터 시스템이 수면 모드에 들어갈 때 마다 선택 신호를 어서트하도록 설계된다. 따라서, 논리 회로는 모드 제어 신호(CPUSTOP#) 및 파워 굿 신호(PWRGD)에 입각하여 동작한다. 모드 제어 신호가 어서트되어 수면 모드를 나타내거나, 또는 파워 굿 신호가 디어서트되는 경우에만, 논리 회로는 선택 신호를 어서트한다. 그 이외의 경우, 선택 신호는 디어서트된다.
당업자라면 이러한 파워 굿 신호를 잘 알고 있을 것이다. 컴퓨터 시스템에 최초로 전력이 공급될 때, 이 신호는 시스템 내의 모든 전압 레일(rail)이 특정 한계 내에서 안정해질 때 까지 디어서트 상태로 유지된다. 이때, 파워 굿 신호가 어서트되어, 시스템이 파워다운될 때 까지 유지된다. 도 2의 PWRGD 신호는 디어서트되며, 이에 따라 SVID[4:0]는 CPUVCC가, 프로세서가 VID 신호들을 결정론적으로 구동시킬 수 있는 레벨에 이를 때 까지, DC/DC 변환기를 구동시킬 수 있다. POST 루틴의 초기에 VID 신호를 설정하여, 프로세서 코어 전압을 원하는 성능 레벨로 천이하는 것은 BIOS 또는 시스템 소프트웨어의 책임이다.
한편, 도 2의 DC/DC 변환기는 파워다운 신호(PWRDN#)를 수신할 수 있다. PWRDN#는 제어 신호로서, 이 신호가 어서트되면, DC/DC 변환기는 그 출력을 셧오프하고 저전력 상태로 들어간다.
도 3은 예시적인 컴퓨터 시스템이 턴온된 이후의 신호 천이 시퀀스를 보임으로써 결정론적 파워온 회로의 동작을 설명한다. 사용자가 전력 스위치를 누르면, 파워온 신호(PWRON#)가 어서트되고, 파워다운 신호(PWRDN#)는 디어서트된다. 시스템의 전력 레일이 특정 한계 내에 들어간 이후, 파워 굿 신호(PWRGD)가 어서트된다.
수면 전압 설정 신호들(SVID)은 하드와이어되기 때문에, 이들은 항상 소정의 값으로 고정된다. 반대로, 동작 전압 설정 신호들(VID)은 프로세서에 전력이 공급될 때 까지, 그 프로그램된 값들로 구동되지 않는다. 바람직하게는, 이러한 신호들은 시스템의 파워 굿 신호가 어서트되기 전에 자신들의 프로그램된 값들에 도달한다. 하지만, 파워 굿 신호가 어서트될 때, VID 신호들을 구동하여 동작 전압을 선택할 수 있다. 바람직하게는, 선택 신호(SELECT_SVID#)는 파워 굿 신호가 어서트된 이후에만 디어서트되며, 이에 의해, 파워 굿 신호가 어서트될 때 까지, 다중화된 전압 설정 신호(MVID)는 수면 전압 설정 신호와 동일해진다. 선택 신호의 디어서션에 의해, 다중화된 전압 설정 신호는 프로세서에 의해 제공되는 동작 전압 설정 신호와 동일해진다. 바람직하게는, SVID에 의해 선택되는 파워업 전압으로부터 CPU VID 출력에 의해 선택되는 동작 전압까지의, 허용 천이 시간은 100㎲이다.
결과적으로, 프로세서 전압 신호(CPUVCC)는 결정적으로 제어된다. 파워 굿 신호가 어서트되기 전에, 프로세서는 수면 전압 설정으로 전력을 공급받는다. 이것은 프로세서가 프로그램된 동작 전압 설정 신호들을 구동하기에 충분하다. 파워 굿 신호가 어서트된 후, 프로세서는 그 프로그램된 동작 전압 설정으로 전력을 공급받는다. 클럭 신호들은 파워 굿 신호가 어서트되기 전에 동작하기 때문에, 프로세서는 리셋 신호를 전달하고, (시스템 파워 굿 신호가 될 수 있는) CPU_PWROK 신호가 어서트될 때 시동 VID를 구동시킬 수 있다. 파워 굿 신호가 어서트된 후 약 1.8㎳에서, 프로세서 리셋 신호가 디어서트됨으로써, 프로세서는 그 리셋 벡터의 어드레스로부터 코드를 페치할 수 있다.
시동 전압 및 주파수 설정에 대한 변경은 이후 시스템 소프트웨어에 의해 행해질 수 있다. 예시적인 시스템에서, 전압 설정을 변경하기 위해서는 하기의 단계들이 행해진다.
1) 소프트웨어 구동기를 호출하여 CPU 전압 및 주파수를 천이한다.
2) K6 시스템에 있어서, SMM 핸들러는 노스 브리지에 어드밴스드 구성 및 전력 인터페이스(ACPI-) 규정 조정 디스에이블(ARB_DIS) 비트를 설정하여, 천이가 일어나는 동안 시스템 버스 마스터에 시스템 메모리에 대한 버스 및 액세스가 허가되지 않게 한다. 이는 K6에 대해 요구되는바, 그 이유는 프로세서는 그 코어 전압 그리고/또는 주파수가 천이되는 동안 캐시 스누프(cache snoop)에 응답할 수 없기 때문이다.
3) SMM 핸들러는 천이를 시작하기 전에 모든 시스템 버스 활동이 정지되었는 지를 확인한다. 이것이 필요한 이유는, ARS_DIS 비트가 어서트될 때 버스 마스터 사이클이 진행되고 있을 가능성이 있고, 이러한 트랜잭션은 시스템 버스 마스터가 시스템 버스의 제어를 그만두기 전에 종료되어야 하기 때문이다. SMM 핸들러는 사우스 브리지의 레지스터를 판독함으로써, 어떠한 시스템 버스 마스터도 시스템 버스를 제어하지 않는 다고 결정할 수 있다. 이러한 판독은, 제어를 행하는 임의의 시스템 버스 마스터가 시스템 버스의 소유권을 포기할 때 까지 완료될 수 없다.
4) SMM 핸들러는 프로세서가 동작해야 하는 새로운 전압 및 주파수를 특정하도록 프로세서의 레지스터에 기록을 행한 다음, 새로운 전압 및 주파수로의 천이를 시작하도록 레지스터에 기록을 행한다.
5) SMM 핸들러는 노스 브리지의 ARB_DIS 비트를 클리어하여, 시스템 버스 마스터가 시스템 메모리를 액세스할 수 있게 한다.
6) SMM 핸들러는 재개(RSM) 명령을 실행하여, 프로세서를 정상 동작으로 복귀시킨다. 주목할 사항으로서, SMM은 단지 K6에 대해서만 요구된다. K7에 대해, ARB_DIS 비트는 전압 및 주파수 천이에 이용되지 않고, SMM 모드도 이용되지 않는다.
상기 개시된 내용을 충분히 이해한다면, 많은 변경 및 변형이 당업자에게 명백해질 것이다. 일례로서, 프로세서의 모든 VID[4:0] 출력을 DC/DC 변환기의 전압 선택 입력에 대해 구동시킬 필요는 없다. 프로세서의 VID 출력에 의해 구동되지 않는 DC/DC 변환기의 전압 선택 입력은, 저항기를 이용하여 마더보드 상에 하이 또는 로우로 고정될 수 있다.
또한, 다른 논리에 의해서도 동일한 기능을 달성할 수 있기 때문에, 반드시 멀티플렉서를 이용할 필요는 없다. 심지어, DC/DC 변환기가 멀티플렉서의 기능을 통합하여, 개별적인 논리 회로를 필요없게 할 수도 있다.
부가적으로, 디지털 룩업 테이블이 아니라, "피드백 전압"에 의존하는 DC/DC 변환기를 이용할 때, 전압 설정 입력을 적용하여 분압 네트워크의 임피던스 값을 변경함으로써, 피드백 전압을 변화시키고, 이에 의해 원하는 출력 전압을 설정할 수 있다. 하기의 청구항들은 이러한 모든 변경 및 변형을 포괄하는 것으로 의도된다.
본 발명은 전기 시스템에 응용될 수 있다.

Claims (17)

  1. 조정가능한 출력 전압을 제공하는 DC/DC 변환기와;
    상기 DC/DC 변환기의 상기 조정가능한 출력 전압에 의해 전력을 공급받으며, 1개 이상의 전압 식별 신호들을 제공하는 프로세서와; 그리고
    상기 전압 식별 신호들, 하드와이어된 전압 설정 신호 및 선택 신호를 수신하는 선택 회로를 포함하고, 상기 선택 회로는 상기 전압 식별 신호들 또는 상기 하드와이어된 전압 설정 신호를 상기 DC/DC 변환기에 제공하여, 상기 선택 신호의 상태에 의존하여 상기 DC/DC 변환기의 출력 전압을 제어하는 것을 특징으로 하는 컴퓨터 시스템.
  2. 제 1 항에 있어서,
    상기 하드와이어된 전압 설정 신호는 상기 선택 신호가 어서트될 때 상기 선택 회로에 의해 상기 DC/DC 변환기에 제공되고, 상기 전압 식별 신호들은 상기 선택 신호가 디어서트될 때 상기 선택 회로에 의해 상기 DC/DC 변환기에 제공되는 것을 특징으로 하는 컴퓨터 시스템.
  3. 제 2 항에 있어서,
    상기 시스템이 파워온될 때 상기 DC/DC 변환기에 전력을 제공하는 전원 공급 장치를 더 포함하고, 상기 전원 공급 장치는 또한 상기 시스템이 파워온된 후 소정 시간 동안 디어서트되는 파워 굿 신호를 제공하는 것을 특징으로 하는 컴퓨터 시스템.
  4. 제 3 항에 있어서,
    상기 선택 신호는 상기 파워 굿 신호가 어서트되는 경우에만 디어서트되는 것을 특징으로 하는 컴퓨터 시스템.
  5. 제 4 항에 있어서,
    상기 선택 신호는 논리 게이트에 의해 제공되고, 상기 논리 게이트는 상기 파워 굿 신호와 모드 제어 신호를 결합함으로써 상기 선택 신호를 결정하는 것을 특징으로 하는 컴퓨터 시스템.
  6. 프로세서에 조정가능한 전압을 제공하는 방법으로서,
    회로가 적어도 1개의 하드와이어된 전압 설정 신호를 수신하는 단계와;
    상기 회로가 상기 프로세서로부터 적어도 1개의 조정가능한 전압 설정 신호를 수신하는 단계와;
    상기 회로가, 상기 하드와이어된 전압 설정 신호 및 상기 조정가능한 전압 설정 신호중 어느 것이 DC/DC 변환기에 제공되는 지를 결정하는 선택 신호를 수신하는 단계와; 그리고
    상기 DC/DC 변환기가 상기 프로세서에 전압을 제공하는 단계를 포함하며, 여기서, 상기 전압의 레벨은 상기 회로로부터 수신되는 전압 설정 신호에 의해 설정되며;
    상기 전압 설정 신호는, 상기 DC/DC 변환기에 전력이 처음에 공급될 때, 상기 하드와이어된 전압 설정 신호로 설정되는 것을 특징으로 하는 프로세서에 조정가능한 전압을 제공하는 방법.
  7. 제 6 항에 있어서,
    상기 선택 신호로서 파워 굿 신호를 이용하여, 상기 파워 굿 신호가 디어서트되는 동안 상기 회로가 상기 조정가능한 전압 설정 신호를 제공하지 못하게 하는 단계를 더 포함하는 것을 특징으로 하는 프로세서에 조정가능한 전압을 제공하는 방법.
  8. 제 7 항에 있어서,
    상기 선택 신호로서 모드 제어 신호를 이용하여, 상기 모드 제어 신호가 어서트되는 동안 상기 회로가 상기 조정가능한 전압 설정 신호를 선택하지 못하게 하는 단계를 더 포함하는 것을 특징으로 하는 프로세서에 조정가능한 전압을 제공하는 방법.
  9. 제 8 항에 있어서,
    논리 게이트가, 상기 파워 굿 신호가 어서트되고 상기 모드 제어 신호가 디어서트될 때 상기 조정가능한 전압 설정 신호를 선택하도록 상기 선택 신호를 설정하는 것을 특징으로 하는 프로세서에 조정가능한 전압을 제공하는 방법.
  10. 전압 선택 입력들을 수신하고, 상기 전압 선택 입력들에 의해 특정되는 전압을 갖는 조정가능한 전압 출력 레벨을 제공하는 DC/DC 변환기와;
    상기 DC/DC 변환기로부터 상기 조정가능한 전압 출력을 수신하고, 전압 선택 출력을 제공하는 프로세서와; 그리고
    상기 프로세서로부터의 상기 전압 선택 출력과 선택 신호를 수신하는 선택 회로를 포함하며,
    상기 선택 회로는, 상기 선택 신호가 제 1 상태에 있을 때에는 상기 프로세서의 전압 선택 출력에 상관없이 제 1 전압 레벨을 선택하도록 상기 전압 선택 입력들을 상기 DC/DC 변환기에 대해 구동시키고, 상기 선택 신호가 제 2 상태에 있을 때에는 상기 프로세서의 전압 선택 출력에 의해 규정되는 전압 레벨을 선택하도록 상기 전압 선택 입력들을 상기 DC/DC 변환기에 대해 구동시키는 것을 특징으로 하는 시스템.
  11. 제 10 항에 있어서,
    상기 선택 회로는 또한 하드와이어된 전압 설정 신호를 수신하며, 그리고
    상기 선택 회로는, 상기 선택 신호가 상기 제 1 상태에 있을 때 상기 하드와이어된 전압 설정 신호에 따라 상기 전압 선택 입력들을 구동시키는 것을 특징으로 하는 시스템.
  12. 제 10 항에 있어서,
    상기 제 1 상태는 상기 선택 신호의 어서션인 것을 특징으로 하는 시스템.
  13. 제 12 항에 있어서,
    상기 시스템에 다양한 전압을 제공하는 전원 공급 장치를 더 포함하고,
    상기 시스템은, 상기 시스템이 파워온될 때 상기 시스템 내의 모든 전압 레일들이 특정 동작 레벨 내에 있게 될 때 까지 디어서트되는 파워 굿 신호를 제공하는 것을 특징으로 하는 시스템.
  14. 제 13 항에 있어서,
    상기 선택 신호는 상기 파워 굿 신호가 어서트되는 경우에만 디어서트되는 것을 특징으로 하는 시스템.
  15. 제 14 항에 있어서,
    상기 선택 신호는 논리 게이트에 의해 제공되고, 상기 논리 게이트는 상기 파워 굿 신호와 모드 제어 신호를 결합함으로써 상기 선택 신호를 결정하는 것을 특징으로 하는 시스템.
  16. 삭제
  17. 삭제
KR1020037001023A 2000-07-24 2001-05-09 전압 레벨이 프로세서에 의해 제어되는 시스템에 있어서 결정론적인 파워온 전압을 제공하는 방법 및 장치 KR100881774B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/621,931 2000-07-24
US09/621,931 US6748545B1 (en) 2000-07-24 2000-07-24 System and method for selecting between a voltage specified by a processor and an alternate voltage to be supplied to the processor
PCT/US2001/014907 WO2002008874A2 (en) 2000-07-24 2001-05-09 Method and apparatus to provide deterministic power-on voltage in a system having processor-controlled voltage level

Publications (2)

Publication Number Publication Date
KR20030036629A KR20030036629A (ko) 2003-05-09
KR100881774B1 true KR100881774B1 (ko) 2009-02-09

Family

ID=24492255

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020037001023A KR100881774B1 (ko) 2000-07-24 2001-05-09 전압 레벨이 프로세서에 의해 제어되는 시스템에 있어서 결정론적인 파워온 전압을 제공하는 방법 및 장치

Country Status (10)

Country Link
US (1) US6748545B1 (ko)
EP (1) EP1309909B1 (ko)
JP (1) JP4716642B2 (ko)
KR (1) KR100881774B1 (ko)
CN (1) CN1202457C (ko)
AU (1) AU2001261294A1 (ko)
BR (1) BR0112739A (ko)
DE (1) DE60133290T2 (ko)
TW (1) TW573242B (ko)
WO (1) WO2002008874A2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9917512B2 (en) 2014-01-16 2018-03-13 Samsung Electronics Co., Ltd. Power supply, electronic device including the same, and power supply method thereof

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6823465B2 (en) * 2001-04-30 2004-11-23 Intel Corporation Establishment of voltage of a terminal at a voltage level in response to validating the indication of the voltage to be supplied to the terminal
JP2003167649A (ja) * 2001-11-28 2003-06-13 Mitsubishi Electric Corp 情報処理装置
US7093140B2 (en) * 2002-06-28 2006-08-15 Intel Corporation Method and apparatus for configuring a voltage regulator based on current information
US7020786B2 (en) * 2002-07-23 2006-03-28 Dell Products L.P. System and method for selecting a voltage output reference
US7149905B2 (en) * 2003-05-22 2006-12-12 International Business Machines Corporation Firmware controlled dynamic voltage adjustment
US7085943B2 (en) * 2003-09-26 2006-08-01 Freescale Semiconductor, Inc. Method and circuitry for controlling supply voltage in a data processing system
US7017063B2 (en) * 2004-03-05 2006-03-21 Lattice Semiconductor Corporation Systems and methods for controlling voltage regulator module power supplies
US7394729B2 (en) * 2004-05-13 2008-07-01 Micrel, Inc. Time constant based fixed parameter assignment
US20050253627A1 (en) * 2004-05-13 2005-11-17 Claseman George R Multi level fixed parameter assignment
US7664970B2 (en) 2005-12-30 2010-02-16 Intel Corporation Method and apparatus for a zero voltage processor sleep state
US7523373B2 (en) * 2006-08-30 2009-04-21 Freescale Semiconductor, Inc. Minimum memory operating voltage technique
US7793125B2 (en) * 2007-01-10 2010-09-07 International Business Machines Corporation Method and apparatus for power throttling a processor in an information handling system
US7856562B2 (en) * 2007-05-02 2010-12-21 Advanced Micro Devices, Inc. Selective deactivation of processor cores in multiple processor core systems
EP2316058B1 (en) * 2008-08-12 2023-12-20 Littelfuse, Inc. System and method for conserving power applied to an electrical apparatus
CN101727170B (zh) * 2008-10-31 2012-05-23 英业达股份有限公司 中央处理器的电源管理装置
TWI486757B (zh) * 2009-10-14 2015-06-01 Holtek Semiconductor Inc 調整功率消耗的裝置及其方法
CN102478942A (zh) * 2010-11-30 2012-05-30 鸿富锦精密工业(深圳)有限公司 电压识别信号设定装置及电脑
DE102011016532A1 (de) * 2010-12-10 2012-06-14 Daimler Ag Ladeeinrichtung für eine Batterie eines Kraftfahrzeuges
US9128720B2 (en) * 2011-07-14 2015-09-08 Qualcomm Incorporated Methods and apparatus for voltage scaling
TWI514154B (zh) * 2011-12-12 2015-12-21 Via Tech Inc 橋接裝置以及橋接裝置的省電操作方法
TWI465917B (zh) * 2011-12-12 2014-12-21 Via Tech Inc 橋接裝置以及橋接裝置的省電操作方法
TWI483104B (zh) * 2011-12-20 2015-05-01 Hon Hai Prec Ind Co Ltd 電子裝置測試系統及方法
US8988139B2 (en) * 2013-05-28 2015-03-24 International Business Machines Corporation Self-selected variable power integrated circuit
US9639105B2 (en) 2014-11-18 2017-05-02 International Business Machines Corporation Thermal management in a multi-phase power system
CN104572373A (zh) * 2015-01-05 2015-04-29 浪潮电子信息产业股份有限公司 一种基于svid的内存电压拉偏测试方法
US10310580B2 (en) * 2015-10-09 2019-06-04 Sandisk Technologies Llc Voltage level detection and analog circuit arrangements for memory systems
US10216210B2 (en) * 2017-03-23 2019-02-26 O2Micro Inc. Dual input power management method and system
TWI659588B (zh) * 2017-07-13 2019-05-11 瑞昱半導體股份有限公司 電子裝置、應用於該電子裝置的電源電路以及相關方法
KR102652805B1 (ko) * 2018-03-12 2024-04-01 에스케이하이닉스 주식회사 파워 게이팅 회로 및 그 제어 시스템

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5086501A (en) 1989-04-17 1992-02-04 Motorola, Inc. Computing system with selective operating voltage and bus speed
US5659789A (en) 1995-12-15 1997-08-19 Compaq Computer Corporation Stopclock toggle system for powering two CPUs from a regulator only sized for one CPU

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5142684A (en) * 1989-06-23 1992-08-25 Hand Held Products, Inc. Power conservation in microprocessor controlled devices
US5761479A (en) * 1991-04-22 1998-06-02 Acer Incorporated Upgradeable/downgradeable central processing unit chip computer systems
JPH05108193A (ja) * 1991-10-15 1993-04-30 Nec Corp マイクロコンピユータ
US5821924A (en) 1992-09-04 1998-10-13 Elonex I.P. Holdings, Ltd. Computer peripherals low-power-consumption standby system
JPH07130170A (ja) * 1993-10-29 1995-05-19 Mitsubishi Electric Corp 基準電圧発生回路
US5534771A (en) * 1994-01-21 1996-07-09 Intel Corporation High precision DC-DC converter
JP3718251B2 (ja) * 1994-02-28 2005-11-24 株式会社ルネサステクノロジ データ処理装置
JP3474665B2 (ja) * 1995-03-02 2003-12-08 富士通株式会社 計算機システムの電源制御装置及び方法
JPH08314587A (ja) * 1995-05-15 1996-11-29 Nec Corp 省電力電源回路
US6282662B1 (en) * 1995-08-04 2001-08-28 Dell Usa, L.P. Power management override for portable computers
US5715467A (en) * 1996-04-04 1998-02-03 Vlsi Technology, Inc. Event driven power management control circuit and method therefor
JPH1042549A (ja) * 1996-07-24 1998-02-13 Matsushita Electric Ind Co Ltd 集積回路
JP3012556B2 (ja) * 1997-06-06 2000-02-21 甲府日本電気株式会社 プロセッサ電源制御方式
EP0928060A1 (fr) * 1997-12-31 1999-07-07 Koninklijke Philips Electronics N.V. Convertisseur de tension continue à rendement amélioré
JP2000122753A (ja) * 1998-10-15 2000-04-28 Nec Eng Ltd Vrm誤実装防止回路
US6526507B1 (en) * 1999-02-18 2003-02-25 International Business Machines Corporation Data processing system and method for waking a client only in response to receipt of an authenticated Wake-on-LAN packet
JP2000259288A (ja) * 1999-03-09 2000-09-22 Toshiba Corp 電子機器
US6448672B1 (en) * 2000-02-29 2002-09-10 3Com Corporation Intelligent power supply control for electronic systems requiring multiple voltages

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5086501A (en) 1989-04-17 1992-02-04 Motorola, Inc. Computing system with selective operating voltage and bus speed
US5659789A (en) 1995-12-15 1997-08-19 Compaq Computer Corporation Stopclock toggle system for powering two CPUs from a regulator only sized for one CPU

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9917512B2 (en) 2014-01-16 2018-03-13 Samsung Electronics Co., Ltd. Power supply, electronic device including the same, and power supply method thereof

Also Published As

Publication number Publication date
CN1443319A (zh) 2003-09-17
KR20030036629A (ko) 2003-05-09
EP1309909B1 (en) 2008-03-19
DE60133290T2 (de) 2009-04-30
BR0112739A (pt) 2003-07-01
WO2002008874A2 (en) 2002-01-31
JP4716642B2 (ja) 2011-07-06
DE60133290D1 (de) 2008-04-30
TW573242B (en) 2004-01-21
WO2002008874A3 (en) 2002-12-05
AU2001261294A1 (en) 2002-02-05
EP1309909A2 (en) 2003-05-14
CN1202457C (zh) 2005-05-18
JP2004507809A (ja) 2004-03-11
US6748545B1 (en) 2004-06-08

Similar Documents

Publication Publication Date Title
KR100881774B1 (ko) 전압 레벨이 프로세서에 의해 제어되는 시스템에 있어서 결정론적인 파워온 전압을 제공하는 방법 및 장치
KR100397025B1 (ko) 전력관리상태에응답하여다중클럭된회로를클럭하는클럭제어기
US6016071A (en) Internal source clock generation circuit for use with power management scheme
EP1324179B1 (en) Dynamic power control in integrated circuits
EP1325402B1 (en) Processor power mode transition
AU2009291819B2 (en) Circuit having a low power mode
US7681057B2 (en) Power management of non-volatile memory systems
US5910930A (en) Dynamic control of power management circuitry
US7941683B2 (en) Data processing device with low-power cache access mode
US5559966A (en) Method and apparatus for interfacing a bus that operates at a plurality of operating potentials
KR100392451B1 (ko) 휴대용 컴퓨터 시스템 및 그의 제어방법
US8898379B2 (en) Digital component power savings in a host device and method
US5867718A (en) Method and apparatus for waking up a computer system via a parallel port
US6675304B1 (en) System for transitioning a processor from a higher to a lower activity state by switching in and out of an impedance on the voltage regulator
US6622250B1 (en) SMBUS over the PCI bus isolation scheme and circuit design
US7120811B1 (en) Method and apparatus for detection of a power management state based on a power control signal controlling main power to the computer system and a power control signal controlling power to system memory and waking up therefrom
CN1332287C (zh) 电源管理的频率电压装置及频率电压控制的方法
EP4246285A1 (en) Semiconductor device operating modes management
EP0621526A1 (en) Method and apparatus for powering up and powering down peripheral elements
KR19990048882A (ko) 절전형 컴퓨터
JP2000207272A (ja) メモリ制御装置およびメモリ制御方法およびコンピュ―タが読み出し可能なプログラムを格納した記憶媒体
JP2004234269A (ja) データ転送装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130107

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140106

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150106

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160104

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee