KR20060036451A - 스태거형 본드 패드들을 갖는 집적 회로용 최적화 드라이버레이아웃을 포함하는 반도체 장치 - Google Patents

스태거형 본드 패드들을 갖는 집적 회로용 최적화 드라이버레이아웃을 포함하는 반도체 장치 Download PDF

Info

Publication number
KR20060036451A
KR20060036451A KR1020067000661A KR20067000661A KR20060036451A KR 20060036451 A KR20060036451 A KR 20060036451A KR 1020067000661 A KR1020067000661 A KR 1020067000661A KR 20067000661 A KR20067000661 A KR 20067000661A KR 20060036451 A KR20060036451 A KR 20060036451A
Authority
KR
South Korea
Prior art keywords
bond pads
semiconductor device
driver
cells
driver cells
Prior art date
Application number
KR1020067000661A
Other languages
English (en)
Inventor
마이클 자쏘우스키
Original Assignee
인텔 코오퍼레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인텔 코오퍼레이션 filed Critical 인텔 코오퍼레이션
Publication of KR20060036451A publication Critical patent/KR20060036451A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/494Connecting portions
    • H01L2224/4943Connecting portions the connecting portions being staggered
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/494Connecting portions
    • H01L2224/4943Connecting portions the connecting portions being staggered
    • H01L2224/49431Connecting portions the connecting portions being staggered on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Wire Bonding (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

스태거형 본드 패드들과 최적화된 드라이버 레이아웃을 갖는 집적 회로 다이의 실시예는 본드 패드들의 외측 링과 본드 패드들의 내측 링을 갖는 스태거형 어레이의 본드 패드들을 포함한다. 본드 패드들의 외측 링에 대한 드라이버/ESD 회로 셀들은 본드 패드들의 외측(본드 패드들의 외측 링과 최근접 다이 에지 사이)에 위치된다. 본드 패드들의 내측 링에 대한 드라이버/ESD 셀들은 본드 패드들의 내측(본드 패드들의 내측 링과 다이 코어 사이)에 위치된다. 집적 회로 다이는 본드 와이어들을 통해 리드 프레임에 연결된다.
스태거형 본드 패드, 드라이버 레이아웃, 리드 프레임, 드라이버/ESD 회로 셀

Description

스태거형 본드 패드들을 갖는 집적 회로용 최적화 드라이버 레이아웃을 포함하는 반도체 장치{SEMICONDUCTOR DEVICE INCLUDING OPTIMIZED DRIVER LAYOUT FOR INTEGRATED CIRCUIT WITH STAGGERED BOND PADS}
<관련출원>
본 출원은, "Optimized Driver Layout for Integrated Circuits With Staggered Bond Pads"라는 표제로, 1999년 12월 30일 출원된 미국 일련번호 제09/475,643호의 부분 계속 출원이다.
본 발명은 컴퓨터 시스템 분야에 관련한다. 특히, 본 발명은 스태거형 본드 패드들(staggered bond pads)을 갖는 집적 회로 분야에 관련한다.
도 1은 통상적인 볼 그리드 어레이 반도체 장치(100)의 일부의 단면도를 나타낸다. 통상적인 볼 그리드 어레이 반도체 장치(100)의 구성 성분 중에는 다이(110)가 있다. 다이(110)는 본드 와이어(115)를 통해 리드 프레임(120)에 연결된다. 도 1에는 단 하나의 단일 본드 와이어가 도시되었지만, 통상적인 반도체 장치는 이러한 본드 와이어들을 수 십개 혹은 수 백개 포함할 수 있다. 리드 프레임(120)은 본드 와이어로부터 솔더 볼(140)까지 전기적 경로를 제공한다. 본 예는 단 3개의 솔더 볼들만을 도시하지만, 통상적인 볼 그리드 어레이 반도체 장치는 이 러한 솔더 볼들을 수 십개 혹은 수 백개 포함할 수 있다. 솔더 마스크(150)는 여러 솔더 볼들(140) 사이에서 전기 절연을 제공한다. 전체 어셈블리는 플라스틱 케이싱(130) 내에 캡슐화된다.
도 2는 스태거형 본드 패드들을 갖는 종래의 집적 회로 다이의 일부의 블록도이다. 스태거형 본드 패드들은 블록들(210 내지 217)로 표현된다. 본드 패드들은 다이의 에지(라인 260으로 표시됨)에 아주 근접하여 배열된다. 도 2에는 단 8개의 본드 패드들만이 도시되었지만, 스태거형 본드 패드들을 갖는 통상적인 종래의 집적 회로는 수 백개의 이러한 본드 패드들을 포함할 수 있다. 완전한 반도체 장치로 어셈블리될 때 본드 패드들(210 내지 217)은, 도 1의 예에서 도시한 바와 같이, 본드 와이어들을 통해 리드 프레임에 접속될 것이다.
본드 패드들(210 내지 217)은 일련의 드라이버/ESD 회로 셀들(220 내지 227)과 전기적으로 연결된다. 용어 "ESD"는 "정전기 방전(electrostatic discharge)"을 말한다. 드라이버/ESD 셀들(220 내지 227)은 출력 신호를 위한 구동력(drive strength)을 제공하고, 입력 신호들을 수신하며, 또한 ESD 보호를 제공한다. 드라이버/ESD 셀들(220 내지 227)은 금속 접속을 통해 본드 패드들(210 내지 217)과 연결된다. 금속 접속들 중 2개는 240 및 247이라 표기되어 있다. 금속 접속(240)은 본드 패드(210)를 드라이버/ESD 셀(220)에 접속시키고, 금속 접속(247)은 본드 패드(217)를 드라이버/ESD 셀(227)에 접속시킨다. 드라이버/ESD 셀들(220 내지 227)은 일련의 프리-드라이버 셀들(pre-driver cells)(230 내지 237)에 접속된다. 이들 셀들은 드라이버/ ESD 셀들을 다이 코어에 위치한 회로와 연결하는 역할을 한 다.
본드 패드들(210 내지 217)은, 본드 패드들(211, 213, 215, 및 217)을 포함하는 내측 링과 본드 패드들(210, 212, 214, 및 216)을 포함하는 외측 링을 갖는 스태거형 어레이(staggered array)로 배열되기 때문에, 외측 링 본드 패드들에 대한 금속 접속은 내측 링 본드 패드들 사이로 라우트되어야 한다.
반도체 장치 제조업자가, 웨이퍼당 보다 많은 디바이스들을 제조하기 위한 노력으로 다이의 사이즈를 줄임으로써 디바이스당 제조 비용을 줄이는 것은 종종 유리하다. 다이 상의 본드 패드들의 수가 감소하지 않는다면, 다이 사이즈가 감소되는 경우에 본드 패드들은 서로 아주 근접하여 배치되어야 한다. 이는, 결국, 드라이버/ESD 셀들과 외측 링 내의 본드 패드들 사이의 금속 접속을 더 좁아지게 한다. 또한, 드라이버/ESD 셀들의 폭이 감소된다.
드라이버/ESD 셀들과 외측 링 내의 본드 패드들 사이의 금속 접속의 폭이 줄어듦에 따라 여러 문제들이 발생할 수 있다. 금속 접속이 좁아짐에 따라 전기 저항이 증가한다. 좁은 접속은 ESD 이벤트의 결과로서 발생할 수 있는 큰 전류를 감당할 수 없을 것이다. 좁은 금속 접속은 또한 궁극적으로 회로 불량을 일으키는 점진적인 금속의 부식인 전자 이동(electro-migration)을 경험할 수 있다. 좁은 금속 접속 문제를 해결하는 하나의 잠재적인 해법은 본드 패드들의 내부 열(inner row) 아래의 층들 상에서 추가 금속을 라우트하는 방법이지만, 이 잠재적 해법은 본드 와이어를 설치하는 동안 본드 패드들 아래에서 통상적으로 금속 층들 사이에 놓이는 유전 재료가 균열하는 제조 문제를 일으킨다.
드라이버/ESD 셀들과 외측 링 내의 본드 패드들 간의 금속 접속 폭의 감소로 인해 야기되는 문제들 외에, 드라이버/ESD 셀들의 폭의 감소는 드라이버/ESD 셀들 내에서 ESD 보호 구조를 구현하는 데 있어서 더 많은 문제를 일으킬 수 있다.
본 발명은 이하 주어진 발명의 상세한 설명 및 본 발명의 실시예들에 대한 첨부 도면을 통해 완전히 이해되겠지만, 그 실시예들은 본 발명을 설명된 특정 실시예로 제한하는 것으로 간주되어서는 안되고 단지 설명과 이해를 위한 것일 뿐이다.
도 1은 통상적인 볼 그리드 어레이 반도체 장치의 단면도이다.
도 2는 종래 기술의 반도체 다이의 일부의 블록도이다.
도 3은 본 발명에 따라 구성된 반도체 다이의 실시예의 일부의 블록도이다.
도 4는 스태거형 본드 패드들을 갖는 집적 회로용 드라이버 레이아웃을 최적화하는 방법의 실시예의 순서도이다.
도 5는 본 발명에 따라 구현된 반도체 다이를 포함하는 볼 그리드 어레이 반도체 장치의 단면도이다.
스태거형 본드 패드들과 최적화된 드라이버 레이아웃을 갖는 집적 회로 다이의 실시예는 본드 패드들의 외측 링과 본드 패드들의 내측 링을 갖는 스태거형 어레이의 본드 패드들(a staggered array of bond pads)을 포함한다. 본드 패드들의 외측 링에 대한 드라이버/ESD 회로 셀들은 본드 패드들의 외측(본드 패드들의 외측 링과 최근접 다이 에지 사이)에 위치한다. 본드 패드들의 내측 링에 대한 드라이버/ESD 셀들은 본드 패드들의 내측에 위치한다.
도 3은 최적화된 드라이버 레이아웃을 갖는 스태거형 본드 패드 집적 회로의 실시예의 블록도이다. 다이(300)는 프리-드라이버/리시버(pre-driver/receiver) 회로 셀들(330 내지 337)을 포함한다. 프리-드라이버/리시버 회로 셀들(330 내지 337)은 다이 코어와 일련의 드라이버/ESD 회로 셀들(320 내지 327) 사이의 통신을 제공한다. 드라이버/ESD 회로 셀들(320 내지 327)은 구동력을 제공하고, 인입 신호를 수신하고, ESD 보호를 제공한다. 드라이버/ESD 회로 셀들(320 내지 327)은 본드 패드들(310 내지 317)에 연결된다. 드라이버/ESD 회로 셀들 및 본드 패드들은 일련의 금속 접속들을 통해 접속되고, 이들 중 2개를 340 및 347로 표기되어 있다. 발명을 불분명하게 하지 않기 위해서, 도 3에는 8개의 본드 패드들, 8개의 드라이버/ESD 셀들, 8개의 프리-드라이버/리시버 셀들만이 도시되었지만, 본 발명의 실시예들은 더 많은 본드 패드들, 드라이버/ESD 셀들, 및 프리-드라이버/리시버 셀들을 가질 수 있다. 또한, 드라이버/ESD 셀들(320 내지 327)은 넓은 범위의 가능한 입력/출력 셀 회로들을 나타내도록 의도되어 있다.
드라이버/ESD 셀들(320, 322, 324, 및 326)은 본드 패드들(310 내지 317)의 외측에 위치한다. 즉, 드라이버/ESD 회로 셀들(320, 322, 324, 및 326)은 본드 패드들(310, 312, 314 및 316)과 다이 에지(360) 사이에 위치한다. 이러한 드라이버/ESD 셀 레이아웃은, 본드 패드들(310, 312, 314 및 316) 및 이들과 관련된 드라이버/ESD 셀들(320, 322, 324, 및 326) 사이의 금속 접속들이 본드 패드들(311, 313, 315 및 317) 및 이들과 관련된 드라이버/ESD 셀들(321, 323, 325, 및 327) 사이의 금속 접속들과 같은 폭을 갖도록 허용하는 이점이 있다. 이들 금속 접속들은 80㎛의 폭을 가질 수 있지만, 다른 금속 접속 폭을 가진 다른 실시예들도 가능하다. 본 실시예의 드라이버/ESD 레이아웃은 또한 드라이버/ESD 셀들이 종래의 집적 회로에서의 가능한 폭보다 큰 폭을 갖는 것을 허용한다.
프리-드라이버/리시버 셀들(330 내지 337)은 일련의 전기적 도전성 경로에 의해서 드라이버/ESD 셀들(320 내지 327)에 전기적으로 접속되고, 이들 중 2개는 도 3에서 350 및 357로 표기되어 있다. 이들 전기적 도전성 경로는 대략 1 내지 2㎛의 폭을 가질 수 있지만, 다른 실시예들에서는 다른 폭이 가능하다. 프리-드라이버/리시버 셀들(330, 332, 334 및 336)을 드라이버/ESD 셀들(320, 322, 324 및 326)과 접속시키는 전기적 도전성 경로는 본드 패드들(310 내지 317) 사이로 및 드라이버/ESD 셀들(321, 323, 325 및 327) 사이로 라우트될 수 있다. 또한, 드라이버/ESD 및 본드 패드 구조 하부의 또 다른 층 상에서 이들 전기적 도전성 경로를 라우트할 수도 있다. 프리-드라이버/리시버 셀들(330, 332, 334 및 336)과 드라이버/ESD 셀들(320, 322, 324 및 326) 사이의 전기적 도전성 경로는, 그 폭이 아마도 1 또는 2㎛로 비교적 좁기 때문에, 이 전기적 도전성 경로는 본드 와이어를 설치하는 동안 층간 유전 재료를 균열시키는 추가 위험을 생성하지 않고 본드 패드 하부에 라우트될 수 있다. 또한, 도 3에는 각각의 프리-드라이버/리시버 셀 및 그와 관련된 드라이버/ESD 셀 사이에 단 하나의 전기적 도전성 경로만이 도시되어 있지만, 다른 실시예들에서는 각각의 프리-드라이버/리시버 셀 및 그와 관련된 드라이버/ESD 셀 사이에 하나 이상의 전기적 도전성 경로를 가질 수 있다.
도 4는 스태거형 본드 패드 집적 회로 내의 드라이버 셀 레이아웃을 최적화하는 방법에 관한 일 실시예의 순서도이다. 단계 410에서, 다이 상의 복수의 본드 패드는 어레이로 구성된다. 단계 420에서, 제1 복수의 드라이버 셀들은 복수의 본드 패드의 외측에 위치된다. 즉, 제1 복수의 드라이버 셀은 본드 패드들과 다이의 최근접 에지 사이에 위치된다. 단계 430에서, 제2 복수의 드라이버 셀은 복수의 본드 패드 내측에 위치된다. 즉, 제2 복수의 드라이버 셀은 본드 패드들과 다이 코어 사이에 위치된다.
도 5는 볼 그리드 어레이 반도체 장치(500)의 일부의 단면도를 도시한다. 볼 그리드 어레이 반도체 장치(500)의 구성 성분들 중에는 다이(300)가 있다. 다이(300)는 최적화된 드라이버 레이아웃과 스태거형 본드 패드들을 포함하는, 도 3과 관련하여 상술한 여러 특성들을 포함한다. 다이(300)는 본드 와이어(515)를 통해 리드 프레임(520)에 연결된다. 도 5에는 단 하나의 본드 와이어만이 도시되었지만, 반도체 장치(500)의 실시예들은 이러한 본드 와이어를 수 십개 혹은 수 백개 포함할 수 있다. 리드 프레임(520)은 본드 와이어로부터 솔더 볼(540)까지 전기적 경로를 제공한다. 본 예는 단 3개의 솔더 볼들을 도시하지만, 볼 그리드 어레이 반도체 장치의 실시예들은 이러한 솔더 볼들을 수 십개 혹은 수 백개 포함할 수 있다. 솔더 마스크(550)는 여러 솔더 볼들(540) 사이에서 전기 절연을 제공한다. 전체 어셈블리는 플라스틱 케이싱(530) 내에 캡슐화된다.
반도체 장치(500)는 시스템에의 전기 접속을 제공하는 솔더 볼들을 포함하는 것으로 기술되었지만, 시스템에의 전기 접속을 제공하는 다른 방법을 사용한 다른 실시예들도 가능하며, 그 기법들은 핀이나 리드 핑거들을 포함하지만, 이에 제한되지 않는다.
전술한 명세서에서, 본 발명은 그 특정 실시예들을 참조하여 기술되었다. 그러나, 첨부한 특허청구범위에서 제시된 바와 같은 본 발명의 정신과 범주에서 벗어나지 않고 다양한 변형 및 변경이 이뤄질 수 있음은 자명할 것이다. 그러므로, 이 명세서 및 도면은 제한적 의미라기보다는 예시적인 것으로 간주되어야 할 것이다.

Claims (16)

  1. 반도체 장치로서,
    어레이로 구성된 복수의 본드 패드,
    최근접 다이 에지와 상기 복수의 본드 패드 사이에 위치한 제1 복수의 드라이버 셀, 및
    상기 복수의 본드 패드의 내측에 위치한 제2 복수의 드라이버 셀
    을 포함하는
    다이와;
    복수의 리드 핑거 - 상기 복수의 리드 핑거는 복수의 본드 와이어에 의해 상기 복수의 본드 패드에 연결됨 - 를 포함하는 리드 프레임
    을 포함하는 반도체 장치.
  2. 제1항에 있어서, 상기 복수의 본드 패드는 스태거형(staggered) 어레이로 구성된 반도체 장치.
  3. 제2항에 있어서, 상기 최근접 다이 에지로부터 상기 제2 복수의 드라이버 셀보다 더 멀리 위치한 복수의 프리-드라이버(pre-driver) 셀을 더 포함하는 반도체 장치.
  4. 제3항에 있어서, 상기 복수의 본드 패드는 본드 패드들의 내측 링 및 외측 링을 포함하는 스태거형 어레이로 구성된 반도체 장치.
  5. 제4항에 있어서, 복수의 금속 접속(metal connections)을 더 포함하고, 상기 복수의 금속 접속들의 각각은 상기 제1 및 제2 복수의 드라이버 셀 중 하나를 상기 복수의 본드 패드 중 하나에 연결하는 반도체 장치.
  6. 제5항에 있어서, 복수의 도전성 상호 접속(conductive interconnects)을 더 포함하고, 상기 복수의 프리-드라이버 셀의 각각은 상기 복수의 도전성 상호 접속 중 적어도 하나에 의해 상기 제1 및 제2 복수의 드라이버 셀 중 하나에 연결되는 반도체 장치.
  7. 제6항에 있어서, 상기 복수의 도전성 상호 접속의 각각의 것은 상기 복수의 금속 접속의 각각의 것보다 폭이 실질적으로 더 좁은 반도체 장치.
  8. 제7항에 있어서, 상기 제1 및 제2 복수의 드라이버 셀의 각각은 대략 80 ㎛의 폭을 갖는 반도체 장치.
  9. 반도체 장치로서,
    어레이로 구성된 복수의 본드 패드,
    최근접 다이 에지와 상기 복수의 본드 패드 사이에 위치한 제1 복수의 드라이버 셀, 및
    상기 복수의 본드 패드의 내측에 위치한 제2 복수의 드라이버 셀
    을 포함하는
    다이와;
    복수의 솔더 볼 - 상기 복수의 솔더 볼은 복수의 본드 와이어에 의해 상기 복수의 본드 패드에 연결됨 - 을 포함하는 리드 프레임
    를 포함하는 반도체 장치.
  10. 제9항에 있어서, 상기 복수의 본드 패드는 스태거형 어레이로 구성된 반도체 장치.
  11. 제10항에 있어서, 상기 최근접 다이 에지로부터 상기 제2 복수의 드라이버 셀보다 더 멀리 위치한 복수의 프리-드라이버 셀을 더 포함하는 반도체 장치.
  12. 제11항에 있어서, 상기 복수의 본드 패드는 본드 패드들의 내측 링 및 외측 링을 포함하는 스태거형 어레이로 구성된 반도체 장치.
  13. 제12항에 있어서, 복수의 금속 접속을 더 포함하고, 상기 복수의 금속 접속들의 각각은 상기 제1 및 제2 복수의 드라이버 셀 중 하나를 상기 복수의 본드 패 드 중 하나에 연결하는 반도체 장치.
  14. 제13항에 있어서, 복수의 도전성 상호 접속을 더 포함하고, 상기 복수의 프리-드라이버 셀의 각각은 상기 복수의 도전성 상호 접속 중 적어도 하나에 의해 상기 제1 및 제2 복수의 드라이버 셀 중 하나에 연결되는 반도체 장치.
  15. 제14항에 있어서, 상기 복수의 도전성 상호 접속의 각각의 것은 상기 복수의 금속 접속의 각각의 것보다 폭이 실질적으로 더 좁은 반도체 장치.
  16. 제15항에 있어서, 상기 제1 및 제2 복수의 드라이버 셀의 각각은 대략 80 ㎛의 폭을 갖는 반도체 장치.
KR1020067000661A 2003-07-11 2004-06-30 스태거형 본드 패드들을 갖는 집적 회로용 최적화 드라이버레이아웃을 포함하는 반도체 장치 KR20060036451A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/618,381 2003-07-11
US10/618,381 US6784558B2 (en) 1999-12-30 2003-07-11 Semiconductor device inlcluding optimized driver layout for integrated circuit with staggered bond pads

Publications (1)

Publication Number Publication Date
KR20060036451A true KR20060036451A (ko) 2006-04-28

Family

ID=34079711

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020067000661A KR20060036451A (ko) 2003-07-11 2004-06-30 스태거형 본드 패드들을 갖는 집적 회로용 최적화 드라이버레이아웃을 포함하는 반도체 장치

Country Status (6)

Country Link
US (1) US6784558B2 (ko)
EP (1) EP1644978A1 (ko)
KR (1) KR20060036451A (ko)
CN (1) CN1823417A (ko)
TW (1) TWI236727B (ko)
WO (1) WO2005008773A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU4305501A (en) * 1999-12-30 2001-07-16 Intel Corporation Optimized driver layout for integrated circuits with staggered bond pads
TW575949B (en) * 2001-02-06 2004-02-11 Hitachi Ltd Mixed integrated circuit device, its manufacturing method and electronic apparatus
US6858945B2 (en) * 2002-08-21 2005-02-22 Broadcom Corporation Multi-concentric pad arrangements for integrated circuit pads
JP4397210B2 (ja) * 2003-10-20 2010-01-13 ローム株式会社 半導体装置
US6953997B1 (en) * 2004-06-04 2005-10-11 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device with improved bonding pad connection and placement
US8993429B2 (en) * 2013-03-12 2015-03-31 Macronix International Co., Ltd. Interlayer conductor structure and method
US10424921B2 (en) * 2017-02-16 2019-09-24 Qualcomm Incorporated Die-to-die interface configuration and methods of use thereof
US10128229B1 (en) * 2017-11-13 2018-11-13 Micron Technology, Inc. Semiconductor devices with package-level configurability
US10483241B1 (en) 2018-06-27 2019-11-19 Micron Technology, Inc. Semiconductor devices with through silicon vias and package-level configurability

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01298731A (ja) * 1988-05-27 1989-12-01 Nec Corp 半導体装置
KR920702779A (ko) * 1990-04-24 1992-10-06 아이지와 스스무 회로 셀·어레이를 갖춘 반도체 장치 및 데이타 입출력 장치
JP2707906B2 (ja) * 1992-02-19 1998-02-04 日本電気株式会社 半導体集積回路
JPH07263628A (ja) * 1994-03-18 1995-10-13 Fujitsu Ltd 半導体装置
KR100209863B1 (ko) * 1995-01-13 1999-07-15 야스카와 히데아키 반도체 장치 테이프 캐리어 패키지 및 디스플레이 패널 모듈
US5828400A (en) * 1995-12-28 1998-10-27 Eastman Kodak Company Method for constructing a light-emitting diode printhead with a multiple DPI resolution driver IC
US5796171A (en) * 1996-06-07 1998-08-18 Lsi Logic Corporation Progressive staggered bonding pads
US5719449A (en) * 1996-09-30 1998-02-17 Lucent Technologies Inc. Flip-chip integrated circuit with improved testability
JPH1140754A (ja) * 1997-07-17 1999-02-12 Mitsubishi Electric Corp 半導体装置
JP3274633B2 (ja) * 1997-09-29 2002-04-15 ローム株式会社 半導体集積回路装置
US5962926A (en) * 1997-09-30 1999-10-05 Motorola, Inc. Semiconductor device having multiple overlapping rows of bond pads with conductive interconnects and method of pad placement
JP3466064B2 (ja) * 1997-10-20 2003-11-10 ローム株式会社 半導体集積回路装置
US6031258A (en) * 1998-03-06 2000-02-29 S3 Incorporated High DC current stagger power/ground pad
US6078068A (en) * 1998-07-15 2000-06-20 Adaptec, Inc. Electrostatic discharge protection bus/die edge seal
US6242814B1 (en) * 1998-07-31 2001-06-05 Lsi Logic Corporation Universal I/O pad structure for in-line or staggered wire bonding or arrayed flip-chip assembly
JP3711326B2 (ja) * 1998-10-28 2005-11-02 ジェネンテック・インコーポレーテッド 細菌性細胞からの異種ポリペプチドの回収方法
JP3516608B2 (ja) * 1999-04-27 2004-04-05 沖電気工業株式会社 半導体装置
AU4305501A (en) * 1999-12-30 2001-07-16 Intel Corporation Optimized driver layout for integrated circuits with staggered bond pads
JP4025044B2 (ja) * 2001-09-27 2007-12-19 株式会社東芝 半導体集積回路装置

Also Published As

Publication number Publication date
WO2005008773A1 (en) 2005-01-27
EP1644978A1 (en) 2006-04-12
TWI236727B (en) 2005-07-21
TW200507161A (en) 2005-02-16
CN1823417A (zh) 2006-08-23
US6784558B2 (en) 2004-08-31
US20040056367A1 (en) 2004-03-25

Similar Documents

Publication Publication Date Title
JP4308671B2 (ja) ワイヤボンドパッドを有する半導体装置とその製作方法
US6121677A (en) Reduced size integrated circuits and methods using test pads located in scribe regions of integrated circuits wafers
US8310034B2 (en) Semiconductor device
US8643178B2 (en) Semiconductor chips having redistributed power/ground lines directly connected to power/ground lines of internal circuits and methods of fabricating the same
US8138615B2 (en) Semiconductor integrated circuit providing for wire bonding directly above an active circuit region, and manufacturing method thereof
US20060250139A1 (en) Bond pad structure comprising multiple bond pads with metal overlap
US8115321B2 (en) Separate probe and bond regions of an integrated circuit
JPH09283632A (ja) 半導体集積回路装置
KR20060036451A (ko) 스태거형 본드 패드들을 갖는 집적 회로용 최적화 드라이버레이아웃을 포함하는 반도체 장치
JP2001044362A (ja) 半導体装置の実装構造および実装方法
US6710448B2 (en) Bonding pad structure
US20050269718A1 (en) Optimized driver layout for integrated circuits with staggered bond pads
JPWO2006059547A1 (ja) 半導体装置
KR101086519B1 (ko) 집적 회로 다이의 내부 신호 패드로의 접근 제공 방법 및패키지 집적 회로
US7265395B2 (en) Semiconductor device
JPH11204688A (ja) 半導体パッケージおよびその製造方法
JP2004221260A (ja) 半導体装置
US11961879B2 (en) IC including capacitor having segmented bottom plate
CN112992868A (zh) 具静电放电防护功能的半导体装置及静电放电的测试方法
CN100508179C (zh) 内连线结构
US6730946B2 (en) Semiconductor device
JP2003229428A (ja) 半導体装置
JPS61180470A (ja) 半導体集積回路装置
JPH03270067A (ja) 半導体集積装置
US20090267179A1 (en) System for power performance optimization of multicore processor chip

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application