KR20060009241A - 프로그램 저장 디바이스, 호스트, 호스트 버스 어댑터,입력/출력 시스템 및 호스트 버스 어댑터로부터의 상태자동 표현 방법 - Google Patents

프로그램 저장 디바이스, 호스트, 호스트 버스 어댑터,입력/출력 시스템 및 호스트 버스 어댑터로부터의 상태자동 표현 방법 Download PDF

Info

Publication number
KR20060009241A
KR20060009241A KR1020057018294A KR20057018294A KR20060009241A KR 20060009241 A KR20060009241 A KR 20060009241A KR 1020057018294 A KR1020057018294 A KR 1020057018294A KR 20057018294 A KR20057018294 A KR 20057018294A KR 20060009241 A KR20060009241 A KR 20060009241A
Authority
KR
South Korea
Prior art keywords
host
bus adapter
host bus
data
status
Prior art date
Application number
KR1020057018294A
Other languages
English (en)
Other versions
KR100968314B1 (ko
Inventor
제임스 첸
리-청 쿠오
캐롤 스파넬
앤드류 데일 월스
Original Assignee
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 인터내셔널 비지네스 머신즈 코포레이션
Publication of KR20060009241A publication Critical patent/KR20060009241A/ko
Application granted granted Critical
Publication of KR100968314B1 publication Critical patent/KR100968314B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Computer And Data Communications (AREA)
  • Bus Control (AREA)
  • Information Transfer Between Computers (AREA)

Abstract

에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 표현하는 방법, 장치 및 프로그램 저장 디바이스가 제공된다. 호스트 버스 어댑터는 데이터를 호스트에 전송한다. 호스트는 데이터 전송 비준을 실행하고, 데이터 전송이 성공했는지를 판단한다. 호스트 버스 어댑터는 데이터 전송이 성공한 경우에 상태 정보를 자동으로 전송하고, 그렇지 않은 경우에 호스트 버스 어댑터는 데이터 전송을 위하여 호스트로부터의 상태 유형 식별을 기다린다.

Description

프로그램 저장 디바이스, 호스트, 호스트 버스 어댑터, 입력/출력 시스템 및 호스트 버스 어댑터로부터의 상태 자동 표현 방법{METHOD, APPARATUS AND PROGRAM STORAGE DEVICE FOR PROVIDING STATUS FROM A HOST BUS ADAPTER}
본 발명은 전반적으로는 입력/출력 시스템에 관한 것으로서, 보다 구체적으로는, 호스트 버스 어댑터의 상태를 표현하는 방법, 장치 및 프로그램 저장 디바이스에 관한 것이다.
데이터 처리 시스템에는, 통신 어댑터 및 입력/출력(I/O) 제어기가 제공되어, 호스트 시스템과 네트워크 또는 주변기기 디바이스 사이에서 데이터를 전송한다. 호스트 시스템의 메모리 및 프로세서는 시스템이나 I/O 버스 또는 네트워크에 의해서 어댑터 또는 제어기에 연결된다.
호스트 시스템의 중앙 처리 유닛이 더욱 빨라지고 있기 때문에, 로컬 레지스터 또는 캐시 메모리를 포함하고 있는 프로세서 동작 속도와, 호스트 시스템의 프로세서와 주메모리 또는 주변기기 디바이스 사이의 액세스 속도 사이의 차이는 증대되고 있다. 그 결과, 데이터 시스템이 더 빠른 프로세서를 더욱 잘 활용하기 위 해서는, 호스트 시스템과 네트워크 또는 주변기기 디바이스 사이에서 데이터를 더욱 효율적으로 전송하는 방법이 마련될 필요가 있다.
데이터는 일반적으로 호스트 컴퓨터와, 디스크 드라이브, 테이프 드라이브 또는 프린터와 같은 주변기기 디바이스 사이에서 데이터 통신 버스를 통해 전송되거나 반송된다. 데이터 통신 버스는 호스트와 주변기기 디바이스를 서로 연결시켜서, 시스템과 주변기기 디바이스 사이에서의 데이터 교환을 가능하게 한다. 데이터 통신 버스 유형 중 하나가 소형 시스템 컴퓨터 상호접속(Small Computer System Interconnect: SCSI) 데이터 버스이다. SCSI 데이터 버스는 다양한 방식으로 구성될 수 있으며, 그 동작 모드는 여러 가지이다.
SCSI 프로토콜은 개시자(즉 SCSI 커맨드를 출력하는 디바이스)와 타깃(SCSI 커맨드를 실행하는 디바이스) 사이의 통신을 지정한다. SCSI 데이터 버스는 호스트 어댑터를 거쳐서 개시자에 접속되며, 디바이스 제어기를 거쳐서 타깃 디바이스에 접속된다. 각 디바이스 제어기는 SCSI 버스에 접속된 특정 유형의 디바이스에 매칭된다.
정보가 개시자와, 다수의 타깃 디바이스 중 임의의 하나의 디바이스 사이에서 전송되거나 반송되는 경우, 핸드셰이킹(handshaking) 프로토콜이 사용되어, 그들 사이에 접속된 데이터 버스 상에서의 데이터 전송을 제어한다.
SCSI를 다소의 물리적 인터페이스에 맵핑시키는 ULP(upper Level Protocol)은 다수 개 존재한다. FCP는 SCSI를 섬유 채널(Fibre Channel)에 맵핑시키는 프로토콜이다. iSCSI는 SCSI를 이더넷에 맵핑시킨다. FCP 및 iSCSI와 그 밖의 프로 토콜은 개시자 및 타깃에 의하여 통신한다. 개시자는 교환을 개시하며 SCSI 커맨드를 타깃에 전달하는 에이전트(agent)이다.
운용 시스템에 의해서 착수되어 데이터 블록을 저장 주변기기에 기록하는 SCSI I/O는, 예를 들어 정보 유닛(IU)으로 알려진 커맨드 프레임을 사용하여 호스트와 타깃 사이의 FCP 교환을 개시한다. 그러나, 전술한 바와 같이, FCP는 단지 일례일 뿐이다. 교환 세션 내에서, 하나 이상의 시퀀스를 포함하는 프레임 그룹은 호스트로부터 타깃으로 데이터를 전송하는 데 사용된다. 타깃은 준비가 되었다고 응답한다. 개시자는 데이터 기술자(data descriptor) 정보 유닛을 출력함으로써 응답한다. 그 다음, 개시자가 하나 이상의 요청된 데이터를 정보 유닛에 송신한다. 타깃은 전송된 요청의 완료를 나타내는 커맨드 상태 정보 유닛을 출력함으로써 응답한다.
타깃 응답을 갖는 FCP 교환의 개시, 데이터 기술자 정보를 갖는 개시자 응답, 및 커맨드 상태를 출력하는 타깃은, 다양한 방식으로 조합되어, 프로토콜을 더욱 효율적으로 만든다. 그 후, 타깃은 데이터를 승인하고 일부 종류의 응답을 발생시켜야 한다. 에러 또는 제외 사항이 수신되지 않는 경우, 응답은 정상 상태를 나타낼 것이다.
전형적인 타깃은 몇몇 종류의 저장 시스템이다. 흔히, 타깃은 PC 또는 특화된 하드웨어와 같은 호스트와 통신하는 프로토콜을 처리하는 호스트 버스 어댑터(Host Bus Adapter: HBA)로 이루어진다. HBA는 SCSI 커맨드를 호스트에 통지하며, 데이터를 수신하거나 출력하는 호스트와는 구별된다.
기록 커맨드의 경우, HBA는 개시자가 기록 동작을 수행하기를 원한다는 것을는 호스트에 통지해야 한다. 호스트가 복잡한 저장 시스템인 경우에는, 기록된 섹터가 이미 기록 캐시에 있는지와, 데이터가 기록된 곳이 정확히 어디인지를 판단할 필요가 있다. 호스트도 마찬가지로 데이터에 대해서 몇몇 추가적인 포맷지정을 실행할 필요가 있다. 호스트가 데이터를 출력하는 HBA와 통신한 후에는, HBA가 데이터를 저장한다.
현재의 환경에서는, 호스트는 동작이 성공했음을 HBA에 전할 필요가 있으며, HBA가 에러를 검출하지 않았다고 가정하면 양호한 상태를 응답으로 반송한다. 이러한 호스트와 HBA 사이의 부가적인 상호 작용은 호스트와 HBA 모두에 대해서 상당한 양의 프로세싱 및 핸드셰이킹이 된다.
에러가 검출될 때까지 호스트 버스 어댑터의 상태를 자동으로 표현하는 방법, 장치 및 프로그램 저장 디바이스가 필요하다는 것을 알 수 있다.
전술한 종래기술의 제한점을 극복하고, 본 명세서를 읽고 이해하면 분명해질 기타의 제한점을 극복하기 위해서, 본 발명은 에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 표현하는 방법, 장치 및 프로그램 저장 디바이스에 대해 개시한다.
본 발명은, 호스트가 HBA에게 그렇게 할 것을 알리는 것을 기다리지 않고서 HBA가 개시자에게 자동으로 응답하게 함으로써 전술한 문제점을 해결한다. 일 실시예에서는, 데이터를 검사하고, 로직을 제어하며, HBA로부터 호스트로 데이터를 전송하는 동안에 에러가 발생했는지를 매우 신속하게 판단하는 특수 하드웨어를 구비함으로써 해결한다. 에러가 검출된 경우에는, 특정 포트를 처리하는 HBA로 신호가 호출된다. HBA는 즉시 개시자에게로의 자동 상태 반송을 중지하며, 개시자에게 표현할 상태가 어떤지를 호스트 버스 어댑터에게 알리는 각각의 동작에 대해 개별적으로 통신할 것을 호스트에게 요구한다.
본 발명의 원리에 따른 프로그램 저장 디바이스는, 호스트 버스 어댑터를 거쳐서 데이터를 호스트에 전송하는 단계와, 호스트에서 데이터 전송 비준을 실행하는 단계와, 데이터 전송이 성공했는지를 호스트에서 판단하는 단계와, 데이터 전송이 성공한 경우에는 호스트 버스 어댑터로부터의 상태 정보를 자동으로 전송하되, 그렇지 않은 경우에는 호스트 버스 어댑터가 데이터 전송을 위해서 호스트로부터의 상태 유형 식별을 기다리게 하는 단계에 대한 방법을 포함한다.
본 발명의 다른 실시예에서는, 다른 프로그램 저장 디바이스가 제공된다. 이 프로그램 저장 디바이스는, 호스트 버스 어댑터로부터의 데이터를 호스트에서 수신하는 단계와, 호스트에서 데이터 전송 비준을 실행하는 단계와, 데이터 전송이 성공했는지를 호스트에서 판단하는 단계와, 데이터 전송이 성공하지 못한 것으로 판단된 경우에 데이터 전송을 위해서 호스트 버스 어댑터가 호스트로부터의 상태 유형 식별을 기다리게 하는 단계에 대한 방법을 포함한다.
본 발명의 다른 실시예에서는, 다른 프로그램 저장 디바이스가 제공된다. 이 프로그램 저장 디바이스는, 호스트 버스 어댑터를 거쳐서 데이터를 호스트에 전송하는 단계와, 호스트 버스 어댑터에 의해서 자동 상태 전송을 억제하는 신호를 호스트 버스 어댑터에서 수신할 때까지 호스트 버스 어댑터로부터의 상태 정보를 자동으로 전송하는 단계에 대한 방법을 포함한다.
본 발명의 다른 실시예에서는, 입력/출력 시스템이 제공된다. 이 입력/출력 시스템은 데이터를 전송하기 위한 호스트 버스 어댑터와, 호스트 버스 어댑터에 연결되어 있으며, 데이터 전송 비준을 실행하고 데이터 전송이 성공했는지를 판단하는 호스트를 포함하되, 호스트 버스 어댑터는 호스트가 데이터 전송이 성공하지 않았다고 판단할 때까지 상태 정보를 자동으로 전송하고, 호스트 버스 어댑터에 의해서 자동 상태 전송을 억제하는 신호를 호스트 버스 어댑터에 전송한다.
본 발명의 다른 실시예에서는, 호스트가 제공된다. 이 호스트는 호스트 버스 어댑터로부터의 데이터를 수신하는 호스트 버스 어댑터 인터페이스와, 호스트 버스 어댑터 인터페이스에 연결되어 있으며, 데이터 전송 비준을 실행하는 프로세서와, 프로세서에 연결되어 있으며, 데이터 전송이 성공하지 못한 것으로 판단된 경우에 호스트 버스 어댑터가 데이터 전송을 위한 상태 유형 식별을 기다리게 하는 신호를 전송하는 포트를 포함한다.
본 발명의 다른 실시예에서는 호스트 버스 어댑터가 제공된다. 이 호스트 버스 어댑터는 호스트에 데이터를 전송하는 프로토콜 처리 인터페이스와, 프로토콜 처리 인터페이스에 연결되어 있으며, 자동 상태 전송을 억제하기 위한 신호를 수신할 때까지 상태 정보를 자동으로 전송하는 프로세서를 포함한다.
본 발명의 다른 실시예에서는, 에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 표현하는 방법이 제공된다. 이 방법은, 호스트 버스 어댑터를 거쳐서 데이터를 호스트에 전송하는 단계와, 호스트에서 데이터 전송 비준을 실행하는 단계와, 데이터 전송이 성공했는지를 호스트에서 판단하는 단계와, 데이터 전송이 성공한 경우에는 호스트 버스 어댑터로부터의 상태 정보를 자동으로 전송하되, 그렇지 않은 경우에는 데이터 전송을 위해서 호스트 버스 어댑터가 호스트로부터의 상태 유형 식별을 기다리게 하는 단계를 포함한다.
본 발명의 다른 실시예에서는, 입력/출력 시스템이 제공된다. 이 입력/출력 시스템은 데이터를 전송하는 수단과, 이 전송 수단에 연결되어 있으며, 데이터 전송 비준을 실행하고 데이터 전송이 성공했는지를 판단하는 수단을 포함하되, 데이터 전송 수단은 데이터 전송 비준 실행 수단이 데이터 전송이 성공했다고 판단한 경우에는 상태 정보를 전송하되, 그렇지 않은 경우, 데이터 전송 수단은 데이터 전송을 위하여 호스트로부터의 상태 유형 식별을 기다린다.
본 발명의 다른 실시예에서는, 호스트가 제공된다. 이 호스트는 호스트 버스 어댑터로부터의 데이터를 수신하는 수단과, 이 수신 수단에 연결되어 있으며, 호스트에서의 데이터 비준을 실행시키는 수단과, 이 실행 수단에 연결되어 있으며, 데이터 전송이 성공하지 못한 것으로 판단된 경우에는 데이터의 전송을 위하여 호스트 버스 어댑터가 상태 유형 식별을 기다리게 하는 신호를 전송하는 수단을 포함한다.
본 발명의 다른 실시예에서는 호스트 버스 어댑터가 제공된다. 이 호스트 버스 어댑터는 데이터를 호스트에 전송하는 수단과, 이 전송 수단에 연결되어 있으며, 자동 상태 전송을 억제하기 위한 신호를 수신할 때까지 상태 정보를 자동으로 전송하는 수단을 포함한다.
본 발명을 특징짓는 전술한 이점 및 신규한 특징과 그 밖의 다양한 이점 및 신규한 특징은 본 명세서에 첨부한 청구범위에서 특별하게 지적되며 그 일부분을 형성한다.
본 발명은 단지 일례로서 첨부한 도면에 예시한 바와 같은 바람직한 실시예를 참조하여 설명되며, 이 도면에서 유사한 참조번호는 전체적으로 대응하는 부분을 나타낸다.
도 1은 본 발명의 바람직한 실시예에 따른 입력/출력(I/O) 시스템을 나타낸 도면,
도 2는 에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 표현하는 시스템을 나타낸 도면,
도 3은 시스템의 에러/조건 검증 시스템을 나타낸 도면,
도 4는 에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 표현하는 방법에 대한 순서도,
도 5는 도 1 내지 도 4를 참조로 하여 예시된 프로세스가 프로그램 저장 디바이스에서 명백하게 구현되는 시스템을 나타낸 도면이다.
본 발명은 에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 표현하는 방법, 장치 및 프로그램 저장 디바이스를 제공한다. 본 발명은, 호스트가 HBA에게 그렇게 할 것을 알리는 것을 기다리지 않고서, 호스트 버스 어댑터(HBA)가 개시자에게 응답을 자동으로 반송하게 한다. 호스트는 데이터 및 제어 로직을 검사하여, HBA로부터 호스트로의 데이터 전송 중에 에러가 발생했는지를 매우 신속하게 판단한다. 에러가 검출된 경우, 그 특정 포트를 처리하는 HBA로 신호가 호출된다. HBA는 즉시 개시자로의 상태 반송을 중지하며, 호스트 버스 어댑터에게 어떤 상태인지를 알리는 각각의 동작에 대해 개별적으로 통신하여서 개시자에게 표현할 것을 호스트에게 요구한다.
도 1은 본 발명의 바람직한 실시예에 따른 입력/출력(I/O) 시스템(100)을 예시한다. 도 1에서, 프로세서(110)는 캐시 메모리(120)에 연결되어 있다. 캐시 메모리(120)는 프로세서 성능을 제공하는 고속 메모리이다. 캐시(120)는 프로세서(110)와 주요 시스템 메모리(150) 사이에 존재한다. I/O 디바이스(130)는 저장, 그래픽 처리, 네트워크 접속, 인쇄 등과 같은 다양한 서비스를 제공하는 데 사용된다. 시스템 버스(140)는 통상적으로 로컬 버스라고 지칭되며, I/O 디바이스(130), 프로세서(110) 및 메모리(150) 사이의 커넥션을 제공한다. 특히, 로컬 버스(140)는 프로세서(110)를 주메모리(150)와 캐시(120)에 접속시킨다. I/O 디바이스(130)는 호스트 버스 어댑터(HBA)(160)와 I/O 버스(162)를 통해서 로컬 버스(140)에 연결된다. I/O 버스(162)는 여러 가지 주변기기 디바이스(130)를 HBA(160)를 거쳐서 프로세서(110)에 접속시킨다.
운용 시스템(170)은 프로세서(110)로 구동되며, 도 1의 I/O 시스템(100) 내의 여러 소자를 조정하고 제어하는 데 사용된다. 운용 시스템(170)은 IBM사로부터 입수할 수 있는 OS/2와 같은 상용화된 운용 시스템이다. "OS/2"는 IBM사의 상표이다. 운용 시스템(170)용 인스트럭션, 및 애플리케이션 즉 프로그램(180)은 미디어 디바이스(182, 184) 상에 위치하며, 프로세서에 의한 실행을 위하여 주메모리(150) 내로 로딩된다.
디바이스(130)와 프로세서(110) 사이의 통신은 버스 프로토콜과 인터럽트(142)를 모두 사용한다. 버스 프로토콜은 버스 트랜잭션의 의미(semantics)를 정의하고 버스 용도를 조정하는 데 사용된다. 버스 트랜잭션은 적어도 어드레스를 전송하고 데이터를 수신하거나 송신하는 것을 포함한다. 예를 들어, 판독 트랜잭션은 데이터를 메모리(150)로부터 프로세서(110) 또는 I/O 디바이스(130)로 전송하며, 기록 트랜잭션은 데이터를 프로세서(110) 또는 I/O 디바이스(130)로부터 메모리(150)로 전송한다.
호스트 버스 어댑터(HBA)(160)는 미디어 디바이스(182, 184)와 같은 입력/출력 주변기기를 프로세서(110)에 접속시키는 데 사용된다. I/O 디바이스(130)는, 예를 들어, SCSI, 섬유 채널, 이더넷, 또는 Infiniband™ 무역 협회(www.infinibandta.com) 순응 I/O 디바이스를 포함할 수 있다. HBA(160)는, 예를 들어 ANSI(American National Standards Institute)의 X3T9.2 위원회에서 정의한 소형 컴퓨터 시스템 인터페이스(SCSI) 고속 병렬 인터페이스를 구현하는 데 활용될 수도 있다. 인터페이스는 프로세서(110)를 하드디스크 드라이브, 프린터 및 그 밖의 디바이스와 같은 미디어 디바이스(182, 184)에 접속시킨다. 다수의 미디어 디바이스(182, 184)는 I/O 버스(162)에 의해서 연결된다. I/O 버스(162)는 데이터 및 제어 신호를 호스트 버스 어댑터(160)로부터 미디어 디바이스(182, 184)에 전달하는 병렬 버스이다. 예를 들어, 미디어 디바이스(182, 184)는 SCSI 디바이스가 될 수 있으며, 이러한 디바이스는 SCSI 표준을 사용하여 프로세서(110)로 데이터 및 제어 신호를 교환하는 주변기기 디바이스이다.
데이터를 저장하는 주변기기 디바이스 시스템은 값싼 디스크의 중복 배열(redundant array of independent disks: RAID)라고 호칭된다. RAID는 데이터 저장 방법이며, 이 방법에서는 에러 보정에 사용되는 정보와 함께 패리티 비트 또는 해밍(Hamming) 코드와 같은 데이터가 2개 이상의 하드디스크 드라이브(184) 사이에 분산되어서 성능 및/또는 데이터 무결성을 개선한다. 하드디스크 어레이(184)는 어레이 관리 소프트웨어와, 에러 보정을 처리하는 호스트 버스 어댑터(160)에 의해서 관리된다.
당업자라면 도 1의 하드웨어가 구현예에 따라 변할 수도 있다는 점을 이해할 것이다. 로컬 버스(140)로의 추가 커넥션은 직접적인 소자 상호접속을 통해서 또는 애드인 보드(add-in boards)를 통해서 이루어질 수 있다. 네트워크 어댑터(186), 호스트 버스 어댑터(160) 및 확장 버스 인터페이스(188)는 직접적인 소자 접속에 의해서 로컬 버스(140)에 접속된다. 이와는 대조적으로, 예를 들어, 그래픽 어댑터(190)는 확장 슬롯에 삽입된 애드인 보드에 의해서 로컬 버스(140)에 접 속된다. 도시한 예에서는, 호스트 버스 어댑터(160)가 하드디스크 드라이브, 테이프 드라이브, CD-ROM 드라이브 및 디지털 비디오 판독 전용 메모리 드라이브(DVD-ROM)와 같은 미디어 디바이스(182, 184)용 커넥션을 제공한다. 전형적인 로컬 버스(140)의 구현예는, 예를 들어, 3개 또는 4개의 PCI 확장 슬롯이나 애드인 커넥터(192)를 지원한다. 그러나, 당업자라면 도시한 예가 본 발명에 관해서 구성적인 제한 사항을 내포하는 것을 의미하지 않는다는 점을 인지할 것이다. 예를 들어, 본 발명의 프로세스는 다중프로세서 데이터 처리 시스템에 적용될 수도 있다.
도 2는 본 발명의 바람직한 실시예에 따라 에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 표현하는 시스템(200)을 예시한다. 도 2는 PCI, PCIX 등을 거쳐서 호스트(220)에 연결되어 있는 HBA(210)를 나타낸다. HBA(210)는 프로세서(212), 메모리(214), 및 호스트(220)와 HBA(210) 사이의 데이터 전송을 처리하는 인터페이스(216)를 처리하는 프로토콜을 포함한다. 옵틱스(optics)와 같은 링크(218)가 제공된다. 호스트(220)는 프로세서(222)와, 직접적인 메모리 액세스를 제공하고 포맷을 하기 위한 HBA 인터페이스(224)를 포함한다. HBA 인터페이스(224)는 또한 호스트(220)의 다른 부분으로의 액세스(226)를 제공한다. 호스트(220)는 자동 상태 억제 신호(240)를 HBA(210)에 전달하는 포트(228)를 더 포함한다.
각각의 호스트(220)는 호스트 버스 어댑터(210)와 같은 인터페이스 카드에 연결된다. 언급한 바와 같이, 호스트 버스 어댑터(210)는 프로세서(212)와, RAM 또는 EEPROM과 같은 메모리(214)를 구비한다. 일 실시예에서는, 메모리(214)의 적 어도 일부분이 호스트(220)로부터 다운로드된 어댑터 코드를 보유하는 데 사용된다. 일 실시예에서, 각 호스트 버스 어댑터(210)는 별도의 회로 카드 상에 위치한다. 다른 실시예에서는, 하나 이상의 호스트 버스 어댑터(210)가 회로 카드 상에 위치한다. 각각의 호스트 버스 어댑터(210)는 일반적으로 PCI 버스와 같은 로컬 버스(230)에 접속된다.
도 2에서, HBA(210)는 프로토콜을 직접적으로 번역하며, 데이터를 저장 및 검출하여 링크(218)를 통해서 송신하기 위하여 애플리케이션 인터페이스를 제공한다. 몇몇 종류의 호스트(220)는 이 HBA(210)과 통신한다. 이 호스트(220)는 PC나 서버, 또는 마이크로프로세서, 메모리 및 하나 이상의 HBA(210)에 인터페이스할 수 있고 또한 호스트(220) 내의 내부 구조에 인터페이스할 수 있는 로직을 구비한 전자제품일 수도 있다. 예를 들어, PCI 카드는, 마이크로프로세서(212) 및 HBA 데이터를 더 포맷하고 PCI 버스(230)와 통신할 수 있는 기타의 주문형 집적회로를 HBA(210)에 제공하도록 설계될 수 있다. 그 후, 이러한 PCI 카드는 다른 소자(카드 등을 포함)를 구비하고 있는 서버에 플러그되고, 저장부, 테이프 또는 프린트 서버로서 동작할 수 있다.
이러한 환경에서, 성능은 매우 중요하며, 가능성 있는 임의의 오버헤드를 제거하게 되면, PCI 카드가 초당 수행할 수 있는 총 연산의 수를 증가시킬 수 있을 것이다. 호스트(220) 및 HBA(210) 모두는 일반적으로 마이크로프로세서(222, 212)를 포함하여, 인터넷 프로토콜 및 2개의 소자들 사이의 프로토콜을 처리하고 있다. 성능을 높이기 위하여, 도시한 바와 같은 표준 버스(230)를 병렬 활성화시키고 표 준 버스(230) 전역에서 트랜잭션을 최소화시키는 방법을 알아내는 것이 중요하다.
본 발명의 바람직한 실시예에 따르면, HBA(210)는 SCSI 커맨드와 같은 커맨드를 처리한 후에 링크(218)를 거쳐서 상태를 자동으로 전송한다. 그렇지 않은 경우, 호스트는 에러 없이 정보가 전송되었다는 사실을 처리해야 하며, 그 다음, 정상 종료 상태를 개시자, 예를 들어 호스트(22)에게 전해야 한다는 커맨드를 HBA(210)로 전송해야 한다.
도 3은 본 발명의 바람직한 실시예에 따른 시스템 에러/조건 검증 시스템(300)을 예시한다. 본 발명의 바람직한 실시예는 핸드셰이크, 및 양 프로세서가 이와 다르게 수행해야 하는 프로세싱을 제거한다. 이러한 시스템에서는, 호스트에 양호한 모든 에러 검사 능력이 있어야 한다. 따라서, 데이터가 HBA로부터 호스트로 전송되면, 데이터는 철저하게 검사된다(310). 호스트는 또한 상태 기계 및 매개 버퍼가 데이터 메모리로의 경로 상에서 트래버스(traverse)되지 않게 하기 위한 검사를 실행한다(320). 이러한 검사는 모두 프로세서로부터의 예외 조건, 및 클록 검사, 버스의 방식(bus hangs) 등과 같은 대변동 에러 조건과 함께, OR 게이트(340)에 의해서 처리된다(330). 따라서, 이러한 검사(310-330) 중에서 발생하는 임의의 검사는 호스트가 신호(340)를 HBA에 발생시켜서 자동 상태 송신을 억제한다. 그 다음, 전술한 바와 같이, 호스트는, 각 커맨드를 처리하여 그 커맨드 수신을 위해 전송할 상태를 판단하기 위한 에러 복구를 실행한다. 일부 커맨드는 검출된 에러에 의해서 영향을 받지 않을 수도 있으며, 일부는 반송되는 불량한 상태를 갖게 되어 재시도가 시작되게 할 수도 있다.
도 4는 본 발명의 바람직한 실시예에 따라서 에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 표현하기 위한 방법(400)에 대한 순서도를 나타낸다. 먼저, 커맨드를 처리한 후, 호스트는 데이터 전송 비준을 실행한다(410). 이러한 비준은 에러 데이터를 검사하는 단계와, 이후에 에러 조건에 관한 동작 상태 및 조건 지표 검사하는 과정을 포함한다. 에러가 검출되는지, 또는 조건이나 상태가 위반되는지가 판단된다(420). 그렇지 않은 경우(422), HBA는 개시자(430)에게 상태를 자동으로 송신하도록 구성된다. 그러한 경우(424), 전송을 처리하는 HBA에 자동 상태를 억제하는 신호가 전송된다(440). HBA는 개시자(450)에게로의 자동 상태 전송을 중지한다. 그 다음, 호스트는 각각의 동작을 위하여 개시자에게 어떤 상태를 표현할 것인지를 통신한다.
도 5는 본 발명의 바람직한 실시예에 따른 시스템(500)을 나타낸 것으로서, 이 시스템(500)에서는 도 1 내지 도 4를 참조로 하여 예시된 프로세스가 컴퓨터 판독가능 매체 또는 캐리어, 예를 들어 도 5에 예시한 하나 이상의 고정형 및/또는 제거 가능형 데이터 저장 디바이스(568)나, 그 밖의 데이터 저장 또는 데이터 통신 디바이스에서 명백하게 구현될 수 있다. 제거 가능형 데이터 저장 디바이스(568) 상에서 구현된 프로세스를 나타내는 컴퓨터 프로그램(590)은 예를 들어 프로세서(596) 내의 메모리(592) 또는 시스템(500) 내로 로딩되어, 실행을 위하여 도 5의 시스템(500)을 구성한다. 컴퓨터 프로그램(590)은 인스트럭션을 포함하여, 도 5의 시스템(500)에 의해서 판독되고 실행된 경우, 시스템(500)이 본 발명의 바람직한 실시예의 단계 또는 소자를 실행하는 데 필요한 단계를 실행하게 한다.

Claims (26)

  1. 컴퓨터에 의해서 판독가능하며, 상기 컴퓨터에 의해 실행 가능한 인스트럭션의 하나 이상의 프로그램을 분명하게 구현하여, 호스트 버스 어댑터로부터의 상태 메시지 호출을 제어하는 방법을 실행하는 프로그램 저장 디바이스로서,
    상기 방법은,
    호스트에서, 호스트 버스 어댑터로부터 데이터를 수신하는 단계와,
    상기 호스트에서, 데이터 전송 비준을 실행하는 단계와,
    상기 호스트에서, 데이터 전송이 성공했는지를 판단하는 단계와,
    데이터 전송이 성공하지 않은 것으로 판단된 경우, 데이터 전송을 위하여 상기 호스트 버스 어댑터가 상기 호스트로부터 상태 유형을 기다리게 하는 단계를 포함하는
    프로그램 저장 디바이스.
  2. 제 1 항에 있어서,
    상기 호스트에서의 상기 데이터 전송 비준 실행 단계는 데이터가 에러 없이 전송되었는지를 판단하는 단계를 더 포함하는
    프로그램 저장 디바이스.
  3. 제 1 항에 있어서,
    상기 호스트에서의 상기 데이터 전송 비준 실행 단계는 동작 상태 및 조건 지표를 검사하는 단계를 더 포함하는
    프로그램 저장 디바이스.
  4. 제 3 항에 있어서,
    상기 조건 지표 검사 단계는 프로세서 예외 조건 및 대변동 에러 조건을 검사하는 단계를 더 포함하는
    프로그램 저장 디바이스.
  5. 제 3 항에 있어서,
    상기 동작 상태 검사 단계는 에러 데이터 전송 중에 트래버스되는 상태 기계 및 매개 버퍼를 검사하는 단계를 더 포함하는
    프로그램 저장 디바이스.
  6. 제 1 항에 있어서,
    상기 호스트에서 데이터 전송이 성공했는지를 판단하는 상기 단계는, 데이터가 에러없이 전송되었는지를 나타내는 신호, 적어도 하나의 동작 상태 지표, 및 적어도 하나의 조건 지표를 논리적으로 OR 연산하여, 상기 호스트 버스 어댑터에 의해서 자동 상태 전송을 억제하는 신호를 생성하는 단계를 더 포함하는
    프로그램 저장 디바이스.
  7. 제 1 항에 있어서,
    상기 호스트 버스 어댑터가 데이터 전송을 위하여 상기 호스트 버스로부터의 상태 유형 식별을 기다리게 하는 상기 단계는,
    상기 호스트 버스 어댑터에 의해서 자동 상태 전송을 억제하는 신호를 상기 호스트로부터 상기 데이터 전송을 처리하는 상기 호스트 버스 어댑터로 전송하는 단계를 포함하는
    프로그램 저장 디바이스.
  8. 제 7 항에 있어서,
    상기 호스트 버스 어댑터가 데이터 전송을 위하여 상기 호스트 버스로부터의 상태 유형 식별을 기다리게 하는 상기 단계는 상태 유형 식별을 상기 호스트로부터 상기 데이터 전송을 처리하는 상기 호스트 버스 어댑터로 전송하여, 상기 호스트 버스 어댑터가 데이터 전송을 위하여 표현을 상태의 유형을 통신하는 단계를 더 포함하는
    프로그램 저장 디바이스.
  9. 컴퓨터에 의해서 판독가능하며, 상기 컴퓨터에 의해 실행 가능한 인스트럭션의 하나 이상의 프로그램을 분명하게 구현하여, 에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 전송하는 방법을 실행하는 프로그램 저장 디바이스로서,
    상기 방법은,
    데이터를 호스트 버스 어댑터를 거쳐서 호스트로 전송하는 단계와,
    상기 호스트 버스 어댑터에서 상기 호스트 버스 어댑터에 의해서 자동 상태 전송을 억제하는 호스트로부터의 신호를 수신할 때까지, 상기 호스트 버스 어댑터로부터의 상태 정보를 자동으로 전송하는 단계를 포함하는
    프로그램 저장 디바이스.
  10. 제 9 항에 있어서,
    상기 자동 상태 전송 억제 신호를 수신하는 상기 단계는 데이터가 에러없이 전송된 경우에 일어나는
    프로그램 저장 디바이스.
  11. 제 9 항에 있어서,
    상기 자동 상태 전송 억제 신호를 수신하는 단계는 동작 상태 또는 조건 지표가 상기 호스트로 에러 조건을 나타낼 때 일어나는
    프로그램 저장 디바이스.
  12. 제 9 항에 있어서,
    상기 자동 상태 전송 억제 신호가 수신되면, 상기 호스트로부터 상태 유형 식별을 수신하여, 상기 호스트 버스 어댑터가 데이터 전송을 위하여 상기 호스트에 표현할 상태의 유형을 통신하는 단계를 더 포함하는
    프로그램 저장 디바이스.
  13. 컴퓨터에 의해서 판독가능하며, 상기 컴퓨터에 의해 실행 가능한 인스트럭션의 하나 이상의 프로그램을 분명하게 구현하여, 에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 전송하는 방법을 실행하는 프로그램 저장 디바이스로서,
    상기 방법은,
    데이터를 호스트 버스 어댑터를 거쳐서 호스트로 전송하는 단계와,
    호스트에서, 데이터 전송 비준을 실행하는 단계와,
    상기 호스트에서, 데이터 전송이 성공했는지를 판단하는 단계와,
    데이터 전송이 성공한 경우에는 상기 호스트 버스 어댑터로부터의 상태 정보를 자동으로 전송하고, 그렇지 않은 경우에는 상기 호스트 버스 어댑터가 데이터 전송을 위하여 상기 호스트로부터의 상태 유형 식별을 기다리게 하는 단계를 포함하는
    프로그램 저장 디바이스.
  14. 호스트 버스 어댑터로부터의 상태 메시지 호출을 제어하는 호스트에 있어서,
    호스트 버스 어댑터로부터의 데이터를 수신하는 수단과,
    상기 수신 수단에 연결되어 있고, 데이터 전송 비준을 실행하는 수단과,
    상기 실행 수단에 연결되어 있고, 데이터 전송이 성공하지 않은 것으로 판단된 경우에 상기 호스트 버스가 데이터 전송을 위하여 상태 유형 식별을 기다리게 하는 수단을 포함하는
    호스트.
  15. 제 14 항에 있어서,
    상기 실행 수단은 데이터가 에러없이 검출되었는지를 판단함으로써 상기 호스트에서 데이터 전송 비준을 실행하는
    호스트.
  16. 제 14 항에 있어서,
    상기 실행 수단은 동작 상태 및 조건 지표를 검사함으로써 상기 호스트에서 데이터 전송 비준을 실행하는
    호스트.
  17. 제 16 항에 있어서,
    상기 실행 수단은 프로세서 예외 조건 및 대변동 에러 조건을 검사함으로써 조건 지표를 검사하는
    호스트.
  18. 제 16 항에 있어서,
    상기 실행 수단은 에러 데이터 전송 중에 트래버스되는 상태 기계 및 매개 버퍼를 검사함으로써 동작 상태를 검사하는
    호스트.
  19. 제 14 항에 있어서,
    데이터가 에러없이 전송되었는지를 나타내는 신호, 적어도 하나의 상태 지표, 및 적어도 하나의 조건 지표를 논리적으로 OR 연산하여 상기 호스트 버스 어댑터에 의해서 자동 상태 전송을 억제하는 신호를 생성하는 논리 OR 게이트를 더 포함하는
    호스트.
  20. 제 14 항에 있어서,
    상기 전송 수단은 자동 상태 전송 억제 신호를 전송한 후에 데이터 전송을 위하여 상태 유형 식별을 제공하는
    호스트.
  21. 호스트 버스 어댑터에 있어서,
    데이터를 호스트로 전송하는 수단과,
    상기 전송 수단에 연결되어 있고, 자동 상태 전송 억제 신호를 수신할 때까지 상태 정보를 자동으로 전송하는 수단을 포함하는
    호스트 버스 어댑터.
  22. 제 21 항에 있어서,
    상기 자동 상태 전송 억제 신호는 에러 데이터가 전송된 경우를 나타내는
    호스트 버스 어댑터.
  23. 제 21 항에 있어서,
    상기 자동 상태 전송 억제 신호는 동작 상태 또는 조건 지표가 에러 조건을 상기 호스트에게 표시하는 것을 나타내는
    호스트 버스 어댑터.
  24. 제 21 항에 있어서,
    상기 자동 전송 수단은 상기 호스트로부터의 상태 유형 식별을 수신하여, 데이터 전송을 위하여 상기 호스트에게 표현할 상태의 유형을 통신하는
    호스트 버스 어댑터.
  25. 입력/출력 시스템에 있어서,
    데이터를 전송하는 호스트 버스 어댑터와,
    상기 호스트 버스 어댑터에 연결되어 있고, 데이터 전송 비준을 실행하며, 데이터 전송이 성공했는지를 판단하는 호스트를 포함하되,
    상기 호스트 버스 어댑터는 상기 호스트가 데이터 전송이 성공하지 않았음을 판단할 때까지 상태 정보를 자동으로 전송하고, 상기 호스트 버스 어댑터에 의해서 자동 상태 전송을 억제하는 신호를 상기 호스트 버스 어댑터에 전송하는
    입력/출력 시스템.
  26. 에러가 검출될 때까지 호스트 버스 어댑터로부터의 상태를 자동으로 표현하는 방법에 있어서,
    데이터를 호스트 버스 어댑터를 거쳐서 호스트에 전송하는 단계와,
    상기 호스트에서, 데이터 전송 비준을 실행하는 단계와,
    상기 호스트에서, 데이터 전송이 성공했는지를 판단하는 단계와,
    데이터 전송이 성공한 경우 상기 호스트 버스 어댑터로부터의 상태 정보를 자동으로 전송하고, 그렇지 않은 경우 상기 호스트 버스 어댑터가 데이터 전송을 위하여 상기 호스트로부터의 상태 유형 확을 기다리게 하는 단계를 포함하는
    호스트 버스 어댑터로부터의 상태 자동 표현 방법.
KR1020057018294A 2003-05-14 2004-05-04 프로그램 저장 디바이스, 호스트, 호스트 버스 어댑터,입력/출력 시스템 및 호스트 버스 어댑터로부터의 상태자동 표현 방법 KR100968314B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/437,554 2003-05-14
US10/437,554 US7085859B2 (en) 2003-05-14 2003-05-14 Method, apparatus and program storage device for automatically presenting status from a host bus adapter until an error is detected

Publications (2)

Publication Number Publication Date
KR20060009241A true KR20060009241A (ko) 2006-01-31
KR100968314B1 KR100968314B1 (ko) 2010-07-08

Family

ID=33417398

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020057018294A KR100968314B1 (ko) 2003-05-14 2004-05-04 프로그램 저장 디바이스, 호스트, 호스트 버스 어댑터,입력/출력 시스템 및 호스트 버스 어댑터로부터의 상태자동 표현 방법

Country Status (9)

Country Link
US (1) US7085859B2 (ko)
EP (1) EP1625505B1 (ko)
JP (1) JP4979383B2 (ko)
KR (1) KR100968314B1 (ko)
CN (1) CN100390768C (ko)
AT (1) ATE372553T1 (ko)
DE (1) DE602004008768T2 (ko)
TW (1) TWI259368B (ko)
WO (1) WO2004102405A2 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7149823B2 (en) * 2003-08-29 2006-12-12 Emulex Corporation System and method for direct memory access from host without processor intervention wherein automatic access to memory during host start up does not occur
US20080195896A1 (en) * 2007-02-14 2008-08-14 International Business Machines Corporation Apparratus and method for universal programmable error detection and real time error detection
US8225019B2 (en) * 2008-09-22 2012-07-17 Micron Technology, Inc. SATA mass storage device emulation on a PCIe interface
US9086992B1 (en) 2012-06-08 2015-07-21 Digital Ordnance Storage, Inc. System and method for interconnecting storage elements
DE102014207417A1 (de) * 2014-04-17 2015-10-22 Robert Bosch Gmbh Schnittstelleneinheit
US10445105B2 (en) * 2018-01-29 2019-10-15 Pixart Imaging Inc. Scheme for automatically controlling dongle device and/or electronic device to enter waiting state of device pairing in which the dongle device and the electronic device exchange/share pairing information

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3272316D1 (en) 1982-08-30 1986-09-04 Ibm Device to signal to the central control unit of a data processing equipment the errors occurring in the adapters
JPH0786828B2 (ja) 1985-05-20 1995-09-20 富士通株式会社 遠隔制御方式
JPS61267152A (ja) * 1985-05-22 1986-11-26 Panafacom Ltd エラ−原因表示方式
US4858234A (en) * 1987-09-04 1989-08-15 Digital Equipment Corporation Method and apparatus for error recovery in a multibus computer system
JP2706093B2 (ja) * 1988-06-14 1998-01-28 富士通株式会社 エラー処理方式
JPH07104821B2 (ja) * 1988-08-22 1995-11-13 富士通株式会社 データ転送制御方式
JP2723604B2 (ja) * 1989-04-14 1998-03-09 日本電気株式会社 データ処理装置
JPH03139748A (ja) * 1989-10-26 1991-06-13 Nec Corp 報告ステータスバイト切換方式
JPH0827705B2 (ja) 1990-07-25 1996-03-21 インターナショナル・ビジネス・マシーンズ・コーポレイション アダプタ
US5241630A (en) 1990-11-13 1993-08-31 Compaq Computer Corp. Device controller with a separate command path between a host and the device and a separate data path including a first in, first out memory between the host and the device
JPH0588944A (ja) * 1991-09-30 1993-04-09 Nec Corp 情報処理システムの入出力制御監視方式
US5319754A (en) * 1991-10-03 1994-06-07 Compaq Computer Corporation Data transfer system between a computer and a host adapter using multiple arrays
US5297067A (en) 1991-10-16 1994-03-22 Quantum Corporation Electronic hot connection of disk drive module to computer peripheral bus
US5659690A (en) 1992-10-15 1997-08-19 Adaptec, Inc. Programmably configurable host adapter integrated circuit including a RISC processor
JPH07248996A (ja) 1994-03-11 1995-09-26 Nec Eng Ltd バスアダプタ
US6016506A (en) 1994-03-29 2000-01-18 The United States Of America As Represented By The Secretary Of The Navy Non-intrusive SCSI status sensing system
US5657455A (en) * 1994-09-07 1997-08-12 Adaptec, Inc. Status indicator for a host adapter
JPH0934831A (ja) 1995-07-21 1997-02-07 Nec Eng Ltd バスアダプタのデータ転送方式
GB2308904A (en) 1996-01-06 1997-07-09 Earl Walter Roper SCSI bus extension over the ethernet
JPH1083368A (ja) * 1996-09-06 1998-03-31 Canon Inc 通信制御装置および方法
US5918028A (en) * 1997-07-08 1999-06-29 Motorola, Inc. Apparatus and method for smart host bus adapter for personal computer cards
GB9810512D0 (en) * 1998-05-15 1998-07-15 Sgs Thomson Microelectronics Detecting communication errors across a chip boundary
US7181548B2 (en) 1998-10-30 2007-02-20 Lsi Logic Corporation Command queueing engine
JP4630462B2 (ja) * 1999-02-23 2011-02-09 ルネサスエレクトロニクス株式会社 集積回路及びそれを用いた情報処理装置
GB9907254D0 (en) * 1999-03-29 1999-05-26 Sgs Thomson Microelectronics Synchronous data adaptor
US6564271B2 (en) * 1999-06-09 2003-05-13 Qlogic Corporation Method and apparatus for automatically transferring I/O blocks between a host system and a host adapter
US6535936B2 (en) 1999-06-30 2003-03-18 Adaptec, Inc. SCSI phase status register for use in reducing instructions executed by an on-chip sequencer in asserting a SCSI acknowledge signal and method
US6477601B1 (en) 1999-06-30 2002-11-05 Adaptec, Inc. SCSI bus free phase management structure and method of operation for parallel SCSI host adapter integrated circuits
US6502156B1 (en) 1999-12-27 2002-12-31 Intel Corporation Controlling I/O devices independently of a host processor
JP2001202295A (ja) * 2000-01-17 2001-07-27 Hitachi Ltd サブシステム
US7003617B2 (en) * 2003-02-11 2006-02-21 Dell Products L.P. System and method for managing target resets

Also Published As

Publication number Publication date
ATE372553T1 (de) 2007-09-15
TWI259368B (en) 2006-08-01
WO2004102405A2 (en) 2004-11-25
DE602004008768D1 (de) 2007-10-18
JP2007513394A (ja) 2007-05-24
EP1625505B1 (en) 2007-09-05
WO2004102405A3 (en) 2005-03-24
CN100390768C (zh) 2008-05-28
DE602004008768T2 (de) 2008-06-12
CN1751298A (zh) 2006-03-22
US7085859B2 (en) 2006-08-01
US20040230727A1 (en) 2004-11-18
KR100968314B1 (ko) 2010-07-08
TW200517839A (en) 2005-06-01
JP4979383B2 (ja) 2012-07-18
EP1625505A2 (en) 2006-02-15

Similar Documents

Publication Publication Date Title
US7093043B2 (en) Data array having redundancy messaging between array controllers over the host bus
US6687766B1 (en) Method and apparatus for a fibre channel control unit to execute search commands locally
US8214562B2 (en) Processing of data to perform system changes in an input/output processing system
US7840718B2 (en) Processing of data to suspend operations in an input/output processing log-out system
US6591310B1 (en) Method of responding to I/O request and associated reply descriptor
US8176222B2 (en) Early termination of an I/O operation in an I/O processing system
US7315911B2 (en) Method for efficient inter-processor communication in an active-active RAID system using PCI-express links
US8196149B2 (en) Processing of data to determine compatability in an input/output processing system
US7643410B2 (en) Method and apparatus for managing a connection in a connection orientated environment
US6240446B1 (en) Multiplexing of multiple data packets for multiple input/output operations between multiple input/output devices and a channel subsystem having multiple channels
KR19990087931A (ko) 불량패리티또는제로바이트인에이블을통한pci장치로의입출력로드/기억동작을위한향상된오류처리방법
US20050223181A1 (en) Integrated circuit capable of copy management
US6988151B2 (en) Storage control device with a plurality of channel control sections
KR100968314B1 (ko) 프로그램 저장 디바이스, 호스트, 호스트 버스 어댑터,입력/출력 시스템 및 호스트 버스 어댑터로부터의 상태자동 표현 방법
US7178054B2 (en) Frame validation
JP2001202295A (ja) サブシステム
US6499066B1 (en) Method and apparatus for using fibre channel test extended link service commands for interprocess communication
US6330585B1 (en) Transfer information using optical fiber connections
KR102519484B1 (ko) PCIe 인터페이스 장치 및 이를 포함하는 시스템
JP3261665B2 (ja) データ転送方法及びデータ処理システム
US20060088163A1 (en) Integrated circuit capable of pre-descrambling a portion of a frame
Serial Proposed Serial ATA II Draft Workgroup

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee