KR20050079141A - 액정표시장치의 구동회로 - Google Patents

액정표시장치의 구동회로 Download PDF

Info

Publication number
KR20050079141A
KR20050079141A KR1020040007289A KR20040007289A KR20050079141A KR 20050079141 A KR20050079141 A KR 20050079141A KR 1020040007289 A KR1020040007289 A KR 1020040007289A KR 20040007289 A KR20040007289 A KR 20040007289A KR 20050079141 A KR20050079141 A KR 20050079141A
Authority
KR
South Korea
Prior art keywords
data
driver
liquid crystal
timing controller
control signal
Prior art date
Application number
KR1020040007289A
Other languages
English (en)
Other versions
KR100701086B1 (ko
Inventor
정경훈
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1020040007289A priority Critical patent/KR100701086B1/ko
Priority to US10/932,674 priority patent/US20050168420A1/en
Priority to TW093126766A priority patent/TWI302686B/zh
Priority to JP2004261876A priority patent/JP2005222018A/ja
Priority to CNB200410086962XA priority patent/CN100377200C/zh
Publication of KR20050079141A publication Critical patent/KR20050079141A/ko
Application granted granted Critical
Publication of KR100701086B1 publication Critical patent/KR100701086B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 프로토콜을 이용한 데이터 전송을 통해 타이밍 컨트롤러와 각 드라이버 IC간에 연결되어 있는 배선을 효율적으로 사용하여 타이밍 컨트롤러와 각 드라이버 IC간에 연결되어 있는 배선의 수를 최소화하는데 적당한 액정표시장치에 관한 것으로서, 본 발명에 따른 액정표시장치는 액정 패널에 인가되는 게이트 전압 및 데이터 전압에 의해 화면을 표시하는 액정표시장치에 있어서, 상기 액정 패널로 게이트 전압을 인가하는 복수의 게이트 드라이버 IC와; 상기 액정 패널로 데이터 전압을 인가하는 복수의 소스 드라이버 IC와; 상기 각 게이트 및 소스 드라이버 IC로 각종 제어신호 및 데이터 신호를 인가하는 타이밍 컨트롤러와; 상기 각 게이트 및 소스 드라이버 IC와 상기 타이밍 컨트롤러 사이에 연결되어 데이터 입력 구간에서는 상기 타이밍 컨트롤러에서 출력되는 데이터 패킷을 각 드라이버 IC로 전달하고, 블랭크(Blank)구간에서는 제어 패킷을 각 드라이버 IC로 전달하는 데이터 및 제어 신호 버스와; 상기 각 게이트 및 소스 드라이버 IC와 상기 타이밍 컨트롤러 사이에 연결되어 상기 타이밍 컨트롤러에서 출력되는 클럭 신호를 상기 각 드라이버 IC로 전달하는 클럭 배선을 포함하여 구성되는 것을 특징으로 한다.

Description

액정표시장치의 구동회로{Driving circuit of LCD}
본 발명은 액정표시장치에 관한 것으로서, 특히 타이밍 컨트롤러에서 각 드라이버 IC로 출력되는 각종 데이터 및 제어신호를 프로토콜을 이용하여 전송함으로써, 배선 수를 감소시키고 버스의 운용 효율을 증가시키는데 적당한 액정표시장치의 구동회로에 관한 것이다.
일반적으로, 디스플레이 장치 중 하나인 씨알티(CRT: Cathode Ray Tube)는 텔레비전을 비롯하여 각종 계측기기, 정보 단말기 등의 모니터에 주로 이용되어 왔으나, CRT 자체의 무게나 크기로 인하여 전자제품의 소형화, 경량화의 요구에 적극 대응할 수가 없었다.
이에, CRT를 대체하기 위해 경박, 단소화의 장점을 가지고 있는 액정표시장치가 활발하게 개발되어져 왔고, 최근에는 평판형 표시장치로서의 역할을 충분히 수행할 수 있을 정도로 개발되어 그 수요가 크게 증가하고 있는 추세에 있다.
이와 같은 액정표시장치는 두 장의 유리 기판과 그 사이에 봉입된 액정층으로 구성되는 평판형 디스플레이 장치로서, 하부 기판에는 화소영역을 정의하는 게이트 라인과 데이터 라인이 상호 교차 배치되고, 각 화소영역에는 화소전극과 상기 게이트 라인의 구동신호에 의해 스위칭되어 데이터 라인의 신호를 화소 전극으로 인가하는 박막트랜지스터가 배치되며, 상부 기판에는 화소 전극을 제외한 영역으로 빛이 투과되는 것을 차단하기 위한 블랙매트릭스가 형성되고, 상기 블랙매트릭스를 사이에 두고 각 화소영역마다 컬러필터층이 형성되며, 전면에는 공통전극이 형성된다.
도 1은 액정표시장치의 기본적인 구성을 도시한 구성도로서, 복수의 게이트 라인과 데이터 라인이 교차 배치되고, 각 게이트 라인과 데이터 라인이 교차하는 부위에 박막트랜지스터가 배치되어 화상을 디스플레이 하는 액정패널(11)과, 상기 액정패널(11)의 데이터 라인을 구동하기 위한 구동전압을 인가하는 소스 드라이버 IC(13)와, 상기 액정패널(11)의 게이트 라인을 구동하기 위한 구동전압을 인가하는 게이트 드라이버 IC(15)로 구성된다.
그리고, 상기 소스 드라이버 IC(13) 및 게이트 드라이버 IC(15)로 각종 컨트롤 신호를 제공하는 주변회로들이 구비되는데, 상기 주변회로에는 LVDS부, 타이밍 컨트롤러 등이 있다.
여기서, 상기 타이밍 컨트롤러(21)는 도 2에 도시된 바와 같이, 드라이버 IC(23)로 각종 제어 신호를 출력하는데, 상기 신호들은 각각 다른 배선 즉, 클럭신호를 인가하는 클럭배선(25), 데이터를 인가하는 데이터 버스(27), 제어신호를 인가하는 제어신호 버스(29) 등을 통해 해당 드라이버 IC로 전송된다.
도 3은 종래 기술에 따른 액정표시장치의 구동회로에 있어서, 타이밍 컨트롤러(21)에서 전송되는 신호들을 나타낸 것으로서, 데이터 버스(27)는 액정패널에 디스플레이될 데이터 신호를 전송하는 배선이고, STH, LOAD, POL 배선은 각각 제어신호 버스(29)로서, STH는 STH 배선을 통해서 드라이버 IC로 전송되고, LOAD 및 POL 신호 역시 각각의 LOAD 배선 및 POL 배선을 통해 드라이버 IC로 전송된다.
그러나 상기와 같은 종래의 액정표시장치의 구동회로는 다음과 같은 문제점이 있었다.
모든 제어신호들이 타이밍 컨트롤러에서 만들어지고, 각 제어신호마다 별도의 다른 배선을 통해서 해당 드라이버 IC로 전송되는데, 상기 제어신호들은 도 3에 나타난 바와 같이, 데이터 입력 구간이 아닌 Blank 구간에만 전송되고, 데이터 신호는 Blank 구간을 제외한 데이터 입력 구간에서만 전송되므로 각 배선의 운용 효율이 현저하게 떨어지는 문제점이 있었다.
본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 안출한 것으로서, 프로토콜을 이용한 데이터 전송을 통해 타이밍 컨트롤러와 각 드라이버 IC간에 연결되어 있는 배선을 효율적으로 사용하는데 적당한 액정표시장치의 구동회로를 제공하는데 그 목적이 있다.
본 발명의 다른 목적은 프로토콜을 이용한 데이터 전송을 통해 상기 타이밍 컨트롤러와 각 드라이버 IC간에 연결되어 있는 배선의 수를 최소화하는데 적당한 액정표시장치의 구동회로를 제공하는데 있다.
상기의 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 구동회로는 액정 패널에 인가되는 게이트 전압 및 데이터 전압에 의해 화면을 표시하는 액정표시장치에 있어서, 상기 액정 패널로 게이트 전압을 인가하는 복수의 게이트 드라이버 IC와; 상기 액정 패널로 데이터 전압을 인가하는 복수의 소스 드라이버 IC와; 상기 각 게이트 및 소스 드라이버 IC로 각종 제어신호 및 데이터 신호를 인가하는 타이밍 컨트롤러와; 상기 각 게이트 및 소스 드라이버 IC와 상기 타이밍 컨트롤러 사이에 연결되어 데이터 입력 구간에서는 상기 타이밍 컨트롤러에서 출력되는 데이터 패킷을 각 드라이버 IC로 전달하고, 블랭크(Blank)구간에서는 제어 패킷을 각 드라이버 IC로 전달하는 데이터 및 제어 신호 버스와; 상기 각 게이트 및 소스 드라이버 IC와 상기 타이밍 컨트롤러 사이에 연결되어 상기 타이밍 컨트롤러에서 출력되는 클럭 신호를 상기 각 드라이버 IC로 전달하는 클럭 배선을 포함하여 구성되는 것을 특징으로 한다.
여기서, 상기 데이터 및 제어 신호 버스는, 디바이스 ID와 데이터를 전송하는 제 1 배선과, STH신호의 여부와 데이터를 전송하는 제 2 배선과, 데이터를 전송하는 제 3 배선을 포함하며, 상기 데이터를 전송하는 배선은 제 4 배선 및 제5 배선과 같이 필요에 따라 그 이상으로 확장 가능하다.
또한, 상기 데이터 및 제어 신호 버스는, 디바이스 ID와 제어신호를 전송하는 제 1 배선과, 제어신호를 전송하는 제 2 배선으로 구성되어 제어 패킷을 전송하는 것을 포함한다. 상기 제어신호를 전송하는 배선은 제 3 배선 및 제 4 배선과 같이 필요에 따라 그 이상으로 확장 가능하다.
또한, 상기 데이터 및 제어 신호 버스는, 디바이스 ID와 레지스터 설정값을 전송하는 제 1 배선과, 레지스터 설정값을 전송하는 제 2 배선으로 구성되어 드라이버 IC의 초기 설정값을 전송하는 것을 포함한다. 상기 레지스터 설정값을 전송하는 배선은 제 3 배선 및 제 4 배선과 같이 필요에 따라 그 이상으로 확장 가능하다.
한편, 상기 각 드라이버 IC는, 상기 타이밍 컨트롤러에서 입력되는 신호를 드라이버 IC 내부에서 사용되는 신호로 변환하는 수신기와, 상기 수신기에서 입력된 신호를 액정패널에 표시될 데이터로 처리하는 데이터 처리기와, 입력되는 패킷에 포함된 디바이스 ID와 드라이버 IC 초기 설정시에 부여된 ID를 비교하는 ID 비교기와, STH 또는 제어 패킷의 요청이 있을 때 그에 맞는 제어신호를 발생시키는 제어신호 발생기와, 드라이버 IC의 초기 설정값이 저장된 제어 레지스터를 포함하여 구성되며, 상기 ID 비교기에서 디바이스 ID를 비교한 결과, 상호 다르면 상기 데이터 처리기로부터 디바이스 ID, STH 및 데이터를 포함한 모든 신호를 다음 IC로 전송하는 송신기를 더 포함한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 액정표시장치의 구동회로를 설명하기로 한다.
도 4는 본 발명에 따른 액정표시장치의 구동회로를 도시한 것으로서, 타이밍 컨트롤러(31)와 드라이버 IC(33) 간에는 클럭 배선(35)과, 데이터 및 제어 신호 버스(37)로 구성되어 있음을 알 수 있다.
이와 같은 본 발명은 데이터 입력이 없는 Blank 구간에 데이터 및 제어 신호 버스(37)를 통해서 각 드라이버 IC로 제어신호를 전송하는 것에 의해 기존 대비 배선 수를 대폭 줄임으로써 버스(Bus)를 보다 효과적으로 사용하는데 기술적 특징이 있는 것으로서, 타이밍 컨트롤러와 드라이버 IC간에는 데이터 및 각종 제어 신호를 전송하기 위한 데이터 및 제어신호 버스(37)와, 클럭 신호의 전송을 위한 클럭 배선(35)만을 구성하여 상기 데이터 및 제어신호를 버스의 구분 없이 하나의 버스를 이용하여 전송한다.
이를 위해서는 도 5와 같은 패킷을 이용한다.
즉, 도 5는 본 발명에 따른 데이터 및 제어신호 버스를 통해 전송되는 패킷을 도시한 것으로서, 상기 데이터 및 제어신호 배선(37)을 통해서 Blank 구간에는 제어 패킷을 전송하고, 데이터 입력 구간에는 데이터 패킷을 전송한다.
한편, 도 6a는 본 발명에 따른 데이터 패킷을 도시한 것이고, 도 6b는 제어 패킷을 도시한 것이며, 도 6c는 드라이버 IC의 초기 설정을 위한 패킷을 도시한 것으로서, 도 6a에 의하면, 버스 중 하나의 배선은 디바이스 ID와 데이터를, 다른 배선은 STH 신호의 여부와 데이터를 나머지 또 다른 배선들은 데이터를 전송함을 알 수 있다.
도 6b는 제어 패킷을 도시한 것으로서, 버스 중 하나의 배선은 디바이스 ID와 제어 신호를 전송하고, 나머지 또 다른 배선들을 이용해서는 제어 신호를 전송한다.
한편, 도 6c는 드라이버 IC 초기 설정을 위한 패킷을 도시한 것으로서, 버스 중 하나의 배선은 디바이스 ID와 레지스터 설정값을 전송하고, 나머지 또 다른 배선을 이용해서는 레지스터 설정값을 전송한다.
도 7은 본 발명의 액정표시장치의 구동회로에 따른 드라이버 IC의 내부 구성블록도로서, 수신기(71), 데이터 처리기(73), ID 비교기(75), 제어신호 발생기(77), 제어 레지스터(79) 및 종래 드라이버 IC의 내부 블록부(81)로 구성된다.
이와 같은 본 발명에 따른 드라이버 IC는 상기 수신기(71)가 버스를 통해 입력되는 패킷을 받아 IC 내부에서 사용되는 신호로 변환하여 주고, 데이터 처리기(73)는 액정표시장치의 화면에 디스플레이될 데이터를 처리하며, ID 비교기(75)는 드라이버 IC의 초기 설정시에 부여된 값과 패킷의 디바이스 ID를 비교한다.
그리고 상기 제어신호 발생기(77)는 STH 또는 제어 패킷의 요청이 있을 시에 그에 맞는 제어 신호를 발생시키며, 상기 제어 레지스터(79)는 드라이버 IC의 초기 설정값이 저장된다.
마지막으로, 상기 종래 드라이버 IC의 내부 블록부(81)는 종래의 드라이버 IC와 마찬가지로 신호들을 받아서 액정표시장치의 화면에 데이터를 출력하는 역할을 한다.
이와 같이 구성된 드라이버 IC의 동작을 도 6a 내지 6c의 패킷과 함께 설명하면 다음과 같다.
먼저, 도 6a와 같은 데이터 패킷이 수신기(71)를 통해 입력되면, ID 비교기(75)는 입력되는 패킷의 디바이스 ID와 드라이버 IC의 초기 설정시에 부여된 ID를 비교한다. 이때, 드라이버 IC에 설정된 디바이스 ID와 일치하지 않으면 드라이버 IC는 데이터를 처리하지 않고 전력소모를 줄이기 위해 데이터 처리기(73)와 제어신호 발생기(77)를 스탠바이(Standby) 상태로 만든다.
만약, 패킷의 드라이버 IC와 드라이버 IC에 설정된 ID가 상호 일치하면, 데이터 처리기(73)는 수신기(71)를 통해 입력된 데이터를 받아 종래 드라이브 IC의 내부 블록부(81)로 데이터를 전송한다. 이때, 패킷에서 STH 신호를 발생시키는 요청이 있으면, 상기 제어신호 발생기(77)는 STH 신호를 발생시키고, 만일 STH 신호 발생 요청이 없으면, 제어신호 발생기(77)는 스탠바이 상태가 된다.
한편, 도 6b와 같은 제어 패킷이 수신기(71)를 통해 입력되면, ID 비교기(75)는 디바이스 ID를 비교하여 제어 패킷이 입력되었음을 인식한다.
이때, 상기 ID 비교기(75)에서 제어 패킷이 입력되었다는 것을 인식하는 방법은 다음과 같다.
예를 들어, 드라이버 IC 1 내지 드라이버 IC 8에 부여된 디바이스 ID가 0001 내지 1000이라 가정하면, 제어신호는 드라이버 IC 별로 입력되는 데이터와는 달리 모든 드라이버 IC에 동시에 입력되므로 디바이스 ID가 1001일 경우에는 제어 패킷으로 인식한다.
이는, 실제로 드라이버 IC에 부여된 디바이스 ID와 겹치지 않도록 설정해 주기만 하면 된다.
상기 제어 패킷이 입력되면 데이터 처리기는 사용되지 않으므로 스탠바이 상태로 만들고, 제어 신호 발생기(77)에서 제어신호의 요청에 의한 신호를 발생시켜 종래 드라이버 IC의 내부 블록부(81)로 입력한다. 이때, 제어 레지스터(79)에 설정된 값에 따라 제어신호의 발생 타이밍을 조절하게 된다.
한편, 도 6c와 같은 드라이버 IC의 초기 설정을 위한 패킷이 수신기(71)를 통해 입력되면, ID 비교기(75)에서 디바이스 ID를 비교하여 드라이버 IC의 초기 설정을 위한 패킷이 입력되었다는 것을 인식한다. 이 패킷은 드라이버 IC에 파워가 입력된 후 정상 동작하기 전에 초기 설정을 하는 것이므로 모든 드라이버 IC가 동시에 설정된다.
따라서, 0000과 같은 값을 사용하여 초기 설정을 위한 패킷으로 인식하게 하면 된다. 이 패킷이 입력되면, 데이터 처리기(73), 제어신호 발생기(77), 종래 드라이버 IC의 내부 블록부(81)와 같은 블록은 동작하지 않아도 되므로 스탠바이 상태로 만들고, 각 레지스터는 입력되는 셋팅 값에 의해 세팅되게 된다.
이때, 셋팅되는 값은 각 드라이버 IC의 디바이스 ID, STH, POL, LOAD 등의 제어신호 발생 요청이 있을 대 각 제어신호의 발생 타이밍에 대한 설정값이다.
물론, 상기 도 6b 내지 6c의 경우, 각 드라이버 IC별로 제어신호 발생이나 초기 설정값을 다르게 할 수 있는데, 이는 각각의 경우에도 상기 도 6a의 데이터 패킷과 마찬가지로 디바이스 ID를 드라이버 IC별로 구분할 수 있도록 설정해 주기만 하면 된다.
한편, 도 8 내지 도 9는 도 7과 같은 블록을 가진 드라이버 IC를 사용하여 구성할 수 있는 타이밍 컨트롤러와 드라이버 IC 사이의 연결 방식을 도시한 것이다.
도 8은 각 드라이버 IC에 연결되는 버스가 개별적인 경우로서 포인트 투 포인트(Point to Point)방식이고, 도 9는 하나의 버스에서 각 드라이버 IC로 분배되어 연결되는 경우로서, 멀티드롭(Multidrop)방식에 해당된다.
한편, 도 10은 본 발명에 의한 드라이버 IC의 내부 블록도로서, 도 7의 구성에 송신기를 추가한 경우이며, 이는 도 11과 같은 연결방식인 CASCADE를 구현하기 위함이다.
여기서, 도 10의 동작은 도 7의 동작과 거의 동일하며, 다만 송신기(83)가 추가됨으로 인한 동작만이 추가된다. 예를 들어, 도 6a와 같은 데이터 패킷이 입력될 경우, 디바이스 ID가 다르다면 데이터 처리기(73)에서는 디바이스 ID STH 및 데이터를 포함한 모든 신호를 송신기(83)로 보내고, 다음 드라이버 IC로 넘겨주게 된다.
만일, 디바이스 ID가 동일하면, 송신기(83)는 동작할 필요가 없으므로 스탠바이 상태가 된다.
마찬가지로, 도 6b 내지 6c와 같은 패킷이 입력되는 경우에도 모든 드라이버 IC가 동작해야 하므로 각 드라이버 IC는 주어진 동작을 수행함과 동시에 송신기(83)를 다음 드라이버 IC로 패킷을 전송하게 된다.
이와 같이, 본 발명은 다양한 변화와 변경 및 균등물을 사용할 수가 있고, 상기 실시예들을 적절히 변형하여 동일하게 응용할 수가 있음이 명확하다. 따라서 상기 기재 내용은 하기의 특허청구범위의 한계에 의해 정해지는 본 발명의 범위를 한정하는 것이 아니다.
이상에서 상술한 바와 같이, 본 발명의 액정표시장치의 구동회로는 다음과 같은 효과가 있다.
프로토콜을 이용하여 타이밍 컨트롤러에서 드라이버 IC에 패킷을 전송함으로써 배선 수를 감소시킬 수 있고, 그에 따라 버스 운용 효율을 높일 수가 있다.
또한, 다른 제어신호가 추가되더라도 이와 같은 방식으로 배선 수를 그대로 유지하면서 새로운 기능을 추가시킬 수가 있으므로 드라이버 IC에 더 많은 기능을 갖도록 하면서도 배선 수의 증가를 방지할 수 있다.
이와 같이 배선 수의 감소는 소스 PCBless와 같은 COG(Chip On Glass) 기술을 사용할 때 패널 상의 배선 수를 감소시킴으로써 배선 폭을 크게 할 수 있어 전압 강하로 인한 드라이버 IC의 오동작을 방지할 수 있는 효과가 있다.
도 1은 일반적인 액정표시장치의 기본적인 구성도
도 2는 종래 기술에 따른 액정표시장치의 구동회로의 구성블록도
도 3은 도 2에 따른 타이밍 컨트롤러에서 출력되는 각종 신호를 나타낸 개념도
도 4는 본 발명에 따른 액정표시장치의 구동회로의 구성블록도
도 5는 본 발명에 따른 데이터 및 제어신호 버스를 통해 전송되는 패킷을 도시한 도면
도 6a는 본 발명에 따른 데이터 패킷의 구성도
도 6b는 본 발명에 따른 제어 패킷의 구성도
도 6c는 본 발명에 따른 드라이버 IC의 초기 설정을 위한 패킷의 구성도
도 7은 본 발명의 액정표시장치의 구동회로에 따른 드라이버 IC의 내부 구성블록도
도 8 내지 도 9는 도 7과 같은 블록을 가진 드라이버 IC를 사용하여 구성할 수 있는 타이밍 컨트롤러와 드라이버 IC 사이의 연결 방식을 나타낸 도면
도 10은 본 발명의 다른 실시예에 따른 드라이버 IC의 내부 블록도
도 11은 본 발명의 다른 실시예에 따른 타이밍 컨트롤러와 드라이버 IC 사이의 연결방식을 나타낸 도면
*도면의 주요부분에 대한 부호의 설명*
27 : 데이터 버스 31 : 타이밍 컨트롤러
33 : 드라이버 IC 35 : 클럭 배선
37 : 데이터 및 제어신호 버스 71 : 수신기
73 : 데이터 처리기 75 : ID 비교기
77 : 제어신호 발생기 79 : 제어 레지스터
81 : 종래 드라이버 IC 내부 블록부 83 : 송신기

Claims (6)

  1. 액정 패널에 인가되는 게이트 전압 및 데이터 전압에 의해 화면을 표시하는 액정표시장치의 구동회로에 있어서,
    상기 액정 패널로 게이트 전압을 인가하는 복수의 게이트 드라이버 IC와;
    상기 액정 패널로 데이터 전압을 인가하는 복수의 소스 드라이버 IC와;
    상기 각 게이트 및 소스 드라이버 IC로 각종 제어신호 및 데이터 신호를 인가하는 타이밍 컨트롤러와;
    상기 각 게이트 및 소스 드라이버 IC와 상기 타이밍 컨트롤러 사이에 연결되어 데이터 입력 구간에서는 상기 타이밍 컨트롤러에서 출력되는 데이터 패킷을 각 드라이버 IC로 전달하고, 블랭크(Blank)구간에서는 제어 패킷을 각 드라이버 IC로 전달하는 데이터 및 제어 신호 버스와;
    상기 각 게이트 및 소스 드라이버 IC와 상기 타이밍 컨트롤러 사이에 연결되어 상기 타이밍 컨트롤러에서 출력되는 클럭 신호를 상기 각 드라이버 IC로 전달하는 클럭 배선을 포함하여 구성되는 것을 특징으로 하는 액정표시장치의 구동회로.
  2. 제 1 항에 있어서, 상기 데이터 및 제어 신호 버스는,
    디바이스 ID와 데이터를 전송하는 제 1 배선과, STH신호의 여부와 데이터를 전송하는 제 2 배선과, 데이터를 전송하는 제 3 배선을 포함하여 구성되어 데이터 패킷을 전송하는 것을 특징으로 하는 액정표시장치의 구동회로.
  3. 제 1 항에 있어서, 상기 데이터 및 제어 신호 버스는,
    디바이스 ID와 제어신호를 전송하는 제 1 배선과, 제어신호를 전송하는 제 2 배선으로 구성되어 제어 패킷을 전송하는 것을 포함함을 특징으로 하는 액정표시장치의 구동회로.
  4. 제 1 항에 있어서, 상기 데이터 및 제어 신호 버스는,
    디바이스 ID와 레지스터 설정값을 전송하는 제 1 배선과, 레지스터 설정값을 전송하는 제 2 배선으로 구성되어 드라이버 IC의 초기 설정값을 전송하는 것을 포함함을 특징으로 하는 액정표시장치의 구동회로.
  5. 제 1 항에 있어서, 상기 각 드라이버 IC는,
    상기 타이밍 컨트롤러에서 입력되는 신호를 드라이버 IC 내부에서 사용되는 신호로 변환하는 수신기와,
    상기 수신기에서 입력된 신호를 액정패널에 표시될 데이터로 처리하는 데이터 처리기와,
    입력되는 패킷에 포함된 디바이스 ID와 드라이버 IC 초기 설정시에 부여된 ID를 비교하는 ID 비교기와,
    STH 또는 제어 패킷의 요청이 있을 때 그에 맞는 제어신호를 발생시키는 제어신호 발생기와,
    드라이버 IC의 초기 설정값이 저장된 제어 레지스터를 포함하여 구성되는 것을 특징으로 하는 액정표시장치의 구동회로.
  6. 제 1 또는 제 5 항에 있어서, 각 드라이버 IC는,
    상기 ID 비교기에서 디바이스 ID를 비교한 결과, 상호 다르면 상기 데이터 처리기로부터 디바이스 ID, STH 및 데이터를 포함한 모든 신호를 다음 IC로 전송하는 송신기를 더 포함하는 것을 특징으로 하는 액정표시장치의 구동회로.
KR1020040007289A 2004-02-04 2004-02-04 액정표시장치의 구동회로 KR100701086B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020040007289A KR100701086B1 (ko) 2004-02-04 2004-02-04 액정표시장치의 구동회로
US10/932,674 US20050168420A1 (en) 2004-02-04 2004-09-02 Driving circuit of liquid crystal display
TW093126766A TWI302686B (en) 2004-02-04 2004-09-03 Driving circuit of liquid crystal display
JP2004261876A JP2005222018A (ja) 2004-02-04 2004-09-09 液晶表示装置の駆動回路
CNB200410086962XA CN100377200C (zh) 2004-02-04 2004-10-20 液晶显示装置的驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040007289A KR100701086B1 (ko) 2004-02-04 2004-02-04 액정표시장치의 구동회로

Publications (2)

Publication Number Publication Date
KR20050079141A true KR20050079141A (ko) 2005-08-09
KR100701086B1 KR100701086B1 (ko) 2007-03-29

Family

ID=34806111

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040007289A KR100701086B1 (ko) 2004-02-04 2004-02-04 액정표시장치의 구동회로

Country Status (5)

Country Link
US (1) US20050168420A1 (ko)
JP (1) JP2005222018A (ko)
KR (1) KR100701086B1 (ko)
CN (1) CN100377200C (ko)
TW (1) TWI302686B (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101257220B1 (ko) * 2010-11-26 2013-04-29 엘지디스플레이 주식회사 액정표시장치
US8922539B2 (en) 2008-05-19 2014-12-30 Samsung Display Co., Ltd. Display device and clock embedding method
KR20160083599A (ko) * 2014-12-31 2016-07-12 엘지디스플레이 주식회사 게이트 드라이버 및 이를 구비한 표시장치

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4830424B2 (ja) * 2005-09-27 2011-12-07 カシオ計算機株式会社 駆動装置
CN100389454C (zh) * 2006-04-13 2008-05-21 友达光电股份有限公司 非对称显示面板及其图像反转方法
TWI374418B (en) * 2007-05-15 2012-10-11 Novatek Microelectronics Corp Method and apparatus to generate control signals for display-panel driver
KR101429913B1 (ko) 2007-12-08 2014-08-13 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
JP5035212B2 (ja) * 2008-10-16 2012-09-26 ソニー株式会社 表示パネル用駆動回路、表示パネルモジュール、表示装置および表示パネルの駆動方法
KR20120028426A (ko) * 2010-09-14 2012-03-23 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그것의 구동 방법
US9076398B2 (en) * 2011-10-06 2015-07-07 Himax Technologies Limited Display and operating method thereof
KR20140108376A (ko) * 2013-02-25 2014-09-11 삼성전자주식회사 반도체 패키지 및 그 제조 방법
CN104537999B (zh) * 2015-01-08 2017-08-08 北京集创北方科技股份有限公司 一种可依据系统复杂程度灵活配置的面板内部接口及其协议
CN107369415B (zh) * 2016-05-11 2020-11-06 思博半导体股份有限公司 图像通信装置
US10593285B2 (en) * 2017-03-28 2020-03-17 Novatek Microelectronics Corp. Method and apparatus of handling signal transmission applicable to display system
CN108320690B (zh) * 2018-02-01 2021-04-09 京东方科技集团股份有限公司 显示面板及其检测方法、显示装置
CN109658885B (zh) * 2018-12-13 2020-05-26 惠科股份有限公司 一种显示装置及其驱动方法
KR20210155144A (ko) * 2020-06-15 2021-12-22 주식회사 엘엑스세미콘 디스플레이 장치를 구동하기 위한 데이터구동장치, 방법 및 시스템

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5822553A (en) * 1996-03-13 1998-10-13 Diamond Multimedia Systems, Inc. Multiple parallel digital data stream channel controller architecture
KR100326200B1 (ko) * 1999-04-12 2002-02-27 구본준, 론 위라하디락사 데이터 중계장치와 이를 이용한 액정패널 구동장치, 모니터 장치 및 표시장치의 구동방법
JP3508837B2 (ja) * 1999-12-10 2004-03-22 インターナショナル・ビジネス・マシーンズ・コーポレーション 液晶表示装置、液晶コントローラ、ビデオ信号伝送方法
KR100330037B1 (ko) * 2000-07-06 2002-03-27 구본준, 론 위라하디락사 액정표시장치 및 그 구동방법
KR100623990B1 (ko) * 2000-07-27 2006-09-13 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
KR100514449B1 (ko) * 2000-07-28 2005-09-13 니치아 카가쿠 고교 가부시키가이샤 디스플레이장치, 디스플레이 구동회로 또는 디스플레이구동방법
KR100435114B1 (ko) * 2001-12-20 2004-06-09 삼성전자주식회사 액정디스플레이장치
KR100841616B1 (ko) * 2001-12-31 2008-06-27 엘지디스플레이 주식회사 액정 패널의 구동장치
KR20030073390A (ko) * 2002-03-11 2003-09-19 삼성전자주식회사 동적 휘도비를 향상시키기 위한 액정 표시 장치 및 이장치를 위한 감마 전압 생성 방법
KR100864492B1 (ko) * 2002-05-03 2008-10-20 삼성전자주식회사 액정 표시 장치 및 그 구동 방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8922539B2 (en) 2008-05-19 2014-12-30 Samsung Display Co., Ltd. Display device and clock embedding method
KR101482234B1 (ko) * 2008-05-19 2015-01-12 삼성디스플레이 주식회사 표시 장치와 클락 임베딩 방법
KR101257220B1 (ko) * 2010-11-26 2013-04-29 엘지디스플레이 주식회사 액정표시장치
KR20160083599A (ko) * 2014-12-31 2016-07-12 엘지디스플레이 주식회사 게이트 드라이버 및 이를 구비한 표시장치

Also Published As

Publication number Publication date
CN1652190A (zh) 2005-08-10
JP2005222018A (ja) 2005-08-18
TWI302686B (en) 2008-11-01
CN100377200C (zh) 2008-03-26
KR100701086B1 (ko) 2007-03-29
US20050168420A1 (en) 2005-08-04
TW200527364A (en) 2005-08-16

Similar Documents

Publication Publication Date Title
KR100701086B1 (ko) 액정표시장치의 구동회로
US9798404B2 (en) Touch panels and the driving method thereof
US7289095B2 (en) Liquid crystal display and driving method thereof
JP5074712B2 (ja) シフトレジスタ及びこれを備える表示装置
US6946804B2 (en) Display device
US20060071897A1 (en) Liquid crystal display and method for driving thereof
US8421779B2 (en) Display and method thereof for signal transmission
WO2017024627A1 (zh) 一种液晶显示驱动系统及驱动方法
US20100097370A1 (en) Driving System of Liquid Crystal Display
US8199084B2 (en) Driving circuit of flat panel display device
US20110254882A1 (en) Display device
JP2006011441A (ja) 表示装置
KR101244773B1 (ko) 표시장치
US8887180B2 (en) Display device, electronic device having the same, and method thereof
KR20180117976A (ko) 터치표시장치 및 그 구동방법
KR20020057246A (ko) 액정표시장치 및 그 구동방법
JP4754271B2 (ja) 液晶表示装置
KR100619161B1 (ko) 액정표시장치의 구동회로
KR100701665B1 (ko) 액정표시장치 및 그 구동방법
KR20040000211A (ko) 액정표시장치
KR100759980B1 (ko) 액정 표시 장치
CN113903281A (zh) 一种基于fpga点屏的驱动集成电路验证系统及方法
KR20110097567A (ko) 구동 장치, 이를 포함하는 표시 장치 및 그의 구동 방법
JP2003091267A (ja) 液晶表示装置
KR20060104710A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130315

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140218

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150216

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160222

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170220

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180222

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190226

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20200226

Year of fee payment: 14