KR20040094493A - 플라즈마 디스플레이 패널의 구동방법 및 장치 - Google Patents

플라즈마 디스플레이 패널의 구동방법 및 장치 Download PDF

Info

Publication number
KR20040094493A
KR20040094493A KR1020030028281A KR20030028281A KR20040094493A KR 20040094493 A KR20040094493 A KR 20040094493A KR 1020030028281 A KR1020030028281 A KR 1020030028281A KR 20030028281 A KR20030028281 A KR 20030028281A KR 20040094493 A KR20040094493 A KR 20040094493A
Authority
KR
South Korea
Prior art keywords
voltage
subfield
subfields
rising ramp
ramp waveform
Prior art date
Application number
KR1020030028281A
Other languages
English (en)
Inventor
심수석
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020030028281A priority Critical patent/KR20040094493A/ko
Publication of KR20040094493A publication Critical patent/KR20040094493A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 콘트라스트를 향상시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널의 구동방법은 제 1서브필드의 초기화기간동안 초기화전압값을 가지는 가지는 상승 램프파형이 공급되는 단계와, 제 2 내지 제 n서브필드의 초기화기간동안 초기화전압값과 상이한 전압값을 가지는 상승 램프파형이 공급되는 단계를 포함한다.

Description

플라즈마 디스플레이 패널의 구동방법 및 장치{Method and Apparatus of Driving Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널의 구동방법 및 장치에 관한 것으로 특히, 콘트라스트를 향상시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동방법 및 장치에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe, Ne+Xe 또는 He+Xe+Ne 불활성 혼합가스의 방전시 발생하는 147nm의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히, 3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사전극(Y) 및 유지전극(Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(X)을 구비한다. 주사전극(Y)과 유지전극(Z) 각각은 투명전극(12Y,12Z)과, 투명전극(12Y,12Z)의 선폭보다 작은 선폭을 가지며 투명전극의 일측 가장자리에 형성되는 금속버스전극(13Y,13Z)을 포함한다.
투명전극(12Y,12Z)은 통상 인듐틴옥사이드(Indium-Tin-Oxide : ITO)로 상부기판(10) 상에 형성된다. 금속버스전극(13Y,13Z)은 통상 크롬(Cr) 등의 금속으로 투명전극(12Y,12Z) 상에 형성되어 저항이 높은 투명전극(12Y,12Z)에 의한 전압강하를 줄이는 역할을 한다. 주사전극(Y)과 유지전극(Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(X)은 주사전극(Y) 및 유지전극(Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18)과 격벽(24) 사이에 마련된 방전공간에는 불활성 혼합가스가 주입된다.
PDP는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 초기화기간과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다.
여기서, 초기화기간은 상승램프파형이 공급되는 셋업기간과 하강램프파형이 공급되는 셋다운 기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 2와 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1내지SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1내지SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간과 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 3은 두 개의 서브필드에 공급되는 PDP의 구동파형을 나타낸다.
도 3을 참조하면, PDP는 전화면을 초기화시키기 위한 초기화기간, 셀을 선택하기 위한 어드레스 기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나뉘어 구동된다.
초기화기간에 있어서, 셋업기간에는 모든 주사전극들(Y)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 생성된다. 셋다운기간에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형(Ramp-down)이 주사전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불요전하를 소거시키게 되고 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간에는 부극성 스캔펄스(scan)가 주사전극들(Y)에 순차적으로 인가됨과 동시에 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
한편, 셋다운기간과 어드레스기간 동안에 유지전극들(Z)에는 서스테인전압레벨(Vs)의 정극성 직류전압이 공급된다.
서스테인기간에는 주사전극들(Y)과 유지전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 그러면 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다 주사전극(Y)과 유지전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 마지막으로, 서스테인방전이 완료된 후에는 펄스폭이 작은 소거 램프파형(erase)이 유지전극(Z)에 공급되어 셀 내의 벽전하를 소거시키게 된다.
이와 같이 구동되는 PDP의 초기화기간에는 어드레스 방전에 필요한 벽전하를 균일하게 잔류시켜야 한다. 이를 위해, 종래의 PDP에서는 상승 램프파형(Ramp-up)의 전압값을 높게 설정(대략 200V 내지 260V 사이) 하여 방전셀들에서 균일한 벽전하를 형성하였다. 하지만, 상승 램프파형(Ramp-up)의 전압값이 높게 설정되면 강한 초기화방전이 발생되고, 이 초기화방전에 의해 생성된 빛에 의하여 콘트라스트가 저하되는 문제점이 발생된다. 특히, 초기화기간은 매 서브필드마다 포함되기 때문에 상승 램프파형(Ramp-up)에 의해 발생되는 빛은 PDP의 콘트라스트를 심각히 저하시키게 된다.
따라서, 본 발명의 목적은 콘트라스트를 향상시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동방법 및 장치를 제공하는 것이다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도.
도 2는 종래의 플라즈마 디스플레이 패널의 한 프레임을 나타내는 도면.
도 3은 종래의 플라즈마 디스플레이 패널의 서브필드에 공급되는 구동방법을 나타내는 파형도.
도 4는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 5a 내지 도 5c는 본 발명의 다른 실시예들에 의한 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 6a 내지 도 6c는 도 5a 내지 도 5c에 도시된 구동파형을 공급하기 위한 구동장치를 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판 12Y,12Z : 투명전극
13Y,13Z : 버스전극 14,22 : 유전체
16 : 보호막 18 : 하부기판
24 : 격벽 26 : 형광체층
30,32,34 : 제어부
상기 목적을 달성하기 위하여 본 발명의 플라즈마 디스플레이 패널의 구동방법은 제 1서브필드의 초기화기간동안 초기화전압값을 가지는 가지는 상승 램프파형이 공급되는 단계와, 제 2 내지 제 n서브필드의 초기화기간동안 초기화전압값과 상이한 전압값을 가지는 상승 램프파형이 공급되는 단계를 포함한다.
상기 제 1서브필드에 공급되는 상승 램프파형의 전압값이 제 2 내지 제 n서브필드에 공급되는 상승 램프파형의 전압값보다 높게 설정된다.
상기 제 2 내지 제 n서브필드의 초기화기간동안 각각 공급되는 상승 램프파형의 전압값은 순차적으로 낮아지도록 설정된다.
상기 제 2 내지 제 n서브필드들은 적어도 둘 이상의 서브필드가 포함되도록 k(k는 n보다 작은 자연수)개의 군으로 분류되고, 첫번째 군으로부터 마지막 군으로 갈수록 상승 램프파형의 전압값이 순차적으로 낮아지도록 설정된다.
본 발명의 플라즈마 디스플레이 패널의 구동장치는 초기화전압원과, 초기화전압원에 접속되는 제 1스위치와, 초기화전압원보다 낮은 전압값을 가지는 적어도 하나 이상의 전압원들과, 전압원들 각각에 접속되는 제 2스위치들과, 제 1스위치 및 제 2스위치들을 제어하기 위한 제어부를 구비한다.
상기 제어부는 제 1서브필드의 초기화기간동안 제 1스위치를 턴-온시켜 초기화전압을 가지는 상승 램프파형을 주사전극으로 공급하고, 제 2 내지 제 n서브필드의 초기화기간동안 제 2스위치를 턴-온시켜 전압원들의 전압값을 가지는 상승 램프파형을 주사전극으로 공급한다.
상기 전압원들은 순차적으로 낮아지는 전압값을 가지는 제 2 내지 제 n전압원을 구비하며, 제 2 내지 제 n전압원의 전압값은 제어부의 제어에 의하여 제 2 내지 제 n서브필드의 초기화기간동안 상승 램프파형의 전압값은 순차적으로 낮아지도록 순차적으로 공급된다.
상기 제 2 내지 제 n서브필드들은 적어도 둘 이상의 서브필드가 포함되도록 k(k는 n보다 작은 자연수)개의 군으로 분류되고, 전압원들은 순차적으로 낮아지는 전압값을 가지는 k개의 전압원을 구비하며 k개의 전압원의 전압값은 제어부의 제어에 의하여 첫번째 군으로부터 마지막 군으로 갈수록 상승 램프파형의 전압값이 순차적으로 낮아지도록 순차적으로 공급된다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 4 내지 도 6c를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 4는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도이다.
도 4를 참조하면, 본 발명의 실시예에 의한 PDP의 서브필드들은 전화면을 초기화시키기 위한 초기화기간, 셀을 선택하기 위한 어드레스 기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인 기간으로 나뉘어 구동된다.
먼저, 초기화기간은 셋업기간 및 셋다운기간으로 나뉘어 구동된다. 셋업기간에는 모든 주사전극들(Y)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 생성된다. 셋다운기간에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형(Ramp-down)이 주사전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불요전하를 소거시키게 되고 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간에는 스캔펄스(scan)가 주사전극들(Y)에 순차적으로 인가됨과 동시에 어드레스전극들(X)에 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
서스테인기간에는 주사전극들(Y)과 유지전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 그러면 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다 주사전극(Y)과 유지전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 서스테인방전이 완료된 후에는 펄스폭이 작은 소거 램프파형(erase)이 유지전극(Z)에 공급되어 셀 내의 벽전하를 소거시키게 된다.
한편, 본 발명의 셋업기간동안 공급되는 상승 램프파형(Ramp-up)의 전압값은서브필드별로 상이하게 설정된다. 다시 말하여, 도 4에 도시된 바와 같이 제 1서브필드의 초기화기간동안 공급되는 상승 램프파형(Ramp-up)은 제 1전압(Vr1)까지 상승하고, 제 2서브필드의 초기화기간동안 공급되는 상승 램프파형(Ramp-up)은 제 1전압(Vr)보다 낮은 제 2전압(Vr2)까지 상승된다.
즉, 본 발명에서는 제 1서브필드에 공급되는 상승 램프파형(Ramp-up)의 전압값이 제 1서브필드 이외의 서브필드들에 공급되는 상승 램프파형(Ramp-up)의 전압값보다 높게 설정되게 된다. 이를 상세히 설명하면, 한프레임의 첫번째에 위치되는 제 1서브필드의 어드레스기간동안 방전셀들에서는 어드레스 방전이 쉽게 발생되지 않는다. 다시 말하여, 제 1서브필드는 한 프레임에서 첫번째 방전이 발생되기 때문에 방전셀내에 하전입자들이 충분히 형성되어 있지 않고, 이에 따라 방전이 쉽게 발생되지 않는다. 따라서, 제 1서브필드의 초기화기간동안에는 상승 램프파형(Ramp-up)을 제 1전압(Vr1)(종래의 상승 램프파형과 동일한 전압)까지 상승시켜 방전셀에 충분한 벽전하를 형성시키게 된다.
한편, 제 1서브필드 이외의 서브필드들에서는 제 1서브필드보다 쉽게 어드레스 방전이 발생된다. 즉, 이전 서브필드에서 발생되는 방전에 의하여 방전셀들 내에 충분한 하전입자들이 형성되어 있기 때문에 제 1전압(Vr1)보다 낮은 상승 램프파형(Ramp-up)이 공급되더라도 안정된 방전을 일으킬 수 있다. 따라서, 본 발명에서는 제 1서브필드 이외의 서브필드들에 공급되는 상승 램프파형(Ramp-up)의 전압값을 낮게 설정하고, 이에 따라 콘트라스트를 향상시킬 수 있다. 다시 말하여, 본 발명에서는 첫번째 서브필드를 제외한 나머지 서브필드의 초기화기간동안 낮은 전압값을 가지는 상승 램프파형(Ramp-up)을 공급함으로써 초기화기간에 생성되는 빛의 양을 최소화하고, 이에 따라 콘트라스트가 향상되게 된다.
한편, 본 발명에서 상승 램프파형(Ramp-up)의 전압값은 다양하게 설정할 수 있다. 예를 들어, 도 5a와 같이 한 프레임에 포함되어 있는 n(n은 3이상의 자연수)개의 서브필드 중 제 1서브필드에 공급되는 상승 램프파형(Ramp-up)은 제 1전압(Vr1) 까지 상승시키고, 제 2서브필드 내지 제 n서브필드에 공급되는 상승 램프파형(Ramp-up)은 제 1전압(Vr1)보다 낮은 전압값은 제 2전압(Vr2)까지 상승시켜 방전셀을 초기화할 수 있다. 이때, 제 2서브필드 내지 제 n서브필드에서 약한 초기화방전이 발생되기 때문에 콘트라스트를 향상시킬 수 있다.
아울러, 본 발명에서는 도 5b와 같이 제 1서브필드에서 제 n서브필드로 갈수록 낮은 전압값을 가지는 상승 램프파형(Ramp-up)을 공급함으로써 콘트라스트를 향상시킬 수 있다. 즉, 제 1서브필드에서는 제 1전압(Vr1)까지 상승하는 상승 램프파형(Ramp-up)을 공급하고, 제 2서브필드에서는 제 1전압(Vr1) 보다 낮은 제 2전압(Vr2)까지 상승하는 상승 램프파형(Ramp-up)을 공급한다. 그리고, 제 3서브필드에서는 제 2전압(Vr2)보다 낮은 제 3전압(Vr3)까지 상승하는 상승 램프파형(Ramp-up)을 공급한다. 즉, 본 발명에서는 제 1서브필드에서 제 n서브필드로 갈수록 순차적으로 낮은 전압값을 가지는 상승 램프파형(Ramp-up)을 공급함으로써 콘트라스트를 향상시킬 수 있다.
더불어, 본 발명에서는 도 5c와 같이 제 1서브필드를 제외한 나머지 서브필드를 몇개의 군으로 나뉘어 상승 램프파형(Ramp-up)을 공급할 수 있다. 이를 상세히 설명하면, 먼저 제 1서브필드에서는 제 1전압(Vr1)까지 상승하는 상승 램프파형(Ramp-up)을 공급한다. 그리고, 제 2서브필드 내지 제 n서브필드는 적어도 둘 이상의 서브필드를 포함하는 서브필드 군(여기서는 하나의 서브필드 군이 2개의 서브필드를 포함한다.)으로 나누어 상승 램프파형(Ramp-up)을 공급한다. 즉, 제 2서브필드 및 제 3서브필드의 초기화기간동안에는 제 1전압(Vr1)보다 낮은 제 2전압(Vr2)까지 상승하는 상승 램프파형(Ramp-up)을 공급한다. 그리고, 제 4서브필드 및 제 5서브필드의 초기화기긴동안에는 제 2전압(Vr2)보다 낮은 제 3전압(Vr3)까지 상승하는 상승 램프파형(Ramp-up)을 공급한다. 즉, 본 발명에서는 제 1서브필드를 제외한 서브필드들을 다수의 군으로 나뉘어 순차적으로 낮아지는 전압값을 가지는 상승 램프파형(Ramp-up)을 공급함으로써 콘트라스트를 향상시킬 수 있다.
도 6a 내지 도 6c는 도 5a 내지 도 5c에 도시된 구동파형을 공급하기 위한 구동장치를 나타내는 도면이다.
도 6a를 참조하면, 도 5a에 도시된 구동파형을 공급하기 위하여 본 발명의 구동장치는 제 1전압원(Vr1) 및 제 2전압원(Vr2)과, 제 1전압원(Vr1)에 접속되는 제 1스위치(S1)와, 제 2전압원(Vr2)에 접속되는 제 2스위치(S2)와, 제 1스위치(S1) 및 제 2스위치(S2)를 제어하기 위한 제어부(30)를 구비한다.
제 1스위치(S1) 또는 제 2스위치(S2)가 턴-온되면 주사전극(Y)으로 제 1전압(Vr1) 또는 제 2전압(Vr2)을 가지는 상승 램프파형(Ramp-up)이 공급된다. 동작과정을 상세히 설명하면, 먼저 제어부(30)는 한 프레임에서 첫번째 서브필드(초기화기간)가 구동될 때 제 1제어신호를 공급하고, 첫번째 서브필드 이외의 서브필드(초기화기간)가 구동될 때 제 2제어신호를 공급한다.
제 1스위치(S1)는 제 1제어신호가 공급될 때 턴-온되어 제 1전압(Vr1)을 가지는 상승 램프파형(Ramp-up)을 주사전극(Y)으로 공급한다. 제 2스위치(S2)는 제 2제어신호가 공급될 때 턴-온되어 제 2전압(Vr2)을 가지는 상승 램프파형(Ramp-up)을 주사전극(Y)으로 공급한다. 여기서, 제 2전압(Vr2)의 전압값이 제 1전압(Vr1)의 전압값보다 낮게 설정되어 있기 때문에 초기화기간 동안 발생되는 빛의 양을 최소화할 수 있고, 이에 따라 콘트라스트를 향상시킬 수 있다.
도 6b를 참조하면, 도 5b에 도시된 구동파형을 공급하기 위하여 본 발명의 구동장치는 제 1전압원(Vr1) 내지 제 n전압원(Vrn)과, 제 1전압원(Vr1) 내지 제 n전압원(Vrn)에 각각 접속되는 제 1 내지 제 n스위치(S1 내지 Sn)와, 제 1 내지 제n스위치(S1 내지 Sn)를 제어하기 위한 제어부(32)를 구비한다.
제 1 내지 제 n스위치(S1 내지 Sn)는 제어부(32)의 제어에 의하여 턴-온된다. 제 1 내지 제 n스위치(S1 내지 Sn)중 어느 하나가 턴-온되면 주사전극(Y)으로 제 1전압(Vr1) 내지 제 n전압(Vrn) 중 어느 하나의 전압을 가지는 상승 램프파형(Ramp-up)이 공급된다. 동작과정을 상세히 설명하면, 제어부(32)는 현재 구동되는 서브필드의 위치에 따라서 제 1 내지 제 n스위치(S1 내지 Sn) 중 어느 하나를 턴-온시킨다. 예를 들어, 제어부(32)는 첫번째 서브필드의 초기화기간동안 제 1스위치(S1)를 턴-온시켜 제 1전압(Vr1)을 가지는 상승 램프파형(Ramp-up)이 주사전극(Y)으로 공급되게 한다. 그리고, 제어부(32)는 두번째 서브필드의 초기화기간동안 제 2스위치(S2)를 턴-온시켜 제 2전압(Vr2)을 가지는 상승 램프파형(Ramp-up)이 주사전극(Y)으로 공급되게 한다. 이와 같은 방법으로 제어부(32)는 제 n서브필드의 초기화기간동안 제 n스위치(Sn)를 턴-온시켜 제 n전압(Vrn)을 가지는 상승 램프파형(Ramp-up)이 주사전극(Y)으로 공급되게 한다.
한편, 전압값은 제 1전압(Vr1)으로부터 제 n전압(Vrn)으로 갈수록 낮게 설정된다. 따라서, 제 1서브필드로부터 제 n서브필드로 갈수록 초기화기간에 발생되는 빛의 양이 줄어들고, 이에 따라 콘트라스트가 향상되게 된다.
도 6c를 참조하면, 도 5c에 도시된 구동파형을 공급하기 위하여 본 발명의 구동장치는 제 1전압원(Vr1) 내지 제 n/2전압원(Vrn/2)과, 제 1전압원(Vr1) 내지 제 n/2전압원(Vrn/2)에 각각 접속되는 제 1 내지 제 n/2스위치(S1 내지 Sn/2)와, 제 1 내지 제 n/2스위치(S1 내지 Sn/2)를 제어하기 위한 제어부(34)를 구비한다.
제 1 내지 제 n/2스위치(S1 내지 Sn/2)는 제어부(34)의 제어에 의하여 턴-온된다. 제 1 내지 제 n/2스위치(S1 내지 Sn/2) 중 어느 하나가 턴-온되면 주사전극(Y)으로 제 1전압원(Vr1) 내지 제 n/2전압원(Vrn/2) 중 어느 하나의 전압을 가지는 상승 램프파형(Ramp-up)이 공급된다. 동작과정을 상세히 설명하면, 제어부(34)는 첫번째 서브필드의 초기화기간동안 제 1스위치(S1)를 턴-온시켜 제 1전압(Vr1)을 가지는 상승 램프파형(Ramp-up)이 주사전극(Y)으로 공급되게 한다. 그리고, 제어부(34)는 두번째 및 세번째 서브필드의 초기화기간동안 제 2스위치(S2)를 턴-온시켜 제 2전압(Vr2)을 가지는 상승 램프파형(Ramp-up)이 주사전극(Y)으로 공급되게 한다. 여기서, 제어부(34)는 첫번째 서브필드를 제외한 나머지 서브필드를 몇개의 군, 여기서는 하나의 군이 2개의 서브필드를 포함하도록 설정한다. 그리고 같은 군에 포함되는 서브필드의 초기화기간에는 동일한 전압값을 가지는 상승 램프파형(Ramp-up)을 공급한다.
한편, 전압값은 제 1전압(Vr1)으로부터 제 n/2전압(Vrn/2)으로 갈수록 낮게 설정된다. 따라서, 제 1서브필드로부터 제 n/2서브필드로 갈수록 초기화기간에 발생되는 빛의 양이 줄어들고, 이에 따라 콘트라스트가 향상되게 된다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법 및 장치에 의하면 첫번째 서브필드를 제외한 나머지 서브필드의 초기화기간에 공급되는 상승 램프파형의 전압값을 첫번째 서브필드의 초기화기간에 공급되는 상승 램프파형의 전압값보다 낮게 설정한다. 따라서, 본 발명에서는 첫번째 서브필드를 제외한 나머지 서브필드의 초기화기간동안 발생되는 빛의 양을 줄일 수 있고, 이에 따라 콘트라스트를 향상시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (8)

  1. 한 프레임이 제 1 내지 제 n(n은 3이상의 자연수)서브필드를 포함함과 아울러 상기 각각의 서브필드가 초기화기간을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 제 1서브필드의 상기 초기화기간동안 초기화전압값을 가지는 가지는 상승 램프파형이 공급되는 단계와,
    상기 제 2 내지 제 n서브필드의 상기 초기화기간동안 상기 초기화전압값과 상이한 전압값을 가지는 상승 램프파형이 공급되는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1항에 있어서,
    상기 제 1서브필드에 공급되는 상기 상승 램프파형의 전압값이 상기 제 2 내지 제 n서브필드에 공급되는 상기 상승 램프파형의 전압값보다 높게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  3. 제 1항에 있어서,
    상기 제 2 내지 제 n서브필드의 초기화기간동안 각각 공급되는 상기 상승 램프파형의 전압값은 순차적으로 낮아지도록 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 1항에 있어서,
    상기 제 2 내지 제 n서브필드들은 적어도 둘 이상의 서브필드가 포함되도록 k(k는 n보다 작은 자연수)개의 군으로 분류되고,
    첫번째 군으로부터 마지막 군으로 갈수록 상기 상승 램프파형의 전압값이 순차적으로 낮아지도록 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 한 프레임이 제 1 내지 제 n(n은 3이상의 자연수)서브필드를 포함함과 아울러 상기 각각의 서브필드가 초기화기간을 포함하는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    초기화전압원과,
    상기 초기화전압원에 접속되는 제 1스위치와,
    상기 초기화전압원보다 낮은 전압값을 가지는 적어도 하나 이상의 전압원들과,
    상기 전압원들 각각에 접속되는 제 2스위치들과,
    상기 제 1스위치 및 제 2스위치들을 제어하기 위한 제어부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  6. 제 5항에 있어서,
    상기 제어부는
    상기 제 1서브필드의 상기 초기화기간동안 상기 제 1스위치를 턴-온시켜 상기 초기화전압을 가지는 상승 램프파형을 주사전극으로 공급하고,
    상기 제 2 내지 제 n서브필드의 상기 초기화기간동안 상기 제 2스위치를 턴-온시켜 상기 전압원들의 전압값을 가지는 상승 램프파형을 주사전극으로 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  7. 제 5항에 있어서,
    상기 전압원들은 순차적으로 낮아지는 전압값을 가지는 제 2 내지 제 n전압원을 구비하며,
    상기 제 2 내지 제 n전압원의 전압값은 상기 제어부의 제어에 의하여 상기 제 2 내지 제 n서브필드의 초기화기간동안 상기 상승 램프파형의 전압값은 순차적으로 낮아지도록 순차적으로 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  8. 제 5항에 있어서,
    상기 제 2 내지 제 n서브필드들은 적어도 둘 이상의 서브필드가 포함되도록 k(k는 n보다 작은 자연수)개의 군으로 분류되고,
    상기 전압원들은 순차적으로 낮아지는 전압값을 가지는 k개의 전압원을 구비하며 상기 k개의 전압원의 전압값은 상기 제어부의 제어에 의하여 첫번째 군으로부터 마지막 군으로 갈수록 상기 상승 램프파형의 전압값이 순차적으로 낮아지도록 순차적으로 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR1020030028281A 2003-05-02 2003-05-02 플라즈마 디스플레이 패널의 구동방법 및 장치 KR20040094493A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030028281A KR20040094493A (ko) 2003-05-02 2003-05-02 플라즈마 디스플레이 패널의 구동방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030028281A KR20040094493A (ko) 2003-05-02 2003-05-02 플라즈마 디스플레이 패널의 구동방법 및 장치

Publications (1)

Publication Number Publication Date
KR20040094493A true KR20040094493A (ko) 2004-11-10

Family

ID=37374066

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030028281A KR20040094493A (ko) 2003-05-02 2003-05-02 플라즈마 디스플레이 패널의 구동방법 및 장치

Country Status (1)

Country Link
KR (1) KR20040094493A (ko)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100667539B1 (ko) * 2005-04-07 2007-01-12 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100692830B1 (ko) * 2005-04-08 2007-03-09 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100788577B1 (ko) * 2006-12-27 2007-12-26 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그의 구동 방법
KR100801476B1 (ko) * 2006-08-29 2008-02-12 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 이를 이용한플라즈마 디스플레이 패널
KR100807485B1 (ko) * 2005-02-28 2008-02-25 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 장치 및 그 구동 방법
KR100896048B1 (ko) * 2007-10-05 2009-05-11 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100963713B1 (ko) * 2006-08-10 2010-06-14 파나소닉 주식회사 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100807485B1 (ko) * 2005-02-28 2008-02-25 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 장치 및 그 구동 방법
KR100667539B1 (ko) * 2005-04-07 2007-01-12 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100692830B1 (ko) * 2005-04-08 2007-03-09 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100963713B1 (ko) * 2006-08-10 2010-06-14 파나소닉 주식회사 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법
KR100801476B1 (ko) * 2006-08-29 2008-02-12 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 이를 이용한플라즈마 디스플레이 패널
KR100788577B1 (ko) * 2006-12-27 2007-12-26 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그의 구동 방법
US8009154B2 (en) 2006-12-27 2011-08-30 Samsung Sdi Co., Ltd. Plasma display device and method of driving the same
KR100896048B1 (ko) * 2007-10-05 2009-05-11 엘지전자 주식회사 플라즈마 디스플레이 장치

Similar Documents

Publication Publication Date Title
KR20040013474A (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100604275B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100508250B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100524309B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040094493A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100489276B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20050034767A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100517472B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100524314B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR101042992B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100477601B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100549669B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100493614B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100488457B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100475158B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100480158B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100525738B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100533731B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
KR100508237B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100452701B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100482349B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR20030054954A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040036257A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100438920B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100493621B1 (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application