KR20030031360A - 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법 - Google Patents

플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법 Download PDF

Info

Publication number
KR20030031360A
KR20030031360A KR1020010063454A KR20010063454A KR20030031360A KR 20030031360 A KR20030031360 A KR 20030031360A KR 1020010063454 A KR1020010063454 A KR 1020010063454A KR 20010063454 A KR20010063454 A KR 20010063454A KR 20030031360 A KR20030031360 A KR 20030031360A
Authority
KR
South Korea
Prior art keywords
voltage
discharge
panel capacitor
switch
panel
Prior art date
Application number
KR1020010063454A
Other languages
English (en)
Other versions
KR100463185B1 (ko
Inventor
박정필
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2001-0063454A priority Critical patent/KR100463185B1/ko
Priority to US10/251,607 priority patent/US6862009B2/en
Priority to CNB021458588A priority patent/CN1326103C/zh
Publication of KR20030031360A publication Critical patent/KR20030031360A/ko
Application granted granted Critical
Publication of KR100463185B1 publication Critical patent/KR100463185B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명에 따른 플라즈마 디스플레이 패널의 구동장치는 방전유지부, 제1 충방전부 및 제2 충방전부를 포함한다.
방전유지부는 방전유지전압과 접지전압 사이에 직렬로 연결되며 접점이 패널 캐패시터의 일단에 연결되는 제1 및 제2 스위치와, 방전유지전압과 접지전압 사이에 직렬로 연결되며 접점이 패널 캐패시터의 타탄에 연결되는 제3 및 제4 스위치를 포함하며, 패널 캐패시터의 단자의 전압을 방전유지전압 또는 접지전압으로 유지한다. 제1 충방전부는 방전유지전압과 접지전압 사이에 직렬로 연결되는 제1 및 제2 캐패시터, 제1 및 제2 캐패시터의 접점과 패널 캐패시터의 일단에 연결되는 제1 인덕터를 포함하며, 패널 캐패시터의 일단을 방전유지전압으로 충전하거나 접지전압으로 방전한다. 제2 충방전부는 방전유지전압과 접지전압 사이에 직렬로 연결되는 제3 및 제4 캐패시터, 제3 및 제4 캐패시터의 접점과 패널 캐패시터의 타단에 연결되는 제2 인덕터를 포함하며, 패널 캐패시터의 타단을 방전유지전압으로 충전하거나 접지전압으로 방전한다.
이와 같은 본 발명에 따르면 회로의 기생 성분에도 불구하고 영전압 스위칭을 할 수 있으며, 유지 방전 동작 개시시에 돌입 전류를 방지할 수 있다.

Description

플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동 방법{A PLASMA DISPLAY PANEL, A DRIVING APPARATUS AND A METHOD OF THE PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널(plasma display panel; PDP), 그의 구동장치 및 방법에 관한 것으로, 특히 플라즈마 디스플레이 발광에 직접 기여하는유지 방전회로 및 그의 구동방법에 관한 것이다.
최근 액정표시장치(liquid crystal display; LCD), 전계 방출 표시장치(field emission display; FED), PDP 등의 평면 표시 장치가 활발히 개발되고 있다. 이들 평면 표시 장치 중에서 PDP는 다른 평면 표시 장치에 비해 휘도 및 발광효율이 높으며 시야각이 넓다는 장점이 있다. 따라서, PDP가 40인치 이상의 대형 표시 장치에서 종래의 CRT(cathode ray tube)를 대체할 표시 장치로서 각광받고 있다.
PDP는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 픽셀(pixel)이 매트릭스(matrix)형태로 배열되어 있다. 이러한 PDP는 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형(DC형)과 교류형(AC형)으로 구분된다.
직류형 PDP는 전극이 방전 공간에 그대로 노출되어 있어서 전압이 인가되는 동안 전류가 방전공간에 그대로 흐르게 되며, 이를 위해 전류제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 PDP에서는 전극을 유전체층이 덮고 있어 자연스러운 캐패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다.
도 1은 AC형 플라즈마 디스플레이 패널의 일부 사시도이다.
도 1에 도시한 바와 같이, 제1유리기판(1) 위에는 유전체층(2) 및 보호막(3)으로 덮인 주사전극(4)과 유지전극(5)이 쌍을 이루어 평행하게 설치된다. 제2유리기판(6) 위에는 절연체층(7)으로 덮인 복수의 어드레스전극(8)이 설치된다. 어드레스전극(8)들 사이에 있는 절연체층(7) 위에는 어드레스 전극(8)과 평행하게 격벽(9)이 형성되어 있다. 또한, 절연체층(7)의 표면 및 격벽(9)의 양측면에 형광체(10)가 형성되어 있다. 제1유리기판(1)과 제2유리기판(6)은 주사전극(4)과 어드레스전극(8) 및 유지전극(5)과 어드레스전극(8)이 직교하도록 방전공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스전극(8)과, 쌍을 이루는 주사전극(4)과 유지전극(5)과의 교차부에 있는 방전공간이 방전셀(12)을 형성한다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도를 나타낸다.
도2에 도시한 바와 같이, PDP 전극은 m ×n의 매트릭스 구성을 가지고 있으며, 구체적으로 열 방향으로는 어드레스전극(A1~Am)이 배열되어 있고 행방 향으로는 n행의 유지전극(X1~Xn) 및 주사전극(Y1~Yn)이 지그재그로 배열되어 있다. 도 2에 도시된 방전셀(12)은 도 1에 도시된 방전셀(12)에 대응한다.
일반적으로 AC PDP의 구동 방법은 리셋(초기화)기간, 기록(어드레싱)기간, 유지기간, 소거기간으로 구성된다.
리셋기간은 셀에 어드레싱 동작이 원할히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이며, 기록기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 어드레싱된 셀에 실제로 화상을 표시하기 위한 방전을 수행하는 기간이며, 소거기간은 셀의 벽전하를 감소시켜 유지방전을 종료시키는 기간이다.
AC형 PDP는 그 유지 방전을 위한 주사전극(이하에서는 이를 'Y 전극'이라 한다.) 및 유지전극(이하에서는 이를 'X전극'이라 한다.)이 용량성 부하로 작용하기때문에 주사 전극 및 유지 전극에 대한 캐패시턴스가 존재하며, 유지 방전을 위한 파형을 인가하기 위해서는 방전을 위한 전력 이외에 무효 전력이 필요하다. 이런 무효 전력을 회수하여 재 사용하는 회로를 유지 방전 회로(또는 전력 회수 회로)라고 한다.
이하에서는 종래의 교류 플라즈마 디스플레이 패널의 유지 방전 회로와 그의 구동방법을 설명한다.
도3 및 도4는 종래의 유지 방전 회로와 그 동작 파형을 나타내는 도면이다.
첨부한 도3에서와 같이, L.F. Weber에 의해 제안된 유지 방전 회로(미국 특허 번호 4,866,349 및 5,081,400)는 교류형 플라즈마 디스플레이 패널의 유지 방전 회로(또는 전력 회수 회로)로서, 교류형 플라즈마 디스플레이 패널의 구동회로는 X 전극의 유지 방전 회로(10)와 Y 전극의 유지 방전 회로(11)(도시하지 않음)가 각각 동일하게 구성된다. 이하에서는 편의상 하나의 전극에 대한 유지 방전 회로에 대해 설명한다.
종래의 유지 방전 회로(10)는 두 개의 스위치(Sa, Sb), 다이오드(D1, D2), 인덕터(Lc) 및 전력회수용 캐패시터(Cc)로 구성되는 전력 회수부와, 직렬로 연결된 두 개의 스위치(Sc, Sd)로 구성되는 유지 방전부를 포함한다.
유지 방전부의 두 개의 스위치(Sc, Sd) 사이의 접점에는 플라즈마 디스플레이 패널이 연결되며, 이 플라즈마 디스플레이 패널을 등가적으로 캐패시터(Cp)로 나타내었다.
이와 같이 구성된 종래의 유지 방전 회로는 첨부한 도4에서와 같이,스위치(Sa ~ Sd)의 스위칭 동작에 따라 4가지 모드로 동작하고, 스위칭 동작에 따라 출력전압(Vp)과 인덕터(Lc)에 흐르는 전류(IL)의 파형이 각각 나타나게 된다.
초기 상태에서는 스위치(Sa)가 도통 되기 직전에 스위치(Sd)가 도통되어 있어서 패널의 양단 전압(Vp)은 0 V를 유지하게 된다. 이때, 전력회수용 캐패시터(Cc)는 유지방전전압(Vs)의 1/2만큼의 전압(Vs/2)으로 미리 충전되어 유지 방전 개시시 돌입 전류가 발생하지 않도록 한다.
이렇게 패널의 양단 전압(Vp)을 0 V로 유지한 상태에서, t0 시점이 되면, 스위치(Sa)가 온(On)되고 스위치(Sb, Sc, Sd)가 오프(Off)되는 모드 1의 동작이 시작된다.
모드 1의 동작구간(t0 ~ t1)에서는 전력회수용 캐패시터(Cc), 스위치(Sa), 다이오드(D1), 인덕터(Lc) 및 플라즈마 패널 캐패시터(Cp)의 경로로 LC 공진회로가 형성된다. 따라서, 도4에 도시한 바와 같이 인덕터(Lc)에 흐르는 전류(IL)는 LC 공진에 의해 반파형을 이루며, 패널의 출력 전압(Vp)은 점차적으로 증가하여 거의 유지방전전압(Vs)이 된다. 이때, 패널의 출력 전압(Vp)이 유지방전전압(Vs)이 되는 시점에서는 인덕터(Lc)에 거의 전류가 흐르지 않는다.
모드 1이 완료되면, 스위치(Sa, Sc)가 온 되고 스위치(Sb, Sd)가 오프되는 모드 2가 시작된다. 모드 2의 동작구간(t1 ~ t2)에서는 외부 인가전압(Vs)이 스위치(Sc)를 통해 그대로 패널 캐패시터(Cp)로 흐르게 되어 패널의 출력 전압(Vp)을 유지하게 된다. 이때, t1에서 이상적으로는 스위치(Sc)양단의 전압이 0이므로 영전압 스위칭(zero voltage switching)을 하게된다.
패널의 출력 전압(Vp)의 방전을 유지한 상태에서 모드 2가 완료되면, 스위치(Sb)가 온 되고 스위치(Sa, Sb, Sc)가 오프되는 모드 3이 시작된다.
모드 3의 동작구간(t2 ~ t3)에서는, 모드 1에서와 반대의 경로 즉, 플라즈마 패널 캐패시터(Cp), 인덕터(Lc), 다이오드(D1), 스위치(S2) 및 전력회수용 캐패시터(Cc)의 경로로 LC 공진회로가 형성되어, 도4에서와 같이 인덕터(Lc)에 전류(IL)가 흐르고 패널의 출력 전압(Vp)은 감소하여 t3 시점에서 인덕터(Lc)의 전류(IL) 및 패널 출력 전압(Vp)은 0이 된다.
모드 4의 동작구간(t3 ~ t4)에서는 스위치(Sb, Sd)가 온 되고, 스위치(Sa, Sc)가 오프되어 패널 출력 전압(Vp)은 0 V를 그대로 유지한다. 이 상태에서 스위치(Sa)가 다시 도통되면 모드 1의 동작으로 사이클(cycle)이 반복된다.
그런데, 상기와 같은 종래의 유지 방전 회로는 실제 회로의 기생 성분(인덕터의 기생 저항, 캐패시터 및 패널의 기생 저항, 스위치의 도통 저항)에 의해 회로를 구성하는 스위치가 영전압 스위칭하는 것이 불가능하고, 이에 따라 스위치의 턴온시에 스위칭 손실이 매우 커진다는 문제점이 있다. 즉, 종래의 유지 방전 회로에 따르면, 이상적으로 패널 캐패시터의 한쪽 단자가 유지방전전압(Vs) 만큼 증가한 경우 인덕터(Lc)에 저장되어 있는 자기 에너지는 0이기 때문에, 실제 회로의 기생 성분에 의해 패널 캐패시터의 한쪽 단자가 유지방전 전압(Vs)에 이르지 못한 경우에 패널 캐패시터의 한쪽 단자를 Vs 전압까지 상승시킬 전압 소스가 없게 된다. 따라서, 실제 스위치(Sc)의 영전압 스위칭이 불가능하여 스위치의 턴온시에 스위칭 손실이 매우 커진다는 문제점이 있다.
또한, 종래의 유지방전회로에서는 발광 개시 직후 전력 회수용 캐패시터(Cc)가 항상 Vs/2 전압만큼 미리 충전되어야 하며, 전력 회수용 캐패시터가 Vs/2 만큼 충전되고 있지 않은 상태에서는 유지 방전 펄스 개시시에 매우 큰 돌입 전류가 발생하고, 이를 제한하는 보호회로를 따로 구비해야 하는 문제점이 있다.
이와 같은 문제점을 해결하기 위해, 본 발명이 이루고자 하는 기술적인 과제는 실제 회로의 기생 성분에도 불구하고 영전압 스위칭을 할 수 있도록 하는 플라즈마 디스플레이 패널의 구동장치 및 구동방법을 제공하기 위한 것이다.
또한, 유지 방전 동작 개시시에 돌입 전류를 제거할 수 있는 플라즈마 디스플레이 패널의 구동장치 및 구동방법을 제공하기 위한 것이다.
도1은 교류형 플라즈마 디스플레이 패널의 일부 사시도이다.
도2는 플라즈마 디스플레이 패널의 전극 배열도이다.
도3 및 도4는 각각 종래 유지방전회로와 그의 구동 파형을 나타내는 도면이다.
도5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 도면이다.
도6은 본 발명의 실시예에 따른 유지방전회로를 나타내는 도면이다.
도7은 도6에 도시한 유지방전회로의 구동파형을 나타내는 도면이다.
도8a 내지 도8d는 각각 본 발명의 실시예에 따른 동작 모드를 나타내는 도면이다.
이와 같은 목적을 달성하기 위한 본 발명의 특징에 따른 플라즈마 디스플레이 패널의 구동장치는 서로 쌍을 이루어 지그재그로 배열된 다수의 주사전극과 유지전극을 포함하며, 상기 주사전극과 유지 전극 사이에 패널 캐패시터가 형성되는 플라즈마 디스플레이 패널의 구동장치로서,
제1 전압과 제2 전압 사이에 직렬로 연결되며 접점이 상기 패널 캐패시터의 일단에 연결되는 제1 및 제2 스위치와, 상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되며 접점이 상기 패널 캐패시터의 타탄에 연결되는 제3 및 제4 스위치를포함하며, 상기 패널 캐패시터의 단자의 전압을 상기 제1 전압 또는 상기 제2 전압으로 유지하는 방전유지부; 상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되는 제1 및 제2 캐패시터, 상기 제1 및 제2 캐패시터의 접점과 상기 패널 캐패시터의 일단에 연결되는 제1 인덕터를 포함하며, 상기 패널 캐패시터의 일단을 상기 제1 전압으로 충전하거나 상기 제2 전압으로 방전하는 제1 충방전부; 및 상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되는 제3 및 제4 캐패시터, 상기 제3 및 제4 캐패시터의 접점과 상기 패널 캐패시터의 타단에 연결되는 제2 인덕터를 포함하며, 상기 패널 캐패시터의 타단을 상기 제1 전압으로 충전하거나 상기 제2 전압으로 방전하는 제2 충방전부를 포함한다.
여기서, 본 발명의 특징에 따른 플라즈마 디스플레이 패널의 구동장치의 제1 충방전부와 제2 충방전부는 각각 상기 제1 인덕터와 상기 패널 캐패시터의 일단의 전류 경로와, 상기 제2 인덕터와 상기 패널 캐패시터의 타단의 전류 경로를 각각 스위칭하는 제5 및 제6 스위치를 추가로 포함할 수 있다.
이와 같은 플라즈마 디스플레이 패널의 구동장치에 적용되는 본 발명의 특징에 따른 구동방법은
상기 제2 및 제4 스위치를 도통시켜 패널 캐패시터의 일단 및 타단의 전압을 각각 상기 제1 전압으로 유지시키는 단계; 상기 제5 스위치를 온시키고, 상기 제2 스위치를 오프시킴으로써 상기 패널 캐패시터의 일단을 상기 제2 전압까지 상승시키는 단계; 상기 패널 캐패시터의 일단이 상기 제2 전압에 도달하면 상기 제1 스위치를 도통시켜 상기 패널 캐패시터의 일단과 타단을 각각 상기 상기 제1 전압과 상기 제2 전압으로 유지시키는 단계; 상기 제1 스위치를 오프시켜 상기 패널 캐패시터의 일단을 상기 제2 전압까지 하강시키는 단계; 및 상기 패널 캐패시터의 일단이 상기 제2 전압에 도달하면 상기 제2 스위치를 도통시켜 상기 패널 캐패시터의 일단을 상기 제2 전압으로 유지시키는 단계를 포함한다.
한편, 본 발명의 특징에 따른 플라즈마 디스플레이 패널은
다수의 어드레스 전극과, 상기 어드레스 전극에 교차하며 서로 쌍을 이루어 지그재그로 배열된 다수의 주사전극과 유지전극을 포함하며, 상기 주사전극과 유지 전극 사이에 패널 캐패시터가 형성되는 패널; 외부로부터 영상신호를 수신하여 어드레스구동 제어신호와 유지방전 신호를 생성하는 제어부; 상기 제어부로부터 상기 어드레스구동 제어신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 상기 어드레스 전극에 인가하는 어드레스 구동부; 상기 제어부로부터 유지방전 신호를 수신하여 주사전극과 유지전극에 방전유지전압을 교대로 입력함으로써 선택된 방전셀에 대하여 유지방전을 수행하도록 하는 주사·유지 구동부를 포함하며,
상기 주사·유지 구동부는
제1 전압과 제2 전압 사이에 직렬로 연결되며 접점이 상기 패널 캐패시터의 일단에 연결되는 제1 및 제2 스위치와, 상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되며 접점이 상기 패널 캐패시터의 타탄에 연결되는 제3 및 제4 스위치를 포함하며, 상기 패널 캐패시터의 단자의 전압을 상기 제1 전압 또는 상기 제2 전압으로 유지하는 방전유지부; 상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되는 제1 및 제2 캐패시터, 상기 제1 및 제2 캐패시터의 접점과 상기 패널 캐패시터의 일단에 연결되는 제1 인덕터를 포함하며, 상기 패널 캐패시터의 일단을 상기 제1 전압으로 충전하거나 상기 제2 전압으로 방전하는 제1 충방전부; 및 상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되는 제3 및 제4 캐패시터, 상기 제3 및 제4 캐패시터의 접점과 상기 패널 캐패시터의 타단에 연결되는 제2 인덕터를 포함하며, 상기 패널 캐패시터의 타단을 상기 제1 전압으로 충전하거나 상기 제2 전압으로 방전하는 제2 충방전부를 포함한다.
이하에서는 본 발명의 기술 분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 가장 바람직한 실시 예를 첨부한 도면을 참조하여 상세히 설명한다.
도5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널(PDP)을 나타내는 도면이다.
도5에 도시한 바와 같이, 본 발명의 실시예에 따른 PDP는 플라즈마 패널(100), 어드레스 구동부(200), 주사·유지 구동부(300) 및 제어부(400)를 포함한다.
플라즈마 패널(100)은 열 방향으로 배열되어 있는 다수의 어드레스 전극(A1~Am), 행 방향으로 지그재그로 배열되어 있는 다수의 주사전극(X1~Xn) 및 유지전극(Y1~Yn)을 포함한다.
어드레스 구동부(200)는 제어부(200)로부터 어드레스 구동 제어 신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스전극에 인가한다.
주사·유지 구동부(300)는 제어부(200)로부터 유지 방전 신호를 수신하여 주사전극과 유지전극에 유지펄스전압을 번갈아 입력함으로써 선택된 방전셀에 대하여 유지방전을 수행한다.
제어부(400)는 외부로부터 영상 신호를 수신하여 어드레스 구동제어 신호와 유지 방전 신호를 생성하여 각각 어드레스 구동부(200)와 주사·유지 구동부(300)에 인가한다.
본 발명의 실시예에 따른 주사·유지 구동부(300)는 무효 전력을 회수하여 재 사용하는 회로인 유지 방전 회로(320)를 포함하는데, 이러한 본 발명의 실시예에 따른 유지방전회로(320)를 도6에 도시하였다.
도6에 도시한 바와 같이, 본 발명의 실시예에 따른 유지방전회로(320)는 유지방전부(322), Y 전극 충방전부(324)와 X 전극 충방전부(326)를 포함한다.
유지방전부(322)는 유지방전전압(Vs) 또는 접지전압에 연결되며 각각 바디 다이오드를 가지는 4개의 트랜지스터(S1, S2, S3, S4)를 포함한다. 패널 캐패시터의 양 단자의 전압(Vy, Vx)은 이들 4개의 트랜지스터의 스위칭 동작에 의해 유지방전전압(Vs) 또는 접지전압을 유지한다.
Y 전극 충방전부(324)는 유지방전전압(Vs)과 접지전압 사이에 직렬로 연결되는 캐패시터(C1, C2), 캐패시터(C1, C2) 사이의 접점에 일단이 연결되는 인덕터(L2), 인덕터(L2)의 다른 쪽 단과 패널 캐패시터의 Y 전극 단자에 연결되는 백투백 스위치(Ya, Yb)를 포함한다. 백투백 스위치(Ya, Yb)는 각각 바디 다이오드를 가지며 다이오드의 캐소드(또는 애노드)가 서로 연결되는 트랜지스터로 이루어진다. Y 전극 충방전부(324)는 패널 캐패시터의 Y 전극 단자를 유지방전전압(Vs)으로 충전하거나 접지전압으로 방전시키는 역할을 한다.
X 전극 충방전부(326)는 유지방전전압(Vs)과 접지전압 사이에 직렬로 연결되는 캐패시터(C3, C4), 캐패시터(C3, C4) 사이의 접점에 일단이 연결되는 인덕터(L1), 인덕터(L1)의 다른 쪽 단과 패널 캐패시터의 X 전극 단자에 연결되는 백투백 스위치(Xa, Xb)를 포함한다. 백투백 스위치(Xa, Xb)는 바디 다이오드의 캐소드(또는 애노드)가 서로 연결되는 트랜지스터로 이루어진다. X 전극 충방전부(326)는 패널 캐패시터의 X 전극 단자를 유지방전전압(Vs)으로 충전하거나 접지전압으로 방전시키는 역할을 한다.
Y 전극 충방전부(324) 및 X 전극 충방전부(326)의 백투백 스위치는 리셋 구간, 어드레싱 구간, 소거 기간에는 오프로 되며, 위 구간동안 캐패시터(C1, C2, C3, C4)의 전압을 유지시키는 역할을 한다.
다음은 도7, 도8a 내지 도8d를 참조하여 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동방법을 설명한다.
먼저, 리셋구간, 어드레싱 구간, 소거 기간에서는 백투백 스위치를 오프시켜 캐패시터(C1, C2, C3, C4)에 충전된 전압을 유지시킨다.
유지구간에서는 이하에서 설명하는 바와 같이 시간에 따라 4가지의 동작 모드로 동작한다. 본 발명의 실시예에 따르면 모든 유지구간에서 스위치(Yb, Xb)는 항상 온 상태이다.
① 제1 모드(t0-t1)
t〈t0에서, 인덕터(L2)에 흐르는 인덕터 전류가 최대 값(IL2pk)이고, 스위치(S2, S4)는 도통상태이며, 패널의 양단 전압(Vy, Vx)은 각각 0이라고 가정한다. 제1 모드 구간 동안 스위치(S2, Ya)는 온되어 C2-L2-Ya-Yb-Cp-S4의 공진 경로가 형성된다. 이에 따라 패널 캐패시터의 Y전극의 전압(Vy)과 패널의 양단간의 전압차(Vp=Vy-Vx))가 상승한다. 제1 모드에서는 캐패시터(C2)에 축적되었던 전하들이 인덕터(L2)를 통해 Y 전극(주사전극)들에 인가되고, X 전극(유지 전극)들이 접지 전위가 된다. 본 발명의 실시예에서 캐패시터(C1, C2)는 패널 캐패시턴스 Cp 보다 훨씬 크게 설계하였으며, 따라서 제1 모드 구간 동안 캐패시터(C1과 C2)의 양단 전압(Vc1, Vc2)의 리플은 무시할 수 있다. t=t1에서 캐패시터의 Y 전극의 전압은 유지방전전압 Vs로 충전되고(즉, 패널의 양단간 전압은 +Vs로 충전되고) 제1 모드는 종료하게 된다. 본 발명의 실시예에서 제1 모드의 구간은 매우 짧으며 이에 따라 패널은 도7에 도시한 바와 같이 전류원 IL2의 최대치(IL2pk)로 선형적으로 충전된다고 근사시킬 수 있다.
② 제2 모드(t1-t2)
t=t1에서 Vy 전압이 유지방전전압인 Vs가 되면, 스위치 S1의 바디 다이오드가 도통하게 된다. 이때, 도7에 도시한 바와 같이 스위치 S1을 도통시키면 스위치 S1의 드레인-소스 사이의 전압이 0 전압인 상태에서 도통하게 되므로, 즉 스위치S1이 영전압 스위칭을 하기 때문에, 스위치 S1의 턴온 스위칭 손실이 발생하지 않는다. 본 발명의 실시예에 따르면 이상적으로 패널 캐패시터의 Y전극의 전압이 유지방전전압(Vs)에 도달하는 시점에서도 인덕터(L2)에 충분한 에너지가 저장되어 있기 때문에, 회로의 기생 성분 등이 있는 실제의 경우에도 인덕터(L2)에 저장된 에너지에 의해 패널 캐패시터의 Y 전극의 전압이 유지방전전압인 Vs까지 증가할 수 있다. 제2 모드에서는 유지방전전압(Vs)이 Y전극들에 인가되고, X 전극들이 접지 전위가 된다. 이에 따라, 플라즈마 패널(100)의 방전 셀들 중에서 벽전하들이 형성된 방전셀들에서 유지 방전 즉, 표시방전이 시작된다.
제2 모드의 구간 동안에는 패널 캐패시터의 Y 전극의 전압이 Vs를 유지하고, 패널 캐패시터의 X 전극의 전압이 접지전압을 유지하기 때문에, 패널의 캐패시터의 양단전압이 +Vs를 유지하여 패널은 발광하게 된다. 제2 모드 구간에서는 도7 및 도8b에 도시한 바와 같이, C1-S1-L2의 공진 경로를 통해 인덕터(L2) 흐르는 전류는 감소하게 된다. t=t2에서 인덕터(L2)에 흐르는 전류(IL2)는 거의 -IL2pk가 되고 스위치 S1은 차단되어 제2 모드는 종료한다.
③ 제3 모드(t2-t3)
제3 모드 구간 동안 스위치 S1은 오프로 되어 S4-Cp-Yb-Ya-L2-C2의 공진 경로가 형성된다. 이에 따라, 패널 캐패시터의 Y전극의 전압(Vy)은 하강하며 결국 패널의 양단 전압(Vp)은 하강하게 된다. 제3 모드에서는 유지 방전이 수행되었던 방전 셀들의 Y 전극 주위에 남아 있는 벽전하들이 캐패시터(C2)에 수집된다. t=t3에서 패널의 양단 전압 Vp는 0이 되고 모두 3은 종료하게 된다. 제3 모드의 구간은 전체 스위칭 주기에 비해 매우 짧은 값이고, 인덕터 전류 IL2의 변화 값은 무시할 수 있다.
④ 제4 모드(t3-t4)
t=t3에서 패널 캐패시터의 Y 전극 전압이 0이 되면, 스위치 S2의 바디 다이오드가 도통하게 된다. 이때, 스위치 S2를 도통시키면 스위치 S2의 드레인-소스 사시의 전압이 영전인 상태에서 도통하게 되므로, 턴온 스위칭 손실이 발생하지 않는다. t=t4에서 IL1은 IL1pk가 되고, 스위치 S2가 차단되면 제4 모드는 종료하고 다른 반주기 동작이 시작된다.
이상에서 설명한 바와 같이, 본 발명의 실시예에 따르면 회로의 기생 성분 등이 있는 경우에도 인덕터(L2 또는 L1)에 저장된 에너지에 의해 패널 캐패시터의 Y 전극(또는 X 전극)의 전압이 유지방전전압인 Vs까지 증가시킬 수 있기 때문에, 스위치(S1 또는 S3)의 턴온시 영전압 스위칭을 수행할 수 있다.
또한, 본 발명의 실시예에 따르면 전력회수를 위한 캐패시터(C1, C2), (C3, C4) 사이의 전압을 Vs/2만큼 미리 충전시킬 필요가 없으며, 유지구간이 아닌 리셋 구간, 어드레싱 구간, 소거 기간에는 백투백 스위치에 의해 캐패시터(C1, C2) 및 캐패시터(C3, C4)의 전압을 유지시킬 수 있으므로, 유지 방전 펄스 개시시의 돌입전류를 방지할 수 있다.
상기한 본 발명의 실시 예는 하나의 실시예에 지나지 않으며, 본 발명의 요지를 벗어나지 않는 범위 내에서 유지 방전 회로의 구성 요소에 많은 변형 및 변경이 가능함은 물론이며, 본 발명이 실시예에만 한정되는 것은 아니다.
이상에서 설명한 바와 같이 본 발명은 회로의 기생 성분에도 불구하고 영전압 스위칭을 할 수 있으며, 유지 방전 동작 개시시에 돌입 전류를 방지할 수 있다.

Claims (13)

  1. 서로 쌍을 이루어 지그재그로 배열된 다수의 주사전극과 유지전극을 포함하며, 상기 주사전극과 유지 전극 사이에 패널 캐패시터가 형성되는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    제1 전압과 제2 전압 사이에 직렬로 연결되며 접점이 상기 패널 캐패시터의 일단에 연결되는 제1 및 제2 스위치와, 상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되며 접점이 상기 패널 캐패시터의 타탄에 연결되는 제3 및 제4 스위치를 포함하며, 상기 패널 캐패시터의 단자의 전압을 상기 제1 전압 또는 상기 제2 전압으로 유지하는 방전유지부;
    상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되는 제1 및 제2 캐패시터, 상기 제1 및 제2 캐패시터의 접점과 상기 패널 캐패시터의 일단에 연결되는 제1 인덕터를 포함하며, 상기 패널 캐패시터의 일단을 상기 제1 전압으로 충전하거나 상기 제2 전압으로 방전하는 제1 충방전부; 및
    상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되는 제3 및 제4 캐패시터, 상기 제3 및 제4 캐패시터의 접점과 상기 패널 캐패시터의 타단에 연결되는 제2 인덕터를 포함하며, 상기 패널 캐패시터의 타단을 상기 제1 전압으로 충전하거나 상기 제2 전압으로 방전하는 제2 충방전부를 포함하는 플라즈마 디스플레이 패널의 구동장치.
  2. 제1항에 있어서,
    상기 제1 충방전부는 상기 제1 인덕터와 상기 패널 캐패시터의 일단의 전류 경로를 스위칭하는 제5 스위치를 추가로 포함하며,
    상기 제2 충방전부는 상기 제2 인덕터와 상기 패널 캐패시터의 타단의 전류 경로를 스위칭하는 제6 스위치를 추가로 포함하는 플라즈마 디스플레이 패널의 구동장치.
  3. 제2항에 있어서,
    상기 제5 스위치는 리셋 구간, 어드레싱 구간, 소거 구간 동안 오프상태로 되어, 상기 제1 및 제2 캐패시터에 충전된 전압을 유지시키고,
    상기 제6 스위치는 리셋 구간, 어드레싱 구간, 소거 구간 동안 오프상태로 되어, 상기 제3 및 제4 캐패시터에 충전된 전압을 유지시키는 플라즈마 디스플레이 패널의 구동장치.
  4. 제3항에 있어서,
    상기 제5 스위치는 반대 극성 방향으로 배열된 다이오드를 각각 가지는 트랜지스터 쌍으로 이루어진 제1 백투백 스위치이며,
    상기 제6 스위치는 반대 극성 방향으로 배열된 다이오드를 각각 가지는 제2 트랜지스터 쌍으로 이루어진 제2 백투백 스위치인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  5. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 제1 내지 제4 스위치는 각각 바디 다이오드를 가지는 트랜지스터인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치
  6. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 제1 전압은 방전유지전압이고 상기 제2 전압은 접지전압인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  7. 다수의 어드레스 전극과, 상기 어드레스 전극에 교차하며 서로 쌍을 이루어 지그재그로 배열된 다수의 주사전극과 유지전극을 포함하며, 상기 주사전극과 유지 전극 사이에 패널 캐패시터가 형성되는 패널;
    외부로부터 영상신호를 수신하여 어드레스구동 제어신호와 유지방전 신호를 생성하는 제어부;
    상기 제어부로부터 상기 어드레스구동 제어신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 상기 어드레스 전극에 인가하는 어드레스 구동부;
    상기 제어부로부터 유지방전 신호를 수신하여 주사전극과 유지전극에 방전유지전압을 교대로 입력함으로써 선택된 방전셀에 대하여 유지방전을 수행하도록 하는 주사·유지 구동부를 포함하며,
    상기 주사·유지 구동부는
    제1 전압과 제2 전압 사이에 직렬로 연결되며 접점이 상기 패널 캐패시터의 일단에 연결되는 제1 및 제2 스위치와, 상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되며 접점이 상기 패널 캐패시터의 타탄에 연결되는 제3 및 제4 스위치를 포함하며, 상기 패널 캐패시터의 단자의 전압을 상기 제1 전압 또는 상기 제2 전압으로 유지하는 방전유지부;
    상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되는 제1 및 제2 캐패시터, 상기 제1 및 제2 캐패시터의 접점과 상기 패널 캐패시터의 일단에 연결되는 제1 인덕터를 포함하며, 상기 패널 캐패시터의 일단을 상기 제1 전압으로 충전하거나 상기 제2 전압으로 방전하는 제1 충방전부; 및
    상기 제1 전압과 상기 제2 전압 사이에 직렬로 연결되는 제3 및 제4 캐패시터, 상기 제3 및 제4 캐패시터의 접점과 상기 패널 캐패시터의 타단에 연결되는 제2 인덕터를 포함하며, 상기 패널 캐패시터의 타단을 상기 제1 전압으로 충전하거나 상기 제2 전압으로 방전하는 제2 충방전부를 포함하는 플라즈마 디스플레이 패널.
  8. 제7항에 있어서,
    상기 제1 충방전부는 상기 제1 인덕터와 상기 패널 캐패시터의 일단의 전류 경로를 스위칭하는 제5 스위치를 추가로 포함하며,
    상기 제2 충방전부는 상기 제2 인덕터와 상기 패널 캐패시터의 타단의 전류경로를 스위칭하는 제6 스위치를 추가로 포함하는 플라즈마 디스플레이 패널.
  9. 제8항에 있어서,
    상기 제5 스위치는 리셋 구간, 어드레싱 구간, 소거 구간 동안 오프상태로 되어, 상기 제1 및 제2 캐패시터에 충전된 전압을 유지시키고,
    상기 제6 스위치는 리셋 구간, 어드레싱 구간, 소거 구간 동안 오프상태로 되어, 상기 제3 및 제4 캐패시터에 충전된 전압을 유지시키는 플라즈마 디스플레이 패널.
  10. 제7항 내지 제9항 중 어느 한 항에 있어서,
    상기 제1 전압은 방전유지전압이고, 상기 제2 전압은 접지전압인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제2항에 기재된 플라즈마 디스플레이 패널의 구동장치의 구동방법에 있어서,
    상기 제2 및 제4 스위치를 도통시켜 패널 캐패시터의 일단 및 타단의 전압을 각각 상기 제2 전압으로 유지시키는 단계;
    상기 제5 스위치를 온시키고, 상기 제2 스위치를 오프시킴으로써 상기 패널 캐패시터의 일단을 상기 제1 전압까지 상승시키는 단계;
    상기 패널 캐패시터의 일단이 상기 상기 제1 전압에 도달하면 상기 제1 스위치를 도통시켜 상기 패널 캐패시터의 일단과 타단을 각각 상기 상기 제1 전압과 상기 제2 전압으로 유지시키는 단계;
    상기 제1 스위치를 오프시켜 상기 패널 캐패시터의 일단을 상기 제2 전압까지 하강시키는 단계; 및
    상기 패널 캐패시터의 일단이 상기 제2 전압에 도달하면 상기 제2 스위치를 도통시켜 상기 패널 캐패시터의 일단을 상기 제2 전압으로 유지시키는 단계를 포함하는 플라즈마 디스플레이 패널의 구동방법.
  12. 제11항에 있어서,
    리셋 구간, 어드레싱 구간, 소거 구간에서 상기 제5 및 제6 스위치를 오프시켜 상기 제1 내지 제4 캐패시터의 충전된 전압을 유지시키는 단계를 추가로 포함하는 플라즈마 디스플레이 패널의 구동방법.
  13. 제11항 또는 제12항에 있어서,
    상기 제1 전압은 방전유지전압이고, 상기 제2 전압은 접지전압인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
KR10-2001-0063454A 2001-10-15 2001-10-15 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법 KR100463185B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-2001-0063454A KR100463185B1 (ko) 2001-10-15 2001-10-15 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
US10/251,607 US6862009B2 (en) 2001-10-15 2002-09-20 Plasma display panel and method for driving the same
CNB021458588A CN1326103C (zh) 2001-10-15 2002-10-15 等离子体显示面板及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0063454A KR100463185B1 (ko) 2001-10-15 2001-10-15 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법

Publications (2)

Publication Number Publication Date
KR20030031360A true KR20030031360A (ko) 2003-04-21
KR100463185B1 KR100463185B1 (ko) 2004-12-23

Family

ID=19715130

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0063454A KR100463185B1 (ko) 2001-10-15 2001-10-15 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법

Country Status (3)

Country Link
US (1) US6862009B2 (ko)
KR (1) KR100463185B1 (ko)
CN (1) CN1326103C (ko)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100458580B1 (ko) * 2002-07-02 2004-12-03 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치
KR100477985B1 (ko) * 2001-10-29 2005-03-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100502905B1 (ko) * 2002-05-30 2005-07-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100730246B1 (ko) * 2004-02-20 2007-06-20 후지츠 히다찌 플라즈마 디스플레이 리미티드 용량성 부하 구동 회로, 그 구동 방법 및 플라즈마디스플레이 장치
KR100739041B1 (ko) * 2005-10-25 2007-07-12 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100748983B1 (ko) * 2005-08-29 2007-08-13 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100778445B1 (ko) * 2006-07-12 2007-11-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100829251B1 (ko) * 2007-05-18 2008-05-14 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동방법
KR20190103563A (ko) 2018-02-28 2019-09-05 노슨(Nohsn) 주식회사 적응형 임피던스 매칭 장치를 포함하는 한방 의료기기

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100463187B1 (ko) * 2002-04-15 2004-12-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동 장치와 구동 방법
KR100603282B1 (ko) * 2002-07-12 2006-07-20 삼성에스디아이 주식회사 어드레싱 전력을 최소화한 3-전극 플라즈마 디스플레이장치의 구동 방법
US7308195B2 (en) 2002-09-30 2007-12-11 Matsushita Electric Industrial Co., Ltd. Collapsible lens barrel and optical instrument using the same
KR100487809B1 (ko) * 2003-01-16 2005-05-06 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
JP4661028B2 (ja) * 2003-04-28 2011-03-30 パナソニック株式会社 プラズマディスプレイ装置
KR100497394B1 (ko) * 2003-06-20 2005-06-23 삼성전자주식회사 디스플레이 패널 구동 시스템의 단일 사이드 구동 장치 및그 설계 방법
KR100488463B1 (ko) * 2003-07-24 2005-05-11 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100603298B1 (ko) * 2003-10-17 2006-07-20 삼성에스디아이 주식회사 패널 구동 장치
KR100560472B1 (ko) * 2003-11-10 2006-03-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널, 그의 구동 장치 및 구동 방법
KR100550983B1 (ko) * 2003-11-26 2006-02-13 삼성에스디아이 주식회사 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법
US20050275352A1 (en) * 2004-06-14 2005-12-15 Au Optronics Corporation. Redundant storage capacitor and method for repairing OLED pixels and driving circuits
US20060050067A1 (en) * 2004-09-07 2006-03-09 Jong Woon Kwak Plasma display apparatus and driving method thereof
US8300007B2 (en) * 2005-03-11 2012-10-30 The Invention Science Fund I, Llc Self assembling display with substrate
US8860635B2 (en) * 2005-04-04 2014-10-14 The Invention Science Fund I, Llc Self assembling display with substrate
US9153163B2 (en) 2005-03-11 2015-10-06 The Invention Science Fund I, Llc Self assembly of elements for displays
US7977130B2 (en) 2006-08-03 2011-07-12 The Invention Science Fund I, Llc Method of assembling displays on substrates
US8334819B2 (en) * 2005-03-11 2012-12-18 The Invention Science Fund I, Llc Superimposed displays
US8711063B2 (en) 2005-03-11 2014-04-29 The Invention Science Fund I, Llc Self assembly of elements for displays
US7990349B2 (en) * 2005-04-22 2011-08-02 The Invention Science Fund I, Llc Superimposed displays
US20060202944A1 (en) 2005-03-11 2006-09-14 Searete Llc, A Limited Liability Corporation Of The State Of Delaware Elements for self assembling displays
US8390537B2 (en) * 2005-03-11 2013-03-05 The Invention Science Fund I, Llc Method of assembling displays on substrates
US7662008B2 (en) * 2005-04-04 2010-02-16 Searete Llc Method of assembling displays on substrates
TWI345755B (en) 2005-06-21 2011-07-21 Chunghwa Picture Tubes Ltd Method of switching a high-side switch of a pdp scan circuit in a zero-voltage-switching mode
KR100658344B1 (ko) * 2005-06-24 2006-12-15 엘지전자 주식회사 플라즈마 디스플레이 패널의 에너지 회수장치
KR100648685B1 (ko) * 2005-10-11 2006-11-23 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
EP1775696A3 (en) * 2005-10-11 2007-11-28 Samsung SDI Co., Ltd. Plasma display device and driving method thereof
KR100739625B1 (ko) * 2005-11-02 2007-07-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100760289B1 (ko) * 2006-02-07 2007-09-19 엘지전자 주식회사 에너지 회수부를 포함하는 플라즈마 디스플레이 구동장치및 그 방법
US20090284447A1 (en) * 2006-09-04 2009-11-19 Hitachi Plasama Display Limited Plasma display apparatus
KR100823490B1 (ko) * 2007-01-19 2008-04-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
CN101471614B (zh) * 2007-12-28 2012-12-05 德昌电机(深圳)有限公司 用于电容性负载的驱动电路
US20090251391A1 (en) * 2008-04-02 2009-10-08 Solomon Systech Limited Method and apparatus for power recycling in a display system
KR20090114527A (ko) * 2008-04-30 2009-11-04 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
US8259037B2 (en) * 2008-06-18 2012-09-04 Samsung Sdi Co., Ltd. Plasma display and driving apparatus thereof

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5081400A (en) 1986-09-25 1992-01-14 The Board Of Trustees Of The University Of Illinois Power efficient sustain drivers and address drivers for plasma panel
US4866349A (en) 1986-09-25 1989-09-12 The Board Of Trustees Of The University Of Illinois Power efficient sustain drivers and address drivers for plasma panel
JPH0281090A (ja) * 1988-09-19 1990-03-22 Hitachi Ltd 電力回収回路
DE4321945A1 (de) * 1993-07-02 1995-01-12 Thomson Brandt Gmbh Wechselspannungsgenerator zur Steuerung eines Plasma-Wiedergabeschirms
JP2772753B2 (ja) * 1993-12-10 1998-07-09 富士通株式会社 プラズマディスプレイパネル並びにその駆動方法及び駆動回路
JP2755201B2 (ja) * 1994-09-28 1998-05-20 日本電気株式会社 プラズマディスプレイパネルの駆動回路
US5642018A (en) * 1995-11-29 1997-06-24 Plasmaco, Inc. Display panel sustain circuit enabling precise control of energy recovery
JP3263310B2 (ja) * 1996-05-17 2002-03-04 富士通株式会社 プラズマディスプレイパネル駆動方法及びこの駆動方法を用いたプラズマディスプレイ装置
JP3897896B2 (ja) * 1997-07-16 2007-03-28 三菱電機株式会社 プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
US6150999A (en) * 1998-10-07 2000-11-21 Acer Display Technology, Inc. Energy recovery driving circuit for driving a plasma display unit
US6160531A (en) * 1998-10-07 2000-12-12 Acer Display Technology, Inc. Low loss driving circuit for plasma display panel
CN1122252C (zh) * 1999-08-12 2003-09-24 友达光电股份有限公司 等离子体显示板的驱动电路
JP3274444B2 (ja) * 1999-11-09 2002-04-15 松下電器産業株式会社 駆動回路および表示装置
CN1192345C (zh) * 1999-11-12 2005-03-09 松下电器产业株式会社 显示装置及其驱动方法
KR20020036240A (ko) * 2000-11-09 2002-05-16 구자홍 승압기능을 가지는 에너지 회수회로 및 그 구동방법
JP2003003573A (ja) 2001-06-25 2003-01-08 Kumagai Gumi Co Ltd 鉄筋コンクリートプレキャスト梁の接合方法
KR100431559B1 (ko) * 2001-07-03 2004-05-12 주식회사 유피디 에너지 회수 회로를 구비한 교류형 플라즈마 디스플레이패널의 유지 구동 장치

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100477985B1 (ko) * 2001-10-29 2005-03-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100502905B1 (ko) * 2002-05-30 2005-07-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100458580B1 (ko) * 2002-07-02 2004-12-03 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치
KR100730246B1 (ko) * 2004-02-20 2007-06-20 후지츠 히다찌 플라즈마 디스플레이 리미티드 용량성 부하 구동 회로, 그 구동 방법 및 플라즈마디스플레이 장치
KR100748983B1 (ko) * 2005-08-29 2007-08-13 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100739041B1 (ko) * 2005-10-25 2007-07-12 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100778445B1 (ko) * 2006-07-12 2007-11-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100829251B1 (ko) * 2007-05-18 2008-05-14 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동방법
KR20190103563A (ko) 2018-02-28 2019-09-05 노슨(Nohsn) 주식회사 적응형 임피던스 매칭 장치를 포함하는 한방 의료기기

Also Published As

Publication number Publication date
US20030071768A1 (en) 2003-04-17
KR100463185B1 (ko) 2004-12-23
CN1412734A (zh) 2003-04-23
CN1326103C (zh) 2007-07-11
US6862009B2 (en) 2005-03-01

Similar Documents

Publication Publication Date Title
KR100463185B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100477985B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100463187B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 장치와 구동 방법
KR100458571B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100467448B1 (ko) 플라즈마 디스플레이 패널과 그 구동 장치 및 구동 방법
KR100497230B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100450203B1 (ko) 플라즈마 디스플레이 패널과 그 구동 장치 및 그 구동 방법
KR100490614B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
US7307601B2 (en) Driving method and device of plasma display panel and plasma display device
US20060103602A1 (en) Plasma display device and driving method thereof
KR100502905B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100458580B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100502906B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100670177B1 (ko) 플라즈마 표시 장치와 그의 구동 방법
KR20040071491A (ko) 스캔 전압 생성회로를 포함하는 플라즈마 디스플레이패널의 구동 회로
KR100490636B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100432891B1 (ko) 에너지 회수 회로를 구비한 교류형 플라즈마 디스플레이패널의 유지 구동 장치
KR100490615B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100502934B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100542211B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100454025B1 (ko) 플라즈마 디스플레이 패널과 그 구동 장치 및 구동 방법
KR100502913B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100521482B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20040069560A (ko) 플라즈마 디스플레이 패널의 구동회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111125

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20121123

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee